WO2019176380A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2019176380A1
WO2019176380A1 PCT/JP2019/004050 JP2019004050W WO2019176380A1 WO 2019176380 A1 WO2019176380 A1 WO 2019176380A1 JP 2019004050 W JP2019004050 W JP 2019004050W WO 2019176380 A1 WO2019176380 A1 WO 2019176380A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit board
plating material
contact component
semiconductor device
contact
Prior art date
Application number
PCT/JP2019/004050
Other languages
English (en)
French (fr)
Inventor
力宏 丸山
仁隆 宮越
全紀 早乙女
和哉 安達
岳 横山
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Priority to JP2020505670A priority Critical patent/JP7070658B2/ja
Priority to DE112019001372.6T priority patent/DE112019001372T5/de
Priority to CN201980004079.6A priority patent/CN111052510B/zh
Publication of WO2019176380A1 publication Critical patent/WO2019176380A1/ja
Priority to US16/800,764 priority patent/US11107784B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/20Preliminary treatment of work or areas to be soldered, e.g. in respect of a galvanic coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R4/00Electrically-conductive connections between two or more conductive members in direct contact, i.e. touching one another; Means for effecting or maintaining such contact; Electrically-conductive connections having two or more spaced connecting locations for conductors and using contact members penetrating insulation
    • H01R4/02Soldered or welded connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • H01L2224/03462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/32227Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the layer connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/051Phosphides composed of metals from groups of the periodic table
    • H01L2924/05210th Group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires

Definitions

  • the present invention relates to a semiconductor device.
  • the semiconductor device includes, for example, semiconductor elements such as an IGBT (Insulated Gate Bipolar Transistor) and a power MOSFET (Metal Oxide Semiconductor Semiconductor Field Effect Transistor). Such a semiconductor device is used as, for example, a power conversion device.
  • IGBT Insulated Gate Bipolar Transistor
  • MOSFET Metal Oxide Semiconductor Semiconductor Field Effect Transistor
  • the semiconductor device includes a laminated substrate having an insulating plate and a circuit board formed on the front surface of the insulating plate.
  • a semiconductor element and an external connection terminal are disposed on the circuit board, and a signal applied from the external connection terminal is input to the semiconductor element via the circuit board.
  • the amount of the joining member such as solder for joining the circuit board of the multilayer substrate and the contact component is small, the thickness of the joining member cannot be secured at the joining portion. For this reason, the joint strength of the contact component to the circuit board is lowered. If the bonding strength of the contact component to the circuit board is reduced, the reliability of the semiconductor device may be reduced.
  • the amount of the joining member is large, the joining member creeps up into the hollow hole of the contact component due to heating when joining the contact component to the circuit board. When the joining member creeps into the hollow hole, the external connection terminal cannot be press-fitted. As a result, the reliability of the semiconductor device may be reduced.
  • This invention is made in view of such a point, and it aims at providing the semiconductor device which can prevent the creeping-up of the joining member to the hollow hole of a contact component.
  • a substrate including a circuit board and an insulating plate on which the circuit board is formed, and a cylindrical hollow hole is formed therein, in a bonding region of the front surface of the circuit board A contact part whose opening end is joined via a joining member, and wettability of the contact part with the joining member and at least the joining area of the circuit board with respect to the joining member is substantially
  • An equal semiconductor device is provided.
  • the first plating material plated on at least the contact region of the contact component and the second plating material plated on at least the joining region of the circuit board have substantially the same wettability.
  • the joining member may be made of solder. In that case, the solder spreading ratio of the first plating material to the second plating material is 90% or more and 110% or less, and the solder spreading ratio of the first plating material to the second plating material is 95% or more, 105. % Or less.
  • the first plating material and the second plating material are made of nickel or a nickel alloy
  • the circuit board is made of copper or a copper alloy
  • the contact component is made of copper, aluminum, iron, silver, or And at least one of these alloys.
  • the second plating material is made of a nickel alloy containing phosphorus
  • the first plating material is made of nickel or a nickel alloy having a lower phosphorus content than the second plating material, 2
  • the content of the phosphorus in the plating material is 8 wt% or more and 10 wt% or less.
  • 1 is a side sectional view of a semiconductor device according to a first embodiment. It is a figure which shows the contact component of 1st Embodiment. It is a sectional side view of the junction location of the contact component of the semiconductor device of 1st Embodiment. It is a top view of the junction field formed in the circuit board of the semiconductor device of a 1st embodiment. It is a figure which shows the contact component of 2nd Embodiment. It is a sectional side view of the junction location of the contact component of the semiconductor device of 2nd Embodiment.
  • FIG. 1 is a sectional side view of the semiconductor device according to the first embodiment.
  • the semiconductor device 10 includes a multilayer substrate 14, a semiconductor element 15 and contact components 17a, 17b, and 17c provided on the front surface of the multilayer substrate 14, and contact components 17a, 17b, and 17c. And external connection terminals 18a, 18b, and 18c, respectively.
  • a plurality of semiconductor elements 15 are provided on the laminated substrate 14. However, in FIG. 1, one semiconductor element 15 among the plurality of semiconductor elements 15 is illustrated. Further, the arrangement position of the semiconductor element 15 may be a place other than FIG.
  • the case 21 is bonded to the outer periphery of the multilayer substrate 14. Therefore, the semiconductor element 15, the contact parts 17 a, 17 b, 17 c, the external connection terminals 18 a, 18 b, 18 c and the like are accommodated in the case 21.
  • the front ends of the external connection terminals 18 a, 18 b, and 18 c extend from the case 21 to the outside of the case 21.
  • the front surface represents a surface of the semiconductor device 10 on the side where the tip ends of the external connection terminals 18a, 18b, and 18c extend from the case 21.
  • the back surface represents a surface of the semiconductor device 10 on the side where a cooler described later is provided.
  • circuit boards 13a, 13b, 13c, 13d, 13e, 13f, bonding wires 16a, 16b, 16c, 16d, 16e, 16f, 16g and external connection terminals 18a, 18b, 18c, which will be described later, are not distinguished from each other.
  • the circuit board 13, the bonding wire 16, and the external connection terminal 18 are represented.
  • the laminated substrate 14 includes an insulating plate 11, a metal plate 12 formed on the back surface of the insulating plate 11, and a circuit board 13 formed on the front surface of the insulating plate 11.
  • the insulating plate 11 is made of high thermal conductive ceramics such as aluminum oxide, aluminum nitride, silicon nitride and the like, which are excellent in thermal conductivity.
  • the metal plate 12 is made of a metal such as copper, aluminum, iron, silver, or an alloy containing at least one of them having excellent thermal conductivity.
  • the circuit board 13 is made of metal such as copper or copper alloy having excellent conductivity.
  • the circuit board 13 is at least partially plated with the second plating material. The plating process with the second plating material on the circuit board 13 will be described later.
  • the thickness of the circuit board 13 is preferably 0.10 mm or more and 1.00 mm or less, and more preferably 0.20 mm or more and 0.50 mm or less.
  • the multilayer substrate 14 having such a configuration for example, a DCB (Direct Copper Bonding) substrate or an AMB (Active Metal Brazed) substrate can be used.
  • heat generated in the semiconductor element 15 can be conducted to an external cooler via the circuit boards 13 a, 13 b, 13 c, 13 d, 13 e, 13 f, the insulating plate 11 and the metal plate 12.
  • bonding regions to which the contact components 17a, 17b, and 17c are bonded are set. The junction region will be described later.
  • a plurality of circuit boards 13 are formed on the insulating plate 11. In FIG. 1, among the plurality of circuit boards 13, circuit boards 13a, 13b, 13c, 13d, 13e, and 13f are illustrated. Note that the contact parts 17a, 17b, and 17c are represented as contact parts 17 when not distinguished from each other.
  • the semiconductor elements 15 are respectively joined to the circuit board 13 using a joining member (not shown).
  • a semiconductor element 15 is made of silicon or silicon carbide.
  • the semiconductor element 15 includes a switching element such as an IGBT or a power MOSFET.
  • Such a semiconductor element 15 includes, for example, a drain electrode (or collector electrode) on the back surface and a gate electrode and a source electrode (or emitter electrode) on the front surface.
  • the semiconductor element 15 may include a diode such as SBD (Schottky Barrier Diode) and FWD (Free Wheeling Diode) as necessary.
  • SBD Schottky Barrier Diode
  • FWD Free Wheeling Diode
  • Such a semiconductor element 15 includes a cathode electrode on the back surface and an anode electrode on the front surface.
  • the semiconductor element 15 has a back surface bonded to a predetermined circuit board 13 by a bonding member (not shown).
  • the contact component 17 is configured in a cylindrical shape in which a hollow hole penetrating between the open end portions is formed.
  • One opening end side is joined to the circuit board 13 by a joining member (not shown) such as solder.
  • the external connection terminal 18 is press-fitted into the other opening end side.
  • the contact component 17 may be provided with the flange provided in the at least one opening edge part of the trunk
  • the contact components 17 are respectively joined to the circuit board 13 by using a joining member (not shown) such as solder.
  • the contact component 17 is provided on the plurality of circuit boards 13 of the multilayer substrate 14.
  • FIG. 1 shows a contact component 17 provided on the circuit boards 13a, 13d, and 13f.
  • the contact component 17 is made of copper, aluminum, iron, silver, or an alloy containing at least one of them having excellent conductivity. Further, at least a part of the contact component 17 is plated with the first plating material. In addition, the plating process by the 1st plating material with respect to the contact component 17 is mentioned later.
  • the external connection terminal 18 is made of copper, aluminum, iron, silver, or an alloy containing at least one of them having excellent conductivity.
  • the external connection terminal 18 is rod-shaped, and the cross section thereof is configured in a square shape, for example.
  • the external connection terminals 18 are respectively press-fitted into the hollow holes 17 f of the contact components 17, and are electrically connected to the circuit board 13 via the contact components 17.
  • the circuit boards 13 on the laminated substrate 14 are electrically connected by bonding wires 16.
  • the circuit boards 13a and 13b are electrically connected by bonding wires 16a and 16b, respectively
  • the circuit boards 13b and 13c are electrically connected by bonding wires 16c and 16d, respectively.
  • the circuit board 13 and the semiconductor element 15 are electrically connected by a bonding wire 16.
  • the circuit board 13d and the semiconductor element 15 are electrically connected by the bonding wire 16e.
  • the circuit board 13f and the semiconductor element 15 are electrically connected by bonding wires 16f and 16g.
  • the circuit boards 13, the circuit boards 13, and the semiconductor elements 15 are connected by the bonding wires 16, and the external connection terminals 18 are electrically connected to the circuit boards 13, thereby the semiconductor elements 15.
  • a predetermined circuit including is configured. It is also possible to attach a heat radiating plate (not shown) to the back side of the metal plate 12 via solder or silver solder.
  • the heat radiating plate in this case is made of copper, aluminum, iron, silver, or an alloy containing at least one of them having excellent thermal conductivity.
  • a material such as nickel may be formed on the surface of the heat sink by plating or the like.
  • a nickel-phosphorus alloy in addition to nickel, there are a nickel-phosphorus alloy, a nickel-boron alloy, and the like.
  • a cooler (not shown) to the back side of the metal plate 12 and the heat radiating plate with screws or the like.
  • the cooler in this case is made of, for example, copper, aluminum, iron, silver, or an alloy containing at least one of them having excellent thermal conductivity.
  • a fin, a heat sink composed of a plurality of fins, a cooling device by water cooling, or the like can be applied.
  • a heat sink may be comprised integrally with such a cooler. In that case, it is composed of copper, aluminum, iron, silver, or an alloy containing at least one of them having excellent thermal conductivity.
  • the case 21 is, for example, a box shape and is made of a thermoplastic resin.
  • a resin include polyphenylene sulfide (PPS), polybutylene terephthalate (PBT) resin, polybutylene succinate (PBS) resin, polyamide (PA) resin, and acrylonitrile butadiene styrene (ABS) resin.
  • PPS polyphenylene sulfide
  • PBT polybutylene terephthalate
  • PBS polybutylene succinate
  • PA polyamide
  • ABS acrylonitrile butadiene styrene
  • the sealing member includes, for example, a thermosetting resin such as silicon resin, maleimide-modified epoxy resin, maleimide-modified phenol resin, and maleimide resin, and a filler. Further, the sealing member may be made of gel such as silicon resin.
  • Such a sealing member is injected into the case 21 from a predetermined inlet formed in the case 21. Then, the injected sealing member seals the laminated substrate 14, the semiconductor element 15, the contact component 17, the bonding wire 16, and a part of the external connection terminal 18 on the heat dissipation plate.
  • FIG. 2 is a diagram illustrating the contact component according to the first embodiment.
  • 2A is a plan view of the contact component 17, and
  • FIG. 2B is a cross-sectional view taken along one-dot chain line XX in FIG. 2A.
  • the contact component 17 includes a body portion 17e having a cylindrical hollow hole 17f formed therein, an opening end portion 17f1 on one side of the body portion 17e, and an opening end portion 17f2 on the other side of the body portion 17e. .
  • the contact component 17 is bonded to the circuit board 13 on the opening end 17f2 (or opening end 17f1) side using a bonding member.
  • the external connection terminal 18 is press-fitted to the opening end 17f1 (or opening end 17f2) side facing the opening end 17f2 (or opening end 17f1) joined to the circuit board 13.
  • the open end 17f2 side of the contact component 17 is joined to the circuit board 13, and the external connection terminal 18 is press-fitted into the open end 17f1.
  • a contact area A1 is set on the opening end 17f2 side of the contact component 17.
  • the contact area A1 is an area that comes into contact with the joining member later.
  • at least the contact region A1 of the contact component 17 is plated with a first plating material (not shown).
  • the inner diameter of the open end portions 17f1 and 17f2 of the hollow hole 17f is preferably 0.20 mm or more and 2.00 mm or less, more preferably 0.50 mm or more, and 1. It is 50 mm or less.
  • the outer diameter of the open end portions 17f1 and 17f2 of the contact component 17 is preferably 1.00 mm or more and 2.50 mm or less, and more preferably 1.50 mm or more and 2.00 mm or less.
  • FIG. 3 is a side cross-sectional view of the joint part of the contact component of the semiconductor device according to the first embodiment.
  • FIG. 4 is a plan view of a junction region formed on the circuit board of the semiconductor device according to the first embodiment.
  • FIG. 4 shows a plane of the junction region as seen from the cross section taken along the alternate long and short dash line YY in FIG.
  • FIG. 4 shows a portion where the contact component 17 is bonded on the laminated substrate 14 as in FIG. 3.
  • region A2 is set in the front surface.
  • the joining region A2 is a region to be joined of the contact component 17 of the circuit board 13a.
  • at least the joining region A2 of the circuit board 13a is plated with the second plating material 13a1.
  • the circuit board 13a only needs to be plated with at least the joining region A2 by the second plating material 13a1.
  • the entire surface of the circuit board 13a may be plated with the second plating material 13a1.
  • a joining member 19 is provided on the second plating material 13a1 in the joining area A2 of the circuit board 13.
  • the joining member 19 is made of solder. Preferably, it is composed of lead-free solder.
  • the lead-free solder is, for example, a tin-silver-copper, tin-zinc-bismuth or tin-copper solder. Furthermore, nickel, germanium, cobalt, or silicon may be added.
  • region A2 is set also to the other circuit board 13 to which the contact component 17 is joined similarly to the circuit board 13a. Further, the second plating material 13a1 is formed in such a joining region A2.
  • the contact region A1 has the contact region A1 on the opening end 17f2 side.
  • at least the contact region A ⁇ b> 1 on the opening end 17 f ⁇ b> 2 side of the contact component 17 is plated with the first plating material 22.
  • the plating treatment may be performed so long as the surface of the contact component 17 is coated with a metal thin film made of the first plating material 22.
  • the 1st plating material 22 and the 2nd plating material 13a1 are comprised with the material with the wettability with respect to the joining member 19 substantially the same. Evaluation of wettability to the joining member 19 was performed at a solder spread ratio S r of the first plating material 22 to the second plating material 13a1. The method for measuring the solder spread ratio Sr will be described below.
  • solder material tin-silver-copper lead-free solder was used.
  • a certain amount of cream solder was applied over the same area on the test piece. It was heated at 250 ⁇ 3 ° C. for 30 seconds to melt the solder. Then, it cooled naturally to room temperature and measured the solder flat area S.
  • the solder spreading ratio Sr is shown in the formula (1). However, in Formula (1), the ratio of the solder plane area S 1 of the first plating material 22 in the case where the solder plane area S 2 of the second plating material 13a1 is 100%.
  • Sr Solder flat area of the first plating material S 1 / Solder flat area of the second plating material S 2 ⁇ 100 ....
  • the solder spreads ratio S r is 110% or less than 90%. More preferably, it is 95% or more and 105% or less.
  • the solder spread ratio Sr is large, the solder creeps into the hollow hole 17f of the contact component 17. For this reason, when the external connection terminal 18 is press-fitted, the external connection terminal 18 is likely to be inserted in the middle.
  • the solder spread ratio Sr is small, an appropriate solder fillet in the contact component 17 cannot be formed. For this reason, when the external connection terminal 18 is press-fitted, there is a possibility that poor bonding strength may occur, such as the contact component 17 being peeled off from the circuit board 13a.
  • the first plating material 22 is made of nickel or a nickel alloy
  • the second plating material 13a1 is made of nickel or a nickel alloy.
  • the second plating material 13a1 is made of a nickel alloy containing phosphorus
  • the first plating material 22 is made of nickel or a nickel alloy having a lower phosphorus content than the second plating material 13a1.
  • the second plating material 13a1 is made of a nickel alloy having a phosphorus content of 8 wt% or more and 10 wt% or less with respect to the entire second plating material 13a1.
  • the elements of 1 wt% or less included as impurities in the first and second plating materials 22 and 13a1 are clearly defined as the materials configured as the first and second plating materials 22 and 13a1.
  • a metal for example, nickel
  • the thickness of the first plating material 22 is preferably 1 ⁇ m or more and 20 ⁇ m or less, and more preferably 3 ⁇ m or more and 7 ⁇ m or less.
  • the thickness of the second plating material 13a1 is preferably 1 ⁇ m or more and 50 ⁇ m or less, and more preferably 5 ⁇ m or more and 20 ⁇ m or less. If the thickness of the plating material is too thick, the electrical resistance between the external connection terminal 18 and the circuit board 13 increases, which is not preferable. On the other hand, if it is too thin, it will not be possible to obtain the effect of suppressing solder creeping by plating.
  • the laminated substrate 14 and the contact component 17 described above are prepared in advance.
  • the second plating material 13 a 1 is plated on the bonding area A 2 of the circuit board 13 of the multilayer substrate 14, and the first plating material 22 is plated on the contact area A 1 of the contact component 17.
  • the plating treatment may be any method such as electroplating, electroless plating, hot dipping, thermal spraying, physical vapor deposition, and chemical vapor deposition depending on the plating material.
  • the joining member 19 is apply
  • cream solder containing flux was applied.
  • the opening end 17f2 side of the contact component 17 is disposed on the second plating material 13a1 in the bonding region A2 where the bonding member 19 is provided, and the contact component 17 is pressed downward in FIG.
  • the laminated substrate 14 on which the contact components 17 are arranged is heated to melt the bonding member 19. Thereafter, the bonding member 19 is solidified by cooling to room temperature. In this way, the contact region A1 plated with the first plating material 22 of the contact component 17 is applied to the bonding region A2 of the circuit board 13a on which the second plating material 13a1 of the multilayer substrate 14 is plated. Join through.
  • the semiconductor device 10 includes a multilayer substrate 14 including a circuit board 13 and an insulating plate 11 on which the circuit board 13 is formed. Further, a cylindrical hollow hole 17f is formed inside, and a contact component 17 is provided in which the open end 17f2 is joined to the joining region A2 on the front surface of the circuit board 13 via the joining member 19.
  • the wettability of the contact region A1 of the contact component 17 with the bonding member 19 and at least the bonding region A2 of the circuit board 13 with respect to the bonding member 19 is substantially equal. For this reason, creeping of the joining member 19 into the hollow hole 17f of the contact component 17 due to heating when joining the contact component 17 to the circuit board 13 can be suppressed.
  • the fall of the joint strength of the contact component 17 with respect to the circuit board 13 of the laminated substrate 14 can be suppressed.
  • the external connection terminal 18 can be reliably press-fitted into such a contact component 17. Therefore, it is possible to suppress a decrease in the reliability of the semiconductor device 10.
  • the semiconductor device of the second embodiment has the same configuration as the semiconductor device 10 shown in FIG. However, the semiconductor device of the second embodiment is different in the plating area of the first plating material and the second plating material in the semiconductor device 10, and the first plating material, the second plating material, and the joining member are different from each other. Specific materials are used. Further, contact parts different from those of the first embodiment are applied.
  • FIG. 5 is a diagram showing a contact component according to the second embodiment.
  • 5A is a plan view of the contact component 27, and
  • FIG. 5B is a cross-sectional view taken along one-dot chain line XX in FIG. 5A.
  • the semiconductor device includes a multilayer substrate 14 (substrate), a semiconductor element 15 provided on the front surface of the multilayer substrate 14, and an external connection terminal 18.
  • the semiconductor device includes a contact component 27 on the front surface of the multilayer substrate 14 instead of the contact component 17, and the external connection terminal 18 is attached to the contact component 27.
  • the contact component 27 includes a body portion 17e, a flange 17g provided at the opening end portion 17f1 of the body portion 17e, and a flange provided at the opening end portion 17f2 of the body portion 17e. 17h.
  • the contact component 27 is joined to the circuit board 13 using solder whose flange 17h (or flange 17g) side is a joining member.
  • the external connection terminal 18 is press-fitted on the flange 17g (or flange 17h) side facing the opening end joined to the circuit board.
  • the body portion 17e has a cylindrical shape in which a hollow hole 17f penetrating between the open end portions 17f1 and 17f2 is formed.
  • the flange 17g has a ring shape, and convex portions 17g1, 17g2, and 17g3 are formed at three locations on the outer peripheral edge thereof.
  • the convex portions 17g1, 17g2, and 17g3 are thicker than the bottom surface portion 17g5.
  • the convex portions 17g1, 17g2, and 17g3 are thicker than the bottom surface portion 17g5.
  • step-difference part 17g6 is comprised in the level
  • the height of the stepped portion 17g6 is the difference between the thickness of the convex portions 17g1, 17g2, and 17g3 and the thickness of the bottom surface portion 17g5.
  • the flange 17h has the same configuration as the flange 17g. That is, the flange 17h is formed in a ring shape, and convex portions (of these, the convex portions 17h1 and 17h2 are shown) are formed at three locations on the outer peripheral edge thereof. Since the flange 17h is provided with the convex portions 17h1 and 17h2, the thickness of the convex portions 17h1 and 17h2 is greater than the thickness of the bottom surface portion 17h5. Therefore, as for the thickness of the side end face 17h4 along the outer peripheral edge of the flange 17h, the portions of the convex portions 17h1 and 17h2 are thicker than the portion of the bottom surface portion 17h5.
  • step-difference part 17h6 is comprised in the level
  • the height of the stepped portion 17h6 is the difference between the thickness of the convex portions 17h1 and 17h2 and the thickness of the bottom surface portion 17h5.
  • the flanges 17g and 17h have a predetermined thickness in the solder for joining the contact component 27 and the circuit board 13 by the convex portions 17g1, 17g2, 17g3, 17h1 and 17h2 formed on the outer peripheral edge portions thereof. Will be able to. For this reason, the joining strength between the circuit board 13 and the contact component 27 can be maintained more firmly.
  • the inner diameter of the body portion 17e is preferably 0.2 mm or more and 2.0 mm or less, and more preferably 0.5 mm or more and 1.5 mm or less.
  • the thickness of the projections 17g1, 17g2, 17g3, 17h1, 17h2 of the flanges 17g, 17h is preferably 0.05 mm or more and 0.30 mm or less, more preferably 0.10 mm or more and 0.20 mm or less. is there.
  • FIG. 6 is a side cross-sectional view of a joint part of a contact component of the semiconductor device according to the second embodiment.
  • FIG. 6 similar to FIG. 3 of the first embodiment, a portion where the circuit board 13 a is formed in the laminated substrate 14 is illustrated.
  • the entire plating board 13 of the multilayer substrate 14 is plated with the second plating material 13a2.
  • Such a second plating material 13a2 is made of a metal such as nickel or gold or an alloy containing such a metal.
  • the second plating material 13a2 includes, for example, nickel-phosphorus alloy, nickel-boron alloy, etc. in addition to nickel and gold.
  • the circuit board 13 subjected to such a plating process has improved corrosion resistance.
  • the second plating material 13a2 of the second embodiment is made of a nickel-phosphorus alloy having a phosphorus content of about 8 wt% or more and 10 wt% or less. Gold may be laminated on the nickel-phosphorus alloy.
  • the thickness of the second plating material 13a2 is preferably 1 ⁇ m or more and 50 ⁇ m or less. More preferably, they are 5 micrometers or more and 20 micrometers or less.
  • the thickness of the circuit board 13a (excluding the thickness of the second plating material 13a2) is also preferably 0.10 mm or more and 1.00 mm or less, as in the first embodiment. Preferably, it is 0.20 mm or more and 0.50 mm or less.
  • the contact component 27 is also plated with the first plating material 23 throughout the contact area A1.
  • the first plating material 23 is also made of a metal such as nickel or gold or an alloy containing such a metal.
  • the 1st plating material 23 should just be comprised with the material whose wettability with respect to the joining member 19 is substantially the same as 2nd plating material 13a2.
  • the first plating material 23 of the second embodiment is made of nickel that does not contain phosphorus or boron. If the thickness of the first plating material 23 with respect to the contact component 27 is too thick, it is difficult to press-fit the external connection terminals 18. On the other hand, if it is too thin, the plating effect cannot be obtained.
  • the thickness of the first plating material 23 is preferably 1 ⁇ m or more and 20 ⁇ m or less, and more preferably 3 ⁇ m or more and 7 ⁇ m or less. Therefore, also in the case of the second embodiment, the first plating material 23 of the contact component 17 and the second plating material 13a2 of the circuit board 13a have substantially the same wettability with respect to the joining member 19.
  • the assembly of the semiconductor device 10a in the second embodiment will be described. Similar to the first embodiment, the laminated substrate 14 and the contact component 27 are prepared in advance. In addition, the 2nd plating material 13a2 with respect to the whole circuit board 13 of the multilayer substrate 14 is formed by electric field plating. The first plating material 23 for the whole including the contact region A1 of the contact component 17 is similarly formed by electroplating. Then, the subsequent processing is performed as in the first embodiment. That is, the bonding member 19 is applied in the bonding area A2 on the second plating material 13a2 of the circuit board 13a of the multilayer substrate 14. Specifically, cream solder containing flux was applied. The opening end 17f2 side of the contact component 27 is disposed in the bonding region A2 of the second plating material 13a2 provided with the bonding member 19, and the contact component 27 is pressed downward in FIG.
  • the laminated substrate 14 on which the contact component 27 is arranged is heated to melt the bonding member 19. Thereafter, the bonding member 19 is solidified by cooling to room temperature. In this way, the contact region A1 of the contact component 27 plated with the first plating material 23 is connected to the bonding region A2 of the circuit board 13a plated with the second plating material 13a2 of the multilayer substrate 14 via the bonding member 19. Join. At this time, since the first plating material 23 of the contact component 27 and the second plating material 13a2 of the circuit board 13a contain nickel, the first plating material 23 and the second plating material 13a2 are wetted with respect to the joining member 19. Sex is almost equal.
  • the wettability with respect to the joining member 19 of the contact area A1 of the contact component 27 and the joining area A2 of the circuit board 13a becomes substantially equal. Therefore, it is possible to suppress the climbing of the joining member 19 to the hollow hole 17f of the contact component 27 due to heating when the contact component 27 is joined to the circuit board 13a. In this way, the contact component 27 is fixed on the circuit board 13a of the multilayer substrate 14.
  • the semiconductor device 10a includes a laminated substrate 14 including a circuit board 13 and an insulating plate 11 on which the circuit board 13 is formed. Further, a cylindrical hollow hole 17f is formed inside, and a contact component 27 is provided to which the open end 17f2 is joined to the joining area A2 on the front surface of the circuit board 13 via the joining member 19.
  • the wettability with respect to the bonding member 19 between the contact area A1 of the contact component 27 with the bonding member 19 and at least the bonding area A2 of the circuit board 13 is substantially equal. For this reason, it is possible to suppress creeping of the joining member 19 into the hollow hole 17f of the contact component 27 due to heating when the contact component 27 is joined to the circuit board 13.
  • the external connection terminal 18 can be reliably press-fitted into such a contact component 17. Further, the entire contact component 27 is plated with the first plating material 23. For this reason, the external connection terminal 18 is easily press-fitted into the contact component 27, and the press-fitted external connection terminal 18 is difficult to come off. Further, the contact component 27 and the circuit board 13 are entirely plated with the first plating material 23 and the second plating material 13a2. For this reason, the contact component 27 and the circuit board 13 have high corrosion resistance, and it is difficult for the electrical connection from the external connection terminal 18 to the semiconductor element 15 to be reduced. Therefore, such a semiconductor device 10a can suppress a decrease in reliability.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Mechanical Engineering (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Combinations Of Printed Boards (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Connections Effected By Soldering, Adhesion, Or Permanent Deformation (AREA)

Abstract

コンタクト部品の中空孔への接合部材の這い上がりを防止することができる。 半導体装置(10)は、回路板(13a)と回路板(13a)が形成された絶縁板(11)とを備える積層基板(14)と、内部に筒状の中空孔(17f)が形成され、回路板(13a)のおもて面の接合領域(A2)に接合部材(19)を介して開口端部(17f2)が接合されるコンタクト部品(17)とを有している。このような半導体装置(10)では、さらに、コンタクト部品(17)の接合部材(19)との接触領域(A1)と回路板(13a)の少なくとも接合領域(A2)との接合部材(19)に対する濡れ性が略等しい。このため、コンタクト部品(17)を回路板(13a)に接合する際の加熱によるコンタクト部品(17)の中空孔(17f)への接合部材(19)の這い上がりを抑えることができる。

Description

半導体装置
 本発明は、半導体装置に関する。
 半導体装置は、例えば、IGBT(Insulated Gate Bipolar Transistor)、パワーMOSFET(Metal Oxide Semiconductor Field Effect Transistor)等の半導体素子を含んでいる。このような半導体装置は、例えば、電力変換装置として利用されている。
 半導体装置は、絶縁板と絶縁板のおもて面に形成された回路板とを有する積層基板を備える。回路板上に半導体素子及び外部接続端子が配置されており、外部接続端子から印加された信号が回路板を経由して半導体素子に入力される。
 例えば、特許文献1に開示されているように、この外部接続端子を回路板に取り付ける際には、筒状のコンタクト部品が用いられる。コンタクト部品は、回路板上にはんだを介して接合される。外部接続端子は、コンタクト部品に圧入される。そして、外部接続端子は、コンタクト部品を経由して回路板に電気的に接続される。
国際公開第2014/148319号
 しかし、積層基板の回路板とコンタクト部品とを接合するはんだ等の接合部材の量が少ない場合には、接合部分において接合部材の厚さを確保することができない。このため、回路板に対するコンタクト部品の接合強度が低下してしまう。回路板に対するコンタクト部品との接合強度が低下すると、半導体装置の信頼性の低下を招いてしまうおそれがある。接合部材の量が多い場合には、コンタクト部品を回路板に接合する際の加熱により、コンタクト部品の中空孔への接合部材の這い上がりが生じる。中空孔への接合部材の這い上がりが生じると、外部接続端子の圧入ができなくなる。これにより、半導体装置の信頼性の低下を招いてしまうおそれがある。
 本発明は、このような点に鑑みてなされたものであり、コンタクト部品の中空孔への接合部材の這い上がりを防止することができる半導体装置を提供することを目的とする。
 本発明の一観点によれば、回路板と前記回路板が形成された絶縁板とを備える基板と、内部に筒状の中空孔が形成され、前記回路板のおもて面の接合領域に接合部材を介して開口端部が接合されるコンタクト部品と、を有し、前記コンタクト部品の前記接合部材との接触領域と前記回路板の少なくとも前記接合領域との前記接合部材に対する濡れ性が略等しい、半導体装置が提供される。
 また、前記コンタクト部品の少なくとも前記接触領域にめっき処理された第1めっき材と、前記回路板の少なくとも前記接合領域にめっき処理された第2めっき材とは、前記濡れ性が略等しい。また、前記接合部材は、はんだにより構成されてもよい。その場合、前記第2めっき材に対する前記第1めっき材のはんだ広がり比率が、90%以上、110%以下、前記第2めっき材に対する前記第1めっき材のはんだ広がり比率が、95%以上、105%以下である。
 また、前記第1めっき材及び前記第2めっき材は、ニッケルまたはニッケル合金により構成され、前記回路板は、銅または銅合金により構成され、前記コンタクト部品は、銅、アルミニウム、鉄、銀、または、少なくともこれらの一種を含む合金により構成されている。
 また、前記第2めっき材は、リンを含むニッケル合金により構成されており、前記第1めっき材は、前記第2めっき材より、リンの含有量が少ないニッケルまたはニッケル合金により構成され、前記第2めっき材の前記リンの含有量は、8重量%以上、10重量%以下である。
 開示の技術によれば、コンタクト部品の中空孔への接合部材の這い上がりが抑制されて、外部接続端子を回路板に確実に接合させることができる。このため、半導体装置の信頼性の低下を防止することができる。
 本発明の上記及び他の目的、特徴及び利点は本発明の例として好ましい実施の形態を表す添付の図面と関連した以下の説明により明らかになるであろう。
第1の実施の形態の半導体装置の側断面図である。 第1の実施の形態のコンタクト部品を示す図である。 第1の実施の形態の半導体装置のコンタクト部品の接合箇所の側断面図である。 第1の実施の形態の半導体装置の回路板に形成される接合領域の平面図である。 第2の実施の形態のコンタクト部品を示す図である。 第2の実施の形態の半導体装置のコンタクト部品の接合箇所の側断面図である。
 以下、図面を参照して、実施の形態について説明する。
 [第1の実施の形態]
 まず、第1の実施の形態の半導体装置について図1を用いて説明する。図1は、第1の実施の形態の半導体装置の側断面図である。半導体装置10は、図1に示されるように、積層基板14と、積層基板14のおもて面に設けられた半導体素子15及びコンタクト部品17a,17b,17cと、コンタクト部品17a,17b,17cにそれぞれ取り付けられた外部接続端子18a,18b,18cとを有している。なお、積層基板14上には複数の半導体素子15が設けられている。但し、図1では、複数の半導体素子15のうち1つの半導体素子15を図示している。また、半導体素子15の配置位置は、図1以外の場所でも構わない。また、ケース21が積層基板14の外周に接合されている。そのため、半導体素子15、コンタクト部品17a,17b,17c、外部接続端子18a,18b,18c等がケース21内に収納されている。但し、外部接続端子18a,18b,18cの先端部はケース21からケース21の外側に延出されている。なお、おもて面とは、半導体装置10において、外部接続端子18a,18b,18cの先端部がケース21から延出している側の面を表す。また、裏面とは、半導体装置10において、後述する冷却器が設けられる側の面を表す。なお、以下では、後述する回路板13a,13b,13c,13d,13e,13f、ボンディングワイヤ16a,16b,16c,16d,16e,16f,16g並びに外部接続端子18a,18b,18cについて、それぞれ区別しない場合には、回路板13、ボンディングワイヤ16並びに外部接続端子18と表す。
 積層基板14は、絶縁板11と、絶縁板11の裏面に形成された金属板12と、絶縁板11のおもて面に形成された回路板13とを有している。絶縁板11は、熱伝導性に優れた、酸化アルミニウム、窒化アルミニウム、窒化珪素等の高熱伝導性のセラミックスにより構成されている。金属板12は、熱伝導性に優れた銅、アルミニウム、鉄、銀、または、少なくともこれらの一種を含む合金等の金属により構成されている。回路板13は、導電性に優れた銅あるいは銅合金等の金属により構成されている。また、回路板13は、少なくとも一部が第2めっき材によりめっき処理されている。回路板13に対する第2めっき材によるめっき処理については後述する。なお、回路板13の厚さは、好ましくは、0.10mm以上、1.00mm以下であり、より好ましくは、0.20mm以上、0.50mm以下である。
 このような構成を有する積層基板14として、例えば、DCB(Direct Copper Bonding)基板、AMB(Active Metal Brazed)基板を用いることができる。積層基板14では、半導体素子15で発生した熱を回路板13a,13b,13c,13d,13e,13f、絶縁板11及び金属板12を介して、外部の冷却器に伝導させることができる。一部の回路板13a,13d,13fには、コンタクト部品17a,17b,17cが接合される接合領域がそれぞれ設定されている。なお、接合領域については、後述する。絶縁板11上には、複数の回路板13が形成されている。図1では、複数の回路板13のうち、回路板13a,13b,13c,13d,13e,13fについて図示している。なお、コンタクト部品17a,17b,17cは、それぞれ区別しない場合には、コンタクト部品17と表す。
 半導体素子15は、回路板13に接合部材(図示を省略)を用いてそれぞれ接合されている。このような半導体素子15は、シリコンまたは炭化シリコンから構成される。例えば、このような半導体素子15は、IGBT、パワーMOSFET等のスイッチング素子を含んでいる。このような半導体素子15は、例えば、裏面にドレイン電極(または、コレクタ電極)を、おもて面に、ゲート電極及びソース電極(または、エミッタ電極)をそれぞれ備えている。また、半導体素子15は、必要に応じて、SBD(Schottky Barrier Diode)、FWD(Free Wheeling Diode)等のダイオードを含んでもよい。このような半導体素子15は、裏面にカソード電極を、おもて面にアノード電極をそれぞれ備えている。上記の半導体素子15は、その裏面側が所定の回路板13上に接合部材(図示を省略)により接合されている。
 コンタクト部品17は、開口端部間を貫通する中空孔が内部に形成された筒形状に構成されている。一方の開口端部側は、はんだ等の接合部材(図示を省略)により回路板13に接合される。他方の開口端部側は、外部接続端子18が圧入される。あるいは、コンタクト部品17は、中空孔が形成された胴体部と当該胴体部の少なくとも一方の開口端部に設けられたフランジとを備えていてもよい。コンタクト部品17は、回路板13にはんだ等の接合部材(図示を省略)を用いてそれぞれ接合されている。なお、コンタクト部品17は、積層基板14の複数の回路板13上に設けられている。図1では、そのうち、回路板13a,13d,13f上に設けられているコンタクト部品17を示している。コンタクト部品17は、導電性に優れた銅、アルミニウム、鉄、銀、または、少なくともこれらの一種を含む合金により構成されている。また、コンタクト部品17は、少なくとも一部が第1めっき材によりめっき処理されている。なお、コンタクト部品17に対する第1めっき材によるめっき処理については後述する。外部接続端子18は、導電性に優れた銅、アルミニウム、鉄、銀、または、少なくともこれらの一種を含む合金により構成されている。外部接続端子18は、棒状であって、その断面は、例えば、正方形状に構成されている。外部接続端子18は、コンタクト部品17の中空孔17fにそれぞれ圧入され、コンタクト部品17を経由して回路板13に電気的に接続されている。
 なお、積層基板14上の回路板13間がボンディングワイヤ16で電気的に接続されている。例えば、回路板13a,13bをボンディングワイヤ16a,16bで電気的にそれぞれ接続し、回路板13b,13cをボンディングワイヤ16c,16dで電気的にそれぞれ接続している。さらに、回路板13と半導体素子15とがボンディングワイヤ16で電気的に接続されている。例えば、回路板13dと半導体素子15とがボンディングワイヤ16eで電気的に接続されている。回路板13fと半導体素子15とがボンディングワイヤ16f,16gで電気的に接続されている。このように半導体装置10では、回路板13間、回路板13及び半導体素子15の間をボンディングワイヤ16で接続し、回路板13に外部接続端子18が電気的に接続されることで半導体素子15を含む所定の回路が構成される。なお、金属板12の裏面側に放熱板(図示を省略)をはんだまたは銀ろう等を介して取りつけることも可能である。この場合の放熱板は、熱伝導性に優れた銅、アルミニウム、鉄、銀、または、少なくともこれらの一種を含む合金により構成されている。また、耐食性を向上させるために、例えば、ニッケル等の材料をめっき処理等により放熱板の表面に形成してもよい。具体的には、ニッケルの他に、ニッケル-リン合金、ニッケル-ボロン合金等がある。なお、金属板12、放熱板の裏面側に冷却器(図示を省略)をねじ等により取りつけて放熱性を向上させることも可能である。この場合の冷却器は、例えば、熱伝導性に優れた銅、アルミニウム、鉄、銀、または、少なくともこれらの一種を含む合金等により構成されている。また、冷却器として、フィン、または、複数のフィンから構成されるヒートシンク並びに水冷による冷却装置等を適用することができる。また、放熱板は、このような冷却器と一体的に構成されてもよい。その場合は、熱伝導性に優れた銅、アルミニウム、鉄、銀、または、少なくともこれらの一種を含む合金により構成される。
 ケース21は、例えば、箱型であって、熱可塑性樹脂により構成されている。このような樹脂として、ポリフェニレンサルファイド(PPS)、ポリブチレンテレフタレート(PBT)樹脂、ポリブチレンサクシネート(PBS)樹脂、ポリアミド(PA)樹脂、または、アクリロニトリルブタジエンスチレン(ABS)樹脂等がある。ケース21の内部を封止部材(図示を省略)により封止させることも可能である。封止部材は、例えば、シリコン樹脂、マレイミド変性エポキシ樹脂、マレイミド変性フェノール樹脂、マレイミド樹脂等の熱硬化性樹脂と、充填材とで構成されている。また、封止部材は、シリコン樹脂等のゲルにより構成されても構わない。このような封止部材は、ケース21に形成されている所定の注入口からケース21内に注入される。そして、注入された封止部材は、放熱板上において、積層基板14と、半導体素子15と、コンタクト部品17と、ボンディングワイヤ16と、外部接続端子18の一部とを封止する。
 次に、コンタクト部品17について、図2を用いて説明する。図2は、第1の実施の形態のコンタクト部品を示す図である。なお、図2(A)は、コンタクト部品17の平面図、図2(B)は、図2(A)の一点鎖線X-Xにおける断面図をそれぞれ表している。コンタクト部品17は、内部に筒状の中空孔17fが形成された胴体部17eと、胴体部17eの一方に開口端部17f1と、胴体部17eの他方に開口端部17f2とをそれぞれ備えている。このようなコンタクト部品17は、開口端部17f2(または開口端部17f1)側が接合部材を用いて回路板13に接合される。また、回路板13に接合された開口端部17f2(または開口端部17f1)と対向する開口端部17f1(または開口端部17f2)側に外部接続端子18が圧入される。なお、第1の実施の形態では、コンタクト部品17の開口端部17f2側を回路板13に接合させ、開口端部17f1に外部接続端子18が圧入されるものとする。この際、コンタクト部品17の開口端部17f2側に、接触領域A1が設定されている。接触領域A1は、後に接合部材と接触する領域である。また、コンタクト部品17の少なくとも接触領域A1は、第1めっき材(図示を省略)によりめっき処理が行われている。このような構成のコンタクト部品17において、中空孔17fの開口端部17f1,17f2における内径は、好ましくは、0.20mm以上、2.00mm以下であり、より好ましくは、0.50mm以上、1.50mm以下である。コンタクト部品17の開口端部17f1,17f2における外径は、好ましくは、1.00mm以上、2.50mm以下であり、より好ましくは、1.50mm以上、2.00mm以下である。
 次に、積層基板14の回路板13に対するコンタクト部品17の接合箇所について図3及び図4を用いて説明する。図3は、第1の実施の形態の半導体装置のコンタクト部品の接合箇所の側断面図である。なお、図3では、積層基板14においてコンタクト部品17が接合された箇所を示している。図4は、第1の実施の形態の半導体装置の回路板に形成される接合領域の平面図である。なお、図4は、図3の一点鎖線Y-Yによる断面から見た接合領域の平面を示している。また、図4も図3と同様に、積層基板14においてコンタクト部品17が接合された箇所を示している。
 積層基板14の回路板13aは、そのおもて面に接合領域A2が設定されている。接合領域A2は、回路板13aのコンタクト部品17の接合予定領域である。第1の実施の形態では、このような回路板13aの少なくとも接合領域A2は、第2めっき材13a1によりめっき処理されている。回路板13aは、少なくとも接合領域A2が第2めっき材13a1によりめっき処理されていればよい。または、回路板13aの全面が第2めっき材13a1によりめっき処理されていてもよい。また、回路板13の接合領域A2の第2めっき材13a1上に、接合部材19が設けられている。接合部材19は、はんだで構成される。好ましくは、鉛フリーはんだで構成される。鉛フリーはんだは、例えば、錫-銀-銅系、錫-亜鉛-ビスマス系または錫-銅系のはんだである。さらに、ニッケル、ゲルマニウム、コバルトまたはシリコンが添加されていてもよい。なお、コンタクト部品17が接合される他の回路板13にも回路板13aと同様に接合領域A2が設定されている。また、このような接合領域A2に第2めっき材13a1が形成されている。
 一方、コンタクト部品17は、既述の通り、開口端部17f2側に接触領域A1が設定されている。第1の実施の形態では、コンタクト部品17の少なくとも開口端部17f2側の接触領域A1は、第1めっき材22によりめっき処理が行われている。めっき処理は、コンタクト部品17の表面に第1めっき材22からなる金属薄膜を被覆するものであればよい。なお、第1めっき材22と第2めっき材13a1とは、その接合部材19に対する濡れ性が略同一である材料により構成されている。接合部材19に対する濡れ性の評価は、第2めっき材13a1に対する第1めっき材22のはんだ広がり比率Sで行った。以下に、はんだ広がり比率Sの測定方法について示す。
 まず、積層基板14の回路板13aに各種めっきを形成した試験片とクリームはんだを準備した。なお、はんだ材は、錫-銀-銅系の鉛フリーはんだを用いた。その試験片上に、一定量のクリームはんだを同一面積で塗工した。それを250±3℃で30秒間加熱して、はんだを溶融させた。その後、室温まで自然冷却し、はんだ平面積Sを測定した。はんだ広がり比率Sは、式(1)に示される。但し、式(1)では、第2めっき材13a1のはんだ平面積Sを100%とした場合の第1めっき材22のはんだ平面積Sの比率である。
 S=第1めっき材のはんだ平面積S/第2めっき材のはんだ平面積S×100
                             ・・・・・・・式(1)
 接合部材19に対する濡れ性が略同一である材料として、好ましくは、はんだ広がり比率Sが90%以上110%以下である。さらに好ましくは、95%以上、105%以下である。はんだ広がり比率Sが大きいと、コンタクト部品17の中空孔17fへはんだが這い上がる。そのため、外部接続端子18の圧入時に外部接続端子18が途中で引っかかる等、外部接続端子18の挿入不良が生じるおそれがある。一方、はんだ広がり比率Sが小さいと、コンタクト部品17における適切なはんだフィレットが形成できない。そのため、外部接続端子18の圧入時に、コンタクト部品17が回路板13aから引き剥がされる等、接合強度不良が生じるおそれがある。
 また、このような接合部材19に対する濡れ性が略同一である材料としては、第1めっき材22がニッケルまたはニッケル合金で構成され、第2めっき材13a1がニッケルまたはニッケル合金で構成される。また、好ましくは、第2めっき材13a1は、リンを含むニッケル合金で構成され、第1めっき材22は、第2めっき材13a1よりリンの含有量が少ないニッケルまたはニッケル合金で構成される。さらに、好ましくは、第2めっき材13a1は、第2めっき材13a1全体に対するリン含有量が8重量%以上、10重量%以下のニッケル合金で構成される。なお、ここで、このような第1,第2めっき材22,13a1に不純物として含まれる1重量%以下の元素等は、第1,第2めっき材22,13a1として構成される材料とは明確に区別される。また、「合金」の記載のない金属(例えば、ニッケル)は、不純物を除く他の元素が含まれない。そうすることで、特に鉛フリーはんだを適用した時に、その這い上がりを抑えつつ、回路板13aに対するコンタクト部品17の接合強度を高めることができる。ここで、第1めっき材22の厚さは、好ましくは、1μm以上、20μm以下であり、より好ましくは、3μm以上、7μm以下である。めっき材の厚さが厚過ぎると、表面が硬化する影響で、外部接続端子18の圧入が難しく、また、外部接続端子18が外れやすくなる。一方、薄過ぎると、めっきによるはんだ這い上がり抑制の効果が得られなくなる。第2めっき材13a1の厚さは、好ましくは、1μm以上、50μm以下であり、より好ましくは、5μm以上、20μm以下である。めっき材の厚さが厚過ぎると、外部接続端子18と回路板13との間の電気抵抗が大きくなり、好ましくない。一方、薄過ぎると、めっきによるはんだ這い上がり抑制の効果が得られなくなる。
 ここで、このような半導体装置10の組み立てについて説明する。事前に上記で説明した積層基板14とコンタクト部品17とを用意しておく。そして、積層基板14の回路板13の接合領域A2に第2めっき材13a1を、コンタクト部品17の接触領域A1に第1めっき材22をそれぞれめっき処理する。めっき処理は、めっき材に応じて、電気めっき、無電解めっき、溶融めっき、溶射、物理蒸着、化学蒸着等のいずれの方法であってもかまわない。そして、積層基板14の回路板13aの第2めっき材13a1上の接合領域A2内に接合部材19を塗布する。具体的には、フラックスを含むクリームはんだを塗布した。接合部材19が設けられた接合領域A2の第2めっき材13a1上にコンタクト部品17の開口端部17f2側を配置して、コンタクト部品17を図3中下側に押圧する。
 次に、コンタクト部品17を配置した積層基板14を加熱し、接合部材19を溶融させる。その後、室温まで冷却し、接合部材19を固化する。このようにしてコンタクト部品17の第1めっき材22でめっき処理された接触領域A1を積層基板14の第2めっき材13a1のめっき処理が行われた回路板13aの接合領域A2に接合部材19を介して接合する。
 上記半導体装置10は、回路板13と回路板13が形成された絶縁板11とを備える積層基板14を有している。さらに、内部に筒状の中空孔17fが形成され、回路板13のおもて面の接合領域A2に接合部材19を介して開口端部17f2が接合されるコンタクト部品17を有している。このような半導体装置10では、さらに、コンタクト部品17の接合部材19との接触領域A1と回路板13の少なくとも接合領域A2との接合部材19に対する濡れ性が略等しい。このため、コンタクト部品17を回路板13に接合する際の加熱によるコンタクト部品17の中空孔17fへの接合部材19の這い上がりを抑えることができる。これにより、積層基板14の回路板13に対するコンタクト部品17の接合強度の低下を抑制することができる。また、このようなコンタクト部品17に外部接続端子18を確実に圧入することができる。したがって、半導体装置10の信頼性の低下を抑制することができるようになる。
 [第2の実施の形態]
 第2の実施の形態の半導体装置は、図1に示した半導体装置10と同様の構成を有する。但し、第2の実施の形態の半導体装置は、半導体装置10における第1めっき材及び第2めっき材のめっき処理領域が異なっており、また、第1めっき材、第2めっき材及び接合部材は、具体的な材質が利用されている。さらに、第1の実施の形態とは異なるコンタクト部品が適用されている。
 まず、以下では、第1の実施の形態とは異なるコンタクト部品について図5を用いて説明する。図5は、第2の実施の形態のコンタクト部品を示す図である。なお、図5(A)は、コンタクト部品27の平面図、図5(B)は、図5(A)の一点鎖線X-Xにおける断面図をそれぞれ表している。半導体装置は、図1の半導体装置10と同様に、積層基板14(基板)と、積層基板14のおもて面に設けられた半導体素子15と、外部接続端子18とを有している。但し、半導体装置は、コンタクト部品17に代わって、コンタクト部品27を積層基板14のおもて面に備えており、コンタクト部品27に外部接続端子18がそれぞれ取り付けられている。
 このようなコンタクト部品27は、図5に示されるように、胴体部17eと、胴体部17eの開口端部17f1に設けられたフランジ17gと、胴体部17eの開口端部17f2に設けられたフランジ17hとを備えている。コンタクト部品27は、フランジ17h(またはフランジ17g)側が接合部材であるはんだを用いて回路板13に接合される。また、回路板に接合された開口端部と対向するフランジ17g(またはフランジ17h)側に外部接続端子18が圧入される。また、ここでは、2つの開口端部17f1,17f2の両方にフランジ17g,17hを形成した例を示したが、片方にのみ形成されていても構わない。
 胴体部17eは、開口端部17f1,17f2間を貫通する中空孔17fが内部に形成された円筒状を成している。フランジ17gは、リング状を成しており、その外周縁部の3か所に凸部17g1,17g2,17g3が形成されている。フランジ17gでは、凸部17g1,17g2,17g3の厚さは、その底面部17g5の厚さよりも肉厚となっている。フランジ17gの外周縁に沿った側端面17g4の厚さは、凸部17g1,17g2,17g3の箇所は底面部17g5の箇所よりも厚くなっている。そして、凸部17g1,17g2,17g3と、底面部17g5との段差には、段差部17g6が構成される。なお、段差部17g6の高さは、凸部17g1,17g2,17g3の厚さと底面部17g5の厚さとの差となる。
 また、フランジ17hもフランジ17gと同様の構成を成している。すなわち、フランジ17hは、リング状に構成されている、その外周縁部の3か所に凸部(このうち、凸部17h1,17h2を図示)が形成されている。フランジ17hは、凸部17h1,17h2が設けられることにより、凸部17h1,17h2の厚さは、その底面部17h5の厚さよりも肉厚となっている。したがって、フランジ17hの外周縁に沿った側端面17h4の厚さは、凸部17h1,17h2の箇所は底面部17h5の箇所よりも厚くなっている。そして、凸部17h1,17h2と、底面部17h5との段差には、段差部17h6が構成される。なお、段差部17h6の高さは、凸部17h1,17h2の厚さと底面部17h5の厚さとの差となる。このようにフランジ17g,17hは、その外周縁部に形成された凸部17g1,17g2,17g3,17h1,17h2により、コンタクト部品27と回路板13とを接合するはんだにおいて所定の厚さを確保することができるようになる。このため、回路板13とコンタクト部品27との接合強度をより強固に維持することができる。このような構成のコンタクト部品27において、胴体部17eの内径は、好ましくは、0.2mm以上、2.0mm以下であり、より好ましくは、0.5mm以上、1.5mm以下である。フランジ17g,17hの凸部17g1,17g2,17g3,17h1,17h2の厚さは、好ましくは、0.05mm以上、0.30mm以下であり、より好ましくは、0.10mm以上、0.20mm以下である。
 次に、半導体装置10aの積層基板14の回路板13に対するコンタクト部品27の接合箇所について図6を用いて説明する。図6は、第2の実施の形態の半導体装置のコンタクト部品の接合箇所の側断面図である。なお、図6では、第1の実施の形態の図3と同様、積層基板14において回路板13aが形成された箇所を示している。第2の実施の形態の半導体装置10aでは、積層基板14の全ての回路板13の全面に第2めっき材13a2によりめっき処理を行っている。このような第2めっき材13a2は、ニッケルや金等の金属またはこのような金属を含む合金により構成されている。また、第2めっき材13a2は、例えば、ニッケルや金の他に、ニッケル-リン合金や、ニッケル-ボロン合金等がある。このようなめっき処理が行われた回路板13は耐食性が向上する。第2の実施の形態の第2めっき材13a2は、リンの含有量が8重量%以上、10重量%以下程度である、ニッケル-リン合金で構成されている。なお、ニッケル-リン合金上に金を積層してもよい。このような、第2めっき材13a2の厚さは、好ましくは、1μm以上、50μm以下である。また、より好ましくは、5μm以上、20μm以下である。なお、このような回路板13aの(第2めっき材13a2の厚さを除く)厚さも、第1の実施の形態と同様に、好ましくは、0.10mm以上、1.00mm以下であり、より好ましくは、0.20mm以上、0.50mm以下である。
 さらに、コンタクト部品27も、接触領域A1を含む全体に第1めっき材23によりめっき処理が行われている。第1めっき材23もまた、ニッケルや金等の金属またはこのような金属を含む合金により構成されている。第1めっき材23は、接合部材19に対する濡れ性が、第2めっき材13a2と略同一である材料で構成されていればよい。第2の実施の形態の第1めっき材23は、リンやボロンを含まないニッケルにより構成されている。また、コンタクト部品27の対する第1めっき材23の厚さは、厚過ぎると、外部接続端子18の圧入が難しくなる。一方、薄過ぎるとめっき効果が得られなくなる。これらを鑑みて、第1めっき材23の厚さは、好ましくは、1μm以上、20μm以下であり、より好ましくは、3μm以上、7μm以下である。したがって、第2の実施の形態の場合においても、コンタクト部品17の第1めっき材23と回路板13aの第2めっき材13a2とは、その接合部材19に対する濡れ性が略同一である。
 ここで、第2の実施の形態における半導体装置10aの組み立てについて説明する。第1の実施の形態と同様に事前に積層基板14とコンタクト部品27とを用意しておく。なお、積層基板14の全ての回路板13の全体に対する第2めっき材13a2は、電界めっきにより形成される。コンタクト部品17の接触領域A1を含む全体に対する第1めっき材23も同様に電界めっきにより形成される。そして、第1の実施の形態と同様に以降の処理を行う。すなわち、積層基板14の回路板13aの第2めっき材13a2上に接合領域A2内に接合部材19を塗布する。具体的には、フラックスを含むクリームはんだを塗布した。接合部材19が設けられた第2めっき材13a2の接合領域A2にコンタクト部品27の開口端部17f2側を配置して、コンタクト部品27を図6中下側に押圧する。
 次に、コンタクト部品27を配置した積層基板14を加熱し、接合部材19を溶融させる。その後、室温まで冷却し、接合部材19を固化する。このようにしてコンタクト部品27の第1めっき材23がめっき処理された接触領域A1を積層基板14の第2めっき材13a2がめっき処理された回路板13aの接合領域A2に接合部材19を介して接合する。この際、コンタクト部品27の第1めっき材23と回路板13aの第2めっき材13a2とは、ニッケルを含んでいるために、第1めっき材23及び第2めっき材13a2の接合部材19に対する濡れ性が略等しい。このため、コンタクト部品27の接触領域A1と回路板13aの接合領域A2との接合部材19に対する濡れ性が略等しくなる。したがって、コンタクト部品27を回路板13aに接合する際の加熱によるコンタクト部品27の中空孔17fへの接合部材19の這い上がりを抑えることができる。このようにしてコンタクト部品27が積層基板14の回路板13a上に固着される。
 上記半導体装置10aは、回路板13と回路板13が形成された絶縁板11とを備える積層基板14を有している。さらに、内部に筒状の中空孔17fが形成され、回路板13のおもて面の接合領域A2に接合部材19を介して開口端部17f2が接合されるコンタクト部品27を有している。このような半導体装置10aでは、さらに、コンタクト部品27の接合部材19との接触領域A1と回路板13の少なくとも接合領域A2との接合部材19に対する濡れ性が略等しい。このため、コンタクト部品27を回路板13に接合する際の加熱によるコンタクト部品27の中空孔17fへの接合部材19の這い上がりを抑えることができる。これにより、積層基板14の回路板13に対するコンタクト部品27の接合強度の低下を抑制することができる。このようなコンタクト部品17に外部接続端子18を確実に圧入することができる。また、コンタクト部品27はその全体が第1めっき材23によりめっき処理が行われている。このため、コンタクト部品27に対する外部接続端子18が圧入しやすく、また、圧入された外部接続端子18が抜けにくくなる。さらに、コンタクト部品27及び回路板13は、その全体が第1めっき材23及び第2めっき材13a2によりめっき処理が行われている。このため、コンタクト部品27及び回路板13は耐腐食性が高く、外部接続端子18から半導体素子15への電気接続の低下を招きにくくなる。したがって、このような半導体装置10aは信頼性の低下を抑制することができる。
 上記については単に本発明の原理を示すものである。さらに、多数の変形、変更が当業者にとって可能であり、本発明は上記に示し、説明した正確な構成及び応用例に限定されるものではなく、対応するすべての変形例及び均等物は、添付の請求項及びその均等物による本発明の範囲とみなされる。
 10,10a 半導体装置
 11 絶縁板
 12 金属板
 13,13a,13b,13c,13d,13e,13f 回路板
 13a1,13a2 第2めっき材
 14 積層基板
 15 半導体素子
 16,16a,16b,16c,16d,16e,16f,16g ボンディングワイヤ
 17,17a,17b,17c,27 コンタクト部品
 17e 胴体部
 17f 中空孔
 17f1,17f2 開口端部
 17g,17h フランジ
 17g1,17g2,17g3,17h1,17h2 凸部
 17g4,17h4 側端面
 17g5,17h5 底面部
 17g6,17h6 段差部
 18,18a,18b,18c 外部接続端子
 19 接合部材
 21 ケース
 22,23 第1めっき材
 

Claims (9)

  1.  回路板と前記回路板が形成された絶縁板とを備える基板と、
     内部に筒状の中空孔が形成され、前記回路板のおもて面の接合領域に接合部材を介して開口端部が接合されるコンタクト部品と、
     を有し、
     前記コンタクト部品の前記接合部材との接触領域と前記回路板の少なくとも前記接合領域との前記接合部材に対する濡れ性が略等しい、
     半導体装置。
  2.  前記コンタクト部品の少なくとも前記接触領域にめっき処理された第1めっき材と、前記回路板の少なくとも前記接合領域にめっき処理された第2めっき材とは、前記濡れ性が略等しい、
     請求項1に記載の半導体装置。
  3.  前記接合部材は、はんだにより構成されており、前記第2めっき材に対する前記第1めっき材のはんだ広がり比率が、90%以上、110%以下である、
     請求項2に記載の半導体装置。
  4.  前記接合部材は、はんだにより構成されており、前記第2めっき材に対する前記第1めっき材のはんだ広がり比率が、95%以上、105%以下である、
     請求項2に記載の半導体装置。
  5.  前記第1めっき材及び前記第2めっき材は、ニッケルまたはニッケル合金により構成されている、
     請求項2に記載の半導体装置。
  6.  前記回路板は、銅または銅合金により構成されている、
     請求項1に記載の半導体装置。
  7.  前記コンタクト部品は、銅、アルミニウム、鉄、銀、または、少なくともこれらの一種を含む合金により構成されている、
     請求項1に記載の半導体装置。
  8.  前記第2めっき材は、リンを含むニッケル合金により構成されており、
     前記第1めっき材は、前記第2めっき材より、リンの含有量が少ないニッケルまたはニッケル合金により構成されている、
     請求項5に記載の半導体装置。
  9.  前記第2めっき材の前記リンの含有量は、8重量%以上、10重量%以下である、
     請求項8に記載の半導体装置。
PCT/JP2019/004050 2018-03-16 2019-02-05 半導体装置 WO2019176380A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2020505670A JP7070658B2 (ja) 2018-03-16 2019-02-05 半導体装置
DE112019001372.6T DE112019001372T5 (de) 2018-03-16 2019-02-05 Halbleitervorrichtung
CN201980004079.6A CN111052510B (zh) 2018-03-16 2019-02-05 半导体装置
US16/800,764 US11107784B2 (en) 2018-03-16 2020-02-25 Semiconductor device having circuit board to which contact part is bonded

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018049524 2018-03-16
JP2018-049524 2018-03-16

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/800,764 Continuation US11107784B2 (en) 2018-03-16 2020-02-25 Semiconductor device having circuit board to which contact part is bonded

Publications (1)

Publication Number Publication Date
WO2019176380A1 true WO2019176380A1 (ja) 2019-09-19

Family

ID=67908353

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/004050 WO2019176380A1 (ja) 2018-03-16 2019-02-05 半導体装置

Country Status (5)

Country Link
US (1) US11107784B2 (ja)
JP (1) JP7070658B2 (ja)
CN (1) CN111052510B (ja)
DE (1) DE112019001372T5 (ja)
WO (1) WO2019176380A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007184315A (ja) * 2006-01-04 2007-07-19 Hitachi Ltd 樹脂封止型パワー半導体モジュール
WO2008090734A1 (ja) * 2007-01-22 2008-07-31 Mitsubishi Electric Corporation 電力用半導体装置
WO2014148319A1 (ja) * 2013-03-21 2014-09-25 富士電機株式会社 コンタクト部品、および半導体モジュール

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5173766A (en) * 1990-06-25 1992-12-22 Lsi Logic Corporation Semiconductor device package and method of making such a package
DE69535629T2 (de) * 1994-11-15 2008-07-31 Formfactor, Inc., Livermore Montage von elektronischen komponenten auf einer leiterplatte
US7245500B2 (en) * 2002-02-01 2007-07-17 Broadcom Corporation Ball grid array package with stepped stiffener layer
JP4143478B2 (ja) * 2002-10-02 2008-09-03 アルプス電気株式会社 はんだ接続構造および電子部品のはんだ接続方法
EP1894667A4 (en) * 2005-06-10 2009-12-02 Senju Metal Industry Co METHOD FOR BRAZING A UNLIMITED NICKEL PART
JP5220373B2 (ja) * 2007-09-25 2013-06-26 三洋電機株式会社 発光モジュール
DE102008005547B4 (de) * 2008-01-23 2013-08-29 Infineon Technologies Ag Leistungshalbleitermodul und Schaltungsanordnung mit einem Leistungshalbleitermodul
US8586420B2 (en) * 2011-09-29 2013-11-19 Infineon Technologies Ag Power semiconductor arrangement and method for producing a power semiconductor arrangement
WO2013111276A1 (ja) * 2012-01-25 2013-08-01 三菱電機株式会社 電力用半導体装置
US9640453B2 (en) * 2013-02-26 2017-05-02 Mitsubishi Electric Corporation Power semiconductor device
JP6163838B2 (ja) * 2013-04-05 2017-07-19 富士電機株式会社 加圧加熱接合構造及び加圧加熱接合方法
JP6569293B2 (ja) 2015-05-18 2019-09-04 富士電機株式会社 半導体装置、金属部材および半導体装置の製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007184315A (ja) * 2006-01-04 2007-07-19 Hitachi Ltd 樹脂封止型パワー半導体モジュール
WO2008090734A1 (ja) * 2007-01-22 2008-07-31 Mitsubishi Electric Corporation 電力用半導体装置
WO2014148319A1 (ja) * 2013-03-21 2014-09-25 富士電機株式会社 コンタクト部品、および半導体モジュール

Also Published As

Publication number Publication date
DE112019001372T5 (de) 2021-03-25
JP7070658B2 (ja) 2022-05-18
JPWO2019176380A1 (ja) 2020-12-03
US11107784B2 (en) 2021-08-31
CN111052510A (zh) 2020-04-21
CN111052510B (zh) 2021-05-25
US20200194392A1 (en) 2020-06-18

Similar Documents

Publication Publication Date Title
JP5572678B2 (ja) クラッド型ベースプレートを含む半導体装置
US10262953B2 (en) Semiconductor device
US8466548B2 (en) Semiconductor device including excess solder
US8629538B2 (en) Power module package
US20130049204A1 (en) Semiconductor device including diffusion soldered layer on sintered silver layer
US9153514B2 (en) Power module package
US10398036B2 (en) Semiconductor device
US20120175755A1 (en) Semiconductor device including a heat spreader
JP6479036B2 (ja) 半導体装置及びその製造方法
US11133271B2 (en) Semiconductor device
JP2007165714A (ja) 半導体装置
US11417577B2 (en) Semiconductor package and method of manufacturing the same
JPWO2013121691A1 (ja) 半導体装置
KR20140092774A (ko) 전력 반도체 모듈 및 전력 반도체 모듈의 제조 방법
US10699994B2 (en) Semiconductor device having bonding regions exposed through protective films provided on circuit patterns onto which components are soldered
JP7070658B2 (ja) 半導体装置
JP2013179231A (ja) 半導体モジュール
WO2015079834A1 (ja) 半導体装置
JP2020202311A (ja) 半導体装置
JP4861200B2 (ja) パワーモジュール
JP7251446B2 (ja) 伝熱部材付基板及び伝熱部材付基板の製造方法
US11721615B2 (en) Coupled semiconductor package
WO2024128062A1 (ja) 半導体装置
US10971414B2 (en) Semiconductor device
WO2024095788A1 (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19766758

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2020505670

Country of ref document: JP

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 19766758

Country of ref document: EP

Kind code of ref document: A1