WO2019012757A1 - 表示装置の製造方法、及び表示装置 - Google Patents

表示装置の製造方法、及び表示装置 Download PDF

Info

Publication number
WO2019012757A1
WO2019012757A1 PCT/JP2018/014428 JP2018014428W WO2019012757A1 WO 2019012757 A1 WO2019012757 A1 WO 2019012757A1 JP 2018014428 W JP2018014428 W JP 2018014428W WO 2019012757 A1 WO2019012757 A1 WO 2019012757A1
Authority
WO
WIPO (PCT)
Prior art keywords
connection line
terminals
display panel
display device
terminal
Prior art date
Application number
PCT/JP2018/014428
Other languages
English (en)
French (fr)
Inventor
憲太 梶山
Original Assignee
株式会社ジャパンディスプレイ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社ジャパンディスプレイ filed Critical 株式会社ジャパンディスプレイ
Publication of WO2019012757A1 publication Critical patent/WO2019012757A1/ja
Priority to US16/738,017 priority Critical patent/US20200142240A1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133351Manufacturing of individual cells out of a plurality of cells, e.g. by dicing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4842Mechanical treatment, e.g. punching, cutting, deforming, cold welding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0254High voltage adaptations; Electrical insulation details; Overvoltage or electrostatic discharge protection ; Arrangements for regulating voltages or for using plural voltages
    • H05K1/0257Overvoltage protection
    • H05K1/0259Electrostatic discharge [ESD] protection
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/22Antistatic materials or arrangements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10128Display

Definitions

  • the present invention relates to a method of manufacturing a display device and a display device.
  • a plurality of terminals for inputting signals from the outside are provided. These terminals are brought to the same potential by a short ring to prevent electrostatic discharge (ESD) at the time of manufacture.
  • ESD electrostatic discharge
  • terminals may be provided on both sides of a planned cutting line.
  • the mother panel of the display panel of the division drive which distributed terminals to upper and lower two edge parts, and is provided as such.
  • a conventional short ring can not be applied to a mother panel in which terminals are arranged on both sides of a planned cutting line. That is, in the conventional short ring, even if the mother panel is cut along the planned cutting line, the terminals can not be electrically separated from each other in one of the two display panels to be separated.
  • the present invention has been made in view of the above problems, and an object thereof is to electrically connect and cut off terminals of a mother panel in which terminals are arranged on both sides of a planned cutting line. It is an object of the present invention to provide a display device manufacturing method and a display device which can be electrically separated.
  • a method of manufacturing a display device is a mother panel including a first display panel area and a second display panel area in contact with the first display panel area, the first panel A plurality of first terminals located at a first edge of the display panel area adjacent to the second display panel area, and arranged along the boundary between the first display panel area and the second display panel area; A plurality of second terminals located at a second edge of the second display panel region adjacent to the first display panel region, and crossing the boundary at a first crossing position, and a plurality of second terminals aligned along the boundary; A first connection line electrically connecting one of the plurality of first terminals and one of the plurality of second terminals, and crossing the boundary at a second crossing position separated from the first crossing position; The one of the plurality of first terminals and the one of the plurality of second terminals Comprising the steps of preparing a second connection line for electrically connecting the one located next to the mother panel comprising the steps of cutting the mother panel by said boundary,
  • the display device is electrically connected to a plurality of first terminals aligned along the end face at the edge of the display panel and one of the plurality of first terminals, and extends to the end face; A first connection line in contact with the end face at the position of the second end, and the first end of the plurality of first terminals electrically connected to the first connection line, extending to the end face, and the end face at a second position separated from the first position; And a second connection line which contacts.
  • FIG. 7 is an enlarged view of two display panel areas included in a mother panel.
  • FIG. 5 is a cross-sectional view taken along the line VV shown in FIG. 4;
  • FIG. 5 is a cross-sectional view taken along the line VI-VI shown in FIG. 4;
  • FIG. 1 It is a figure which shows the state which attached FPC to the edge of the display panel which cut out the display panel area
  • an organic EL display including an organic light emitting diode as a display element will be described as an example of the display.
  • FIG. 1 is a plan view showing a mother panel 100.
  • FIG. FIG. 2 is an enlarged view of two display panel areas 1A and 1B included in the mother panel 100.
  • the mother panel 100 is prepared by the panel preparation process. In the panel preparation step, an insulating film, a conductor layer, and the like are laminated on a transparent substrate made of, for example, glass or a flexible resin such as polyimide.
  • the mother panel 100 includes a plurality of display panel areas 1.
  • the display panel area 1 is an area that becomes a display panel by being cut out from the mother panel 100.
  • the display panel regions 1 are two-dimensionally arranged, and are adjacent to each other across the planned cutting line 9. That is, the display panel area 1 is partitioned by the planned cutting line 9.
  • the planned cutting line 9 is not a line existing in the mother panel 100 but an imaginary line which is to be cut in the panel cutting process.
  • each display panel area 1 included in the mother panel 100 includes a display area 10 and four edge portions 13, 15, 17, 19 surrounding the display area 10.
  • the display area 10 for example, unit pixels (sub-pixels) of a plurality of colors of red, green and blue are combined to form a full color pixel, and a full color image is displayed.
  • the direction in which the edge 13 is positioned with respect to the display area 10 is downward, the direction in which the edge 15 is positioned with respect to the display area 10 is upward, and the edge 17 is positioned with respect to the display area 10
  • the direction in which the edge 19 is positioned with respect to the display area 10 is referred to as the right direction.
  • FIG. 2 shows only two display panel areas 1A and 1B aligned in the vertical direction among the plurality of display panel areas 1 included in the mother panel 100 in an enlarged manner.
  • the display panel area 1A is an example of a first display panel area, and is an example of a display panel area 1B a second display panel area.
  • the display panel areas 1A and 1B are vertically adjacent to each other with the planned cutting line 9 interposed therebetween. Specifically, the lower edge 13 of the display panel area 1A and the upper edge 15 of the display panel area 1B are adjacent to each other across the planned cutting line 9. That is, the display panel area 1A and the display panel area 1B are in contact with each other. The boundary between the display panel area 1A and the display panel area 1B corresponds to the planned cutting line 9.
  • the display panel regions 1A and 1B have a plurality of terminals 21 (hereinafter also referred to as first terminals 21) arranged along the line to cut 9 at the lower edge 13 and the upper edge 15
  • a plurality of terminals 22 (hereinafter also referred to as second terminals 22) arranged along the planned cutting line 9 is provided.
  • the FPC flexible printed circuit board
  • the FPC is connected to the terminals 21 and 22 in the FPC connecting step after the panel cutting step.
  • the terminals 21 and 22 are arranged on both sides of the planned cutting line 9. That is, the first terminals 21 of the display panel area 1A are arranged above the planned cutting line 9, and the second terminals 22 of the display panel area 1B are arranged below the planned cutting line 9.
  • the terminals 21 and 22 are electrically connected, and when the mother panel 100 is cut, the terminals 21 and 22 are electrically connected.
  • a short ring 3 is provided for separation.
  • FIG. 3 is a circuit diagram of the short ring 3A in which the vicinity of the planned cutting line 9 is enlarged.
  • FIG. 4 is a view showing a state in which the FPC 7 is attached to the edge portion 13 of the display panel 1Z obtained by cutting out the display panel area 1A shown in FIG.
  • FIG. 5 is a cross-sectional view taken along the line VV shown in FIG. 6 is a cross-sectional view taken along the line VI-VI shown in FIG.
  • the first terminal 21 of the display panel area 1A is separated upward from the planned cutting line 9, and the second terminal 22 of the display panel area 1B is separated downward from the planned cutting line 9.
  • the short ring 3 ⁇ / b> A is provided to repeatedly traverse the planned cutting line 9 in the region between the first terminal 21 and the second terminal 22.
  • the short ring 3A includes a first connection line 313 electrically connecting one of the first terminals 21 and one of the second terminals 22, and the one of the first terminals 21 and the one adjacent to the second terminal 22.
  • the set is repeatedly included with the set including the second connection line 32 electrically connecting one with the set as the minimum unit.
  • the first connection line 31 crosses the planned cutting line 9 and electrically connects the first terminal 21 and the second terminal 22 closest to the first terminal 21. Specifically, the first connection line 31 electrically connects the opposing first terminal 21 and second terminal 22.
  • the first connection line 31 extends in the vertical direction between the opposing first terminal 21 and the second terminal 22, and the crossing position where the first connection line 31 traverses the planned cutting line 9 is the opposing first position. It is located between the terminal 21 and the second terminal 22.
  • Each end of the first connection line 31 is physically connected to the opposing first terminal 21 and second terminal 22 respectively, whereby the opposing first terminal 21 and second terminal 22 are firstly connected. It is electrically connected via the connection line 31.
  • the second connection line 32 crosses the planned cutting line 9 and electrically connects the first terminal 21 and the second terminal 22 next to the nearest second terminal 22. Specifically, the second connection line 32 electrically connects the first terminal 21 and the second terminal 22 adjacent to the second terminal 22 opposed thereto.
  • the crossing position where the second connection line 32 crosses the planned cutting line 9 is separated from the transverse position where the first connecting line 31 crosses the planned cutting line 9 in the left-right direction.
  • Each end of the second connection line 32 is physically connected to the first connection line 31 and the first connection line 31 adjacent thereto, whereby the first terminal 21 and the second terminal 22 opposed thereto are formed.
  • the second terminal 22 next to the second terminal 22 is electrically connected via the second connection line 32.
  • the second connection line 32 extends in the lateral direction while meandering, that is, extends in the lateral direction while reciprocating in the vertical direction, and traverses the planned cutting line 9 a plurality of times.
  • the second connection line 32 is formed in a rectangular wave shape. There are a plurality of crossing positions where the second connection line 32 crosses the planned cutting line 9, and they are laterally separated from each other. Specifically, the second connection line 32 crosses the planned cutting line 9 an odd number of times of three or more. For this reason, the both ends of the second connection line 32 are located on the opposite side to the planned cutting line 9. Not limited to this, the second connection line 32 may cross the planned cutting line 9 only once or may cross even times.
  • the second connection line 32 is provided such that the amplitude upward from the planned cutting line 9 and the amplitude downward are equal to each other. That is, the second connection line 32 is provided such that the planned cutting line 9 passes between the upper top and the lower top.
  • the top of the second connection line 32 is a line segment extending in the left-right direction of the second connection line 32 formed in a rectangular wave shape.
  • the upper top of the second connection line 32 is closer to the first terminal 21 than the planned cutting line 9, and the lower top of the second connecting line 32 is closer to the second terminal 22 than the planned cutting line 9.
  • the second connection line 32 is connected to the first connection line 31 at the top.
  • the FPC 7 is connected to the first terminal 21 provided at the lower edge 13 of the display panel 1Z cut out from the mother panel 100 in the panel cutting step in the FPC connecting step. Ru.
  • An FPC (not shown) is similarly connected to the second terminal 22 provided at the upper edge portion 15 as well.
  • the FPC 7 has a terminal 71 on one surface of the resin base material 73.
  • the first terminal 21 provided on the display panel 1Z and the terminal 71 provided on the FPC 7 face each other in the layer thickness direction, and are connected via the anisotropic conductive film 8.
  • the anisotropic conductive film 8 includes a plurality of conductive particles 83 in the resin film 81, and exhibits conductivity in the in-plane direction while exhibiting conductivity in the layer thickness direction.
  • the anisotropic conductive film 8 protrudes outside the outer edge of the display panel 1Z and covers a part of the end face 14 of the display panel 1Z (see FIG. 6).
  • a plurality of first terminals 21 are arranged along the end face 14 at the lower edge 13 of the display panel 1Z. In the region between the first terminal 21 and the end surface 14, a part of the cut short ring 3A (see FIG. 3) remains.
  • the first and second connection wires 313 and 322 electrically connected to the first terminal 21 and the first terminal 21 are electrically connected.
  • the first connection line 313 is made by cutting off the first connection line 31 of the short ring 3A shown in FIG. 3, and the second connection line 322 and the non-connection line 324 are shown in FIG. It is made by cutting off the second connection line 32 of the short ring 3A shown.
  • the first connection line 313 extends to the end face 14 and emerges on the end face 14.
  • the first connection line 313 extends in a straight line, and one end is physically connected to the first terminal 21.
  • the second connection line 322 also extends to the end face 14 and emerges on the end face 14.
  • the second connection line 322 is bent in an L shape, and one end thereof is physically connected to the first connection line 313.
  • the appearance position where the first connection line 313 appears on the end surface 14 and the appearance position where the second connection line 322 appears on the end surface 14 are separated from each other in the left-right direction.
  • the non-connecting line 324 is folded back between the first terminal 21 and the end face 14, and both ends appear at the end face 14. Unconnected lines 324 are folded in square brackets. A plurality of non-connecting lines 324 are arranged between the first connecting line 313 and the adjacent first connecting line 313. The appearance position where each end of the non-connecting line 324 appears on the end surface 14 is mutually separated in the left-right direction.
  • the display panel is cut out by forming the second connection line 32 in the mother panel 100 so that the second connection line 32 crosses the planned cutting line 9 a plurality of times (see FIG. 3). It is possible to suppress the spread in the left-right direction (the direction along the end surface 14) of the second connection wire 322 electrically connected to the first terminal 21 in 1Z.
  • the second connection wires 322 appearing on the end face 14 and the terminals 71 of the FPC 7 to be connected to the adjacent first terminals 21 are the conductive particles 83. It is possible to suppress a short circuit through the It is preferable that the second connection line 322 be accommodated inside the width of the first terminal 21 in the left-right direction.
  • the distance between the second connecting wire 322 and the non-connecting wire 324, the distance between the first connecting wire 313 and the non-connecting wire 324, or the distance between the non-connecting wire 324 and the next non-connecting wire 324 (That is, the distance that the second connection line 32 crosses the planned cutting line 9 in the mother panel 100) is larger than twice the average particle size of the conductive particles 83 contained in the anisotropic conductive film 8 preferable.
  • the first connection line 313, the second connection line 322, and the non-connection line 324 are formed under the insulating film 43 below the first terminal 21. ing. Specifically, the first connection line 313, the second connection line 322, and the non-connection line 324 are formed on the substrate 41, the insulating film 43 covers these lines, the first terminal 21 is formed, and the first terminal An insulating film 45 covers 21.
  • the first terminal 21 is connected to the first connection line 313 through a through hole formed in the insulating film 43. Further, the first terminal 21 is exposed to the surface by an opening formed in the insulating film 45.
  • the first connection line 313, the second connection line 322, and the non-connection line 324 are formed of, for example, a semiconductor such as polysilicon. These are formed simultaneously with the semiconductor layer of the TFT (thin film transistor) provided in the display area 10, for example.
  • the laminated structure is not limited to this.
  • another insulating film may be provided between the substrate 41 and the insulating film 43, between the insulating film 43 and the insulating film 45, or on the insulating film 45.
  • FIG. 7 is a circuit diagram of the short ring 3B in which the vicinity of the planned cutting line 9 is enlarged.
  • FIG. 8 is a view showing a state in which the FPC 7 is attached to the edge 13 of the display panel 1Z obtained by cutting out the display panel area 1A shown in FIG.
  • the second connection line 32 is formed in a triangular wave shape. That is, in the second connection line 32, a line segment obliquely extending from the lower left to the upper right and a line segment obliquely extending from the upper left to the lower right are combined.
  • the top of the second connection line 32 is an angle at which two types of obliquely extending line segments of the second connection line 32 formed in a triangular wave shape are abutted (hereinafter, also referred to as a peak).
  • the second connection line 322 obliquely extends from the first connection line 313 and emerges on the end surface 14.
  • the non-connecting line 324 is folded back in a V shape and both ends appear at the end face 14. It is preferable that the distance between the lines on the end face 14 be larger than twice the average particle diameter of the conductive particles 83 as described above.
  • the distance between the second connection line 322 and the non-connection line 324 in the cut-out display panel 1Z increases with distance from the end face 14; Since the distance between the first connecting wire 313 and the non-connecting wire 324 or the distance between the non-connecting wire 324 and the adjacent non-connecting wire 324 increases, the conductive particles 83 break the insulating films 43 and 45 to form adjacent wires. It is possible to suppress shorting.
  • FIG. 9 is a circuit diagram showing a short ring 3C according to a modification.
  • the mother panel 100 is cut with the cutting planned line 9 as a target, but the position to be actually cut may deviate from the planned cutting line 9 as 9A or 9B.
  • the distance between the lines on the end face 14 may be narrower than a desired value.
  • a first peak portion 326 that protrudes above the other peak portions on the triangular second connection line 32, and a second peak that protrudes below the other peak portions. 2 mountain portion 328 is provided.
  • the second connection line 32 may be formed in a straight line in the oblique direction, and the planned cutting line 9 may be traversed only once.
  • the terminals 21 and 22 may be arranged in a zigzag manner, and the first connection line 31 may be formed in a wavelike manner as the second connection line 32.
  • the case of the organic EL display device has been exemplified as the disclosed example, but as another application example, an electronic paper type display device having a liquid crystal display device, another self-luminous display device, an electrophoretic element or the like And any flat panel type display device. Further, it is needless to say that the invention can be applied to medium to small size and large size without particular limitation.

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal (AREA)

Abstract

切断予定線の両脇に端子が並んだマザーパネルであっても、それらの端子を電気的に接続し、且つ切断に伴って電気的に分離することが可能な表示装置の製造方法を提供する。 表示装置の製造方法は、第1表示パネル領域と、前記第1表示パネル領域と接する第2表示パネル領域と、を含むマザーパネルであって、前記第1表示パネル領域の、前記第2表示パネル領域と隣接する第1縁部に位置し、前記第1表示パネル領域と前記第2表示パネル領域との境界に沿って並んだ複数の第1端子と、前記第2表示パネル領域の、前記第1表示パネル領域と隣接する第2縁部に位置し、前記境界に沿って並んだ複数の第2端子と、前記境界を第1横断位置で横断し、前記複数の第1端子の1つと前記複数の第2端子の1つとを電気的に接続する第1接続線と、前記境界を前記第1横断位置と離れた第2横断位置で横断し、前記複数の第1端子の前記1つと前記複数の第2端子の前記1つの隣に位置する1つとを電気的に接続する第2接続線と、を含むマザーパネルを用意する工程と、前記マザーパネルを前記境界で切断する工程と、を含む。

Description

表示装置の製造方法、及び表示装置
 本発明は、表示装置の製造方法、及び表示装置に関する。
 表示パネルの縁部には、外部から信号を入力するための複数の端子が設けられている。これらの端子は、製造時に静電気放電(ESD)を防ぐためのショートリングによって同電位にされる。
 ところで、表示パネルとして切り出される複数の表示パネル領域を含むマザーパネルでは、切断予定線の両脇に端子が設けられることがある。例えば上下2つの縁部に端子を振り分けた分割駆動の表示パネルのマザーパネルで、そのように設けられる。
 しかしながら、切断予定線の両脇に端子が並んだマザーパネルには、従来のショートリングを適用することができない。すなわち、従来のショートリングでは、マザーパネルを切断予定線で切断しても、切り離される2つの表示パネルの一方において端子を互いに電気的に分離することができない。
 本発明は、上記課題に鑑みてなされたものであって、その目的は、切断予定線の両脇に端子が並んだマザーパネルであっても、それらの端子を電気的に接続し、且つ切断に伴って電気的に分離することが可能な表示装置の製造方法、及び表示装置を提供することにある。
 上記課題を解決するため、本発明の表示装置の製造方法は、第1表示パネル領域と、前記第1表示パネル領域と接する第2表示パネル領域と、を含むマザーパネルであって、前記第1表示パネル領域の、前記第2表示パネル領域と隣接する第1縁部に位置し、前記第1表示パネル領域と前記第2表示パネル領域との境界に沿って並んだ複数の第1端子と、前記第2表示パネル領域の、前記第1表示パネル領域と隣接する第2縁部に位置し、前記境界に沿って並んだ複数の第2端子と、前記境界を第1横断位置で横断し、前記複数の第1端子の1つと前記複数の第2端子の1つとを電気的に接続する第1接続線と、前記境界を前記第1横断位置と離れた第2横断位置で横断し、前記複数の第1端子の前記1つと前記複数の第2端子の前記1つの隣に位置する1つとを電気的に接続する第2接続線と、を含むマザーパネルを用意する工程と、前記マザーパネルを前記境界で切断する工程と、を含む。
 また、本発明の表示装置は、表示パネルの縁部で端面に沿って並んだ複数の第1端子と、前記複数の第1端子の1つと電気的に接続され、前記端面まで延び、第1の位置で前記端面と接する第1接続線と、前記複数の第1端子の前記1つと電気的に接続され、前記端面まで延び、前記第1の位置と離れた第2の位置で前記端面と接する第2接続線と、を含む。
マザーパネルを示す平面図である。 マザーパネルに含まれる2つの表示パネル領域の拡大図である。 切断予定線近傍を拡大した、第1例に係るショートリングの回路図である。 図3に示す表示パネル領域を切り出した表示パネルの縁部にFPCを取り付けた状態を示す図である。 図4に示すV-V線で切断したときの断面図である。 図4に示すVI-VI線で切断したときの断面図である。 切断予定線近傍を拡大した、第2例に係るショートリングの回路図である。 図7に示す表示パネル領域を切り出した表示パネルの縁部にFPCを取り付けた状態を示す図である。 変形例に係るショートリングを示す回路図である。 変形例に係るショートリングを示す回路図である。 変形例に係るショートリングを示す回路図である。
 以下に、本発明の各実施の形態について、図面を参照しつつ説明する。なお、開示はあくまで一例にすぎず、当業者において、発明の主旨を保っての適宜変更について容易に想到し得るものについては、当然に本発明の範囲に含有されるものである。また、図面は説明をより明確にするため、実施の形態に比べ、各部の幅、厚さ、形状等について模式的に表される場合があるが、あくまで一例であって、本発明の解釈を限定するものではない。また、本明細書と各図において、既出の図に関して前述したものと同様の要素には、同一の符号を付して、詳細な説明を適宜省略することがある。
 さらに、本発明の実施形態の詳細な説明において、ある構成物と他の構成物の位置関係を規定する際、「上に」「下に」とは、ある構成物の直上あるいは直下に位置する場合のみでなく、特に断りの無い限りは、間にさらに他の構成物を介在する場合を含むものとする。
 以下の説明では、表示装置の例として、有機発光ダイオードを表示素子として含む有機EL表示装置を挙げる。
 図1は、マザーパネル100を示す平面図である。図2は、マザーパネル100に含まれる2つの表示パネル領域1A,1Bの拡大図である。マザーパネル100は、パネル用意工程によって用意される。パネル用意工程では、例えばガラス、又はポリイミド等の可撓性がある樹脂からなる透明基板上に絶縁膜及び導体層などが積層される。
 図1に示すように、マザーパネル100は複数の表示パネル領域1を含んでいる。表示パネル領域1は、マザーパネル100から切り出されることにより表示パネルとなる領域である。表示パネル領域1は2次元状に配列しており、切断予定線9を挟んで隣接している。すなわち、表示パネル領域1は切断予定線9によって区画されている。
 切断予定線9は、マザーパネル100に実在する線ではなく、パネル切断工程において切断されることが予定される想像線である。
 図2に示すように、マザーパネル100に含まれる各々の表示パネル領域1は、表示領域10と、それを囲む4つの縁部13,15,17,19とを備えている。表示領域10は、例えば赤、緑及び青からなる複数色の単位画素(サブピクセル)を組み合わせてフルカラーの画素を形成し、フルカラーの画像を表示するようになっている。
 以下の説明では、表示領域10に対して縁部13が位置する方向を下方向、表示領域10に対して縁部15が位置する方向を上方向、表示領域10に対して縁部17が位置する方向を左方向、表示領域10に対して縁部19が位置する方向を右方向という。
 マザーパネル100では、複数の表示パネル領域1が上下方向と左右方向とにそれぞれ配列している。図2は、マザーパネル100に含まれる複数の表示パネル領域1のうち、上下方向に並ぶ2つの表示パネル領域1A,1Bのみを拡大して示している。表示パネル領域1Aは第1表示パネル領域の例であり、表示パネル領域1B第2表示パネル領域の例である。
 表示パネル領域1A,1Bは、切断予定線9を挟んで上下方向に隣接している。具体的には、表示パネル領域1Aの下側の縁部13と表示パネル領域1Bの上側の縁部15とが切断予定線9を挟んで隣接している。つまり、表示パネル領域1Aと表示パネル領域1Bは接している。表示パネル領域1Aと表示パネル領域1Bの境界が、切断予定線9に相当する。
 表示パネル領域1A,1Bは、下側の縁部13に切断予定線9に沿って並んだ複数の端子21(以下、第1端子21ともいう)を有しており、上側の縁部15に切断予定線9に沿って並んだ複数の端子22(以下、第2端子22ともいう)を有している。端子21,22には、パネル切断工程後のFPC接続工程においてFPC(フレキシブルプリント基板)が接続される。
 すなわち、本実施形態では、上下2つの縁部13,15に端子21,22を振り分けた分割駆動の表示パネルが採用されている。下側の縁部13に設けられた表示領域10の下半分を駆動するための第1端子21と、上側の縁部15に設けられた表示領域10の上半分を駆動するための第2端子22とを使用し、表示領域10の下半分と上半分とを同時に書込むことで、高解像度の画面であっても画素の書込み時間を確保することを可能としている。
 このため、本実施形態のマザーパネル100では、切断予定線9の両脇に端子21,22が並んでいる。すなわち、切断予定線9の上方に表示パネル領域1Aの第1端子21が並んでおり、切断予定線9の下方に表示パネル領域1Bの第2端子22が並んでいる。
 以下に説明するように、本実施形態では、マザーパネル100の状態においてはこれらの端子21,22を電気的に接続し、マザーパネル100の切断に伴ってこれらの端子21,22を電気的に分離するためのショートリング3が設けられている。
 まず、第1例に係るショートリング3Aについて説明する。図3は、切断予定線9近傍を拡大した、ショートリング3Aの回路図である。図4は、図3に示す表示パネル領域1Aを切り出した表示パネル1Zの縁部13にFPC7を取り付けた状態を示す図である。図5は、図4に示すV-V線で切断したときの断面図である。図6は、図4に示すVI-VI線で切断したときの断面図である。
 表示パネル領域1Aの第1端子21は切断予定線9から上方に離れており、表示パネル領域1Bの第2端子22は切断予定線9から下方に離れている。ショートリング3Aは、第1端子21と第2端子22との間の領域で切断予定線9を繰り返し横断するように設けられている。
 ショートリング3Aは、第1端子21の1つと第2端子22の1つとを電気的に接続する第1接続線313と、第1端子21の当該1つと第2端子22の当該1つの隣の1つとを電気的に接続する第2接続線32と、を含む組を最小単位として、当該組を繰り返し含んでいる。
 第1接続線31は、切断予定線9を横断し、第1端子21とそれに最も近い第2端子22とを電気的に接続している。具体的には、第1接続線31は、対向する第1端子21と第2端子22とを電気的に接続している。第1接続線31は、対向する第1端子21と第2端子22との間で上下方向に延びており、第1接続線31が切断予定線9を横断する横断位置は、対向する第1端子21と第2端子22との間に位置している。第1接続線31の各端は、対向する第1端子21と第2端子22とにそれぞれ物理的に接続されており、これにより、対向する第1端子21と第2端子22とが第1接続線31を介して電気的に接続されている。
 第2接続線32は、切断予定線9を横断し、第1端子21とそれに最も近い第2端子22の隣の第2端子22とを電気的に接続している。具体的には、第2接続線32は、第1端子21とそれに対向する第2端子22の隣の第2端子22とを電気的に接続している。第2接続線32が切断予定線9を横断する横断位置は、第1接続線31が切断予定線9を横断する横断位置から左右方向に離れている。第2接続線32の各端は、第1接続線31とその隣の第1接続線31とにそれぞれ物理的に接続されており、これにより、第1端子21とそれに対向する第2端子22の隣の第2端子22とが第2接続線32を介して電気的に接続されている。
 第2接続線32は、蛇行しながら左右方向に延び、すなわち上下方向に往復しながら左右方向に延びて、切断予定線9を複数回横断している。本例では、第2接続線32は矩形波状に形成されている。第2接続線32が切断予定線9を横断する横断位置は複数個存在し、互いに左右方向に離れている。具体的には、第2接続線32は、切断予定線9を3以上の奇数回横断している。このため、第2接続線32の両端は、切断予定線9に対して互いに逆側に位置している。これに限らず、第2接続線32は、切断予定線9を1回のみ横断してもよいし、偶数回横断してもよい。
 第2接続線32は、切断予定線9から上方への振幅と下方への振幅とが互いに等しくなるように設けられている。すなわち、第2接続線32は、上側の頂部と下側の頂部との中間を切断予定線9が通るように設けられている。本例において第2接続線32の頂部は、矩形波状に形成された第2接続線32のうちの左右方向に延びる線分である。第2接続線32の上側の頂部は切断予定線9よりも第1端子21に近く、第2接続線32の下側の頂部は切断予定線9よりも第2端子22に近い。第2接続線32は、頂部において第1接続線31に接続されている。
 図4乃至図6に示すように、パネル切断工程においてマザーパネル100から切り出された表示パネル1Zの下側の縁部13に設けられた第1端子21には、FPC接続工程においてFPC7が接続される。上側の縁部15に設けられた第2端子22にも、同様にFPC(不図示)が接続される。
 FPC7は、樹脂基材73の一方の面に端子71を有している。表示パネル1Zに設けられた第1端子21とFPC7に設けられた端子71とは層厚方向に対向し、異方性導電膜8を介して接続される。異方性導電膜8は、樹脂膜81中に複数の導電粒子83を含んでおり、面内方向に絶縁性を発揮する一方で層厚方向に導電性を発揮する。異方性導電膜8は、表示パネル1Zの外縁よりも外側にはみ出し、表示パネル1Zの端面14の一部を覆う(図6を参照)。
 表示パネル1Zの下側の縁部13には端面14に沿って複数の第1端子21が並んでいる。第1端子21と端面14との間の領域には、切断されたショートリング3A(図3を参照)の一部が残っている。
 具体的には、第1端子21と端面14との間の領域には、第1端子21に電気的に接続された第1及び第2接続線313,322と、第1端子21に電気的に接続されていない非接続線324とが設けられている。このうち、第1接続線313は、図3に示すショートリング3Aの第1接続線31が切断されたことによりできたものであり、第2接続線322及び非接続線324は、図3に示すショートリング3Aの第2接続線32が切断されたことによりできたものである。
 第1接続線313は、端面14まで延び、端面14に出現している。第1接続線313は一直線に延び、一端が第1端子21に物理的に接続されている。第2接続線322も、端面14まで延び、端面14に出現している。第2接続線322はL字状に折れ曲がり、一端が第1接続線313に物理的に接続されている。第1接続線313が端面14に出現する出現位置と、第2接続線322が端面14に出現する出現位置とは、左右方向に互いに離れている。
 非接続線324は、第1端子21と端面14との間で折り返され、両端が端面14に出現している。非接続線324は角括弧状に折り返されている。第1接続線313とその隣の第1接続線313との間には、複数の非接続線324が並んでいる。非接続線324の各端が端面14に出現する出現位置は、左右方向に互いに離れている。
 上述したようにマザーパネル100において第2接続線32を波状にし、第2接続線32が切断予定線9を複数回横断するように形成することで(図3を参照)、切り出された表示パネル1Zにおいて第1端子21に電気的に接続された第2接続線322の左右方向(端面14に沿った方向)の広がりを抑制することが可能である。
 すなわち、FPC7の端子71がずれて配置された場合であっても、端面14に出現する第2接続線322と、隣の第1端子21に接続されるべきFPC7の端子71とが導電粒子83を介して短絡することを抑制することが可能である。第2接続線322は、第1端子21の左右方向の幅の内側に収まっていることが好ましい。
 第2接続線322と非接続線324との間隔、第1接続線313と非接続線324との間隔、又は非接続線324と隣の非接続線324との間隔、特には端面14における各線の間隔(すなわち、マザーパネル100において第2接続線32が切断予定線9を横断する間隔)は、異方性導電膜8に含まれる導電粒子83の平均粒径の2倍よりも大きいことが好ましい。
 すなわち、各線の間隔が狭過ぎる場合、絶縁膜43,45を破った導電粒子83が隣り合う線同士を短絡したり、端面14まで回り込んだ導電粒子83が端面14に出現した隣り合う線同士を短絡するおそれがある。そのような短絡は、導電粒子83が2つ連なって起こることも想定される。このため、各線の間隔を導電粒子83の平均粒径の2倍よりも大きくすることが好ましい。
 第1接続線313、第2接続線322及び非接続線324(すなわち、マザーパネル100における第1接続線31及び第2接続線32)は、第1端子21下の絶縁膜43下に形成されている。具体的には、基板41上に第1接続線313、第2接続線322及び非接続線324が形成され、これらの線を絶縁膜43が覆い、第1端子21が形成され、第1端子21を絶縁膜45が覆っている。
 第1端子21は、絶縁膜43に形成されたスルーホールを通じて第1接続線313に接続されている。また、第1端子21は、絶縁膜45に形成された開口によって表面に露出している。第1接続線313、第2接続線322及び非接続線324は、例えばポリシリコン等の半導体で形成される。これらは、例えば表示領域10に設けられるTFT(薄膜トランジスタ)の半導体層と同時に形成される。
 なお、積層構造はこれに限らず、例えば基板41と絶縁膜43との間、絶縁膜43と絶縁膜45との間、又は絶縁膜45上に他の絶縁膜が設けられてもよい。
 次に、第2例に係るショートリング3Bについて説明する。図7は、切断予定線9近傍を拡大した、ショートリング3Bの回路図である。図8は、図7に示す表示パネル領域1Aを切り出した表示パネル1Zの縁部13にFPC7を取り付けた状態を示す図である。
 図7に示すように、本例に係るショートリング3Bでは、第2接続線32が三角波状に形成されている。すなわち、第2接続線32は、左下から右上に斜めに延びる線分と、左上から右下に斜めに延びる線分とが組み合わされてできている。本例において第2接続線32の頂部は、三角波状に形成された第2接続線32のうちの2種類の斜めに延びる線分が突き当たる角である(以下、山部ともいう)。
 図8に示すように、表示パネル1Zの第1端子21と端面14との間の領域には、切断されたショートリング3Bの一部が残っている。具体的には、第2接続線322は、第1接続線313から斜めに延びて端面14に出現している。非接続線324は、V字状に折り返されて、両端が端面14に出現している。端面14における各線の間隔は、上述したように導電粒子83の平均粒径の2倍よりも大きいことが好ましい。
 本例のようにマザーパネル100において第2接続線32を三角波状に形成することにより、切り出された表示パネル1Zにおいて端面14から離れるほど、第2接続線322と非接続線324との間隔、第1接続線313と非接続線324との間隔、又は非接続線324と隣の非接続線324との間隔が広がるので、導電粒子83が絶縁膜43,45を破って隣り合う線同士を短絡することを抑制することが可能である。
 図9は、変形例に係るショートリング3Cを示す回路図である。パネル切断工程では切断予定線9を目標としてマザーパネル100を切断するが、9A又は9Bのように実際に切断される位置が切断予定線9からずれることがある。その場合、上記第2例に係るショートリング3Bでは端面14における各線の間隔が所望の値よりも狭まることがある。
 そこで、本例に係るショートリング3Cでは、三角波状の第2接続線32に、上側に他の山部よりも張り出した第1山部326と、下側に他の山部よりも張り出した第2山部328とを設けている。これにより、実際に切断される位置が切断予定線9からずれても各線の間隔を何れかの位置で確保するようにしている。
 以上、本発明の実施形態について説明したが、本発明は上記実施形態に限定されるものではなく、種々の変形実施が当業者にとって可能であるのはもちろんである。
 例えば、図10に示すショートリング3Dのように、第2接続線32を斜め方向に一直線に形成し、切断予定線9を1回のみ横断するようにしてもよい。また、図11に示すように端子21,22を千鳥状に配置してもよいし、第1接続線31も第2接続線32と同様に波状に形成してもよい。
 本実施形態においては、開示例として有機EL表示装置の場合を例示したが、その他の適用例として、液晶表示装置、その他の自発光型表示装置、あるいは電気泳動素子等を有する電子ペーパー型表示装置等、あらゆるフラットパネル型の表示装置が挙げられる。また、中小型から大型まで、特に限定することなく適用が可能であることは言うまでもない。
 本発明の思想の範疇において、当業者であれば、各種の変更例及び修正例に想到し得るものであり、それら変更例及び修正例についても本発明の範囲に属するものと了解される。例えば、前述の各実施形態に対して、当業者が適宜、構成要素の追加、削除若しくは設計変更を行ったもの、又は、工程の追加、省略若しくは条件変更を行ったものも、本発明の要旨を備えている限り、本発明の範囲に含まれる。

 

Claims (19)

  1.  第1表示パネル領域と、前記第1表示パネル領域と接する第2表示パネル領域と、を含むマザーパネルであって、
     前記第1表示パネル領域の、前記第2表示パネル領域と隣接する第1縁部に位置し、前記第1表示パネル領域と前記第2表示パネル領域との境界に沿って並んだ複数の第1端子と、
     前記第2表示パネル領域の、前記第1表示パネル領域と隣接する第2縁部に位置し、前記境界に沿って並んだ複数の第2端子と、
     前記境界を第1横断位置で横断し、前記複数の第1端子の1つと前記複数の第2端子の1つとを電気的に接続する第1接続線と、
     前記境界を前記第1横断位置と離れた第2横断位置で横断し、前記複数の第1端子の前記1つと前記複数の第2端子の前記1つの隣に位置する1つとを電気的に接続する第2接続線と、
     を含むマザーパネルを用意する工程と、
     前記マザーパネルを前記境界で切断する工程と、
     を含む、表示装置の製造方法。
  2.  前記第2接続線は、前記境界を複数回横断する、
     請求項1に記載の表示装置の製造方法。
  3.  前記第2接続線は、前記境界を3以上の奇数回横断する、
     請求項1に記載の表示装置の製造方法。
  4.  前記第2接続線は、矩形波状に形成される、
     請求項2に記載の表示装置の製造方法。
  5.  前記第2接続線は、三角波状に形成される、
     請求項2に記載の表示装置の製造方法。
  6.  前記第2接続線は、前記第1端子側に他の山部よりも張り出した第1山部と、前記第2端子側に他の山部よりも張り出した第2山部とを含む、
     請求項5に記載の表示装置の製造方法。
  7.  樹脂膜中に導電粒子を含んだ異方性導電膜を介して前記複数の第1端子にフレキシブルプリント基板を接続する工程をさらに含み、
     前記第2接続線の前記切断予定線を横断する間隔は、前記導電粒子の平均粒径の2倍よりも大きい、
     請求項2に記載の表示装置の製造方法。
  8.  前記マザーパネルは、前記第1表示パネル領域に対して前記第2表示パネル領域とは逆側で前記第1表示パネル領域と接する第3表示パネル領域をさらに含み、
     前記マザーパネルは、
     前記第1表示パネル領域の、前記第3表示パネル領域と隣接する第3縁部に位置し、前記第1表示パネル領域と前記第3表示パネル領域との第2境界に沿って並んだ複数の第3端子と、
     前記第3表示パネル領域の、前記第1表示パネル領域と隣接する第4縁部に位置し、前記第2境界に沿って並んだ複数の第4端子と、
     前記第2境界を第3横断位置で横断し、前記複数の第3端子の1つと前記複数の第4端子の1つとを電気的に接続する第3接続線と、
     前記第2境界を前記第3横断位置と離れた第4横断位置で横断し、前記複数の第3端子の前記1つと前記複数の第4端子の前記1つの隣に位置する1つとを電気的に接続する第4接続線と、
     をさらに含む、
     請求項1に記載の表示装置の製造方法。
  9.  前記第1接続線は前記第1端子及び前記第2端子に接続され、前記第2接続線は前記第1接続線に接続される、
     請求項1に記載の表示装置の製造方法。
  10.  前記第1端子及び前記第2端子は、前記第1接続線及び前記第2接続線を覆う絶縁膜上に形成される、
     請求項1に記載の表示装置の製造方法。
  11.  前記第1接続線及び前記第2接続線は、半導体で形成される、
     請求項1に記載の表示装置の製造方法。
  12.  表示パネルの縁部で端面に沿って並んだ複数の第1端子と、
     前記複数の第1端子の1つと電気的に接続され、前記端面まで延び、第1の位置で前記端面と接する第1接続線と、
     前記複数の第1端子の前記1つと電気的に接続され、前記端面まで延び、前記第1の位置と離れた第2の位置で前記端面と接する第2接続線と、
     を含む表示装置。
  13.  前記第2接続線は、前記端面から前記第1接続線まで延び、前記第1接続線を介して、前記複数の第1端子の前記1つと電気的に接続する、
     請求項12に記載の表示装置。
  14.  前記第2接続線は、前記端面から第1の方向に延びる第1領域と、前記第1領域の前記端面とは反対側の端部から、前記第1の方向と交差する第2の方向に延び且つ前記第1接続線に接する、
     請求項13に記載の表示装置。
  15.  前記第1の位置と前記第2の位置との距離は、前記複数の第1端子が並ぶ方向の前記第1端子の幅よりも小さい、
     請求項12に記載の表示装置。
  16.  前記複数の第1端子の前記1つは、前記第1接続線と接する第1の辺を有し、
     前記第1の辺は、前記第1接続線と接する接触部を有し、
     前記第1の位置と前記第2の位置との距離は、前記第1の辺の端部と前記接触部との距離よりも小さい、
     請求項12に記載の表示装置。
  17.  前記複数の第1端子に電気的に接続されず、前記複数の第1端子と前記端面との間で折り返され、両端が前記端面と接する非接続線をさらに含む、
     請求項12に記載の表示装置。
  18.  前記表示パネルの前記縁部とは逆側の縁部で第2端面に沿って並んだ複数の第2端子と、
     前記複数の第2端子の1つと電気的に接続され、前記第2端面まで延び、第3の位置で前記第2端面と接する第3接続線と、
     前記複数の第2端子の前記1つと電気的に接続され、前記第2端面まで延び、第3の位置と離れた第4の位置で前記第2端面と接する第4接続線と、
     をさらに含む、請求項12に記載の表示装置。
  19.  前記第1端子及び前記第2端子は、前記第1接続線及び前記第2接続線を覆う絶縁膜上に位置する、
     請求項12に記載の表示装置。

     
PCT/JP2018/014428 2017-07-10 2018-04-04 表示装置の製造方法、及び表示装置 WO2019012757A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/738,017 US20200142240A1 (en) 2017-07-10 2020-01-09 Method of manufacturing display device and display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-134549 2017-07-10
JP2017134549A JP2019015902A (ja) 2017-07-10 2017-07-10 表示装置の製造方法、及び表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/738,017 Continuation US20200142240A1 (en) 2017-07-10 2020-01-09 Method of manufacturing display device and display device

Publications (1)

Publication Number Publication Date
WO2019012757A1 true WO2019012757A1 (ja) 2019-01-17

Family

ID=65002501

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/014428 WO2019012757A1 (ja) 2017-07-10 2018-04-04 表示装置の製造方法、及び表示装置

Country Status (3)

Country Link
US (1) US20200142240A1 (ja)
JP (1) JP2019015902A (ja)
WO (1) WO2019012757A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115483229A (zh) * 2022-09-28 2022-12-16 厦门天马显示科技有限公司 一种显示面板和显示装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019015902A (ja) * 2017-07-10 2019-01-31 株式会社ジャパンディスプレイ 表示装置の製造方法、及び表示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03129325A (ja) * 1989-10-13 1991-06-03 Sony Corp 薄膜集積回路の製法
JPH08338973A (ja) * 1994-10-06 1996-12-24 Samsung Electron Co Ltd 液晶表示素子の静電気防止回路
JP2005352419A (ja) * 2004-06-14 2005-12-22 Sharp Corp デバイス基板の製造方法、デバイス基板およびマザー基板
JP2009301032A (ja) * 2008-06-12 2009-12-24 Samsung Mobile Display Co Ltd 平板ディスプレイ装置及び平板ディスプレイ装置の製造方法
JP2010152091A (ja) * 2008-12-25 2010-07-08 Mitsubishi Electric Corp アレイ基板及び表示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10128171B1 (en) * 2016-03-25 2018-11-13 Marvell International Ltd. Leadframe with improved half-etch layout to reduce defects caused during singulation
JP2019015902A (ja) * 2017-07-10 2019-01-31 株式会社ジャパンディスプレイ 表示装置の製造方法、及び表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03129325A (ja) * 1989-10-13 1991-06-03 Sony Corp 薄膜集積回路の製法
JPH08338973A (ja) * 1994-10-06 1996-12-24 Samsung Electron Co Ltd 液晶表示素子の静電気防止回路
JP2005352419A (ja) * 2004-06-14 2005-12-22 Sharp Corp デバイス基板の製造方法、デバイス基板およびマザー基板
JP2009301032A (ja) * 2008-06-12 2009-12-24 Samsung Mobile Display Co Ltd 平板ディスプレイ装置及び平板ディスプレイ装置の製造方法
JP2010152091A (ja) * 2008-12-25 2010-07-08 Mitsubishi Electric Corp アレイ基板及び表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115483229A (zh) * 2022-09-28 2022-12-16 厦门天马显示科技有限公司 一种显示面板和显示装置

Also Published As

Publication number Publication date
JP2019015902A (ja) 2019-01-31
US20200142240A1 (en) 2020-05-07

Similar Documents

Publication Publication Date Title
CN207424484U (zh) 一种阵列基板及显示装置
CN103383512B (zh) 液晶显示装置及其制造方法
JP6510779B2 (ja) 薄膜トランジスタ表示板
CN107957645A (zh) 显示面板与其制作方法
US8384870B2 (en) Display substrate, method of manufacturing the same and display panel having the display substrate
EP3088951B1 (en) Array substrate, preparation method thereof, motherboard comprising array substrate and display apparatus
JP2012108464A5 (ja) 電気光学装置、電子機器、及び電気光学装置用基板
CN109154729B (zh) 显示面板及其信号线的修复方法、显示装置
US20180063970A1 (en) Display device
US20170301843A1 (en) Display device
US11181794B2 (en) Display device and display panel thereof, and manufacturing method for display device
JP4220719B2 (ja) 広視野角液晶表示装置及びその基板
TW201930970A (zh) 顯示面板
CN106019733A (zh) 一种阵列基板、显示面板及显示装置
WO2019012757A1 (ja) 表示装置の製造方法、及び表示装置
CN102809866B (zh) 一种液晶透镜及制作方法、显示装置
JP6462478B2 (ja) 多分割駆動ディスプレイ及び表示装置
CN104570527A (zh) 阵列基板及显示面板
US11410596B2 (en) Display device preventing a flow of static electricity
CN112015302A (zh) 显示面板和显示装置
CN107367862A (zh) 一种具有超窄下边框的液晶显示面板及其制造方法
US11327379B2 (en) Display device and display panel thereof, and manufacturing method for display device
CN106098709A (zh) 阵列基板、显示装置
WO2019227856A1 (zh) 阵列基板及显示面板
US20200236784A1 (en) Display apparatus

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18831118

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18831118

Country of ref document: EP

Kind code of ref document: A1