WO2017033952A1 - 表示装置 - Google Patents
表示装置 Download PDFInfo
- Publication number
- WO2017033952A1 WO2017033952A1 PCT/JP2016/074590 JP2016074590W WO2017033952A1 WO 2017033952 A1 WO2017033952 A1 WO 2017033952A1 JP 2016074590 W JP2016074590 W JP 2016074590W WO 2017033952 A1 WO2017033952 A1 WO 2017033952A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- circuit board
- driver circuit
- wiring
- driver
- display panel
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims abstract description 91
- 239000004973 liquid crystal related substance Substances 0.000 description 39
- 239000010408 film Substances 0.000 description 18
- 230000002093 peripheral effect Effects 0.000 description 14
- 230000005611 electricity Effects 0.000 description 12
- 230000003068 static effect Effects 0.000 description 12
- 239000004020 conductor Substances 0.000 description 11
- 239000010410 layer Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 6
- 239000011521 glass Substances 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000005001 laminate film Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 239000003566 sealing material Substances 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920001225 polyester resin Polymers 0.000 description 1
- 239000004645 polyester resin Substances 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133308—Support structures for LCD panels, e.g. frames or bezels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0288—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
Definitions
- One embodiment of the present invention relates to a display device.
- This application claims priority based on Japanese Patent Application No. 2015-166556 filed in Japan on August 26, 2015, the contents of which are incorporated herein by reference.
- a liquid crystal display device includes a liquid crystal panel, a driver IC as a drive circuit that drives the liquid crystal panel in response to a control signal, and a driver circuit board on which the driver IC is mounted.
- a driver IC as a drive circuit that drives the liquid crystal panel in response to a control signal
- a driver circuit board on which the driver IC is mounted.
- Patent Document 1 discloses a technique for preventing electrostatic breakdown of such a driver circuit.
- Patent Document 1 describes an IPS liquid crystal panel and a flexible cable on which a driver IC is mounted.
- the flexible cable has a signal wiring for transmitting a driving signal of the liquid crystal panel, a ground wiring having a ground terminal connected to a transparent potential film for electrostatic discharge of the liquid crystal panel, and a sheet-like body on which the signal wiring and the ground wiring are formed. And a section.
- One aspect of the present invention is made in view of the above-described problems of the prior art, and provides a display device capable of reliably protecting a drive circuit from electrostatic discharge with a low-cost and simple structure. For the purpose.
- a display device includes a display panel including a plurality of pixels and a pair of substrates facing each other, a driver element that drives the plurality of pixels, and an external circuit substrate that controls the driver element And a plurality of driver circuit boards on which one end side is connected to the display panel, and the driver circuit board has a potential on the display surface side of the display panel around the driver elements. Is connected to each of the pair of substrates.
- the driver elements of the adjacent driver circuit boards are electrically connected to each other, and a drive signal for the driver elements is supplied from the external circuit board to the driver elements.
- the driver driving common wiring and the ground potential common wiring for setting the adjacent driver circuit boards to the ground potential may be provided, and the ground potential common wiring may include the ground wiring. .
- the ground potential common wiring may be grounded through the external circuit board.
- a plurality of gate driver circuit boards that drive gate lines are connected to one side of the display panel, and a source driver circuit board that drives source lines to the other side adjacent to the one side.
- a plurality of driver driving common lines and the ground potential common wiring are formed on the plurality of gate driver circuit boards and at least one source driver circuit board connected to the external circuit board. It is good also as composition which has.
- the driver circuit board includes a surface on which wiring and terminals are formed on one of the pair of boards constituting the display panel, and the other board. It is good also as a structure respectively connected to the surface on the opposite side to said one said board
- the present invention it is possible to provide a display device that can reliably protect a drive circuit from electrostatic discharge with a low-cost and simple structure.
- FIG. 1 is a schematic configuration diagram illustrating a liquid crystal display device according to an embodiment of the present invention.
- the schematic block diagram which shows the structure of a TFT substrate and a driver circuit board vicinity.
- FIG. 2 is a sectional view taken along line A-A ′ of FIG. 1.
- FIG. 2 is a sectional view taken along line B-B ′ of FIG. 1.
- the top view which shows a source driver circuit board.
- the top view which shows a gate driver circuit board.
- FIG. 3 illustrates a liquid crystal display device according to Embodiment 1.
- FIG. 6 shows a liquid crystal display device according to Embodiment 2.
- FIG. 1 is a schematic configuration diagram showing a liquid crystal display device according to an embodiment of the present invention.
- FIG. 2 is a schematic configuration diagram showing a configuration in the vicinity of the TFT substrate and the driver circuit substrate.
- FIG. 3 is a cross-sectional view taken along the line A-A ′ of FIG.
- FIG. 4 is a cross-sectional view taken along line B-B ′ of FIG.
- FIG. 5 is a plan view showing the source driver circuit board.
- FIG. 6 is a plan view showing the gate driver circuit board.
- FIG. 7 is an exploded view of the vicinity of the driver circuit board of the liquid crystal display device.
- the liquid crystal display device (display device) 10 of the present embodiment includes a display panel 12, a plurality of gate driver circuit boards (driver circuit boards) 13, and a plurality of source driver circuit boards ( Driver circuit board) 14, an external circuit board 15, and a control device 16 are mainly provided.
- the display panel 12 of this embodiment is a gate substrate-less type liquid crystal display device 10 in which no external circuit substrate is provided on the gate driver circuit substrate 13 side.
- the pixel formation region in the pair of substrates 22 and 23 provided in the display panel 12 is defined as the display region 19 in which an image is displayed.
- Three gate driver circuit boards 13 and four source driver circuit boards 14 are attached to the outer peripheral edge 22A of the TFT substrate 22 outside the overlapping range with the counter substrate 23.
- the driver IC (driver element) 3 is mounted on the gate driver circuit board 13, and the driver IC (driver element) 4 is mounted on the source driver circuit board 14. Has been implemented.
- the number of driver circuit boards 13 and 14 is appropriately set according to the size of the display panel 12 and the like.
- the L-shaped region along the two adjacent sides of the TFT substrate 22 is the outer peripheral edge 22A, but the present invention is not limited to this.
- the configuration in which the driver circuit substrates 13 and 14 are provided on two mutually adjacent sides of the TFT substrate 22 as in the present embodiment can be suitably employed when the size of the liquid crystal display device 10 is less than 32 inches. .
- two source driver circuit boards 14 are connected to one external circuit board 15 as a set, but four source driver circuit boards 14 may be connected to one external circuit board 15. .
- the gate driver driving common wiring (driver driving common wiring) 11 for supplying a signal or power supplied to each gate driver circuit board 13 in common to the outer peripheral edge portion 22A of the display panel 12 is provided.
- a common ground potential wiring 31 for setting the potential on the display panel 12 side to the ground potential is continuously formed over the arrangement range of the plurality of gate driver circuit boards 13.
- a common signal supplied to each gate driver circuit board 13 or a driving power supply is supplied from the external circuit board 15 to the gate driver driving common wiring 11.
- the ground potential common wiring 31 is provided in common to the plurality of gate driver circuit boards 13 and is electrically connected to the ground conductor 7 provided on the external circuit board 15 via one source driver circuit board 14. And the ground potential.
- the liquid crystal display device 10 includes the display panel 12, the plurality of gate driver circuit boards 13, the source driver circuit board 14, the external circuit board 15, and the control device 16.
- the source driver circuit board 14 is arranged such that one end side is connected to the external circuit board 15 and the other end rides on the display surface 12a of the display panel 12, and is crimped to the display surface 12a. Connected in a connected state.
- the display surface 12a of the display panel 12 is a surface on the most visible side when viewed from the viewer side of the display panel 12, and in the present embodiment, the display surface 12a is on the side opposite to the liquid crystal layer 17 of the polarizing plate 6. It is the outer surface.
- the gate driver circuit board 13 is arranged so that one end thereof rides on the display surface 12a of the display panel 12, and is connected to the display surface 12a in a pressure-bonded state.
- intermediate portions of the gate driver circuit board 13 and the source driver circuit board 14 are respectively crimped to one surface of the TFT substrate 22 (the surface on the counter substrate 23 side). Specifically, it is pressure-bonded to a predetermined position of the outer peripheral edge 22 ⁇ / b> A on the one surface side of the TFT substrate 22.
- the gate driver circuit board 13 and the source driver circuit board 14 are provided on the outer peripheral edge portion 12A of the display panel 12, and are connected to both the TFT substrate 22 and the counter substrate 23, respectively.
- the connection between each gate driver circuit board 13 and the source driver circuit board 14 and the display panel 12 is performed using an anisotropic conductive material (not shown).
- the liquid crystal display device 10 As shown in FIGS. 1 and 2, the liquid crystal display device 10 according to the present embodiment is provided on the display surface 12 a of the display panel 12 and each external circuit substrate 15 via the gate driver circuit substrate 13 and the source driver circuit substrate 14. By electrically connecting to the ground conductor 7, static electricity generated on the display surface 12a side of the display panel 12 can be released to the ground.
- the display panel 12 includes a TFT substrate 22, a counter substrate 23, a liquid crystal layer 17, and a sealing material 18 as shown in FIGS. 2 and 3.
- the TFT substrate 22 on which a large number of pixel electrodes (not shown) are formed on one side and the counter substrate 23 on which a common electrode 25 is formed on the one side are opposed to each other on the side where the transparent electrode is formed.
- a liquid crystal layer 17 is disposed between them.
- the sealing material 18 seals the periphery of the liquid crystal layer 17 between the TFT substrate 22 and the counter substrate 23.
- the formation region of the pixel electrode and the common electrode 25 (FIG. 1) on the TFT substrate 22 and the counter substrate 23 is defined as a display region 19 in which an image is displayed.
- a display region 19 In the display area 19, a plurality of pixels arranged in a matrix are formed.
- the TFT substrate 22 has a glass substrate 27 as a transparent insulating substrate.
- a glass substrate 27 As a transparent insulating substrate.
- an element including a plurality of source lines 32 extending in parallel to each other, a plurality of gate lines 33 extending perpendicularly thereto, a pixel electrode layer 24, and the like.
- a structure is formed.
- the wiring group consisting of the gate line 33 and the source line 32 is formed in a lattice shape as a whole. Pixels are formed in the lattice area.
- the counter substrate 23 has a glass substrate 26 as a transparent insulating substrate.
- a color filter layer CF, a common electrode 25, and the like are formed on the glass substrate 26 on the liquid crystal layer 17 side.
- the light transmission axes are made 90 ° different from each other as shown in FIG.
- a polarizing plate 6 and a polarizing plate 8 are provided.
- each pixel is formed with a TFT (Thin-Film Transistor) that is a switching element and a pixel electrode (not shown) connected thereto.
- This TFT is connected to the source line 32 and the gate line 33.
- a plurality of gate driver circuit boards 13 and a plurality of source driver circuit boards 14 are mounted on the display panel 12 along the outer peripheral edge 12A. Specifically, the gate driver circuit board 13 and the source driver circuit board 14 are respectively attached along two side edges of the polarizing plate 6 located on the display surface 12a side.
- the outer peripheral edge 12 A of the display panel 12 is a non-display area 20 other than the display area 19 on the display surface 12 a side opposite to the liquid crystal layer 17.
- the gate driver circuit substrate 13 and the source driver circuit substrate 14 are respectively connected to the outer peripheral edge portion 23A of the counter substrate 23 and the outer peripheral edge portion 22A of the TFT substrate 22 in the non-display region 20 described above.
- the outer peripheral edge portion 22A of the TFT substrate 22 is a portion outside the overlapping range with the counter substrate 23, and is an area that protrudes outward from the counter substrate 23 in plan view.
- a plurality of FPC connection terminals for connecting the gate driver circuit board 13 and the source driver circuit board 14 are provided on the outer peripheral edge 23A of the counter substrate 23 on the display surface 12a side.
- the gate driver circuit board 13 and the source driver circuit board 14 include a driving gate driver IC 3 or a source driver IC 4 for driving a plurality of pixels in the display panel 12.
- the gate driver circuit board 13 includes the gate driver IC 3
- the source driver circuit board 14 includes the source driver IC 4.
- the gate driver circuit board 13 and the source driver circuit board 14 each have a rectangular shape in plan view and are called TAB (Tape Automated Bonding) boards.
- Each of the gate driver circuit board 13 and the source driver circuit board 14 includes a flexible film 21 made of an electrically insulating material such as polyimide resin or polyester resin, and a gate is formed on each flexible film 21.
- a driver IC 3 or a source driver IC 4 is mounted. Furthermore, various terminals and wirings described later are formed on the flexible film 21.
- the gate driver IC 3 included in the gate driver circuit board 13 is a circuit that drives the gate line 33 in the display area 19.
- the gate driver IC 3 is connected to the gate line 33 in the display area 19 via an output signal wiring 64 described later.
- the source driver IC 4 included in the source driver circuit board 14 is a circuit that drives the source line 32 in the display area 19.
- the source driver IC 4 is connected to the source line 32 in the display area 19 via an output signal wiring 74 described later.
- An external circuit board 15 is connected to each source driver circuit board 14 at the end opposite to the display panel 12.
- two source driver circuit boards 14 are connected to one external circuit board 15, but the present invention is not limited to this. All source driver circuit boards 14 may be connected to one external circuit board 15.
- the external circuit board 15 is connected to the display panel 12 via the source driver circuit board 14.
- the external circuit board 15 supplies a control signal for controlling the gate driver IC 3 and the source driver IC 4 supplied from the control device 16 or a driving power source to the source driver circuit board 14 and the gate driver circuit board 13.
- the ground wirings 76 of all the source driver circuit boards 14 provided in the display panel 12 are also set to the ground potential.
- a ground conductor 7 may be provided on each external circuit board 15.
- each ground wiring 76 of the two source driver circuit boards 14 and 14 connected to each external circuit board 15 and the ground conductor 7 are electrically connected via a connection wiring (not shown). It may be.
- the ground conductor 7 may be provided only on one of the plurality of external circuit boards 15 mounted on the display panel 12.
- the ground wirings 76 of the four source driver circuit boards 14 with connection wirings formed on the TFT substrate 22 and configuring the ground potential common wiring as described above also on the source driver mounting side, It may be electrically connected.
- configurations other than those described above may be used.
- the source driver circuit board 14 includes a source driver IC 4, an input signal wiring 73, an output signal wiring 74, electrode terminals 75 A and 75 B, and a ground wiring 76 on the flexible film 21. ing.
- the ground wiring 76 has a connection portion 77 for connecting the source driver circuit board 14 to the counter substrate 23 of the display panel 12.
- the input signal wiring 73 supplies an input signal from the external circuit board 15 to the source driver IC 4.
- the output signal wiring 74 supplies an output signal from the source driver IC 4 to the TFT substrate 22 side, and is electrically connected to the press contact terminal 35 (FIG. 3) formed at the end of the source line 32 on the TFT substrate 22.
- An output signal from the source driver IC 4 is supplied to the source line 32 via the connected electrode terminal 75A.
- the ground wiring 76 is formed over three sides of the flexible film 21, and a portion along one side on the display panel 12 side is a connection portion 77 connected to the display panel 12.
- Such a source driver circuit board 14 is connected to the external circuit board 15 via an electrode terminal 75B on the source driver circuit board 14 side and a connection terminal (not shown) on the external circuit board 15 side.
- the ground wiring 76 is connected to a ground conductor provided on the external circuit board 15 through a pair of connection portions 78 provided on each end side thereof, a connection terminal (not shown) on the external circuit board 15 side, and the like. 7 is electrically connected.
- Gate driver circuit board Next, details of the gate driver circuit board will be described.
- a so-called signal transmission method is adopted in which signals input to one gate driver circuit substrate 13 are sequentially transmitted to adjacent gate driver circuit substrates 13. ing.
- the gate driver circuit board 13 is formed on the flexible film 21 with the gate driver IC 3, the output signal wiring 64, the electrode terminal 65, the ground wiring 66, and the gate driver driving common wiring 11. And a part of the ground potential common wiring 31.
- the ground wiring 66 has a connection portion 67 for connecting the gate driver circuit board 13 to the counter substrate 23 of the display panel 12.
- the output signal wiring 64 is connected to the gate line 33 through an electrode terminal 65 connected to the end of the output signal wiring 64 and an electrode terminal 37 formed on the TFT substrate 22, and an output signal from the gate driver IC3 is sent to the gate line. 33.
- the ground wiring 66 is formed over four sides of the flexible film 21 and surrounds the gate driver IC 3 around the flexible film 21. A portion along one side of the flexible film 21 on the display panel 12 side in the ground wiring 66 is the connection portion 67 described above.
- the ground wiring 66 provided on each gate driver circuit board 13 is connected to the connection wiring 68 on the TFT substrate 22 side.
- the connection wiring 68 is formed between the connection regions of the plurality of gate driver circuit substrates 13 on the TFT substrate 22, and at the same time when the gate driver circuit substrate 13 is mounted on the TFT substrate 22 (FIG. 7), grounding is performed.
- the wiring 66 and the connection wiring 68 are electrically connected.
- the connection portion 67 may be electrically connected to the electrode terminal 71 provided on the TFT substrate 22 side to be electrically connected to obtain a connection between the ground wiring 66 and the connection wiring 68.
- These ground wiring 66 and connection wiring 68 constitute the ground potential common wiring 31 according to one embodiment of the present invention.
- the ground potential common wiring 31 is made of a material such as ITO, Ta, Ti, Mo, Cu, Au, Al, Ag paste, etc., in a single layer or multiple layers, has a film thickness of 50 nm or more, a line width of several ⁇ m to several mm, a resistance of 0. It is formed with 1 ⁇ / ⁇ to several hundreds ⁇ / ⁇ .
- the ground potential common wiring 31 is connected to the ground conductor 7 provided on the external circuit board 15 through the source driver circuit board 14 located on the gate driver circuit board 13 side. Has been.
- the ground potential common wiring 31 in this embodiment is provided in parallel with the gate driver driving common wiring 11.
- the gate driver driving common wiring 11 is for electrically connecting adjacent gate driver circuit boards 13 and supplying a drive signal for the gate driver IC 3 from the external circuit board 15 to each gate driver IC 3. is there.
- the source driver circuit board 14a (FIG. 2) on the gate driver circuit board 13 side and the plurality of gate driver circuit boards 13 are connected in series by the gate driver driving common wiring 11.
- the display control signal input via the source driver circuit board 14a is sequentially transmitted to the adjacent gate driver circuit board 13 by the relay method via the gate driver driving common wiring 11.
- the gate driver driving common wiring 11 includes, for example, a power wiring for driving the gate driver, a clock signal wiring, a start pulse signal wiring, and the like.
- the gate driver driving common wiring 11 is provided on the TFT substrate 22 and the driving signal input wiring 63, the driving signal output wiring 62 and the electrode terminal 61 provided on the gate driver circuit board 13.
- a connection wiring 68 and an electrode terminal 69 are included.
- the common wiring 11 for driving the gate driver is made of a material such as ITO, Ta, Ti, Mo, Cu, Au, Al, or Ag paste, and is a single layer or multiple layers, a film thickness of 50 nm or more, a line width of several ⁇ m to several mm, a resistance It is formed with a resistance of 0.1 ⁇ / ⁇ to several 100 ⁇ / ⁇ .
- connection wiring 68 constituting the gate driver driving common wiring 11 has a pattern drawn around the portion where the gate driver circuit board 13 is connected on the TFT substrate 22, and has a peripheral edge. It is formed in the portion 22A.
- the connection wiring 68 is formed of the same film as the gate line 33 described above, and is covered with a stacked insulating film in which a gate insulating film and an interlayer insulating film are stacked.
- the electrode terminals 69 for connecting to the drive signal input wiring 63 and the drive signal output wiring 62 on the gate driver circuit board 13 side are provided at both ends of the connection wiring 68 positioned at the edge of the TFT substrate 22.
- a gate line 33, a source line 32, and an auxiliary capacitance line in the display area 19 are drawn out to the outer peripheral edge 22A of the TFT substrate 22.
- Terminals (not shown) for connecting to the gate driver circuit board 13 or the source driver circuit board 14 are aligned along the edge of the TFT substrate 22 at the leading end of the various wirings positioned at the edge of the TFT substrate 22. Is provided.
- the liquid crystal display device 10 of this embodiment is configured as described above.
- ground wirings 66 and 76 that are electrically insulated from the driver ICs 3 and 4 are formed on the gate driver circuit board 13 and the source driver circuit board 14, respectively.
- the driver circuit board 14 was mounted on the outer peripheral edge of the display panel 12. As described above, the gate driver circuit board 13 and the source driver circuit board 14 are connected not only to the TFT substrate 22 but also to the counter substrate 23, and each end (ground wiring 66 and 76) of the display panel 12 is connected. It is crimped in a state where it rides on the display surface 12a.
- ground wirings 66 and 76 are provided on the driver circuit boards 13 and 14 so that the display surface 12a of the display panel 12 and the ground conductor 7 of the external circuit board 15 are electrically connected to each other. It is possible to effectively remove static electricity charged on the surface.
- the ground wirings 66 and 76 are formed so as to surround the driver ICs 3 and 4, and the ground wirings 66 and 76 are insulated from the driver ICs 3 and 4. 4 can prevent electrostatic breakdown.
- the ground potential common wiring 31 including the ground wirings 66 and 76 can be formed at the same time as various wirings formed on the driver circuit boards 13 and 14 and the TFT substrate 22, so that it is formed without increasing the number of processes. Can do. Therefore, it is possible to provide the liquid crystal display device 10 that can reliably protect the drive circuit from electrostatic discharge with a low-cost and simple structure.
- the gate substrate-less type display device has been described in the above embodiment, the present invention is not limited to this.
- FIG. 8 is a diagram illustrating the liquid crystal display device according to the first embodiment.
- a plurality of gate driver circuit substrates 13 are mounted on both sides of the TFT substrate 22, respectively.
- four gate driver circuit boards 13 are provided on each side.
- the size of the liquid crystal display device is 32 inches or more, more driving capability is required. Therefore, it is preferable that the number of mounted gate driver circuit boards 13 is increased.
- FIG. 9 is a diagram illustrating the liquid crystal display device according to the second embodiment.
- the present invention can also be applied to a configuration in which an external circuit board 28 common to a plurality of gate driver circuit boards 13 is further provided.
- one external circuit board 28 is provided for every four gate driver circuit boards 13, and one external circuit board 28 is disposed on each side of the TFT substrate 22.
- the configuration according to one embodiment of the present invention can be applied to a configuration including only one external circuit substrate common to a plurality of gate circuit substrates and a plurality of source circuit substrates.
- One embodiment of the present invention can be applied to a display device or the like that needs to reliably protect a drive circuit from electrostatic discharge with a low-cost and simple structure.
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
本発明の一態様による表示装置は、複数の画素を有し、互いに対向する一対の基板を備えた表示パネル(12)と、複数の画素を駆動するドライバ素子(3,4)と、ドライバ素子を制御する外部回路基板(15)と、ドライバ素子が実装され、一端側が表示パネルに接続される複数のドライバ回路基板(13,14)と、を備え、ドライバ回路基板は、ドライバ素子の周囲に、表示パネルの表示面側の電位をグランド電位にする接地配線(68,31)を有し、一端側が一対の基板の両方に接続されている。
Description
本発明の一態様は、表示装置に関するものである。
本願は、2015年8月26日に、日本に出願された特願2015-166556号に基づき優先権を主張し、その内容をここに援用する。
本願は、2015年8月26日に、日本に出願された特願2015-166556号に基づき優先権を主張し、その内容をここに援用する。
一般的に、液晶表示装置(表示装置)は、液晶パネルと、制御信号に応じて液晶パネルを駆動する駆動回路としてのドライバICと、ドライバICを搭載したドライバ回路基板と、を備えている。例えば、液晶表示装置を用いたテレビ等を組み立てる際に、表示パネルの前面に貼り付けられている保護ラミネートフィルムを剥がすと静電気が発生する。この静電気が液晶パネルに接続されているドライバICに流れ込むことで回路破壊が生じ、正常な表示ができなくなる。
このようなドライバ回路の静電気破壊を防止する技術が、例えば特許文献1に開示されている。特許文献1には、IPS方式の液晶パネルと、ドライバICを搭載したフレキシブルケーブルと、について記載されている。フレキシブルケーブルは、液晶パネルの駆動信号を伝達する信号配線と、液晶パネルの静電気放電を行う透明電位膜に接続する接地端子を備える接地配線と、信号配線および接地配線が形成されるシート状の本体部と、を備えている。
上記した特許文献1に記載されているようなIPS方式の液晶パネルでは、ドライバICを静電気放電から保護する必要があるため、第一偏光板と、第一ガラス基板との間に透明電位膜を設け、透明電位膜を接地して静電気を放電する構成としている。しかしながら、上記したような静電気放電(ESD)対策は、コストと工程数の面で問題がある。
本発明の一つの態様は、上記従来技術の問題点に鑑み成されたものであって、低コスト且つ簡単な構造で、静電気放電から確実に駆動回路を保護することのできる表示装置を提供することを目的とする。
本発明の一態様における表示装置は、複数の画素を有し、互いに対向する一対の基板を備えた表示パネルと、前記複数の画素を駆動するドライバ素子と、前記ドライバ素子を制御する外部回路基板と、前記ドライバ素子が実装され、一端側が前記表示パネルに接続される複数のドライバ回路基板と、を備え、前記ドライバ回路基板は、前記ドライバ素子の周囲に、前記表示パネルの表示面側の電位をグランド電位にする接地配線を有し、前記一対の基板のそれぞれに接続されている。
また、本発明の一態様における表示装置において、隣り合う前記ドライバ回路基板の前記ドライバ素子同士を電気的に接続し、前記外部回路基板から前記ドライバ素子へと当該ドライバ素子の駆動信号を供給するためのドライバ駆動用共通配線と、隣り合う前記ドライバ回路基板同士をグランド電位にするためのグランド電位共通配線と、が設けられており、前記グランド電位共通配線が、前記接地配線を含む構成としてもよい。
また、本発明の一態様における表示装置において、前記グランド電位共通配線が前記外部回路基板を介して接地されている構成としてもよい。
また、本発明の一態様における表示装置において、前記表示パネルの一辺にゲートラインを駆動するゲートドライバ回路基板が複数接続され、前記一辺に隣接する他辺にソースラインを駆動するソースドライバ回路基板が複数接続されており、前記ドライバ駆動用共通配線及び前記グランド電位共通配線は、前記複数のゲートドライバ回路基板と、前記外部回路基板に接続された少なくとも一つの前記ソースドライバ回路基板と、に形成されている構成としてもよい。
また、本発明の一態様における表示装置において、前記ドライバ回路基板は、前記表示パネルを構成する前記一対の基板のうち、一方の前記基板における配線及び端子が形成された面と、他方の前記基板における前記一方の前記基板とは反対側の面と、にそれぞれ接続されている構成としてもよい。
本発明の一態様によれば、低コスト且つ簡単な構造で静電気放電から確実に駆動回路を保護することのできる表示装置を提供することができる。
以下、本発明に係る一実施形態の表示装置について説明する。
なお、以下の各図面においては、各構成要素を見やすくするため、構成要素によって寸法の縮尺を異ならせて示すことがある。
なお、以下の各図面においては、各構成要素を見やすくするため、構成要素によって寸法の縮尺を異ならせて示すことがある。
図1は、本発明の一実施形態における液晶表示装置を示す概略構成図である。図2は、TFT基板及びドライバ回路基板付近の構成を示す概略構成図である。図3は、図1のA-A’線に沿う断面図である。図4は、図1のB-B’線に沿う断面図である。図5は、ソースドライバ回路基板を示す平面図である。図6は、ゲートドライバ回路基板を示す平面図である。図7は、液晶表示装置のドライバ回路基板付近の分解図である。
図1及び図2に示すように、本実施形態の液晶表示装置(表示装置)10は、表示パネル12と、複数のゲートドライバ回路基板(ドライバ回路基板)13と、複数のソースドライバ回路基板(ドライバ回路基板)14と、外部回路基板15と、制御装置16と、を主に備えている。本実施形態の表示パネル12は、ゲートドライバ回路基板13側に外部回路基板が設けられていない、ゲート基板レス型の液晶表示装置10である。
表示パネル12に備えられる一対の基板22、23における画素形成領域が、画像の表示が行われる表示領域19として定められる。TFT基板22における対向基板23との重畳範囲以外の外周縁部22Aに、3個のゲートドライバ回路基板13と、4個のソースドライバ回路基板14と、が取り付けられている。
液晶表示装置10を駆動するための駆動用のドライバIC3,4のうち、ドライバIC(ドライバ素子)3はゲートドライバ回路基板13に実装され、ドライバIC(ドライバ素子)4はソースドライバ回路基板14に実装されている。
なお、各ドライバ回路基板13,14の数は、表示パネル12の大きさ等に応じて適宜設定される。また、本実施形態では、TFT基板22の相互に隣接する2つの辺に沿うL字状の領域を外周縁部22Aとしているが、これに限らない。
本実施形態のようにTFT基板22の相互に隣接する2つの辺にドライバ回路基板13,14を設ける構成は、液晶表示装置10の大きさが32インチ未満の場合に好適に採用することができる。
本実施形態では、2つのソースドライバ回路基板14を一組として1つの外部回路基板15に接続されているが、4つのソースドライバ回路基板14が1つの外部回路基板15に接続されていてもよい。
図2に示すように、表示パネル12の外周縁部22Aには、各ゲートドライバ回路基板13に共通に入力される信号あるいは電源を供給するゲートドライバ駆動用共通配線(ドライバ駆動用共通配線)11と、表示パネル12側の電位をグランド電位にするためのグランド電位共通配線31とが、複数のゲートドライバ回路基板13の配置範囲に亘って連続して形成されている。
ゲートドライバ駆動用共通配線11には、各ゲートドライバ回路基板13に共通に供給される信号あるいは駆動用電源が、外部回路基板15から供給される。
グランド電位共通配線31は、複数のゲートドライバ回路基板13に共通して設けられており、1つのソースドライバ回路基板14を介して外部回路基板15上に設けられたグランド導体7と電気的に接続され、グランド電位とされている。
これら表示パネル12、複数のゲートドライバ回路基板13、ソースドライバ回路基板14、外部回路基板15及び制御装置16を含んで、液晶表示装置10が構成される。
ソースドライバ回路基板14は、図3に示すように、一端側が外部回路基板15に接続され、他端側が表示パネル12の表示面12a上に乗り上げるようにして配置され、当該表示面12aに圧着された状態で接続されている。ここで、表示パネル12の表示面12aとは、表示パネル12のうち観察者側から見て最も視認側の面であって、本実施形態では、偏光板6の液晶層17とは反対側の外表面のことである。
ゲートドライバ回路基板13は、図4に示すように、一端側が表示パネル12の表示面12a上に乗り上げるようにして配置され、当該表示面12aに圧着された状態で接続されている。
さらに、本実施形態においては、ゲートドライバ回路基板13及びソースドライバ回路基板14の中間部位が、TFT基板22の一面(対向基板23側の面)に対してそれぞれ圧着されている。具体的には、TFT基板22の一面側における外周縁部22Aの所定位置に圧着されている。
このように、ゲートドライバ回路基板13及びソースドライバ回路基板14は、表示パネル12の外周縁部12Aに設けられており、TFT基板22及び対向基板23の両方に対してそれぞれ接続されている。ここで、各ゲートドライバ回路基板13及びソースドライバ回路基板14と、表示パネル12との間の接続は、不図示の異方性導電材料を用いて行われる。
本実施形態の液晶表示装置10は、図1及び図2に示すように、ゲートドライバ回路基板13及びソースドライバ回路基板14を介して、表示パネル12の表示面12aと各外部回路基板15上のグランド導体7とを電気的に接続させることで、表示パネル12の表示面12a側に発生した静電気をグランドへ逃がすことができる構成となっている。
以下、液晶表示装置の各構成要素について詳述する。
表示パネル12は、図2及び図3に示すように、TFT基板22と、対向基板23と、液晶層17と、シール材18と、を有している。一面側に多数の画素電極(不図示)が形成されたTFT基板22と、一面側に共通電極25が形成された対向基板23とは、互いに透明電極が形成された側を対向させており、これらの間に液晶層17が配置されている。シール材18は、TFT基板22及び対向基板23の間において液晶層17の周囲を封止している。
表示パネル12において、TFT基板22及び対向基板23における画素電極及び共通電極25(図1)の形成領域が、画像の表示が行われる表示領域19として定められる。
表示領域19には、マトリクス状に配置された複数の画素が形成される。
表示領域19には、マトリクス状に配置された複数の画素が形成される。
TFT基板22は、透明な絶縁性基板としてのガラス基板27を有している。ガラス基板27の液晶層17側には、図2に示すように、互いに並行して延びる複数のソースライン32、これらに直交して延びる複数のゲートライン33、および画素電極層24等を含む素子構造が形成されている。ゲートライン33及びソースライン32からなる配線群は、全体として格子状に形成されている。その格子状の領域に、画素が形成されている。
対向基板23は、透明な絶縁性基板としてのガラス基板26を有している。ガラス基板26の液晶層17側には、カラーフィルタ層CF及び共通電極25などが形成される。
また、これら両基板22,23の外側表面であって、各ガラス基板26,27の液晶層17とは反対側の面には、図2に示すように、透光軸を互いに90°異ならせた偏光板6及び偏光板8がそれぞれ設けられている。
各画素には、後述するように、スイッチング素子であるTFT(Thin-Film Transistor:薄膜トランジスタ)と、これに接続された画素電極(不図示)と、が形成されている。
このTFTは、上記ソースライン32及びゲートライン33に接続される。
このTFTは、上記ソースライン32及びゲートライン33に接続される。
表示パネル12には、その外周縁部12Aに沿って、複数のゲートドライバ回路基板13及び複数のソースドライバ回路基板14が実装されている。具体的に、表示面12a側に位置する偏光板6の2つの側辺に沿って、ゲートドライバ回路基板13およびソースドライバ回路基板14がそれぞれ取り付けられている。
ここで、表示パネル12の外周縁部12Aとは、液晶層17とは反対側の表示面12a側における、表示領域19以外の非表示領域20である。ゲートドライバ回路基板13およびソースドライバ回路基板14は、上述した非表示領域20における対向基板23の外周縁部23AとTFT基板22の外周縁部22Aとにそれぞれ接続されている。
TFT基板22の外周縁部22Aは、対向基板23との重畳範囲以外の部分であって、平面視において対向基板23から外側にはみ出した領域である。
対向基板23の表示面12a側の外周縁部23Aには、ゲートドライバ回路基板13及びソースドライバ回路基板14をそれぞれ接続するためのFPC接続用端子が複数設けられている。
ゲートドライバ回路基板13及びソースドライバ回路基板14は、表示パネル12における複数の画素を駆動するための駆動用のゲートドライバIC3あるいはソースドライバIC4を備えている。先に述べたように、ゲートドライバ回路基板13はゲートドライバIC3を備え、ソースドライバ回路基板14はソースドライバIC4を備えている。
ゲートドライバ回路基板13及びソースドライバ回路基板14は、それぞれ平面視矩形状を呈し、TAB(Tape Automated Bonding)基板と称されている。
ゲートドライバ回路基板13及びソースドライバ回路基板14は、それぞれ平面視矩形状を呈し、TAB(Tape Automated Bonding)基板と称されている。
ゲートドライバ回路基板13及びソースドライバ回路基板14は、例えば、ポリイミド樹脂やポリエステル樹脂などの電気絶縁性材料からなる可撓性フィルム21をそれぞれ有しており、各々の可撓性フィルム21上にゲートドライバIC3あるいはソースドライバIC4が搭載されている。さらに、可撓性フィルム21上には、後述する各種端子や配線なども形成されている。
ゲートドライバ回路基板13が有するゲートドライバIC3は、表示領域19におけるゲートライン33を駆動する回路である。ゲートドライバIC3は、後述の出力信号配線64を介して、表示領域19におけるゲートライン33に接続されている。
ソースドライバ回路基板14が有するソースドライバIC4は、表示領域19におけるソースライン32を駆動する回路である。ソースドライバIC4は、後述の出力信号配線74を介して、表示領域19におけるソースライン32に接続されている。
各ソースドライバ回路基板14には、表示パネル12とは反対側の端部に外部回路基板15が接続されている。本実施形態では、2個のソースドライバ回路基板14が1つの外部回路基板15に接続されているが、これに限られることはない。全てのソースドライバ回路基板14が一つの外部回路基板15に接続された構成としても構わない。
外部回路基板15は、ソースドライバ回路基板14を介して表示パネル12に接続されている。外部回路基板15は、制御装置16から供給された、ゲートドライバIC3及びソースドライバIC4を制御する制御信号、あるいは駆動用電源を、ソースドライバ回路基板14及びゲートドライバ回路基板13に供給する。
本実施形態では、表示パネル12に設けられた全てのソースドライバ回路基板14の接地配線76もグランド電位とされている。具体的な構成は適宜設定可能であるが、例えば、図2に示すように、各外部回路基板15にそれぞれグランド導体7を設けておいてもよい。この場合、個々の外部回路基板15に接続された2つのソースドライバ回路基板14,14の各接地配線76とグランド導体7とが、不図示の接続配線を介して電気的に導通された構成となっていてもよい。
あるいは、表示パネル12に実装される複数の外部回路基板15のうちの1つにだけグランド導体7を設けてもよい。4つのソースドライバ回路基板14の各接地配線76どうしをTFT基板22上に形成した接続配線で繋ぎ、上述したようなグランド電位共通配線をソースドライバ実装側にも構成することで、グランド導体7と電気的に導通させてもよい。さらに、上記以外の構成であってもよい。
(ソースドライバ回路基板)
次に、ソースドライバ回路基板の詳細について述べる。
ソースドライバ回路基板14は、図3及び図5に示すように、可撓性フィルム21上に、ソースドライバIC4、入力信号配線73、出力信号配線74、電極端子75A,75B、接地配線76を備えている。接地配線76は、ソースドライバ回路基板14を表示パネル12の対向基板23に接続するための接続部分77を有している。
次に、ソースドライバ回路基板の詳細について述べる。
ソースドライバ回路基板14は、図3及び図5に示すように、可撓性フィルム21上に、ソースドライバIC4、入力信号配線73、出力信号配線74、電極端子75A,75B、接地配線76を備えている。接地配線76は、ソースドライバ回路基板14を表示パネル12の対向基板23に接続するための接続部分77を有している。
図5に示すように、入力信号配線73は、外部回路基板15からの入力信号をソースドライバIC4に供給する。出力信号配線74は、ソースドライバIC4からの出力信号をTFT基板22側へ供給するもので、TFT基板22上のソースライン32の端部に形成された圧接端子35(図3)と電気的に接続された電極端子75Aを介して、ソースドライバIC4からの出力信号をソースライン32に供給する。
接地配線76は、可撓性フィルム21の3辺に亘って形成されており、表示パネル12側の1辺に沿う部分が、表示パネル12に接続される接続部分77である。
このようなソースドライバ回路基板14は、ソースドライバ回路基板14側の電極端子75Bおよび外部回路基板15側の不図示の接続端子を介して、外部回路基板15に接続されている。また、接地配線76は、その各端部側に設けられた一対の接続部分78と、外部回路基板15側の不図示の接続端子等を介して、外部回路基板15上に設けられたグランド導体7と電気的に接続されている。
このようなソースドライバ回路基板14は、ソースドライバ回路基板14側の電極端子75Bおよび外部回路基板15側の不図示の接続端子を介して、外部回路基板15に接続されている。また、接地配線76は、その各端部側に設けられた一対の接続部分78と、外部回路基板15側の不図示の接続端子等を介して、外部回路基板15上に設けられたグランド導体7と電気的に接続されている。
(ゲートドライバ回路基板)
次に、ゲートドライバ回路基板の詳細について述べる。
本実施形態のゲート基板レス型の液晶表示装置10では、1つのゲートドライバ回路基板13に入力した信号等を、隣接するゲートドライバ回路基板13に順次伝送していく、いわゆる信号伝送方式が採用されている。
次に、ゲートドライバ回路基板の詳細について述べる。
本実施形態のゲート基板レス型の液晶表示装置10では、1つのゲートドライバ回路基板13に入力した信号等を、隣接するゲートドライバ回路基板13に順次伝送していく、いわゆる信号伝送方式が採用されている。
ゲートドライバ回路基板13は、図4及び図6に示すように、可撓性フィルム21上にゲートドライバIC3、出力信号配線64、電極端子65、接地配線66およびゲートドライバ駆動用共通配線11の一部およびグランド電位共通配線31の一部を備えている。
接地配線66は、ゲートドライバ回路基板13を表示パネル12の対向基板23に接続するための接続部分67を有している。
接地配線66は、ゲートドライバ回路基板13を表示パネル12の対向基板23に接続するための接続部分67を有している。
出力信号配線64は、その端部に接続された電極端子65及びTFT基板22上に形成された電極端子37を介してゲートライン33に接続されており、ゲートドライバIC3からの出力信号をゲートライン33に供給する。
接地配線66は、可撓性フィルム21の4辺に亘って形成されており、可撓性フィルム21の周囲に亘ってゲートドライバIC3を囲んでいる。接地配線66における、可撓性フィルム21の表示パネル12側の1辺に沿う部分が上述した接続部分67である。
各ゲートドライバ回路基板13上に設けられた接地配線66は、図2に示すように、TFT基板22側の接続配線68にそれぞれ接続されている。接続配線68は、TFT基板22における複数のゲートドライバ回路基板13の接続領域間に形成されており、TFT基板22に対してゲートドライバ回路基板13が実装されるのと同時に(図7)、接地配線66と接続配線68とが電気的に接続される。このとき、TFT基板22側に設けられた電極端子71に接続部分67を圧着させることで電気的に導通させ、接地配線66と接続配線68との接続を得る構成としてもよい。
これら接地配線66及び接続配線68によって本発明の一態様に係るグランド電位共通配線31が構成される。
これら接地配線66及び接続配線68によって本発明の一態様に係るグランド電位共通配線31が構成される。
グランド電位共通配線31は、ITO、Ta、Ti、Mo、Cu、Au、Al、Agペーストなどの材料から、単層あるいは多層で、膜厚50nm以上、線幅数μm~数mm、抵抗0.1Ω/□~数100Ω/□で形成される。
グランド電位共通配線31は、図2に示すように、ゲートドライバ回路基板13側に位置するソースドライバ回路基板14を経て、外部回路基板15上に設けられたグランド導体7に接続され、グランド電位とされている。本実施形態におけるグランド電位共通配線31は、ゲートドライバ駆動用共通配線11に並行するようにして設けられている。
ゲートドライバ駆動用共通配線11は、隣り合うゲートドライバ回路基板13どうしを電気的に接続し、外部回路基板15から各ゲートドライバIC3へと、当該ゲートドライバIC3の駆動信号を供給するためのものである。また、ゲートドライバ回路基板13側のソースドライバ回路基板14a(図2)と、複数枚のゲートドライバ回路基板13とは、ゲートドライバ駆動用共通配線11により直列に接続されている。ソースドライバ回路基板14aを経由して入力された表示制御信号は、ゲートドライバ駆動用共通配線11を介して、隣り合うゲートドライバ回路基板13にリレー方式で順次伝送されるようになっている。
ゲートドライバ駆動用共通配線11としては、例えば、ゲートドライバ駆動用の電源配線の他、クロック信号用配線、スタートパルス信号用配線などが挙げられる。
ゲートドライバ駆動用共通配線11は、図7に示すように、ゲートドライバ回路基板13に設けられた駆動信号入力配線63、駆動信号出力配線62及び電極端子61と、TFT基板22上に設けられた接続配線68及び電極端子69と、により構成される。
ゲートドライバ駆動用共通配線11は、ITO、Ta、Ti、Mo、Cu、Au、Al、Agペーストなどの材料から、単層あるいは多層で、膜厚50nm以上、線幅数μm~数mm、抵抗0.1Ω/□~数100Ω/□で形成される。
ゲートドライバ駆動用共通配線11を構成する接続配線68は、図2に示すように、TFT基板22上においてゲートドライバ回路基板13が接続された部分間を引き回されたパターンを有し、外周縁部22Aに形成されている。接続配線68は、上記したゲートライン33と同一膜から形成され、ゲート絶縁膜及び層間絶縁膜が積層されてなる積層絶縁膜によって覆われている。
接続配線68のTFT基板22の端縁に位置する両端には、ゲートドライバ回路基板13側の駆動信号入力配線63及び駆動信号出力配線62にそれぞれ接続するための電極端子69が設けられている。
TFT基板22の外周縁部22Aには、図示しないが、表示領域19内のゲートライン33、ソースライン32及び補助容量配線が引き出されている。これら各種配線におけるTFT基板22の端縁に位置する引き出し先端には、ゲートドライバ回路基板13又はソースドライバ回路基板14に接続するための端子(不図示)がTFT基板22の端縁に沿って整列して設けられている。
以上ようにして本実施形態の液晶表示装置10が構成されている。
以上ようにして本実施形態の液晶表示装置10が構成されている。
このような液晶表示装置10の組み立て時においては、従来、表示パネル12の表示面12aを覆っていた保護ラミネートフィルムを剥がすことによって、静電気(剥離帯電)が生じやすい。この静電気が、表示パネル12に接続されているドライバ回路基板に流れ込んでドライバICを破壊してしまい、正常な表示が不可能になることがあった。また、表示面12aに静電気が生じると、周囲の空気中に浮遊する塵埃が表示面に吸着されて、表示面12aが汚れてしまう。また、表示面12aに静電気が蓄積されると、内部のTFT駆動回路にも影響を及ぼすといった問題もあった。
本実施形態では、ゲートドライバ回路基板13及びソースドライバ回路基板14のそれぞれに、各ドライバIC3,4とは電気的に絶縁された接地配線66,76を形成し、これらゲートドライバ回路基板13及びソースドライバ回路基板14を表示パネル12の外周縁部に実装した。上述したように、ゲートドライバ回路基板13及びソースドライバ回路基板14は、TFT基板22だけでなく対向基板23にも接続されており、各々の端部(接地配線66,76)が表示パネル12の表示面12a上に乗り上げた状態で圧着されている。
これにより、表示パネル12の表示面12a上で発生した静電気が、各ドライバ回路基板13,14(接地配線66,76)を介して外部回路基板15へと流れ込み、グランド導体7から放電される。具体的に、表示面12a側から各ソースドライバ回路基板14に流れ込んだ静電気は、接地配線76を経由して外部回路基板15から放電される。一方、各ゲートドライバ回路基板13に流れ込んだ静電気は、接地配線66に接続された接続配線68によりTFT基板22へと流れ、最もゲートドライバ回路基板13側に位置するソースドライバ回路基板14aを経由して外部回路基板15から放電される。
本実施形態のように、各ドライバ回路基板13,14に接地配線66,76を設けて、表示パネル12の表示面12aと外部回路基板15のグランド導体7とを導通させることにより、表示面12aに帯電した静電気を効果的に除去することができる。
また、本実施形態では、各ドライバIC3,4の周囲を取り囲むようにして接地配線66,76を形成し、ドライバIC3,4に対して接地配線66,76を絶縁させているため、ドライバIC3,4の静電気破壊を防止することができる。
接地配線66,76を含むグランド電位共通配線31は、ドライバ回路基板13,14及びTFT基板22上に形成される各種配線等と同時に形成することができるため、工程数を増やすことなく形成することができる。よって、低コスト且つ簡単な構造で、静電気放電から確実に駆動回路を保護することのできる液晶表示装置10を提供することができる。なお、上記実施形態ではゲート基板レス型の表示装置について述べたが、これに限らない。
図8は、実施例1における液晶表示装置を示す図である。
図8に示すように、実施例1の液晶表示装置は、複数のゲートドライバ回路基板13がTFT基板22の両側にそれぞれ実装されている。ここでは、ゲートドライバ回路基板13が片側4つずつ設けられている。液晶表示装置の大きさが32インチ以上の場合は、駆動能力がより必要になるため、ゲートドライバ回路基板13の実装数を増やした構成とすることが好ましい。
図8に示すように、実施例1の液晶表示装置は、複数のゲートドライバ回路基板13がTFT基板22の両側にそれぞれ実装されている。ここでは、ゲートドライバ回路基板13が片側4つずつ設けられている。液晶表示装置の大きさが32インチ以上の場合は、駆動能力がより必要になるため、ゲートドライバ回路基板13の実装数を増やした構成とすることが好ましい。
図9は、実施例2における液晶表示装置を示す図である。
図9に示すように、複数のゲートドライバ回路基板13に共通する外部回路基板28をさらに設けた構成にも応用することが可能である。実施例2では、4つのゲートドライバ回路基板13ごとに1つの外部回路基板28が設けられており、TFT基板22の両側に外部回路基板28がそれぞれ1つずつ配置されている。配線の引き回しを少なくするためにも、各外部回路基板28にグランド導体を設けておくことが好ましい。
図9に示すように、複数のゲートドライバ回路基板13に共通する外部回路基板28をさらに設けた構成にも応用することが可能である。実施例2では、4つのゲートドライバ回路基板13ごとに1つの外部回路基板28が設けられており、TFT基板22の両側に外部回路基板28がそれぞれ1つずつ配置されている。配線の引き回しを少なくするためにも、各外部回路基板28にグランド導体を設けておくことが好ましい。
以上、添付図面を参照しながら本発明に係る好適な実施形態について説明したが、本発明は係る例に限定されないことは言うまでもない。当業者であれば、特許請求の範囲に記載された技術的思想の範疇内において、各種の変更例または修正例に想到し得ることは明らかであり、それらについても当然に本発明の技術的範囲に属するものと了解される。
例えば、本願発明の一態様に係る構成は、複数のゲート回路基板及び複数のソース回路基板に共通する外部回路基板を1つだけ備えた構成にも応用することが可能である。
本発明の一態様は、低コスト且つ簡単な構造で静電気放電から確実に駆動回路を保護することが必要な表示装置などに適用することができる。
3…ゲートドライバIC(ドライバ素子)、4…ソースドライバIC(ドライバ素子)、10…液晶表示装置(表示装置)、11…ゲートドライバ駆動用共通配線(ドライバ駆動用共通配線)、12…表示パネル、12a…表示面、13…ゲートドライバ回路基板(ドライバ回路基板)、14,14a…ソースドライバ回路基板(ドライバ回路基板)、15…外部回路基板、22…TFT基板、31…グランド電位共通配線、32…ソースライン、33…ゲートライン、66,76…接地配線
Claims (5)
- 複数の画素を有し、互いに対向する一対の基板を備えた表示パネルと、
前記複数の画素を駆動するドライバ素子と、
前記ドライバ素子を制御する外部回路基板と、
前記ドライバ素子が実装され、一端側が前記表示パネルに接続される複数のドライバ回路基板と、を備え、
前記ドライバ回路基板は、前記ドライバ素子の周囲に、前記表示パネルの表示面側の電位をグランド電位にする接地配線を有し、前記一対の基板のそれぞれに接続されている表示装置。 - 隣り合う前記ドライバ回路基板の前記ドライバ素子同士を電気的に接続し、前記外部回路基板から前記ドライバ素子へと当該ドライバ素子の駆動信号を供給するためのドライバ駆動用共通配線と、隣り合う前記ドライバ回路基板同士をグランド電位にするためのグランド電位共通配線と、が設けられており、
前記グランド電位共通配線が、前記接地配線を含む
請求項1に記載の表示装置。 - 前記グランド電位共通配線が前記外部回路基板を介して接地されている
請求項2に記載の表示装置。 - 前記表示パネルの一辺にソースラインを駆動するソースドライバ回路基板が複数接続され、
前記一辺に隣接する他辺にゲートラインを駆動するゲートドライバ回路基板が複数接続されており、
前記ドライバ駆動用共通配線及び前記グランド電位共通配線は、前記複数のゲートドライバ回路基板と、前記外部回路基板に接続された少なくとも一つの前記ソースドライバ回路基板と、に形成されている
請求項2または3に記載の表示装置。 - 前記ドライバ回路基板は、
前記表示パネルを構成する前記一対の基板のうち、
一方の前記基板における配線及び端子が形成された面と、他方の前記基板における前記一方の前記基板とは反対側の面と、にそれぞれ接続されている請求項1から4のいずれか一項に記載の表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/747,054 US20180364514A1 (en) | 2015-08-26 | 2016-08-24 | Display device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015166556 | 2015-08-26 | ||
JP2015-166556 | 2015-08-26 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2017033952A1 true WO2017033952A1 (ja) | 2017-03-02 |
Family
ID=58100363
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2016/074590 WO2017033952A1 (ja) | 2015-08-26 | 2016-08-24 | 表示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20180364514A1 (ja) |
WO (1) | WO2017033952A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109466327A (zh) * | 2018-11-08 | 2019-03-15 | 宁波威奇尔电子有限公司 | 汽车仪表贴合一体式显示屏 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6685874B2 (ja) * | 2016-09-23 | 2020-04-22 | 株式会社ジャパンディスプレイ | 表示装置 |
CN208141792U (zh) | 2018-05-28 | 2018-11-23 | 北京京东方技术开发有限公司 | 移位寄存器单元、电路结构、驱动电路及显示装置 |
US11579497B2 (en) * | 2020-02-07 | 2023-02-14 | Sharp Kabushiki Kaisha | Substrate for display device and display device |
KR20220099169A (ko) * | 2021-01-04 | 2022-07-13 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 전원 설정 방법 |
TWI826007B (zh) * | 2021-12-15 | 2023-12-11 | 群創光電股份有限公司 | 拼接裝置 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09105918A (ja) * | 1995-10-12 | 1997-04-22 | Hitachi Ltd | 液晶表示装置 |
WO2004068445A1 (ja) * | 2003-01-30 | 2004-08-12 | Toshiba Matsushita Display Technology Co., Ltd. | ディスプレイ、配線基板及びその製造方法 |
JP2004279790A (ja) * | 2003-03-17 | 2004-10-07 | Fujitsu Display Technologies Corp | 表示装置 |
JP2005215185A (ja) * | 2004-01-28 | 2005-08-11 | Fujitsu Display Technologies Corp | 液晶表示装置及びその製造方法 |
JP2010060696A (ja) * | 2008-09-02 | 2010-03-18 | Ips Alpha Technology Ltd | 液晶表示装置 |
JP2010232462A (ja) * | 2009-03-27 | 2010-10-14 | Dainippon Printing Co Ltd | 電磁波遮蔽材及びその製造方法 |
JP2013167694A (ja) * | 2012-02-14 | 2013-08-29 | Japan Display Inc | 表示装置 |
JP2013222030A (ja) * | 2012-04-16 | 2013-10-28 | Sharp Corp | 表示装置及びテレビ受信装置 |
JP2014206604A (ja) * | 2013-04-11 | 2014-10-30 | 船井電機株式会社 | フレキシブルケーブル、オープンセルおよび表示装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3757840B2 (ja) * | 2000-11-30 | 2006-03-22 | セイコーエプソン株式会社 | 半導体チップ実装基板、電気光学装置、液晶装置、エレクトロルミネッセンス装置及び電子機器 |
KR101640471B1 (ko) * | 2010-06-22 | 2016-07-18 | 엘지디스플레이 주식회사 | 디스플레이 패널 및 이를 포함하는 디스플레이 장치 |
-
2016
- 2016-08-24 WO PCT/JP2016/074590 patent/WO2017033952A1/ja active Application Filing
- 2016-08-24 US US15/747,054 patent/US20180364514A1/en not_active Abandoned
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09105918A (ja) * | 1995-10-12 | 1997-04-22 | Hitachi Ltd | 液晶表示装置 |
WO2004068445A1 (ja) * | 2003-01-30 | 2004-08-12 | Toshiba Matsushita Display Technology Co., Ltd. | ディスプレイ、配線基板及びその製造方法 |
JP2004279790A (ja) * | 2003-03-17 | 2004-10-07 | Fujitsu Display Technologies Corp | 表示装置 |
JP2005215185A (ja) * | 2004-01-28 | 2005-08-11 | Fujitsu Display Technologies Corp | 液晶表示装置及びその製造方法 |
JP2010060696A (ja) * | 2008-09-02 | 2010-03-18 | Ips Alpha Technology Ltd | 液晶表示装置 |
JP2010232462A (ja) * | 2009-03-27 | 2010-10-14 | Dainippon Printing Co Ltd | 電磁波遮蔽材及びその製造方法 |
JP2013167694A (ja) * | 2012-02-14 | 2013-08-29 | Japan Display Inc | 表示装置 |
JP2013222030A (ja) * | 2012-04-16 | 2013-10-28 | Sharp Corp | 表示装置及びテレビ受信装置 |
JP2014206604A (ja) * | 2013-04-11 | 2014-10-30 | 船井電機株式会社 | フレキシブルケーブル、オープンセルおよび表示装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109466327A (zh) * | 2018-11-08 | 2019-03-15 | 宁波威奇尔电子有限公司 | 汽车仪表贴合一体式显示屏 |
Also Published As
Publication number | Publication date |
---|---|
US20180364514A1 (en) | 2018-12-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11835828B2 (en) | Liquid crystal display device having improved electrostatic discharge resistance | |
WO2017033952A1 (ja) | 表示装置 | |
KR101706232B1 (ko) | 터치 패널 | |
US9995981B2 (en) | Liquid crystal display device | |
JP6322555B2 (ja) | 検出装置及び検出機能付き表示装置 | |
US9798203B2 (en) | Semiconductor device and display device | |
EP2660650B1 (en) | Liquid crystal display device and method of fabricating the same | |
JP3025257B1 (ja) | 表示パネル | |
WO2014132799A1 (ja) | 表示装置 | |
US7796224B2 (en) | Liquid crystal display device | |
JP5940163B2 (ja) | 半導体装置及び表示装置 | |
KR20150078248A (ko) | 표시소자 | |
KR20130003893A (ko) | 액정 표시 장치 | |
US7675602B2 (en) | Board device and method for manufacturing display element | |
JP4501933B2 (ja) | 液晶表示装置 | |
JP2006308803A (ja) | 液晶表示装置 | |
JP2014071412A5 (ja) | ||
JP2010060696A (ja) | 液晶表示装置 | |
WO2018051878A1 (ja) | 実装基板及び表示パネル | |
JP2008130653A (ja) | 電子部品、電気光学装置、電子機器 | |
US20110187955A1 (en) | Display device | |
JP2002116701A (ja) | 画像表示装置 | |
JP2011053327A (ja) | 表示装置 | |
JP3880822B2 (ja) | 液晶表示装置 | |
KR20070068496A (ko) | 박막트랜지스터기판 및 이의 제조방법 및 이를 갖는액정표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 16839299 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
NENP | Non-entry into the national phase |
Ref country code: JP |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 16839299 Country of ref document: EP Kind code of ref document: A1 |