WO2015104859A1 - ディジタル振幅変調装置及びディジタル振幅変調制御方法 - Google Patents

ディジタル振幅変調装置及びディジタル振幅変調制御方法 Download PDF

Info

Publication number
WO2015104859A1
WO2015104859A1 PCT/JP2014/065240 JP2014065240W WO2015104859A1 WO 2015104859 A1 WO2015104859 A1 WO 2015104859A1 JP 2014065240 W JP2014065240 W JP 2014065240W WO 2015104859 A1 WO2015104859 A1 WO 2015104859A1
Authority
WO
WIPO (PCT)
Prior art keywords
unit
signal
control signal
control
value
Prior art date
Application number
PCT/JP2014/065240
Other languages
English (en)
French (fr)
Inventor
祐紀 舟橋
Original Assignee
株式会社東芝
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社東芝 filed Critical 株式会社東芝
Priority to US15/110,548 priority Critical patent/US9692377B2/en
Publication of WO2015104859A1 publication Critical patent/WO2015104859A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0277Selecting one or more amplifiers from a plurality of amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/52Circuit arrangements for protecting such amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/04Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/08Amplitude regulation arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/171A filter circuit coupled to the output of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/393A measuring circuit being coupled to the output of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7236Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched on or off by putting into parallel or not, by choosing between amplifiers by (a ) switch(es)

Definitions

  • Embodiments described herein relate generally to a digital amplitude modulation apparatus and a digital amplitude modulation control method.
  • a digital amplitude modulation apparatus is used in a transmission apparatus for medium wave broadcasting.
  • the digital amplitude modulation apparatus includes a plurality of power amplifiers connected in parallel. Then, by turning on / off a plurality of power amplifiers according to the voltage amplitude level of a modulation signal such as an audio signal supplied from the outside, the carrier signal is changed while changing the number of power amplifiers that are turned on simultaneously. Amplify.
  • an AM (Amplitude Modulation) wave is generated by synthesizing the output signal of the power amplifier that is turned on at the same time, and the generated AM wave is transmitted to a predetermined broadcast service area.
  • MPU Micro Processing Unit
  • the object of the present embodiment is to provide a digital amplitude modulation device and a digital amplitude modulation control method capable of following a change in real time even when the occurrence of an abnormality involves a sudden change. There is to do.
  • a digital amplitude modulation apparatus includes a plurality of power amplifiers connected in parallel that are on / off controlled based on an input audio signal and perform power amplification of an input carrier signal in an on-control state It has.
  • the combining unit combines the outputs of the plurality of power amplifiers in the on-control state and outputs a combined output signal.
  • the filter unit is provided at the subsequent stage of the synthesizing unit, filters the synthesized output signal, and outputs the resultant as an RF band amplitude modulation signal from the signal output terminal.
  • the calculation output unit is configured as an analog circuit, and outputs a calculation value based on the combined output signal or the amplitude modulation signal.
  • the first protection unit configured as an analog circuit outputs a first control signal for setting all the amplification units to the off control state based on the calculated value.
  • a second protection unit configured as a composite circuit of an analog circuit and a digital circuit is configured to control a second control signal for controlling an upper limit number of amplification units that can be turned on in parallel based on a calculated value.
  • a third control signal for on / off control of the amplifying unit within an initial state or within the range of the upper limit number is output to the control unit.
  • the control unit performs on / off control of the plurality of power amplifiers based on the input audio signal, the first control signal, the second control signal, and the third control signal.
  • FIG. 1 is a functional block diagram of the digital amplitude modulation apparatus according to the first embodiment.
  • FIG. 2 is a functional configuration block diagram of the protection unit.
  • FIG. 3 is a functional block diagram of the control unit.
  • FIG. 4 is a sequence diagram illustrating processing procedures of the protection unit and the control unit.
  • FIG. 5 is a time transition diagram of control for the power amplifier.
  • FIG. 6 is a sequence diagram illustrating processing procedures of the protection unit 16 and the control unit 11 in the second processing procedure.
  • FIG. 7 is a diagram illustrating time transition of an on / off control signal generated in a conventional digital amplitude modulation apparatus.
  • FIG. 8 is an explanatory diagram of a modification of the first embodiment.
  • FIG. 9 is a functional configuration block diagram of the digital amplitude modulation apparatus according to the second embodiment.
  • FIG. 1 is a functional configuration block diagram of a digital amplitude modulation apparatus according to a first embodiment.
  • the digital amplitude modulation apparatus 10 includes a control unit 11, a power amplification unit 12, a synthesis unit 13, a filter unit 14, a measurement unit 15, a protection unit 16, a carrier signal input terminal Tc, and an audio signal input terminal Ts. Yes.
  • a carrier signal Sc as a transmission signal is input to the carrier signal input terminal Tc.
  • the audio signal Ss which is a modulation signal, is input to the audio signal input terminal Ts.
  • the control unit 11 controls the entire digital amplitude modulation apparatus 10 as will be described later.
  • the power amplifying unit 12 includes n power amplifiers (PA) 12-1 to 12-n.
  • the carrier signal input to the carrier signal input terminal 101 is input to the power amplifiers 12-1 to 12-n via the control unit 11, respectively.
  • the power amplifiers 12-1 to 12-n are on / off controlled under the control of the control unit 11, respectively.
  • the power amplifiers 12-1 to 12-n are driven in the on-control state, and amplify the input carrier signal Sc to a preset level. Further, the power amplifiers 12-1 to 12-n are stopped in the off-control state, and their output is prohibited.
  • the combiner 13 receives the output signals of the power amplifiers 12-1 to 12-n, combines the amplified carrier signals, generates a combined amplified carrier signal Sac, and outputs the combined amplified carrier signal Sac to the filter unit 14.
  • the filter unit 14 filters the synthesized signal synthesized by the synthesizing unit 13 to suppress unnecessary components such as noise included in the synthesized signal, and outputs the filtered synthesized signal Sfac. Then, the filter unit 14 outputs the filtered synthesized signal Sfac from the signal output terminal Tout via the measuring unit 15 as an amplitude-modulated RF band broadcast wave (AM wave).
  • a matching circuit, a filter, a rejector, a trap circuit, and the like are provided at the subsequent stage of the signal output terminal Tout, and a transmission antenna (not shown) is connected through these.
  • the measuring unit 15 measures the voltage value and the current value of the filtered synthesized signal Sfac that is a broadcast wave input from the filter unit 14.
  • the measurement unit 15 outputs the measured voltage value and current value to the protection unit 16 as the measurement signal Sm.
  • the protection unit 16 includes a calculation output unit 16A that functions as a calculation unit that calculates and outputs the calculation value Vm from the measurement signal Sm output from the measurement unit 15 according to a predetermined procedure. Further, the protection unit 16 is configured as an analog circuit as will be described later, and is configured to turn off all the power amplifiers 12-x (x: 1 to n) in the on control state based on the calculation value Vm. A fast protection unit 16B that functions as a first protection unit that outputs the first control signal SC1 is provided. Furthermore, the protection unit 16 is configured as a composite circuit of an analog circuit and a digital circuit, and controls a maximum number of power amplifiers that can be turned on in parallel based on the operation value Vm.
  • a slow protection unit 16C It functions as a second protection unit that outputs the control signal SC2 and the third control signal SC3 for turning on / off the power amplifier 12-x (x: 1 to n) in the initial state or within the range of the upper limit number.
  • a slow protection unit 16C is provided.
  • FIG. 2 is a functional configuration block diagram of the protection unit 16.
  • the arithmetic output unit 16A is configured as an analog circuit including an analog IC such as an operational amplifier, and includes a measurement value input terminal T11.
  • the measured value input terminal T11 receives a voltage value and a current value measured by the measuring unit 15 as measured values.
  • the calculation output unit 16A adds, subtracts, divides, or smoothes the voltage value and the current value, which are measurement values input from the measurement value input terminal T11, and outputs the calculation value Vm to the fast protection unit 16B and the slow protection unit 16C. Output. It is also possible to calculate the calculated value Vm from the voltage value and a voltage value having a phase different by ⁇ / 2 from the voltage value.
  • the fast protection unit 16B includes a control output unit 161 and a first control signal output terminal T12 configured using an analog circuit including an analog IC such as an operational amplifier or a comparator, for example.
  • the control output unit 161 sets all the power amplifiers 12-x (The first control signal SC1 for turning off x: 1 to n) is output from the first control signal output terminal T12 to the control unit 11.
  • the pulse width of the first control signal SC1 is set longer than the operation delay time in the slow protection unit 16C configured as a composite circuit of an analog circuit and a digital circuit. This is to prevent the protection of the fast protection unit 16B from being released before the protection by the slow protection unit 16C is started.
  • the slow protection unit 16C is configured as a composite circuit of, for example, an analog circuit composed of an analog IC such as an operational amplifier and an A / D converter, and a digital circuit such as a CPU, CPLD, and FPGA.
  • the slow protection unit 16C includes a calculation unit 162, a storage unit 163, an upper limit control unit 164, a second control signal output terminal T13 that outputs a second control signal SC2, a determination unit 165, a restart unit 166, a counter unit 167, and A third control signal output terminal T14 for outputting the third control signal SC3 and the restart signal SRS is provided.
  • the computing unit 162 of the slow protection unit 16C calculates an evaluation value Vx such as a SWR (Standing Wave Ratio), a reflection coefficient, or reflected power based on the computed value Vm output from the computed output unit 16A.
  • the evaluation value Vx is corrected by the evaluation value Vx 0 in the initial state stored in the storage unit 163 in advance, and is output to the upper limit control unit 164.
  • the arithmetic unit 162 corrects the evaluation value Vx, so that an error such as an arithmetic / smoothing circuit composed of analog circuits constituting the arithmetic output unit 16A and the slow protection unit 16C, and a circuit such as an A / D converter It is possible to eliminate the influence of noise in the, and to calculate a more accurate evaluation value Vx.
  • the upper limit control unit 164 stores a plurality of second reference values Vref2 in advance, and when the evaluation values Vx output from the calculation unit 162 such as SWR, reflection coefficient, and reflected power exceed the second reference value Vref2. Then, the number of power amplifiers 12-1 to 12-n to be turned on according to the second reference value is set as the upper limit value.
  • the second reference value Vref2 includes two values, the second reference value Vref2A and Vref2B (Vref2A> Vref2B).
  • the second reference value Vref2 is set as appropriate by the apparatus.
  • the slow protection unit 16C can be configured to have a function of generating the calculation value Vm output from the calculation output unit 16A from the measurement value measured by the measurement unit 15.
  • the measurement values (voltage value and current value) measured by the measurement unit 15 are directly input to the calculation unit 162 without going through the calculation output unit 16fA, and the calculation unit 162 outputs the calculation value Vm. Generate and output to the determination unit 165.
  • the determination unit 165 generates a third control signal SC3 when the input calculation value Vm is equal to or greater than a third reference value Vref3 that is a preset threshold value. Then, the status of the third control signal SC3 is STOP (the power amplifier 12-X is turned off by the third control signal SC3).
  • the determination unit 165 outputs the generated third control signal SC3 from the third control signal output terminal T14 to the control unit 11 and also outputs it to the restarting unit 166.
  • the restart unit 166 sends a restart signal SRS from the third control signal output terminal T14 to the control unit 11 to change the status of the third control signal SC3 after a predetermined time has elapsed.
  • the predetermined time in the restarting unit 166 is the time until the restarting signal SRS is output after the status of the third control signal SC3 becomes STOP, and this time is calculated by the slow protection unit 16C. It is longer than the delay time.
  • the restart signal SRS is turned on in parallel with a state before the input calculation value Vm becomes equal to or higher than a third reference value Vref3, which is a preset threshold, for a predetermined pulse width.
  • the status of the third control signal SC3 is changed with respect to the control unit 11 so that the upper limit value of 12-n becomes the same number (initial state) or the upper limit number instructed by the second control signal SC2. It becomes an instruction.
  • the status of the third control signal SC3 is RUN (the third control signal SC3 indicates the power amplifier 12 within the initial state or the upper limit number designated by the second control signal SC2 in accordance with the voltage amplitude level of the audio signal.
  • -X (x: 1 to n) is turned on / off).
  • the minimum allowable time of the power amplifiers 12-1 to 12-n for example, an overcurrent is supplied to the power amplifiers 12-1 to 12-n when the load is short-circuited, This is a time corresponding to a shorter time than the minimum time during which the power amplifiers 12-1 to 12-n generate heat and the power amplifying unit 12 is not damaged (for example, 100 ⁇ s).
  • the restarting unit 166 outputs a restarting signal SRS from the third control signal output terminal T14 to the control unit 11 to change the status of the third control signal SC3 after a lapse of time corresponding to a predetermined pulse width. .
  • the restart unit 166 instructs the control unit 11 to turn off the power amplifiers 12-1 to 12-n by changing the status of the third control signal SC3. Then, the status of the third control signal SC3 is STOP (the power amplifier 12-X is turned off by the third control signal SC3).
  • the restart unit 166 When the restart unit 166 outputs the restart signal SRS to the control unit 11, the restart unit 166 increments the count value of the counter unit 167 that counts the number of restarts. Therefore, when the calculated value Vm exceeds the third reference value Vref3, the restart unit 166 determines that the restart signal SRS is longer than the calculation delay time by the slow protection unit 16C (predetermined time) and the power amplifier 12-1. A time shorter than the minimum permissible time of ⁇ 12-n (a time corresponding to a predetermined pulse width) is paired and output repeatedly, each time the restart signal SRS is output or the restart signal SRS Every time a set is output, the count value of the counter unit 167 is incremented.
  • the restarting unit 166 determines the status of the third control signal SC3. Remains in STOP (while the power amplifier 12-X is kept off by the third control signal SC3), and ends the output of the restart signal SRS. If the abnormal state in which the calculated value Vm is equal to or greater than the third reference value Vref3 is resolved before the restart signal SRS is output, the generation of the third control signal SC3 is terminated and the count value is reset.
  • the restart unit 166 further stores a plurality of count thresholds for the count value of the counter unit 167 in advance, and the power amplifiers 12-1 to 12- that are turned on before the count value reaches the upper limit count It is also possible to instruct the control unit 11 to output the output power while controlling the upper limit value of the number of n (when the count threshold is exceeded, the reduction direction, that is, the upper limit value is reduced). .
  • the initial state will be described as an example. For example, assuming a certain count threshold ThA (count threshold ThA ⁇ upper limit number of times), in a state where the count value of the counter unit 167 is smaller than the count threshold ThA, the power amplifiers 12-1 to 12-n that are turned on in parallel are controlled. Is the same number (initial state) as before the calculated value Vm becomes equal to or greater than the third reference value Vref3.
  • the count value of the counter unit 167 is equal to or greater than the count threshold ThA
  • the upper limit value of the number of power amplifiers 12-1 to 12-n to be turned on is set to 1/2 of the initial state (automatic reduction function ).
  • the digital circuit has an automatic power reducing function for reducing the upper limit value of the number of the power amplifiers 12-1 to 12-n that are turned on in parallel, and the restarting unit 166 and the counter unit 167 constituting the slow protection unit 16C. Is realized. Therefore, it is possible to suppress an increase in circuit scale as compared with the case where the slow protection unit 16C is configured by only an analog circuit similar to the fast protection unit 16B.
  • the fast protection unit 16B when the function of the fast protection unit 16B is provided to the composite circuit of the analog circuit and the digital circuit, an operation delay amount is generated. In this regard, the fast protection unit 16B configured by the analog circuit is protected. Therefore, there is no influence from the calculation delay amount.
  • the second control signal SC2 is output when the first control signal SC1 and the third control signal SC3 are not output. However, in a state where the second control signal SC2 is output, the first control signal SC1 and the third control signal SC3 can be output. In this case, the amplifying unit that can be in the on-control state in parallel.
  • the value instructed by the second control signal SC2 is the number in the initial state. Specifically, for example, when the third reference value Vref3 ⁇ first reference value Vref1> protection index ⁇ second reference value Vref2, only the second control signal SC2 is output.
  • the protection index indicates the calculated value Vm or the evaluation value Vx.
  • the protection index ⁇ When the third reference value Vref3 ⁇ the first reference value Vref1, the upper limit value of the number of power amplifiers 12-1 to 12-n to be turned on in parallel as instructed by the second control signal SC2 is maintained. It works in the state.
  • FIG. 3 is a functional configuration block diagram of the control unit 11.
  • the control unit 11 includes a power control unit 111, a signal control unit 112, an interrupt unit 113, a carrier signal input terminal T21, an audio signal input terminal T22, a control signal output terminal T23, a control signal input terminal T24, T25 is provided.
  • the first control signal SC1 is input to the control signal input terminal T24
  • the second control signal SC2, the third control signal SC3, and the restart signal SRS are input to the control signal input terminal T25.
  • the power control unit 111 is an audio signal SS that is a modulation signal input to the audio signal input terminal T22, a second control signal SC2 that is output from the slow protection unit 16C, and is input to the control signal input terminal T25, and a third control signal. SC3 and restart signal SRS are input.
  • the power control unit 111 is within the upper limit number of amplifiers that can be turned on in parallel as instructed by the second control signal SC2. It is determined which of 12-n is to be on-controlled. Alternatively, the power control unit 111 is instructed by the initial state, the automatic reduction state, or the second control signal SC2 when the third control signal SC3 is not generated (initial state) or when the status of the third control signal SC3 is RUN. Which of the power amplifiers 12-1 to 12-n is to be on-controlled is determined according to the voltage amplitude level of the audio signal within the upper limit number of amplifiers that can be turned on in parallel.
  • the power control unit 111 outputs information INF indicating whether to turn on / off any one or a plurality of power amplifiers among the power amplifiers 12-1 to 12-n to the signal control unit 112.
  • the signal control unit 112 receives the carrier signal Sc input to the carrier signal input terminal T21 and the information INF output from the power control unit 111.
  • the signal control unit 112 refers to the input information INF, outputs an on / off control signal Son / Soff for turning on the power amplifier to be turned on according to the frequency of the carrier signal Sc, and turns off the control. On / off control signals Son / Soff for turning off the power amplifier are output.
  • the on / off control signal Son / Soff includes the on / off control signal Son / Soff for controlling the power amplifier by changing the level of the carrier signal or the phase of the carrier signal.
  • Which control method to change the signal level or phase of the carrier signal can be arbitrarily set by the apparatus.
  • the interrupt unit 113 receives the on / off control signal Son / Soff generated by the signal control unit 112 and the first control signal SC1 output from the fast protection unit 16B and input to the control signal input terminal T24. .
  • the interrupt unit 113 gives priority to the first control signal SC1 that is more urgent than the on / off control signal Son / Soff input from the signal control unit 112, and outputs the first control signal SC1. Is output to all power amplifiers 12-1 to 12-n.
  • the interrupt unit 113 receives the on / off control signal Son / Soff input from the signal control unit 112. Output.
  • the configuration of the control unit 11 shown in FIG. 3 is an example.
  • the power control unit 111 calculates the number of power amplifiers 12-1 to 12-n to be turned on, and the power amplifiers 12-1 to 12-n. It is also possible to separately provide a function for calculating information on which of 12-n is on / off controlled.
  • the processing procedure in this state is referred to as a first processing procedure.
  • the state where the protection index ⁇ the third reference value Vref3 ⁇ the first reference value Vref1 is set to the normal state, and the protection index ⁇ the third reference value Vref3 ⁇ the first reference value Vref1. Is in an abnormal state.
  • FIG. 4 is a sequence diagram illustrating processing procedures of the protection unit 16 and the control unit 11.
  • FIG. 5 is a time transition diagram of control for the power amplifying unit 12.
  • the on / off control signal Son / Soff in the power amplifier 12-x (1 to n) of the power amplifying unit 12 is turned on with a certain period according to the control state until time Ta. It is assumed that the state and the off state are repeated.
  • the calculation output unit 16A calculates the measurement value measured by the measurement unit 15, and outputs the calculation value to the fast protection unit 16B and the slow protection unit 16C (step S41).
  • the fast protection unit 16B determines that an abnormality has occurred at time Ta in FIG. 5 and has become an abnormal state (protection index ⁇ first reference value Vref1), the fast protection unit 16B generates the first control signal SC1 at time Tb, The status of one control signal SC1 is set to STOP (all power amplifiers 12-x (x: 1 to n) in the on control state are turned off). Then, as shown in FIG. 4, the fast protection unit 16B outputs the generated first control signal SC1 to the control unit 11 (step S42).
  • the status of the first control signal SC1 at a certain timing is RUN (similar to the state in which the first control signal SC1 is not generated)
  • the certain width is, for example, 800 ⁇ s, which is longer than the calculation delay time in the slow protection unit 16C. Therefore, the protection of the fast protection unit 16B is protected before the protection by the slow protection unit 16C is started. It will not be released.
  • the control unit 11 Upon receiving the first control signal SC1, the control unit 11 outputs the off control signal Soff from the interrupt unit 113 to the power amplifier 12-x (step S43). As a result, all the power amplifiers 12-x (x: 1 to n) in the on control state are turned off.
  • the slow protection unit 16C determines that an abnormal state (protection index ⁇ third reference value Vref3) has occurred due to some abnormality occurring at time Ta in FIG. 5, the time Tc passes through a calculation delay time generated for calculation processing.
  • the third control signal SC3 is generated.
  • the slow protection unit 16C sets the status of the third control signal SC3 to STOP (the power amplifier 12-X is turned off by the third control signal SC3), and outputs the third control signal SC3 to the control unit 11 ( Step S44).
  • control unit 11 When the control unit 11 receives the third control signal SC3, the control unit 11 uses the fact that the upper limit value of the number of power amplifiers 12-1 to 12-n to be turned on is set to 0, which is equivalent to the output stop state.
  • the off control signal Soff is output to the power amplifier 12-x (step S45).
  • the control unit 11 In the control for the power amplifier 12-x, as shown in FIG. 5, the control unit 11 generates the off control signal and performs the third control even after the output of the off control signal Soff derived from the first control signal SC1 is completed.
  • the off control signal Soff derived from the signal SC3 is output. As a result, the power amplifier 12-x is kept off.
  • the slow protection unit 16C generates and outputs the restart signal SRS when a predetermined time elapses after the output of the third control signal SC3 and the time Td is reached (step S46).
  • This restart signal SRS indicates the status of the third control signal SC3 from STOP to RUN (the third control signal SC3 causes the power amplifier 12-x (x: 1 to n) to respond to the voltage amplitude level of the audio signal). ON / OFF state).
  • the control unit 11 changes the status of the third control signal SC3 to RUN, and the power amplifier 12-x (x: 1 to n) according to the voltage amplitude level of the audio signal.
  • the on / off control signal Son / Soff for turning on / off is output (step S47).
  • the slow protection unit 16C outputs a restart signal SRS that changes the status of the third control signal SC3 from RUN to STOP to the control unit 11 after a predetermined pulse width of, for example, 5 ⁇ s has elapsed (step S48). Then, the count value of the number of restarts is incremented and the state is determined (step S49).
  • the state determination means that the protection index in the state in which the slow protection unit 16C is in the output state in step S47 is calculated, and the protection index is not less than the third reference value Vref3 (protection index ⁇ third reference value Vref3). It is to determine whether or not the abnormal state is resolved.
  • the predetermined pulse width for example, 5 ⁇ s
  • the minimum allowable time for example, 100 ⁇ s
  • the restart signal SRS generated in step S48 changes the status of the third control signal from RUN to STOP.
  • the control unit 11 uses the fact that the upper limit value of the number of power amplifiers 12-1 to 12-n to be turned on is set to 0, which is equivalently an output stop state.
  • the off control signal Soff is output to the power amplifier 12-x (step S410).
  • the control unit 11 When the control unit 11 receives the restart signal SRS in the process of step S48 at a time Te after elapse of a predetermined pulse width, the control unit 11 sets the upper limit value of the number of power amplifiers 12-1 to 12-n to be turned on. By setting it to 0, an off control signal Soff that utilizes the fact that the output is stopped is equivalently output to the power amplifier 12-x. As a result, the power amplifier 12-x is turned off.
  • the slow protection unit 16C When it is determined in step S49 that the abnormal state does not recover, the slow protection unit 16C outputs the restart signal SRS again at time Tf when a predetermined time has elapsed from time Te (step S411).
  • the restart signal SRS changes the status changed from RUN to STOP by the restart signal SRS in step S48 from STOP to RUN.
  • time from time Te to time Tf is, for example, 600 ⁇ s and is longer than 500 ⁇ s, which is the calculation delay time of the determination unit 165, so that the restart signal SRS is not output before the determination is completed. .
  • the control unit 11 changes the status of the third control signal SC3 to RUN, and the power amplifier 12-x (x: 1 to n) according to the voltage amplitude level of the audio signal.
  • the on / off control signal Son / Soff for turning on / off is output (step S412).
  • the slow protection unit 16C outputs a restart signal SRS that changes the status of the third control signal SC3 from RUN to STOP to the control unit 11 at time Tg after elapse of a predetermined pulse width (step S413).
  • the count value of the number of restarts is incremented and the state is determined (step S414).
  • the restart signal SRS generated in step S413 changes the status of the third control signal from RUN to STOP.
  • the control unit 11 uses the fact that the upper limit value of the number of power amplifiers 12-1 to 12-n to be turned on is set to 0, which is equivalently an output stop state.
  • the off control signal Soff is output to the power amplifier 12-x (step S415).
  • the restart process is set to be twice. Therefore, even after the restart process is executed twice, if the abnormal state in which the protection index ⁇ the third reference value Vref3 ⁇ the first reference value Vref1 is not resolved, the slow protection unit 16C ends the restart process. Even after the end, the power amplifier 12-x maintains the off state.
  • the restart unit 166 stores a plurality of count thresholds for the count value of the counter unit 167, and power amplifiers 12-1 to 12-n that are on-controlled before reaching the upper limit number of times. It is also possible to control to output an output signal while controlling the upper limit value of the number of units.
  • the count value of counter unit 167 is one or more times (count value ⁇ threshold value one time)
  • the upper limit value is, for example, half of the initial state (n / 2). Thereby, it will be in the automatic power reduction state which reduces transmission output automatically, and can aim at recovery of an abnormal state.
  • the protection unit 16 and the control unit 11 perform only the second control signal SC2.
  • the second processing procedure (hereinafter referred to as a second processing procedure) will be described.
  • the state of protection index ⁇ second reference value Vref2 is set as a normal state
  • the state of third reference value Vref3 ⁇ first reference value Vref1> protection index ⁇ second reference value Vref2 is set as an abnormal state.
  • FIG. 6 is a sequence diagram illustrating a second processing procedure of the protection unit 16 and the control unit 11.
  • FIG. 6 is a sequence diagram illustrating processing procedures of the protection unit 16 and the control unit 11 in the second processing procedure.
  • the calculation output unit 16A calculates the measurement value measured by the measurement unit 15 and outputs the calculation value to the slow protection unit 16C (step S61).
  • the calculation unit 162 of the slow protection unit 16C calculates an evaluation value Vx such as SWR (Standing Wave Ratio), reflection coefficient, and reflected power based on the calculation value output by the calculation output unit 16A (step S62).
  • SWR Standing Wave Ratio
  • reflection coefficient reflection coefficient
  • reflected power reflected power
  • the evaluation value Vx is corrected by the evaluation value Vx0 in the initial state stored in the storage unit 163 in advance (step S63), and is output to the upper limit control unit 164.
  • the correction of the evaluation value Vx eliminates the influence of errors such as arithmetic / smoothing circuits composed of analog circuits constituting the arithmetic output unit 16A and the slow protection unit 16C, and noise in circuits such as the A / D converter. Thus, a more accurate evaluation value can be calculated.
  • the upper limit control unit 164 stores a plurality of second reference values Vref2 in advance, and the evaluation value Vx that is one of the SWR, the reflection coefficient, or the reflected power output from the calculation unit 162 is the second value.
  • the number of power amplifiers 12-1 to 12-n to be turned on according to the second reference value Vref2 is set as an upper limit value and is output as the second control signal SC2 (step S64).
  • the control unit 11 sets the upper limit value of the number of power amplifiers 12-1 to 12-n to be turned on to the value indicated by the second control signal SC2.
  • the on / off control signal Son / off derived from the second control signal SC2 is output to the power amplifier 12-x (step S65).
  • the calculation output unit 16A is configured using an analog circuit, and outputs the calculation value Vm based on the measurement value.
  • the fast protection unit 16B outputs the off control signal Soff to the power amplifiers 12-1 to 12-n when the calculated value Vm is equal to or higher than the first reference value Vref1, which is a preset threshold value.
  • the first control signal SC1 is output to the control unit 11.
  • FIG. 7 is a diagram illustrating time transition of an on / off control signal generated in a conventional digital amplitude modulation apparatus.
  • a calculation value is calculated by the calculation output unit 16A configured using an analog circuit, and the fast protection unit 16B configured similarly using an analog circuit.
  • the first control signal SC1 for causing the power amplifiers 12-1 to 12-n to output the off control signal Soff is output to the control unit 11.
  • the protection unit 16 can reduce the operation delay time as compared with the minimum allowable time (for example, 100 ⁇ s) of the power amplifier, so that the protection operation of the power amplifier is not in time, It is possible to prevent the amplifier from being destroyed. Therefore, according to the digital amplitude modulation apparatus according to the first embodiment, even if the occurrence of an abnormality involves a sudden change, the change can be followed in real time.
  • the conventional digital amplitude modulation apparatus it is conceivable to form a protection unit using an analog circuit when trying to cope with an abnormality accompanied by a rapid change.
  • the protection unit composed of analog circuits the calculation of the evaluation value, the calculation and management of the upper limit value of the number of power amplifiers to be turned on, and the management of the number of counters by the time management when outputting the restart signal, etc. Then, there is a problem that the circuit scale increases.
  • the slow protection unit 16C is configured as a composite circuit of an analog circuit and a digital circuit, the circuit scale is compared with the case where the protection unit is configured only by an analog circuit. It is possible to suppress the increase of.
  • the interrupt unit 113 is the first control signal supplied from the fast protection unit 16B even when the on / off control signal is supplied from the signal control unit 112.
  • An off control signal corresponding to SC1 is output to power amplifiers 12-1 to 12-n.
  • the control unit 11 can quickly respond to the first control signal SC1 from the fast protection unit 16B. That is, the control unit 11 can execute the protection operation of the power amplifier in a period shorter than the minimum allowable time (for example, 100 ⁇ s) of the power amplifier, and can prevent the power amplifier from being destroyed. .
  • the fast protection unit 16B makes the pulse width of the first control signal SC1 longer than the calculation delay time in the slow protection unit 16C. As a result, it is possible to prevent time from occurring between the first control signal SC1 and the third control signal SC3, and it is possible to prevent the power amplifier from being destroyed.
  • the digital amplitude modulation apparatus 100 includes the measurement unit 15 at the subsequent stage of the filter unit 14. Thereby, the measurement unit 15 can measure an abnormality that has occurred between the measurement unit 15 and the antenna.
  • FIG. 8 is an explanatory diagram of a modification of the first embodiment.
  • the same parts as those in FIG. 3 are denoted by the same reference numerals.
  • the control unit 11A is roughly classified as shown in FIG. 8, the power control unit 111, the signal control unit 112, the interrupt unit 114, the carrier signal input terminal T21, the audio signal input terminal T22, the first control.
  • a signal input terminal T24 and a second control signal input terminal T25 are provided.
  • the interrupt unit 114 is a power amplifier that can be turned on in parallel corresponding to the input second control signal SC2.
  • the power control unit 111 is notified of the upper limit value (upper limit value in the protective power reduction state).
  • the interrupt unit 114 is turned on in parallel according to the status of the input third control signal SC3.
  • the power control unit 111 is notified of the upper limit value of the power amplifier that can be in the state. Therefore, the upper limit value of the power amplifier that is notified to the power control unit 111 and can be turned on in parallel is the upper limit value in the protection depressurization state (defined by the second control signal SC2), the initial state. Set value, the upper limit value in the automatic reduction state, or 0.
  • the interrupt unit 114 sets the upper limit value of the number of power amplifiers to be turned on in parallel to 0 to the power control unit 111. Notice.
  • the power control unit 111 receives the upper limit value instructed from the interrupt unit 114, and turns on any of the power amplifiers 12-1 to 12-n within the notified upper limit value according to the voltage amplitude level of the audio signal Ss. Calculate whether to control.
  • the power control unit 111 outputs information on which of the power amplifiers 12-1 to 12-n is on / off controlled to the signal control unit 112.
  • the control unit 11 In the power control unit 111, priority is given to the upper limit value (0 units) of the number of power amplifiers to be turned on, which is instructed by the first control signal SC1. As a result, the control unit 11 can quickly respond to the first control signal SC1 from the fast protection unit 16B. That is, the control unit 11 can perform the power amplifier protection operation in a period shorter than the minimum allowable time (for example, 100 ⁇ s) of the power amplifier, and can prevent the power amplifier from being destroyed.
  • the minimum allowable time for example, 100 ⁇ s
  • the restart unit 166 generates the restart signal SRS having a predetermined pulse width (5 ⁇ s in FIG. 5) as illustrated in FIG.
  • the restart unit 166 outputs the restart signal SRS and also instructs the control output unit 161 of the fast protection unit 16B to perform a process of changing the status of the first control signal SC1. Is possible.
  • FIG. 9 is a functional configuration block diagram of the digital amplitude modulation apparatus according to the second embodiment.
  • the digital amplitude modulation apparatus 10A includes a control unit 11, a power amplification unit 12, a synthesis unit 13, a measurement unit 17, a filter unit 14, a protection unit 16, a carrier signal input terminal Tc, and an audio signal input terminal Ts. And a signal output terminal Tout.
  • the measurement unit 15A includes a subsequent stage of the synthesis unit 13 and a previous stage of the filter unit 14. The point that is located in is different. Then, the measurement unit 15 ⁇ / b> A measures the voltage value and the current value of the combined signal supplied from the combining unit 13. As a result, the measurement unit 15A can measure an abnormality that has occurred in the combining unit 13.
  • the slow protection unit 16C is provided with a calculation unit having the same function as the calculation output unit 16A that outputs the calculation value Vm as the first calculation value.
  • a voltage value and a current value (or a voltage value that is different from the voltage value by a phase of ⁇ / 2) that are measured values input from the input terminal T11 are added, subtracted, divided, or smoothed to obtain a calculated value ( It is also possible to configure so that processing is performed using this calculated value (second calculated value).

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Amplifiers (AREA)
  • Amplitude Modulation (AREA)
  • Transmitters (AREA)

Abstract

 実施形態のディジタル振幅変調装置の演算出力部は、アナログ回路として構成され、合成出力信号あるいは振幅変調信号に基づいて、増幅器の保護指標を演算し出力する。これにより、アナログ回路として構成された第1保護部は、保護指標に基づいて、全ての増幅部をオフ制御状態とするための第1制御信号を制御部に出力する。アナログ回路及びディジタル回路の複合回路として構成された第2保護部は、保護指標に基づいて、並列してオン制御状態とすることが可能な増幅部の上限台数を制御するための第2制御信号と初期状態もしくは上限台数の範囲内で増幅部をオン/オフ制御するための第3制御信号とを制御部に出力する。制御部は、入力された音声信号、第1制御信号、第2制御信号及び第3制御信号に基づいて、複数の電力増幅器のオン/オフ制御を行うので、異常の発生が急激な変化を伴う場合であっても、その変化に対して実時間で追従できる。

Description

ディジタル振幅変調装置及びディジタル振幅変調制御方法
 本発明の実施形態は、ディジタル振幅変調装置及びディジタル振幅変調制御方法に関する。
 従来、中波放送用の送信装置においては、ディジタル振幅変調装置が用いられている。
 ディジタル振幅変調装置は、並列に接続された複数の電力増幅器を備えている。
 そして、外部から供給される音声信号等の変調信号の電圧振幅レベルに合わせて複数の電力増幅器をオン/オフ制御することで、同時にオン状態とされる電力増幅器の台数を変更しながら、キャリア信号を増幅する。
 そして、同時にオン状態とされている電力増幅器の出力信号を合成することでAM(Amplitude Modulation)波を生成し、生成したAM波を所定の放送サービスエリアへ送出する。
 この種のディジタル振幅変調装置においては、電力増幅器が壊れたり、合成部が短絡したり、開放したり等の何らかの障害が発生すると、AM波の信号品質が劣化する可能性がある。
 このため、例えば、落雷の際、断線、故障及びサージ混入等の負荷系異常の際、並びに、アンテナの負荷特性によるSWR(定在波比:Standing Wave Ratio)の悪化の際に、電力増幅器の破壊を防止する必要がある。
実開昭62-8737号公報
 ところで、SWRの算出には、一般にMPU(Micro Processing Unit)が使用されるが、MPUは、演算遅延量が大きく落雷時等の急激なSWRの変化に対する実時間での追従ができない。
 そのため、ディジタル振幅変調装置は、電力増幅器の破壊を防止することが困難である。また、電力増幅器の破壊を防止するための制御に、CPLD(Complex Programmable Logic Device)又はFPGA(Field Programmable Gate Array)等から構成されたディジタル回路であっても事情は同様である。
 そこで、本実施形態の目的は、異常の発生が急激な変化を伴う場合であっても、その変化に対して実時間で追従することが可能なディジタル振幅変調装置及びディジタル振幅変調制御方法を提供することにある。
 実施形態のディジタル振幅変調装置は、入力された音声信号に基づいてオン/オフ制御され、オン制御状態において入力されたキャリア信号の電力増幅を行う並列接続された複数の電力増幅器を有する電力増幅部を備えている。
 そして、合成部は、オン制御状態にある複数の電力増幅器の出力を合成して合成出力信号を出力する。
 フィルタ部は、合成部の後段に設けられ、合成出力信号のフィルタリングを行ってRF帯の振幅変調信号として信号出力端子から出力する。
 一方、演算出力部は、アナログ回路として構成され、合成出力信号あるいは振幅変調信号に基づいて、演算値を出力する。
 これにより、アナログ回路として構成された第1保護部は、演算値に基づいて、全ての増幅部をオフ制御状態とするための第1制御信号を制御部に出力する。
 アナログ回路及びディジタル回路の複合回路として構成された第2保護部は、演算値に基づいて、並列してオン制御状態とすることが可能な増幅部の上限台数を制御するための第2制御信号と、初期状態もしくは前記上限台数の範囲内で前記増幅部をオン/オフ制御するための第3制御信号を制御部に出力する。
 制御部は、入力された音声信号及び第1制御信号及び第2制御信号及び第3制御信号に基づいて、複数の電力増幅器のオン/オフ制御を行う。
図1は、第1実施形態のディジタル振幅変調装置の機能構成ブロック図である。 図2は、保護部の機能構成ブロック図である。 図3は、制御部の機能構成ブロック図である。 図4は、保護部及び制御部の処理手順を示すシーケンス図である。 図5は、電力増幅器に対する制御の時間遷移図である。 図6は、第2処理手順における保護部16及び制御部11の処理手順を示すシーケンス図である。 図7は、従来のディジタル振幅変調装置において生成されるオン/オフ制御信号の時間遷移を示す図である。 図8は、第1実施形態の変形例の説明図である。 図9は、第2実施形態に係るディジタル振幅変調装置の機能構成ブロック図である。
 以下、好適な実施形態について、図面を参照して説明する。
[1]第1実施形態
 図1は、第1実施形態のディジタル振幅変調装置の機能構成ブロック図である。
 ディジタル振幅変調装置10は、大別すると、制御部11、電力増幅部12、合成部13、フィルタ部14、測定部15、保護部16、キャリア信号入力端子Tc及び音声信号入力端子Tsを備えている。
 キャリア信号入力端子Tcには、伝送信号としてのキャリア信号Scが入力される。
 音声信号入力端子Tsには、変調信号である音声信号Ssが入力される。
 制御部11は、後述するようにディジタル振幅変調装置10全体の制御を行う。
 電力増幅部12は、n台の電力増幅器(PA:Power Amplifier)12-1~12-nを備えている。キャリア信号入力端子101に入力されたキャリア信号は、制御部11を介して電力増幅器12-1~12-nにそれぞれ入力される。
 電力増幅器12-1~12-nは、それぞれ制御部11の制御下でオン/オフ制御される。そして、電力増幅器12-1~12-nは、オン制御状態で駆動状態となり、入力されたキャリア信号Scを予め設定されたレベルに増幅する。また、電力増幅器12-1~12-nは、オフ制御状態で、停止状態となり、その出力が禁止される。
 合成部13は、電力増幅器12-1~12-nの出力信号が入力され、増幅されたキャリア信号を合成して、合成増幅キャリア信号Sacを生成し、フィルタ部14へ出力する。
 フィルタ部14は、合成部13で合成された合成信号のフィルタリング(濾波)することで、合成信号に含まれるノイズ等の不要な成分を抑圧してフィルタリング合成信号Sfacを出力する。そして、フィルタ部14は、フィルタリング合成信号Sfacを、振幅変調されたRF帯の放送波(AM波)として、測定部15を介し、信号出力端子Toutから出力する。
 信号出力端子Toutの後段には、図示しない整合回路、フィルタ、リジェクタ及びトラップ回路等が設けられており、これらを介して図示しない送信アンテナが接続される。
 測定部15は、フィルタ部14から入力される放送波であるフィルタリング合成信号Sfacの電圧値及び電流値を測定する。なお、測定部15は、測定した電圧値及び電流値を測定信号Smとして保護部16へ出力する。
 保護部16は、測定部15が出力した測定信号Smから所定の手順により、演算値Vmを演算し出力する演算部として機能する演算出力部16Aを備えている。
 また、保護部16は、後述するようにアナログ回路として構成され、演算値Vmに基づいて、オン制御状態にある全ての電力増幅器12-x(x:1~n)をオフ状態とするための第1制御信号SC1を出力する第1保護部として機能するファスト(fast)プロテクション部16Bを備えている。
 さらに、保護部16は、アナログ回路及びディジタル回路の複合回路として構成され、演算値Vmに基づいて、並列してオン制御状態とすることが可能な電力増幅器の最大台数を制御するための第2制御信号SC2及び初期状態もしくは前記上限台数の範囲内で電力増幅器12-x(x:1~n)をオン/オフ状態とするための第3制御信号SC3を出力する第2保護部として機能するスロー(slow)プロテクション部16C、を備えている。
 ここで、保護部16の構成についてより詳細に説明する。
 図2は、保護部16の機能構成ブロック図である。
 演算出力部16Aは、例えば、オペアンプなどのアナログICから構成されるアナログ回路として構成され、測定値入力端子T11を備える。測定値入力端子T11は、測定部15が測定する電圧値および電流値が測定値として入力される。演算出力部16Aは、測定値入力端子T11から入力される測定値である電圧値と電流値とを、加算、減算、除算あるいは平滑化し、演算値Vmとしてファストプロテクション部16B及びスロープロテクション部16Cに出力する。
 なお、電圧値および前記電圧値から位相のπ/2異なる電圧値から演算値Vmを算出することも可能である。
 ファストプロテクション部16Bは、例えば、オペアンプやコンパレータなどのアナログICから構成されるアナログ回路を用いて構成された制御出力部161及び第1制御信号出力端子T12を備える。
 ここで、制御出力部161は、演算出力部16Aが出力する演算値Vmが、予め設定された閾値である第1基準値以上となる場合、オン制御状態にある全ての電力増幅器12-x(x:1~n)をオフ状態とするための第1制御信号SC1を第1制御信号出力端子T12から制御部11に出力する。
 このとき、第1制御信号SC1のパルス幅は、アナログ回路及びディジタル回路の複合回路として構成されたスロープロテクション部16Cにおける演算遅延時間よりも長く設定される。これは、スロープロテクション部16Cによる保護が開始される前にファストプロテクション部16Bの保護が解除されるのを防止するためである。
 スロープロテクション部16Cは、例えば、オペアンプやA/DコンバータなどのアナログICから構成されるアナログ回路と、CPU、CPLD及びFPGA等のディジタル回路の複合回路として構成されている。
 そして、スロープロテクション部16Cは、演算部162、記憶部163、上限制御部164、第2制御信号SC2を出力する第2制御信号出力端子T13、判定部165、再起動部166、カウンタ部167及び第3制御信号SC3及び再起動信号SRSを出力する第3制御信号出力端子T14を備えている。
 スロープロテクション部16Cの演算部162は、演算出力部16Aが出力する演算値Vmに基づいてSWR(定在波比:Standing Wave Ratio)、反射係数又は反射電力等の評価値Vxを算出する。
 ここで演算部162においては、評価値Vxは、あらかじめ記憶部163に格納された初期状態の評価値Vx0により補正が行われ、上限制御部164へ出力される。
 この演算部162は、評価値Vxの補正が行われることで、演算出力部16Aならびにスロープロテクション部16Cを構成するアナログ回路で構成された演算・平滑回路などの誤差やA/Dコンバータなどの回路における雑音の影響を除去することが可能となり、より正確な評価値Vxを算出することが可能となる。
 なお、反射係数を評価値Vxとして算出する場合には、記憶部163には、初期状態の反射係数(=初期状態の評価値Vx0)の他、初期状態のインピーダンスや出力電力などを記憶することで、測定時のインピーダンスや出力電力・反射電力などを算出することが可能となる。
 そして、上限制御部164は、複数の第2基準値Vref2を予め記憶しており、演算部162から出力されたSWR、反射係数、反射電力等の評価値Vxが第2基準値Vref2を超えると、第2基準値に応じたオン制御する電力増幅器12-1~12-nの台数を上限値として設定する。
 例えば、第2基準値Vref2として、二つの値、第2基準値Vref2A、Vref2B(Vref2A>Vref2B)があるとする。
 この場合に、
  第2基準値Vref2A>評価値Vx>第2基準値Vref2B
であれば、上限制御部164は、並列してオン制御状態とすることが可能な電力増幅器の最大台数をn/2台とする。例えば、n=10であれば、並列してオン制御状態とすることが可能な電力増幅器の最大台数を5台とする第2制御信号SC2を第2制御信号出力端子T13から出力する。
 また、
  評価値Vx>第2基準値Vref2A>第2基準値Vref2B
であれば、上限制御部164は、並列してオン制御状態とすることが可能な電力増幅器の最大台数をn/5台とする。例えば、n=10であれば、並列してオン制御状態とすることが可能な電力増幅器の最大台数を2台とする第2制御信号SC2を第2制御信号出力端子T13から出力する。なお、第2基準値Vref2は、装置により適宜設定される。
 また、スロープロテクション部16Cに、測定部15が測定する測定値から演算出力部16Aが出力する演算値Vmを生成する機能を持たせるように構成することも可能である。この構成を採った場合、測定部15が測定する測定値(電圧値および電流値)は、演算出力部16fAを介さずに演算部162に直接入力され、この演算部162は、演算値Vmを生成し、判定部165に出力する。
 判定部165は、入力された演算値Vmが予め設定された閾値である第3基準値Vref3以上となる場合、第3制御信号SC3を生成する。
 そして、第3制御信号SC3のステータスはSTOP(第3制御信号SC3により電力増幅器12-Xがオフ状態)となる。
 判定部165は、生成した第3制御信号SC3を第3制御信号出力端子T14から制御部11へ出力するとともに、再起動部166へ出力する。
 再起動部166は、第3制御信号SC3が入力されると、所定時間の経過後に、第3制御信号SC3のステータスを変更するため再起動信号SRSを第3制御信号出力端子T14から制御部11へ出力する。
 ここで、再起動部166における所定時間とは、第3制御信号SC3のステータスがSTOPとなった後に、再起動信号SRSが出力されるまでの時間であり、その時間はスロープロテクション部16Cの演算遅延時間より長い時間である。
 再起動信号SRSは、所定のパルス幅の間、入力された演算値Vmが予め設定された閾値である第3基準値Vref3以上となる前の状態と並列にオン制御する電力増幅器12-1~12-nの上限値が同じ台数(初期状態)、もしくは第2制御信号SC2で指示された上限台数となる状態となるように、制御部11に対して第3制御信号SC3のステータスを変更する指示となる。
 そして、第3制御信号SC3のステータスはRUN(第3制御信号SC3により、音声信号の電圧振幅レベルに応じて、初期状態もしくは第2制御信号SC2に指定された上限台数の範囲内で電力増幅器12-x(x:1~n)がオン/オフ状態となる)となる。ここで、所定のパルス幅の間とは、電力増幅器12-1~12-nの最小許容時間(例えば、負荷が短絡することで電力増幅器12-1~12-nへ過電流が供給され、電力増幅器12-1~12-nが発熱し、電力増幅部12が破損に至ることがない最小の時間:例えば、100μs)に比べて短い時間に相当する時間である。
 再起動部166は、所定のパルス幅の間に相当する時間の経過後に、第3制御信号SC3のステータスを変更するため再起動信号SRSを第3制御信号出力端子T14から制御部11へ出力する。
 これにより、再起動部166は、第3制御信号SC3のステータスを変更することで、制御部11に対して、電力増幅器12-1~12-nのオフ制御の指示をすることとなる。そして、第3制御信号SC3のステータスはSTOP(第3制御信号SC3により電力増幅器12-Xがオフ状態)となる。
 再起動部166は、再起動信号SRSを制御部11に対して出力すると、再起動回数をカウントするカウンタ部167のカウント値をインクリメントする。
 従って、再起動部166は、演算値Vmが第3基準値Vref3を超えている場合、再起動信号SRSをスロープロテクション部16Cによる演算遅延時間よりも長い時間(所定時間)と電力増幅器12-1~12-nの最小許容時間よりも短い時間(所定パルス幅の間に相当する時間)と、を組としたうえで、繰り返し出力し、再起動信号SRSを出力する度もしくは再起動信号SRSの組を出力する度にカウンタ部167のカウント値をインクリメントする。
 再起動部166は、カウンタ部167のカウント値が予め設定した上限回数に達するまでに、演算値Vmが第3基準値Vref3以上となる状態が維持されている場合、第3制御信号SC3のステータスはSTOPのまま(第3制御信号SC3により電力増幅器12-Xがオフ状態を保ったまま)、再起動信号SRSの出力を終了する。なお、再起動信号SRSの出力前に、演算値Vmが第3基準値Vref3以上となる異常状態が解消されれば、第3制御信号SC3の生成は終了し、カウント値はリセットされる。
 上記構成において、さらに、再起動部166に、カウンタ部167のカウント値に対する複数のカウント閾値を予め記憶させ、カウント値が上限回数に達する前までに、オン制御する電力増幅器12-1~12-nの台数の上限値を制御(カウント閾値を超える毎により減力方向、すなわち、上限値を小さく)しながら、出力電力を出力するように、制御部11に対して指示することも可能である。
 初期状態を例として説明を行う。
 例えば、あるカウント閾値ThA(カウント閾値ThA<上限回数)を想定した場合、カウンタ部167のカウント値がカウント閾値ThAより小さい状態においては、並列してオン制御する電力増幅器12-1~12-nの台数の上限値を、演算値Vmが第3基準値Vref3以上となる前と同じ台数(初期状態)とする。また、カウンタ部167のカウント値がカウント閾値ThA以上となった場合には、オン制御対象の電力増幅器12-1~12-nの台数の上限値を初期状態の1/2(自動減力機能)とする。
 このように、スロープロテクション部16Cを構成する再起動部166及びカウンタ部167並びに並列してオン制御する電力増幅器12-1~12-nの台数の上限値を減少させる自動減力機能をディジタル回路で実現している。したがって、スロープロテクション部16Cを、ファストプロテクション部16Bと同様のアナログ回路のみで構成する場合と比較して、回路規模の増大を抑えることが可能となっている。
 さらに、アナログ回路及びディジタル回路の複合回路にファストプロテクション部16Bの機能を持たせた場合には演算遅延量が発生するが、この点については、アナログ回路で構成したファストプロテクション部16Bに保護処理を任せているため、当該演算遅延量による影響はない。
 ここで、第2制御信号SC2が出力されるのは、第1制御信号SC1及び第3制御信号SC3が出力されない場合である。ただし、第2制御信号SC2が出力された状態では、第1制御信号SC1及び第3制御信号SC3を出力することが可能となり、この場合、並列してオン制御状態とすることが可能な増幅部の上限台数は、第2制御信号SC2で指示された値が初期状態の台数となる。
 具体的には、例えば、第3基準値Vref3≒第1基準値Vref1>保護指標≧第2基準値Vref2の場合、第2制御信号SC2のみが出力される。
 ここで保護指標とは、演算値Vmや評価値Vxのことを示している。
 したがって、ファストプロテクション部16Bと、スロープロテクション部16Cとの間の保護指標である演算値Vmや評価値Vxの違い、雑音などの影響、ならびにスロープロテクション部16Cにおける雑音などの影響を除去することとなる。
 ただし、保護減力の状態(並列してオン状態とすることが可能な電力増幅器12-1~12-nの台数の上限が第2制御信号SC2により設定されている状態)から、保護指標≧第3基準値Vref3≒第1基準値Vref1となった場合には、第2制御信号SC2で指示された並列してオン状態とする電力増幅器12-1~12-nの台数の上限値は維持した状態で動作する。
 図3は、制御部11の機能構成ブロック図である。
 制御部11は、図3に示すように、電力制御部111、信号制御部112、割込み部113、キャリア信号入力端子T21、音声信号入力端子T22、制御信号出力端子T23、制御信号入力端子T24、T25を備える。ここで、制御信号入力端子T24には、第1制御信号SC1が入力され、制御信号入力端子T25には、第2制御信号SC2、第3制御信号SC3及び再起動信号SRSが入力される。
 電力制御部111は、音声信号入力端子T22に入力される変調信号である音声信号SSと、スロープロテクション部16Cから出力され、制御信号入力端子T25入力される第2制御信号SC2、第3制御信号SC3及再起動信号SRSが入力される。
 電力制御部111は、音声信号の電圧振幅レベルに応じ、第2制御信号SC2で指示された並列してオン制御状態とすることが可能な増幅部の上限台数以内において、電力増幅器12-1~12-nのいずれをオン制御するかを決定する。
 もしくは、電力制御部111は、第3制御信号SC3が生成されない状態(初期状態)もしくは第3制御信号SC3のステータスがRUNの時には初期状態または自動減力状態もしくは第2制御信号SC2で指示された並列してオン制御状態とすることが可能な増幅部の上限台数以内において、音声信号の電圧振幅レベルに応じ、電力増幅器12-1~12-nのいずれをオン制御するかを決定する。
 また、第3制御信号SC3のステータスがSTOPの時には、オン制御状態にある全ての電力増幅器12-x(x:1~n)をオフ状態とする。つまり、電力制御部111は、ステータスがSTOPの第3制御信号SC3又は第3制御信号SC3のステータスをSTOPに変更する再起動信号SRSを受け取った際は、オン制御する電力増幅器12-1~12-nの台数の上限値を0とすることで、ディジタル振幅変調装置10を等価的に出力停止状態とすることが可能となる。
 そして、電力制御部111は、電力増幅器12-1~12-nのうちいずれか一つ又は複数の電力増幅器をオン/オフ制御するかを示す情報INFを信号制御部112へ出力する。
 信号制御部112は、キャリア信号入力端子T21に入力されるキャリア信号Scと、電力制御部111から出力される情報INFとが入力される。
 そして信号制御部112は、入力された情報INFを参照し、キャリア信号Scの周波数に従い、オン制御する電力増幅器に対してはオン状態とするオン/オフ制御信号Son/Soffを出力し、オフ制御する電力増幅器に対してはオフ状態とするオン/オフ制御信号Son/Soffを出力する。
 このとき、オン/オフ制御信号Son/Soffについては、キャリア信号のレベルあるいはキャリア信号の位相を変更することで電力増幅器を制御するオン/オフ制御信号Son/Soffがある。キャリア信号の信号レベルあるいは位相を変更するいずれの制御方法を採用するかは、装置により任意に設定可能である。
 割込部113は、信号制御部112が生成したオン/オフ制御信号Son/Soffと、ファストプロテクション部16Bから出力されて制御信号入力端子T24に入力される第1制御信号SC1とが入力される。
 そして、割込部113は、信号制御部112から入力されたオン/オフ制御信号Son/Soffよりも、緊急性が高い第1制御信号SC1を優先して扱い、第1制御信号SC1により出力することが指示されるオフ制御信号Soffを全ての電力増幅器12-1~12-nへ出力する。ここで、第1制御信号SC1が生成されない、もしくは、第1制御信号SC1のステータスがRUN状態の場合、割込部113は、信号制御部112から入力されたオン/オフ制御信号Son/Soffを出力する。
 なお、図3に示した制御部11の構成は一例であり、例えば、電力制御部111のオン制御する電力増幅器12-1~12-nの台数を算出する機能と、電力増幅器12-1~12-nのいずれをオン/オフ制御するかの情報を算出する機能とを分離して設けるように構成することも可能である。
 次に、ディジタル振幅変調装置100における電力増幅器12-1~12-nの制御動作を、保護部16及び制御部11の処理手順に従い説明する。
 まず、保護指標≧第3基準値Vref3≒第1基準値Vref1である場合について説明する。この状態は、第2の制御信号は出力されず、第1制御信号SC1、第3制御信号SC3および再起動信号SRSが出力される。
 この状態における処理手順を以下、第1処理手順と称する。
 第1処理手順においては、保護指標<第3基準値Vref3≒第1基準値Vref1となっている状態を正常状態とし、保護指標≧第3基準値Vref3≒第1基準値Vref1となっている状態を異常状態とする。
 図4は、保護部16及び制御部11の処理手順を示すシーケンス図である。
 図5は、電力増幅部12に対する制御の時間遷移図である。
 ここで、図5に示すように、電力増幅部12の電力増幅器12-x(1~n)におけるオン/オフ制御信号Son/Soffは、時刻Taまでは、制御状態に応じたある周期をもってオン状態とオフ状態とを繰り返しているものとする。
 まず、図4において、演算出力部16Aは、測定部15で測定された測定値を演算し、ファストプロテクション部16B及びスロープロテクション部16Cへ出力する(ステップS41)。
 ファストプロテクション部16Bは、図5の時刻Taにおいて何らかの異常が発生し、異常状態(保護指標≧第1基準値Vref1)になったと判断すると、時刻Tbにおいて、第1制御信号SC1を生成し、第1制御信号SC1のステータスをSTOP(オン制御状態にある全ての電力増幅器12-x(x:1~n)がオフ状態となる)とする。そして、ファストプロテクション部16Bは、図4に示すように、生成した第1制御信号SC1を制御部11へ出力する(ステップS42)。
 なお、第1制御信号SC1はある幅を持ったパルス状の信号であるため、あるタイミングで、第1制御信号SC1のステータスはRUN(第1制御信号SC1が生成されない状態と同様に、音声信号の電圧振幅レベルに応じ、いずれか一つ又は複数の電力増幅器がオン/オフ状態となる)となる。ここで、ある幅とは、例えば800μsであり、スロープロテクション部16Cにおける演算遅延時間よりも長い時間とされているため、スロープロテクション部16Cによる保護が開始される前にファストプロテクション部16Bの保護が解除されることはない。
 このとき、異常が発生してから第1制御信号SC1を出力するまでの時間、すなわち、制御出力部161の演算処理量はTb-Ta=15μs程度であり、電力増幅器12-xの最小許容時間(例えば、100μs)に比べて小さい。
 制御部11は、第1制御信号SC1を受けると、割込み部113から電力増幅器12-xへオフ制御信号Soffを出力する(ステップS43)。この結果、オン制御状態にある全ての電力増幅器12-x(x:1~n)がオフ状態となる。
 スロープロテクション部16Cは、図5の時刻Taにおいて発生した何らかの異常により、異常状態(保護指標≧第3基準値Vref3)になったと判断すると、演算処理のために発生する演算遅延時間を経て時刻Tcにおいて、第3制御信号SC3を生成する。そして、スロープロテクション部16Cは、第3制御信号SC3のステータスをSTOP(第3制御信号SC3により電力増幅器12-Xがオフ状態となる)とし、第3制御信号SC3を制御部11へ出力する(ステップS44)。
 このとき、異常が発生してから第3制御信号SC3を出力するまでの時間、すなわち、判定部165の演算遅延時間は、例えば、Tc-Ta=500μsであり、電力増幅器12-xの最小許容時間(例えば、100μs)に比べて大きい。
 制御部11は、第3制御信号SC3を受けると、オン制御する電力増幅器12-1~12-nの台数の上限値を0とすることで、等価的に、出力停止状態となることを利用したオフ制御信号Soffを電力増幅器12-xへ出力する(ステップS45)。
 電力増幅器12-xに対する制御では、図5に示すように、制御部11は、オフ制御信号を生成し、第1制御信号SC1に由来するオフ制御信号Soffの出力が終了した後も第3制御信号SC3に由来したオフ制御信号Soffを出力している。
 この結果、電力増幅器12-xはオフ状態を継続している。
 続いて、スロープロテクション部16Cは、第3制御信号SC3の出力後、所定時間が経過して時刻Tdとなると、再起動信号SRSを生成し、出力する(ステップS46)。この再起動信号SRSは、第3制御信号SC3のステータスを、STOPからRUN(第3制御信号SC3により、音声信号の電圧振幅レベルに応じて、電力増幅器12-x(x:1~n)がオン/オフ状態となる)とする。
 ここで、所定の時間は、例えば、Td-Tc=600μsであり、判定部165の演算遅延時間である500μsより長い。
 制御部11は、再起動信号SRSが入力されると、第3制御信号SC3のステータスがRUNに変化し、音声信号の電圧振幅レベルに応じて、電力増幅器12-x(x:1~n)がオン/オフ状態となるオン/オフ制御信号Son/Soffを出力する(ステップS47)。
 スロープロテクション部16Cは、第3制御信号SC3のステータスを、RUNからSTOPとする再起動信号SRSを、例えば5μsの所定のパルス幅の間が経過した後に制御部11へ出力する(ステップS48)とともに、再起動回数のカウント値をインクリメントならびに状態の判別を実施する(ステップS49)。
 ここで、状態の判別とは、スロープロテクション部16Cにおいて、ステップS47により出力状態となった状態における保護指標を算出し、保護指標が第3基準値Vref3以上(保護指標≧第3基準値Vref3)となっている異常状態が解消したか否かを判別することである。
 なお、所定のパルス幅の間(例えば、5μs)は、電力増幅器12-xの最小許容時間(例えば、100μs)に比べて小さいため、出力状態において、異常状態であっても電力増幅器が破損に至ることはない。
 ステップS48で生成された再起動信号SRSは、第3制御信号のステータスをRUNからSTOPへ変更させる。制御部11は、再起動信号SRSを受けると、オン制御する電力増幅器12-1~12-nの台数の上限値を0とすることで、等価的に、出力停止状態となることを利用したオフ制御信号Soffを電力増幅器12-xへ出力する(ステップS410)。
 電力増幅器12-xに対する制御では、図5に示すように、制御部11は、時刻Tdに、ステップS47の処理において、再起動信号SRSを受けると、音声信号の電圧振幅レベルに応じて、電力増幅器12-x(x:1~n)がオン/オフ状態となるオン/オフ制御信号Son/Soffを出力する。その結果、電力増幅器12-xはオン状態となる。
 制御部11は、所定のパルス幅の間経過後の時刻Teに、ステップS48の処理において、再起動信号SRSを受けると、オン制御する電力増幅器12-1~12-nの台数の上限値を0とすることで、等価的に、出力停止状態となることを利用したオフ制御信号Soffを電力増幅器12-xへ出力する。その結果、電力増幅器12-xはオフ状態となる。
 ステップS49の判別において異常状態が回復しないと判別した場合、スロープロテクション部16Cは、時刻Teから所定時間が経過した時刻Tfにおいて、再度、再起動信号SRSを出力する(ステップS411)。この再起動信号SRSは、ステップS48の再起動信号SRSによりRUNからSTOPと変化したステータスを、STOPからRUNとする。
 なお、時刻Teから時刻Tfまでの時間は、例えば、600μsであり、判定部165の演算遅延時間である500μsより長いため、判別が終了する前に、再起動信号SRSが出力されることはない。
 制御部11は、再起動信号SRSが入力されると、第3制御信号SC3のステータスがRUNに変化し、音声信号の電圧振幅レベルに応じて、電力増幅器12-x(x:1~n)がオン/オフ状態となるオン/オフ制御信号Son/Soffを出力する(ステップS412)。
 スロープロテクション部16Cは、第3制御信号SC3のステータスを、RUNからSTOPとする再起動信号SRSを、所定のパルス幅の間経過後の時刻Tgに制御部11へ出力する(ステップS413)とともに、再起動回数のカウント値をインクリメントならびに状態の判別を実施する(ステップS414)。
 ステップS413で生成された再起動信号SRSは、第3制御信号のステータスをRUNからSTOPへと変更させる。制御部11は、再起動信号SRSを受けると、オン制御する電力増幅器12-1~12-nの台数の上限値を0とすることで、等価的に、出力停止状態となることを利用したオフ制御信号Soffを電力増幅器12-xへ出力する(ステップS415)。
 図4及び図5で説明した動作においては、再起動処理を2回と設定していた。
 したがって、再起動処理を2回実行した後も、保護指標≧第3基準値Vref3≒第1基準値Vref1の状態である異常状態が解消されない場合、スロープロテクション部16Cは、再起動処理を終了し、終了後においても、電力増幅器12-xはオフ状態を維持することとなる。
 ここで、第1実施形態の他の態様について説明する。
 第1処理手順においては、再起動部166は、カウンタ部167のカウント値に対する複数のカウント閾値を記憶しており、上限回数に達する前までに、オン制御する電力増幅器12-1~12-nの台数の上限値を制御しながら、出力信号を出力するように制御することも可能である。
 以下、上記制御について説明する。
 例えば、再起動処理について5回を上限回数と設定し、カウンタ部167のカウント閾値の一つがしきい値=1回である場合について説明する。
 まず、カウンタ部167のカウント値が1回未満である(カウント値<閾値1回)場合には、ステップS49に相当する処理において、オン制御する電力増幅器12-1~12-nの台数の上限値を正常状態の台数に設定する。
 一方、カウンタ部167のカウント値が1回以上である(カウント値≧閾値1回)場合には、ステップS412に相当する処理おいて、オン制御する電力増幅器12-1~12-nの台数の上限値を、例えば、初期状態の半分(n/2)とする。これにより、送信出力を自動的に減じる自動減力状態となり、異常状態の回復を目指すことができる。
 また、更に他の態様について説明する。
 第2基準値Vref2≦保護指標<第3基準値Vref3≒第1基準値Vref1の状態を正常状態とすると、第2制御信号SC2で指示されたオン制御する電力増幅器12-1~12-nの台数の上限値が、正常状態のオン制御する電力増幅器12-1~12-nの台数の上限値の初期値(初期状態の値に相当する)となる。
 したがって、第1処理手順においては、ステップS49もしくはステップS412に相当する処理において、オン制御する電力増幅器12-1~12-nの台数の上限値を初期状態の台数に設定する場合には、第2の制御信号で指示されたオン制御する電力増幅器12-1~12-nの台数の上限値を使用することになる。
 次に、第3基準値Vref3≒第1基準値Vref1>保護指標≧第2基準値Vref2の場合、第2制御信号SC2のみが出力される状態での保護部16及び制御部11で行われる第2の処理手順(以下、第2処理手順という。)について説明する。
 この第2処理手順における説明では、保護指標<第2基準値Vref2の状態を正常状態とし、第3基準値Vref3≒第1基準値Vref1>保護指標≧第2基準値Vref2の状態を異常状態とする。
 図6は、保護部16及び制御部11の第2処理手順を示すシーケンス図である。
 図6は、第2処理手順における保護部16及び制御部11の処理手順を示すシーケンス図である。
 まず、図6において、演算出力部16Aは、測定部15で測定された測定値を演算し、スロープロテクション部16Cへ出力する(ステップS61)。
 スロープロテクション部16Cの演算部162では、演算出力部16Aが出力する演算値を基にSWR(定在波比:Standing Wave Ratio)、反射係数、反射電力等の評価値Vxを算出する(ステップS62)。ここで、保護指標とは、演算値Vmや評価値Vxのことを示しているため、評価値Vxを使用し、以下を説明する。
 演算部162では、評価値Vxは、あらかじめ記憶部163に格納された初期状態の評価値Vx0により、補正が行われ(ステップS63)、上限制御部164へ出力される。評価値Vxの補正が行われることで、演算出力部16Aならびにスロープロテクション部16Cを構成するアナログ回路で構成された演算・平滑回路などの誤差やA/Dコンバータなどの回路における雑音の影響を除去することが可能となり、より正確な評価値を算出することが可能となる。そして、上限制御部164は、複数の第2基準値Vref2を予め記憶しており、演算部162から出力されたSWR、反射係数、又は反射電力のいずれかの値である評価値Vxが第2基準値Vref2を超えると、第2基準値Vref2に応じたオン制御する電力増幅器12-1~12-nの台数を上限値として設定し、第2制御信号SC2として出力する(ステップS64)。制御部11は、第2制御信号SCが入力されると、オン制御する電力増幅器12-1~12-nの台数の上限値を第2制御信号SC2で指示された値に設定することで、第2制御信号SC2に由来するオン/オフ制御信号Son/offを電力増幅器12-xへ出力する(ステップS65)。
 以上の説明のように、第1の実施形態では、演算出力部16Aは、アナログ回路を用いて構成され、測定値に基づいて演算値Vmを出力する。そして、ファストプロテクション部16Bは、演算値Vmが、予め設定された閾値である第1基準値Vref1以上となる場合、電力増幅器12-1~12-nに対してオフ制御信号Soffを出力するための第1制御信号SC1を制御部11へ出力するようにしている。
 ここで、第1実施形態の効果について従来技術と比較して説明する。
 MPU等のディジタル回路を用いて評価値としてのSWR値を算出する、従来のディジタル振幅変調装置では、演算遅延時間のため、異常が発生した後に、実際にオン/オフ制御信号Son/Soffを生成して出力するまでに大きな時間差が発生する。
 図7は、従来のディジタル振幅変調装置において生成されるオン/オフ制御信号の時間遷移を示す図である。
 演算遅延量は、例えば、T’b-T’a=500μs程度となり、電力増幅器の最小許容時間(例えば、100μs)に比べて非常に大きいものとなる。このため、保護動作が間に合わず、電力増幅器に大きな負担がかかり、破損してしまう虞があった。
 これに対し、本第1実施形態に係るディジタル振幅変調装置100によれば、アナログ回路を用いて構成される演算出力部16Aにより演算値を算出し、同じくアナログ回路で構成されたファストプロテクション部16Bにより電力増幅器12-1~12-nに対してオフ制御信号Soffを出力させるための第1制御信号SC1を制御部11へ出力するようにしている。
 このため、異常が発生してから第1制御信号SC1を出力するまでの遅延量が短縮されることになる。これにより、保護部16は、演算遅延時間を、電力増幅器の最小許容時間(例えば、100μs)に比べて小さくすることが可能となるため、電力増幅器の保護動作が間に合わないということがなくなり、電力増幅器の破壊を防ぐことが可能となる。
 したがって、第1実施形態に係るディジタル振幅変調装置によれば、異常の発生が急激な変化を伴う場合であっても、その変化に対して実時間で追従することができる。
 また、従来のディジタル振幅変調装置において、急激な変化を伴う異常に対応しようとする場合、アナログ回路を用いて保護部を構成することが考えられる。
 アナログ回路で構成された保護部においては、評価値の演算やオン制御する電力増幅器の台数の上限値の算出ならびに管理、再起動信号を出力する際の時間管理によるカウンタ回数の管理などをしようとすると、回路規模が増大する問題がある。
 これに対し、本第1実施形態によれば、スロープロテクション部16Cをアナログ回路及びディジタル回路の複合回路として構成しているため、保護部をアナログ回路のみで構成する場合と比較して、回路規模の増大を抑えることが可能となっている。
 また、第1実施形態における制御部11において、割込部113は、信号制御部112からオン/オフ制御信号が供給される場合であっても、ファストプロテクション部16Bから供給される第1制御信号SC1に応じたオフ制御信号を電力増幅器12-1~12-nへ出力するようにしている。これにより、制御部11は、ファストプロテクション部16Bからの第1制御信号SC1に迅速に対応することが可能となる。すなわち、制御部11は、電力増幅器の最小許容時間(例えば、100μs)よりも短い期間で電力増幅器の保護動作を実行することが可能となり、電力増幅器が破壊されることを防ぐことが可能となる。
 また、第1実施形態では、ファストプロテクション部16Bは、第1制御信号SC1のパルス幅を、スロープロテクション部16Cにおける演算遅延時間より長くなるようにしている。これにより、第1制御信号SC1と、第3制御信号SC3との間に時間が生じることを防ぐことが可能となり、電力増幅器が破壊されることを防ぐことが可能となる。
 また、第1の実施形態におけるディジタル振幅変調装置100は、測定部15を、フィルタ部14の後段に備えるようにしている。これにより、測定部15は、測定部15からアンテナまでの間で発生した異常を測定することが可能となる。
 上記第1実施形態の説明においては、制御部11は、図3に示す構成を採る場合を例に説明したが、これに限られるものではない。
 図8は、第1実施形態の変形例の説明図である。
 図8において、図3と同様の部分には同一の符号を付すものとする。
 本変形例において、制御部11Aは、大別すると、図8に示すように、電力制御部111、信号制御部112、割込み部114、キャリア信号入力端子T21、音声信号入力端子T22、第1制御信号入力端子T24及び第2制御信号入力端子T25を備えている。
 割込部114は、第2制御信号入力端子T25に第2制御信号SC2が入力されると、入力された第2制御信号SC2に対応する並列してオン状態とすることが可能な電力増幅器の上限値(保護減力状態における上限値)を電力制御部111へ通知する。
 また、割込部114は、第2制御信号入力端子T25に第3制御信号SC3あるいは再起動信号SRSが入力されると、入力された第3制御信号SC3のステータスに応じて、並列してオン状態とすることが可能な電力増幅器の上限値を、電力制御部111へ通知する。
 したがって、電力制御部111へ通知される、並列してオン状態とすることが可能な電力増幅器の上限値は、(第2制御信号SC2で規定される)保護減力状態における上限値、初期状態の設定値、自動減力状態における上限値あるいは0台のうちのいずれかとなる。
 さらに、割込部114は、第1制御信号SC1が第1制御信号入力端子T24に入力されると、並列してオン制御する電力増幅器の台数の上限値を0台として、電力制御部111へ通知する。
 電力制御部111は、割込部114から指示された上限値を受け取り、音声信号Ssの電圧振幅レベルに応じ、通知された上限値以内で、電力増幅器12-1~12-nのいずれをオン制御するかを算出する。電力制御部111は、電力増幅器12-1~12-nのいずれをオン/オフ制御するかの情報を信号制御部112へ出力する。
 電力制御部111においては、第1制御信号SC1が指示するオン制御する電力増幅器の台数の上限値(0台)が優先される。これにより、制御部11は、ファストプロテクション部16Bからの第1制御信号SC1に迅速に対応することが可能となる。
 すなわち、制御部11は、電力増幅器の最小許容時間(例えば、100μs)よりも短い期間で電力増幅器の保護動作を実行することが可能となり、電力増幅器の破壊を防ぐことが可能となる。
 また、第1実施形態では、再起動部166が、図5に示したように、所定のパルス幅(図5では、5μs)を有する再起動信号SRSを生成する場合を例に説明した。
 しかしながら、例えば、再起動部166は、再起動信号SRSを出力するとともに、ファストプロテクション部16Bの制御出力部161に対し第1制御信号SC1のステータスを変更する処理を実施するように指示することも可能である。
[2]第2実施形態
 次に第2実施形態について説明する。
 図9は、第2実施形態に係るディジタル振幅変調装置の機能構成ブロック図である。
 図9において、図1と同様の部分には同一の符号を付すものとする。
 ディジタル振幅変調装置10Aは、図9に示すように、制御部11、電力増幅部12、合成部13、測定部17、フィルタ部14、保護部16、キャリア信号入力端子Tc、音声信号入力端子Ts及び信号出力端子Toutを備えている。
 第2実施形態に係るディジタル振幅変調装置10Aにおいては、第1実施形態のディジタル振幅変調装置10の測定部15に代えて、測定部15Aが、合成部13の後段、かつ、フィルタ部14の前段に位置している点が異なっている。
 そして、測定部15Aは、合成部13から供給される合成信号の電圧値及び電流値を測定する。これにより、測定部15Aは、合成部13での間で発生した異常を測定することが可能となる。
[3]実施形態の他の態様
 以上の各実施形態においては、第1保護部として機能するファストプロテクション16B及び第2保護部として機能するスロープロテクション部16Cが演算出力部16Aが出力した演算値Vmに基づいて処理を行っていたが、スロープロテクション部16Cに、第1の演算値としての演算値Vmを出力する演算出力部16Aと同一の機能を有する演算部を設け、この演算部により測定値入力端子T11から入力される測定値である電圧値と電流値(あるいは、電圧値とこの電圧値と位相がπ/2異なる電圧値)とを、加算、減算、除算あるいは平滑化して演算値(第2の演算値)とし、この演算値(第2の演算値)を用いて処理を行うように構成することも可能である。
 本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれると同様に、特許請求の範囲に記載された発明とその均等の範囲に含まれる。

Claims (20)

  1.  入力された音声信号に基づいてオン/オフ制御され、オン制御状態において入力されたキャリア信号の電力増幅を行う並列接続された複数の電力増幅器を有する電力増幅部と、
     前記オン制御状態にある複数の電力増幅器の出力を合成して合成出力信号を出力する合成部と、
     前記合成出力信号のフィルタリングを行ってRF帯の振幅変調信号として信号出力端子から出力するフィルタ部と、
     アナログ回路として構成され、前記合成出力信号あるいは前記振幅変調信号に基づいた演算値を出力する演算出力部と、
     アナログ回路として構成され、前記演算値に基づいて、全ての前記増幅部をオフ制御状態とするための第1制御信号を出力する第1保護部と、
     アナログ回路及びディジタル回路の複合回路として構成され、前記演算値に基づいて、並列してオン制御状態とすることが可能な前記増幅部の上限台数を制御するための第2制御信号と、初期状態もしくは前記上限台数の範囲内で前記増幅部をオン/オフ制御するための第3制御信号を出力する第2保護部と、
     前記音声信号、前記第1制御信号、前記第2制御信号及び前記第3制御信号に基づいて、前記電力増幅部の複数の電力増幅器のオン/オフ制御を行う制御部と、
     を備えたディジタル振幅変調装置。
  2.  前記第2保護部は、前記第3制御信号のステータスを変化させる再起動信号を出力する再起動部を備えた、
     請求項1記載のディジタル振幅変調装置。
  3.  前記第2保護部は、さらに前記第1制御信号のステータスを変化させる再起動信号を出力する再起動部を備えた、
     請求項2記載のディジタル振幅変調装置。
  4.  前記第2保護部は、再起動信号の出力をカウントし、前記第3制御信号のオン制御状態とすることが可能な前記増幅部の上限台数を維持し、あるいは、減力方向に制御するカウンタ部を備えた、
     請求項2又は請求項3記載のディジタル振幅変調装置。
  5.  前記第2制御信号は、前記第1制御信号及び前記第3制御信号と排他的に出力される、
     請求項1記載のディジタル振幅変調装置。
  6.  前記第2保護部は、前記演算値に基づいて評価値を演算する演算部と、
     前記評価値に基づいて前記第2制御信号を出力する上限制御部と、を備えた、
     請求項1記載のディジタル振幅変調装置。
  7.  前記評価値の初期値である初期評価値を予め記憶する記憶部を有し、
     前記演算部は、演算により求めた評価値を前記初期評価値により補正して補正後の評価値を、前記演算により求めた評価値に代えて出力する、
     請求項6記載のディジタル振幅変調装置。
  8.  前記演算部は、前記評価値として、SWR、反射係数又は反射電力のうち、少なくともいずれか一つを生成する、
     請求項6又は請求項7記載のディジタル振幅変調装置。
  9.  前記評価値として反射係数を用い、
     前記記憶部に格納された初期状態のインピーダンスにより測定時のインピーダンスを算出し、又は、前記記憶部に格納された初期状態の出力電力の情報により測定時の出力電力又は反射電力を算出する、
     請求項7記載のディジタル振幅変調装置。
  10.  入力された音声信号に基づいてオン/オフ制御され、オン制御状態において入力されたキャリア信号の電力増幅を行う並列接続された複数の電力増幅器を有する電力増幅部と、
     前記オン制御状態にある複数の電力増幅器の出力を合成して合成出力信号を出力する合成部と、
     前記合成出力信号のフィルタリングを行ってRF帯の振幅変調信号として信号出力端子から出力するフィルタ部と、
     前記合成部又は前記フィルタ部の出力信号の電圧値、電流値を測定する測定部と、
     アナログ回路として構成され、前記測定部が測定した電圧値および電流値に基づいた第1演算値を出力する演算出力部と、
     アナログ回路として構成され、前記第1演算値に基づいて、全ての前記増幅部をオフ制御状態とするための第1制御信号を出力する第1保護部と、
     アナログ回路及びディジタル回路の複合回路として構成され、前記測定部が測定した電圧値および電流値から算出した第2の演算値を算出し、当該第2の演算値に基づいて、並列してオン制御状態とすることが可能な前記増幅部の上限台数を制御するための第2制御信号と、初期状態もしくは前記上限台数の範囲内で前記増幅部をオン/オフ制御するための第3制御信号を出力する第2保護部と、
     前記音声信号、前記第1制御信号、前記第2制御信号及び前記第3制御信号に基づいて、前記電力増幅部の複数の電力増幅器のオン/オフ制御を行う制御部と、
     を備えたディジタル振幅変調装置。
  11.  入力された音声信号に基づいてオン/オフ制御され、オン制御状態において入力されたキャリア信号の電力増幅を行う並列接続された複数の電力増幅器を有する電力増幅部と、
     前記オン制御状態にある複数の電力増幅器の出力を合成して合成出力信号を出力する合成部と、
     前記合成出力信号のフィルタリングを行ってRF帯の振幅変調信号として信号出力端子から出力するフィルタ部と、
     前記合成部もしくは前記フィルタ部の出力信号の電圧値、前記電圧値から位相のπ/2異なる電圧値を測定する測定部と、
     アナログ回路として構成され、前記測定部が測定した電圧値および前記電圧値から位相のπ/2異なる電圧値に基づいた第1演算値を出力する演算出力部と、
     アナログ回路として構成され、前記第1演算値に基づいて、全ての前記増幅部をオフ制御状態とするための第1制御信号を出力する第1保護部と、
     アナログ回路及びディジタル回路の複合回路として構成され、前記測定部が測定した電圧値および前記電圧値から位相のπ/2異なる電圧値から算出した第2の演算値を算出し、当該第2の演算値に基づいて、並列してオン制御状態とすることが可能な前記増幅部の上限台数を制御するための第2制御信号と、初期状態もしくは前記上限台数の範囲内で前記増幅部をオン/オフ制御するための第3制御信号を出力する第2保護部と、
     前記音声信号、前記第1制御信号、前記第2制御信号及び前記第3制御信号に基づいて、前記電力増幅部の複数の電力増幅器のオン/オフ制御を行う制御部と、
     を備えたディジタル振幅変調装置。
  12.  前記第2保護部は、前記第3制御信号のステータスを変化させる再起動信号を出力する再起動部を備えた、
     請求項10又は請求項11記載のディジタル振幅変調装置。
  13.  前記第2保護部は、さらに前記第1制御信号のステータスを変化させる再起動信号を出力する再起動部を備えた、
     請求項12記載のディジタル振幅変調装置。
  14.  前記第2保護部は、再起動信号の出力をカウントし、前記第3制御信号のオン制御状態とすることが可能な前記増幅部の上限台数を維持し、あるいは、減力方向に制御するカウンタ部を備えた、
     請求項12記載のディジタル振幅変調装置。
  15.  前記第2制御信号は、前記第1制御信号及び前記第3制御信号と排他的に出力される、
     請求項10乃至請求項14のいずれかに記載のディジタル振幅変調装置。
  16.  前記第2保護部は、前記演算値に基づいて評価値を演算する演算部と、
     前記評価値に基づいて前記第2制御信号を出力する上限制御部と、を備えた、
     請求項10又は請求項11記載のディジタル振幅変調装置。
  17.  前記評価値の初期値である初期評価値を予め記憶する記憶部を有し、
     前記演算部は、演算により求めた評価値を前記初期評価値により補正して補正後の評価値を、前記演算により求めた評価値に代えて出力する、
     請求項16記載のディジタル振幅変調装置。
  18.  前記演算部は、前記評価値として、SWR、反射係数又は反射電力のうち、少なくともいずれか一つを生成する、
     請求項16記載のディジタル振幅変調装置。
  19.  前記評価値として反射係数を用い、
     前記記憶部に格納された初期状態のインピーダンスにより測定時のインピーダンスを算出し、又は、前記記憶部に格納された初期状態の出力電力の情報により測定時の出力電力又は反射電力を算出する、
     請求項17記載のディジタル振幅変調装置。
  20.  入力された音声信号に基づいてオン/オフ制御され、オン制御状態において入力されたキャリア信号の電力増幅を行う並列接続された複数の電力増幅器を有する電力増幅部と、前記オン制御状態にある複数の電力増幅器の出力を合成して合成出力信号を出力する合成部と、前記合成部の後段に設けられ、前記合成出力信号のフィルタリングを行ってRF帯の振幅変調信号として信号出力端子から出力するフィルタ部と、アナログ回路として構成され、前記合成出力信号あるいは前記振幅変調信号に基づいた演算値を出力する演算出力部とを備えたディジタル振幅変調装置において実行されるディジタル振幅変調制御方法であって、
     前記演算値に基づいて、全ての前記増幅部をオフ制御状態とするための第1制御信号を生成する過程と、
     前記演算値に基づいて、並列してオン制御状態とすることが可能な前記増幅部の上限台数を制御するための第2制御信号を生成する過程と、
     前記演算値に基づいて、初期状態もしくは前記上限台数の範囲内で前記増幅部をオン/オフ制御するための第3制御信号を生成する過程と、
     前記音声信号、前記第1制御信号、前記第2制御信号に及び前記第3制御信号に基づいて、前記複数の電力増幅器のオン/オフ制御を行う過程と、
     を備えたディジタル振幅変調制御方法。
PCT/JP2014/065240 2014-01-09 2014-06-09 ディジタル振幅変調装置及びディジタル振幅変調制御方法 WO2015104859A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US15/110,548 US9692377B2 (en) 2014-01-09 2014-06-09 Digital amplitude modulation device and digital amplitude modulation control method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-002675 2014-01-09
JP2014002675A JP6419429B2 (ja) 2014-01-09 2014-01-09 ディジタル振幅変調装置

Publications (1)

Publication Number Publication Date
WO2015104859A1 true WO2015104859A1 (ja) 2015-07-16

Family

ID=53523702

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/065240 WO2015104859A1 (ja) 2014-01-09 2014-06-09 ディジタル振幅変調装置及びディジタル振幅変調制御方法

Country Status (3)

Country Link
US (1) US9692377B2 (ja)
JP (1) JP6419429B2 (ja)
WO (1) WO2015104859A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI836894B (zh) * 2023-02-08 2024-03-21 晶豪科技股份有限公司 音訊放大器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05121976A (ja) * 1991-10-25 1993-05-18 Nec Corp 振幅変調送信機
JP2013187843A (ja) * 2012-03-09 2013-09-19 Toshiba Corp デジタル振幅変調装置
JP2013191997A (ja) * 2012-03-13 2013-09-26 Toshiba Corp デジタル振幅変調装置及びデジタル振幅変調装置の制御方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS628737U (ja) 1985-07-01 1987-01-20
US5225902A (en) * 1990-03-20 1993-07-06 Scientific-Atlanta, Inc. Automatic frequency selection in a bi-directional cable television system
US5255086A (en) * 1990-03-20 1993-10-19 Scientific-Atlanta, Inc. Method and apparatus for RF data transfer in a CATV system
KR100309748B1 (ko) * 1997-12-26 2001-12-17 윤종용 상향파일럿신호를이용한케이블에취에프씨망을위한양방향간선증폭기및에취에프씨망의케이블모뎀
JPH11330990A (ja) 1998-05-13 1999-11-30 Kokusai Electric Co Ltd 送信機
US20050114879A1 (en) * 2003-11-20 2005-05-26 General Instrument Corporation Monitoring signal quality on a cable network
JP5575189B2 (ja) 2012-07-04 2014-08-20 株式会社東芝 デジタル振幅変調装置及びデジタル振幅変調装置の制御方法
JP5638597B2 (ja) 2012-12-27 2014-12-10 株式会社東芝 デジタル振幅変調装置及びデジタル振幅変調制御方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05121976A (ja) * 1991-10-25 1993-05-18 Nec Corp 振幅変調送信機
JP2013187843A (ja) * 2012-03-09 2013-09-19 Toshiba Corp デジタル振幅変調装置
JP2013191997A (ja) * 2012-03-13 2013-09-26 Toshiba Corp デジタル振幅変調装置及びデジタル振幅変調装置の制御方法

Also Published As

Publication number Publication date
US9692377B2 (en) 2017-06-27
JP2015133546A (ja) 2015-07-23
JP6419429B2 (ja) 2018-11-07
US20160329870A1 (en) 2016-11-10

Similar Documents

Publication Publication Date Title
JP6780007B2 (ja) 高周波電源装置
JP4513832B2 (ja) D級増幅回路
WO2015104859A1 (ja) ディジタル振幅変調装置及びディジタル振幅変調制御方法
EP3182544A1 (en) Digital power supply protection circuit and device
JP5575189B2 (ja) デジタル振幅変調装置及びデジタル振幅変調装置の制御方法
JP5638597B2 (ja) デジタル振幅変調装置及びデジタル振幅変調制御方法
JP2011188269A (ja) 高出力電力増幅器
JP6704788B2 (ja) ディジタル振幅変調装置及び方法
US9184700B2 (en) Digital amplitude modulator and control method for digital amplitude modulator
JP4498189B2 (ja) 歪み補償器
CN110868671B (zh) 一种扬声器保护装置及方法
EP3413463A1 (en) Electronic circuit and method of operation
US8804985B2 (en) Systems and methods for high pass filtering with smart saturation
KR101904764B1 (ko) 누설전류 검출용 집적회로 및 이 집적회로를 갖는 누전차단기
US10250344B2 (en) Broadcast of audio data based on input broadcast signals stored during a detected anomaly period by lightning energy
KR102071224B1 (ko) 라디오미터
JP2007281943A (ja) 送信機の保護装置
JP2016158097A (ja) 保護回路およびその制御方法
JP2007189621A (ja) 増幅装置および増幅方法
JP2009194699A (ja) 高周波増幅器
WO2020184963A3 (ko) 이벤트 기반 신호 표현을 이용한 이벤트 증폭기 및 이벤트 처리 회로
JP2015076794A (ja) 自動利得制御装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14878022

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15110548

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14878022

Country of ref document: EP

Kind code of ref document: A1