WO2014196399A1 - 入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法 - Google Patents

入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法 Download PDF

Info

Publication number
WO2014196399A1
WO2014196399A1 PCT/JP2014/063825 JP2014063825W WO2014196399A1 WO 2014196399 A1 WO2014196399 A1 WO 2014196399A1 JP 2014063825 W JP2014063825 W JP 2014063825W WO 2014196399 A1 WO2014196399 A1 WO 2014196399A1
Authority
WO
WIPO (PCT)
Prior art keywords
plug
jack
multiplexed data
input device
signal
Prior art date
Application number
PCT/JP2014/063825
Other languages
English (en)
French (fr)
Inventor
一敦 大栗
宏平 浅田
徹徳 板橋
康信 村田
三博 鈴木
敏哉 村上
角田 直隆
健志 入江
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to JP2015521397A priority Critical patent/JP6314977B2/ja
Priority to US14/893,741 priority patent/US20160127815A1/en
Priority to EP14807051.9A priority patent/EP3007462A4/en
Priority to CN201480031321.6A priority patent/CN105247887A/zh
Priority to KR1020157032828A priority patent/KR20160018488A/ko
Publication of WO2014196399A1 publication Critical patent/WO2014196399A1/ja
Priority to US16/008,571 priority patent/US20180295435A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R1/00Details of transducers, loudspeakers or microphones
    • H04R1/10Earpieces; Attachments therefor ; Earphones; Monophonic headphones
    • H04R1/1083Reduction of ambient noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R1/00Details of transducers, loudspeakers or microphones
    • H04R1/06Arranging circuit leads; Relieving strain on circuit leads
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones
    • H04R3/005Circuits for transducers, loudspeakers or microphones for combining the signals of two or more microphones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2201/00Details of transducers, loudspeakers or microphones covered by H04R1/00 but not provided for in any of its subgroups
    • H04R2201/10Details of earpieces, attachments therefor, earphones or monophonic headphones covered by H04R1/10 but not provided for in any of its subgroups
    • H04R2201/107Monophonic and stereophonic headphones with microphone for two-way hands free communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2410/00Microphones
    • H04R2410/05Noise reduction with a separate noise microphone
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2420/00Details of connection covered by H04R, not provided for in its groups
    • H04R2420/01Input selection or mixing for amplifiers or loudspeakers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2420/00Details of connection covered by H04R, not provided for in its groups
    • H04R2420/09Applications of special connectors, e.g. USB, XLR, in loudspeakers, microphones or headphones

Definitions

  • the present technology relates to an input device and a transmission method, a host device and a reception method, and a signal processing system and a transmission and reception method, and in particular, a plurality of electrical signals from, for example, a plug device having a plug to a jack device having a jack.
  • the present invention relates to an input device and a transmission method, a host device and a reception method, and a signal processing system and a transmission / reception method that can easily transmit and receive multiplexed multiplexed data.
  • the present technology has been made in view of such a situation, and enables easy transmission / reception of multiplexed data obtained by multiplexing a plurality of electrical signals from a plug device to a jack device. It is.
  • the input device of the present technology includes a plug inserted into the jack of a jack device having a jack, a plurality of conversion units that convert physical quantities into electric signals, and the jack device that outputs the electric power output from the plurality of conversion units.
  • An input device including a transmission processing unit.
  • the transmission method of the present technology includes: an input device including a plug inserted into the jack of a jack device having a jack; and a plurality of conversion units that convert a physical quantity into an electrical signal.
  • the jack device includes the plurality of conversion units. Detecting whether or not the device is a compatible device capable of handling multiplexed data obtained by multiplexing the electrical signal output by the device, and when the jack device is the compatible device, the multiplexed data is transmitted via the plug. And transmitting the input device.
  • the jack device a compatible device that can handle multiplexed data obtained by multiplexing the electrical signals output from the plurality of conversion units? Whether it is detected.
  • the jack device is the corresponding device, the multiplexed data is transmitted via the plug.
  • the host device of the present technology is a multiplexing device in which the electrical signal output from the jack into which the plug of the plug device having a plug is inserted and the plug device outputs a plurality of conversion units that convert physical quantities into electrical signals is multiplexed.
  • a host device having a jack into which the plug of the plug device having a plug is inserted the plug device multiplexes the electrical signal output from a plurality of conversion units that convert physical quantities into electrical signals. If the plug device is the corresponding device, the multiplexed data transmitted from the plug device, which is the corresponding device, is detected.
  • the host device receiving method includes the step of receiving via the jack.
  • the plug device can handle multiplexed data obtained by multiplexing the electrical signals output from a plurality of conversion units that convert physical quantities into electrical signals. It is detected whether it is a corresponding device capable. When the plug device is the corresponding device, the multiplexed data transmitted from the plug device which is the corresponding device is received via the jack.
  • the signal processing system of the present technology includes a plug inserted into the jack of a jack device having a jack, a plurality of conversion units that convert a physical quantity into an electrical signal, and the jack device that outputs the plurality of conversion units.
  • a detection unit that detects whether the device is a compatible device capable of handling multiplexed data obtained by multiplexing electrical signals; and when the jack device is the compatible device, the multiplexed data is transmitted via the plug.
  • An input device having a transmission processing unit for transmitting; a jack into which the plug of the plug device having a plug is inserted; another detection unit for detecting whether the plug device is the corresponding device; and the plug When the device is the corresponding device, it is transmitted from the plug device that is the corresponding device.
  • the transmission / reception method of the present technology includes: an input device including a plug inserted into the jack of a jack device having a jack; and a plurality of conversion units that convert a physical quantity into an electric signal; Detecting whether or not the device is a compatible device capable of handling multiplexed data obtained by multiplexing the electrical signal output by the device, and when the jack device is the compatible device, the multiplexed data is transmitted via the plug. And a host device having a jack into which the plug of the plug device having a plug is inserted detects whether the plug device is the corresponding device, and the plug device is the corresponding device. The plug device that is the corresponding device The duplexed data, a transmitting and receiving method comprising the steps of: receiving via said jack.
  • the jack device can handle multiplexed data obtained by multiplexing the electrical signals output from the plurality of conversion units. Whether the device is a compatible device is detected, and if the jack device is the compatible device, the multiplexed data is transmitted through the plug. Further, in the host device, it is detected whether or not the plug device is the corresponding device, and when the plug device is the corresponding device, the multiplexing transmitted from the plug device that is the corresponding device. Data is received via the jack.
  • the input device and the host device may be independent devices or may be a part of one device.
  • FIG. 2 is a block diagram illustrating a first detailed configuration example of a host device 10 and an input device 20.
  • FIG. 4 is a flowchart for explaining processing of a host device 10 and an input device 20.
  • 3 is a block diagram illustrating a second detailed configuration example of a host device 10 and an input device 20.
  • FIG. 5 is a block diagram illustrating a third detailed configuration example of the host device 10 and the input device 20.
  • FIG. 10 is a block diagram illustrating a fourth detailed configuration example of the host device 10 and the input device 20.
  • FIG. 10 is a block diagram illustrating a fifth detailed configuration example of the host device 10 and the input device 20.
  • FIG. 10 is a block diagram illustrating a sixth detailed configuration example of the host device 10 and the input device 20.
  • FIG. 4 is a flowchart for explaining processing of a host device 10 and an input device 20.
  • 10 is a block diagram illustrating a seventh detailed configuration example of the host device 10 and the input device 20.
  • FIG. 3 is a timing chart illustrating an example of signals exchanged between a host device 10 and an input device 20.
  • 3 is a timing chart illustrating an example of signals exchanged between a host device 10 and an input device 20.
  • 4 is a timing chart illustrating an example of a signal as a command transmitted from the host device 10 to the input device 20. It is a block diagram which shows the structural example of FB system NC system which performs FB system NC.
  • FIG. 1 is a perspective view illustrating an external configuration example of an application system to which a host device 10 and an input device 20 are applied. It is a block diagram which shows the electrical structural example of an application system. 6 is a diagram showing an example of device information stored in a nonvolatile memory 85.
  • FIG. 3 is a circuit diagram illustrating a configuration example of a switch unit 401.
  • FIG. It is a circuit diagram which shows the structural example of the switch part 401 at the time of providing a protective diode.
  • 3 is a circuit diagram illustrating a configuration example of a switch unit 411.
  • FIG. 18 is a block diagram illustrating a configuration example of an embodiment of a computer to which the present technology is applied.
  • FIG. 1 shows a signal processing system to which the present technology is applied (a system is a logical collection of a plurality of devices, regardless of whether or not each component device is in the same housing). It is a block diagram which shows the structural example of one embodiment.
  • the signal processing system includes a host device 10 and an input device 20.
  • the host device 10 includes a signal processing block 11, an analog acoustic interface 12, a multiplexed data interface 13, a jack 14, and a clock generation unit 15.
  • the host device 10 is a jack device having a jack.
  • the host device 10 is a plug device having the plug, for example, a plurality of digital signals (electrical signals) transmitted from the input device 20.
  • the multiplexed data obtained by multiplexing the signal) is received by the multiplexed data interface 13 via the jack 14.
  • various signal processing is performed in the signal processing block 11 using the digital signal included in the multiplexed data received by the multiplexed data interface 13.
  • a mobile device capable of signal processing such as a mobile phone, a smartphone, a portable music player, a digital camera, or a notebook PC (Personal Computer) can be used.
  • a notebook PC Personal Computer
  • any device capable of signal processing such as a tablet terminal, a stationary PC, and a TV (television receiver) can be adopted.
  • the signal processing block 11 includes, for example, an MPU (Micro-Processing Unit) composed of a processor such as a CPU (Central Processing Unit) or a DSP (Digital Signal Processor), and is supplied from the multiplexed data interface 13. Various signal processing is performed using a digital signal included in the data and an analog signal supplied from the analog acoustic interface 12.
  • MPU Micro-Processing Unit
  • CPU Central Processing Unit
  • DSP Digital Signal Processor
  • the signal processing block 11 supplies an analog sound signal obtained by signal processing or the like to the analog sound interface 12 or a command to the input device 20 to the multiplexed data interface 13 as necessary. Supply and other control of the entire host device 10 are performed.
  • the analog acoustic interface 12 is an interface for transmitting and receiving an analog acoustic signal via the jack 14, and the analog acoustic signal supplied from the signal processing block 11 is plugged into the jack 14 with a plug inserted into the jack 14 ( For example, it is transmitted to the input device 20).
  • the analog acoustic interface 12 receives an analog signal (analog acoustic signal or the like) transmitted from a plug device in which a plug is inserted into the jack 14 and supplies the analog signal to the signal processing block 11.
  • an analog signal analog acoustic signal or the like
  • the multiplexed data interface 13 is an interface for transmitting / receiving digital multiplexed data via the jack 14.
  • the multiplexed data interface 13 receives multiplexed data transmitted from a plug device having a plug inserted into the jack 14, and receives signals. Supply to processing block 11.
  • the multiplexed data interface 13 transmits a signal (command or the like) supplied from the signal processing block 11 to a plug device in which a plug is inserted into the jack 14.
  • the plug of the plug device is inserted into the jack 14.
  • the clock generation unit 15 generates a predetermined clock and supplies it to a necessary block of the host device 10.
  • the host device 10 operates in synchronization with the clock generated by the clock generation unit 15.
  • the analog acoustic interface 12 is not essential.
  • the input device 20 includes an analog acoustic interface 21, a multiplexed data interface 22, and a plug 23.
  • the input device 20 is a plug device having a plug.
  • the input device 20 is a jack device having the jack.
  • the host device 10 sends multiplexed data to the multiplexed data interface 13. Then, the data is transmitted through the plug 23.
  • the input device 20 functions as a device for inputting (supplying) multiplexed data to the host device 10.
  • a device having a plurality of conversion units (transducers) that convert a physical quantity into an electric signal such as a headset having a plurality of microphones, can be employed.
  • the analog acoustic interface 21 is an interface for transmitting and receiving an analog acoustic signal via the plug 23. For example, an analog acoustic signal obtained by a microphone (not shown in FIG. 1) is transmitted to the plug 23. Send to jack device with jack inserted.
  • the analog sound interface 21 receives an analog sound signal transmitted from the jack device in which the plug 23 is inserted into the jack, and outputs (sounds) sound corresponding to the sound signal.
  • the multiplexed data interface 22 is an interface for transmitting and receiving digital multiplexed data via the plug 23.
  • analog audio signals obtained by a plurality of microphones are converted into AD.
  • the multiplexed data obtained by multiplexing the digital data obtained by (Analog ⁇ ⁇ ⁇ ⁇ Digital) conversion is transmitted to the jack device in which the plug 23 is inserted into the jack.
  • the multiplexed data interface 22 receives a signal (command or the like) transmitted from a jack device (for example, the host device 10) in which the plug 23 is inserted into the jack, and performs a predetermined process.
  • a jack device for example, the host device 10.
  • the plug 23 is inserted into a jack included in the jack device.
  • the analog acoustic interface 21 is not essential.
  • the host device 10 since the host device 10 has the multiplexed data interface 13, it can handle digital multiplexed data as will be described later, and the input device 20 has the multiplexed data interface 22, which will be described later. As described above, digital multiplexed data can be handled.
  • the host device 10 and the input device 20 are both compatible devices.
  • a smartphone having a function of a device for processing an acoustic signal such as a music player or a telephone is adopted as the host device 10 and connected to the host device 10 as a smartphone as the input device 20.
  • the host device 10 and the input device 20 A detailed configuration example of the host device 10 and the input device 20 will be described.
  • FIG. 2 is a block diagram illustrating a first detailed configuration example of the host device 10 and the input device 20.
  • a 4-pole jack and a plug are adopted as the jack 14 and the plug 23, respectively.
  • the jack 14 has two (stereo) acoustic signal terminals TJ1 and TJ2, one microphone terminal TJ3, and one ground terminal TJ4, and the plug 23 also has two acoustic signal terminals TP1 and TP2,1. There are two microphone terminals TP3 and one ground terminal TP4.
  • the acoustic signal terminals TJ1 and TJ2, and TP1 and TP2 are terminals for exchanging 2-channel analog acoustic signals.
  • the acoustic signal terminals TJ1 and TP1 are terminals for the L (Left) channel, and the acoustic signal terminals TJ2 and TP2 are terminals for the R (Right) channel.
  • the acoustic signal terminal TJ1 is a terminal that outputs an L-channel acoustic signal
  • the acoustic signal terminal TJ2 is a terminal that outputs an R-channel acoustic signal.
  • the acoustic signal terminal TP1 is a terminal that receives an L-channel acoustic signal
  • the acoustic signal terminal TP2 is a terminal that receives an R-channel acoustic signal.
  • the microphone terminals TJ3 and TP3 are terminals for exchanging an analog acoustic signal obtained from a microphone (for example, the microphone 81 0 , which is one of microphones 81 0 to 81 4 described later).
  • the ground terminals TJ4 and TP4 are terminals connected to the ground (GND).
  • the acoustic signal terminals TJ1 and TP1 are connected, the acoustic signal terminals TJ2 and TP2 are connected, the microphone terminals TJ3 and TP3 are connected, and the ground terminals TJ4 and TP4 are connected. Connected.
  • a driver for example, a coil and a diaphragm serving as a sound output unit that outputs sound of the L and R channels is used as an acoustic signal.
  • a headset having a four-pole plug, which is provided with a transducer (which may be called a speaker) that converts sound (sound wave) as vibration (sometimes called a speaker) and a microphone.
  • the plug 23 may be the same plug as the four-pole plug of the existing headset as described above, and the jack 14 may be a four-pole plug of the existing headset as described above. Corresponding 4-pole jacks can be used.
  • the plug 23 can be inserted into a jack (4 pole jack) of an existing jack device such as a music player that can use an existing headset having 4 poles (having a plug).
  • a plug of an existing headset with 4 poles (a plug of 4 poles) can be inserted into the jack 14.
  • the acoustic signal terminals TP1 and TP2 of the plug 23 and the acoustic signal terminal of the three-pole jack are connected.
  • the ground terminal TP4 of the plug 23 is connected to the ground terminal of the three-pole jack, and the microphone terminal TJ3 of the plug 23 is configured not to short-circuit the terminals. The same applies to the jack 14.
  • the plug 23 is not limited to the same plug as the four-pole plug of the existing headset, and is not limited to the four-pole plug. That is, as the plug 23, for example, a three-pole plug having one (monaural) acoustic signal terminal TP1, one microphone terminal TP3, and one ground terminal TP4, two acoustic signal terminals TJ1 and TJ2, In addition to one microphone terminal TJ3 and one ground terminal TJ4, it is possible to employ a plug having five or more poles having a separate microphone terminal or a predetermined signal terminal. However, since the configuration of a plug having a large number of poles (number of terminals) is complicated, a plug having an extremely small number of poles such as 4 poles, 5 poles and 6 poles can be adopted as the plug 23. .
  • a four-pole plug 23 is directly provided on the main body of the input device 20, but the four-pole plug 23 is connected via a four-core cable. Can be connected to the main body of the input device 20.
  • the analog acoustic interface 12 includes a DAC (Digital Analog Converter) 31, a power amplifier (headphone amplifier) 32, and a resistor (R) 33.
  • DAC Digital Analog Converter
  • R resistor
  • the DAC 31 receives from the signal processing block 11 digital audio signals of L and R channels, that is, for example, an audio signal of a music played back by the host device 10 functioning as a music player, or the host device 10 as a telephone.
  • the sound signal of the other party's voice is supplied.
  • the DAC 31 DA-converts the L and R channel digital sound signals from the signal processing block 11 to obtain L and R channel analog sound signals and supplies them to the power amplifier 32.
  • the power amplifier 32 amplifies the L and R channel analog acoustic signals from the DAC 31 as necessary, and outputs them to the acoustic signal terminals TJ1 and TJ2 of the jack 14, respectively.
  • the acoustic signal terminals TJ1 and TP1 are connected and the acoustic signal terminals TJ2 and TP2 are connected. Therefore, the acoustic signal terminals TJ1 and TJ2 of the jack 14 are connected.
  • the analog sound signals of the L and R channels output to are output to the sound signal terminals TP1 and TP2 of the plug 23, respectively.
  • One end of the resistor 33 is connected to the power source V D , and the other end is connected to the terminal 41 A of the switch 41.
  • the multiplexed data interface 13 includes a switch 41, a capacitor 43, a microphone detection unit 44, a correspondence detection unit 45, an interrupter 46, a transmission / reception processing unit 47, a register 48, and an I 2 C interface (I / F) 49.
  • the switch 41 has terminals 41A and 41B and is connected to the microphone terminal TJ3 of the jack 14.
  • the switch 41 connects the microphone terminal TJ3 of the jack 14 and the terminal 41A or 41B by selecting the terminal 41A or 41B.
  • the switch 41 is in the default state, that is, in the initial state, the standby state, the state where nothing is inserted in the jack 14, and the state where the switch 41 is not switched so as to select the terminal 41B.
  • the terminal 41A is selected.
  • an acoustic signal line JA is a signal line for receiving an acoustic signal # 0 of the analog microphone 81 0 outputs to be described later It is connected.
  • the acoustic signal line JA connects the terminal 41A and the signal processing block 11, and when the switch 41 selects the terminal 41A (and hence the acoustic signal line JA connected to the terminal 41A), the signal processing block 11
  • the sound signal line JA connected to the terminal 41A and the switch 41 are connected to the microphone terminal TJ3 of the jack 14.
  • the terminal 41A is the other end of the one end connected to a power supply V D resistor 33 is also connected, the switch 41 and selects the terminal 41A, the power supply V D also, resistor 33, And, it is connected to the microphone terminal TJ3 of the jack 14 via the switch 41.
  • a multiplexed data signal line JB for receiving multiplexed data transmitted from the input device 20 is connected to the terminal 41B.
  • the multiplexed data signal line JB is connected to the power source V D and the transmission / reception processing unit 47. Therefore, the switch 41 is connected to the terminal 41B (and thus the multiplexed data signal connected to the terminal 41B).
  • the power source V D and the transmission / reception processing unit 47 are connected to the microphone terminal TJ3 of the jack 14 via the multiplexed data signal line JB and the switch 41.
  • the capacitor 43 has one end connected to the microphone terminal TJ3 of the jack 14 and the other end connected to the correspondence detection unit 45, and cuts the DC component of the signal passing through the capacitor 43.
  • the microphone detection unit 44 monitors the voltage at the microphone terminal TJ3 of the jack 14.
  • the microphone 81 0 of the input device 20, taking the host device 10 becomes a direct current resistance of several k ohms (component), the voltage of the microphone terminal TJ3 of the jack 14 is changed.
  • the microphone detection unit 44 indicates that the microphone has been connected by the change in voltage, that is, that the plug device having a microphone such as a headset having a four-pole plug has been inserted into the jack 14. To detect. Note that the microphone detection unit 44 can detect that a microphone is connected based on a change in a signal other than a voltage, such as a current flowing in the microphone terminal TJ3, in addition to the voltage of the microphone terminal TJ3.
  • the microphone detection unit 44 When detecting that the microphone is connected, the microphone detection unit 44 supplies a microphone detection signal representing the detection of the microphone to the correspondence detection unit 45.
  • the correspondence detection unit 45 determines whether the plug device is a corresponding device. A handshake signal for detection is output.
  • the handshake signal output from the correspondence detection unit 45 is supplied to the microphone terminal TJ3 of the jack 14 via the capacitor 43.
  • the handshake signal for example, a sine wave of tens to hundreds of kHz can be employed.
  • the correspondence detection unit 45 is supplied with the microphone detection signal from the microphone detection unit 44, outputs a handshake signal, and then responds to the handshake signal from the microphone terminal TJ3 of the jack 14 via the capacitor 43.
  • the signal is received, it is detected that the plug device in which the plug is inserted into the jack 14 is a compatible device.
  • the correspondence detecting unit 45 switches the switch 41 selecting the terminal 41A to select the terminal 41B, and The fact that the switch 41 is switched is supplied to the interrupter 46.
  • the signal processing block When the interrupter 46 is supplied from the correspondence detection unit 45 that the switch 41 has been switched to select the terminal 41B, the signal processing block indicates that the corresponding device (plug) has been inserted into the jack 14. 11 is supplied.
  • the interrupter 46 has inserted the corresponding device into the jack 14.
  • the signal processing block 11 is supplied with the fact that the corresponding device is inserted into the jack 14 from the signal processing block 11 to the interrupter 46 periodically (or irregularly). Inquiries can be made by polling.
  • the signal processing block 11 performs signal processing for the corresponding device when it is supplied from the interrupter 46 that the corresponding device has been inserted into the jack 14.
  • the transmission / reception processing unit 47 is supplied with a clock from the clock generation unit 15, and the transmission / reception processing unit 47 operates in synchronization with the clock from the clock generation unit 15.
  • the transmission / reception processing unit 47 receives multiplexed data supplied via the microphone terminal TJ3 of the jack 14, the switch 41, and the multiplexed data signal line JB when the switch 41 selects the terminal 41B. To do.
  • the transmission / reception processing unit 47 performs an appropriate process on the multiplexed data such as demultiplexing (deserialization) (demodulation) of the multiplexed data, and performs, for example, digital data as the original data included in the multiplexed data.
  • demultiplexing demultiplexing
  • demodulation demodulation
  • the multiplexed data includes, for example, digital acoustic signals # 0, # 1, # 2, # 3, # 4 and additional data.
  • the additional data includes a switch (SW) signal indicating the operation of the switch 80 described later, device information described later, and other data.
  • SW switch
  • the transmission / reception processing unit 47 supplies the digital acoustic signals # 0, # 1, # 2, # 3, and # 4 and the switch signal included in the additional data to the signal processing block 11 and is included in the additional data.
  • Device information and other data are supplied to the register 48 or to the signal processing block 11 via the I 2 C interface 49.
  • the signal processing block 11 is connected to the digital acoustic signals # 0, # 1, # 2, # 3, # 4 supplied from the transmission / reception processing unit 47, the switch signal, and the I 2 C interface 49.
  • the supplied data (information) can be used as necessary to perform various signal processing according to the device information.
  • the signal processing block 11 uses, for example, digital sound signals # 1 to # 4, and performs NC (Noise Cancel) processing as described later on the sound signals of the music supplied to the DAC 31 according to the device information. Signal processing.
  • the signal processing block 11 can perform processing such as beam forming as signal processing according to device information using, for example, digital acoustic signals # 01 to # 4.
  • the transmission / reception processing unit 47 receives the multiplexed data as described above, and receives a request supplied from the signal processing block 11 via the I 2 C interface 49. In response to this, a command for the corresponding device is transmitted to the plug device which is a corresponding device in which a plug is inserted into the jack 14 via the multiplexed data signal line JB, the switch 41, and the microphone terminal TJ3 of the jack 14.
  • the register 48 temporarily stores device information and the like supplied from the transmission / reception processing unit 47.
  • the I 2 C interface 49 functions as an interface for connecting the transmission / reception processing unit 47 and the signal processing block 11 with I 2 C (Inter-Integrated Circuit) specifications.
  • analog acoustic interface 21 As a headset, analog acoustic interface 21, a driver 61L and 61R, the switch (button) 80, and has a microphone 81 0.
  • the drivers 61L and 61R are drivers (headphone drivers) as sound output units that output sound (for example, transducers configured by a coil and a diaphragm, etc., for converting sound signals into sound (sound waves) as air vibrations. ), And outputs (sounds) sounds corresponding to the sound signals supplied from the sound signal terminals TP1 and TP2 of the plug 23, respectively.
  • the acoustic signal terminals TJ1 and TP1 are connected, the acoustic signal terminals TJ2 and TP2 are connected, and, for example, reproduced by the host device 10
  • the acoustic signal of the music is output from the signal processing block 11 to the acoustic signal terminals TP1 and TP2 of the plug 23 via the DAC 31, the power amplifier 32, and the jack 14.
  • the drivers 61L and 61R output sounds corresponding to sound signals such as music played on the host device 10.
  • the switch 80 is operated by the user and is operated or not operated, and the switch signal (as viewed from the connection point PS) as a (DC) voltage of the connection point PS to which the switch 80 is connected.
  • the impedance of the switch 80 is changed.
  • the switch signal (H or L level) of the switch 80 is supplied to the terminal 71A of the switch 71 and the transmission processing unit 78.
  • Microphone 81 the sound (sound waves) which is a physical quantity, a transducer for converting an acoustic signal which is an electric signal, and outputs the acoustic signal of an analog corresponding to sound input to the microphone 81 0.
  • the microphone 81 can be used as an audio microphone for the purpose of collecting sound of the voice of the user mounting the input device 20 as a headset.
  • connection point PS is the terminal 71A of the switch 71 It is connected.
  • the switch signal of the switch 80 is superimposed on the acoustic signal of an analog microphone 81 0 outputs are supplied to a terminal 71A of the switch 71.
  • the multiplexed data interface 22 includes a switch 71, a capacitor 72, a correspondence detection unit 73, an LDO (Low Drop-Out regulator) 74, a control unit 75, a PLL (Phase Lock Loop) 77, and a transmission.
  • LDO Low Drop-Out regulator
  • PLL Phase Lock Loop
  • ADC Analog Digital Converter
  • the switch 71 has terminals 71A and 71B and is connected to the microphone terminal TP3 of the plug 23.
  • the switch 71 connects the microphone terminal TP3 of the plug 23 and the terminal 71A or 71B by selecting the terminal 71A or 71B.
  • the switch 71 selects the terminal 71A among the terminals 71A and 71B by default.
  • the terminal 71A, the acoustic signal line PA is connected a signal line for transmitting an acoustic signal # 0 of the analog microphone 81 0 outputs.
  • the acoustic signal line PA connects the terminal 71A and the connection point PS.
  • the switch 71 selects the terminal 71A (and thus the acoustic signal line PA connected to the terminal 71A)
  • the connection point PS is connected to the terminal 71A. Is connected to the microphone terminal TP3 of the plug 23 via the acoustic signal line PA connected to the switch and the switch 71.
  • the switch signal of the switch 80 is superimposed, the acoustic signal of the analog microphone 81 0 outputs the acoustic signal line PA, and, via a switch 71 which selects the terminal 71A, the plug It is output to 23 microphone terminals TP3.
  • a multiplexed data signal line PB for transmitting multiplexed data output from the transmission processing unit 78 to the host device 10 is connected to the terminal 71B.
  • the multiplexed data signal line PB is connected to the control unit 75, the PLL 77, and the transmission processing unit 78. Therefore, the switch 71 is connected to the terminal 71B (and thus to the multiplexing connected to the terminal 71B).
  • the control unit 75, the PLL 77, and the transmission processing unit 78 are connected to the microphone terminal TP3 of the plug 23 via the multiplexed data signal line PB and the switch 71.
  • an LDO 74 is connected to the terminal 71B.
  • the switch 71 selects the terminal 71B, the LDO 74 is also connected to the microphone terminal TP3 of the plug 23 via the switch 71. Is done.
  • the capacitor 72 has one end connected to the microphone terminal TP3 of the plug 23 and the other end connected to the correspondence detection unit 73, and cuts the DC component of the signal passing through the capacitor 72.
  • the correspondence detection unit 73 When the correspondence detection unit 73 receives a handshake signal from the microphone terminal TP3 of the plug 23 via the capacitor 72, the correspondence detection unit 73 detects that the jack device having the jack into which the plug 23 is inserted is a corresponding device.
  • the correspondence detecting unit 73 switches the switch 71 selecting the terminal 71A so as to select the terminal 71B, and inputs Similar to the received handshake signal to the microphone terminal TP3 of the plug 23 via the capacitor 72 in order to notify the jack device having the jack into which the plug 23 is inserted that the device 20 is a compatible device, or Output handshake signals with different frequencies.
  • the LDO 74 is a voltage regulator, generates a predetermined voltage from a signal supplied from the microphone terminal TP3 of the plug 23 via the switch 71, and supplies power as a power source via the resistor 83 i to the amplifier 82 i or the like.
  • the control unit 75 the transmission processing unit 78, the ADC 84 i , and other blocks of the multiplexed data interface 22 that require power.
  • the multiplexed data interface 22 of the input device 20 operates upon receiving power supply from the host device 10 (its power supply V D ).
  • signal lines for the LDO 74 to supply power to each block as a power source are omitted as appropriate in order to avoid complication of the figure.
  • the control unit 75 has a built-in register 76, and performs processing according to the stored value of the register 76.
  • control unit 75 registers in accordance with a signal (command) supplied from the microphone terminal TP3 of the plug 23 via the switch 71 (selecting the terminal 71B) and the multiplexed data signal line PB. Data is written to 76, data is read from the register 76 and nonvolatile memory 85, and other processing is performed.
  • the control unit 75 reads the data from the register 76 and supplies it to the transmission processing unit 78.
  • the data from the control unit 75 is included in the multiplexed data and transmitted from the microphone terminal TP3 of the plug 23 via the multiplexed data signal line PB and the switch 71.
  • control unit 75 controls the transmission processing unit 78 to read data from the nonvolatile memory 85 and includes the multiplexed data signal in the multiplexed data. Transmission is performed from the microphone terminal TP3 of the plug 23 via the line PB and the switch 71.
  • the control unit 75 controls other necessary blocks of the input device 20 as necessary. Signal lines for the control unit 75 to control necessary blocks are omitted as appropriate in order to avoid complication of the drawing.
  • the PLL 77 has a jack having a jack into which the plug 23 is inserted via the microphone terminal TP3 of the plug 23, the switch 71, and the multiplexed data signal line PB when the switch 71 selects the terminal 71B.
  • a signal is supplied from the device (corresponding device).
  • the PLL 77 generates a clock synchronized with a signal supplied via the microphone terminal TP3 of the plug 23, the switch 71, and the multiplexed data signal line PB, and supplies the clock to the transmission processing unit 78 and other necessary blocks.
  • the transmission processing unit 78 operates synchronously with the clock supplied from PLL77, the switch signal from the switch 80, the digital sound signal #i, data read from the register 76 from the ADC 84 i, and non-volatile
  • the data (device information) read from the memory 85 is (time-division) multiplexed (serialized) (modulated) and subjected to other necessary processing, and the resulting multiplexed data is converted into a multiplexed data signal line PB. And from the microphone terminal TP3 of the plug 23 via the switch 71.
  • the multiplexed data includes digital acoustic signals # 0, # 1, # 2, # 3, # 4 and additional data.
  • the switch signal, the data read from the register 76, and the data read from the nonvolatile memory 85 are additional data.
  • the microphone 81 i is a transducer that converts a sound (sound wave) that is a physical quantity into an acoustic signal that is an electrical signal, and outputs an analog acoustic signal #i corresponding to the sound #i input to the microphone 81 i .
  • the microphone 81 for example, as described above, can be used as an audio microphone for the purpose of collecting sound of the voice of the user mounting the input device 20 as a headset.
  • the microphones 81 1 to 81 4 can be used as NC microphones for the purpose of collecting sound such as noise used in the NC processing performed in the signal processing block 11 of the host device 10, for example.
  • the analog acoustic signal #i output from the microphone 81 i is supplied to the amplifier 82 i .
  • Amplifier 82 i amplifies the acoustic signal #i analog from the microphone 81 i, and supplies the ADC 84 i.
  • the resistor 83 i is connected between the output terminal of the LDO 74 and the connection point between the microphone 81 i and the amplifier 82 i .
  • the ADC 84 i performs AD conversion of the analog acoustic signal #i from the amplifier 82 i and supplies the digital acoustic signal #i obtained as a result to the transmission processing unit 78.
  • AD conversion of the ADC 84 i for example, ⁇ modulation as 1-bit AD conversion can be adopted.
  • the non-volatile memory 85 is, for example, an OTP (One Time Programmable) memory or an EPROM (Erasable Programmable Read Only Memory), and the non-volatile memory 85 stores device information.
  • OTP One Time Programmable
  • EPROM Erasable Programmable Read Only Memory
  • the device information is information related to the input device 20, and the device information includes a vendor ID (Identification) that identifies the manufacturer of the input device 20 and a product ID that identifies the model of the input device 20 (individual). Can be included.
  • the device information can include configuration function information indicating the configuration, function, and usage of the input device 20.
  • the configuration function information for example, the fact that the input device 20 is a headset or the like, or the number of transducers such as the microphone 81 i provided in the input device 20 can be adopted.
  • the device information is optimal (or appropriate) for the input device 20 in the signal processing block 11. It is possible to include processing information or the like for performing various processing.
  • the processing information for example, when the NC processing is performed in the signal processing block 11 of the host device 10 as a smartphone functioning as a music player, the optimal NC processing is performed for the input device 20 as a headset. Therefore, the NC processing algorithm, the filter coefficient of the filter used in the NC processing, the characteristics of the microphone 81 i that can be used to obtain the filter coefficient, the characteristics of the drivers 61L and 61R, etc. Can be adopted.
  • the input device 20 is provided with one switch 80, but the input device 20 may be provided with two or more switches (in parallel with the connection point PS). Further, the input device 20 can be configured without providing a switch.
  • the input device 20 although five microphone 81 0 to 81 4 are provided, the input device 20 may be provided with a plurality of microphones of a number other than five.
  • the input device 20 may be provided with a transducer that converts a physical quantity into an electrical signal, that is, an acceleration sensor, a touch sensor, a biological sensor that senses a physical quantity related to a living body such as body temperature and pulse, and the like. it can.
  • FIG. 3 is a flowchart for explaining processing of the host device 10 and the input device 20 of FIG.
  • step S11 the switch 41 selects the terminal 41A by default.
  • step S21 the switch 71 selects the terminal 71A by default.
  • the microphone detection unit 44 is a plug device having the plug 23 inserted into the jack 14. detecting the microphone 81 0 as the audio microphone present in the input device 20.
  • the microphone 23 is connected to the power source V D via the microphone terminal TP3 of the plug 23, the microphone terminal TJ3 of the jack 14, the switch 41 (which selects the terminal 41A), and the resistor 33.
  • the microphone 81 0 of the input device 20, taking the host device 10 becomes a direct current resistance of several k ohms (component), the voltage of the microphone terminal TJ3 of the jack 14 is changed.
  • Microphone detection unit 44 by the change of the voltage, the microphone 81 0 is connected, in turn, detects the microphone 81 0.
  • Microphone detecting unit 44 detects the microphone 81 0, supplies a microphone detection signal indicative of detection of the microphone 81 0, the correspondence detection section 45.
  • the correspondence detection unit 45 transmits a handshake signal in step S13.
  • the handshake signal transmitted by the correspondence detection unit 45 reaches the correspondence detection unit 73 of the input device 20 via the capacitor 43, the microphone terminal TJ3 of the jack 14, the microphone terminal TP3 of the plug 23, and the capacitor 72.
  • step S22 in the input device 20, the correspondence detection unit 73 receives the handshake signal transmitted from the correspondence detection unit 45 of the host device 10 as described above.
  • the correspondence detection unit 73 detects (recognizes) that the host device 10 that is the jack device having the jack 14 with the plug 23 inserted is a compatible device by receiving the handshake signal.
  • the correspondence detection unit 73 determines that the input device 20 is a compatible device in step S23.
  • a handshake signal for notifying a jack device having a jack into which the plug 23 is inserted is transmitted.
  • step S24 the correspondence detection unit 73 switches the switch 71 that has selected the terminal 71A to select the terminal 71B.
  • the switch 71 When the switch 71 is switched to select the terminal 71B, the microphone terminal TP3 of the plug 23 is connected to the LDO 74 via the switch 71 (selecting the terminal 71B).
  • the microphone terminal TP3 of the plug 23 is connected to the control unit 75, the PLL 77, and the transmission processing unit 78 via the switch 71 and the multiplexed data signal line PB.
  • the handshake signal transmitted by the correspondence detection unit 73 in step S23 reaches the correspondence detection unit 45 of the host device 10 via the capacitor 72, the microphone terminal TP3 of the plug 23, the microphone terminal TJ3 of the jack 14, and the capacitor 43. .
  • step S14 in the host device 10, the correspondence detection unit 45 receives the handshake signal transmitted from the correspondence detection unit 73 of the input device 20 as described above.
  • the correspondence detection unit 45 detects (recognizes) that the input device 20 which is a plug device having the plug 23 inserted into the jack 14 is a compatible device by receiving the handshake signal.
  • the correspondence detection unit 45 selects the switch 41 that selects the terminal 41A and the terminal 41B. In addition, the fact that the switch 41 is switched is supplied to the interrupter 46.
  • the signal processing block When the interrupter 46 is supplied from the correspondence detection unit 45 that the switch 41 has been switched to select the terminal 41B, the signal processing block indicates that the corresponding device (plug) has been inserted into the jack 14. 11 is supplied.
  • the microphone terminal TJ3 of the jack 14 is transmitted / received via the switch 41 (selecting the terminal 41B) and the multiplexed data signal line JB. processing unit 47, and is connected to a power supply V D.
  • the microphone terminal TJ3 of the jack 14 is connected to the power source V D via the switch 41 and the multiplexed data signal line JB, so that the power source V D is multiplexed with the host device 10.
  • the LDO 74 is connected to the LDO 74 via the data signal line JB, the switch 41, the microphone terminal TJ3 of the jack 14, and the microphone terminal TP3 of the plug 23 of the input device 20 and the switch 71 (selecting the terminal 71B). Connected.
  • the LDO 74 obtains power from the power source V D and needs a power source such as the amplifier 82 i of the input device 20.
  • the supply of power to be a power source is started to an active block.
  • the transmission / reception processing unit 47 starts from the clock generation unit 15 in step S16.
  • the transmission of the clock (including the signal) is started in synchronization with the clock.
  • the clock transmitted from the transmission / reception processing unit 47 is transmitted via the multiplexed data signal line JB, the switch 41, the microphone terminal TJ3 of the jack 14, the microphone terminal TP3 of the plug 23, the switch 71, and the multiplexed data signal line PB. Reach PLL 77.
  • step S25 the PLL 77 starts to operate in accordance with the clock transmitted from the transmission / reception processing unit 47 as described above.
  • the control unit 75 When the PLL 77 enters a so-called locked state, the control unit 75 generates a clock synchronized with the clock from the transmission / reception processing unit 47. Or the transmission processing unit 78 or the like.
  • step S 26 the transmission processing unit 78 starts operation in synchronization with the clock from the PLL 77, switches the signal from the switch 80, the digital acoustic signal #i from the ADC 84 i , the data read from the register 76, Further, the data read from the nonvolatile memory 85 is multiplexed, and the resulting multiplexed data is converted into a multiplexed data signal line PB, a switch 71, a microphone terminal TP3 of the plug 23, a microphone terminal TJ3 of the jack 14, and a switch. 41 and a process of transmitting to the transmission / reception processing unit 47 via the multiplexed data signal line JB is started.
  • step S17 the transmission / reception processing unit 47 starts receiving multiplexed data transmitted from the transmission processing unit 78 as described above.
  • the input device 20 detects whether or not the jack device having the jack into which the plug 23 is inserted is a compatible device capable of handling multiplexed data, and when the jack device is a compatible device. While the multiplexed data is transmitted through the plug 23, the host device 10 detects whether or not the plug device having the plug inserted into the jack 14 is a compatible device, and the plug device is a compatible device. In this case, since the multiplexed data transmitted from the plug device that is the corresponding device is received via the jack 14, the input device 20 as the plug device that is the compatible device is used as the jack device that is the compatible device. Transmission / reception of multiplexed data to / from the host device 10 It can be done to ease.
  • the audio signals # 0 to # 4 to be transmitted can be included in the multiplexed data and transmitted / received.
  • the host device 10 detects whether or not the plug device having the plug inserted into the jack 14 is a compatible device. When the plug device is a compatible device, the host device 10 selects the switch 41 that selects the terminal 41A. Therefore, when the plug device is not a compatible device, the switch 41 selecting the terminal 41A remains in the state of selecting the terminal 41A.
  • the host device 10 can be used as an existing plug device having a four-pole plug, which is not a compatible device, of course, when the corresponding input device 20 (plug 23) is connected (to the jack 14).
  • the existing headset can be used so-called backward compatibility.
  • the switch 71 selecting the terminal 71A is selected. Therefore, when the jack device is not a corresponding device, the switch 71 selecting the terminal 71A remains in the state where the terminal 71A is selected.
  • the input device 20 is connected to the host device 10 (jack 14) which is a corresponding device (of which the plug 23) is connected, as an existing jack device having a four-pole jack, which is not a compatible device, For example, even if it is a case where it connects with the existing smart phone, it has the backward compatibility that the existing smart phone can be used.
  • the host device 10 can pretend to be an existing smartphone or the like by not operating the multiplexed data interface 13.
  • the switch 41 remains in the default state, that is, the terminal 41A to which the acoustic signal line JA is connected remains selected, and the microphone terminal TJ3 of the jack 14 is The state remains connected to the acoustic signal line JA to which the resistor 33 and the signal processing block 11 are connected.
  • the switch 71 remains in the default state, that is, the terminal 71A to which the acoustic signal line PA is connected remains selected, and the microphone terminal TP3 of the plug 23 is will remain switches 80 and the microphone 81 0 is connected to the connected audio signal line PA connected to the connection point PS.
  • the simulated input device 20 when an existing headset that is not a compatible device (the simulated input device 20) is connected to the host device 10 that is a compatible device, and when the input device 20 that is a compatible device is an existing smartphone that is not a compatible device ( A case where the host device 10) is assumed to be connected to the network will be described.
  • the microphone 81 0 is used in the microphone detection unit 44 as in the standard case. Is detected, and a handshake signal is transmitted from the correspondence detection unit 45.
  • the handshake signal from the correspondence detection unit 45 reaches the correspondence detection unit 73 of the input device 20 through the capacitor 43, the microphone terminal TJ3 of the jack 14, the microphone terminal TP3 of the plug 23, and the capacitor 72.
  • the correspondence detection unit 73 since the multiplexed data interface 22 does not operate in the input device 20 simulated by the existing headset, the correspondence detection unit 73 does not return a handshake signal unlike the standard case.
  • the correspondence detection unit 45 cannot receive a handshake signal, it detects (recognizes) that the input device 20 simulated by the existing headset is not a compatible device.
  • the correspondence detection unit 45 does not switch the switch 41 that selects the terminal 41A, but keeps the terminal 41A selected, whereby the terminal TJ3 of the jack 14 (the terminal 41A is selected).
  • the switch 41 and the resistor 33 are connected to the power source V D and to the acoustic signal line JA (becomes connected).
  • the switch 71 keeps selecting the terminal 71A to which the acoustic signal line PA is connected, so the microphone terminal TP3 of the plug 23 is the switch 80 and the microphone. 81 0 is connected to the acoustic signal line PA that is connected to connection point PS.
  • the acoustic signal line JA, the switch 41, the microphone terminal TJ3 of the jack 14, the microphone terminal TP3 of the plug 23, the switch 71, and the path of the acoustic signal line PA are connected to the power source via the resistor 33 that prevents overcurrent. A voltage of V D is applied.
  • the sound signal # 0 of the analog microphone 81 0 is output connection point PS, the acoustic signal line PA, switch 71, microphone terminal TP3 and TJ3, switch 41, and, via the acoustic signal line JA, signal processing block 11 is supplied.
  • Signal processing block 11 is supplied as described above, the sound signal # 0 of the analog microphone 81 0 outputs, for example, performed as necessary signal processing of the AD conversion and the like, for example, telephone (transmitter ).
  • the switch signal switch 80 is outputted in the form to be superimposed on the sound signal # 0 of the analog microphone 81 0 outputs, connection point PS, the acoustic signal line PA, switch 71, microphone terminal TP3 and TJ3, switch 41, In addition, the signal is supplied to the signal processing block 11 via the acoustic signal line JA.
  • the signal processing block 11 detects the switch signal based on the DC component of the analog acoustic signal # 0 supplied via the acoustic signal line JA, that is, detects the operation of the switch 80, and operates the switch 80.
  • the signal processing according to is performed.
  • the acoustic signal of the music reproduced by the host device 10 the acoustic signal of the voice received by the host device 10 as a telephone
  • the analog acoustic interface 12 of the host device 10 the acoustic signal terminals TJ1 and TJ2 of the jack 14, and
  • the analog sound interface 21 of the input device 20 simulated by the existing headset is supplied via the sound signal terminals TP1 and TP2 of the plug 23.
  • the drivers 61L and 61R output the sound corresponding to the sound signal of the music reproduced by the host device 10, the sound signal of the sound received by the host device 10 as a telephone, and the like.
  • the switch 41 is in a state where the terminal 41A is selected.
  • the existing 4-pole headset having a microphone can be used in the same manner as when connected to an existing smartphone or the like without being limited in its function. Therefore, the host device 10 that is a compatible device has backward compatibility.
  • the input device 20 is configured by the analog acoustic interface 21 and the plug 23 without the microphone terminal TP3, so that it can be imitated by an existing headphone having a three-pole plug.
  • the existing headphones can be used in the same manner as when connected to an existing music player or the like having a three-pole jack.
  • the correspondence detection unit 73 cannot receive a handshake signal, and thus it is detected (recognized) that the host device 10 pretending to be an existing smartphone is not a compatible device.
  • the correspondence detection unit 73 does not switch the switch 71 that selects the terminal 71A, but keeps the terminal 71A selected, whereby the terminal TP3 of the plug 23 (the terminal 71A is selected). via the switch 71, it remains connected state to the acoustic signal line PA of switch 80 and the microphone 81 0 is connected to connection point PS.
  • the switch 41 since the switch 41 remains selected with the terminal 41A, the terminal TJ3 of the jack 14 is the switch 41 (which selects the terminal 41A) and the resistance It is connected to the power source V D through 33 and to the acoustic signal line JA (becomes connected).
  • the host device 10 that is the compatible device described above is simulated by an existing headset. The same state as when the input device 20 is connected is obtained.
  • the existing smartphone is connected to an existing headset or the like without being limited in function. It can be used in the same way.
  • the input device 20 that is a compatible device When an input device 20 that is a compatible device is connected to an existing smartphone, the input device 20 that is a compatible device functions as a four-pole existing headset having a microphone.
  • the switch 71 is in a state in which the terminal 71A is selected.
  • Some input devices 20 function as a four-pole existing headset with a microphone and are therefore backward compatible.
  • the input device 20 which is a corresponding device is connected to an existing music player having a three-pole jack provided with terminals corresponding to the acoustic signal terminals TJ1 and TJ2 and the ground terminal TJ4, the corresponding device An input device 20 functions as an existing three-pole headphone.
  • multiplexed data can be transmitted and received, so the jacks 14 having a limited number of poles (number of terminals), and Via the plug 23, a signal exceeding the number of poles can be included in the multiplexed data and transmitted / received between the host device 10 and the input device 20.
  • the present invention microphone 81 0 to 81 4 # 0 microphone audio signal to AD convert
  • microphone sound signal output # 4 the switch signal switch 80 is outputted, and, stored in the nonvolatile memory 85
  • Device information and other data are multiplexed into multiplexed data, and the multiplexed data is transmitted / received via the microphone terminals TJ3 and TP3, which are one terminal of four poles, to be supplied to the drivers 61L and 61R.
  • Sound signal terminals TJ1 and TJ2 and TP1 and TP2 through which channel and R channel sound signals (hereinafter also referred to as speaker sound signals) are transmitted and received, and ground terminals TJ4 and TP4 connected to the ground are not particularly changed.
  • the stored device information and other data can be transmitted and received between the host device 10 and input device 20.
  • the input device 20, a to 0 to a plurality of microphones 81 81 4 microphone sound signal # 0 to output # 4, etc. can be said to be a device that functions as an interface for inputting the host device 10.
  • the S & H sample and hold
  • switch + S & H method a method of multiplexing and transmitting and receiving a plurality of acoustic signals as analog signals.
  • the switch + S & H method S & H is periodically performed for a plurality of acoustic signals, and therefore, the S & H of the acoustic signals at the same time cannot be performed for each of the plurality of acoustic signals. Therefore, when signal processing such as beam forming is performed using a plurality of acoustic signals multiplexed by the switch + S & H method, for example, a plurality of microphones obtained by microphones arranged at different positions such as left and right are used. As for the acoustic signal, the accuracy of beamforming may deteriorate because there is no acoustic signal at the same time in the multiplexed data.
  • an ADC that AD-converts each of the plurality of acoustic signals is required on the host device 10 side.
  • the configuration of the host device 10 and the input device 20 is compared with a case where an analog acoustic signal is AD-converted into 1 bit by ⁇ modulation and multiplexed. It may become complicated and disadvantageous in terms of power consumption.
  • the host device 10 operates in synchronization with the clock output from the clock generation unit 15.
  • the input device 20 operates in synchronization with the clock generated by the PLL 77 in synchronization with the clock output from the clock generation unit 15 of the host device 10.
  • the host device 10 and the input device 20 operate in synchronization.
  • the ADC 84 i performs AD conversion using, for example, a clock generated by the PLL 77 in synchronization with a clock output from the clock generation unit 15 of the host device 10 as a sampling timing.
  • the switch 41 can select the terminal 41 ⁇ / b> A when the plug 23 is not inserted into the jack 14.
  • the switch 71 can select the terminal 71A.
  • the transmission / reception processing unit 47 separates (demultiplexes) the acoustic signal included in the multiplexed data from the multiplexed data.
  • the clock generation unit 15 performs AD conversion on the number of acoustic signals based on the number of microphones 81 i included in the device information included in the device information 20 to generate multiplexed data.
  • a clock having a necessary and sufficient frequency (period) can be generated.
  • bidirectional communication is performed between the host device 10 and the input device 20.
  • data (signal) transmitted from the input device 20 to the host device 10 includes, for example, multiplexed data.
  • the multiplexed data includes a microphone audio signal #i output from the microphone 81 i (if the input device 20 is provided with a transducer other than the microphone 81 i , a signal (digital signal) output from the transducer), a switch 80 includes a switch signal output from 80, device information stored in the nonvolatile memory 85, and the like.
  • data (signal) transmitted from the host device 10 to the input device 20 includes, for example, a clock generated by the clock generation unit 15, There are commands for the control unit 75 and the like.
  • the command for the control unit 75 for example, a register 76 and reading and writing data to the nonvolatile memory 85, the sleep input device 20 (e.g., such as ADC 84 i, the power supply to the non-minimum block block In a stopped state) and a command for instructing the input device 20 to return (start) from the sleep state.
  • the sleep input device 20 e.g., such as ADC 84 i, the power supply to the non-minimum block block In a stopped state
  • control unit 75 since the control unit 75 performs processing in accordance with the stored value of the register 76, a command other than the data read / write command to the register 76 and the nonvolatile memory 85, for example, the input device 20 is set in the sleep state. And a command for returning the input device 20 from the sleep state can be performed by writing a predetermined value in the register 76 instead of preparing a dedicated command.
  • an analog microphone and a digital microphone can be used in combination.
  • FIG. 4 is a block diagram illustrating a second detailed configuration example of the host device 10 and the input device 20.
  • the input device 20 is configured in the same manner as in FIG.
  • the host device 10 includes a signal processing block 11, a clock generation unit 15, a DAC 31, a power amplifier 32, a capacitor 43, a microphone detection unit 44, a correspondence detection unit 45, an interrupter 46, a transmission / reception processing unit 47, and a register 48. And having the I 2 C interface 49 is common to the case of FIG.
  • the host device 10 is different from the case of FIG. 2 in that the resistor 33 and the switch 41 are not provided.
  • the analog acoustic interface 12 is different from the case of FIG. 2 in that it has the DAC 31 and the power amplifier 32 and is common to the case of FIG.
  • the multiplexed data interface 13 includes a capacitor 43, a microphone detection unit 44, a correspondence detection unit 45, an interrupter 46, a transmission / reception processing unit 47, a register 48, and an I 2 C interface 49. 2 is different from the case of FIG. 2 in that the switch 41 is not provided.
  • the host device 10 does not have the switch 41. Therefore, in FIG. 2, the host device 10 does not have the acoustic signal line JA that connects the terminal 41A of the switch 41 and the signal processing block 11. .
  • the multiplexed data signal line JB is connected to the microphone terminal TJ3 of the jack 14 via the switch 41 as shown in FIG. Instead, it is directly connected to the microphone terminal TJ3 of the jack 14.
  • the host device 10 does not include the resistor 33, the switch 41, and the acoustic signal line JA. Therefore, the operation when the switch 41 selects the terminal 41 ⁇ / b> B in FIG. 2. The operation when the switch 41 selects the terminal 41A cannot be performed.
  • the host device 10 can receive the multiplexed data from the input device 20 because the operation can be performed when the switch 41 selects the terminal 41B in FIG. 2 as described above. Can do. Therefore, in FIG. 4, the host device 10 is a corresponding device.
  • the backward compatibility of the host device 10 is ensured by the switch 41 selecting the terminal 41A in FIG. 2, so that the operation when the switch 41 selects the terminal 41A can be performed.
  • the host device 10 of FIG. 4 that is not possible is not backward compatible.
  • the sound of the jack 14 is transmitted from the signal processing block 11 via the DAC 31 and the power amplifier 32. Sound corresponding to the speaker sound signal supplied to the signal terminals TJ1 and TJ2 can be output from the existing headset.
  • the microphone sound signal of the existing headset is supplied to the microphone terminal TJ3 of the jack 14, the microphone sound signal is not accepted (not processed) by the host device 10 of FIG.
  • the host device 10 shown in FIG. 4 that is, a compatible device, but does not have backward compatibility
  • the input device 20 shown in FIG. 4 ie, an input that is a compatible device and has backward compatibility.
  • the handshake signals are transmitted and received between the correspondence detection units 45 and 73 in the same manner as in the standard case, so that the host device 10 and the input device 20 can mutually , It is detected that the counterpart device is a compatible device.
  • the host device 10 performs multiplexing between the host device 10 and the input device 20 in the same manner as in the standard case except that the switch 41 is not switched so as to select the terminal 41B. Data is sent and received.
  • FIG. 5 is a block diagram illustrating a third detailed configuration example of the host device 10 and the input device 20.
  • the host device 10 is configured in the same manner as in FIG.
  • the input device 20 includes drivers 61L and 61R, a capacitor 72, a correspondence detection unit 73, an LDO 74, a control unit 75, a PLL 77, a transmission processing unit 78, a switch 80, a microphone 81 0 to 81 4 , and an amplifier 82 0. 2 to 82 4 , resistors 83 0 to 83 4 , ADCs 84 0 to 84 4 , and nonvolatile memory 85.
  • the input device 20 is different from the case of FIG. 2 in that the switch 71 is not provided.
  • the analog acoustic interface 21 in that it has a driver 61L and 61R, in common with the case of FIG. 2, as a component of an analog acoustic interface 21, switch 80, and does not include the microphone 81 0 This is different from the case of FIG.
  • the multiplexed data interface 13 includes a capacitor 72, a correspondence detection unit 73, an LDO 74, a control unit 75, a PLL 77, a transmission processing unit 78, a switch 80, microphones 81 0 to 81 4 , and amplifiers 82 0 to 82 4. , Resistors 83 0 to 83 4 , ADCs 84 0 to 84 4 , and nonvolatile memory 85, which is the same as that in FIG. 2, and is different from that in FIG. 2 in that the switch 71 is not provided. .
  • the input device 20 does not include the switch 71, and therefore does not include the acoustic signal line PA that connects the terminal 71 ⁇ / b> A of the switch 71 and the connection point PS.
  • the multiplexed data signal line PB is connected to the microphone terminal TP3 of the plug 23 via the switch 71 as shown in FIG. Instead, it is directly connected to the microphone terminal TP3 of the plug 23.
  • the input device 20 does not include the switch 71 and the acoustic signal line PA in FIG. 5, the operation when the switch 71 selects the terminal 71 ⁇ / b> B in FIG. 2 is performed. However, the operation when the switch 71 selects the terminal 71A cannot be performed.
  • the input device 20 can perform the operation when the switch 71 selects the terminal 71 ⁇ / b> B in FIG. 2, so that multiplexing is performed via the microphone terminal TP ⁇ b> 3 of the plug 23. Data can be transmitted. Therefore, in FIG. 5, the input device 20 is a corresponding device.
  • the input device 20 cannot perform the operation when the switch 71 selects the terminal 71A in FIG.
  • the backward compatibility of the input device 20 is ensured by the switch 71 selecting the terminal 71A in FIG. 2, so that the operation when the switch 71 selects the terminal 71A can be performed.
  • the input device 20 of FIG. 5 which is not possible is not backward compatible.
  • the plug when the input device 20 is connected to, for example, an existing smartphone having a four-pole jack corresponding to a four-pole existing headset having a microphone, the plug is removed from the existing smartphone.
  • the sound corresponding to the speaker sound signal supplied to the 23 sound signal terminals TP1 and TP2 can be output from the drivers 61L and 61R.
  • the multiplexed data is accepted by the existing smartphone. No (not processed).
  • acoustic signal # 0 of the analog microphone 81 0 is output because they are not supplied to the microphone terminal TP3 of the plug 23, to an existing smart phone
  • analog acoustic signal # 0 cannot be input.
  • the input device 20 shown in FIG. 5, that is, a compatible device but not having backward compatibility is the host device 10 shown in FIG. 5, that is, a compatible device and having backward compatibility.
  • the handshake signals are transmitted and received between the correspondence detection units 45 and 73 in the same manner as in the standard case, so that the host device 10 and the input device 20 can communicate with each other. , It is detected that the counterpart device is a compatible device.
  • the input device 20 performs multiplexing between the input device 20 and the host device 10 in the same manner as in the standard case except that the switch 71 is not switched so as to select the terminal 71B. Data is sent and received.
  • FIG. 6 is a block diagram illustrating a fourth detailed configuration example of the host device 10 and the input device 20.
  • the host device 10 is configured in the same manner as in FIG. 4, and the input device 20 is configured in the same manner as in FIG. 5.
  • the host device 10 and the input device 20 are both compatible devices, but do not have backward compatibility.
  • the handshake between the correspondence detection units 45 and 73 is performed in the same manner as in the standard case.
  • the host device 10 and the input device 20 detect that the other device is a compatible device.
  • the host device 10 does not switch so that the switch 41 selects the terminal 41B, and the input device 20 switches so that the switch 71 selects the terminal 71B.
  • the multiplexed data is transmitted / received between the input device 20 and the host device 10 in the same manner as in the standard case except that there is no data.
  • FIG. 7 is a block diagram illustrating a fifth detailed configuration example of the host device 10 and the input device 20.
  • the host device 10 is configured in the same manner as in FIG. 6 except that the capacitor 43, the microphone detection unit 44, the correspondence detection unit 45, and the interrupter 46 are not provided.
  • the input device 20 is configured in the same manner as in FIG. 6 except that the capacitor 72 and the correspondence detection unit 73 are not provided.
  • the host device 10 does not have the correspondence detection unit 45, it is not detected whether or not the plug device having the plug inserted into the jack 14 is a correspondence device.
  • the input device 20 does not have the correspondence detection unit 73, it is not detected whether or not the jack device having the jack into which the plug 23 is inserted is a correspondence device.
  • the host device 10 in FIG. 7 does not have backward compatibility, similar to the host device 10 in FIG.
  • the input device 20 in FIG. 7 does not have backward compatibility, like the input device 20 in FIG.
  • a plurality of analog acoustic signals are not converted into a plurality of digital acoustic signals after being AD converted, but are analogized.
  • a method of multiplexing a plurality of analog audio signals as analog signals can be said to be a digital method.
  • the host device 10 and the input device 20 in FIG. 7 do not have backward compatibility. This also applies to the host device 10 in FIGS. 4 and 6 and the input device 20 in FIGS. 5 and 6.
  • the host device 10 and the input device 20 are preferably configured as shown in FIG.
  • FIG. 8 is a block diagram illustrating a sixth detailed configuration example of the host device 10 and the input device 20.
  • the host device 10 includes a signal processing block 11, a clock generation unit 15, a DAC 31, a power amplifier 32, a resistor 33, a switch 41, an interrupter 46, a transmission / reception processing unit 47, a register 48, and an I 2 C interface 49. This is common to the case of FIG.
  • the host device 10 is not provided with the capacitor 43, the microphone detection unit 44, and the correspondence detection unit 45, and the plug detection unit 101, the authentication pattern output unit 102, and the pattern detection unit 103 It is different from the case of FIG. 2 in that it is newly provided.
  • the analog acoustic interface 12 is configured in the same manner as in FIG.
  • the multiplexed data interface 13 includes a switch 41, an interrupter 46, a transmission / reception processing unit 47, a register 48, an I 2 C interface 49, a plug detection unit 101, an authentication pattern output unit 102, and The pattern detection unit 103 is configured.
  • the input device 20 includes drivers 61L and 61R, a switch 71, an LDO 74, a control unit 75, a PLL 77, a transmission processing unit 78, a switch 80, a microphone 81 0 to 81 4 , an amplifier 82 0 to 82 4 , a resistor. It is common to the case of FIG. 2 in that it has 83 0 to 83 4 , ADCs 84 0 to 84 4 , and a nonvolatile memory 85.
  • the input device 20 is not provided with a capacitor 72 and a correspondence detection unit 73, but is provided with a power detection unit 111 and an authentication pattern output unit 112. This is different from the case of 2.
  • the analog acoustic interface 21 is configured in the same manner as in FIG.
  • the multiplexed data interface 22 includes a switch 71, an LDO 74, a control unit 75, a PLL 77, a transmission processing unit 78, a switch 80, microphones 81 0 to 81 4 , amplifiers 82 0 to 82 4 , It comprises resistors 83 0 to 83 4 , ADCs 84 0 to 84 4 , nonvolatile memory 85, power detection unit 111, and authentication pattern output unit 112.
  • the plug detection unit 101 monitors the signal on the detection line connected to the jack 14, and the plug is inserted into the jack 14 based on the signal on the detection line. Is detected.
  • the jack 14 is provided with, for example, a mechanical mechanism for detecting insertion of the plug, and the detection line is connected to the mechanical mechanism.
  • a signal on the detection line is changed. Based on the above signal, it is detected that a plug is inserted into the jack 14.
  • the switch 41 that selects the terminal 41A by default is switched to select the terminal 41B.
  • the authentication pattern output unit 102 stores an authentication pattern as a predetermined signal for authenticating (detecting) that the host device 10 is a compatible device, and outputs the authentication pattern to the transmission / reception processing unit 47.
  • the transmission / reception processing unit 47 outputs the authentication pattern for a predetermined time.
  • the authentication pattern from the unit 102 is transmitted.
  • the authentication pattern transmitted by the transmission / reception processor 47 is output from the microphone terminal TJ3 of the jack 14 via the multiplexed data signal line JB and the switch 41 selecting the terminal 41B.
  • the authentication pattern stored in the authentication pattern output unit 102 is also referred to as a master authentication pattern hereinafter.
  • the pattern detection unit 103 is connected to the multiplexed data signal line JB connected to the terminal 41B of the switch 41. From the input device 20 that is a corresponding device, the pattern detection unit 103 selects the microphone terminal TJ3 (The authentication pattern (slave authentication pattern described later) transmitted via the switch 41 and the multiplexed data signal line JB is received.
  • the authentication pattern (slave authentication pattern described later) transmitted via the switch 41 and the multiplexed data signal line JB is received.
  • the pattern detection unit 103 detects that the plug device having the plug inserted into the jack 14 is a compatible device by receiving the slave authentication pattern.
  • the pattern detection unit 103 supplies to the interrupter 46 that the switch 41 has been switched to select the terminal 41B. .
  • the pattern detection unit 103 detects that the plug is inserted into the jack 14 in the plug detection unit 101 and switches the switch 41 to select the terminal 41B. If the authentication pattern cannot be received, it is detected that the plug device having the plug inserted into the jack 14 is not a compatible device, and the switch 41 switched to select the terminal 41B is connected to the terminal 41B. Switch again to select 41A.
  • the power detection unit 111 detects that the plug 23 is inserted into the jack by detecting a change in the voltage of the microphone terminal TP3 of the plug 23.
  • the plug 23 when the plug 23 is inserted into the jack 14 of the host device 10 (in addition, for example, when the plug 23 is inserted into the jack of an existing jack device corresponding to an existing headset with four poles having a microphone) )
  • the resistor 33, the switch for selecting the terminal 41A, and the microphone terminal TJ3 of the jack 14 or the multiplexed data signal line JB and the terminal 41B are selected. are switches 41 and, via the microphone terminal TJ3 of the jack 14, appears the voltage of the power supply V D is.
  • the power detection unit 111 detects that the plug 23 is inserted into the jack, and selects the terminal 71A by default.
  • the switch 71 is switched to select the terminal 71B.
  • the authentication pattern output unit 112 stores an authentication pattern as a predetermined signal for authenticating (detecting) that the input device 20 is a compatible device, and outputs the authentication pattern to the transmission processing unit 78.
  • the authentication pattern stored in the authentication pattern output unit 112 is hereinafter also referred to as a slave authentication pattern.
  • the control unit 75 has the jack into which the plug 23 is inserted.
  • the master device receives the master authentication pattern from the jack device via the microphone terminal TP3 of the plug 23, the switch 71 selecting the terminal 71B, and the multiplexed data signal line PB.
  • control unit 75 When the control unit 75 receives the master authentication pattern, the control unit 75 detects that the jack device having the jack into which the plug 23 is inserted is a compatible device, and sends a slave authentication pattern from the authentication pattern output unit 112 to the transmission processing unit 78. , For a predetermined time.
  • the slave authentication pattern transmitted by the transmission processing unit 78 is output from the microphone terminal TP3 of the plug 23 via the multiplexed data signal line JB and the switch 71 selecting the terminal 71B.
  • control unit 75 detects the master authentication pattern at a predetermined time after the power detection unit 111 detects that the plug 23 is inserted into the jack and the switch 71 is switched to select the terminal 71B.
  • the switch 71 switched to select the terminal 71B is selected, and the terminal 71A is selected. Switch again.
  • FIG. 9 is a flowchart for explaining processing of the host device 10 and the input device 20 of FIG.
  • step S41 the switch 41 selects the terminal 41A by default.
  • step S51 the switch 71 selects the terminal 71A by default.
  • the plug detection unit 101 detects that the plug is inserted into the jack 14 in step S 42.
  • the switch 41 that selects the terminal 41A by default is switched to select the terminal 41B in step S43.
  • step S44 the transmission / reception processing unit 47 starts transmission of the clock (including the signal) in synchronization with the clock from the clock generation unit 15.
  • step S44 the transmission / reception processing unit 47 starts transmitting the master authentication pattern stored in the authentication pattern output unit 102 in synchronization with the clock from the clock generation unit 15.
  • the clock and master authentication pattern transmitted by the transmission / reception processing unit 47 are output from the microphone terminal TJ3 of the jack via the multiplexed data signal line JB and the switch 41.
  • step S45 the pattern detection unit 103 waits for the slave authentication pattern to be transmitted from the plug device having the plug inserted into the jack 14.
  • the pattern detection unit 103 confirms that the plug device having the plug inserted into the jack 14 is not a compatible device in step S46.
  • the switch 41 that has been detected (recognized) and switched to select the terminal 41B is switched again to select the terminal 41A.
  • the host device 10 is connected to the plug device having the plug inserted into the jack 14 as described with reference to FIG.
  • the operation (conventional mode operation) when the device is not a compatible device, such as an existing headset with 4 poles, is performed.
  • step S47 unit 103 receives the slave authentication pattern.
  • the pattern detection unit 103 detects that the plug device having the plug inserted into the jack 14 is a compatible device by receiving the slave authentication pattern.
  • the pattern detection unit 103 supplies to the interrupter 46 that the switch 41 has been switched to select the terminal 41B. .
  • the signal processing block When the interrupter 46 is supplied from the pattern detection unit 103 that the switch 41 has been switched to select the terminal 41B, the signal processing block indicates that the corresponding device (plug) has been inserted into the jack 14. 11 is supplied.
  • the transmission / reception processing unit 47 transmits an ACK (ACKnowledgement) (acknowledgement) signal to the multiplexed data signal line JB, the switch 41, and the microphone of the jack 14 in step S48. It transmits (replies) to the input device 20 as a plug device having a plug inserted into the jack 14 via the terminal TJ3.
  • ACK acknowledgeledgement
  • acknowledgement acknowledgement
  • step S49 the transmission / reception processing unit 47 performs multiplexing transmitted from the input device 20 via the microphone terminal TJ3 of the jack 14, the switch 41, and the multiplexed data signal line JB as described later. Start receiving data.
  • the power detection unit 111 detects that the plug 23 is inserted into the jack in step S52. .
  • the microphone 33 TP3 of the plug 23 has a resistor 33, a switch for selecting the terminal 41A, and the microphone terminal of the jack 14. via TJ3, or multiplexed data signal lines JB, switch 41 selects the terminal 41B, and, through a microphone terminal TJ3 of the jack 14, appears a voltage of the power supply V D.
  • Power detector 111 the voltage of the microphone terminal TP3 of the plug 23, by changing the voltage of the power supply or the like V D, detects that the plug 23 is inserted into the jack.
  • the power detection unit 111 When detecting that the plug 23 has been inserted into the jack, the power detection unit 111 switches the switch 71 that selects the terminal 71A by default to select the terminal 71B in step S53.
  • the switch 71 When the switch 71 is switched to select the terminal 71B, the microphone terminal TP3 of the plug 23 is connected to the LDO 74 via the switch 71 (selecting the terminal 71B).
  • the microphone terminal TP3 of the plug 23 is connected to the control unit 75, the PLL 77, and the transmission processing unit 78 via the switch 71 and the multiplexed data signal line PB.
  • step S43 the switch 41 is switched to select the terminal 41B.
  • the microphone terminal TJ3 of the jack 14 selects (the terminal 41B is selected). and are) switch 41 and, via a multiplexed data signal lines JB, transmission and reception processing unit 47, pattern detection unit 103 and are connected to a power supply V D.
  • the microphone terminal TJ3 of the jack 14 is connected to the power source V D via the switch 41 and the multiplexed data signal line JB, so that the power source V D is the multiplexed data of the host device 10.
  • the signal line JB, the switch 41, the microphone terminal TJ3 of the jack 14, and the microphone 71 TP3 of the plug 23 of the input device 20 and the switch 71 that selects the terminal 71B are connected to the LDO 74. .
  • the LDO 74 supplies power to the block that requires power such as the amplifier 82 i of the input device 20 to the power source. Start supplying.
  • step S44 the transmission / reception processing unit 47 starts transmission of the clock and the master authentication pattern, and the clock and the master authentication pattern are multiplexed data signal lines.
  • the signal is output from the microphone terminal TJ3 of the jack 14 via JB and the switch 41.
  • the clock output from the microphone terminal TJ3 of the jack 14 and transmitted by the transmission / reception processing unit 47 is input to the PLL 77 via the microphone terminal TP3 of the plug 23, the switch 71, and the multiplexed data signal line PB. To be supplied.
  • step S54 the PLL 77 starts to operate in accordance with the clock from the transmission / reception processing unit 47 supplied as described above.
  • the PLL 77 enters a so-called locked state, a clock synchronized with the clock from the transmission / reception processing unit 47 is transmitted to the transmission processing unit. 78 etc.
  • the transmission processing unit 78 starts operation in synchronization with the clock from the PLL 77.
  • the control unit 75 waits for the master authentication pattern to be transmitted from the host device 10 in step S55. Receive.
  • the transmission / reception processing unit 47 starts transmitting the master authentication pattern, and the master authentication pattern is transmitted to the jack 14 via the multiplexed data signal line JB and the switch 41. Output from microphone terminal TJ3.
  • the control unit 75 receives the master authentication pattern output from the microphone terminal TJ3 of the jack 14 via the microphone terminal TP3 of the plug 23, the switch 71, and the multiplexed data signal line PB.
  • the jack device having the jack in which the plug 23 is inserted If the clock is not supplied to the PLL 77 in step S54, or if the master authentication pattern cannot be received by the control unit 75 in step S55, the jack device having the jack in which the plug 23 is inserted. However, the switch 71 that has been switched to select the terminal 71B on the assumption that it is not a compatible device is switched again to select the terminal 71A.
  • the input device 20 is a jack device having a jack into which the plug 23 is inserted as described with reference to FIG. Operation is performed when the device is not a compatible device, such as an existing smartphone that supports an existing headset with 4 poles.
  • the control unit 75 When receiving the master authentication pattern in step S55, the control unit 75 detects that the jack device having the jack into which the plug 23 is inserted is a compatible device, and outputs the authentication pattern to the transmission processing unit 78 in step S56.
  • the slave authentication pattern from the unit 112 is transmitted for a predetermined time.
  • the slave authentication pattern transmitted by the transmission processing unit 78 is output from the microphone terminal TP3 of the plug 23 via the multiplexed data signal line JB and the switch 71 selecting the terminal 71B.
  • the slave authentication pattern output from the microphone terminal TP3 of the plug 23 includes the pattern detection unit 103 via the microphone terminal TJ3 of the jack 14, the switch 41 (the terminal 41 is selected), and the multiplexed data signal line JB. And is received by the pattern detection unit 103 in step S47 as described above.
  • the transmission / reception processing unit 47 converts the ACK signal to the multiplexed data signal line JB, the switch 41, and the jack in step S48 as described above.
  • the ACK signal transmitted via the microphone terminal TJ3 of the jack 14 is transmitted to the control unit 75 or the PLL 77 of the input device 20 as described above.
  • the signal is received via the microphone terminal TP3, the switch 71, and the multiplexed data signal line PB.
  • the transmission processing unit 78 at step S57, the switch signal from the switch 80, the digital sound signal #i, data read from the register 76 from the ADC 84 i, and read from the nonvolatile memory 85
  • the multiplexed data obtained as a result of multiplexing the multiplexed data signal line PB, the switch 71, the microphone terminal TP3 of the plug 23, the microphone terminal TJ3 of the jack 14, the switch 41, and the multiplexed data signal line JB. Then, the process of transmitting to the transmission / reception processing unit 47 is started.
  • step S49 the multiplexed data transmitted from the transmission processing unit 78 as described above is transmitted via the microphone terminal TJ3 of the jack 14, the switch 41, and the multiplexed data signal line JB. Received by the transmission / reception processing unit 47.
  • the plug 23 is inserted into the jack in response to a predetermined change in the current, not the voltage at the microphone terminal TP3 of the plug 23. Can be detected.
  • the selection of the terminal 71A can be maintained as it is without switching the switch 71 that selects the terminal 71A by default, thereby enabling the following operation.
  • the microphone terminal TP3 of the plug 23 is connected via the resistor 33 in addition to the microphone terminal TJ3 of the jack 14 and the switch 41. Connected to power supply V D. Voltage in this case, the microphone terminal TP3 of the plug 23, the voltage of the power supply V D, becomes a voltage dropped by the voltage drop at the resistor 33, so does not reach the voltage of the power source V D, power detection unit 111, The selection of the terminal 71A is maintained without switching the switch 71 that selects the terminal 71A.
  • the switch 41 of the host device 10 selects the terminal 41B
  • the microphone terminal TP3 of the plug 23 is connected to the power source V D via the microphone terminal TJ3 of the jack 14 and the switch 41.
  • the voltage of the microphone terminal TP3 of the plug 23 becomes the voltage of the power source V D.
  • the power detection unit 111 switches the switch 71 selecting the terminal 71A so as to select the terminal 71B.
  • the switch 71 selects the terminal 71A by default, the terminal 71B In the host device 10, the switch 41 selects the terminal 41 ⁇ / b> B, and the master authentication pattern is transmitted from the transmission / reception processing unit 47 via the multiplexed data signal line JB and the switch 41. Only when the signal is output from the terminal TJ3 of the jack 14, the switch 71 is switched from the terminal 71A to the terminal 71B.
  • the input device 20 has the switch 71 in the power detection unit 111. Since the terminal 71A is switched to the terminal 71B, the control unit 75 of the input device 20 can receive the master authentication pattern from the host device 10 after the switch 71 is switched to the terminal 71B.
  • the switch 71 when the host device 10 and the input device 20 are connected, when the switch 71 is switched to select the terminal 71B in the input device 20, the master authentication pattern from the host device 10 is switched after the switching. Can be received. Therefore, as described with reference to FIGS. 8 and 9, in the input device 20, the situation in which the master authentication pattern cannot be received within a predetermined time after the switch 71 is switched to select the terminal 71B is as follows. Therefore, the switch 71 that has been switched to select the terminal 71B is switched again to select the terminal 71A according to such a situation.
  • FIG. 10 is a block diagram illustrating a seventh detailed configuration example of the host device 10 and the input device 20.
  • the host device 10 is common to the case of FIG. 7 in that it includes a signal processing block 11, a clock generation unit 15, a DAC 31, a power amplifier 32, a register 48, and an I 2 C interface 49.
  • the host device 10 is provided with a reception processing unit 122 instead of the transmission / reception processing unit 47 and a PLL 121 and a SRC (Sampling Rate Converter) 123 are newly provided. This is different from the case of FIG.
  • the analog acoustic interface 12 includes a DAC 31 and a power amplifier 32 (similar to the case of FIG. 7).
  • the multiplexed data interface 13 includes a register 48, an I 2 C interface 49, a PLL 121, a reception processing unit 122, and an SRC 123.
  • the input device 20 includes drivers 61L and 61R, an LDO 74, a control unit 75, a transmission processing unit 78, a switch 80, microphones 81 0 to 81 4 , amplifiers 82 0 to 82 4 , resistors 83 0 to 83 4. , ADCs 84 0 to 84 4 and the nonvolatile memory 85 are common to the case of FIG.
  • the input device 20 is different from the case of FIG. 7 in that a clock generation unit 132 is provided instead of the PLL 77 and a synchronization unit 131 is newly provided.
  • the analog acoustic interface 21 includes drivers 61L and 61R (similar to the case shown in FIG. 7).
  • the multiplexed data interface 22 includes an LDO 74, a control unit 75, a transmission processing unit 78, a switch 80, microphones 81 0 to 81 4 , amplifiers 82 0 to 82 4 , resistors 83 0 to 83. 4 , ADCs 84 0 to 84 4 , a nonvolatile memory 85, a synchronization unit 131, and a clock generation unit 132.
  • the PLL 121 synchronizes with the signal from the signal (multiplexed data) transmitted from the input device 20 via the microphone terminal TJ3 of the jack 14 onto the multiplexed data signal line JB.
  • the generated clock is generated and supplied to the reception processing unit 122.
  • the reception processing unit 122 operates in synchronization with the clock from the PLL 121 and, like the transmission / reception processing unit 47 of FIG. 7 (FIG. 2), from the input device 20, the microphone terminal TJ3 of the jack 14, the switch 41, and the multiplexing The multiplexed data supplied via the multiplexed data signal line JB is received.
  • the reception processing unit 122 performs an appropriate process on the multiplexed data such as demultiplexing the multiplexed data, and is included in the multiplexed data.
  • Digital acoustic signals # 0, # 1, # 2, # 3, # 4 and additional data as original data are separated and supplied to the SRC 123.
  • the SRC 123 operates in synchronization with a clock (hereinafter also referred to as a host clock) supplied from the clock generation unit 15, and the digital acoustic signals # 0, # 1, # 2, # 3, # from the reception processing unit 122 are operated. 4 and the additional data are converted into data synchronized with the clock from the clock generator 15 and supplied to the signal processing block 11.
  • a clock hereinafter also referred to as a host clock
  • the reception processing unit 122 operates in synchronization with the clock from the PLL 121, and the clock from the PLL 121 has a clock synchronized with a signal transmitted from the input device 20, that is, the input device 20 has, which will be described later.
  • This clock is synchronized with a clock (hereinafter also referred to as a device clock) generated by the clock generator 132.
  • the digital acoustic signals # 0, # 1, # 2, # 3, # 4 and additional data obtained by the reception processing unit 122 are data synchronized with the device clock on the input device 20 side.
  • the acoustic signal # 0, # 1, # 2, # 3, # 4 and additional data synchronized with the device clock on the input device 20 side and the additional data are generated by the clock generation unit 15, and the host device 10 It is converted to data synchronized with the master clock on the side.
  • the clock generation unit 132 generates a device clock and supplies it to the transmission processing unit 78.
  • the transmission processing unit 78 operates in synchronization with the device clock generated by the clock generation unit 132, not the clock generated by the PLL 77 and synchronized with the master clock, as shown in FIG. 7 (FIG. 2). To do.
  • the multiplexed data transmitted by the transmission processing unit 78 is data synchronized with the device clock.
  • the synchronization unit 131 delimits the multiplexed data obtained by the transmission processing unit 78, that is, digital audio signals # 0, # 1, # 2, # 3, # 4 included in the multiplexed data, and additional data
  • a synchronization signal representing a break of a group (for example, a frame described later) is generated and supplied to the transmission processing unit 78.
  • the synchronization signal from the synchronization unit 131 is included at the position where the multiplexed data is delimited.
  • the reception processing unit 122 of the host device 10 uses the synchronization signal included in the multiplexed data as a reference, so that the acoustic signals # 0, # 1, # 2, # 3, # 4, and additional data are stored. To be separated.
  • the host device 10 and the input device 20 configured as described above operate asynchronously.
  • the host device 10 when the host device 10 and the input device 20 are connected, the host device 10 operates in synchronization with the master clock generated by the clock generation unit 15, Since the input device 20 operates in synchronization with a clock that is synchronized with the master clock generated by the PLL 77 (FIG. 7 and the like), the host device 10 and the input device 20 operate in synchronization.
  • the host device 10 operates in synchronization with the master clock generated by the clock generation unit 15, and the input device 20 operates in synchronization with the device clock generated by the clock generation unit 132. Therefore, the host device 10 and the input device 20 operate asynchronously.
  • the power source V D of the host device 10 and the LDO 74 of the input device 20 are connected to the multiplexed data signal line JB, the microphone terminal TJ3 of the jack 14, The plug 23 is connected via the microphone terminal TP3 and the multiplexed data signal line PB.
  • the LDO 74 starts supplying power to be a power source to a block that requires a power source such as the amplifier 82 i of the input device 20.
  • the transmission processing unit 78 starts transmitting multiplexed data.
  • the transmission processing unit 78 operates synchronously with the device clock by the clock generator 132 generates the synchronization signal supplied from the synchronization section 131, to the acoustic signal # 0 of the digital supplied from ADC 84 0 to 84 4
  • Multiplex data including additional data such as # 4 and device information stored in the non-volatile memory 85 and a switch signal output from the switch 80 is generated and transmitted.
  • the multiplexed data transmitted by the transmission processing unit 78 includes the PLL 121 and the reception via the multiplexed data signal line PB, the microphone terminal TP3 of the plug 23, the microphone terminal TJ3 of the jack 14, and the multiplexed data signal line JB. It is supplied to the processing unit 122.
  • the PLL 121 receives the multiplexed data from the transmission processing unit 78, generates a clock synchronized with the multiplexed data, and supplies it to the reception processing unit 122.
  • the reception processing unit 122 operates in synchronization with the clock from the PLL 121 and receives multiplexed data from the transmission processing unit 78. Then, the reception processing unit 122 separates the digital acoustic signals # 0, # 1, # 2, # 3, # 4 and additional data included in the multiplexed data and supplies them to the SRC 123.
  • the SRC 123 operates in synchronization with the host clock supplied from the clock generation unit 15, and receives the digital acoustic signals # 0, # 1, # 2, # 3, # 4 and additional data from the reception processing unit 122.
  • the data is converted into data synchronized with the clock from the clock generation unit 15 and supplied to the signal processing block 11.
  • the host device 10 and the input device 20 that operate asynchronously in FIG. 10 do not have backward compatibility, similar to the host device 10 and the input device 20 in FIG.
  • the host device 10 and the input device 20 that operate asynchronously can be configured to have backward compatibility like the host device 10 and the input device 20 of FIG.
  • the backward compatible host device 10 and the input device 20 of FIG. 2 can be configured to operate asynchronously as described in FIG.
  • a signal exchanged between the host device 10 and the input device 20 in the sixth detailed configuration example in FIG. 8 is taken as an example.
  • the signal format will be described.
  • a signal transmitted from the host device 10 to the input device 20 in FIG. 8 for example, there are a master authentication pattern (Authentication signal) and a command transmitted by the transmission / reception processing unit 47.
  • Authentication signal a master authentication pattern
  • command transmitted by the transmission / reception processing unit 47 a command transmitted by the transmission / reception processing unit 47.
  • examples of the signal transmitted from the input device 20 to the host device 10 in FIG. 8 include a slave authentication pattern (Authentication signal) transmitted from the transmission processing unit 78, multiplexed data, and the like.
  • examples of commands transmitted from the host device 10 to the input device 20 include a read command for requesting data reading and a write command for requesting data writing.
  • the command consists of an opcode and required operands.
  • the read command has a code representing data reading as an operation code, and the head address (head address) of the address from which data is read and the number of addresses from which the data is read from the head address (data for several addresses) Read) as an operand.
  • the write command has a code representing data writing as an operation code, and has a write address for writing data and data to be written to the write address (write data) as operands.
  • the control unit 75 performs a process according to the stored value of the built-in register 76, so that the host device 10 rewrites the stored value of the register 76 by a write command.
  • Various processes for example, switching on / off of the ADC 84 i , switching of the operation mode between the standby (power saving) mode and the normal mode of the LDO 74, and other processing) are performed on the input device 20 (the control unit 75). Can be performed.
  • the host device 10 can read device information from the nonvolatile memory 85 of the input device 20 by a read command.
  • the multiplexed data transmitted from the input device 20 to the host device 10 includes, for example, digital acoustic signals # 0, # 1, # 2, # 3, # 4 and additional data as described above. included.
  • the multiplexed data includes acoustic signals # 0, # 1, # 2, # 3, and # 4 of 5 channels at the maximum. Further, the multiplexed data includes additional data.
  • the additional data can include (adopt) a switch signal and device information. Further, the additional data can include (adopt) the data read by the input device 20 in response to the read command from the host device 10, the address where the data is stored, and the like.
  • the switch signal included in the additional data is the switch signal of the switch 80.
  • the additional data can include, for example, a maximum of four switch signals.
  • FIG. 11 is a timing chart showing an example of signals exchanged between the host device 10 and the input device 20 from when the plug 23 is inserted into the jack 14 until transmission / reception of multiplexed data becomes possible. .
  • FIG. 11A shows a clock transmitted from the host device 10 to the input device 20.
  • a pulse signal having a frequency of about 12 to 15 MHz can be employed.
  • the host device 10 starts clock transmission in step S44, but the clock transmission is continued for a predetermined time such as 10 ms, for example.
  • the clock transmitted from the host device 10 to the input device 20 is a pulse in which the periods of the H level and the L level are equal, and the individual periods of the H level and the L level are also referred to as slots hereinafter. Further, hereinafter, the H level is represented by “1” and the L level is represented by “0” as appropriate. In this case, the clock is represented by “10101010...”.
  • FIG. 11B shows a master authentication pattern that the host device 10 transmits to the input device 20.
  • the master authentication pattern can be, for example, a one-frame pattern “1011100010”.
  • the host device 10 starts transmitting the master authentication pattern in step S44, and the transmission of the master authentication pattern is continuously repeated for a predetermined time such as 5 ms, for example.
  • 11C shows an ACK signal transmitted from the host device 10 to the input device 20.
  • the 2-slot pattern “10” can be used as the ACK signal.
  • the 2-slot pattern “10” as the ACK signal is arranged at the end of the frame, and is set to high impedance (Hi-Z) during the other 8 slots (the jack 14 of the host device 10 as viewed from the outside).
  • the impedance of the microphone terminal TJ3 is set to high impedance).
  • the host device 10 transmits an ACK signal in step S48, and the transmission of the ACK signal is repeatedly continued for a predetermined time such as 5 ms, for example.
  • the input device 20 uses the clock of A in FIG. 11 to synchronize the PLL 77 (after locking the PLL 77), and then uses the 2-slot pattern “10” as the ACK signal to generate the PLL 77. Synchronization is maintained.
  • 11D shows a slave authentication pattern transmitted from the input device 20 to the host device 10.
  • the slave authentication pattern is an 8-slot pattern “11100010”, which is placed at the beginning of the frame and is set to high impedance for the other two-slot periods (the microphone terminal of the plug 23 of the input device 20 as viewed from the outside).
  • TP3 impedance is set to high impedance).
  • the input device 20 transmits a slave authentication pattern in step S56, and the transmission of the slave authentication pattern is continuously repeated for a predetermined time such as 5 ms, for example.
  • the slave authentication pattern is transmitted from the input device 20 to the host device 10 in a period other than the first 8 slots of one frame, that is, in the last two slots of one frame, the host device 10 inputs the input device 20.
  • a signal (for example, the ACK signal in FIG. 11C) is transmitted to the input device 20, and the signal transmitted from the host device 10 during the last two slots for one frame is transmitted as necessary.
  • PLL 77 synchronization is maintained.
  • FIG. 12 is a timing chart showing an example of signals exchanged between the host device 10 and the input device 20 after the multiplexed data can be transmitted and received.
  • FIG. 12B shows a frame synchronization signal indicating the head of the frame.
  • the frame synchronization signal is a pulse signal, and the rising edge represents the timing of the beginning of the frame.
  • the frame synchronization signal is, for example, a pulse signal having a frequency of about 1.2 MHz.
  • FIG. 12C shows the signal transmission timing and reception timing of the host device (hereinafter also referred to as master) 10.
  • the host device 10 transmits a signal to the input device 20 in the last two slots of the frame, and receives a signal transmitted from the input device 20 in the first eight slots of the frame.
  • D in FIG. 12 shows the signal transmission timing and the reception timing of the input device (hereinafter also referred to as a slave) 20.
  • a signal is transmitted to the host device 10 in the first 8 slots of the frame, and a signal transmitted from the host device 10 is received in the last 2 slots of the frame.
  • FIG. 12E shows a signal transmitted by the host device 10.
  • the host device 10 transmits an ACK / R signal in the last two slots of the frame.
  • the ACK / R signal is a 2-slot pattern “10” or “01”, and the input device 20 maintains the synchronization of the PLL 77 using the ACK / R signal. Note that it is not always necessary to use the ACK / R signal of each frame in order to maintain the PLL 77 synchronization.
  • the synchronization of the PLL 77 can be maintained using an ACK / R signal of every other frame, for example.
  • Fig. 12F shows multiplexed data transmitted by the input device 20.
  • the input device 20 transmits multiplexed data in the first 8 slots of the frame.
  • the multiplexed data of one frame is an 8-slot pattern, that is, 8-bit data, but in FIG. 12, as 8-bit data as the multiplexed data of one frame, for DC free, for example, 8-bit data obtained by converting 6-bit real data to 6B / 8B (6bit / 8bit) is adopted.
  • the additional data of the super frame is N-bit data, but in this embodiment, N bits as additional data of the super frame are used.
  • a position (frame) in which a switch signal as additional data, device information, and other data are arranged is assigned in advance to this data.
  • the additional data is transmitted in units of superframes.
  • 8-bit data obtained by 6B / 8B conversion of 6-bit actual data is adopted as 8-bit data as multiplexed data of one frame for DC-free.
  • 8-bit actual data is used as it is as 8-bit data as 1-frame multiplexed data. be able to.
  • conversion performed for DC-free is not limited to 6B / 8B conversion.
  • the data included in 1-frame multiplexed data is not limited to 1-bit audio signal of 5 channels or 1-bit additional data.
  • a 1-bit acoustic signal having more than 5 channels additional data of multiple bits, or the like can be employed.
  • one frame of multiplexed data exceeds 8 bits, for example, by increasing the speed of the clock, etc., by configuring one frame with the required number of slots exceeding 10 slots.
  • data exceeding 8 bits can be used.
  • FIG. 13 is a timing chart showing an example of a signal as a command transmitted from the host device 10 to the input device 20.
  • FIG. 13A shows the same frame synchronization signal as B in FIG.
  • the scale of the time axis (lateral direction) is smaller (coarse) than B in FIG.
  • FIG. 13B shows a read command
  • the host device 10 transmits one read command using an ACK / R signal of 21 frames (E in FIG. 12).
  • the first two ACK / R signals constitute the read command opcode, and the remaining 19 ACK / R signals constitute the read command operand. ing.
  • the ACK / R signal of one frame is a 2-slot pattern “10” or “01”.
  • the 2 bits “10” as the opcode of the read command are represented by the 4-slot pattern “10” and “01” as the 2-frame ACK / R signal.
  • a 10-bit read address (start address) and a 9-bit read address (register) number are adopted.
  • the 10-bit read address as the operand of the read command is used as the head address, and the data of the number of addresses represented by the number of 9-bit read addresses as the operand of the read command from the head address. Are read out and included in the additional data, for example, and transmitted to the host device 10.
  • FIG. 13C shows a write command
  • the host device 10 transmits one write command using the 21-frame ACK / R signal (E in FIG. 12) similar to the read command in FIG. 13B. .
  • the first two ACK / R signals constitute the write command opcode, and the remaining 19 ACK / R signals constitute the write command operand. ing.
  • a 10-bit write address As the write command operand, a 10-bit write address, a fixed 1-bit "0”, and an 8-bit write data are used.
  • 8-bit write data as the write command operand is written to the 10-bit write address as the write command operand.
  • the storage area of one address in the address space of the input device 20 (the storage area represented by one address) is an 8-bit storage area.
  • the host device 10 and the input device 20 can be applied to, for example, a system that performs NR (Noise Reduction), a system that performs beam forming, and a system that performs various other signal processing.
  • NR Noise Reduction
  • NR includes NC (Noise Cancel) and noise suppression.
  • NC is a technology for obtaining sound (sound waves) from which noise is removed (reduced) by applying (adding) noise to the sound emitted from the driver into the real space (in the air). means.
  • noise suppression means a technique for obtaining an acoustic signal from which noise has been removed by performing signal processing on the acoustic signal.
  • NC and noise suppression are common in that noise is removed, but in NC, noise is removed in real space, whereas in noise suppression, noise removal is signal processing.
  • noise suppression is signal processing.
  • NC and noise suppression will be described as preparations before that.
  • NC includes, for example, FB (feedback) method, FF (feed forward) method, and FF + FB method.
  • FIG. 14 is a block diagram illustrating a configuration example of an FB-type NC system that performs FB-type NC.
  • a listener (user) 1011 wears headphones, and the right ear of the listener 1011 is covered by a right-ear headphone housing (housing) 1012.
  • FIG. 14 for the sake of simplicity of explanation, the configuration of only the right ear side portion of the headphone listener 11 is shown, but the left ear side portion is configured similarly. The same applies to an FF NC system that performs FF NC described later, and an FF + FB NC system that performs FF + FB NC.
  • a driver (headphone driver) 1013 is provided as an electro-acoustic conversion means for acoustically reproducing an acoustic signal that is an electric signal.
  • a music (sound) signal is supplied from the acoustic signal input terminal 1014 to the power amplifier 1017 through the equalizer 1015 and the addition circuit 1016.
  • the power amplifier 1017 amplifies the music signal supplied thereto and supplies it to the driver 1013, and the driver 1013 outputs the corresponding sound.
  • the playback sound of the music signal is perceived by the right ear of the listener 1011.
  • the acoustic signal input terminal 1014 is composed of, for example, a headphone plug inserted into a headphone jack of a music player (not shown).
  • an equalizer 1015, an adder circuit 1016, and a power amplifier 1017 are provided in an acoustic signal transmission path between the acoustic signal input terminal 1014 and the driver 1013.
  • a microphone 14 further includes a microphone 1021, a microphone amplifier 1022, and an FB filter circuit 1023 as acoustic-electric conversion means.
  • the listener 1011 in the music listening environment of the listener 1011, noise that enters a later-described cancel point Pc of the listener 1011 in the headphone housing 1012 from the noise source 1018 outside the headphone housing 1012 is reduced. To do. Thereby, the listener 1011 can listen to music in a favorable environment.
  • the noise at the cancellation point Pc in which the listener 1011 is simulated as the auditory position for perceiving sound (sound waves) and the sound reproduction sound output from the driver 1013 is combined.
  • the sound is picked up by the microphone 1021.
  • the microphone 1021 is provided at the cancellation point Pc inside the headphone housing (housing) 1012 as a noise collecting microphone.
  • the cancellation point Pc for example, a position on the front surface of the diaphragm of the driver 1013 is employed, which is a position close to the ear, and the microphone 1021 is provided at such a cancellation point Pc (close position).
  • a negative phase component of the noise picked up by the microphone 1021 is generated as an NC acoustic signal, and the NC acoustic signal is supplied to the driver 11 for sound reproduction, so that headphones are externally supplied. Noise that enters the housing 1012 is reduced.
  • noise in the noise source 1018 and the noise 1018 ′ entering the headphone housing 1012 are not the same characteristics.
  • noise 1018 ′ entering the headphone housing 1012 that is, noise 1018 ′ to be reduced is collected by the microphone 1021.
  • a reverse phase component of the noise 1018 ′ is generated so as to cancel the noise 1018 ′ collected at the cancellation point Pc by the microphone 1021.
  • the FB filter circuit 1023 is used to generate an NC acoustic signal as an antiphase component of the noise 1018 '.
  • the FB filter circuit 1023 includes an FB filter operation unit 1232, an ADC 1231 provided in the preceding stage, and a DAC 1233 provided in the subsequent stage.
  • the obtained analog acoustic signal picked up by the microphone 1021 is supplied to the FB filter circuit 1023 through the microphone amplifier 1022 and AD-converted into a digital acoustic signal by the ADC 1231. Then, the digital acoustic signal is supplied to the FB filter arithmetic unit 1232.
  • the FB filter operation unit 1232 is configured by, for example, a DSP (Digital Signal Processor) or the like, and performs an operation as a digital filter (hereinafter also referred to as FB filter operation) for generating an FB digital NC acoustic signal.
  • the digital filter generates a digital NC sound signal having characteristics according to a filter coefficient as a parameter set in the digital sound signal input thereto.
  • a predetermined filter coefficient is set in the digital filter of the FB filter calculation unit 1232.
  • the digital NC acoustic signal generated by the FB filter arithmetic unit 1232 is DA-converted into an analog NC acoustic signal by the DAC 1233.
  • the analog NC acoustic signal is supplied to the adder circuit 1016 as an output signal of the FB filter circuit 1023.
  • the addition circuit 1016 is supplied with an input sound signal (music signal or the like) S intended to be listened to by the listener 1011 through headphones via the sound signal input terminal 1014 and the equalizer 1015.
  • the equalizer 1015 performs sound quality correction by changing the frequency characteristics of the input acoustic signal.
  • the addition circuit 1016 adds the input acoustic signal from the equalizer 1015 and the NC acoustic signal as the output signal of the FB filter circuit 1023.
  • the acoustic signal resulting from the addition by the addition circuit 1016 is supplied to the driver 1013 through the power amplifier 1017 and reproduced.
  • the sound that is reproduced and emitted by the driver 1013 includes an acoustic reproduction component by the NC acoustic signal generated in the FB filter circuit 1023.
  • the sound reproduction component by the sound signal for NC and the noise 1018 ′ are acoustically synthesized, so that the noise 1018 ′ is reduced (cancelled) at the cancellation point Pc. )
  • FIG. 15 is a diagram for explaining a transfer function of the NC system of the FB method in FIG.
  • A is the transfer function of the power amplifier 1017
  • D is the transfer function of the driver 1013
  • M is the transfer function corresponding to the microphone 1021 and microphone amplifier 1022 parts.
  • - ⁇ is the transfer function of the FB filter circuit 1023
  • H is the transfer function of the space from the driver 1013 to the cancellation point (auditory position) Pc (and hence the microphone 1021)
  • E is the transfer function of the equalizer 1015, Each will be represented.
  • N is the noise that has entered the vicinity of the microphone 1021 position in the headphone housing 1012 from the external noise source 1018
  • P is the sound that the listener 1011 listens to with the sound pressure that reaches the ear of the listener 1011.
  • the case where external noise is transmitted into the headphone housing 1012 includes, for example, the case where sound pressure leaks from the gap between the ear pad portions of the headphones, or the result of the headphone housing 1012 receiving vibration and vibrating. In some cases, sound is transmitted to the inside of the headphone housing 1012.
  • Formula (3) Formula (1) will be represented by Formula (3).
  • the noise N is attenuated to 1 / (1 + ADHM ⁇ ).
  • the listener 1011 can listen to the sound to be listened to with reduced noise.
  • the digital filter as the FB filter calculation unit 1232 has a characteristic of the noise 1018 ′ transmitted into the headphone housing 1012.
  • the corresponding filter coefficient needs to be set. That is, the filter coefficient of the FB filter calculation unit 1232 is, for example, the characteristics of the microphone 1021 and the microphone amplifier 1022 so that the noise N included in the listening sound P represented by Expression (3) can be appropriately reduced. Is set based on the transfer function M as a driver, the transfer function D as a characteristic of the driver 1013, and the like.
  • FIG. 16 is a block diagram illustrating a configuration example of an FF-type NC system that performs FF-type NC.
  • FIG. 16 portions corresponding to those in FIG. 14 are denoted by the same reference numerals, and description thereof will be omitted below as appropriate.
  • the listener 1011 in the music listening environment of the listener 1011, noise that enters the cancellation point Pc of the listener 1011 in the headphone housing 1012 from the noise source 1018 outside the headphone housing 1012 is reduced. The Thereby, the listener 1011 can listen to music in a favorable environment.
  • a microphone 1031 is installed outside the headphone housing 1012.
  • the noise 1018 picked up by the microphone 1031 is appropriately filtered to generate an NC acoustic signal.
  • the generated NC acoustic signal is acoustically reproduced by the driver 1013 inside the headphone housing 1012, and noise (noise 1018 ′) is canceled near the ear of the listener 1011. .
  • the noise 18 picked up by the microphone 1031 and the noise 1018 ′ in the headphone housing 1012 have different characteristics according to the difference in spatial position between them (the difference between outside and inside the headphone housing 1012). Therefore, in the FF system NC system, an NC acoustic signal is generated in consideration of the difference in spatial transfer function between the noise from the noise source 1018 picked up by the microphone 1031 and the noise 1018 'at the cancellation point Pc.
  • an NC acoustic signal is generated using the FF filter circuit 1033.
  • the FF filter circuit 1033 includes an FF filter operation unit 1332, an ADC 1331 provided in the preceding stage, and a DAC 1333 provided in the subsequent stage.
  • the obtained analog acoustic signal collected by the microphone 1031 is supplied to the FF filter circuit 1033 through the microphone amplifier 1032, and AD-converted into a digital acoustic signal by the ADC 1331. Then, the digital acoustic signal is supplied to the FF filter calculation unit 1332.
  • the FF filter operation unit 1332 is constituted by, for example, a DSP, and performs an operation as a digital filter (hereinafter also referred to as an FF filter operation) for generating a digital NC acoustic signal.
  • the digital filter generates a digital NC sound signal having characteristics according to a filter coefficient as a parameter set in the digital sound signal input thereto.
  • a predetermined filter coefficient is set in the digital filter as the FF filter operation unit 1332.
  • a digital NC acoustic signal corresponding to the set filter coefficient is generated.
  • the digital NC sound signal generated by the FF filter operation unit 1332 is DA-converted into an analog NC sound signal by the DAC 1333 and supplied to the adder circuit 1016 as an output signal of the FF filter circuit 1033.
  • the addition circuit 1016 is supplied with an input sound signal (music signal or the like) S intended to be listened to by the listener 1011 through headphones via the sound signal input terminal 1014 and the equalizer 1015.
  • the addition circuit 1016 adds the input acoustic signal and the NC acoustic signal as the output signal of the FF filter circuit 1033.
  • the acoustic signal resulting from the addition by the addition circuit 1016 is supplied to the driver 1013 through the power amplifier 1017 and reproduced.
  • the sound reproduced and emitted by the driver 1013 includes a sound reproduction component by the NC sound signal generated in the FF filter circuit 1033.
  • the sound reproduction component of the NC sound signal and the noise 1018 ′ are acoustically synthesized, so that the noise 1018 ′ is reduced (cancelled) at the cancellation point Pc. )
  • FIG. 17 is a diagram for explaining a transfer function of the FF system NC system of FIG.
  • A is the transfer function of the power amplifier 1017
  • D is the transfer function of the driver 1013
  • M is the transfer function corresponding to the microphone 1031 and the microphone amplifier 1032.
  • - ⁇ is the transfer function of the FF filter circuit 1033
  • H is the transfer function of the space from the driver 1013 to the cancel point (auditory position) Pc
  • E is the transfer function of the equalizer 1015
  • F is the external noise
  • Formula (4) will be represented by Formula (6).
  • the noise N is canceled and the acoustic signal S to be listened to remains. Therefore, according to the FF system NC system of FIG. Sound can be heard.
  • the filter coefficient of the FF filter calculation unit 1332 is, for example, the characteristics of the microphone 1031 and the microphone amplifier 1032 so that the listening sound P is expressed by the equation (6), that is, the equation (5) is established as much as possible. Is set based on the transfer function M as a driver, the transfer function D as a characteristic of the driver 1013, and the like.
  • FIG. 18 is a block diagram showing a configuration example of an FF + FB-type NC system that performs FF + FB-type NC.
  • the microphone 1021 installed inside the headphone housing 1012 collects, for example, noise (sound), sound output from the driver 1013, and the like. Sounded.
  • An acoustic signal corresponding to the sound collected by the microphone 1021 is amplified by the microphone amplifier 1022 and supplied to the FB filter circuit 1023.
  • the FB filter operation unit 1232 performs a filter operation (for example, a product-sum operation) using a predetermined filter coefficient for an acoustic signal corresponding to the sound collected by the microphone 1021.
  • the obtained acoustic signal is supplied to the adding circuit 1016 as an FB-type NC acoustic signal.
  • the microphone 1031 installed outside the headphone housing 1012 also collects, for example, noise (sound) or the like input thereto.
  • An acoustic signal corresponding to the sound collected by the microphone 1031 is amplified by the microphone amplifier 1032 and supplied to the FF filter circuit 1033.
  • the FF filter operation unit 1332 performs a filter operation (for example, product-sum operation) using a predetermined filter coefficient for the acoustic signal corresponding to the sound collected by the microphone 1031.
  • the obtained acoustic signal is supplied to the adding circuit 1016 as an FF-type NC acoustic signal.
  • the adder circuit 1016 In the adder circuit 1016, the FB-type NC acoustic signal from the FB filter circuit 1023, the FF-type NC acoustic signal from the FF filter circuit 1033, and the acoustic signal from the equalizer 1015 corresponding to the sound to be listened to. A certain input acoustic signal is added, and an acoustic signal obtained as a result of the addition is supplied to the power amplifier 1017.
  • the power amplifier 1017 amplifies the acoustic signal from the addition circuit 1016 and supplies it to the driver 1013.
  • the driver 1013 outputs (sounds) sound corresponding to the sound signal from the power amplifier 1017.
  • the sound output from the driver 1013 includes sound corresponding to the FB-type NC sound signal and sound corresponding to the FF-type NC sound signal, but corresponds to the FB-type NC sound signal. And the sound corresponding to the FF type NC sound signal are added to noise at the cancellation point Pc until the sound output from the driver 1013 is transmitted through the real space and perceived by the listener 1011. To cancel with noise.
  • the listening sound P that can be listened to by the listener 1011 is a sound in which noise is appropriately reduced.
  • FIG. 19 is a block diagram illustrating a configuration example of a noise suppression system that performs noise suppression.
  • the noise suppression system in FIG. 19 reduces (removes) noise by, for example, SS (Spectral Subtraction) method.
  • an input acoustic signal that is an acoustic signal targeted for noise suppression is supplied to a non-speech interval detection unit 1401 and an FFT (FastFFourier Transform) processing unit 1042.
  • FFT FastFastFFourier Transform
  • the non-speech section detection unit 1401 detects a non-speech section (non-speech section) from the input acoustic signal, and supplies a non-speech section signal representing the non-speech section to the noise information storage unit 1407.
  • the non-speech section detection unit 1401 detects, for example, a speech section from the input acoustic signal by a predetermined method, and detects sections other than the speech section as non-speech sections.
  • the FFT processing unit 1402 performs FFT of the input acoustic signal, and supplies a spectrum, which is a frequency domain signal obtained as a result, to the spectrum average processing unit 1403 and the spectrum calculation processing unit 1404.
  • the spectrum average processing unit 1403 averages the spectrum supplied from the FFT processing unit 1402 and supplies the average spectrum obtained as a result to the noise information storage unit 1407.
  • the spectrum calculation processing unit 1404 subtracts the spectrum as noise information stored in the noise information storage unit 1407 from the spectrum from the FFT processing unit 402 and supplies the spectrum obtained as a result of the subtraction to the musical noise removal filter 1405. To do.
  • the musical noise removal filter 1405 performs filtering for removing the musical noise on the spectrum from the spectrum calculation processing unit 1404, and supplies the spectrum after the removal of the musical noise to the IFFT (inverse FFT) processing unit 1406. .
  • the IFFT processing unit 1406 performs IFFT of the spectrum from the musical noise removal filter 1405, and outputs an acoustic signal, which is a time domain signal obtained as a result, as an output acoustic signal after noise suppression.
  • the noise information storage unit 1407 recognizes a non-speech segment based on the non-speech segment signal from the non-speech segment detector 1401 and averages the non-speech segment in the average spectrum supplied from the spectrum averaging processor 1403.
  • the spectrum is stored as a noise spectrum.
  • the input acoustic signal is supplied to the non-speech section detection unit 1401 and the FFT processing unit 1042.
  • the non-speech section detection unit 1401 detects a non-speech section from the input sound signal, and supplies a non-speech section signal representing the non-speech section to the noise information storage unit 1407.
  • the FFT processing unit 1402 performs FFT of the input acoustic signal, and a spectrum obtained as a result is supplied to the spectrum average processing unit 1403 and the spectrum calculation processing unit 1404.
  • the spectrum average processing unit 1403 the spectrum from the FFT processing unit 1402 is averaged, and the average spectrum obtained as a result is supplied to the noise information storage unit 1407.
  • the noise information storage unit 1407 recognizes a non-speech segment based on the non-speech segment signal from the non-speech segment detector 1401 and calculates the average spectrum of the non-speech segment out of the average spectrum from the spectrum averaging processor 1403. And memorize as noise spectrum.
  • the spectrum calculation processing unit 1404 reads the latest spectrum of the noise spectrum as the noise information stored in the noise information storage unit 1407 and subtracts it from the spectrum from the FFT processing unit 402.
  • the spectrum calculation processing unit 1404 supplies the spectrum obtained by the subtraction to the musical noise removal filter 1405 as a spectrum from which noise has been removed.
  • the musical noise removal filter 1405 removes the spectral musical noise from the spectrum calculation processing unit 1404 and supplies it to the IFFT processing unit 1406.
  • the IFFT processing unit 1406 performs IFFT of the spectrum from the musical noise removal filter 1405 and outputs an output acoustic signal obtained as a result.
  • the output acoustic signal obtained as described above is a signal in which noise is reduced and the speech is enhanced.
  • FIG. 20 is a perspective view showing an external configuration example of an application system to which the host device 10 and the input device 20 are applied.
  • the host device 10 is applied (adopted) to a smartphone, and the input device 20 inserts a plug 23 into the jack 14 of the host device 10 that is a smartphone, whereby various data are stored in the host device 10. Applied to the input interface.
  • FIG. 21 is a block diagram showing an example of the electrical configuration of the application system shown in FIG.
  • FIG. 21 (the same applies to FIGS. 24 and 26 described later), in order to avoid complication of the drawing, some of the blocks in FIG. 2 are not shown.
  • the host device 10 includes the clock generation unit 15, the resistor 33, the capacitor 43, the microphone detection unit 44, the correspondence detection unit 45, the interrupter 46, the register 48, and the I 2 C interface 49 of FIG. Although the blocks are not illustrated, the host device 10 of FIG. 21 includes these blocks as necessary.
  • the input device 20 includes these blocks as necessary.
  • the host device 10 that is a smartphone includes a signal processing block 11, an analog acoustic interface 12, a multiplexed data interface 13, a jack 14, and a clock generator 15 (not shown in FIG. 21), A DAC / Amp unit 201, a driver 202, a storage 203, an input / output unit 204, a communication mechanism 205, and an antenna 208 are included.
  • the DAC / Amp unit 201 corresponds to, for example, the DAC 31 and the power amplifier 32 in FIG. 2 and DA-converts the digital acoustic signal supplied from the signal processing block 11 into an analog acoustic signal, and amplifies the jack. 14 and the driver 202.
  • the driver 202 is an acoustic output unit (for example, a transducer configured by a coil and a diaphragm, which converts an acoustic signal into sound (sound wave) as air vibration) provided in the host device 10 that is a smartphone.
  • the sound corresponding to the sound signal from the DAC / Amp unit 201 is output (sound emission).
  • the storage 203 is a storage medium such as a hard disk or a semiconductor memory.
  • the storage 203 stores (records) an acoustic signal or the like supplied from the signal processing block 11 according to the control of the signal processing block 11. Further, the acoustic signal or the like stored in the storage 203 is read according to the control of the signal processing block 11 and supplied to the signal processing block 11.
  • the input / output unit 204 is, for example, a touch panel or a physical button, and is operated by the user.
  • the input unit 204 supplies an operation signal corresponding to a user operation to the signal processing block 11.
  • the input / output unit 204 displays a GUI (Graphical User Interface) such as a virtual button and other images according to the control from the signal processing block 11.
  • GUI Graphic User Interface
  • the communication mechanism 205 includes a transmission processing unit 206 and a reception processing unit 207, and functions as a communication interface that performs communication with a network such as the Internet or a base station of a mobile phone.
  • the transmission processing unit 206 performs processing necessary for transmitting the acoustic (voice) signal supplied from the signal processing block 11 to the base station of the mobile phone, and supplies the processed signal to the antenna 208.
  • the reception processing unit 207 is a process necessary to restore the other party's acoustic (voice) signal from the signal obtained by receiving the radio wave transmitted from the mobile phone base station supplied from the antenna 208. And the resulting acoustic signal is supplied to the signal processing block 11.
  • device information related to the input device 20 is stored in the nonvolatile memory 85 of the input device 20, and the host device 10 reads out the device information stored in the nonvolatile memory 85 of the input device 20 to perform signal processing.
  • signal processing suitable for the input device 20 can be performed based on the device information of the input device 20.
  • NC Noise Cancel
  • a method of configuring the NC system there is a method of implementing an NC processing function in the headphone itself, and, for example, a music player, a smartphone, and other headphones can be connected and an acoustic signal is reproduced.
  • a method of implementing a function of performing NC processing in a signal reproduction device There is a method of implementing a function of performing NC processing in a signal reproduction device.
  • a headphone equipped with the NC processing function can perform NC processing by itself, so it can be connected to any sound signal playback device (no connection), regardless of the NC processing. It can be performed.
  • the FB filter computation and FF filter computation appropriate for headphones connected to the acoustic signal reproduction device (hereinafter also referred to as connected headphones)
  • the filter coefficients corresponding to the connected headphones are stored in the acoustic signal reproduction device, and the NC processing appropriate for the connected headphones can be performed. it can.
  • a coefficient set of filter coefficients for example, a plurality of coefficient sets such as a coefficient set NCHP-1 corresponding to the first headphones and a coefficient set NCHP-2 corresponding to the second headphones are reproduced as an acoustic signal.
  • the user selects the coefficient set NCHP-1 corresponding to the first headphone, and the sound signal reproducing device
  • the user selects the coefficient set NCHP-2 corresponding to the second headphone, so that the acoustic signal reproduction device has the first and second headphones. Whichever of these is connected, NC processing appropriate for the headphones connected to the acoustic signal reproducing device can be performed.
  • a headphone vendor releases a new third headphone and a coefficient set NCHP corresponding to the third headphone.
  • -3 is released on a network such as the Internet, and if the acoustic signal playback device has a network connection function for connecting to the network, the acoustic signal playback device downloads the coefficient set NCHP-3 on the network. By doing so, it is possible to perform NC processing appropriate for the third headphone.
  • the acoustic signal reproduction device does not have a network connection function, when the new third headphones are put on the market, the acoustic signal reproduction device will use the coefficient set NCHP- corresponding to the new third headphones. 3 cannot be obtained by downloading.
  • the host device 10 and the input device 20 are applied to an NC system, and the host device 10 and the input device 20 are configured as an acoustic signal reproduction device and a headphone (headset), respectively. Even if the host device 10 as the acoustic signal reproducing apparatus does not have a network connection function, when the input device 20 is released as the third headphone, the host device 10 as the acoustic signal reproducing apparatus is The coefficient set NCHP-3 corresponding to the input device 20 as the third headphone can be acquired.
  • a coefficient set (hereinafter also referred to as a corresponding coefficient set) corresponding to the input device 20 as the headphone is stored in the device information stored in the nonvolatile memory 85 of the input device 20 as the headphone, and the sound is stored.
  • the device information stored in the nonvolatile memory 85 of the input device 20 in the host device 10 as the signal reproducing device it is possible to acquire the corresponding coefficient set included in the device information.
  • the coefficient set (corresponding coefficient set) corresponding to the input device 20 as the headphone is acquired, and the headphones It is possible to perform appropriate NC processing.
  • the device information stored in the nonvolatile memory 85 of the input device 20 as a headphone can include identification information for identifying the input device 20 as the headphone instead of the corresponding coefficient set.
  • the device information can include both the corresponding coefficient set and the identification information.
  • the identification information for example, a combination of a vendor ID similar to that assigned to a USB (Universal Serial Bus) device manufacturer and a product ID representing a product model or model, or a UUID (Universally Unique Identifier) ) Etc. can be adopted.
  • a vendor ID similar to that assigned to a USB (Universal Serial Bus) device manufacturer and a product ID representing a product model or model, or a UUID (Universally Unique Identifier) ) Etc.
  • UUID Universal Unique Identifier
  • the host device 10 as an acoustic signal reproduction device includes identification information in the signal processing block 11 and a coefficient set for performing NC processing appropriate for the input device 20 such as headphones identified by the identification information. It is assumed that a coefficient database which is a database associated with is incorporated.
  • the device information stored in the nonvolatile memory 85 of the input device 20 as a headphone includes at least identification information of the corresponding coefficient set and the identification information.
  • the host device 10 when the input device 20 as a headphone is connected to the host device 10 as an acoustic signal reproducing device, the host device 10 reads device information from the input device 20 and is included in the device information. It is determined whether or not the identification information that matches the identification information is stored in the coefficient database.
  • the host device 10 When the identification information that matches the identification information of the input device 20 is stored in the coefficient database of the host device 10, the host device 10 as the acoustic signal reproduction device matches the identification information of the input device 20 in the coefficient database.
  • the coefficient set associated with the identification information is reflected in the digital filter that performs the NC filter calculation, and the NC process is performed.
  • the headphone side storage information is read from the headphones, and the signal processing characteristics of the signal processing device are set based on the headphone side storage information.
  • the host device 10 as the acoustic signal reproducing device includes the device information read from the input device 20 as the headphone in the device information. Check if the coefficient set (corresponding coefficient set) is included.
  • the host device 10 confirms whether the coefficient set included in the device information matches the NC function platform installed in the host device 10. To do.
  • the NC function platform refers to, for example, the type of DSP that is the hardware that performs NC filter computation, the NC filter computation program (configuration of the digital filter that performs NC filter computation) performed by the DSP, and the like. means.
  • the host device 10 determines that the coefficient set included in the device information is It is reflected in the digital filter that performs NC filter calculation, and NC processing is performed.
  • the coefficient set does not match the NC function platform installed in the host device 10. In this case, the host device 10 turns off the NC function.
  • the host device 10 as the acoustic signal reproduction device can input the input device 20. Since the device information stored in the non-volatile memory 85 can be read out and NC processing can be performed using the corresponding coefficient set included in the device information, the host device 10 does not have a network connection function. However, it is possible to acquire a corresponding coefficient set of the input device 20 as a headphone, and perform NC processing appropriate for the input device 20 as a headphone using the corresponding coefficient set.
  • the identification information of the input device 20 matches in the coefficient database.
  • a coefficient set associated with the identification information is used, and the coefficient set included in the device information is used only when the identification information that matches the identification information of the input device 20 is not stored in the coefficient database.
  • the coefficient set stored in the coefficient database is used in preference to the coefficient set included in the device information. This is due to the following reason.
  • a corresponding coefficient set hereinafter also referred to as an initial coefficient set
  • Corresponding coefficient sets hereinafter, also referred to as update coefficient sets
  • the host device 10 When the update coefficient set is made public on the network, when the host device 10 as the acoustic signal reproducing device has a network connection function, the host device 10 downloads the update coefficient set, and the coefficient database. Can be updated.
  • the coefficient set stored in the coefficient database is used in preference to the coefficient set included in the device information, whereby the initial coefficient set included in the device information is used. Therefore, more appropriate NC processing using the update coefficient set can be performed.
  • the host device 10 When the host device 10 as the acoustic signal reproducing apparatus does not have a network connection function, but the initial coefficient set is stored in the coefficient database, the host device 10 stores the coefficient coefficient database. NC processing is performed using the initial coefficient set. Further, when the host device 10 as the acoustic signal reproducing apparatus does not have a network connection function and the initial coefficient set is not stored in the coefficient database, the host device 10 reads the device read from the input device 20. NC processing is performed using the initial coefficient set included in the information.
  • the host device 10 as an acoustic signal reproduction device has a function of performing NC processing has been described above.
  • the host device 10 performs, for example, an equalizer that performs sound quality correction, Virtualphones Technology ( Registered information), noise suppression, beam forming, and other acoustic signal processing functions for processing acoustic signals, the processing information for performing acoustic signal processing appropriate for the input device 20 as a headphone Can be included in the device information.
  • the host device 10 as the acoustic signal reproduction device device information is read from the input device 20 as the headphone, and by setting the characteristics of the acoustic signal processing based on the processing information included in the device information, Sound signal processing appropriate for the input device 20 as a headphone can be performed.
  • the device information includes the filter coefficient (coefficient set) of the digital filter that performs the NC filter calculation.
  • the device information includes parameters for the NC filter calculation and , Characteristic information representing the characteristics of the acoustic transducer of the input device 20 as a headphone, that is, the microphone 81 i and the drivers 61L and 61R can be included.
  • the parameters for the NC filter calculation include, for example, the type of digital filter that performs the NC filter calculation, the center frequency, the gain, and the like.
  • the characteristic information of the transducer includes, for example, the sensitivity of the microphone 81 i and the drivers 61L and 61R, frequency characteristics (amplitude characteristics and phase shift characteristics), and the like.
  • the host device 10 as the acoustic signal reproducing device can select an appropriate NC from the NC filter calculation parameters or transducer characteristic information.
  • the filter coefficient of the digital filter that performs the NC filter operation for executing the above process is obtained.
  • the device information includes, for example, a DSP register setting value (register setting value) as hardware for realizing a digital filter that performs NC filter calculation.
  • a DSP register setting value register setting value
  • the NC processing can be performed by setting the DSP register as hardware for realizing the digital filter that performs the NC filter operation.
  • the method of including parameters and the like in the device information can also be applied when performing acoustic signal processing other than NC processing, such as an equalizer.
  • the device information of the input device 20 includes the characteristic information of the transducer and the NC information obtained from the characteristic information.
  • the device information including the filter coefficient for processing in the input device 20 it is required to reduce the size, power consumption, and cost of the input device 20.
  • the characteristic information of the transducer due to a measurement error by an operator who measures the characteristic information, replacement of the transducer (microphone 81 i and drivers 61L and 61R) accompanying repair of the input device 20 as a headphone, etc., In some cases, re-measurement of the characteristic information of the transducer is performed.
  • the device information it is necessary to update the device information to the device information including the characteristic information after the remeasurement and the filter coefficient obtained from the characteristic information after the remeasurement.
  • the input device 20 when the device information is stored in the input device 20, it is required that the input device 20 be easily updated in addition to downsizing, power saving and cost reduction.
  • the nonvolatile memory 85 for storing device information is small and power saving.
  • There are inexpensive methods such as using OTP (memory) or EPROM.
  • OTP can only be written once (data in the storage area where data has been written cannot be rewritten).
  • EPROM can be rewritten by erasing data written in the storage area by irradiating ultraviolet rays, but EPROM is mounted on the input device 20 in the EPROM. Since it is not practical to irradiate ultraviolet rays, it can be said that EPROM is a memory that can be written only once, as in the case of OTP.
  • the device information stored in the non-volatile memory 85 adopting OTP, EPROM or the like that can be written only once as described above, in order to easily update the device information, the following is performed. Introduce device information update mechanism.
  • FIG. 22 is a diagram illustrating an example of device information stored in the nonvolatile memory 85.
  • nonvolatile memory 85 device information is stored (written) in a chunk structure.
  • a chunk is a group (structure) of data related to one category such as a certain function.
  • Basic information of the input device 20 is registered in the total header chunk, and information on a predetermined function is registered in the function data chunk.
  • an area of a predetermined size such as 2 bytes is provided as a chunk header for registering the function type (function TYPE) and the chunk size.
  • the function type indicates what function (category) data is registered in the chunk in which the function type is registered.
  • the chunk size represents, for example, the size (number of bytes) of the chunk including the chunk header.
  • the host device 10 updates chunk data of a certain function type stored in the nonvolatile memory 85 of the input device 20, the host device 10 appends the chunk in which the updated data is registered to the free area of the nonvolatile memory 85. To do.
  • the host device 10 When there are a plurality of chunks of the same function type in the device information read from the nonvolatile memory 85 of the input device 20, the host device 10 is the newest of the plurality of chunks of the same function type.
  • the chunk (the last written chunk) is regarded as a valid chunk, and signal processing such as NC or equalizer processing is performed using data registered in the valid chunk.
  • the newest chunk of the plurality of chunks of the same function type is selected.
  • the user can select which chunk data to use for the equalizer processing.
  • which one of a plurality of chunks of the same function type is the newest chunk is determined based on the writing date and time by registering the writing date and time of the chunk when writing the chunk, for example. Can be recognized.
  • the chunks in a predetermined order such as ascending order of the addresses of the non-volatile memory 85, it is determined which of the plurality of chunks of the same function type is the newest chunk. It can be recognized based on the address where the chunk is written.
  • FIG. 22 shows an example of device information stored in the nonvolatile memory 85 in the chunk structure as described above.
  • chunks are written in ascending order of addresses of the nonvolatile memory 85, for example.
  • a 2-byte chunk header is arranged at the beginning of the chunk, and the function type and chunk size are registered in the chunk header.
  • the 2-byte chunk header has a 4-bit function type, 4-bit function type sub-information (function TYPE-Sub information), and a 1-byte chunk size from the beginning.
  • the function type indicates what function data is registered in the chunk as described above.
  • the 4-bit “0000” as the function type is reserved (Rsv (Reserved)), and the 4-bit “0001” as the function type indicates that the chunk is a total header chunk (Total Header). .
  • the chunk indicates that the data relating to the microphone 81 i such characteristic information of the microphone 81 i having an input device 20 (Mic) are registered, as the function type
  • the 4-bit “0011” indicates that data (Drv) related to the drivers 61L and 61R such as the characteristic information of the drivers 61L and 61R included in the input device 20 is registered in the chunk.
  • the 4-bit “0100” as the function type indicates that data (EQ_M) related to the equalizer for music is registered in the chunk, and the 4-bit “0101” as the function type is flat in the chunk. Indicates that the data (EQ_F) related to the equalizer that gives the frequency characteristics is registered.
  • the function type sub-information is auxiliary information of the function type, which is arbitrary information.
  • the chunk size represents the size of the chunk including the chunk header in bytes.
  • the chunk size is 1-byte data, and the maximum number of bytes that can be represented by the 1-byte chunk size is 255 bytes, so the maximum size of one chunk is 255 bytes.
  • the chunk in which the function type is 4 bits “0010” and the data (Mic) related to the microphone 81 i such as the characteristic information of the microphone 81 i included in the input device 20 is registered is referred to as a Mic chunk hereinafter.
  • EQ_M chunk a chunk whose function type is 4 bits “0100” and data related to music equalizer (EQ_M) is registered is also called an EQ_M chunk.
  • NC chunks in which NC-related data is registered are also called NC chunks.
  • the total header chunk includes, for example, a function (such as a headphone or a headset) that the input device 20 has, a vendor ID, a product ID, and an operation unit (switch 80 that can be operated by the user that the input device 20 has). Etc.), the basic information of the input device 20 is registered.
  • the Mic chunks for example, the number of microphones 81 i having an input device 20 (Mic Number) and the characteristic information of the microphone 81 i (characteristic data) and the like are registered.
  • the EQ_M chunk includes, for example, information related to a DSP (corresponding DSP) that can perform the equalizer process when the host device 10 to which the input device 20 is connected performs the equalizer process, and an equalizer process algorithm. Algorithm information, equalizer coefficients used for equalizer processing, and the like are registered.
  • the NC chunk includes, for example, information on a DSP (corresponding DSP) that can perform NC processing when the host device 10 to which the input device 20 is connected performs NC processing, and an NC processing algorithm. Algorithm information, filter coefficients used for NC processing (Noise Canceling Filter coefficients), and the like are registered.
  • a DSP corresponding DSP
  • Algorithm information, filter coefficients used for NC processing (Noise Canceling Filter coefficients), and the like are registered.
  • the chunk in which the updated data is registered is nonvolatile.
  • the free space in the memory 85 for example, the free space is added to a free space with a smaller address.
  • the host device 10 reads a chunk as device information stored in the nonvolatile memory 85 of the input device 20.
  • the host device 10 Signal processing is performed using the newest chunk (the chunk with the highest address) as a valid chunk.
  • the total header chunk and the functional data chunk can adopt different structures instead of the same structure.
  • the chunk read / write control in the host device 10 that reads / writes the chunk from / to the nonvolatile memory 85 of the input device 20 is simplified. be able to.
  • the total header chunk can be written at the head of the address of the nonvolatile memory 85 as shown in FIG.
  • the total header chunk can be written at any position other than the topmost address of the nonvolatile memory 85.
  • the maximum chunk size is set to 255 bytes. However, by making it possible to register information (flag) indicating that a subsequent chunk exists in the chunk, the maximum chunk size can be registered.
  • the size can be substantially larger than 255 bytes.
  • FIG. 23 is a perspective view showing an external configuration example of a first system to which the application system of FIGS. 20 and 21 is applied.
  • the host device 10 is applied to a smartphone equipped with a music playback application, and the input device 20 is applied to a headset.
  • FIG. 24 is a block diagram showing an example of the electrical configuration of the first system of FIG.
  • the signal processing block 11 includes a sequence control unit 211, a filter / coefficient control unit 212, an FB filter calculation unit 213, an FF filter calculation unit 214, a signal processing unit 215, an equalizer (EQ) 216, and an addition circuit 217. Is configured to function as
  • the multiplexed data interface 13 receives device information read from the nonvolatile memory 85 of the input device 20 (transmitted from the input device 20 to the host device 10. Device information included in the multiplexed data) is supplied.
  • the FB filter calculation unit 213 and the FF filter calculation unit 214 collect the sound collected by the microphone 81 i of the input device 20 included in the multiplexed data transmitted from the input device 20 to the host device 10. Are supplied from the multiplexed data interface 13.
  • the sound signal of the music stored in the storage 203 is supplied to the signal processing unit 215.
  • the sequence control unit 211 controls the signal processing block 11 and other blocks based on the device information supplied from the multiplexed data interface 13.
  • the filter / coefficient control unit 212 sets the filter coefficient of the FB filter calculation performed by the FB filter calculation unit 213 in the FB filter calculation unit 213 based on the device information supplied from the multiplexed data interface 13. Further, the filter / coefficient control unit 212 sets the filter coefficient of the FF filter calculation performed by the FF filter calculation unit 214 in the FF filter calculation unit 214 based on the device information supplied from the multiplexed data interface 13.
  • the FB filter calculation unit 213 performs the FB filter calculation on the acoustic signal supplied from the multiplexed data interface 13 using the filter coefficient set by the filter / coefficient control unit 212, thereby obtaining the FB filter of FIG.
  • An FB-type NC acoustic signal similar to that obtained by the filter calculation unit 1232 is generated and supplied to the adder circuit 217.
  • the FF filter operation unit 214 performs the FF filter operation on the acoustic signal supplied from the multiplexed data interface 13 using the filter coefficient set by the filter / coefficient control unit 212, thereby obtaining the FF filter of FIG.
  • the FF NC sound signal similar to that obtained by the filter calculation unit 1332 is generated and supplied to the adder circuit 217.
  • the signal processing unit 215 performs predetermined signal processing on the acoustic signal of the music supplied from the storage 203 and supplies the processed signal to the equalizer 216.
  • the equalizer 216 corrects the sound quality of the sound signal of the music from the signal processing unit 215 and supplies it to the adder circuit 217.
  • the adder circuit 217 adds the FB-type NC acoustic signal from the FB filter computation unit 213, the FF-type NC acoustic signal from the FF filter computation unit 214, and the music sound signal from the equalizer 216. Then, a noise-reduced acoustic signal that is a sound (sound wave) from which noise has been removed by noise acting (adding) in real space is obtained and supplied to the DAC / Amp unit 201.
  • the noise-reduced acoustic signal supplied to the DAC / Amp unit 201 is supplied to the drivers 61L and 61R via the jack 14 and the plug 23, for example, so that the corresponding sound is received from the drivers 61L and 61R. Is output.
  • the host device 10 as a smartphone and the input device 20 as a headset are configured by inserting the plug 23 of the input device 20 into the jack 14 of the host device. It functions as an NC system that performs NC processing.
  • characteristic information such as sensitivity and frequency characteristics (amplitude characteristics and phase shift characteristics) of the microphone 81 i and the drivers 61L and 61R are included in the device information in advance in a mass production process. And stored in the nonvolatile memory 85.
  • the device information stored in the nonvolatile memory 85 of the input device 20 can be read by the host device 10 connected to the input device 20 as described above.
  • Input device 20 has five microphones 81 0 to 81 4, the one microphone 81 0 may be used as an audio microphone (Speech-Mic).
  • the microphone 81 1 corresponds to the microphone 1031 that is installed outside the headphone housing 1012 in the FF NC system of FIG. 16 and collects external noise, and is used for FF NC processing. , Used as a microphone (FF-NC-Mic (R)) for collecting R channel noise.
  • Microphone 81 2 is the microphone pair microphone 81 1, used for processing the NC of FF scheme, is used as a microphone for collecting noise L channel (FF-NC-Mic (L )).
  • Microphone 81 3 is the NC system of the FB scheme shown in FIG 14, installed inside the headphone housing 1012, corresponds to the microphone 1021 for collecting the internal noise, used in the processing of the NC in the FB scheme, R Used as a microphone (FB-NC-Mic (R)) to collect channel noise.
  • Microphone 81 4 the microphone pair with microphone 81 3, used for processing the NC of the FB scheme, is used as a microphone for collecting noise L channel (FB-NC-Mic (L )).
  • the multiplexed data interface 13 reads device information from the nonvolatile memory 85 of the input device 20 and supplies the device information to the sequence control unit 211 and the filter / coefficient control unit 212.
  • the filter / coefficient control unit 212 based on the filter coefficient included in the device information, the filter coefficient of the FB filter calculation performed by the FB filter calculation unit 213, and the filter coefficient of the FF filter calculation performed by the FF filter calculation unit 214 Set up.
  • the sequence control unit 211 controls the gain (sensitivity) of the amplifier 82 i and the gain of the DAC / Amp unit 201 based on the transducer characteristic information included in the device information. This is done so that
  • the filter / coefficient control unit 212 associates the identification information of the input device 20 with a coefficient set for performing NC processing appropriate for the input device 20 such as a headset identified by the identification information.
  • a built-in coefficient database can be stored.
  • the filter / coefficient control unit 212 reads a coefficient set associated with the same identification information as the identification information included in the device information in the coefficient database based on the identification information included in the device information. It can be set as a filter coefficient of the filter calculation unit 213 and the FF filter calculation unit 214.
  • the filter coefficient for the FB filter calculation and the filter coefficient for the FF filter calculation are set based on the filter coefficient included in the device information of the input device 20 as the headset, the input device 20 In the mass production process, measurement of characteristic information and writing of characteristic information and a coefficient set (filter coefficient) obtained from the characteristic information to the nonvolatile memory 85 are necessary. This adjustment is unnecessary, and a great cost for the adjustment can be reduced.
  • NC processing filter coefficients (FB filter calculation filter coefficients and FF filter calculation filter coefficients) are set based on the filter coefficients included in the device information of the input device 20 as a headset.
  • the above-described transducer can be obtained by simply writing device information including filter coefficients and the like for performing NC processing appropriate for the input device 20 in the nonvolatile memory 85 of the input device 20. Adjustment of etc. becomes unnecessary.
  • the user himself / herself enjoys the effect of the NC processing appropriate for the input device 20 as the headset without performing an operation for selecting the filter coefficient of the NC processing through UI (User Interface) or the like. be able to.
  • UI User Interface
  • the processing of the NC processing is performed.
  • the NC based on the filter coefficient included in the device information of the input device 20 as the headset Such a situation can be avoided when the filter coefficient of the process is set.
  • the setting of the frequency characteristics of the equalizer 216 as appropriate music characteristics when listening to music using the input device 20 as a headset is stored in the device information of the input device 20.
  • the process of the equalizer 216 according to the music characteristics it is possible to perform an appropriate sound quality correction in the equalizer 216 when listening to music using the input device 20 as a headset.
  • the device information includes sound field processing such as high sound quality processing (band expansion, bit expansion) appropriate for the input device 20 as a headset, dynamics processing (compressor, limiter), surround processing, etc. Processing information on the sense of spread and out-of-head localization) can be included.
  • sound field processing such as high sound quality processing (band expansion, bit expansion) appropriate for the input device 20 as a headset, dynamics processing (compressor, limiter), surround processing, etc. Processing information on the sense of spread and out-of-head localization) can be included.
  • the device information can include information necessary for surround processing obtained from (for example, filter coefficients of FIR (Finite Impulse Response) filter and IIR (Infinite Impulse Response) filter) as processing information.
  • FIR Finite Impulse Response
  • IIR Intelligent Impulse Response
  • the filter / coefficient control unit 212 is associated with identification information of the input device 20 and processing information for performing processing appropriate for the input device 20 such as a headset identified by the identification information. Processing information associated with the same identification information as the identification information included in the device information can be read from the database by incorporating the database.
  • a database can be built on a network such as the Internet in addition to being built in the filter / coefficient control unit 212 or the like.
  • FIG. 25 is a perspective view showing an external configuration example of a second system to which the application system of FIGS. 20 and 21 is applied.
  • the host device 10 is applied to a smartphone on which a call application is mounted, and the input device 20 is applied to a headset having a microphone array.
  • FIG. 26 is a block diagram showing an example of the electrical configuration of the second system of FIG.
  • the signal processing block 11 is configured to function as a sequence control unit 211, a filter / coefficient control unit 212, and a beamforming / noise suppression unit 231.
  • Beamforming / noise suppression section 231 includes an input device 20 to the multiplexed data sent to the host device 10, corresponding to the sound is collected by the microphone 81 0 to 81 4 of the input device 20 Acoustic signals # 0 to # 4 are supplied from the multiplexed data interface 13.
  • Beamforming / noise suppression unit 231 using acoustic signals # 0 to # 4 to the microphone 81 0 of the input device 20 as a headset corresponding to sound is collected by the 81 4, as described in FIG. 19 By performing noise suppression and beam forming, the voice signal of the user wearing the input device 20 as a headset is emphasized.
  • the audio signal obtained by the beamforming / noise suppression unit 231 is supplied to the transmission processing unit 206 and transmitted as telephone audio via the antenna 208.
  • the input device 20 as a headset having five microphones 81 0 to the microphone array consists of 81 4, a host device as a smartphone 10, based on the device information, the host device 10 and the input device 20 collect a sound with a high S / N in an environment with a low S / N (Signal to Noise ratio). Functions as a / N system.
  • the input device 20 in the device information stored in the nonvolatile memory 85 of the input device 20 as a headset, the input device 20 is a headset compatible with beam forming,
  • the input device 20 includes all types of processing algorithm such as beam forming, and information on parameters necessary for processing such as beam forming.
  • the device information, included and characteristic information of the microphone 81 i necessary for calibration such as a microphone 81 i (Calibration) or the like, obtained from the characteristic information, the information of the filter coefficient or the like used for the audio signal processing It is.
  • a database (hereinafter also referred to as a device information database) associated with the identification information of the input device 20 is configured, and the device information database is built in the signal processing block 11, or Can be published on the network. Then, the host device 10 can acquire information such as parameters for performing appropriate processing for the input device 20 from the device information database using the identification information included in the device information read from the input device 20 as a keyword. .
  • a microphone acoustic signal for one channel can be transmitted to the host device 20, but in the second system configured by the host device 10 and the input device 20, From the input device 20, the sound signals of the microphones of a plurality of channels such as 5 channels are transmitted to the host device 10 that can expect abundant calculation resources. Based on the device information in the signal processing block 11 of the host device 10.
  • the acoustic signal from the input device 20 can be subjected to beam forming appropriate for the input device 20, noise suppression processing, and the like.
  • FIG. 27 is a perspective view showing an external configuration example of a third system to which the application system of FIGS. 20 and 21 is applied.
  • the electrical configuration of the third system in FIG. 27 is the same as the electrical configuration example shown in FIG. 21, for example.
  • the host device 10 is applied to a smartphone equipped with an application for monitoring surrounding sounds in real time
  • the input device 20 is a monitor microphone that includes a plurality of four microphones 81 1 to 8 14 and the like. It is applied to over-ear headphones with a microphone.
  • the device information stored in the nonvolatile memory 85 includes that the input device 20 is an over-ear headphone having a function of monitoring surrounding sounds in real time, or a microphone 81. All information necessary for each calibration such as i is included.
  • the signal processing block 11 is suitable for the input device 20 based on the device information of the input device 20 and necessary user operations.
  • a functional block for processing is constructed.
  • the signal processing block 11 of the host device 10 uses the input device 20 based on the device information.
  • the acoustic signals of the four microphones 81 1 to 8 14 from the above can be subjected to beam forming appropriate for the input device 20, noise suppression processing, and the like. it can.
  • the beam forming and noise suppression processing of the signal processing block 11 it is possible to generate, for example, a directivity-oriented acoustic signal, an acoustic signal in which all surrounding audio signals are emphasized, and the like.
  • the sound signal processed by the signal processing block 11 (FIG. 21) of the host device 10 is transmitted via the DAC / Amp unit 201.
  • the sound is transmitted to the input device 20 and the corresponding sound is output from the drivers 61L and 61R.
  • the signal processing block 11 of the host device 10 performs echo cancellation and noise suppression in addition to beam forming and noise suppression. Processing such as howling suppression can be performed.
  • the signal processing block 11 can also perform the above-described FF + FB NC processing.
  • FIG. 28 is a perspective view showing an external configuration example of a fourth system to which the application system of FIGS. 20 and 21 is applied.
  • the electrical configuration of the fourth system in FIG. 28 is the same as the electrical configuration example shown in FIG. 21, for example.
  • the host device 10 a voice (telephone) has been applied to a smartphone implementing the application for meeting, input device 20, to five microphones 81 0 has a plurality of microphones 81 4 such as, as it were deferred It is applied to a type (conference) microphone system.
  • the host device 10 as a smartphone has a camera
  • an input device 20 as a stationary microphone system is connected to the host device 10
  • an application for performing a voice conference is started on the host device 10 based on the device information.
  • high-accuracy acoustics such as beam forming appropriate for the input device 20, noise suppression, echo canceller, howling suppression, etc. are obtained for the acoustic signal from the input device 20 based on the device information.
  • Signal processing or the like is performed, and thereby, directivity tracking in the dominant direction of voice, echo cancellation, and the like are executed.
  • the acoustic signal obtained by processing the acoustic signal from the input device 20 is transmitted from the communication mechanism 205 (FIG. 21) to the other party of the audio conference via the antenna 208.
  • an acoustic signal transmitted from the other party of the audio conference is received by the communication mechanism 205 via the antenna 208, and in the signal processing block 11, for the input device 20 based on the device information. After appropriate NC processing or the like, the input device 20 is supplied. In the input device 20, sound corresponding to the sound signal from the signal processing block 11 is output from the drivers 61L and 61R.
  • FIG. 29 is a perspective view showing an external configuration example of a fifth system to which the application system of FIGS. 20 and 21 is applied.
  • the electrical configuration of the fifth system in FIG. 29 is the same as the electrical configuration example shown in FIG. 21, for example.
  • the host device 10 is applied to a smartphone equipped with a recording application that records an acoustic signal in an existing multi-channel audio format such as 5.1ch
  • the input device 20 includes four microphones 81 1 to 81. 4 and 5 mic 81 0 to a plurality of built-in microphone 81 4 or the like and is applied to the accessory microphone system as one of the accessories such as a video camera.
  • the host device 10 executes a recording application based on the device information and records an acoustic signal in a multi-channel audio format. To function as a system.
  • the signal processing block 11 of the host device 10 needs to perform beam forming appropriate for the input device 20 and reduce wind noise for the acoustic signal from the input device 20 based on the device information. Processing is performed, and the resulting acoustic signal is recorded in the storage 203 (FIG. 21), for example, in a multi-channel audio format.
  • the fifth system records multi-channel audio recording by recording an image captured by the camera in the host device 10 in the storage 203 as well.
  • FIG. 30 is a perspective view showing an external configuration example of a sixth system to which the application system of FIGS. 20 and 21 is applied.
  • the electrical configuration of the sixth system in FIG. 30 is the same as the electrical configuration example shown in FIG. 21, for example.
  • the host device 10 is applied to a smartphone equipped with a mixer application for mixing acoustic signals
  • the input device 20 is applied to an input device that receives input of acoustic signals at the line level.
  • the input device 20 are the input device that receives an input of the acoustic signal at the line level, instead of the microphone 81 i in FIG. 21, or is provided with a microphone 81 i, a line level Are provided with a plurality of line input terminals (jacks) for inputting a sound signal of the above and an instrument input terminal corresponding to an electric guitar or the like.
  • the input device 20 as an input device, plugs of a plurality of musical instruments (including microphones) are inserted into line input terminals or musical instrument input terminals, and the acoustic signals of the musical instruments output from the plurality of musical instruments through the plugs. Can be entered.
  • the input device 20 as an input device can transmit the input acoustic signal of the musical instrument to the host device 20 in the same manner as the acoustic signal obtained by the microphone 81 i .
  • a mixer application is started in the host device 10 based on the device information.
  • signal processing such as processing for adjusting the mixing balance of the acoustic signals of the musical instruments from the input device 20 and processing for applying effects to the acoustic signals of the individual musical instruments is performed.
  • the acoustic signal of the instrument from the input device 20 (including the acoustic signal after being subjected to signal processing in the signal processing block 11) can be recorded in the storage 203 (FIG. 21). .
  • FIG. 31 is a perspective view showing an external configuration example of a seventh system to which the application system of FIGS. 20 and 21 is applied.
  • the electrical configuration of the seventh system in FIG. 31 is the same as the electrical configuration example shown in FIG. 21, for example.
  • the host device 10 is applied to a smartphone equipped with a recording application that records a sensor signal output from the sensor, and the input device 20 inputs a sensor signal of a biological sensor that senses biological information. It is applied to the sensor input device which receives.
  • the input device 20 is a sensor input device as described above, a plurality of input terminals (in addition to the microphone 81 i in FIG. 21 or together with the microphone 81 i) for inputting sensor signals ( Jack) is provided.
  • the input device 20 as a sensor input device includes a plurality of biological sensors by inserting plugs of a plurality of biological sensors (for example, a sensor for sensing eye movements, a sensor for sensing brain waves, etc.) into an input terminal.
  • the sensor signal output through the plug can be input.
  • the input device 20 as the sensor input device can transmit the input sensor signal to the host device 20 in the same manner as the acoustic signal obtained by the microphone 81 i .
  • the host application 10 when an input device 20 as a sensor input device is connected to the host device 10, the host application 10 starts a recording application based on the device information.
  • processing necessary for the sensor signal of the biosensor from the input device 20 is performed and recorded in the storage 203.
  • the sensor signals of a plurality of biological sensors are sent to the host via the 4-pole plug 23 of the input device 20 and the 4-pole jack 14 of the host device 10.
  • the data can be input to the device 10 and recorded.
  • the host device 10 transmits the sensor signal of the biometric sensor from the input device 20 to the cloud (the computer that configures it) as necessary, or sends the sensor signal in the cloud.
  • a feedback result obtained by processing can be received, displayed, recorded in the storage 203, or the like.
  • FIG. 32 is a block diagram illustrating an eighth detailed configuration example of the host device 10 and the input device 20.
  • one of the two terminals 71A and 71B is selected for easy understanding.
  • the input device 20 is configured by using the switch 71 that can be switched.
  • an analog switch is also used as the switch 71, for example.
  • FIG. 32 is directed to the sixth detailed configuration example of FIG. 8, and the host device 10 and the input device 20 when the switches 41 and 71 of the sixth detailed configuration example are mounted using analog switches.
  • the example of a structure is shown.
  • FIG. 32 portions corresponding to those in FIG. 8 are denoted by the same reference numerals, and description thereof will be omitted below as appropriate.
  • the switches 41 and 71 can be mounted using an analog switch.
  • the host device 10 includes a signal processing block 11, a clock generation unit 15, a DAC 31, a power amplifier 32, a resistor 33, an interrupter 46, a transmission / reception processing unit 47, a register 48, an I 2 C interface 49, a plug detection unit 101, 8 is common to the case of FIG. 8 in that the authentication pattern output unit 102 and the pattern detection unit 103 are provided.
  • the host device 10 is different from the case of FIG. 8 in that a switch unit 401 is provided instead of the switch 41 and a coil 402 and a capacitor 403 are newly provided. To do.
  • the analog acoustic interface 12 is configured in the same manner as in FIG.
  • the multiplexed data interface 13 includes an interrupter 46, a transmission / reception processing unit 47, a register 48, an I 2 C interface 49, a plug detection unit 101, an authentication pattern output unit 102, a pattern detection unit 103, A switch unit 401, a coil 402, and a capacitor 403 are included.
  • the input device 20 includes drivers 61L and 61R, an LDO 74, a control unit 75, a PLL 77, a transmission processing unit 78, a switch 80, microphones 81 0 to 81 4 , amplifiers 82 0 to 82 4 , resistors 83 0 to 83 4 , ADCs 84 0 to 84 4 , nonvolatile memory 85, power detection unit 111, and authentication pattern output unit 112 are common to the case of FIG.
  • the input device 20 is provided with a switch unit 411 instead of the switch 71, and a capacitor 412, a coil 413, and a capacitor 414 are newly provided. It is different from the case.
  • the analog acoustic interface 21 is configured in the same manner as in FIG.
  • the multiplexed data interface 22 includes an LDO 74, a control unit 75, a PLL 77, a transmission processing unit 78, a switch 80, microphones 81 0 to 81 4 , amplifiers 82 0 to 82 4 , and resistors 83 0. to 83 4, ADC 84 0 to 84 4, the nonvolatile memory 85, a power detection unit 111, the authentication pattern output unit 111, a switch unit 411, a capacitor 412, a coil 413 and consists of a capacitor 414.
  • the switch unit 401 is configured using an analog switch and has terminals J1, J2, J3, and J4.
  • Terminals J1 the power is a power supply terminal to (predetermined voltage) is applied, in FIG. 32, is connected to the power supply V D.
  • the terminals J2 and J3 are terminals to be turned on and off, and in the switch unit 401, between the terminals J2 and J3 is turned on (conductive state) or turned off (non-conductive state).
  • terminal J2 is an acoustic signal line JA and, one end is connected to the other end of the connected resistor 33 to a power source V D, terminal J3 is, microphone terminal TJ3 of the jack 14, and multiplexing Connected to data signal line JB.
  • the terminal J4 is a control terminal for controlling on and off between the terminals J2 and J3, and in the switch unit 401, between the terminals J2 and J3 according to the signal supplied to the terminal J4, Turn on or off.
  • the terminal J4 is connected to the plug detection unit 101 and the pattern detection unit 103, and therefore, the terminals J2 and J3 of the switch unit 401 are connected from the plug detection unit 101 and the pattern detection unit 103. It is turned on or off according to the signal supplied to the terminal J4.
  • Coil 402 a multiplexed data signal lines JB, are connected in series between the power source V D, cuts the AC component of the signal flowing from the coil 402 to the power supply V D side.
  • the terminal J1 is connected to the connection point between the power supply V D and the coil 402.
  • One end of the capacitor 403 is connected to a connection point between the coil 402 and the multiplexed data signal line JB, and the other end of the capacitor 403 is connected to the transmission / reception processing unit 47 and the pattern detection unit 103.
  • the capacitor 403 cuts the DC component of the signal flowing from the capacitor 403 to the transmission / reception processing unit 47 side and the pattern detection unit 103 side.
  • the switch unit 411 is configured using an analog switch and has terminals P1, P2, P3, and P4.
  • the terminals P1 to P4 of the switch unit 411 correspond to the terminals J1 to J4 of the switch unit 401, respectively.
  • the switch unit 411 between the terminals P2 and P3 is turned on or off according to the signal supplied to the terminal P4.
  • the terminal P4 is connected to the power detection unit 111, and therefore, the terminal P2 and P3 of the switch unit 411 are turned on according to the signal supplied from the power detection unit 111 to the terminal P4. Or turned off.
  • the terminal P1 is connected to a connection point between the coil 413 and the LDO 74, and the terminal P2 is connected to the microphone terminal TP3 of the plug 23 and the multiplexed data signal line PB.
  • the terminal P3 is connected to the acoustic signal line PA, and the terminal P4 is connected to the power detection unit 111 as described above.
  • the capacitor 412 is connected in series between the multiplexed data signal line PB and the transmission processing unit 78 (further, the control unit 75 and the PLL 77), and cuts the DC component of the signal flowing to the transmission processing unit 78 side.
  • One end of the coil 413 is connected to a connection point between the microphone terminal TP3 of the plug 23 and the multiplexed data signal line PB, and the other end of the coil 413 is connected to the LDO 74.
  • One end of the capacitor 414 is grounded (connected to the ground), and the other end of the capacitor 414 is connected to a connection point between the coil 413 and the LDO 74.
  • the AC component of the signal supplied to the LDO 74 is cut from the microphone terminal TP3 of the plug 23 via the coil 413 and the capacitor 414.
  • the plug detection unit 101 detects that the plug is inserted into the jack 14.
  • the plug detecting unit 101 When the plug detecting unit 101 detects that a plug is inserted into the jack 14, the plug detecting unit 101 supplies a control signal to the terminal J4 of the switch unit 401, thereby turning off between the terminals J2 and J3.
  • the transmission / reception processing unit 47 starts transmission of the clock (including the signal) in synchronization with the clock from the clock generation unit 15, and further transmits the master authentication pattern stored in the authentication pattern output unit 102. Start.
  • the clock and master authentication pattern transmitted by the transmission / reception processing unit 47 are output from the microphone terminal TJ3 of the jack 14 via the capacitor 403 and the multiplexed data signal line JB.
  • the pattern detection unit 103 After starting the transmission of the clock and the master authentication pattern, the pattern detection unit 103 waits for the slave authentication pattern to be transmitted from the plug device having the plug inserted into the jack 14.
  • the pattern detection unit 103 detects (recognizes) that the plug device having the plug inserted into the jack 14 is not a compatible device. Then, a control signal is supplied to the terminal J4 of the switch unit 401 so as to turn on between the terminals J2 and J3.
  • the microphone terminal TJ3 of the jack 14 is connected to the acoustic signal line JA through the switch unit 401, and the switch unit 401 and the resistor 33 are connected. Is connected to the power source V D via
  • the host device 10 corresponds to a plug device having a plug inserted into the jack 14 as described with reference to FIG. 2, for example, a four-pole existing headset having a microphone. Operation (conventional mode operation) when the device is not.
  • a slave authentication pattern is transmitted from a plug device having a plug inserted into the jack 14, for example, the plug 23 of the input device 20 that is a corresponding device is inserted into the jack 14 and the input device 20
  • the slave authentication pattern is transmitted to the pattern detection unit 103 via the microphone terminal TJ3 of the jack 14, the multiplexed data signal line JB, and the capacitor 403, the pattern detection unit 103 displays the slave authentication pattern.
  • the slave authentication pattern is received, it is detected that the plug device having the plug inserted into the jack 14 is a compatible device.
  • the pattern detection unit 103 When it is detected that the plug device having the plug inserted into the jack 14 is a corresponding device, the pattern detection unit 103 indicates that the switch 41 described in FIG. 8 has been switched to select the terminal 41B. A corresponding signal (hereinafter also referred to as a corresponding device detection signal) is supplied to the interrupter 46.
  • the interrupter 46 supplies the signal processing block 11 that the corresponding device (plug) has been inserted into the jack 14.
  • the transmission / reception processing unit 47 sends the ACK signal to the jack 14 via the capacitor 403, the multiplexed data signal line JB, and the microphone terminal TJ3 of the jack 14.
  • the input device 20 is transmitted (returned) as a plug device having the inserted plug.
  • the transmission / reception processing unit 47 starts receiving multiplexed data transmitted from the input device 20 via the microphone terminal TJ3 of the jack 14, the multiplexed data signal line JB, and the capacitor 403.
  • the power detection unit 111 causes the plug 23 to be connected to the jack (jack 14 or an existing jack with four poles). ) Is detected.
  • the power detector 111 detects that the plug 23 is inserted into the jack when the voltage at the microphone terminal TP3 of the plug 23 changes to the voltage of the power supply D (close voltage).
  • the power detection unit 111 When the power detection unit 111 detects that the plug 23 is inserted into the jack, the power detection unit 111 supplies a control signal to the terminal P4 of the switch unit 411, thereby turning off between the terminals P2 and P3.
  • the microphone terminal TP3 of the plug 23 is connected to the LDO 74 via the coil 413.
  • the host device 10 by leaving the terminals J2 and J3 of the switch unit 401 turned on, the host device 10 can use an existing headset with four poles having a microphone. It is possible to imitate existing jack devices that are not compatible devices.
  • the LDO 74 of the input device 20 Is supplied with power V D via the resistor 33 (of the host device 10), the switch unit 401, the microphone terminal TJ3 of the jack 14, the microphone terminal TP3 of the plug 23 (of the input device 10), and the coil 413. .
  • the LDO 74 has sufficient power (voltage),
  • the block for transmitting multiplexed data such as the control unit 75 and the transmission processing unit 78 cannot be supplied, and therefore the block for transmitting multiplexed data does not operate.
  • the power detection unit 111 detects that the jack device connected to the plug 23 is not a compatible device, and switches the switch unit. By supplying a control signal to the terminal P4 of 411, the terminal P2 and P3 are turned on.
  • the microphone terminal T3 of the plug 23 is connected to the acoustic signal line PA via the switch unit 411.
  • the input device 20 is an existing smartphone in which the jack device having the jack with the plug 23 inserted as described with reference to FIG. 2 corresponds to, for example, a four-pole existing headset having a microphone. The operation in the case of an existing jack device that is not a compatible device is performed.
  • the jack device connected to the input device 20 is the host device 10 which is a corresponding device, as described above, the connection between the terminals J2 and J3 of the switch unit 401 is turned off in the host device 10. Is done.
  • the LDO 74 of the input device 20 is connected to the coil 402, the microphone terminal TJ3 of the jack 14, the microphone terminal TP3 of the plug 23, and the coil 413.
  • Power supply V D is supplied.
  • V D Voltage
  • the PLL 77 receives the clock transmitted from the host device 10 via the microphone terminal TP3 of the plug 23, the multiplexed data signal line PB, and the capacitor 412, and starts its operation.
  • the PLL 77 enters a so-called locked state, the PLL 77 supplies a clock synchronized with the clock from the transmission / reception processing unit 47 to the transmission processing unit 78 and the like.
  • the transmission processing unit 78 starts operation in synchronization with the clock from the PLL 77.
  • control unit 75 receives the master authentication pattern transmitted from the host device 10 via the microphone terminal TP 3 of the plug 23, the multiplexed data signal line PB, and the capacitor 412.
  • control unit 75 When the control unit 75 receives the master authentication pattern, the control unit 75 detects that the jack device having the jack into which the plug 23 is inserted is a compatible device, and sends a slave authentication pattern from the authentication pattern output unit 112 to the transmission processing unit 78. , For a predetermined time.
  • the slave authentication pattern transmitted by the transmission processing unit 78 is output from the microphone terminal TP3 of the plug 23 via the capacitor 412 and the multiplexed data signal line JB.
  • the slave authentication pattern output from the microphone terminal TP3 of the plug 23 is received by the pattern detection unit 103 as described above via the microphone terminal TJ3 of the jack 14, the multiplexed data signal line JB, and the capacitor 403.
  • the transmission / reception processing unit 47 transmits the ACK signal to the capacitor 403, the multiplexed data signal line JB, and the microphone terminal of the jack 14 as described above. Since the data is transmitted via TJ3, the control unit 75 of the input device 20 causes the ACK signal transmitted via the microphone terminal TJ3 of the jack 14 to be transmitted to the microphone terminal TP3 of the plug 23 and the multiplexed data. The signal is received via the signal line PB and the capacitor 412.
  • the transmission processing unit 78 a switch signal from the switch 80, the digital sound signal #i, data read from the register 76 from the ADC 84 i, and multiplexes data read out from the nonvolatile memory 85
  • the resulting multiplexed data is transmitted / received via the capacitor 412, the multiplexed data signal line PB, the microphone terminal TP3 of the plug 23, the microphone terminal TJ3 of the jack 14, the multiplexed data signal line JB, and the capacitor 403. Processing to be transmitted to the processing unit 47 is started.
  • the multiplexed data transmitted from the transmission processing unit 78 as described above is received by the transmission / reception processing unit 47.
  • FIG. 33 is a circuit diagram showing a configuration example of the switch unit 401 of FIG.
  • the switch unit 401 includes an FET (Field-Effect-Transistor) switch 431 that is an analog switch.
  • FET Field-Effect-Transistor
  • the FET switch 431 includes FETs 441 and 442, resistors 443 and 444, and an inverter 445.
  • the FET 441 is an nMOS (n-channel Metal Metal Oxide Semiconductor) FET, and its gate is connected to one end of the resistor 443.
  • the drain of the FET 441 is connected to the source of the FET 442, and the source of the FET 441 is connected to the drain of the FET 442.
  • the FET 442 is a pMOS (p-channel MOS) FET, and its gate is connected to one end of the resistor 444. Note that, as described above, the source of the FET 442 is connected to the drain of the FET 441, and the drain of the FET 442 is connected to the source of the FET 441.
  • connection point between the drain of the FET 441 and the source of the FET 442 is connected to the terminal J2, and the connection point between the source of the FET 441 and the drain of the FET 442 is connected to the terminal J3.
  • one end of the resistor 443 is connected to the gate of the FET 441, and the other end of the resistor 443 is connected to the terminal J1.
  • one end of the resistor 444 is connected to the gate of the FET 442, and the other end of the resistor 444 is grounded.
  • the input terminal of the inverter 445 is connected to the connection point between the terminal J4 and the gate of the FET 442 and the resistor 444.
  • An output terminal of the inverter 445 is connected to a connection point between the gate of the FET 441 and the resistor 443.
  • the FET switch 431 configured as described above operates using the voltage at the terminal J1 as a power source.
  • the voltage at the terminal J4 is at the H level
  • the H level is applied to the gate of the FET 442 and the gate of the FET 441 is Is applied with an L level via an inverter 445.
  • both the FETs 441 and 442 are turned off, and the terminals J2 and J3 are turned off (non-conducting state).
  • the L level is applied to the gate of the FET 442
  • the H level is applied to the gate of the FET 441 via the inverter 445.
  • both the FETs 441 and 442 are turned on, and the terminals J2 and J3 are turned on (conductive state).
  • the FET switch 431 can turn on or off between the terminals J2 and J3 according to a signal (control signal) supplied to the terminal J4.
  • a protection diode is provided as appropriate for protection from overvoltage (overcurrent).
  • the protection diode is not shown in order to avoid making the figure complicated. is there.
  • FIG. 34 is a circuit diagram showing a configuration example of the switch unit 401 when a protection diode is provided.
  • a diode 451 is disposed on the terminal J2 side between the terminal J1 and the ground
  • a diode 452 is disposed on the terminal J3 side between the terminal J1 and the ground
  • a diode 452 is disposed between the terminal J2 and the ground.
  • 453 is provided between the terminal J3 and the ground
  • the diode 454 is provided between the terminals J1 and J2
  • the diode 455 is provided between the terminals J1 and J3
  • the diode 456 is provided as a protective diode.
  • FIG. 35 is a circuit diagram showing a configuration example of the switch unit 411 in FIG.
  • the switch unit 411 includes a FET switch 461 that is an analog switch.
  • the switch unit 411 also includes a diode 491 and a capacitor 492.
  • the FET switch 461 includes FETs 471 and 472, resistors 473 and 474, and an inverter 475, and is configured similarly to the FET switch 431 in FIG.
  • the FET 471 is an nMOS FET, and its gate is connected to one end of the resistor 473.
  • the drain of the FET 471 is connected to the source of the FET 472 which is a pMOS FET, and the source of the FET 471 is connected to the drain of the FET 472.
  • the gate of the FET 472 is connected to the other end of the resistor 474 whose one end is grounded.
  • the connection point between the drain of the FET 471 and the source of the FET 472 is connected to the terminal P2, and the connection point between the source of the FET 471 and the drain of the FET 472 is connected to the terminal P3.
  • the input terminal of the inverter 475 is connected to the connection point between the terminal P4 and the gate of the FET 472 and the resistor 474.
  • An output terminal of the inverter 475 is connected to a connection point between the gate of the FET 471 and the resistor 473.
  • the FET switch 461 configured as described above operates using the voltage supplied from the terminal P1 through the diode 491 as a power source.
  • the voltage at the terminal P4 is at the H level, The level is applied, and the L level is applied to the gate of the FET 471 via the inverter 475.
  • both the FETs 471 and 472 are turned off, and the terminals P2 and P3 are turned off (non-conducting state).
  • the L level is applied to the gate of the FET 472, and the H level is applied to the gate of the FET 471 via the inverter 475.
  • both the FETs 471 and 472 are turned on, and the terminals P2 and P3 are turned on (conductive state).
  • the FET switch 461 can turn on or off between the terminals P2 and P3 according to a signal (control signal) supplied to the terminal P4.
  • the switch unit 411 includes a diode 491 and a capacitor 492 in addition to the FET switch 461.
  • the anode of the diode 491 is connected to the terminal P1, and the cathode of the diode 491 is connected to the other end of the resistor 473 whose one end is connected to the gate of the FET 471.
  • the cathode of the diode 491 is also connected to a capacitor 492 whose one end is grounded.
  • the reason why the switch unit 411 of the input device 20 includes the above-described diode 491 and capacitor 492 in addition to the FET switch 461 is as follows.
  • connection point PS is short-circuited to the ground when the switch 80 is operated
  • switch 80 is operated,
  • the terminal P3 of 411 is connected to the ground at approximately 0 ohm through the acoustic signal line PA, the connection point PS, and the switch 80 connected to the connection point PS.
  • the switch unit 411 does not have the diode 491 and the capacitor 492, and the terminal P1 is directly connected to the resistor 473 of the FET switch 461, the terminal P1 of the switch unit 411 is input. Since it is connected to the microphone terminal TP3 of the plug 23 via the coil 413 of the device 20 (FIG. 32), the FET switch 461 is connected from the host device 10 via the microphone terminal TP3 of the plug 23 and the coil 413. The signal supplied to the terminal P1 of the switch unit 411 operates as a power source.
  • the FET 471 is turned off (opened), making it difficult to keep the terminals P2 and P3 of the switch unit 411 on, and the terminals P2 and P3 are turned off. become.
  • the operation of the switch 80 turns off between the terminals P ⁇ b> 2 and P ⁇ b> 3 of the switch unit 411 and the existing device connected to the input device 20 is connected. in the jack device, and switches the signal of the switch 80, to prevent it becomes impossible to transmit a sound signal of the microphone 81 0, the switch unit 411, diode 491, and capacitor 492 is provided.
  • a circuit including a diode 491 having an anode connected to the terminal P1 and a capacitor 492 having one end grounded and the other end connected to the cathode of the diode 491 supplies power to the FET switch 461. Configure the circuit.
  • the power supply circuit composed of the diode 491 and the capacitor 492 is a separate power supply from the LDO 74 that supplies power to the control unit 75 and the transmission processing unit 78.
  • the signal supplied from the terminal P1 of the switch unit 411 is rectified in the diode 491, and the capacitor 492 is charged by the rectified signal. Then, power is supplied to the FET switch 461 by the charged capacitor 492.
  • the capacitor 492 causes the gate voltage of the nMOS FET 471, and hence between the gate and the source.
  • the voltage V GS can be maintained and the FET 471 can be prevented from being turned off.
  • the current consumed by the switch unit 411 is the reverse bias current of the diode 491, the leakage current of the capacitor 492, and the gate current of the FET 471. Is very small.
  • the switch unit 401 (FIG. 33) of the host device 10 since the voltage between the gate and the source of the FET 441 cannot be maintained by the operation of the switch 80, the power supply composed of the diode 491 and the capacitor 492 There is no need to provide a separate power source such as a circuit.
  • the switch unit 401 (FIG. 33) can also be provided with a separate power source such as a power supply circuit including a diode 491 and a capacitor 492, similarly to the switch unit 411 (FIG. 35).
  • a separate power source such as a power supply circuit including a diode 491 and a capacitor 492, similarly to the switch unit 411 (FIG. 35).
  • the diode 491 also has a function of preventing the backflow of current to the terminal P1.
  • FIG. 35 as in the case of FIG. 33, the protection diode is not shown in order to avoid complication of the drawing.
  • FIG. 36 is a circuit diagram showing a configuration example of the switch unit 411 when a protection diode is provided.
  • a diode 481 is provided on the terminal P2 side between the terminal P1 and the ground
  • a diode 482 is provided on the terminal P3 side between the terminal P1 and the ground
  • a diode is provided between the terminal P2 and the ground.
  • 483 is provided between the terminal P3 and the ground
  • the diode 484 is provided between the terminals P1 and P2
  • the diode 485 is provided between the terminals P1 and P3
  • the diode 486 is provided as a protective diode.
  • the above-described processing (a part thereof) can be performed by hardware or software as necessary.
  • a program constituting the software is installed in a computer or the like.
  • FIG. 37 shows a configuration example of an embodiment of a computer in which a program for executing the above-described processing is installed.
  • the program can be recorded in advance in a hard disk 305 or ROM 303 as a recording medium built in the computer.
  • the program can be stored (recorded) in a removable recording medium 311.
  • a removable recording medium 311 can be provided as so-called package software.
  • examples of the removable recording medium 311 include a flexible disk, a CD-ROM (Compact Disc Read Only Memory), an MO (Magneto Optical) disc, a DVD (Digital Versatile Disc), a magnetic disc, a semiconductor memory, and the like.
  • the program can be installed in the computer from the removable recording medium 311 as described above, or can be downloaded to the computer via the communication network or the broadcast network and installed in the built-in hard disk 305. That is, the program is transferred from a download site to a computer wirelessly via a digital satellite broadcasting artificial satellite, or wired to a computer via a network such as a LAN (Local Area Network) or the Internet. be able to.
  • a network such as a LAN (Local Area Network) or the Internet.
  • the computer includes a CPU (Central Processing Unit) 302, and an input / output interface 310 is connected to the CPU 302 via the bus 301.
  • a CPU Central Processing Unit
  • an input / output interface 310 is connected to the CPU 302 via the bus 301.
  • the CPU 302 executes a program stored in a ROM (Read Only Memory) 303 accordingly. .
  • the CPU 302 loads a program stored in the hard disk 305 to a RAM (Random Access Memory) 304 and executes it.
  • the CPU 302 performs processing according to the flowchart described above or processing performed by the configuration of the block diagram described above. Then, the CPU 302 causes the processing result to be output from the output unit 306 or transmitted from the communication unit 308 via the input / output interface 310, or recorded on the hard disk 305, for example, as necessary.
  • the input unit 307 includes a keyboard, a mouse, a microphone, and the like.
  • the output unit 306 includes an LCD (Liquid Crystal Display), a speaker, and the like.
  • the processing performed by the computer according to the program does not necessarily have to be performed in chronological order in the order described as the flowchart. That is, the processing performed by the computer according to the program includes processing executed in parallel or individually (for example, parallel processing or object processing).
  • the program may be processed by one computer (processor), or may be distributedly processed by a plurality of computers. Furthermore, the program may be transferred to a remote computer and executed.
  • the system means a set of a plurality of components (devices, modules (parts), etc.), and it does not matter whether all the components are in the same housing. Accordingly, a plurality of devices housed in separate housings and connected via a network and a single device housing a plurality of modules in one housing are all systems. .
  • the present technology can take a cloud computing configuration in which one function is shared by a plurality of devices via a network and is jointly processed.
  • each step described in the above flowchart can be executed by one device or can be shared by a plurality of devices.
  • the plurality of processes included in the one step can be executed by being shared by a plurality of apparatuses in addition to being executed by one apparatus.
  • this technique can take the following structures.
  • a storage unit for storing device information related to the input device; The input device according to ⁇ 1>, wherein the multiplexed data also includes the device information.
  • the input device according to any one of ⁇ 1> to ⁇ 3>, further including a sound output unit that outputs sound corresponding to the sound signal transmitted from the jack device.
  • the conversion unit is a microphone that converts sound into an acoustic signal;
  • the plug is A ground terminal connected to the ground, two acoustic signal terminals that receive an input of a two-channel acoustic signal corresponding to the sound output from the acoustic output unit, and A plug having one microphone terminal for outputting an acoustic signal output from a predetermined one of the plurality of microphones as the plurality of conversion units to the jack device;
  • the input device according to ⁇ 4>, wherein the transmission processing unit transmits the multiplexed data from the microphone terminal.
  • ⁇ 6> Select one of an acoustic signal line for transmitting an acoustic signal output from the predetermined microphone and a multiplexed data signal line for transmitting the multiplexed data output from the transmission processing unit.
  • the input device according to ⁇ 5> further including a selection unit connected to the microphone terminal.
  • the detector is When a predetermined signal is received via the microphone terminal, the jack device is detected as the corresponding device, The selection unit that selects the acoustic signal line is switched to select the multiplexed data signal line, The input device according to ⁇ 6>, wherein the transmission processing unit transmits the multiplexed data via the multiplexed data signal line and the microphone terminal.
  • the selection unit that selects the acoustic signal line is switched to select the multiplexed data signal line
  • the detection unit detects that the jack device is the corresponding device when a predetermined signal is received via the microphone terminal and the multiplexed data signal line;
  • the input device according to ⁇ 6> wherein the transmission processing unit transmits the multiplexed data via the multiplexed data signal line and the microphone terminal.
  • a plug inserted into the jack of a jack device having a jack An input device having a plurality of conversion units that convert physical quantities into electrical signals, Detecting whether the jack device is a compatible device capable of handling multiplexed data obtained by multiplexing the electrical signals output from the plurality of converters;
  • a transmission method of the input device comprising: transmitting the multiplexed data via the plug when the jack device is the corresponding device.
  • a host device comprising: a reception processing unit that receives the multiplexed data transmitted from the plug device that is the corresponding device via the jack when the plug device is the corresponding device.
  • the multiplexed data also includes device information regarding the plug device that is the corresponding device, The host device according to ⁇ 10>, further including a signal processing unit that performs signal processing according to the device information.
  • ⁇ 12> The host device according to ⁇ 10> or ⁇ 11>, wherein power is supplied to the plug device.
  • the plug device that is the corresponding device has the plurality of conversion units,
  • the conversion unit is a microphone that converts sound into an acoustic signal;
  • the jack A ground terminal connected to the ground, and two acoustic signal terminals for outputting two-channel acoustic signals output from the acoustic interface;
  • One microphone terminal for receiving an input of an acoustic signal output from a predetermined one of the plurality of microphones as the plurality of conversion units,
  • the host device according to ⁇ 13>, wherein the reception processing unit receives the multiplexed data via the microphone terminal.
  • ⁇ 15> Select one of an acoustic signal line for receiving an acoustic signal output from the predetermined microphone and a multiplexed data signal line for receiving the multiplexed data, and connect to the microphone terminal
  • the host device according to ⁇ 14> further including a selection unit.
  • the detector is When a predetermined signal is received via the microphone terminal, the plug device is detected as the corresponding device, The selection unit that selects the acoustic signal line is switched to select the multiplexed data signal line, The host device according to ⁇ 15>, wherein the reception processing unit receives the multiplexed data via the microphone terminal and the multiplexed data signal line.
  • the selection unit that selects the acoustic signal line is switched to select the multiplexed data signal line
  • the detection unit detects that the plug device is the corresponding device when a predetermined signal is received via the microphone terminal and the multiplexed data signal line;
  • the host device according to ⁇ 15>, wherein the reception processing unit receives the multiplexed data via the microphone terminal and the multiplexed data signal line.
  • the host device receiving method includes the step of receiving, via the jack, the multiplexed data transmitted from the plug device that is the compatible device.
  • an input device having: a transmission processing unit that transmits the multiplexed data via the plug; A jack into which the plug of the plug device having a plug is inserted; Another detection unit that detects whether the plug device is the corresponding device;
  • a signal including: a host device having: a reception processing unit that receives the multiplexed data transmitted from the plug device that is the compatible device via the jack Processing system.
  • An input device having a plurality of conversion units that convert physical quantities into electrical signals, Detecting whether the jack device is a compatible device capable of handling multiplexed data obtained by multiplexing the electrical signals output from the plurality of converters;
  • the jack device is the corresponding device, transmitting the multiplexed data through the plug;
  • a host device having a jack into which the plug of the plug device having a plug is inserted; Detecting whether the plug device is the corresponding device; Receiving the multiplexed data transmitted from the plug device, which is the corresponding device, when the plug device is the corresponding device, via the jack.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • General Health & Medical Sciences (AREA)
  • Otolaryngology (AREA)
  • Circuit For Audible Band Transducer (AREA)
  • Headphones And Earphones (AREA)
  • Soundproofing, Sound Blocking, And Sound Damping (AREA)

Abstract

 本技術は、プラグを有するプラグデバイスから、ジャックを有するジャックデバイスへの、複数の電気信号を多重化した多重化データの送受信を、容易に行うことができるようにする入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法に関する。 入力デバイスは、ジャックを有するジャックデバイスが、複数の電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、ジャックデバイスが対応デバイスである場合に、多重化データをプラグを介して送信する。ホストデバイスは、プラグを有するプラグデバイスが、対応デバイスであるかどうかを検出し、プラグデバイスが対応デバイスである場合に、そのプラグデバイスから送信されてくる多重化データをジャックを介して受信する。本技術は、ジャックやプラグを有する音楽プレーヤやヘッドセット等に適用できる。

Description

入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法
 本技術は、入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法に関し、特に、例えば、プラグを有するプラグデバイスから、ジャックを有するジャックデバイスへの、複数の電気信号を多重化した多重化データの送受信を、容易に行うことができるようにする入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法に関する。
 例えば、複数のマイク(マイクロフォン)を有するヘッドセットにおいて、複数のマイクそれぞれが出力するアナログ信号を、1つの端子(ピン)で、音声通信可能なホストデバイスに送信する技術が提案されている(例えば、特許文献1を参照)。
米国特許出願公開第2010/0284525号
 ところで、近年においては、プラグを有するプラグデバイスから、ジャックを有するジャックデバイスへの、複数の電気信号を多重化した多重化データの送受信を、容易に行うことができる技術の提案が要請されている。
 本技術は、このような状況に鑑みてなされたものであり、プラグデバイスからジャックデバイスへの、複数の電気信号を多重化した多重化データの送受信を、容易に行うことができるようにするものである。
 本技術の入力デバイスは、ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、物理量を電気信号に変換する複数の変換部と、前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する送信処理部とを備える入力デバイスである。
 本技術の送信方法は、ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、物理量を電気信号に変換する複数の変換部とを有する入力デバイスが、前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信するステップを含む前記入力デバイスの送信方法である。
 以上のような本技術の入力デバイス、及び、送信方法においては、前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかが検出される。そして、前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データが、前記プラグを介して送信される。
 本技術のホストデバイスは、プラグを有するプラグデバイスの前記プラグが挿入されるジャックと、前記プラグデバイスが、物理量を電気信号に変換する複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する受信処理部とを備えるホストデバイスである。
 本技術の受信方法は、プラグを有するプラグデバイスの前記プラグが挿入されるジャックを有するホストデバイスが、前記プラグデバイスが、物理量を電気信号に変換する複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信するステップを含む前記ホストデバイスの受信方法である。
 以上のような本技術のホストデバイス、及び、受信方法においては、前記プラグデバイスが、物理量を電気信号に変換する複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかが検出される。そして、前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データが、前記ジャックを介して受信される。
 本技術の信号処理システムは、ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、物理量を電気信号に変換する複数の変換部と、前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する送信処理部とを有する入力デバイスと、プラグを有するプラグデバイスの前記プラグが挿入されるジャックと、前記プラグデバイスが、前記対応デバイスであるかどうかを検出する他の検出部と、前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する受信処理部とを有するホストデバイスとを備える信号処理システムである。
 本技術の送受信方法は、ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、物理量を電気信号に変換する複数の変換部とを有する入力デバイスが、前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信するステップと、プラグを有するプラグデバイスの前記プラグが挿入されるジャックを有するホストデバイスが、前記プラグデバイスが、前記対応デバイスであるかどうかを検出し、前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信するステップとを含む送受信方法である。
 以上のような本技術の信号処理システム、及び、送受信方法においては、入力デバイスにおいて、前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかが検出され、前記ジャックデバイスが前記対応デバイスである場合には、前記多重化データが、前記プラグを介して送信される。また、ホストデバイスにおいて、前記プラグデバイスが、前記対応デバイスであるかどうかが検出され、前記プラグデバイスが前記対応デバイスである場合には、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データが、前記ジャックを介して受信される。
 なお、入力デバイス、及び、ホストデバイスは、独立した装置であっても良いし、1つの装置を構成している一部であっても良い。
 本技術によれば、プラグデバイスからジャックデバイスへの、複数の電気信号を多重化した多重化データの送受信を、容易に行うことができる。
 なお、本明細書に記載された効果は、あくまで例示であり、本技術の効果は、本明細書に記載された効果に限定されるものではなく、付加的な効果があってもよい。
本技術を適用した信号処理システムの一実施の形態の構成例を示すブロック図である。 ホストデバイス10、及び、入力デバイス20の第1の詳細構成例を示すブロック図である。 ホストデバイス10、及び、入力デバイス20の処理を説明するフローチャートである。 ホストデバイス10、及び、入力デバイス20の第2の詳細構成例を示すブロック図である。 ホストデバイス10、及び、入力デバイス20の第3の詳細構成例を示すブロック図である。 ホストデバイス10、及び、入力デバイス20の第4の詳細構成例を示すブロック図である。 ホストデバイス10、及び、入力デバイス20の第5の詳細構成例を示すブロック図である。 ホストデバイス10、及び、入力デバイス20の第6の詳細構成例を示すブロック図である。 ホストデバイス10、及び、入力デバイス20の処理を説明するフローチャートである。 ホストデバイス10、及び、入力デバイス20の第7の詳細構成例を示すブロック図である。 ホストデバイス10と入力デバイス20との間でやりとりされる信号の例を示すタイミングチャートである。 ホストデバイス10と入力デバイス20との間でやりとりされる信号の例を示すタイミングチャートである。 ホストデバイス10が入力デバイス20に送信するコマンドとしての信号の例を示すタイミングチャートである。 FB方式のNCを行うFB方式のNCシステムの構成例を示すブロック図である。 FB方式のNCシステムの伝達関数を説明する図である。 FF方式のNCを行うFF方式のNCシステムの構成例を示すブロック図である。 FF方式のNCシステムの伝達関数を説明する図である。 FF+FB方式のNCを行うFF+FB方式のNCシステムの構成例を示すブロック図である。 ノイズサプレッションを行うノイズサプレッションシステムの構成例を示すブロック図である。 ホストデバイス10、及び、入力デバイス20を適用したアプリケーションシステムの外観構成例を示す斜視図である。 アプリケーションシステムの電気的な構成例を示すブロック図である。 不揮発性メモリ85に記憶されたデバイス情報の例を示す図である。 アプリケーションシステムを適用した第1のシステムの外観構成例を示す斜視図である。 第1のシステムの電気的な構成例を示すブロック図である。 アプリケーションシステムを適用した第2のシステムの外観構成例を示す斜視図である。 第2のシステムの電気的な構成例を示すブロック図である。 アプリケーションシステムを適用した第3のシステムの外観構成例を示す斜視図である。 アプリケーションシステムを適用した第4のシステムの外観構成例を示す斜視図である。 アプリケーションシステムを適用した第5のシステムの外観構成例を示す斜視図である。 アプリケーションシステムを適用した第6のシステムの外観構成例を示す斜視図である。 アプリケーションシステムを適用した第7のシステムの外観構成例を示す斜視図である。 ホストデバイス10、及び、入力デバイス20の第8の詳細構成例を示すブロック図である。 スイッチ部401の構成例を示す回路図である。 保護ダイオードを設けた場合のスイッチ部401の構成例を示す回路図である。 スイッチ部411の構成例を示す回路図である。 保護ダイオードを設けた場合のスイッチ部411の構成例を示す回路図である。 本技術を適用したコンピュータの一実施の形態の構成例を示すブロック図である。
 <本技術を適用した信号処理システムの一実施の形態>
 図1は、本技術を適用した信号処理システム(システムとは、複数の装置が論理的に集合した物をいい、各構成の装置が同一筐体中にあるか否かは、問わない)の一実施の形態の構成例を示すブロック図である。
 図1において、信号処理システムは、ホストデバイス10と入力デバイス20とを有する。
 ホストデバイス10は、信号処理ブロック11、アナログ音響インターフェース12、多重化データインターフェース13、ジャック14、及び、クロック生成部15を有する。
 ホストデバイス10は、ジャックを有するジャックデバイスであり、ジャック14に、プラグが挿入されると、そのプラグを有するプラグデバイスである、例えば、入力デバイス20から送信されてくる、複数のディジタル信号(電気信号)を多重化した多重化データを、ジャック14を介して、多重化データインターフェース13で受信する。
 そして、ホストデバイス10では、信号処理ブロック11において、多重化データインターフェース13で受信された多重化データに含まれるディジタル信号を用いて、各種の信号処理が行われる。
 ホストデバイス10としては、例えば、携帯電話機や、スマートフォン、携帯型音楽プレーヤ、ディジタルカメラ、ノート型のPC(Personal Computer)等の、信号処理が可能な携帯機器を採用することができる。さらに、ホストデバイス10としては、例えば、タブレット端末や、据え置き型のPC、TV(テレビジョン受像機)等の、信号処理が可能な任意の機器を採用することができる。
 信号処理ブロック11は、例えば、CPU(Central Processing Unit)や、DSP(Digital Signal Processor)等のプロセッサでなるMPU(Micro-Processing Unit)等で構成され、多重化データインターフェース13から供給される多重化データに含まれるディジタル信号や、アナログ音響インターフェース12から供給されるアナログ信号を用いて、各種の信号処理を行う。
 また、信号処理ブロック11は、必要に応じて、信号処理等によって得られるアナログの音響信号の、アナログ音響インターフェース12への供給や、入力デバイス20へのコマンド等の、多重化データインターフェース13への供給、その他、ホストデバイス10全体の制御等を行う。
 アナログ音響インターフェース12は、ジャック14を介して、アナログの音響信号を送受信するためのインターフェースであり、信号処理ブロック11から供給されるアナログの音響信号を、ジャック14にプラグが挿入されたプラグデバイス(例えば、入力デバイス20)に送信する。
 また、アナログ音響インターフェース12は、ジャック14にプラグが挿入されたプラグデバイスから送信されてくるアナログ信号(アナログの音響信号等)を受信し、信号処理ブロック11に供給する。
 多重化データインターフェース13は、ジャック14を介して、ディジタルの多重化データを送受信するためのインターフェースであり、ジャック14にプラグが挿入されたプラグデバイスから送信されてくる多重化データを受信し、信号処理ブロック11に供給する。
 また、多重化データインターフェース13は、信号処理ブロック11から供給される信号(コマンド等)を、ジャック14にプラグが挿入されたプラグデバイスに送信する。
 ジャック14には、プラグデバイスが有するプラグが挿入される。
 クロック生成部15は、所定のクロックを生成し、ホストデバイス10の必要なブロックに供給する。ホストデバイス10は、クロック生成部15が生成するクロックに同期して動作する。
 なお、ホストデバイス10において、アナログ音響インターフェース12は、必須ではない。
 入力デバイス20は、アナログ音響インターフェース21、多重化データインターフェース22、及び、プラグ23を有する。
 入力デバイス20は、プラグを有するプラグデバイスであり、プラグ23が、ジャックに挿入されると、そのジャックを有するジャックデバイスである、例えば、ホストデバイス10に、多重化データを、多重化データインターフェース13から、プラグ23を介して送信する。
 したがって、入力デバイス20は、ホストデバイス10に、多重化データを入力(供給)するデバイスとして機能する。
 入力デバイス20としては、例えば、複数のマイクを有するヘッドセット等の、物理量を電気信号に変換する複数の変換部(トランスデューサ)を有するデバイスを採用することができる。
 アナログ音響インターフェース21は、プラグ23を介して、アナログの音響信号を送受信するためのインターフェースであり、例えば、マイク(図1では図示せず)で得られたアナログの音響信号等を、プラグ23にジャックが挿入されたジャックデバイスに送信する。
 また、アナログ音響インターフェース21は、プラグ23がジャックに挿入されたジャックデバイスから送信されてくるアナログの音響信号を受信し、その音響信号に対応する音響を出力(放音)する。
 多重化データインターフェース22は、プラグ23を介して、ディジタルの多重化データを送受信するためのインターフェースであり、例えば、複数のマイク(図1では図示せず)で得られたアナログの音響信号をAD(Analog Digital)変換して得られるディジタルデータを多重化した多重化データを、プラグ23がジャックに挿入されたジャックデバイスに送信する。
 また、多重化データインターフェース22は、プラグ23がジャックに挿入されたジャックデバイス(例えば、ホストデバイス10)から送信されている信号(コマンド等)を受信し、所定の処理を行う。
 プラグ23は、ジャックデバイスが有するジャックに挿入される。
 なお、入力デバイス20において、アナログ音響インターフェース21は、必須ではない。
 ここで、ホストデバイス10は、多重化データインターフェース13を有するので、後述するように、ディジタルの多重化データを扱うことができ、入力デバイス20は、多重化データインターフェース22を有するので、やはり、後述するように、ディジタルの多重化データを扱うことができる。
 以上のようなディジタルの多重化データを扱うことが可能なジャックデバイス及びプラグデバイスを、対応デバイスということとすると、ホストデバイス10、及び、入力デバイス20は、いずれも、対応デバイスである。
 以下、説明を分かりやすくするために、ホストデバイス10として、音楽プレーヤや電話機等の音響信号を処理する機器の機能を有するスマートフォンを採用するとともに、入力デバイス20として、スマートフォンとしてのホストデバイス10に接続されるヘッドセットを採用し、ホストデバイス10、及び、入力デバイス20の詳細構成例について説明する。
 <ホストデバイス10、及び、入力デバイス20の第1の詳細構成例>
 図2は、ホストデバイス10、及び、入力デバイス20の第1の詳細構成例を示すブロック図である。
 ここで、以下では、ジャック14及びプラグ23として、それぞれ、例えば、4極のジャック及びプラグを採用することとする。
 すなわち、ジャック14は、2つ(ステレオ)の音響信号端子TJ1及びTJ2、1つのマイク端子TJ3、並びに、1つのグランド端子TJ4を有し、プラグ23も、2つの音響信号端子TP1及びTP2、1つのマイク端子TP3、並びに、1つのグランド端子TP4を有する。
 音響信号端子TJ1及びTJ2、並びに、TP1及びTP2は、2チャンネルのアナログの音響信号をやりとりするための端子である。音響信号端子TJ1及びTP1は、L(Left)チャンネル用の端子であり、音響信号端子TJ2及びTP2は、R(Right)チャンネル用の端子である。
 すなわち、音響信号端子TJ1は、Lチャンネルの音響信号を出力する端子であり、音響信号端子TJ2は、Rチャンネルの音響信号を出力する端子である。音響信号端子TP1は、Lチャンネルの音響信号の供給を受ける端子であり、音響信号端子TP2は、Rチャンネルの音響信号の供給を受ける端子である。
 マイク端子TJ3及びTP3は、マイク(後述するマイク810ないし814のうちの1つである、例えば、マイク810)から得られるアナログの音響信号をやりとりするための端子である。
 グランド端子TJ4及びTP4は、グランド(GND)に接続される端子である。
 プラグ23がジャック14に挿入されたとき、音響信号端子TJ1とTP1とが接続され、音響信号端子TJ2とTP2とが接続され、マイク端子TJ3とTP3とが接続され、グランド端子TJ4とTP4とが接続される。
 ここで、既存のヘッドセットの中には、L及びRチャンネルの音響を出力する音響出力部としてのドライバ(ヘッドフォンドライバ)(例えば、コイルと振動板等で構成される、音響信号を、空気の振動としての音響(音波)に変換するトランスデューサ)(スピーカと呼ばれることもある)と、マイクとが設けられ、4極のプラグを有するヘッドセットがある。
 プラグ23としては、上述のような既存のヘッドセットが有する4極のプラグと同一のプラグを採用することができ、ジャック14としては、上述のような既存のヘッドセットが有する4極のプラグに対応する4極のジャックを採用することができる。
 この場合、プラグ23は、4極の(プラグを有する)既存のヘッドセットを使用することができる、既存の音楽プレーヤ等のジャックデバイスのジャック(4極のジャック)に挿入することができる。また、ジャック14には、4極の既存のヘッドセットのプラグ(4極のプラグ)を挿入することができる。
 なお、プラグ23は、マイク端子TJ3に相当するマイク端子がない3極のジャックに挿入した場合に、プラグ23の音響信号端子TP1及びTP2と、3極のジャックの音響信号端子とが接続されるとともに、プラグ23のグランド端子TP4と、3極のジャックのグランド端子とが接続され、プラグ23のマイク端子TJ3は、端子どうしをショートさせないように構成されている。ジャック14も同様である。
 また、プラグ23は、既存のヘッドセットが有する4極のプラグと同一のプラグに限定されるものではなく、さらに、4極のプラグに限定されるものではない。すなわち、プラグ23としては、例えば、1つ(モノラル)の音響信号端子TP1、1つのマイク端子TP3、及び、1つのグランド端子TP4を有する3極のプラグや、2つの音響信号端子TJ1及びTJ2、1つのマイク端子TJ3、並びに、1つのグランド端子TJ4の他に、別個のマイク端子や、所定の信号用の端子を有する5極以上のプラグを採用することができる。但し、極数(端子数)の多いプラグは、構成が複雑になるので、プラグ23としては、4極や5極、6極等の、極端に多くない極数のプラグを採用することができる。
 以上の点、ジャック14についても、同様である。
 ここで、図2では、図を簡略化するため、4極のプラグ23が、入力デバイス20の本体に、いわば直接設けられているが、4極のプラグ23は、4芯のケーブルを介して、入力デバイス20の本体に接続することができる。
 スマートフォンとしてのホストデバイス10において、アナログ音響インターフェース12は、DAC(Digital Analog Converter)31、パワーアンプ(ヘッドフォンアンプ)32、及び、抵抗(R)33を有する。
 DAC31には、信号処理ブロック11から、L及びRチャンネルのディジタルの音響信号、すなわち、例えば、音楽プレーヤとして機能するホストデバイス10において再生された楽曲の音響信号や、ホストデバイス10が電話機として受信した、電話の相手の音声の音響信号等が供給される。
 DAC31は、信号処理ブロック11からのL及びRチャンネルのディジタルの音響信号をDA変換することにより、L及びRチャンネルのアナログの音響信号を得て、パワーアンプ32に供給する。
 パワーアンプ32は、DAC31からのL及びRチャンネルのアナログの音響信号を必要に応じて増幅し、それぞれ、ジャック14の音響信号端子TJ1及びTJ2に出力する。
 プラグ23がジャック14に挿入されている場合、上述したように、音響信号端子TJ1とTP1とが接続され、音響信号端子TJ2とTP2とが接続されるので、ジャック14の音響信号端子TJ1及びTJ2に出力されたL及びRチャンネルのアナログの音響信号は、それぞれ、プラグ23の音響信号端子TP1及びTP2に出力される。
 抵抗33の一端は、電源VDに接続され、他端は、スイッチ41の端子41Aに接続されている。
 スマートフォンとしてのホストデバイス10において、多重化データインターフェース13は、スイッチ41、コンデンサ43、マイク検出部44、対応検出部45、インタラプタ46、送受信処理部47、レジスタ48、及び、I2Cインターフェース(I/F)49を有する。
 スイッチ41は、端子41A及び41Bを有し、ジャック14のマイク端子TJ3に接続されている。スイッチ41は、端子41A又は41Bを選択することで、ジャック14のマイク端子TJ3と、端子41A又は41Bとを接続する。
 スイッチ41は、デフォルト、すなわち、初期状態、待機状態、ジャック14に何も挿入されていない状態、及び、スイッチ41が端子41Bを選択するように切り替えが行われない状態では、端子41A及び41Bのうちの端子41Aを選択している。
 端子41Aには、上述したように、抵抗33の他端が接続されている他、後述するマイク810が出力するアナログの音響信号#0を受信するための信号線である音響信号線JAが接続されている。
 音響信号線JAは、端子41Aと信号処理ブロック11とを接続しており、スイッチ41が、端子41A(ひいては、端子41Aに接続された音響信号線JA)を選択すると、信号処理ブロック11は、端子41Aに接続された音響信号線JA、及び、スイッチ41を介して、ジャック14のマイク端子TJ3に接続される。
 なお、上述したように、端子41Aには、一端が電源VDに接続された抵抗33の他端も接続されており、スイッチ41が、端子41Aを選択すると、電源VDも、抵抗33、及び、スイッチ41を介して、ジャック14のマイク端子TJ3に接続される。
 端子41Bには、入力デバイス20から送信されてくる多重化データを受信するための多重化データ信号線JBが接続されている。
 多重化データ信号線JBには、端子41Bの他、電源VDと送受信処理部47とが接続しており、したがって、スイッチ41が、端子41B(ひいては、端子41Bに接続された多重化データ信号線JB)を選択すると、電源VD、及び、送受信処理部47は、多重化データ信号線JB、及び、スイッチ41を介して、ジャック14のマイク端子TJ3に接続される。
 コンデンサ43は、その一端が、ジャック14のマイク端子TJ3に接続され、他端が、対応検出部45に接続されており、コンデンサ43を通る信号の直流成分をカットする。
 マイク検出部44は、ジャック14のマイク端子TJ3の電圧を監視している。
 プラグ23がジャック14に挿入されると、マイク端子TJ3とTP3とが接続し、入力デバイス20のマイク810が、スイッチ71、プラグ23のマイク端子TP3、ジャック14のマイク端子TJ3、スイッチ41、及び、抵抗33を介して、電源VDに接続する。
 この場合、入力デバイス20のマイク810は、ホストデバイス10にとって、数kオームの直流抵抗(成分)になり、ジャック14のマイク端子TJ3の電圧が変化する。マイク検出部44は、その電圧の変化によって、マイクが接続されたこと、すなわち、4極のプラグを有するヘッドセット等のマイクを有するプラグデバイス(のプラグ)が、ジャック14に挿入されたことを検出する。なお、マイク検出部44では、マイク端子TJ3の電圧の他、マイク端子TJ3に流れる電流等の、電圧以外の信号の変化に基づいて、マイクが接続されたことを検出することができる。
 マイク検出部44は、マイクが接続されたことを検出すると、マイクの検出を表すマイク検出信号を、対応検出部45に供給する。
 対応検出部45は、マイク検出部44からマイク検出信号が供給されると、すなわち、マイクを有するプラグデバイスのプラグが、ジャック14に挿入されると、そのプラグデバイスが対応デバイスであるかどうかを検出するためのハンドシェーク信号を出力する。
 対応検出部45が出力するハンドシェーク信号は、コンデンサ43を介して、ジャック14のマイク端子TJ3に供給される。
 ここで、ハンドシェーク信号としては、例えば、数十ないし数百kHzの正弦波等を採用することができる。
 対応検出部45は、以上のように、マイク検出部44からマイク検出信号が供給され、ハンドシェーク信号を出力した後、ジャック14のマイク端子TJ3から、コンデンサ43を介して、ハンドシェーク信号に応答する所定の信号を受信した場合、ジャック14にプラグが挿入されたプラグデバイスが対応デバイスであることを検出する。
 ジャック14にプラグが挿入されたプラグデバイスが対応デバイスであることが検出されると、対応検出部45は、端子41Aを選択しているスイッチ41を、端子41Bを選択するように切り替えるとともに、そのスイッチ41の切り替えの旨を、インタラプタ46に供給する。
 インタラプタ46は、対応検出部45から、スイッチ41が端子41Bを選択するように切り替えられた旨が供給されると、対応デバイス(のプラグ)が、ジャック14に挿入された旨を、信号処理ブロック11に供給する。
 なお、ここでは、対応検出部45からインタラプタ46に対して、スイッチ41が端子41Bを選択するように切り替えられた旨が供給された場合に、インタラプタ46が、対応デバイスがジャック14に挿入された旨を、信号処理ブロック11に供給することとしたが、対応デバイスがジャック14に挿入されたがどうかについては、信号処理ブロック11から、インタラプタ46に対して、定期的に(又は不定期に)、ポーリングをかけることにより、問い合わせるようにすることができる。
 信号処理ブロック11は、インタラプタ46から、対応デバイスが、ジャック14に挿入された旨が供給されると、対応デバイス用の信号処理を行う。
 送受信処理部47には、クロック生成部15からクロックが供給され、送受信処理部47は、クロック生成部15からのクロックに同期して動作する。
 そして、送受信処理部47は、スイッチ41が端子41Bを選択しているときに、ジャック14のマイク端子TJ3、スイッチ41、及び、多重化データ信号線JBを介して供給される多重化データを受信する。
 さらに、送受信処理部47は、多重化データの多重化を解く(デシリアラズ)(復調)等の多重化データに適切な処理を行って、多重化データに含まれる元のデータとしての、例えば、ディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データを分離する。
 ここで、本実施の形態では、多重化データには、例えば、ディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データが含まれる。
 ディジタルの音響信号#0,#1,#2,#3,#4は、それぞれ、後述するマイク810,811,812,813,814で集音される音響に対応するディジタルの音響信号である。
 また、付加データには、後述するスイッチ80の操作を表すスイッチ(SW)信号や、後述するデバイス情報、その他のデータが含まれる。
 送受信処理部47は、ディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データに含まれるスイッチ信号を、信号処理ブロック11に供給するとともに、付加データに含まれるデバイス情報やその他のデータを、レジスタ48に供給し、又は、I2Cインターフェース49を介して、信号処理ブロック11に供給する。
 ここで、信号処理ブロック11は、送受信処理部47から供給されるディジタルの音響信号#0,#1,#2,#3,#4、及び、スイッチ信号や、I2Cインターフェース49を介して供給されるデータ(情報)を必要に応じて用いて、デバイス情報に応じた様々な信号処理を行うことができる。
 すなわち、信号処理ブロック11は、例えば、ディジタルの音響信号#1ないし#4を用い、DAC31に供給される楽曲の音響信号について、後述するようなNC(Noise Cancel)の処理を、デバイス情報に応じた信号処理として行うことができる。その他、信号処理ブロック11は、例えば、ディジタルの音響信号#01ないし#4を用い、ビームフォーミング等の処理を、デバイス情報に応じた信号処理として行うことができる。
 送受信処理部47は、スイッチ41が端子41Bを選択しているときに、上述したように、多重化データを受信する他、信号処理ブロック11から、I2Cインターフェース49を介して供給される要求に応じて、対応デバイスに対するコマンドを、多重化データ信号線JB、スイッチ41、及び、ジャック14のマイク端子TJ3を介して、ジャック14にプラグが挿入された対応デバイスであるプラグデバイスに送信する。
 レジスタ48は、送受信処理部47から供給されるデバイス情報等を一時記憶する。
 I2Cインターフェース49は、送受信処理部47と信号処理ブロック11との間を、I2C(Inter-Integrated Circuit)の仕様で接続するインターフェースとして機能する。
 ヘッドセットとしての入力デバイス20において、アナログ音響インターフェース21は、ドライバ61L及び61R、スイッチ(ボタン)80、並びに、マイク810を有する。
 ドライバ61L及び61Rは、音響を出力する音響出力部としてのドライバ(ヘッドフォンドライバ)(例えば、コイルと振動板等で構成される、音響信号を、空気の振動としての音響(音波)に変換するトランスデューサ)であり、それぞれ、プラグ23の音響信号端子TP1及びTP2から供給される音響信号に対応する音響を出力(放音)する。
 上述したように、プラグ23がジャック14に挿入されている場合には、音響信号端子TJ1とTP1とが接続され、音響信号端子TJ2とTP2とが接続され、例えば、ホストデバイス10において再生された楽曲の音響信号等が、信号処理ブロック11から、DAC31、パワーアンプ32、及び、ジャック14を介して、プラグ23の音響信号端子TP1及びTP2に出力される。
 その結果、ドライバ61L及び61Rでは、ホストデバイス10において再生された楽曲等の音響信号に対応する音響が出力される。
 スイッチ80は、ユーザによって操作され、操作されている場合と、操作されていない場合とで、スイッチ80が接続している接続点PSの(直流)電圧としてのスイッチ信号(接続点PSから見たスイッチ80のインピーダンス)を変化させる。スイッチ80のスイッチ信号(H又はLレベル)は、スイッチ71の端子71A、及び、送信処理部78に供給される。
 マイク810は、物理量である音響(音波)を、電気信号である音響信号に変換するトランスデューサであり、マイク810に入力する音響に対応するアナログの音響信号を出力する。
 ここで、マイク810は、例えば、ヘッドセットとしての入力デバイス20を装着するユーザの音声の集音を目的とする音声用マイクとして使用することができる。
 マイク810の出力端子は、アンプ820、抵抗(R)830、及び、スイッチ80のスイッチ信号が出力される接続点PSに接続されており、接続点PSは、スイッチ71の端子71Aに接続されている。
 したがって、接続点PSにおいて、スイッチ80のスイッチ信号は、マイク810が出力するアナログの音響信号に重畳され、スイッチ71の端子71Aに供給される。
 なお、スイッチ80、及び、マイク810は、上述のように、アナログ音響インターフェース21を構成するが、後述するように、多重化データインターフェース22をも構成する。
 ヘッドセットとしての入力デバイス20において、多重化データインターフェース22は、スイッチ71、コンデンサ72、対応検出部73、LDO(Low Drop-Out regulator)74、制御部75、PLL(Phase Lock Loop)77、送信処理部78、スイッチ80、マイク810,811,812,813、及び、814、アンプ820,821,822,823、及び、824、抵抗830,831,832,833、及び、834、ADC(Analog Digital Converter)840,841,842,843、及び、844、並びに、不揮発性メモリ85を有する。
 スイッチ71は、端子71A及び71Bを有し、プラグ23のマイク端子TP3に接続されている。スイッチ71は、端子71A又は71Bを選択することで、プラグ23のマイク端子TP3と、端子71A又は71Bとを接続する。
 スイッチ71は、デフォルトでは、端子71A及び71Bのうちの端子71Aを選択している。
 端子71Aには、マイク810が出力するアナログの音響信号#0を送信するための信号線である音響信号線PAが接続されている。
 音響信号線PAは、端子71Aと接続点PSとを接続しており、スイッチ71が、端子71A(ひいては、端子71Aに接続された音響信号線PA)を選択すると、接続点PSは、端子71Aに接続された音響信号線PA、及び、スイッチ71を介して、プラグ23のマイク端子TP3に接続される。
 したがって、接続点PSにおいて、スイッチ80のスイッチ信号が重畳された、マイク810が出力するアナログの音響信号は、音響信号線PA、及び、端子71Aを選択しているスイッチ71を介して、プラグ23のマイク端子TP3に出力される。
 端子71Bには、ホストデバイス10に、送信処理部78が出力する多重化データを送信するための多重化データ信号線PBが接続されている。
 多重化データ信号線PBには、端子71Bの他、制御部75、PLL77、及び、送信処理部78が接続しており、したがって、スイッチ71が、端子71B(ひいては、端子71Bに接続された多重化データ信号線PB)を選択すると、制御部75、PLL77、及び、送信処理部78は、多重化データ信号線PB、及び、スイッチ71を介して、プラグ23のマイク端子TP3に接続される。
 また、端子71Bには、多重化データ信号線PBの他、LDO74が接続しており、スイッチ71が、端子71Bを選択すると、LDO74も、スイッチ71を介して、プラグ23のマイク端子TP3に接続される。
 コンデンサ72は、その一端が、プラグ23のマイク端子TP3に接続され、他端が、対応検出部73に接続されており、コンデンサ72を通る信号の直流成分をカットする。
 対応検出部73は、プラグ23のマイク端子TP3から、コンデンサ72を介して、ハンドシェーク信号を受信すると、プラグ23が挿入されたジャックを有するジャックデバイスが対応デバイスであることを検出する。
 プラグ23にジャックが挿入されたジャックデバイスが対応デバイスであることが検出されると、対応検出部73は、端子71Aを選択しているスイッチ71を、端子71Bを選択するように切り替えるとともに、入力デバイス20が対応デバイスであることを、プラグ23が挿入されたジャックを有するジャックデバイスに報知するために、コンデンサ72を介して、プラグ23のマイク端子TP3に、受信したハンドシェーク信号と同様の、又は、周波数が異なるハンドシェーク信号を出力する。
 LDO74は、電圧レギュレータであり、プラグ23のマイク端子TP3からスイッチ71を介して供給される信号から、所定の電圧を生成し、電源となる電力を、抵抗83iを介して、アンプ82i等に供給するとともに、制御部75や、送信処理部78、ADC84i、その他の電源を必要とする多重化データインターフェース22のブロックに供給する。
 したがって、入力デバイス20の多重化データインターフェース22は、ホストデバイス10(の電源VD)から、電源となる電力の供給を受けて動作する。
 なお、LDO74が各ブロックに電源となる電力を供給するための信号線は、図が煩雑になるのを避けるために、適宜省略してある。
 制御部75は、レジスタ76を内蔵しており、そのレジスタ76の記憶値に従った処理を行う。
 また、制御部75は、プラグ23のマイク端子TP3から、(端子71Bを選択している)スイッチ71、及び、多重化データ信号線PBを介して供給される信号(コマンド)に応じて、レジスタ76へのデータの書き込みや、レジスタ76、及び、不揮発性メモリ85からのデータの読み出し、その他の処理を行う。
 ここで、レジスタ76からのデータの読み出しでは、制御部75は、レジスタ76からデータを読み出し、送信処理部78に供給する。送信処理部78では、制御部75からのデータが、多重化データに含められ、多重化データ信号線PB、及び、スイッチ71を介して、プラグ23のマイク端子TP3から送信される。
 また、不揮発性メモリ85からのデータの読み出しでは、制御部75は、送信処理部78を制御することにより、不揮発性メモリ85からデータを読み出させ、多重化データに含めて、多重化データ信号線PB、及び、スイッチ71を介して、プラグ23のマイク端子TP3から送信させる。
 なお、制御部75は、その他、必要に応じて、入力デバイス20の必要なブロックの制御を行う。制御部75が、必要なブロックの制御を行うための信号線は、図が煩雑になるのを避けるために、適宜省略してある。
 PLL77には、スイッチ71が端子71Bを選択しているときに、プラグ23のマイク端子TP3、スイッチ71、及び、多重化データ信号線PBを介して、プラグ23が挿入されているジャックを有するジャックデバイス(対応デバイス)から信号が供給される。
 PLL77は、プラグ23のマイク端子TP3、スイッチ71、及び、多重化データ信号線PBを介して供給される信号に同期したクロックを生成し、送信処理部78、その他の必要なブロックに供給する。
 送信処理部78には、スイッチ80からスイッチ信号(スイッチ80が操作されているか否かを表すH又はLレベル)が供給されるとともに、ADC84i(i=0,1,2,3,4)から、マイク81iで集音された音響の、例えば、1ビットのディジタル信号である音響信号#iが供給される。
 送信処理部78は、PLL77から供給されるクロックに同期して動作し、スイッチ80からのスイッチ信号、ADC84iからのディジタルの音響信号#i、レジスタ76から読み出されたデータ、及び、不揮発性メモリ85から読み出されたデータ(デバイス情報)を(時分割)多重化(シリアライズ)(変調)し、その他必要な処理を施して、その結果得られる多重化データを、多重化データ信号線PB、及び、スイッチ71を介して、プラグ23のマイク端子TP3から送信する。
 ここで、上述したように、多重化データには、ディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データが含まれる。スイッチ信号、レジスタ76から読み出されたデータ、及び、不揮発性メモリ85から読み出されたデータが、付加データである。
 マイク81iは、物理量である音響(音波)を、電気信号である音響信号に変換するトランスデューサであり、マイク81iに入力する音響#iに対応するアナログの音響信号#iを出力する。
 ここで、マイク810は、例えば、上述したように、ヘッドセットとしての入力デバイス20を装着するユーザの音声の集音を目的とする音声用マイクとして使用することができる。
 また、マイク811ないし814は、例えば、ホストデバイス10の信号処理ブロック11で行われるNCの処理に用いるノイズ等の音響の集音を目的とするNC用マイクとして使用することができる。
 マイク81iが出力するアナログの音響信号#iは、アンプ82iに供給される。
 アンプ82iは、マイク81iからのアナログの音響信号#iを増幅し、ADC84iに供給する。
 抵抗83iは、LDO74の出力端子と、マイク81iとアンプ82iとの接続点との間に接続されている。
 ADC84iは、アンプ82iからのアナログの音響信号#iのAD変換を行い、その結果得られるディジタルの音響信号#iを、送信処理部78に供給する。
 ここで、ADC84iのAD変換としては、例えば、1ビットのAD変換としてのΔΣ変調を採用することができる。
 不揮発性メモリ85は、例えば、OTP(One Time Programmable)メモリや、EPROM(Erasable Programmable Read Only Memory)等であり、不揮発性メモリ85には、デバイス情報が記憶される。
 デバイス情報とは、入力デバイス20に関する情報であり、デバイス情報には、入力デバイス20の製造会社等を特定するベンダID(Identification)や、入力デバイス20(個体)の機種等を特定するプロダクトIDを含めることができる。
 さらに、デバイス情報には、入力デバイス20の構成や機能、用途を表す構成機能情報を含めることができる。
 構成機能情報としては、例えば、入力デバイス20がヘッドセット等である旨や、入力デバイス20に設けられているマイク81i等のトランスデューサの数等を採用することができる。
 また、デバイス情報には、入力デバイス20のプラグ23を、ホストデバイス10のジャック14に挿入して、入力デバイス20を使用する場合に、信号処理ブロック11において、入力デバイス20にとって最適(又は適切)な処理が行われるようにするための処理情報等を含めることができる。
 処理情報としては、例えば、音楽プレーヤとして機能するスマートフォンとしてのホストデバイス10の信号処理ブロック11で、NCの処理が行われる場合において、ヘッドセットとしての入力デバイス20にとって最適なNCの処理が行われるようにするための、NCの処理のアルゴリズムや、NCの処理で用いられるフィルタのフィルタ係数、そのフィルタ係数を求めるのに用いることができるマイク81iの特性や、ドライバ61L及び61Rの特性等を採用することができる。
 なお、図2では、入力デバイス20に、1つのスイッチ80が設けられているが、入力デバイス20には、2つ以上のスイッチを(接続点PSに並列に)設けることができる。また、入力デバイス20は、スイッチを設けずに構成することができる。
 さらに、図2では、入力デバイス20に、5つのマイク810ないし814が設けられているが、入力デバイス20には、5つ以外の数の複数のマイクを設けることができる。
 また、入力デバイス20には、マイク以外の、物理量を電気信号に変換するトランスデューサ、すなわち、例えば、加速度センサや、タッチセンサ、体温や脈拍等の生体に関する物理量をセンシングする生体センサ等を設けることができる。
 図3は、図2のホストデバイス10、及び、入力デバイス20の処理を説明するフローチャートである。
 ホストデバイス10では、ステップS11において、スイッチ41は、デフォルトで,端子41Aを選択している。
 一方、入力デバイス20では、ステップS21において、スイッチ71は、デフォルトで、端子71Aを選択している。
 そして、入力デバイス20のプラグ23が、ホストデバイス10のジャック14に挿入されると、ホストデバイス10では、ステップS12において、マイク検出部44が、ジャック14に挿入されたプラグ23を有するプラグデバイスとしての入力デバイス20に存在する音声用マイクとしてのマイク810を検出する。
 すなわち、プラグ23がジャック14に挿入されると、ジャック14のマイク端子TJ3とプラグ23のTP3とが接続し、入力デバイス20のマイク810が、(端子71Aを選択している)スイッチ71、プラグ23のマイク端子TP3、ジャック14のマイク端子TJ3、(端子41Aを選択している)スイッチ41、及び、抵抗33を介して、電源VDに接続する。
 この場合、入力デバイス20のマイク810は、ホストデバイス10にとって、数kオームの直流抵抗(成分)になり、ジャック14のマイク端子TJ3の電圧が変化する。マイク検出部44は、その電圧の変化によって、マイク810が接続されたこと、ひいては、マイク810を検出する。
 マイク検出部44は、マイク810を検出すると、そのマイク810の検出を表すマイク検出信号を、対応検出部45に供給する。
 対応検出部45は、マイク検出部44からマイク検出信号が供給されると、ステップS13において、ハンドシェーク信号を送信する。
 対応検出部45が送信するハンドシェーク信号は、コンデンサ43、ジャック14のマイク端子TJ3、プラグ23のマイク端子TP3、及び、コンデンサ72を介して、入力デバイス20の対応検出部73に到達する。
 ステップS22において、入力デバイス20では、対応検出部73が、上述のようにして、ホストデバイス10の対応検出部45から送信されてくるハンドシェーク信号を受信する。
 対応検出部73は、ハンドシェーク信号を受信することにより、プラグ23が挿入されたジャック14を有するジャックデバイスであるホストデバイス10が対応デバイスであることを検出(認識)する。
 プラグ23が挿入されたジャック14を有するジャックデバイスであるホストデバイス10が対応デバイスであることが検出されると、対応検出部73は、ステップS23において、入力デバイス20が対応デバイスであることを、プラグ23が挿入されたジャックを有するジャックデバイスに報知するためのハンドシェーク信号を送信する。
 さらに、対応検出部73は、ステップS24において、端子71Aを選択しているスイッチ71を、端子71Bを選択するように切り替える。
 スイッチ71が、端子71Bを選択するように切り替えられると、プラグ23のマイク端子TP3は、(端子71Bを選択している)スイッチ71を介して、LDO74に接続される。
 さらに、プラグ23のマイク端子TP3は、スイッチ71、及び、多重化データ信号線PBを介して、制御部75、PLL77、及び、送信処理部78に接続される。
 対応検出部73がステップS23で送信するハンドシェーク信号は、コンデンサ72、プラグ23のマイク端子TP3、ジャック14のマイク端子TJ3、及び、コンデンサ43を介して、ホストデバイス10の対応検出部45に到達する。
 ステップS14において、ホストデバイス10では、対応検出部45が、上述のようにして、入力デバイス20の対応検出部73から送信されてくるハンドシェーク信号を受信する。
 対応検出部45は、ハンドシェーク信号を受信することにより、ジャック14に挿入されたプラグ23を有するプラグデバイスである入力デバイス20が対応デバイスであることを検出(認識)する。
 ジャック14に挿入されたプラグ23を有するプラグデバイスである入力デバイス20が対応デバイスであることが検出されると、対応検出部45は、端子41Aを選択しているスイッチ41を、端子41Bを選択するように切り替えるとともに、そのスイッチ41の切り替えの旨を、インタラプタ46に供給する。
 インタラプタ46は、対応検出部45から、スイッチ41が端子41Bを選択するように切り替えられた旨が供給されると、対応デバイス(のプラグ)が、ジャック14に挿入された旨を、信号処理ブロック11に供給する。
 信号処理ブロック11では、インタラプタ46から、対応デバイスが、ジャック14に挿入された旨が供給されると、対応デバイス用の信号処理が開始される。
 また、スイッチ41が、端子41Bを選択するように切り替えられると、ジャック14のマイク端子TJ3は、(端子41Bを選択している)スイッチ41、及び、多重化データ信号線JBを介して、送受信処理部47、及び、電源VDに接続される。
 以上のように、ジャック14のマイク端子TJ3が、スイッチ41、及び、多重化データ信号線JBを介して、電源VDに接続されることにより、その電源VDは、ホストデバイス10の多重化データ信号線JB、スイッチ41、及び、ジャック14のマイク端子TJ3、さらには、入力デバイス20のプラグ23のマイク端子TP3、及び、(端子71Bを選択している)スイッチ71を介して、LDO74に接続される。
 以上のようにして、ホストデバイス10の電源VDが、入力デバイス20のLDO74に接続されると、LDO74は、電源VDから電力を得て、入力デバイス20のアンプ82i等の電源が必要なブロックに、電源となる電力の供給を開始する。
 また、ジャック14のマイク端子TJ3が、スイッチ41、及び、多重化データ信号線JBを介して、送受信処理部47に接続されると、ステップS16において、送受信処理部47は、クロック生成部15からのクロックに同期して、そのクロック(を含む信号)の送信を開始する。
 送受信処理部47から送信されるクロックは、多重化データ信号線JB、スイッチ41、ジャック14のマイク端子TJ3、プラグ23のマイク端子TP3、スイッチ71、及び、多重化データ信号線PBを介して、PLL77に到達する。
 PLL77は、ステップS25において、上述のようにして送受信処理部47から送信されてくるクロックに従って動作を開始し、いわゆるロック状態となると、送受信処理部47からのクロックに同期したクロックを、制御部75や送信処理部78等に供給する。
 送信処理部78は、ステップS26において、PLL77からのクロックに同期して動作を開始し、スイッチ80からのスイッチ信号、ADC84iからのディジタルの音響信号#i、レジスタ76から読み出されたデータ、及び、不揮発性メモリ85から読み出されたデータを多重化し、その結果得られる多重化データを、多重化データ信号線PB、スイッチ71、プラグ23のマイク端子TP3、ジャック14のマイク端子TJ3、スイッチ41、及び、多重化データ信号線JBを介して、送受信処理部47に送信する処理を開始する。
 送受信処理部47は、ステップS17において、以上のようにして、送信処理部78から送信されてくる多重化データの受信を開始する。
 以上のように、入力デバイス20では、プラグ23が挿入されたジャックを有するジャックデバイスが、多重化データを扱うことができる対応デバイスであるかどうかを検出し、ジャックデバイスが対応デバイスである場合に、多重化データを、プラグ23を介して送信する一方、ホストデバイス10では、ジャック14に挿入されたプラグを有するプラグデバイスが、対応デバイスであるかどうかを検出し、プラグデバイスが対応デバイスである場合に、その対応デバイスであるプラグデバイスから送信されてくる多重化データを、ジャック14を介して受信するので、対応デバイスであるプラグデバイスとしての入力デバイス20から、対応デバイスであるジャックデバイスとしてのホストデバイス10への多重化データの送受信を、容易に行うことができる。
 すなわち、ジャック14やプラグ23の端子の数を増加せずに、1つのマイク端子TJ3及びTP3を用いて、複数のトランスデューサが出力する信号としての、例えば、5つのマイク810ないし814が出力する音響信号#0ないし#4を、多重化データに含めて送受信することができる。
 なお、ホストデバイス10では、ジャック14に挿入されたプラグを有するプラグデバイスが、対応デバイスであるかどうかを検出し、プラグデバイスが対応デバイスである場合に、端子41Aを選択しているスイッチ41を、端子41Bを選択するように切り替えるので、プラグデバイスが対応デバイスでない場合には、端子41Aを選択しているスイッチ41は、端子41Aを選択している状態のままになる。
 その結果、ホストデバイス10は、対応デバイスである入力デバイス20(のプラグ23)が(ジャック14に)接続された場合は勿論、対応デバイスでない、4極のプラグを有する既存のプラグデバイスとしての、例えば、マイクを有する既存のヘッドセットが接続された場合であっても、その既存のヘッドセットを使用することができるという、いわゆる後方互換性を有する。
 同様に、入力デバイス20では、プラグ23が挿入されたジャックを有するジャックデバイスが、対応デバイスであるかどうかを検出し、ジャックデバイスが対応デバイスである場合に、端子71Aを選択しているスイッチ71を、端子71Bを選択するように切り替えるので、ジャックデバイスが対応デバイスでない場合には、端子71Aを選択しているスイッチ71は、端子71Aを選択している状態のままになる。
 その結果、入力デバイス20は、対応デバイスであるホストデバイス10(のジャック14)に(プラグ23が)接続された場合は勿論、対応デバイスでない、4極のジャックを有する既存のジャックデバイスとしての、例えば、既存のスマートフォンに接続された場合であっても、その既存のスマートフォンを使用することができるという後方互換性を有する。
 ここで、ホストデバイス10は、多重化データインターフェース13を動作させないこととすることにより、既存のスマートフォン等に擬制することができる。
 既存のスマートフォンに擬制されたホストデバイス10では、スイッチ41は、デフォルトの状態のまま、すなわち、音響信号線JAが接続されている端子41Aを選択したままになり、ジャック14のマイク端子TJ3は、抵抗33と信号処理ブロック11とが接続された音響信号線JAに接続された状態のままになる。
 また、入力デバイス20は、多重化データインターフェース22(但し、アナログ音響インターフェース21を構成するスイッチ80及びマイク810を除く)を動作させないこととすることにより、マイクを有する4極の既存のヘッドセット等に擬制することができる。
 既存のヘッドセットに擬制された入力デバイス20では、スイッチ71は、デフォルトの状態のまま、すなわち、音響信号線PAが接続されている端子71Aを選択したままになり、プラグ23のマイク端子TP3は、スイッチ80及びマイク810が接続された接続点PSに接続された音響信号線PAに接続された状態のままになる。
 以下、対応デバイスであるホストデバイス10に、対応デバイスでない既存のヘッドセット(に擬制された入力デバイス20)が接続された場合と、対応デバイスである入力デバイス20が、対応デバイスでない既存のスマートフォン(に擬制されたホストデバイス10)に接続された場合について説明する。
 なお、対応デバイスであるホストデバイス10(のジャック14)に、対応デバイスである入力デバイス20(のプラグ23)が接続(挿入)された場合、すなわち、ホストデバイス10と入力デバイス20とで、図2及び図3で説明した処理が行われる場合を、以下、標準ケースともいう。
 まず、対応デバイスであるホストデバイス10に、既存のヘッドセットに擬制された入力デバイス20が接続された場合には、ホストデバイス10では、標準ケースと同様に、マイク検出部44において、マイク810が検出され、対応検出部45から、ハンドシェーク信号が送信される。
 対応検出部45からのハンドシェーク信号は、コンデンサ43、ジャック14のマイク端子TJ3、プラグ23のマイク端子TP3、及び、コンデンサ72を介して、入力デバイス20の対応検出部73に到達するが、いまの場合、既存のヘッドセットに擬制された入力デバイス20では、多重化データインターフェース22は動作しないので、対応検出部73は、標準ケースと異なり、ハンドシェーク信号を返さない。
 その結果、対応検出部45は、ハンドシェーク信号を受信することができないため、既存のヘッドセットに擬制された入力デバイス20が、対応デバイスでないことを検出(認識)する。
 この場合、対応検出部45は、端子41Aを選択しているスイッチ41を切り替えず、端子41Aを選択させたままにし、これにより、ジャック14の端子TJ3は、(端子41Aを選択している)スイッチ41、及び、抵抗33を介して、電源VDに接続され、かつ、音響信号線JAに接続される(接続されたままの状態になる)。
 一方、既存のヘッドセットに擬制された入力デバイス20では、スイッチ71は、音響信号線PAが接続されている端子71Aを選択したままであるため、プラグ23のマイク端子TP3は、スイッチ80及びマイク810が接続された接続点PSに接続された音響信号線PAに接続されている。
 したがって、音響信号線JA、スイッチ41、ジャック14のマイク端子TJ3、プラグ23のマイク端子TP3、スイッチ71、及び、音響信号線PAの経路には、過電流を防止する抵抗33を介して、電源VDによる電圧が印加される。
 そして、マイク810が出力するアナログの音響信号#0は、接続点PS、音響信号線PA、スイッチ71、マイク端子TP3及びTJ3、スイッチ41、並びに、音響信号線JAを介して、信号処理ブロック11に供給される。
 信号処理ブロック11は、以上のようにして供給される、マイク810が出力するアナログの音響信号#0の、例えば、AD変換等の信号処理を必要に応じて行い、例えば、電話(送話)の音声として送信する。
 また、スイッチ80が出力するスイッチ信号は、マイク810が出力するアナログの音響信号#0に重畳する形で、接続点PS、音響信号線PA、スイッチ71、マイク端子TP3及びTJ3、スイッチ41、並びに、音響信号線JAを介して、信号処理ブロック11に供給される。
 信号処理ブロック11は、音響信号線JAを介して供給されるアナログの音響信号#0の直流成分に基づいて、スイッチ信号を検出し、すなわち、スイッチ80の操作を検出し、そのスイッチ80の操作に応じた信号処理を行う。
 なお、ホストデバイス10において再生された楽曲の音響信号や、ホストデバイス10が電話機として受信した音声の音響信号等は、ホストデバイス10のアナログ音響インターフェース12、ジャック14の音響信号端子TJ1及びTJ2、並びに、プラグ23の音響信号端子TP1及びTP2を介して、既存のヘッドセットに擬制された入力デバイス20のアナログ音響インターフェース21に供給される。そして、アナログ音響インターフェース21では、ドライバ61L及び61Rから、ホストデバイス10において再生された楽曲の音響信号や、ホストデバイス10が電話機として受信した音声の音響信号等に対応する音響が出力される。
 以上のように、対応デバイスであるホストデバイス10に、マイクを有する4極の既存のヘッドセット(に擬制された入力デバイス20)が接続された場合、スイッチ41が、端子41Aを選択した状態になることにより、マイクを有する4極の既存のヘッドセットは、その機能を制限されることなく、既存のスマートフォン等に接続した場合と同様に使用することができる。したがって、対応デバイスであるホストデバイス10は、後方互換性を有する。
 なお、入力デバイス20は、アナログ音響インターフェース21と、マイク端子TP3がないプラグ23とで構成することにより、3極のプラグを有する既存のヘッドフォンに擬制することができるが、そのような既存のヘッドフォンが、対応デバイスであるホストデバイス10に接続された場合、その既存のヘッドフォンは、3極のジャックを有する既存の音楽プレーヤ等に接続した場合と同様に使用することができる。
 次に、既存のスマートフォンに擬制されたホストデバイス10に、対応デバイスである入力デバイス20が接続された場合には、既存のスマートフォンに擬制されたホストデバイス10からは、ハンドシェーク信号が送信されない。
 その結果、対応デバイスである入力デバイス20において、対応検出部73では、ハンドシェーク信号を受信することができないため、既存のスマートフォンに擬制されたホストデバイス10が、対応デバイスでないことが検出(認識)される。
 この場合、対応検出部73は、端子71Aを選択しているスイッチ71を切り替えず、端子71Aを選択させたままにし、これにより、プラグ23の端子TP3は、(端子71Aを選択している)スイッチ71を介して、スイッチ80及びマイク810が接続された接続点PSに接続された音響信号線PAに接続された状態のままになる。
 一方、既存のスマートフォンに擬制されたホストデバイス10では、スイッチ41は、端子41Aを選択したままであるため、ジャック14の端子TJ3は、(端子41Aを選択している)スイッチ41、及び、抵抗33を介して、電源VDに接続され、かつ、音響信号線JAに接続される(接続されたままの状態となる)。
 以上のように、既存のスマートフォンに擬制されたホストデバイス10に、対応デバイスである入力デバイス20が接続された場合には、上述した、対応デバイスであるホストデバイス10に、既存のヘッドセットに擬制された入力デバイス20が接続された場合と同様の状態になる。
 したがって、既存のスマートフォン(に擬制されたホストデバイス10)に、対応デバイスである入力デバイス20が接続された場合、既存のスマートフォンは、その機能を制限されることなく、既存のヘッドセット等に接続した場合と同様に使用することができる。
 そして、既存のスマートフォンに、対応デバイスである入力デバイス20が接続された場合には、対応デバイスである入力デバイス20は、マイクを有する4極の既存のヘッドセットとして機能する。
 以上のように、既存のスマートフォン(に擬制されたホストデバイス10)に、対応デバイスである入力デバイス20が接続された場合、スイッチ71が、端子71Aを選択した状態になることにより、対応デバイスである入力デバイス20は、マイクを有する4極の既存のヘッドセットとして機能するので、後方互換性を有する。
 なお、音響信号端子TJ1及びTJ2、並びに、グランド端子TJ4に相当する端子が設けられた3極のジャックを有する既存の音楽プレーヤに、対応デバイスである入力デバイス20が接続された場合、対応デバイスである入力デバイス20は、3極の既存のヘッドフォンとして機能する。
 以上のように、対応デバイスであるホストデバイス10、及び、入力デバイス20によれば、多重化データの送受信を行うことができるので、限られた極数(端子の数)のジャック14、及び、プラグ23を経由して、その極数を超える数の信号を、多重化データに含めて、ホストデバイス10と入力デバイス20との間で送受信することができる。
 すなわち、4極のジャック14、及び、プラグ23によって、例えば、Lチャンネル及びRチャンネルの音響信号、音声用(通話用)マイクであるマイク810が出力する音響信号(以下、マイク音響信号ともいう)#0、スイッチ80が出力するスイッチ信号、NCの処理等に用いることができるマイク811ないし814が出力するマイク音響信号#1ないし#4、並びに、不揮発性メモリ85に記憶されたデバイス情報その他のデータを、ホストデバイス10と入力デバイス20との間で送受信することができる。
 具体的には、マイク810ないし814が出力するマイク音響信号(をAD変換したマイク音響信号)#0ないし#4、スイッチ80が出力するスイッチ信号、及び、不揮発性メモリ85に記憶されたデバイス情報その他のデータを多重化して多重化データとし、その多重化データを、4極の1つの端子であるマイク端子TJ3及びTP3を介して送受信することにより、ドライバ61L及び61Rに供給されるLチャンネル及びRチャンネルの音響信号(以下、スピーカ音響信号ともいう)が送受信される音響信号端子TJ1及びTJ2並びにTP1及びTP2と、グランドに接続されるグランド端子TJ4及びTP4とを、特に変更することなく(そのまま用いて)、Lチャンネル及びRチャンネルのスピーカ音響信号、マイク音響信号#0ないし#4、スイッチ信号、及び、不揮発性メモリ85に記憶されたデバイス情報その他のデータを、ホストデバイス10と入力デバイス20との間で送受信することができる。
 したがって、入力デバイス20は、複数のマイク810ないし814が出力するマイク音響信号#0ないし#4等を、ホストデバイス10に入力するインターフェースとして機能するデバイスであるということができる。
 ここで、説明を簡単にするため、多重化データに含まれる信号の中の音響信号に注目すると、複数の音響信号としての5つのマイク810ないし814が出力するアナログのマイク音響信号#0ないし#4は、ADC840ないし844において、それぞれ、ディジタルのマイク音響信号#0ないし#4にAD変換されてから、多重化データに多重化される。
 一方、複数の音響信号を多重化する方法としては、複数のアナログの音響信号を、複数のディジタルの音響信号にAD変換してから多重化するのではなく、アナログ信号のまま多重化する方法がある。
 複数の音響信号を、アナログ信号のまま多重化して送受信する方法としては、例えば、複数のアナログの音響信号について、周期的に、S&H(サンプルアンドホールド)を行い、そのS&Hが行われている音響信号を、スイッチで選択して、多重化データとする方法(以下、スイッチ+S&H法ともいう)がある。
 しかしながら、スイッチ+S&H法では、複数の音響信号について、周期的に、S&Hが行われるため、複数の音響信号のそれぞれについて、同一時刻の音響信号のS&Hを行うことができない。したがって、スイッチ+S&H法で多重化された複数の音響信号を用いて、例えば、ビームフォーミング等の信号処理を行う場合には、例えば、左右等の異なる位置に配置されたマイクで得られた複数の音響信号について、多重化データの中に、同一時刻の音響信号が存在しないために、ビームフォーミングの精度が悪化することがある。
 また、入力デバイス20において、複数の音響信号を、アナログ信号のまま多重化する場合には、ホストデバイス10側に、その複数の音響信号のそれぞれをAD変換するADCが必要となる。
 さらに、スイッチ+S&H法では、図2で説明したように、アナログの音響信号を、ΔΣ変調により1ビットにAD変換して多重化する場合に比較して、ホストデバイス10や入力デバイス20の構成が複雑となり、消費電力的に不利になることがある。
 なお、図2において、ホストデバイス10は、クロック生成部15が出力するクロックに同期して動作する。また、入力デバイス20は、PLL77がホストデバイス10のクロック生成部15が出力するクロックに同期して生成するクロックに同期して動作する。
 したがって、ホストデバイス10と入力デバイス20とは、同期して動作する。
 また、入力デバイス20において、ADC84iは、例えば、PLL77がホストデバイス10のクロック生成部15が出力するクロックに同期して生成するクロックを、サンプリングのタイミングとしてAD変換を行う。
 さらに、ホストデバイス10において、ジャック14にプラグ23が挿入されていない状態では、スイッチ41は、端子41Aを選択することができる。同様に、入力デバイス20において、プラグ23がジャックに挿入されていない状態では、スイッチ71は、端子71Aを選択することができる。
 また、ホストデバイス10において、送受信処理部47では、多重化データからの、その多重化データに含まれる音響信号の分離(逆多重化)は、デバイス情報に含まれる、入力デバイス20が有するマイク81iの数等に基づいて適切に行うことができる。
 さらに、ホストデバイス10において、クロック生成部15では、デバイス情報に含まれる、入力デバイス20が有するマイク81iの数に基づき、その数の音響信号をAD変換して多重化データを生成するのに必要十分な周波数(周期)のクロックを生成することができる。
 ここで、図2において、ホストデバイス10と入力デバイス20との間では、双方向通信が行われる。
 ホストデバイス10と入力デバイス20との間で行われる双方向通信において、入力デバイス20からホストデバイス10に送信されるデータ(信号)には、例えば、多重化データがある。多重化データには、マイク81iが出力するマイク音声信号#i(入力デバイス20に、マイク81i以外のトランスデューサが設けられる場合には、そのトランスデューサが出力する信号(ディジタル信号))や、スイッチ80が出力するスイッチ信号、不揮発性メモリ85に記憶されたデバイス情報等が含まれる。
 また、ホストデバイス10と入力デバイス20との間で行われる双方向通信において、ホストデバイス10から入力デバイス20に送信されるデータ(信号)には、例えば、クロック生成部15が生成するクロックや、制御部75に対するコマンド等がある。
 制御部75に対するコマンドとしては、例えば、レジスタ76や、不揮発性メモリ85に対するデータの読み書き、入力デバイス20をスリープ状態(例えば、ADC84i等の、必要最低限のブロック以外のブロックへの電源の供給を停止した状態)にすること、入力デバイス20をスリープ状態から復帰(起動)させること等を指令するコマンドがある。
 ここで、制御部75は、レジスタ76の記憶値に応じて処理を行うので、レジスタ76や、不揮発性メモリ85に対するデータの読み書きの指令以外の指令、すなわち、例えば、入力デバイス20をスリープ状態にすることや、入力デバイス20をスリープ状態から復帰させること等の指令は、専用のコマンドを用意するのではなく、レジスタ76に所定の値を書き込むことにより行うことができる。
 なお、入力デバイス20に設ける複数のトランスデューサとしてのマイクとしては、アナログマイクとディジタルマイクとを併用することができる。
 <ホストデバイス10、及び、入力デバイス20の第2の詳細構成例>
 図4は、ホストデバイス10、及び、入力デバイス20の第2の詳細構成例を示すブロック図である。
 なお、図中、図2の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図4において、入力デバイス20は、図2の場合と同様に構成されている。
 また、図4において、ホストデバイス10は、信号処理ブロック11、クロック生成部15、DAC31、パワーアンプ32、コンデンサ43、マイク検出部44、対応検出部45、インタラプタ46、送受信処理部47、レジスタ48、及び、I2Cインターフェース49を有する点で、図2の場合と共通する。
 但し、図4では、ホストデバイス10は、抵抗33、及び、スイッチ41が設けられていない点で、図2の場合と相違する。
 したがって、図4では、アナログ音響インターフェース12は、DAC31、及び、パワーアンプ32を有する点で、図2の場合と共通し、抵抗33を有していない点で、図2の場合と相違する。
 さらに、図4では、多重化データインターフェース13は、コンデンサ43、マイク検出部44、対応検出部45、インタラプタ46、送受信処理部47、レジスタ48、及び、I2Cインターフェース49を有する点で、図2の場合と共通し、スイッチ41を有していない点で、図2の場合と相違する。
 なお、図4では、ホストデバイス10は、スイッチ41を有していないことから、図2において、そのスイッチ41の端子41Aと、信号処理ブロック11とを接続する音響信号線JAを有していない。
 さらに、図4では、ホストデバイス10は、スイッチ41を有していないことから、多重化データ信号線JBが、図2のように、スイッチ41を介してジャック14のマイク端子TJ3に接続されているのではなく、直接、ジャック14のマイク端子TJ3に接続されている。
 以上のように、図4では、ホストデバイス10は、抵抗33、スイッチ41、及び、音響信号線JAを有していないため、図2において、スイッチ41が端子41Bを選択している場合の動作は行うことができるが、スイッチ41が端子41Aを選択している場合の動作は、行うことができない。
 図4では、ホストデバイス10は、上述のように、図2において、スイッチ41が端子41Bを選択している場合の動作は行うことができるので、入力デバイス20から、多重化データを受信することができる。したがって、図4において、ホストデバイス10は、対応デバイスである。
 しかしながら、図4では、ホストデバイス10は、図2において、スイッチ41が端子41Aを選択している場合の動作は、行うことができない。
 そして、ホストデバイス10の後方互換性は、図2において、スイッチ41が端子41Aを選択した状態になることにより確保されるため、スイッチ41が端子41Aを選択している場合の動作を行うことができない図4のホストデバイス10は、後方互換性を有しない。
 すなわち、図4において、ホストデバイス10に、例えば、マイクを有する4極の既存のヘッドセットが接続された場合、信号処理ブロック11から、DAC31、及び、パワーアンプ32を介して、ジャック14の音響信号端子TJ1及びTJ2に供給されるスピーカ音響信号に対応する音響は、既存のヘッドセットから出力され得る。
 しかしながら、既存のヘッドセットの(アナログの)マイク音響信号が、ジャック14のマイク端子TJ3に供給されても、そのマイク音響信号は、図4のホストデバイス10では、受け付けられない(処理されない)。
 なお、図4のホストデバイス10、すなわち、対応デバイスではあるが、後方互換性を有しないホストデバイス10に、図4の入力デバイス20、すなわち、対応デバイスであり、かつ、後方互換性を有する入力デバイス20が接続された場合には、対応検出部45と73との間で、標準ケースと同様にして、ハンドシェーク信号が送受信されることによって、ホストデバイス10、及び、入力デバイス20において、相互に、相手のデバイスが対応デバイスであることが検出される。
 そして、その後は、ホストデバイス10において、スイッチ41が端子41Bを選択するように切り替えが行われないことを除いて、標準ケースと同様にして、ホストデバイス10と入力デバイス20との間で、多重化データが送受信される。
 <ホストデバイス10、及び、入力デバイス20の第3の詳細構成例>
 図5は、ホストデバイス10、及び、入力デバイス20の第3の詳細構成例を示すブロック図である。
 なお、図中、図2の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図5において、ホストデバイス10は、図2の場合と同様に構成されている。
 また、図5において、入力デバイス20は、ドライバ61L及び61R、コンデンサ72、対応検出部73、LDO74、制御部75、PLL77、送信処理部78、スイッチ80、マイク810ないし814、アンプ820ないし824、抵抗830ないし834、ADC840ないし844、並びに、不揮発性メモリ85を有する点で、図2の場合と共通する。
 但し、図5では、入力デバイス20は、スイッチ71が設けられていない点で、図2の場合と相違する。
 また、図5では、アナログ音響インターフェース21は、ドライバ61L及び61Rを有する点で、図2の場合と共通し、アナログ音響インターフェース21の構成要素として、スイッチ80、及び、マイク810が含まれない点で、図2の場合と相違する。
 さらに、図5では、多重化データインターフェース13は、コンデンサ72、対応検出部73、LDO74、制御部75、PLL77、送信処理部78、スイッチ80、マイク810ないし814、アンプ820ないし824、抵抗830ないし834、ADC840ないし844、並びに、不揮発性メモリ85を有する点で、図2の場合と共通し、スイッチ71を有していない点で、図2の場合と相違する。
 なお、図5では、入力デバイス20は、スイッチ71を有していないことから、そのスイッチ71の端子71Aと、接続点PSとを接続する音響信号線PAを有していない。
 さらに、図5では、入力デバイス20は、スイッチ71を有していないことから、多重化データ信号線PBが、図2のように、スイッチ71を介してプラグ23のマイク端子TP3に接続されているのではなく、直接、プラグ23のマイク端子TP3に接続されている。
 以上のように、図5では、入力デバイス20は、スイッチ71、及び、音響信号線PAを有していないため、図2において、スイッチ71が端子71Bを選択している場合の動作は行うことができるが、スイッチ71が端子71Aを選択している場合の動作は、行うことができない。
 図5では、入力デバイス20は、上述のように、図2において、スイッチ71が端子71Bを選択している場合の動作は行うことができるので、プラグ23のマイク端子TP3を介して、多重化データを送信することができる。したがって、図5において、入力デバイス20は、対応デバイスである。
 しかしながら、図5では、入力デバイス20は、図2において、スイッチ71が端子71Aを選択している場合の動作は、行うことができない。
 そして、入力デバイス20の後方互換性は、図2において、スイッチ71が端子71Aを選択した状態になることにより確保されるため、スイッチ71が端子71Aを選択している場合の動作を行うことができない図5の入力デバイス20は、後方互換性を有しない。
 すなわち、図5において、入力デバイス20が、例えば、マイクを有する4極の既存のヘッドセットに対応している4極のジャックを有する既存のスマートフォンに接続された場合、その既存のスマートフォンから、プラグ23の音響信号端子TP1及びTP2に供給されるスピーカ音響信号に対応する音響は、ドライバ61L及び61Rから出力することができる。
 しかしながら、仮に、送信処理部78から、多重化データが、多重化データ信号線PBを介して、プラグ23のマイク端子TP3に供給されても、その多重化データは、既存のスマートフォンでは、受け付けられない(処理されない)。
 さらに、マイク810が出力するアナログの音響信号#0(スイッチ80のスイッチ信号が重畳されたアナログの音響信号#0を含む)は、プラグ23のマイク端子TP3に供給されないため、既存のスマートフォンに対して、アナログの音響信号#0を入力することはできない。したがって、既存のスマートフォンでは、マイク810に入力される音響#0や、スイッチ80の操作は、受け付けられない。
 なお、図5の入力デバイス20、すなわち、対応デバイスではあるが、後方互換性を有しない入力デバイス20が、図5のホストデバイス10、すなわち、対応デバイスであり、かつ、後方互換性を有するホストデバイス10に接続された場合には、対応検出部45と73との間で、標準ケースと同様にして、ハンドシェーク信号が送受信されることによって、ホストデバイス10、及び、入力デバイス20において、相互に、相手のデバイスが対応デバイスであることが検出される。
 そして、その後は、入力デバイス20において、スイッチ71が端子71Bを選択するように切り替えが行われないことを除いて、標準ケースと同様にして、入力デバイス20とホストデバイス10との間で、多重化データが送受信される。
 <ホストデバイス10、及び、入力デバイス20の第4の詳細構成例>
 図6は、ホストデバイス10、及び、入力デバイス20の第4の詳細構成例を示すブロック図である。
 なお、図中、図4又は図5の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図6において、ホストデバイス10は、図4の場合と同様に構成されており、入力デバイス20は、図5の場合と同様に構成されている。
 したがって、図6では、ホストデバイス10、及び、入力デバイス20は、いずれも、対応デバイスではあるが、後方互換性を有しない。
 以上のように、対応デバイスではあるが、後方互換性を有しないホストデバイス10と入力デバイス20とが接続された場合、対応検出部45と73との間で、標準ケースと同様にして、ハンドシェーク信号が送受信されることによって、ホストデバイス10、及び、入力デバイス20において、相互に、相手のデバイスが対応デバイスであることが検出される。
 そして、その後は、ホストデバイス10において、スイッチ41が端子41Bを選択するように切り替えることが行われないこと、及び、入力デバイス20において、スイッチ71が端子71Bを選択するように切り替えることが行われないことを除いて、標準ケースと同様にして、入力デバイス20とホストデバイス10との間で、多重化データが送受信される。
 <ホストデバイス10、及び、入力デバイス20の第5の詳細構成例>
 図7は、ホストデバイス10、及び、入力デバイス20の第5の詳細構成例を示すブロック図である。
 なお、図中、図6の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図7では、ホストデバイス10は、コンデンサ43、マイク検出部44、対応検出部45、及び、インタラプタ46が設けられていないことを除き、図6の場合と同様に構成されている。
 さらに、図7では、入力デバイス20は、コンデンサ72、及び、対応検出部73が設けられていないことを除き、図6の場合と同様に構成されている。
 ホストデバイス10は、対応検出部45を有していないので、ジャック14に挿入されたプラグを有するプラグデバイスが、対応デバイスであるかどうかは検出されない。同様に、入力デバイス20は、対応検出部73を有しないので、プラグ23が挿入されたジャックを有するジャックデバイスが、対応デバイスであるかどうかは検出されない。
 したがって、図7のホストデバイス10と入力デバイス20とが接続された場合、ハンドシェーク信号の送受信(、及び、ホストデバイス10のマイク検出部44(図6)によるマイクの検出)、さらには、スイッチ41の端子41Bへの選択の切り替え、及び、スイッチ71の端子71Bへの選択の切り替えのいずれも行われずに、入力デバイス20とホストデバイス10との間で、多重化データが送受信される。
 なお、図7のホストデバイス10は、図4のホストデバイス10と同様に、後方互換性を有しない。
 また、図7の入力デバイス20は、図5の入力デバイス20と同様に、後方互換性を有しない。
 ここで、複数の音響信号を多重化して送受信する方法としては、上述したように、複数のアナログの音響信号を、複数のディジタルの音響信号にAD変換してから多重化するのではなく、アナログ信号のまま多重化する、スイッチ+S&H法等の方法がある。
 図7の第5の詳細構成例は、複数のアナログの音響信号を、アナログ信号のまま多重化する方法を、いわばディジタル化した方法ということができる。
 しかしながら、図7のホストデバイス10、及び、入力デバイス20は、後方互換性を有しない。この点、図4及び図6のホストデバイス10、並びに、図5及び図6の入力デバイス20も同様である。
 したがって、後方互換性の観点からは、ホストデバイス10、及び、入力デバイス20は、図2に示したように構成することが望ましい。
 <ホストデバイス10、及び、入力デバイス20の第6の詳細構成例>
 図8は、ホストデバイス10、及び、入力デバイス20の第6の詳細構成例を示すブロック図である。
 なお、図中、図2の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図8において、ホストデバイス10は、信号処理ブロック11、クロック生成部15、DAC31、パワーアンプ32、抵抗33、スイッチ41、インタラプタ46、送受信処理部47、レジスタ48、及び、I2Cインターフェース49を有する点で、図2の場合と共通する。
 但し、図8において、ホストデバイス10は、コンデンサ43、マイク検出部44、及び、対応検出部45が設けられておらず、プラグ検出部101、認証パターン出力部102、及び、パターン検出部103が新たに設けられている点で、図2の場合と相違する。
 なお、図8のホストデバイス10において、アナログ音響インターフェース12は、図2の場合と同様に構成される。
 さらに、図8のホストデバイス10において、多重化データインターフェース13は、スイッチ41、インタラプタ46、送受信処理部47、レジスタ48、I2Cインターフェース49、プラグ検出部101、認証パターン出力部102、及び、パターン検出部103で構成される。
 また、図8において、入力デバイス20は、ドライバ61L及び61R、スイッチ71、LDO74、制御部75、PLL77、送信処理部78、スイッチ80、マイク810ないし814、アンプ820ないし824、抵抗830ないし834、ADC840ないし844、並びに、不揮発性メモリ85を有する点で、図2の場合と共通する。
 但し、図8において、入力デバイス20は、コンデンサ72、及び、対応検出部73が設けられておらず、パワー検出部111、及び、認証パターン出力部112が新たに設けられている点で、図2の場合と相違する。
 なお、図8の入力デバイス20において、アナログ音響インターフェース21は、図2の場合と同様に構成される。
 さらに、図8の入力デバイス20において、多重化データインターフェース22は、スイッチ71、LDO74、制御部75、PLL77、送信処理部78、スイッチ80、マイク810ないし814、アンプ820ないし824、抵抗830ないし834、ADC840ないし844、不揮発性メモリ85、パワー検出部111、並びに、認証パターン出力部112で構成される。
 図8のホストデバイス10において、プラグ検出部101は、ジャック14に接続された検出ライン上の信号を監視しており、その検出ライン上の信号に基づいて、ジャック14にプラグが挿入されたことを検出する。
 すなわち、図8では、ジャック14には、プラグの挿入を検出するための、例えば、メカニカルな機構が設けられており、検出ラインは、そのメカニカルな機構に接続されている。
 そして、ジャック14にプラグが挿入されると、検出ライン上の信号(プラグ検出部101から検出ラインを見たインピーダンス)が変化するようになっており、プラグ検出部101は、そのような検出ライン上の信号に基づいて、ジャック14にプラグが挿入されたことを検出する。
 プラグ検出部101は、ジャック14にプラグが挿入されたことを検出すると、デフォルトで端子41Aを選択しているスイッチ41を、端子41Bを選択するように切り替える。
 認証パターン出力部102は、ホストデバイス10が対応デバイスであることを認証(検出)するための所定の信号としての認証パターンを記憶しており、その認証パターンを送受信処理部47に出力する。
 なお、プラグ検出部101において、ジャック14にプラグが挿入されたことが検出され、スイッチ41が端子41Bを選択するように切り替えられた後、送受信処理部47は、所定の時間だけ、認証パターン出力部102からの認証パターンを送信する。
 送受信処理部47によって送信される認証パターンは、多重化データ信号線JB、及び、端子41Bを選択しているスイッチ41を介して、ジャック14のマイク端子TJ3から出力される。
 ここで、認証パターン出力部102が記憶している認証パターンを、以下、マスタ認証パターンともいう。
 パターン検出部103は、スイッチ41の端子41Bに接続された多重化データ信号線JBに接続されており、対応デバイスである入力デバイス20から、ジャック14のマイク端子TJ3、(端子41を選択している)スイッチ41、及び、多重化データ信号線JBを介して送信されてくる認証パターン(後述するスレーブ認証パターン)を受信する。
 パターン検出部103は、スレーブ認証パターンを受信することにより、ジャック14に挿入されたプラグを有するプラグデバイスが対応デバイスであることを検出する。
 ジャック14に挿入されたプラグを有するプラグデバイスが対応デバイスであることが検出されると、パターン検出部103は、スイッチ41が端子41Bを選択するように切り替えられた旨を、インタラプタ46に供給する。
 なお、パターン検出部103は、プラグ検出部101において、ジャック14にプラグが挿入されたことが検出され、スイッチ41が端子41Bを選択するように切り替えられた後、所定の時間の間に、スレーブ認証パターンを受信することができなかった場合には、ジャック14に挿入されたプラグを有するプラグデバイスが、対応デバイスでないことを検出し、端子41Bを選択するように切り替えられたスイッチ41を、端子41Aを選択するように、再度切り替える。
 図8の入力デバイス20において、パワー検出部111は、プラグ23のマイク端子TP3の電圧の変化を検出することにより、プラグ23がジャックに挿入されたことを検出する。
 すなわち、プラグ23が、例えば、ホストデバイス10のジャック14に挿入された場合(その他、例えば、マイクを有する4極の既存のヘッドセットに対応する既存のジャックデバイスのジャックに挿入された場合も同様)、プラグ23のマイク端子TP3には、抵抗33、端子41Aを選択しているスイッチ、及び、ジャック14のマイク端子TJ3を介して、又は、多重化データ信号線JB、端子41Bを選択しているスイッチ41、及び、ジャック14のマイク端子TJ3を介して、電源VDの電圧が現れる。
 パワー検出部111は、プラグ23のマイク端子TP3の電圧が、電源VDの電圧(に近い電圧)に変化すると、プラグ23がジャックに挿入されたことを検出し、デフォルトで端子71Aを選択しているスイッチ71を、端子71Bを選択するように切り替える。
 認証パターン出力部112は、入力デバイス20が対応デバイスであることを認証(検出)するための所定の信号としての認証パターンを記憶しており、その認証パターンを送信処理部78に出力する。
 ここで、認証パターン出力部112が記憶している認証パターンを、以下、スレーブ認証パターンともいう。
 なお、パワー検出部111において、プラグ23がジャックに挿入されたことが検出され、スイッチ71が端子71Bを選択するように切り替えられた後、制御部75は、プラグ23が挿入されたジャックを有するジャックデバイスから、プラグ23のマイク端子TP3、端子71Bを選択しているスイッチ71、及び、多重化データ信号線PBを介して、マスタ認証パターンが送信されてくるのを待って受信する。
 制御部75は、マスタ認証パターンを受信すると、プラグ23が挿入されたジャックを有するジャックデバイスが対応デバイスであることを検出し、送信処理部78に、認証パターン出力部112からのスレーブ認証パターンを、所定の時間だけ送信させる。
 送信処理部78によって送信されたスレーブ認証パターンは、多重化データ信号線JB、及び、端子71Bを選択しているスイッチ71を介して、プラグ23のマイク端子TP3から出力される。
 一方、制御部75は、パワー検出部111において、プラグ23がジャックに挿入されたことが検出され、スイッチ71が端子71Bを選択するように切り替えられた後の所定の時間に、マスタ認証パターンを受信することができなかった場合には、プラグ23が挿入されたジャックを有するジャックデバイスが、対応デバイスでないことを検出し、端子71Bを選択するように切り替えられたスイッチ71を、端子71Aを選択するように、再度切り替える。
 図9は、図8のホストデバイス10、及び、入力デバイス20の処理を説明するフローチャートである。
 ホストデバイス10では、ステップS41において、スイッチ41は、デフォルトで,端子41Aを選択している。
 一方、入力デバイス20では、ステップS51において、スイッチ71は、デフォルトで、端子71Aを選択している。
 そして、入力デバイス20のプラグ23が、ホストデバイス10のジャック14に挿入されると、ホストデバイス10では、ステップS42において、プラグ検出部101が、ジャック14にプラグが挿入されたことを検出する。
 プラグ検出部101は、ジャック14にプラグが挿入されたことを検出すると、ステップS43において、デフォルトで端子41Aを選択しているスイッチ41を、端子41Bを選択するように切り替える。
 その後、ステップS44において、送受信処理部47は、クロック生成部15からのクロックに同期して、そのクロック(を含む信号)の送信を開始する。
 さらに、ステップS44では、送受信処理部47は、クロック生成部15からのクロックに同期して、認証パターン出力部102に記憶されたマスタ認証パターンの送信を開始する。
 送受信処理部47が送信するクロック、及び、マスタ認証パターンは、多重化データ信号線JB、及び、スイッチ41を介して、ジャックのマイク端子TJ3から出力される。
 クロック、及び、マスタ認証パターンの送信の開始後、ステップS45において、パターン検出部103は、ジャック14に挿入されたプラグを有するプラグデバイスから、スレーブ認証パターンが送信されてくるのを待つ。
 そして、パターン検出部103は、所定の時間の間に、スレーブ認証パターンが送信されてこなかった場合には、ステップS46において、ジャック14に挿入されたプラグを有するプラグデバイスが、対応デバイスでないことを検出(認識)し、端子41Bを選択するように切り替えられたスイッチ41を、端子41Aを選択するように、再度切り替える。
 スイッチ41が、端子41Aを選択するように切り替えられた後は、ホストデバイス10は、図2を参照して説明したような、ジャック14に挿入されたプラグを有するプラグデバイスが、例えば、マイクを有する4極の既存のヘッドセット等の、対応デバイスでないデバイスである場合の動作(従来モード動作)を行う。
 一方、ジャック14に挿入されたプラグを有するプラグデバイスから、スレーブ認証パターンが送信されてきた場合、すなわち、例えば、対応デバイスである入力デバイス20のプラグ23がジャック14に挿入され、入力デバイス20から、ジャック14のマイク端子TJ3、(端子41を選択している)スイッチ41、及び、多重化データ信号線JBを介して、パターン検出部103に、スレーブ認証パターンが送信されてきた場合、パターン検出部103は、ステップS47において、そのスレーブ認証パターンを受信する。
 パターン検出部103は、スレーブ認証パターンを受信することにより、ジャック14に挿入されたプラグを有するプラグデバイスが対応デバイスであることを検出する。
 ジャック14に挿入されたプラグを有するプラグデバイスが対応デバイスであることが検出されると、パターン検出部103は、スイッチ41が端子41Bを選択するように切り替えられた旨を、インタラプタ46に供給する。
 インタラプタ46は、パターン検出部103から、スイッチ41が端子41Bを選択するように切り替えられた旨が供給されると、対応デバイス(のプラグ)が、ジャック14に挿入された旨を、信号処理ブロック11に供給する。
 信号処理ブロック11では、インタラプタ46から、対応デバイスが、ジャック14に挿入された旨が供給されると、対応デバイス用の信号処理が開始される。
 パターン検出部103が、スレーブ認証パターンの受信すると、送受信処理部47は、ステップS48において、ACK(ACKnowledgement)(肯定応答)信号を、多重化データ信号線JB、スイッチ41、及び、ジャック14のマイク端子TJ3を介して、ジャック14に挿入されたプラグを有するプラグデバイスとしての入力デバイス20に送信(返信)する。
 その後、ステップS49において、送受信処理部47は、後述するようにして、入力デバイス20から、ジャック14のマイク端子TJ3、スイッチ41、及び、多重化データ信号線JBを介して送信されてくる多重化データの受信を開始する。
 一方、入力デバイス20では、その入力デバイス20のプラグ23が、ホストデバイス10のジャック14に挿入されると、パワー検出部111が、ステップS52において、プラグ23がジャックに挿入されたことを検出する。
 すなわち、入力デバイス20のプラグ23が、ホストデバイス10のジャック14に挿入されると、プラグ23のマイク端子TP3には、抵抗33、端子41Aを選択しているスイッチ、及び、ジャック14のマイク端子TJ3を介して、又は、多重化データ信号線JB、端子41Bを選択しているスイッチ41、及び、ジャック14のマイク端子TJ3を介して、電源VDの電圧が現れる。
 パワー検出部111は、プラグ23のマイク端子TP3の電圧が、電源VDの電圧等に変化することにより、プラグ23がジャックに挿入されたことを検出する。
 パワー検出部111は、プラグ23がジャックに挿入されたことを検出すると、ステップS53において、デフォルトで端子71Aを選択しているスイッチ71を、端子71Bを選択するように切り替える。
 スイッチ71が、端子71Bを選択するように切り替えられると、プラグ23のマイク端子TP3は、(端子71Bを選択している)スイッチ71を介して、LDO74に接続される。
 さらに、プラグ23のマイク端子TP3は、スイッチ71、及び、多重化データ信号線PBを介して、制御部75、PLL77、及び、送信処理部78に接続される。
 ここで、ホストデバイス10では、上述したように、ステップS43において、スイッチ41が、端子41Bを選択するように切り替えられており、その結果、ジャック14のマイク端子TJ3は、(端子41Bを選択している)スイッチ41、及び、多重化データ信号線JBを介して、送受信処理部47、パターン検出部103、及び、電源VDに接続されている。
 以上のように、ジャック14のマイク端子TJ3が、スイッチ41、及び、多重化データ信号線JBを介して、電源VDに接続されることにより、電源VDは、ホストデバイス10の多重化データ信号線JB、スイッチ41、及び、ジャック14のマイク端子TJ3、さらには、入力デバイス20のプラグ23のマイク端子TP3、及び、端子71Bを選択しているスイッチ71を介して、LDO74に接続される。
 以上のようにして、ホストデバイス10の電源VDが、入力デバイス20のLDO74に接続されると、LDO74は、入力デバイス20のアンプ82i等の電源が必要なブロックに、電源となる電力の供給を開始する。
 また、ホストデバイス10では、上述したように、ステップS44において、送受信処理部47によって、クロック、及び、マスタ認証パターンの送信が開始され、そのクロック、及び、マスタ認証パターンは、多重化データ信号線JB、及び、スイッチ41を介して、ジャック14のマイク端子TJ3から出力されている。
 ジャック14のマイク端子TJ3から出力されている、送受信処理部47が送信するクロックは、入力デバイス20において、プラグ23のマイク端子TP3、スイッチ71、及び、多重化データ信号線PBを介して、PLL77に供給される。
 PLL77は、ステップS54において、上述のようにして供給される送受信処理部47からのクロックに従って動作を開始し、いわゆるロック状態となると、送受信処理部47からのクロックに同期したクロックを、送信処理部78等に供給する。
 送信処理部78は、PLL77からのクロックに同期して動作を開始する。
 以上のように、スイッチ71が端子71Bを選択するように切り替えられ、PLL77がロック状態となると、制御部75は、ステップS55において、ホストデバイス10からマスタ認証パターンが送信されてくるのを待って受信する。
 すなわち、ホストデバイス10では、上述のステップS44において、送受信処理部47がマスタ認証パターンの送信を開始し、マスタ認証パターンは、多重化データ信号線JB、及び、スイッチ41を介して、ジャック14のマイク端子TJ3から出力されている。
 制御部75は、ジャック14のマイク端子TJ3から出力されているマスタ認証パターンを、プラグ23のマイク端子TP3、スイッチ71、及び、多重化データ信号線PBを介して受信する。
 なお、ステップS54において、PLL77にクロックが供給されなかった場合や、ステップS55において、制御部75で、マスタ認証パターンを受信することができなかった場合、プラグ23が挿入されたジャックを有するジャックデバイスが、対応デバイスでないとして、端子71Bを選択するように切り替えられたスイッチ71は、端子71Aを選択するように、再度切り替えられる。
 スイッチ71が、端子41Aを選択するように切り替えられた後は、入力デバイス20は、図2を参照して説明したような、プラグ23が挿入されたジャックを有するジャックデバイスが、例えば、マイクを有する4極の既存のヘッドセット等に対応する既存のスマートフォン等の、対応デバイスでないデバイスである場合の動作を行う。
 制御部75は、ステップS55において、マスタ認証パターンを受信すると、プラグ23が挿入されたジャックを有するジャックデバイスが対応デバイスであることを検出し、ステップS56において、送信処理部78に、認証パターン出力部112からのスレーブ認証パターンを、所定の時間だけ送信させる。
 送信処理部78によって送信されたスレーブ認証パターンは、多重化データ信号線JB、及び、端子71Bを選択しているスイッチ71を介して、プラグ23のマイク端子TP3から出力される。
 プラグ23のマイク端子TP3から出力されたスレーブ認証パターンは、ジャック14のマイク端子TJ3、(端子41を選択している)スイッチ41、及び、多重化データ信号線JBを介して、パターン検出部103に送信され、上述したように、ステップS47において、パターン検出部103で受信される。
 ホストデバイス10では、パターン検出部103が、スレーブ認証パターンの受信後、上述したように、送受信処理部47が、ステップS48において、ACK信号を、多重化データ信号線JB、スイッチ41、及び、ジャック14のマイク端子TJ3を介して送信してくるので、入力デバイス20の制御部75やPLL77では、上述のように、ジャック14のマイク端子TJ3を介して送信されているACK信号が、プラグ23のマイク端子TP3、スイッチ71、及び、多重化データ信号線PBを介して受信される。
 その後、送信処理部78は、ステップS57において、スイッチ80からのスイッチ信号、ADC84iからのディジタルの音響信号#i、レジスタ76から読み出されたデータ、及び、不揮発性メモリ85から読み出されたデータを多重化し、その結果得られる多重化データを、多重化データ信号線PB、スイッチ71、プラグ23のマイク端子TP3、ジャック14のマイク端子TJ3、スイッチ41、及び、多重化データ信号線JBを介して、送受信処理部47に送信する処理を開始する。
 ホストデバイス10では、ステップS49において、以上のようにして送信処理部78から送信されてくる多重化データが、ジャック14のマイク端子TJ3、スイッチ41、及び、多重化データ信号線JBを介して、送受信処理部47で受信される。
 なお、図8の入力デバイス20では、パワー検出部111において、プラグ23のマイク端子TP3の電圧ではなく、電流に所定の変化が生じたことに応じて、プラグ23がジャックに挿入されたことを検出することができる。
 また、図8の入力デバイス20では、パワー検出部111において、プラグ23のマイク端子TP3の電圧が、(ぼぼ)電源VDの電圧になった場合にのみ、デフォルトで端子71Aを選択しているスイッチ71を、端子71Bを選択するように切り替え、プラグ23のマイク端子TP3の電圧が変化しても、そのマイク端子TP3の電圧が、(ぼぼ)電源VDの電圧に達していない場合には、デフォルトで端子71Aを選択しているスイッチ71を切り替えずに、そのまま、端子71Aの選択を維持させることができ、これにより、以下のような動作が可能になる。
 いま、仮に、ホストデバイス10のスイッチ41が、端子41Aを選択しているとすると、プラグ23のマイク端子TP3は、ジャック14のマイク端子TJ3、及び、スイッチ41の他、抵抗33を介して、電源VDに接続される。この場合、プラグ23のマイク端子TP3の電圧は、電源VDの電圧から、抵抗33での電圧降下分だけ低下した電圧になり、電源VDの電圧に達しないので、パワー検出部111は、端子71Aを選択しているスイッチ71を切り替えずに、そのまま、端子71Aの選択を維持させる。
 一方、ホストデバイス10のスイッチ41が、端子41Bを選択しているとすると、プラグ23のマイク端子TP3は、ジャック14のマイク端子TJ3、及び、スイッチ41を介して、電源VDに接続される。この場合、プラグ23のマイク端子TP3と、ホストデバイス10の電源VDとの間に、抵抗33のような負荷が存在しないため、プラグ23のマイク端子TP3の電圧は、電源VDの電圧になる。そのため、パワー検出部111は、端子71Aを選択しているスイッチ71を、端子71Bを選択するように切り替える。
 以上のように、パワー検出部111において、プラグ23のマイク端子TP3の電圧が、電源VDの電圧になった場合にのみ、デフォルトで端子71Aを選択しているスイッチ71を、端子71Bを選択するように切り替える場合には、ホストデバイス10において、スイッチ41が、端子41Bを選択しており、マスタ認証パターンが、送受信処理部47から、多重化データ信号線JB、及び、スイッチ41を介して、ジャック14の端子TJ3から出力される場合にのみ、スイッチ71が、端子71Aから端子71Bに切り替えられる。
 したがって、ホストデバイス10において、スイッチ41が端子41Bを選択し、ジャック14のマイク端子TJ3に、マスタ認証パターンが出力される場合にのみ、入力デバイス20では、パワー検出部111において、スイッチ71が、端子71Aから端子71Bに切り替えられるので、入力デバイス20の制御部75は、スイッチ71が端子71Bに切り替えられた後に、ホストデバイス10からのマスタ認証パターンを受信することができる。
 以上から、ホストデバイス10と入力デバイス20とが接続された場合には、入力デバイス20において、スイッチ71が端子71Bを選択するように切り替えられると、その切り替え後に、ホストデバイス10からのマスタ認証パターンを受信することができる。したがって、図8及び図9で説明したように、入力デバイス20において、スイッチ71が端子71Bを選択するように切り替えられた後の所定時間内に、マスタ認証パターンを受信することができない事態は、生じないので、そのような事態に応じて、端子71Bを選択するように切り替えられたスイッチ71を、端子71Aを選択するように、再度切り替える事態も、生じない。
 <ホストデバイス10、及び、入力デバイス20の第7の詳細構成例>
 図10は、ホストデバイス10、及び、入力デバイス20の第7の詳細構成例を示すブロック図である。
 なお、図中、図7の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図10において、ホストデバイス10は、信号処理ブロック11、クロック生成部15、DAC31、パワーアンプ32、レジスタ48、及び、I2Cインターフェース49を有する点で、図7の場合と共通する。
 但し、図10において、ホストデバイス10は、送受信処理部47に代えて、受信処理部122が設けられているとともに、PLL121、及び、SRC(Sampling Rate Converter)123が新たに設けられている点で、図7の場合と相違する。
 なお、図10のホストデバイス10において、アナログ音響インターフェース12は、(図7の場合と同様に、)DAC31、及び、パワーアンプ32で構成される。
 さらに、図10のホストデバイス10において、多重化データインターフェース13は、レジスタ48、I2Cインターフェース49、PLL121、受信処理部122、及び、SRC123で構成される。
 また、図10において、入力デバイス20は、ドライバ61L及び61R、LDO74、制御部75、送信処理部78、スイッチ80、マイク810ないし814、アンプ820ないし824、抵抗830ないし834、ADC840ないし844、並びに、不揮発性メモリ85を有する点で、図7の場合と共通する。
 但し、図10において、入力デバイス20は、PLL77に代えて、クロック生成部132が設けられているとともに、同期部131が新たに設けられている点で、図7の場合と相違する。
 なお、図10の入力デバイス20において、アナログ音響インターフェース21は、(図7の場合と同様に、)ドライバ61L及び61Rで構成される。
 さらに、図10の入力デバイス20において、多重化データインターフェース22は、LDO74、制御部75、送信処理部78、スイッチ80、マイク810ないし814、アンプ820ないし824、抵抗830ないし834、ADC840ないし844、不揮発性メモリ85、同期部131、並びに、クロック生成部132で構成される。
 図10のホストデバイス10において、PLL121は、入力デバイス20から、ジャック14のマイク端子TJ3を介して、多重化データ信号線JB上に送信されてくる信号(多重化データ)から、その信号に同期したクロックを生成し、受信処理部122に供給する。
 受信処理部122は、PLL121からのクロックに同期して動作し、図7(図2)の送受信処理部47と同様に、入力デバイス20から、ジャック14のマイク端子TJ3、スイッチ41、及び、多重化データ信号線JBを介して供給される多重化データを受信する。
 さらに、受信処理部122は、図7(図2)の送受信処理部47と同様に、多重化データの多重化を解く等の多重化データに適切な処理を行って、多重化データに含まれる元のデータとしての、ディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データを分離し、SRC123に供給する。
 SRC123は、クロック生成部15から供給されるクロック(以下、ホストクロックともいう)に同期して動作し、受信処理部122からのディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データを、クロック生成部15からのクロックに同期したデータに変換して、信号処理ブロック11に供給する。
 ここで、受信処理部122は、PLL121からのクロックに同期して動作するが、PLL121からのクロックは、入力デバイス20から送信されてくる信号に同期したクロック、すなわち、入力デバイス20が有する、後述するクロック生成部132が生成するクロック(以下、デバイスクロックともいう)に同期したクロックになっている。
 したがって、受信処理部122で得られるディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データは、入力デバイス20側のデバイスクロックに同期したデータになっており、SRC123では、そのような入力デバイス20側のデバイスクロックに同期した音響信号#0,#1,#2,#3,#4、及び、付加データが、クロック生成部15が生成する、ホストデバイス10側のマスタクロックに同期したデータに変換される。
 図10の入力デバイス20において、クロック生成部132は、デバイスクロックを生成し、送信処理部78に供給する。
 したがって、図10では、送信処理部78は、図7(図2)のように、PLL77が生成する、マスタクロックに同期したクロックではなく、クロック生成部132が生成するデバイスクロックに同期して動作する。
 その結果、送信処理部78が送信する多重化データは、デバイスクロックに同期したデータになる。
 同期部131は、送信処理部78で得られる多重化データの区切り、すなわち、多重化データに含まれるディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データのひとまとまり(例えば、後述するフレーム)の区切りを表す同期信号を生成し、送信処理部78に供給する。
 ここで、送信処理部78では、多重化データの区切りの位置に、同期部131からの同期信号が含められる。
 そして、ホストデバイス10の受信処理部122では、多重化データに含められている同期信号を、いわば基準として、音響信号#0,#1,#2,#3,#4、及び、付加データが分離される。
 以上のように構成されるホストデバイス10、及び、入力デバイス20は、非同期で動作する。
 すなわち、上述の第1ないし第6の詳細構成例では、ホストデバイス10と入力デバイス20とが接続されると、ホストデバイス10は、クロック生成部15が生成するマスタクロックに同期して動作し、入力デバイス20は、PLL77(図7等)が生成する、マスタクロックに同期したクロックに同期して動作するので、ホストデバイス10、及び、入力デバイス20は、同期して動作する。
 これに対して、図10では、ホストデバイス10は、クロック生成部15が生成するマスタクロックに同期して動作し、入力デバイス20は、クロック生成部132が生成するデバイスクロックに同期して動作するので、ホストデバイス10、及び、入力デバイス20は、非同期で動作する。
 すなわち、図10において、ホストデバイス10と入力デバイス20とが接続されると、ホストデバイス10の電源VDと、入力デバイス20のLDO74が、多重化データ信号線JB、ジャック14のマイク端子TJ3、プラグ23のマイク端子TP3、及び、多重化データ信号線PBを介して接続される。
 ホストデバイス10の電源VDと、入力デバイス20のLDO74とが接続されると、LDO74は、入力デバイス20のアンプ82i等の電源が必要なブロックに、電源となる電力の供給を開始し、これにより、送信処理部78は、多重化データの送信を開始する。
 すなわち、送信処理部78は、クロック生成部132が生成するデバイスクロックに同期して動作し、同期部131から供給される同期信号、ADC840ないし844から供給されるディジタルの音響信号#0ないし#4、及び、不揮発性メモリ85に記憶されたデバイス情報やスイッチ80が出力するスイッチ信号等である付加データを含む多重化データを生成して送信する。
 送信処理部78が送信する多重化データは、多重化データ信号線PB、プラグ23のマイク端子TP3、ジャック14のマイク端子TJ3、及び、多重化データ信号線JBを介して、PLL121、及び、受信処理部122に供給される。
 PLL121は、送信処理部78からの多重化データを受信し、その多重化データに同期したクロックを生成し、受信処理部122に供給する。
 受信処理部122は、PLL121からのクロックに同期して動作し、送信処理部78からの多重化データを受信する。そして、受信処理部122は、多重化データに含まれる、ディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データを分離し、SRC123に供給する。
 SRC123は、クロック生成部15から供給されるホストクロックに同期して動作し、受信処理部122からのディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データを、クロック生成部15からのクロックに同期したデータに変換して、信号処理ブロック11に供給する。
 なお、図10の非同期で動作するホストデバイス10、及び、入力デバイス20は、図7のホストデバイス10、及び、入力デバイス20と同様に、後方互換性を有しない。但し、非同期で動作するホストデバイス10、及び、入力デバイス20は、図2のホストデバイス10、及び、入力デバイス20のように、後方互換性を有するように構成することができる。
 すなわち、後方互換性を有する図2のホストデバイス10、及び、入力デバイス20は、図10で説明したように、非同期で動作するように構成することができる。
 <信号フォーマット>
 図11ないし図13を参照して、ホストデバイス10と入力デバイス20との間でやりとりされる信号の信号フォーマットについて説明する。
 なお、ここでは、上述の第1ないし第7の詳細構成例のうちの、例えば、図8の第6の詳細構成例のホストデバイス10と入力デバイス20との間でやりとりされる信号を例として、その信号フォーマットについて説明する。
 図8のホストデバイス10から入力デバイス20に送信される信号としては、例えば、送受信処理部47が送信するマスタ認証パターン(Authentication信号)やコマンド等がある。
 また、図8の入力デバイス20からホストデバイス10に送信される信号としては、例えば、送信処理部78が送信するスレーブ認証パターン(Authentication信号)や、多重化データ等がある。
 ここで、ホストデバイス10から入力デバイス20に送信されるコマンドとしては、例えば、データの読み出しを要求する読み出しコマンドや、データの書き込みを要求する書き込みコマンド等がある。
 コマンドは、オペコードと必要なオペランドとから構成される。
 例えば、読み出しコマンドは、データの読み出しを表すコードを、オペコードとして有し、データを読み出すアドレスの先頭のアドレス(先頭アドレス)、及び、先頭アドレスからデータを読み出すアドレス数(幾つのアドレス分のデータを読み出すか)を、オペランドとして有する。
 また、例えば、書き込みコマンドは、データの書き込みを表すコードを、オペコードとして有し、データを書き込む書き込みアドレス、及び、その書き込みアドレスに書き込む対象のデータ(書き込みデータ)を、オペランドとして有する。
 入力デバイス20では、上述したように、制御部75が、内蔵するレジスタ76の記憶値に従った処理を行うことで、ホストデバイス10は、書き込みコマンドによって、レジスタ76の記憶値を書き換えることにより、入力デバイス20(の制御部75)に、様々な処理(例えば、ADC84iのオンとオフとの切り替えや、LDO74のスタンバイ(省電力)モードと通常モードとの動作モードの切り替え、その他の処理)を行わせることができる。
 また、ホストデバイス10では、読み出しコマンドによって、入力デバイス20の不揮発性メモリ85から、デバイス情報を読み出すことができる。
 一方、入力デバイス20からホストデバイス10に送信される多重化データには、例えば、上述したように、ディジタルの音響信号#0,#1,#2,#3,#4、及び、付加データが含まれる。
 すなわち、多重化データには、最大で、5チャンネルの音響信号#0,#1,#2,#3、及び、#4が含まれる。さらに、多重化データには、付加データが含まれる。
 付加データには、上述したように、スイッチ信号やデバイス情報を含める(採用する)ことができる。さらに、付加データには、入力デバイス20において、ホストデバイス10からの読み出しコマンドに応じて読み出されたデータや、そのデータ記憶されていたアドレス等を含める(採用する)ことができる。
 なお、図8の入力デバイス20では、ユーザが操作するスイッチとして、スイッチ80の1つのスイッチだけが設けられており、したがって、図8では、付加データに含められるスイッチ信号は、スイッチ80のスイッチ信号だけであるが、付加データには、例えば、最大で、4つ等の複数のスイッチのスイッチ信号を含めることができる。
 図11は、プラグ23がジャック14に挿入されてから、多重化データの送受信が可能となるまでの、ホストデバイス10と入力デバイス20との間でやりとりされる信号の例を示すタイミングチャートである。
 図11のAは、ホストデバイス10が入力デバイス20に送信するクロックを示している。
 ホストデバイス10が入力デバイス20に送信するクロックとしては、例えば、周波数が12ないし15MHz程度のパルス信号を採用することができる。
 ホストデバイス10では、図9で説明したように、ステップS44において、クロックの送信が開始されるが、そのクロックの送信は、例えば、10ms等の所定の時間だけ継続される。
 ここで、ホストデバイス10が入力デバイス20に送信するクロックは、HレベルとLレベルとの期間が等しいパルスであることとし、そのHレベルやLレベルの個々の期間を、以下、スロットともいう。また、以下、適宜、Hレベルを、"1"で表すとともに、Lレベルを、"0"で表す。この場合、クロックは、"10101010・・・"で表される。
 図11のBは、ホストデバイス10が入力デバイス20に送信するマスタ認証パターンを示している。
 いま、例えば、10スロットを、1フレームということとすると、マスタ認証パターンは、例えば、1フレームのパターン"1011100010"とすることができる。
 ホストデバイス10は、図9で説明したように、ステップS44において、マスタ認証パターンの送信を開始するが、そのマスタ認証パターンの送信は、例えば、5ms等の所定の時間だけ繰り返し継続される。
 図11のCは、ホストデバイス10が入力デバイス20に送信するACK信号を示している。
 ACK信号としては、2スロットのパターン"10"を採用することができる。ACK信号としての2スロットのパターン"10"は、フレームの最後に配置され、他の8スロットの期間については、ハイインピーダンス(Hi-Z)とされる(外部から見たホストデバイス10のジャック14のマイク端子TJ3のインピーダンスがハイインピーダンスにされる)。
 ホストデバイス10は、図9で説明したように、ステップS48において、ACK信号を送信するが、そのACK信号の送信は、例えば、5ms等の所定の時間だけ繰り返し継続される。
 なお、入力デバイス20では、図11のAのクロックを用いて、PLL77の同期をとった後(PLL77をロック状態にした後)、ACK信号としての2スロットのパターン"10"を用いて、PLL77の同期が維持される。
 図11のDは、入力デバイス20がホストデバイス10に送信するスレーブ認証パターンを示している。
 スレーブ認証パターンは、8スロットのパターン"11100010"であり、フレームの先頭に配置され、他の2スロットの期間については、ハイインピーダンスとされる(外部から見た入力デバイス20のプラグ23のマイク端子TP3のインピーダンスがハイインピーダンスにされる)。
 入力デバイス20は、図9で説明したように、ステップS56において、スレーブ認証パターンを送信するが、そのスレーブ認証パターンの送信は、例えば、5ms等の所定の時間だけ繰り返し継続される。
 なお、スレーブ認証パターンが、入力デバイス20からホストデバイス10に送信される、1フレームの先頭の8スロット以外の期間、すなわち、1フレームの最後の2スロットの期間では、ホストデバイス10から入力デバイス20に信号(例えば、図11のCのACK信号等)が送信され、入力デバイス20では、ホストデバイス10からの、1フレームについて最後の2スロットの期間に送信されてくる信号を、必要に応じて用いて、PLL77の同期が維持される。
 図12は、多重化データの送受信が可能になった後の、ホストデバイス10と入力デバイス20との間でやりとりされる信号の例を示すタイミングチャートである。
 図12のAは、図11のAと同様のクロックを示している。
 図12のBは、フレームの先頭を表すフレーム同期信号を示している。
 フレーム同期信号は、パルス信号であり、立ち上がりエッジが、フレームの先頭のタイミングを表す。
 ここで、図12のBにおいて、フレーム同期信号は、例えば、周波数が1.2MHz程度のパルス信号になっている。
 図12のCは、ホストデバイス(以下、マスタともいう)10の信号の送信のタイミングと、受信のタイミングとを示している。
 ホストデバイス10では、フレームの最後の2スロットで、入力デバイス20に、信号が送信され、フレームの最初の8スロットで、入力デバイス20から送信されてくる信号が受信される。
 図12のDは、入力デバイス(以下、スレーブともいう)20の信号の送信のタイミングと、受信のタイミングとを示している。
 入力デバイス20では、フレームの最初の8スロットで、ホストデバイス10に、信号が送信され、フレームの最後の2スロットで、ホストデバイス10から送信されてくる信号が受信される。
 図12のEは、ホストデバイス10が送信する信号を示している。
 ホストデバイス10は、フレームの最後の2スロットにおいて、ACK/R信号を送信する。
 ACK/R信号は、2スロットのパターン"10"又は"01"であり、入力デバイス20では、ACK/R信号を用いて、PLL77の同期が維持される。なお、PLL77の同期を維持するにあたり、必ずしも、各フレームのACK/R信号を用いる必要はない。
 すなわち、PLL77の同期は、例えば、1フレームおき等のフレームのACK/R信号を用いて維持することができる。
 図12のFは、入力デバイス20が送信する多重化データを示している。
 入力デバイス20は、フレームの最初の8スロットにおいて、多重化データを送信する。
 1フレームの多重化データは、8スロットのパターン、すなわち、8ビットのデータであるが、図12では、この1フレームの多重化データとしての8ビットのデータとして、DCフリーのために、例えば、6ビットの実データを6B/8B(6bit/8bit) 変換して得られる8ビットのデータが採用されている。
 すなわち、通信機器間の通信では、その通信機器間での電力移動を少なくするために、DC(直流)成分のない信号で通信を行うことが望ましい。そのため、多重化データのDC成分の低減するDCフリー化を図るべく、図12では、6ビットの実データを6B/8B変換して得られる8ビットのデータが、1フレームの多重化データとして採用されている。
 1フレームの多重化データを構成する6ビットの実データは、ADC840ないし844のそれぞれが出力する1ビットの音響信号0#ないし#4、すなわち、5チャンネルの1ビットの音響信号(D0,D1,D2,D3,D4)と、1ビットの付加データ(S)とから構成される。
 ここで、所定の数Nの連続するフレームを、スーパーフレームということとすると、スーパーフレームの付加データは、Nビットのデータになるが、本実施の形態では、スーパーフレームの付加データとしてのNビットのデータに対して、付加データとしてのスイッチ信号や、デバイス情報、その他のデータを配置する位置(フレーム)が、あらかじめ割り当てられている。
 この場合、付加データは、スーパーフレーム単位で送信されるということができる。
 また、図12では、1フレームの多重化データとしての8ビットのデータとして、DCフリーのために、6ビットの実データを6B/8B 変換して得られる8ビットのデータを採用しているが、例えば、DCフリーが、6B/8B 変換ではない何らかの手段で担保される場合等には、1フレームの多重化データとしての8ビットのデータとしては、例えば、8ビットの実データをそのまま採用することができる。
 さらに、DCフリーのために行う変換は、6B/8B 変換に限定されるものではない。
 また、1フレームの多重化データに含めるデータは、5チャンネルの1ビットの音響信号や、1ビットの付加データに限定されるものではない。
 すなわち、1フレームの多重化データに含めるデータとしては、5チャンネルを超えるチャンネル数の1ビットの音響信号や、複数ビットの付加データ等を採用することができる。この場合、1フレームの多重化データが、8ビットを超えるデータとなるときには、例えば、クロックの高速化等によって、1フレームを、10スロットを超える必要なスロット数で構成することにより、1フレームの多重化データとして、8ビットを超えるデータを採用することが可能になる。
 図13は、ホストデバイス10が入力デバイス20に送信するコマンドとしての信号の例を示すタイミングチャートである。
 図13のAは、図12のBと同様のフレーム同期信号を示している。なお、図13のAでは、図12のBに比較して、時間軸(横方向)のスケールが小さく(粗く)なっている。
 図13のBは、読み出しコマンドを示している。
 ホストデバイス10は、例えば、図13のBに示すように、21フレームのACK/R信号(図12のE)を用いて、1つの読み出しコマンドを送信する。
 21フレームのACK/R信号のうちの、先頭の2フレームのACK/R信号が、読み出しコマンドのオペコードを構成しており、残りの19フレームのACK/R信号が、読み出しコマンドのオペランドを構成している。
 読み出しコマンドのオペコードとしては、2ビット"10"が採用されている。
 ここで、図12のEで説明したように、1フレーム(1つ)のACK/R信号は、2スロットのパターン"10"又は"01"であり、図13では、ACK/R信号="10"には、コマンドを構成する1ビット"1"が割り当てられている。また、ACK/R信号="01"には、コマンドを構成する1ビット"0"が割り当てられている。
 したがって、読み出しコマンドのオペコードとしての2ビット"10"は、2フレームのACK/R信号としての4スロットのパターン"10","01"で表される。
 読み出しコマンドのオペランドとしては、10ビットの読み出しアドレス(先頭アドレス)と、9ビットの読み出しアドレス(レジスタ)数とが採用されている。
 読み出しコマンドを受信した入力デバイス20では、読み出しコマンドのオペランドとしての10ビットの読み出しアドレスを先頭アドレスとして、その先頭アドレスから、読み出しコマンドのオペランドとしての9ビットの読み出しアドレス数が表す数のアドレスのデータが読み出され、例えば、付加データに含めて、ホストデバイス10に送信される。
 読み出しコマンドのオペランドとしての読み出しアドレス、及び、読み出しアドレス数も、読み出しコマンドのオペコードと同様に、ビット"1"は、ACK/R信号="10"で表され、ビット"0"は、ACK/R信号="01"で表される。後述する書き込みコマンドについても、同様である。
 図13のCは、書き込みコマンドを示している。
 ホストデバイス10は、例えば、図13のCに示すように、図13のBの読み出しコマンドと同様の21フレームのACK/R信号(図12のE)を用いて、1つの書き込みコマンドを送信する。
 21フレームのACK/R信号のうちの、先頭の2フレームのACK/R信号が、書き込みコマンドのオペコードを構成しており、残りの19フレームのACK/R信号が、書き込みコマンドのオペランドを構成している。
 書き込みコマンドのオペコードとしては、2ビット"11"が採用されている。
 書き込みコマンドのオペランドとしては、10ビットの書き込みアドレス、固定の1ビット"0"、及び、8ビットの書き込みデータとが採用されている。
 書き込みコマンドを受信した入力デバイス20では、書き込みコマンドのオペランドとしての10ビットの書き込みアドレスに、書き込みコマンドのオペランドとしての8ビットの書き込みデータが書き込まれる。
 したがって、本実施の形態では、入力デバイス20のアドレス空間の1つのアドレスの記憶領域(1つのアドレスが表す記憶領域)は、8ビットの記憶領域である。
 また、入力デバイス20のアドレス空間は、1024(=210)個(以下)のアドレスで表される記憶領域である。
 <ホストデバイス10、及び、入力デバイス20のアプリケーション>
 ホストデバイス10、及び、入力デバイス20は、例えば、NR(Noise Reduction)を行うシステムや、ビームフォーミングを行うシステム、その他の各種の信号処理を行うシステムに適用することができる。
 ここで、本明細書において、NRには、NC(Noise Cancel)と、ノイズサプレッションとがある。
 NCは、ドライバから実空間(空気中)に放音された音響に、その実空間で、ノイズが作用(加算)することによって、ノイズが除去(低減)された音響(音波)が得られる技術を意味する。
 一方、ノイズサプレッションは、音響信号を信号処理することによって、ノイズが除去された音響信号が得られる技術を意味する。
 したがって、NCとノイズサプレッションとは、いずれも、ノイズが除去される点では共通するが、NCでは、雑音の除去が実空間で行われるのに対して、ノイズサプレッションでは、雑音の除去が信号処理によって行われる点で、NCとノイズサプレッションとは相違する。
 ホストデバイス10、及び、入力デバイス20を適用したアプリケーションについて説明する前に、その前段階の準備として、NCと、ノイズサプレッションとについて説明する。
 NCには、例えば、FB(フィードバック)方式、FF(フィードフォワード)方式、及び、FF+FB方式がある。
 図14は、FB方式のNCを行うFB方式のNCシステムの構成例を示すブロック図である。
 図14では、リスナ(ユーザ)1011が、ヘッドフォンを装着し、リスナ1011の右耳が右耳用ヘッドホン筐体(ハウジング部)1012により覆われている。
 なお、図14においては、説明の簡単のため、ヘッドフォンのリスナ(聴取者)11の右耳側の部分のみについての構成を示しているが、左耳側の部分も同様に構成される。この点、後述するFF方式のNCを行うFF方式のNCシステム、及び、FF+FB方式のNCを行うFF+FB方式のNCシステムについても同様である。
 ヘッドホン筐体1012の内側には、電気信号である音響信号を音響再生する電気-音響変換手段としてのドライバ(ヘッドホンドライバ)1013が設けられている。
 図14では、音響信号入力端1014から、例えば、音楽(音響)信号が、イコライザ1015、及び、加算回路1016を通じて、パワーアンプ1017に供給される。パワーアンプ1017は、そこに供給される音楽信号を増幅して、ドライバ1013に供給し、ドライバ1013では、対応する音響が出力される。これにより、リスナ1011の右耳では、音楽信号の再生音が知覚される。
 音響信号入力端1014は、例えば、図示せぬ音楽プレーヤのヘッドホンジャックに差し込まれるヘッドホンプラグから構成される。
 図14のFB方式のNCシステムにおいて、音響信号入力端1014と、ドライバ1013との間の音響信号伝送路中には、イコライザ1015、加算回路1016、パワーアンプ1017が設けられている。
 さらに、図14のFB方式のNCシステムは、音響-電気変換手段としてのマイク1021、マイクアンプ1022、及び、FBフィルタ回路1023を備える。
 図14のFB方式のNCシステムでは、リスナ1011の音楽聴取環境において、ヘッドホン筐体1012の外のノイズ源1018から、ヘッドホン筐体1012内のリスナ1011の、後述するキャンセルポイントPcに入り込むノイズを低減する。これにより、リスナ1011は、音楽を良好な環境で聴取することができる。
 FB方式のNCシステムにおいては、リスナ1011の、音響(音波)を知覚する聴覚位置として擬制された、ノイズと、ドライバ1013から出力される音響再生音とが合成されるキャンセルポイントPcでのノイズが、マイク1021で収音される。
 したがって、FB方式のNCシステムにおいては、マイク1021は、ノイズ収音用のマイクとして、ヘッドホン筐体(ハウジング部)1012の内側となるキャンセルポイントPcに設けられる。キャンセルポイントPcとしては、耳に近い位置である、例えば、ドライバ1013の振動板前面の位置等が採用され、そのようなキャンセルポイントPc(に近い位置)に、マイク1021が設けられる。
 FB方式のNCシステムにおいては、マイク1021で収音したノイズの逆相成分をNC用音響信号として生成し、そのNC用音響信号を、ドライバ11に供給して音響再生することで、外部からヘッドホン筐体1012内に入ってきたノイズを低減させる。
 ここで、ノイズ源1018におけるノイズと、ヘッドホン筐体1012内に入り込んだノイズ1018’とは同じ特性ではない。FB方式のNCシステムにおいては、ヘッドホン筐体1012内に入り込んだノイズ1018’、すなわち、低減対象のノイズ1018’を、マイク1021で収音する。
 そして、FB方式のNCシステムでは、マイク1021によりキャンセルポイントPcで収音したノイズ1018’をキャンセルするように、ノイズ1018’の逆相成分が生成される。
 図14では、FBフィルタ回路1023を用いて、ノイズ1018’の逆相成分としてのNC用音響信号が生成される。
 FBフィルタ回路1023は、FBフィルタ演算部1232と、その前段に設けられるADC1231と、その後段に設けられるDAC1233とで構成される。
 マイク1021で収音された得られたアナログ音響信号は、マイクアンプ1022を通じてFBフィルタ回路1023に供給され、ADC1231によりディジタル音響信号にAD変換される。そして、そのディジタル音響信号がFBフィルタ演算部1232に供給される。
 FBフィルタ演算部1232は、例えば、DSP(Digital Signal Processor)等で構成され、FB方式のディジタルNC用音響信号を生成するためのディジタルフィルタとしての演算(以下、FBフィルタ演算ともいう)を行う。このディジタルフィルタは、これに入力されるディジタル音響信号から、これに設定されるパラメータとしてのフィルタ係数に応じた特性のディジタルNC用音響信号を生成する。FBフィルタ演算部1232のディジタルフィルタには、所定のフィルタ係数が設定される。
 FBフィルタ演算部1232で生成されたディジタルNC用音響信号は、DAC1233においてアナログNC用音響信号にDA変換される。そして、このアナログNC用音響信号が、FBフィルタ回路1023の出力信号として加算回路1016に供給される。
 加算回路1016には、ヘッドホンによりリスナ1011が聴取することを目的とする入力音響信号(音楽信号等)Sが、音響信号入力端1014、及び、イコライザ1015を通じて供給される。イコライザ1015は、入力音響信号の周波数特性を変更することにより、音質補正を行う。
 加算回路1016は、イコライザ1015からの入力音響信号とFBフィルタ回路1023の出力信号としてのNC用音響信号とを加算する。
 加算回路1016の加算結果の音響信号は、パワーアンプ1017を通じてドライバ1013に供給されて、音響再生される。この音響再生されてドライバ1013により放音される音響には、FBフィルタ回路1023において生成されたNC用音響信号による音響再生成分が含まれる。ドライバ1013で音響再生されて放音された音響のうちの、NC用音響信号による音響再生成分とノイズ1018’とが、音響合成されることにより、キャンセルポイントPcでは、ノイズ1018’が低減(キャンセル)される。
 図15は、図14のFB方式のNCシステムの伝達関数を説明する図である。
 いま、図15に示すように、Aが、パワーアンプ1017の伝達関数を、Dが、ドライバ1013の伝達関数を、Mが、マイク1021、及び、マイクアンプ1022の部分に対応する伝達関数を、-βが、FBフィルタ回路1023の伝達関数を、Hが、ドライバ1013からキャンセルポイント(聴覚位置)Pc(ひいては、マイク1021)までの空間の伝達関数を、Eが、イコライザ1015の伝達関数を、それぞれ表すこととする。
 また、Nが、外部のノイズ源1018からヘッドホン筐体1012内のマイク1021位置近辺に侵入してきたノイズを、Pが、リスナ1011の耳に届く音圧で、リスナ1011が聴く聴き取り音を、それぞれ表すこととする。
 なお、外部のノイズがヘッドホン筐体1012内に伝わってくる場合としては、例えば、ヘッドフォンのイヤーパッド部の隙間から音圧として漏れてくる場合や、ヘッドホン筐体1012が音圧を受けて振動した結果としてヘッドホン筐体1012内部に音が伝わる場合等がある。
 図14のFB方式のNCシステムの伝達関数は、式(1)で表される。
 P=(1/(1+ADHMβ))×N+(AHD/(1+ADHMβ))×ES
                        ・・・(1)
 いま、式(2)が成立するとすると、式(1)は、式(3)で表される。
 E=1+ADHMβ
                        ・・・(2)
 P=(1/(1+ADHMβ))×N+ADHS
                        ・・・(3)
 式(3)によれば、ノイズNは、1/(1+ADHMβ)に減衰している。
 したがって、図14のFB方式のNCシステムによれば、リスナ1011は、ノイズを低減した聴取対象の音響を聴取することができる。
 なお、図14のFB方式のNCシステムにおいて、十分なノイズの低減を行うためには、FBフィルタ演算部1232としてのディジタルフィルタには、ヘッドホン筐体1012内に伝達されたノイズ1018’の特性に応じたフィルタ係数が設定される必要がある。すなわち、FBフィルタ演算部1232のフィルタ係数は、式(3)で表される聴き取り音Pに含まれるノイズNを適切に低減することができるように、例えば、マイク1021及びマイクアンプ1022の特性としての伝達関数Mや、ドライバ1013の特性としての伝達関数D等に基づいて設定される。
 図16は、FF方式のNCを行うFF方式のNCシステムの構成例を示すブロック図である。
 なお、図16において、図14における場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図16のFF方式のNCシステムによれば、リスナ1011の音楽聴取環境において、ヘッドホン筐体1012の外のノイズ源1018から、ヘッドホン筐体1012内のリスナ1011のキャンセルポイントPcに入り込むノイズが低減される。これにより、リスナ1011は、音楽を良好な環境で聴取することができる。
 FF方式のNCシステムでは、図16に示すように、ヘッドホン筐体1012の外部にマイク1031が設置されている。そして、FF方式のNCシステムでは、マイク1031で収音したノイズ1018に対して適切なフィルタリング処理をしてNC用音響信号を生成する。さらに、FF方式のNCシステムでは、この生成したNC用音響信号を、ヘッドホン筐体1012の内部のドライバ1013にて音響再生し、リスナ1011の耳に近いところで、ノイズ(ノイズ1018’)をキャンセルする。
 マイク1031で収音されるノイズ18と、ヘッドホン筐体1012内のノイズ1018’とは、両者の空間的位置の違い(ヘッドホン筐体1012の外と内の違い)に応じた異なる特性となる。そこで、FF方式のNCシステムでは、マイク1031で収音したノイズ源1018からのノイズと、キャンセルポイントPcにおけるノイズ1018’との空間伝達関数の違いを見込んで、NC用音響信号が生成される。
 図16のFF方式のNCシステムでは、NC用音響信号が、FFフィルタ回路1033を用いて生成される。
 FFフィルタ回路1033は、FFフィルタ演算部1332と、その前段に設けられるADC1331と、その後段に設けられるDAC1333とで構成される。
 マイク1031で収音された得られたアナログ音響信号は、マイクアンプ1032を通じてFFフィルタ回路1033に供給され、ADC1331によりディジタル音響信号にAD変換される。そして、そのディジタル音響信号がFFフィルタ演算部1332に供給される。
 FFフィルタ演算部1332は、例えば、DSPで構成され、ディジタルNC用音響信号を生成するためのディジタルフィルタとしての演算(以下、FFフィルタ演算ともいう)を行う。このディジタルフィルタは、これに入力されるディジタル音響信号から、これに設定されるパラメータとしてのフィルタ係数に応じた特性のディジタルNC用音響信号を生成する。FFフィルタ演算部1332としてのディジタルフィルタには、所定のフィルタ係数が設定される。
 FFフィルタ演算部1332としてのディジタルフィルタでは、設定されたフィルタ係数に応じたディジタルNC用音響信号が生成される。
 そして、FFフィルタ演算部1332で生成されたディジタルNC用音響信号は、DAC1333においてアナログNC用音響信号にDA変換され、FFフィルタ回路1033の出力信号として加算回路1016に供給される。
 加算回路1016には、ヘッドホンによりリスナ1011が聴取することを目的とする入力音響信号(音楽信号等)Sが、音響信号入力端1014、及び、イコライザ1015を通じて供給される。
 加算回路1016は、入力音響信号とFFフィルタ回路1033の出力信号としてのNC用音響信号とを加算する。
 加算回路1016の加算結果の音響信号は、パワーアンプ1017を通じてドライバ1013に供給されて、音響再生される。この音響再生されてドライバ1013により放音される音響には、FFフィルタ回路1033において生成されたNC用音響信号による音響再生成分が含まれる。ドライバ1013で音響再生された放音された音響のうちの、NC用音響信号による音響再生成分とノイズ1018’とが、音響合成されることにより、キャンセルポイントPcでは、ノイズ1018’が低減(キャンセル)される。
 図17は、図16のFF方式のNCシステムの伝達関数を説明する図である。
 いま、図17に示すように、Aが、パワーアンプ1017の伝達関数を、Dが、ドライバ1013の伝達関数を、Mが、マイク1031、及び、マイクアンプ1032の部分に対応する伝達関数を、-αが、FFフィルタ回路1033の伝達関数を、Hが、ドライバ1013からキャンセルポイント(聴覚位置)Pcまでの空間の伝達関数を、Eが、イコライザ1015の伝達関数を、Fが、外部のノイズ源1018からリスナ1011の耳のキャンセルポイントPcの位置に至るまでの伝達関数を、それぞれ表すこととする。なお、ここでは、E=1とする。
 さらに、F'が、ノイズ源1018からマイク1031までの伝達関数を、Nが、外部のノイズ源1018のノイズを、Pが、リスナ1011が聴く聴き取り音を、それぞれ表すこととすると、図16のFF方式のNCシステムの伝達関数は、式(4)で表される。
 P=-F’ADHMα×N+F×N+AHD×S
                        ・・・(4)
 いま、式(5)が成立するとすると、式(4)は、式(6)で表される。
 F=F’ADHMα
                        ・・・(5)
 P=ADHS
                        ・・・(6)
 式(6)によれば、ノイズNがキャンセルされ、聴取対象の音響信号Sが残っており、したがって、図16のFF方式のNCシステムによれば、リスナ1011は、ノイズを低減した聴取対象の音響を聴取することができる。
 FFフィルタ演算部1332のフィルタ係数は、聴き取り音Pが、式(6)で表されるように、すなわち、式(5)がなるべく成立するように、例えば、マイク1031及びマイクアンプ1032の特性としての伝達関数Mや、ドライバ1013の特性としての伝達関数D等に基づいて設定される。
 なお、FF方式のNCシステムでは、発振する可能性が低く安定度が高いが、ノイズを十分に低減することが困難なことがある。一方、FB方式のNCシステムでは、ノイズを十分に低減することを期待することができるが、系の安定性に注意する必要がある。
 図18は、FF+FB方式のNCを行うFF+FB方式のNCシステムの構成例を示すブロック図である。
 なお、図中、図14又は図16の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 また、FF+FB方式のNCシステムについては、特許第4631939号明細書に、その詳細が記載されている。
 FF+FB方式のNCシステムでは、FB方式のNCシステム(図14)で生成されるNC用音響信号と、FF方式のNCシステム(図16)で生成されるNC用音響信号との両方が、ノイズの低減に用いられる。
 すなわち、図18のFF+FB方式のNCシステムでは、ヘッドホン筐体1012内部に設置されるマイク1021において、そこに入力する、例えば、ノイズ(音響)や、ドライバ1013から出力される音響等が集音される。マイク1021で集音された音響に対応する音響信号は、マイクアンプ1022で増幅され、FBフィルタ回路1023に供給される。
 FBフィルタ回路1023では、FBフィルタ演算部1232において、マイク1021で集音された音響に対応する音響信号について、所定のフィルタ係数を用いたフィルタ演算(例えば、積和演算)が行われ、その結果得られる音響信号が、FB方式のNC用音響信号として、加算回路1016に供給される。
 一方、ヘッドホン筐体1012外部に設置されるマイク1031でも、そこに入力する、例えば、ノイズ(音響)等が集音される。マイク1031で集音された音響に対応する音響信号は、マイクアンプ1032で増幅され、FFフィルタ回路1033に供給される。
 FFフィルタ回路1033では、FFフィルタ演算部1332において、マイク1031で集音された音響に対応する音響信号について、所定のフィルタ係数を用いたフィルタ演算(例えば、積和演算)が行われ、その結果得られる音響信号が、FF方式のNC用音響信号として、加算回路1016に供給される。
 加算回路1016では、FBフィルタ回路1023からのFB方式のNC用音響信号、FFフィルタ回路1033からのFF方式のNC用音響信号、及び、イコライザ1015からの、聴取対象の音響に対応する音響信号である入力音響信号が加算され、その加算の結果得られる音響信号が、パワーアンプ1017に供給される。
 パワーアンプ1017は、加算回路1016からの音響信号を増幅し、ドライバ1013に供給する。ドライバ1013では、パワーアンプ1017からの音響信号に対応する音響が出力(音響)される。
 ドライバ1013から出力される音響には、FB方式のNC用音響信号に対応する音響、及び、FF方式のNC用音響信号に対応する音響が含まれるが、そのFB方式のNC用音響信号に対応する音響、及び、FF方式のNC用音響信号に対応する音響は、ドライバ1013から出力される音響が、実空間を伝達して、リスナ1011が知覚するまでのキャンセルポイントPcにおいて、ノイズと加算されることにより、ノイズとともにキャンセルされる。
 その結果、リスナ1011が聴くことができる聴き取り音Pは、ノイズが適切に低減された音響となる。
 次に、ノイズサプレッションについて説明する。
 図19は、ノイズサプレッションを行うノイズサプレッションシステムの構成例を示すブロック図である。
 図19のノイズサプレッションシステムは、例えば、SS(Spectral Subtraction)法によって、ノイズを低減(除去)する。
 すなわち、図19のノイズサプレッションシステムでは、ノイズサプレッションの対象の音響信号である入力音響信号が、非音声区間検出部1401、及び、FFT(Fast Fourier Transform)処理部1042に供給される。
 非音声区間検出部1401は、入力音響信号から、音声区間でない区間(非音声区間)を検出し、その非音声区間を表す非音声区間信号を、ノイズ情報記憶部1407に供給する。
 すなわち、非音声区間検出部1401は、例えば、所定の方法で、入力音響信号から、音声区間を検出し、音声区間以外の区間を、非音声区間として検出する。
 FFT処理部1402は、入力音響信号のFFTを行い、その結果得られる周波数領域の信号であるスペクトルを、スペクトル平均処理部1403、及び、スペクトル演算処理部1404に供給する。
 スペクトル平均処理部1403は、FFT処理部1402から供給されるスペクトルを平均化し、その結果得られる平均スペクトルを、ノイズ情報記憶部1407に供給する。
 スペクトル演算処理部1404は、FFT処理部402からのスペクトルから、ノイズ情報記憶部1407に記憶されたノイズ情報としてのスペクトルを減算し、その減算の結果得られるスペクトルを、ミュージカルノイズ除去フィルタ1405に供給する。
 ミュージカルノイズ除去フィルタ1405は、スペクトル演算処理部1404からのスペクトルを対象として、ミュージカルノイズを除去するためのフィルタリングを行い、ミュージカルノイズの除去後のスペクトルを、IFFT(逆FFT)処理部1406に供給する。
 IFFT処理部1406は、ミュージカルノイズ除去フィルタ1405からのスペクトルのIFFTを行い、その結果得られる時間領域の信号である音響信号を、ノイズサプレッション後の出力音響信号として出力する。
 ノイズ情報記憶部1407は、非音声区間検出部1401からの非音声区間信号に基づいて、非音声区間を認識し、スペクトル平均処理部1403から供給される平均スペクトルのうちの、非音声区間の平均スペクトルを、ノイズのスペクトルとして記憶する。
 以上のように構成されるノイズサプレッションシステムでは、入力音響信号が、非音声区間検出部1401、及び、FFT処理部1042に供給される。
 非音声区間検出部1401では、入力音響信号から、非音声区間が検出され、その非音声区間を表す非音声区間信号が、ノイズ情報記憶部1407に供給される。
 また、FFT処理部1402では、入力音響信号のFFTが行われ、その結果得られるスペクトルが、スペクトル平均処理部1403、及び、スペクトル演算処理部1404に供給される。
 スペクトル平均処理部1403では、FFT処理部1402からのスペクトルが平均化され、その結果得られる平均スペクトルが、ノイズ情報記憶部1407に供給される。
 ノイズ情報記憶部1407は、非音声区間検出部1401からの非音声区間信号に基づいて、非音声区間を認識し、スペクトル平均処理部1403からの平均スペクトルのうちの、非音声区間の平均スペクトルを、ノイズのスペクトルとして記憶する。
 そして、スペクトル演算処理部1404において、ノイズ情報記憶部1407に記憶されたノイズ情報としてのノイズのスペクトルのうちの最新のスペクトルが読み出され、FFT処理部402からのスペクトルから減算される。スペクトル演算処理部1404は、その減算によって得られるスペクトルを、ノイズが除去されたスペクトルとして、ミュージカルノイズ除去フィルタ1405に供給する。
 ミュージカルノイズ除去フィルタ1405では、スペクトル演算処理部1404からのスペクトルのミュージカルノイズが除去され、IFFT処理部1406に供給される。
 IFFT処理部1406では、ミュージカルノイズ除去フィルタ1405からのスペクトルのIFFTが行われ、その結果得られる出力音響信号が出力される。
 以上のようにして得られる出力音響信号は、例えば、入力音響信号が音声を含む信号である場合に、ノイズが低減され、音声が強調された信号となる。
 図20は、ホストデバイス10、及び、入力デバイス20を適用したアプリケーションシステムの外観構成例を示す斜視図である。
 図20において、ホストデバイス10は、スマートフォンに適用(採用)されており、入力デバイス20は、プラグ23を、スマートフォンであるホストデバイス10のジャック14に挿入することで、ホストデバイス10に様々なデータを入力する入力インターフェースに適用されている。
 図21は、図20のアプリケーションシステムの電気的な構成例を示すブロック図である。
 なお、図中、図2の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 また、図21では(後述する図24及び図26でも同様)、図が煩雑になるのを避けるため、図2の一部のブロックの図示を省略してある。
 すなわち、図21では、ホストデバイス10について、図2のクロック生成部15や、抵抗33、コンデンサ43、マイク検出部44、対応検出部45、インタラプタ46、レジスタ48、及び、I2Cインターフェース49のブロックが図示されていないが、図21のホストデバイス10は、必要に応じて、これらのブロックを有する。
 また、図21では、入力デバイス20について、スイッチ80や、抵抗830ないし834、コンデンサ72、対応検出部73、LDO74、制御部75、及び、PLL77のブロックが図示されていないが、図21の入力デバイス20は、必要に応じて、これらのブロックを有する。
 図21では、スマートフォンであるホストデバイス10は、信号処理ブロック11、アナログ音響インターフェース12、多重化データインターフェース13、ジャック14、及び、クロック生成部15(図21には図示せず)の他に、DAC/Amp部201、ドライバ202、ストレージ203、入出力部204、通信機構205、及び、アンテナ208を有する。
 DAC/Amp部201は、例えば、図2のDAC31、及び、パワーアンプ32に対応し、信号処理ブロック11から供給されるディジタルの音響信号を、アナログの音響信号にDA変換して増幅し、ジャック14やドライバ202に供給する。
 ドライバ202は、スマートフォンであるホストデバイス10に設けられた音響出力部(例えば、コイルと振動板等で構成される、音響信号を、空気の振動としての音響(音波)に変換するトランスデューサ)であり、DAC/Amp部201からの音響信号に対応する音響を出力(放音)する。
 ストレージ203は、例えば、ハードディスクや半導体メモリ等の記憶媒体である。ストレージ203には、信号処理ブロック11の制御にしたがって、信号処理ブロック11から供給される音響信号等が記憶(記録)される。また、ストレージ203に記憶された音響信号等は、信号処理ブロック11の制御にしたがって読み出され、信号処理ブロック11に供給される。
 入出力部204は、例えば、タッチパネルや、物理的なボタンであり、ユーザによって操作される。入力部204は、ユーザの操作に対応した操作信号を、信号処理ブロック11に供給する。
 また、入出力部204は、信号処理ブロック11からの制御に従い、仮想的なボタン等のGUI(Graphical User Interface)、その他の画像を表示する。
 通信機構205は、送話処理部206、及び、受話処理部207を有し、インターネット等のネットワークや、携帯電話の基地局等との通信を行う通信インターフェースとして機能する。
 送話処理部206は、信号処理ブロック11から供給される音響(音声)信号を、携帯電話の基地局に送信するために必要な処理を施し、アンテナ208に供給する。
 受話処理部207は、アンテナ208から供給される、携帯電話の基地局から送信されてくる電波を受信することにより得られる信号から、通話相手の音響(音声)信号を復元するのに必要な処理を行い、その結果得られる音響信号を、信号処理ブロック11に供給する。
 ここで、入力デバイス20の不揮発性メモリ85には、入力デバイス20に関するデバイス情報が記憶されており、ホストデバイス10では、入力デバイス20の不揮発性メモリ85に記憶されたデバイス情報を読み出し、信号処理ブロック11において、入力デバイス20のデバイス情報に基づき、その入力デバイス20にとって適切な信号処理を行うことができる。
 以上のように、ホストデバイス10の信号処理ブロック11において、入力デバイス20のデバイス情報に基づき、入力デバイス20にとって適切な信号処理が行われることについて、NC(Noise Cancel)を例に説明する。
 NCシステムを構成する方法としては、ヘッドフォン自体に、NCの処理を行う機能を実装する方法と、例えば、音楽プレーヤやスマートフォン、その他のヘッドフォンを接続することができ、かつ、音響信号を再生する音響信号再生装置に、NCの処理を行う機能を実装する方法とがある。
 NCの処理を行う機能が実装されたヘッドフォンは、それ自体で、NCの処理を行うことができるので、どのような音響信号再生装置に接続しても(接続しなくても)、NCの処理を行うことができる。
 一方、音響信号再生装置に、NCの処理を行う機能を実装する場合には、音響信号再生装置に接続されるヘッドフォン(以下、接続ヘッドフォンともいう)とって適切なFBフィルタ演算やFFフィルタ演算(以下、両方をまとめて、NCフィルタ演算ともいう)が行われる、接続ヘッドフォンに対応するフィルタ係数を、音響信号再生装置に記憶させておくことにより、接続ヘッドフォンにとって適切なNCの処理を行うことができる。
 また、フィルタ係数の係数セットとして、例えば、第1のヘッドフォンに対応する係数セットNCHP-1、及び、第2のヘッドフォンに対応する係数セットNCHP-2等の、複数の係数セットを、音響信号再生装置に記憶させておき、音響信号再生装置に、第1のヘッドフォンが接続された場合には、ユーザに、第1のヘッドフォンに対応する係数セットNCHP-1を選択してもらい、音響信号再生装置に、第2のヘッドフォンが接続された場合には、ユーザに、第2のヘッドフォンに対応する係数セットNCHP-2を選択してもらうことにより、音響信号再生装置に、第1及び第2のヘッドフォンのいずれが接続された場合であっても、音響信号再生装置に接続されたヘッドフォンにとって適切なNCの処理を行うことができる。
 さらに、以上のように、音響信号再生装置に、NCの処理を行う機能を実装する場合、ヘッドフォンのベンダが、新たな第3のヘッドフォンを発売し、その第3のヘッドフォンに対応する係数セットNCHP-3を、インターネット等のネットワーク上に公開したときには、音響信号再生装置が、ネットワークに接続するネットワーク接続機能を有していれば、音響信号再生装置において、ネットワーク上の係数セットNCHP-3をダウンロードすることにより、第3のヘッドフォンにとって適切なNCの処理を行うことが可能になる。
 但し、音響信号再生装置が、ネットワーク接続機能を有しない場合には、新たな第3のヘッドフォンが発売されたときに、音響信号再生装置は、新たな第3のヘッドフォンに対応する係数セットNCHP-3をダウンロードにより取得することができない。
 一方、ホストデバイス10、及び、入力デバイス20を、NCシステムに適用し、ホストデバイス10、及び、入力デバイス20を、それぞれ、音響信号再生装置、及び、ヘッドフォン(ヘッドセット)として構成した場合には、音響信号再生装置としてのホストデバイス10が、仮に、ネットワーク接続機能を有していなくても、入力デバイス20が第3のヘッドフォンとして発売されたときに、音響信号再生装置としてのホストデバイス10は、第3のヘッドフォンとしての入力デバイス20に対応する係数セットNCHP-3を取得することができる。
 すなわち、ヘッドフォンとしての入力デバイス20の不揮発性メモリ85に記憶されているデバイス情報に、そのヘッドフォンとしての入力デバイス20に対応する係数セット(以下、対応係数セットともいう)を記憶させておき、音響信号再生装置としてのホストデバイス10において、入力デバイス20の不揮発性メモリ85に記憶されたデバイス情報を読み出すことにより、そのデバイス情報に含まれる対応係数セットを取得することができる。
 したがって、この場合、音響信号再生装置としてのホストデバイス10が、ネットワーク接続機能を有していなくても、ヘッドフォンとしての入力デバイス20に対応する係数セット(対応係数セット)を取得して、そのヘッドフォンに適切なNCの処理を行うことができる。
 なお、ヘッドフォンとしての入力デバイス20の不揮発性メモリ85に記憶されているデバイス情報には、対応係数セットに代えて、そのヘッドフォンとしての入力デバイス20を識別するための識別情報を含めることができる。
 また、デバイス情報には、対応係数セットと識別情報との両方を含めることができる。
 ここで、識別情報としては、例えば、USB(Universal Serial Bus)デバイスの製造会社に割り当てられるのと同様なベンダIDと、製品の機種やモデルを表すプロダクトIDとの組み合わせや、UUID(Universally Unique Identifier)等を採用することができる。
 いま、音響信号再生装置としてのホストデバイス10が、信号処理ブロック11内に、識別情報と、その識別情報によって識別されるヘッドフォン等の入力デバイス20にとって適切なNCの処理を行うための係数セットとが対応付けられたデータベースである係数データベースを内蔵していることとする。
 さらに、ヘッドフォンとしての入力デバイス20の不揮発性メモリ85に記憶されているデバイス情報には、対応係数セット、及び、識別情報のうちの、識別情報が、少なくとも含まれることとする。
 この場合、ヘッドフォンとしての入力デバイス20が、音響信号再生装置としてのホストデバイス10に接続されると、ホストデバイス10は、入力デバイス20からデバイス情報を読み出し、そのデバイス情報に含まれる、入力デバイス20の識別情報に一致する識別情報が、係数データベースに記憶されているかどうかを判定する。
 入力デバイス20の識別情報に一致する識別情報が、ホストデバイス10の係数データベースに記憶されている場合、音響信号再生装置としてのホストデバイス10では、係数データベースにおいて、入力デバイス20の識別情報に一致する識別情報に対応付けられている係数セットが、NCフィルタ演算を行うディジタルフィルタに反映され、NCの処理が行われる。
 この場合、音響信号再生装置としてのホストデバイス10に接続されたヘッドフォンとしての入力デバイス20にとって適切なNCの処理を行うことができる。
 なお、以上のような、ヘッドフォンが接続された音響信号再生装置等の信号処理装置において、ヘッドフォンから、ヘッドフォン側記憶情報を読み取り、そのヘッドフォン側記憶情報に基づき、信号処理装置の信号処理特性を設定する技術については、本件出願人が先に提案した特開2009-232205号公報に記載されている。
 入力デバイス20の識別情報に一致する識別情報が、ホストデバイス10の係数データベースに記憶されていない場合、音響信号再生装置としてのホストデバイス10は、ヘッドフォンとしての入力デバイス20から読み出したデバイス情報に、係数セット(対応係数セット)が含まれるかどうかを確認する。
 そして、デバイス情報に、係数セットが含まれる場合には、ホストデバイス10は、デバイス情報に含まれる係数セットが、そのホストデバイス10に実装されているNCの機能のプラットフォームに合致するかどうかを確認する。
 ここで、NCの機能のプラットフォームとは、例えば、NCフィルタ演算を行うハードウェアであるDSPの種類や、そのDSPで行われるNCフィルタ演算のプログラム(NCフィルタ演算を行うディジタルフィルタの構成)等を意味する。
 入力デバイス20のデバイス情報に含まれる係数セットが、ホストデバイス10に実装されているNCの機能のプラットフォームに合致することが確認された場合、ホストデバイス10では、デバイス情報に含まれる係数セットが、NCフィルタ演算を行うディジタルフィルタに反映され、NCの処理が行われる。
 なお、デバイス情報に、係数セットが含まれない場合や、デバイス情報に、係数セットが含まれていても、その係数セットが、そのホストデバイス10に実装されているNCの機能のプラットフォームに合致しない場合には、ホストデバイス10は、NCの機能をオフにする。
 以上説明したように、ヘッドフォンとしての入力デバイス20の不揮発性メモリ85に記憶されているデバイス情報に、対応係数セットを含めておくことにより、音響信号再生装置としてのホストデバイス10では、入力デバイス20の不揮発性メモリ85に記憶されたデバイス情報を読み出し、そのデバイス情報に含まれる対応係数セットを用いて、NCの処理を行うことができるので、ホストデバイス10は、ネットワーク接続機能を有していなくても、ヘッドフォンとしての入力デバイス20の対応係数セットを取得し、その対応係数セットを用いて、ヘッドフォンとしての入力デバイス20にとって適切なNCの処理を行うことができる。
 なお、上述の場合には、ホストデバイス10において、入力デバイス20の識別情報に一致する識別情報が、係数データベースに記憶されている場合には、係数データベースにおいて、入力デバイス20の識別情報に一致する識別情報に対応付けられている係数セットが用いられ、デバイス情報に含まれる係数セットは、入力デバイス20の識別情報に一致する識別情報が、係数データベースに記憶されていない場合に限って用いられる。
 したがって、係数データベースに記憶されている係数セットは、デバイス情報に含まれる係数セットよりも、いわば優先して用いられる。これは、以下の理由による。
 すなわち、ヘッドフォンとしての入力デバイス20については、例えば、その発売時に、デバイス情報に含められた対応係数セット(以下、初期係数セットともいう)よりも、ヘッドフォンとしての入力デバイス20にとって、より適切なNCの処理を行う対応係数セット(以下、更新係数セットともいう)が開発されることがあり得る。
 そして、更新係数セットが、ネットワーク上に公開された場合、音響信号再生装置としてのホストデバイス10が、ネットワーク接続機能を有しているときには、ホストデバイス10において、更新係数セットをダウンロードし、係数データベースを更新することができる。
 この場合、音響信号再生装置としてのホストデバイス10において、係数データベースに記憶されている係数セットを、デバイス情報に含まれる係数セットよりも優先して用いることにより、デバイス情報に含まれる初期係数セットではなく、更新係数セットを用いた、より適切なNCの処理を行うことができる。
 なお、音響信号再生装置としてのホストデバイス10が、ネットワーク接続機能を有していないが、係数データベースに初期係数セットが記憶されている場合には、ホストデバイス10では、係数データベースに記憶されている初期係数セットを用いて、NCの処理が行われる。また、音響信号再生装置としてのホストデバイス10が、ネットワーク接続機能を有しておらず、係数データベースに初期係数セットが記憶されていない場合には、ホストデバイス10では、入力デバイス20から読み出したデバイス情報に含まれる初期係数セットを用いて、NCの処理が行われる。
 以上、音響信号再生装置としてのホストデバイス10が、NCの処理を行う機能を有する場合について説明したが、ホストデバイス10が、NCの処理の他、例えば、音質補正を行うイコライザや、Virtualphones Technology(登録商標)、ノイズサプレッション、ビームフォーミング、その他の音響信号を処理する音響信号処理を行う機能を実装している場合には、ヘッドフォンとしての入力デバイス20にとって適切な音響信号処理を行うための処理情報を、デバイス情報に含めておくことができる。
 そして、音響信号再生装置としてのホストデバイス10では、ヘッドフォンとしての入力デバイス20からデバイス情報を読み出し、そのデバイス情報に含まれる処理情報に基づいて、音響信号処理の特性の設定等を行うことで、ヘッドフォンとしての入力デバイス20にとって適切な音響信号処理を行うことができる。
 なお、上述の場合には、デバイス情報に、NCフィルタ演算を行うディジタルフィルタのフィルタ係数(係数セット)を含めることとしたが、デバイス情報には、フィルタ係数に代えて、NCフィルタ演算のパラメータや、ヘッドフォンとしての入力デバイス20の、音響に関するトランスデューサ、すなわち、マイク81i並びにドライバ61L及び61Rの特性を表す特性情報を含めることができる。
 ここで、NCフィルタ演算のパラメータとしては、例えば、NCフィルタ演算を行うディジタルフィルタの種類や、中心周波数、ゲイン等がある。また、トランスデューサ(マイク81i並びにドライバ61L及び61R)の特性情報としては、例えば、マイク81i並びにドライバ61L及び61Rの感度や、周波数特性(振幅特性及び移相特性)等がある。
 デバイス情報に、NCフィルタ演算のパラメータ、又は、トランスデューサの特性情報が含まれる場合、音響信号再生装置としてのホストデバイス10では、そのNCフィルタ演算のパラメータ、又は、トランスデューサの特性情報から、適切なNCの処理を実行するためのNCフィルタ演算を行うディジタルフィルタのフィルタ係数が求められる。
 また、デバイス情報には、NCフィルタ演算を行うディジタルフィルタを実現するハードウェアとしての、例えば、DSPのレジスタの設定値(レジスタ設定値)を含めておき、音響信号再生装置としてのホストデバイス10では、デバイス情報に含まれるレジスタ設定値にしたがって、NCフィルタ演算を行うディジタルフィルタを実現するハードウェアとしてのDSPのレジスタを設定して、NCの処理を行うことができる。
 以上のように、パラメータ等を、デバイス情報に含めておく方法は、例えば、イコライザ等の、NCの処理以外の音響信号処理を行う場合にも適用することができる。
 ところで、例えば、上述のように、ヘッドフォンとしての入力デバイス20にとって適切なNCの処理を行うために、その入力デバイス20のデバイス情報に、トランスデューサの特性情報や、その特性情報から求められる、NCの処理のためのフィルタ係数を含め、そのデバイス情報を、入力デバイス20に記憶させるにあたっては、入力デバイス20の小型化、省電力化、及び、低コスト化が要請される。
 また、トランスデューサの特性情報については、その特性情報を測定するオペレータによる測定ミスや、ヘッドフォンとしての入力デバイス20の修理に伴うトランスデューサ(マイク81i並びにドライバ61L及び61R)の交換等に起因して、トランスデューサの特性情報の再測定が行われる場合がある。
 この場合、デバイス情報は、再測定後の特性情報や、その再測定後の特性情報から求められるフィルタ係数を含むデバイス情報に更新する必要がある。
 その他、例えば、NCフィルタ演算を行うディジタルフィルタの設計変更があった場合にも、デバイス情報を、設計変更後のディジタルフィルタのフィルタ係数を含むデバイス情報に更新する必要がある。
 したがって、デバイス情報を、入力デバイス20に記憶させるにあたっては、入力デバイス20の小型化、省電力化、及び、低コスト化の他、デバイス情報の更新が容易であることも要請される。
 デバイス情報を、入力デバイス20に記憶させるにあたって、入力デバイス20の小型化、省電力化、及び、低コスト化を図る方法としては、デバイス情報を記憶させる不揮発性メモリ85として、小型かつ省電力で、安価な、例えば、OTP(メモリ)やEPROMを採用する方法がある。
 ここで、OTPは、一度の書き込みしか行うことができない(データの書き込みが行われた記憶領域のデータを書き換えることはできない)。
 また、EPROMは、紫外線を照射することにより、記憶領域に書き込まれたデータを消去することで、データの書き換えが可能であるが、EPROMが、入力デバイス20に実装された状態で、そのEPROMに、紫外線を照射することは、現実的ではないため、EPROMも、実質的には、OTPと同様に、一度の書き込みしか行うことができないメモリであるということができる。
 以上のような、一度の書き込みしか行うことができないOTPやEPROM等が採用される不揮発性メモリ85に記憶されるデバイス情報については、そのデバイス情報の更新を容易に行うために、以下のような、デバイス情報の更新の仕組みを導入する。
 図22は、不揮発性メモリ85に記憶されるデバイス情報の例を示す図である。
 不揮発性メモリ85には、デバイス情報が、チャンク構造で記憶される(書き込まれる)。
 チャンクは、ある機能等の1つのカテゴリに関するデータのひとまとまり(の構造)であり、本実施の形態では、チャンクの種類として、トータルヘッダチャンクと、機能データチャンクとがある。
 トータルヘッダチャンクには、入力デバイス20の基本的な情報が登録され、機能データチャンクには、所定の機能に関する情報が登録される。
 チャンクの先頭には、例えば、2バイト等の所定のサイズの領域が、機能タイプ(機能TYPE)とチャンクサイズとを登録するチャンクヘッダとして設けられる。
 機能タイプは、その機能タイプが登録されたチャンクに、どのような機能(カテゴリ)に関するデータが登録されているかを表す。
 チャンクサイズは、例えば、チャンクヘッダを含むチャンクのサイズ(バイト数)を表す。
 ホストデバイス10は、入力デバイス20の不揮発性メモリ85に記憶された、ある機能タイプのチャンクのデータを更新する場合、更新後のデータが登録されたチャンクを、不揮発性メモリ85の空き領域に追記する。
 以上のように、更新後のデータが登録されたチャンクが、不揮発性メモリ85の空き領域に追記される場合、不揮発性メモリ85に、同一の機能タイプのチャンクが複数存在することがある。
 ホストデバイス10は、入力デバイス20の不揮発性メモリ85から読み出したデバイス情報に、同一の機能タイプのチャンクが複数存在する場合には、その複数の、同一の機能タイプのチャンクのうちの、最も新しいチャンク(最後に書き込まれたチャンク)を、有効なチャンクとして、その有効なチャンクに登録されたデータを用いて、NCやイコライザの処理等の信号処理を行う。
 なお、不揮発性メモリ85のデバイス情報に、複数の、同一の機能タイプのチャンクが存在する場合には、上述のように、その複数の、同一の機能タイプのチャンクのうちの、最も新しいチャンクを、有効なチャンクとして、他のチャンクを無視する他、その複数の、同一の機能タイプのチャンクのうちのいずれのチャンクを有効なチャンクとして、その有効なチャンクのデータを、信号処理に用いるかについて、ユーザに選択させることができる。
 すなわち、例えば、イコライザを表す機能タイプのチャンクが、複数存在する場合には、そのうちのいずれのチャンクのデータを、イコライザの処理に用いるかは、ユーザに選択させることができる。
 また、複数の、同一の機能タイプのチャンクのうちのいずれのチャンクが、最も新しいチャンクであるかは、例えば、チャンクの書き込み時に、そのチャンクの書き込み日時を登録することにより、その書き込み日時に基づいて認識することができる。
 あるいは、例えば、不揮発性メモリ85のアドレスの昇順等の所定の順番で、チャンクを書き込むことにより、複数の、同一の機能タイプのチャンクのうちのいずれのチャンクが、最も新しいチャンクであるかは、チャンクが書き込まれているアドレスに基づいて認識することができる。
 図22は、以上のように、チャンク構造で不揮発性メモリ85に記憶されたデバイス情報の例を示している。
 図22では、チャンクは、例えば、不揮発性メモリ85のアドレスの昇順で書き込まれている。
 チャンクの先頭には、上述したように、2バイトのチャンクヘッダが配置されており、チャンクヘッダには、機能タイプとチャンクサイズとが登録される。
 図22では、2バイトのチャンクヘッダは、その先頭から、4ビットの機能タイプ、4ビットの機能タイプサブ情報(機能TYPE-Sub情報)、及び、1バイトのチャンクサイズを有する。
 機能タイプは、上述したように、チャンクに、どのような機能に関するデータが登録されているかを表す。
 図22では、機能タイプとしての4ビット"0000"は予約(Rsv(Reserved))されており、機能タイプとしての4ビット"0001"は、チャンクがトータルヘッダチャンク(Total Header)であることを表す。
 また、機能タイプとしての4ビット"0010"は、チャンクに、入力デバイス20が有するマイク81iの特性情報等のマイク81iに関するデータ(Mic)が登録されていることを表し、機能タイプとしての4ビット"0011"は、チャンクに、入力デバイス20が有するドライバ61L及び61Rの特性情報等のドライバ61L及び61Rに関するデータ(Drv)が登録されていることを表す。
 さらに、機能タイプとしての4ビット"0100"は、チャンクに、音楽用のイコライザに関するデータ(EQ_M)が登録されていることを表し、機能タイプとしての4ビット"0101"は、チャンクに、フラットな周波数特性を与えるイコライザに関するデータ(EQ_F)が登録されていることを表す。
 なお、機能タイプとしては、その他、例えば、チャンクに、NC等の各種の信号処理に関するデータが登録されていることを表す4ビット等を定義することができる。
 機能タイプサブ情報は、機能タイプの、いわば補助的な情報で、任意の情報である。
 チャンクサイズは、上述したように、チャンクヘッダを含むチャンクのサイズを、バイト数で表す。
 チャンクサイズは、1バイトのデータであり、その1バイトのチャンクサイズが表すことができる最大のバイト数は、255バイトであるため、1つのチャンクの最大サイズは、255バイトになる。
 ここで、機能タイプが4ビット"0010"になっており、入力デバイス20が有するマイク81iの特性情報等のマイク81iに関するデータ(Mic)が登録されているチャンクを、以下、Micチャンクともいう。
 また、機能タイプが4ビット"0100"になっており、音楽用のイコライザに関するデータ(EQ_M)が登録されているチャンクを、EQ_Mチャンクともいう。
 さらに、NCに関するデータが登録されているチャンクを、NCチャンクともいう。
 トータルヘッダチャンクには、例えば、入力デバイス20が有する機能(ヘッドフォンである旨やヘッドセットである旨等)や、ベンダID、プロダクトID、入力デバイス20が有するユーザが操作可能な操作部(スイッチ80等)の数等の、入力デバイス20の基本的な情報が登録される。
 Micチャンクには、例えば、入力デバイス20が有するマイク81iの数(Mic Number)や、マイク81iの特性情報(特性データ)等が登録される。
 EQ_Mチャンクには、例えば、入力デバイス20が接続されたホストデバイス10においてイコライザの処理を行うときに、そのイコライザの処理を行うことができるDSP(対応DSP)に関する情報や、イコライザの処理のアルゴリズムに関するアルゴリズム情報、イコライザの処理に用いられるイコライザ係数等が登録される。
 NCチャンクには、例えば、入力デバイス20が接続されたホストデバイス10においてNCの処理を行うときに、そのNCの処理を行うことができるDSP(対応DSP)に関する情報や、NCの処理のアルゴリズムに関するアルゴリズム情報、NCの処理に用いられるフィルタ係数(Noise Canceling Filter係数)等が登録される。
 以上のようなチャンク構造で、デバイス情報が記憶される不揮発性メモリ85に記憶された、ある機能タイプのチャンクのデータを更新する場合には、更新後のデータが登録されたチャンクが、不揮発性メモリ85の空き領域のうちの、例えば、アドレスがより小さい空き領域に追記される。
 その後、入力デバイス20がホストデバイス10に接続された場合、ホストデバイス10は、入力デバイス20の不揮発性メモリ85に記憶されたデバイス情報としてのチャンクを読み出す。
 そして、ホストデバイス10は、入力デバイス20の不揮発性メモリ85から読み出したデバイス情報に、同一の機能タイプのチャンクが複数存在する場合には、その複数の、同一の機能タイプのチャンクのうちの、最も新しいチャンク(アドレスが最も大きいチャンク)を、有効なチャンクとして用いて、信号処理を行う。
 したがって、一度しか書き込みを行うことができない不揮発性メモリ85に記憶されるデバイス情報の更新を容易に行うことができる。
 なお、トータルヘッダチャンクと、機能データチャンクとでは、同一構造ではなく、異なる構造を採用することができる。但し、トータルヘッダチャンクと、機能データチャンクとについて同一構造を採用することにより、入力デバイス20の不揮発性メモリ85に対するチャンクの読み書きを行うホストデバイス10での、チャンクの読み書きの制御の簡略化を図ることができる。
 また、不揮発性メモリ85のアドレスの昇順で、チャンクを書き込む場合には、トータルヘッダチャンクは、図22に示すように、不揮発性メモリ85のアドレスの最も先頭側に書き込むことができる。但し、トータルヘッダチャンクの書き込みは、不揮発性メモリ85のアドレスの最も先頭側以外の任意の位置に書き込むこともできる。
 さらに、図22では、上述したように、チャンクの最大サイズを、255バイトとしたが、チャンク内に、続きのチャンクが存在する旨の情報(フラグ)を登録可能とすることにより、チャンクの最大サイズを、実質的に、255バイトを超えるサイズにすることができる。
 図23は、図20及び図21のアプリケーションシステムを適用した第1のシステムの外観構成例を示す斜視図である。
 なお、図中、図20の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図23では、ホストデバイス10は、音楽再生のアプリケーションを実装したスマートフォンに適用されており、入力デバイス20は、ヘッドセットに適用されている。
 図24は、図23の第1のシステムの電気的な構成例を示すブロック図である。
 なお、図中、図21の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図24では、信号処理ブロック11が、シーケンス制御部211、フィルタ/係数制御部212、FBフィルタ演算部213、FFフィルタ演算部214、信号処理部215、イコライザ(EQ)216、及び、加算回路217として機能するように構成されている。
 シーケンス制御部211、及び、フィルタ/係数制御部212には、多重化データインターフェース13が、入力デバイス20の不揮発性メモリ85から読み出したデバイス情報(入力デバイス20からホストデバイス10に対して送信されてくる多重化データに含まれるデバイス情報)が供給される。
 FBフィルタ検算部213、及び、FFフィルタ演算部214には、入力デバイス20からホストデバイス10に対して送信されてくる多重化データに含まれる、入力デバイス20のマイク81iで集音された音響に対応する音響信号が、多重化データインターフェース13から供給される。
 信号処理部215には、ストレージ203に記憶された楽曲の音響信号が供給される。
 シーケンス制御部211は、多重化データインターフェース13から供給されるデバイス情報に基づき、信号処理ブロック11、その他のブロックを制御する。
 フィルタ/係数制御部212は、多重化データインターフェース13から供給されるデバイス情報に基づき、FBフィルタ演算部213で行われるFBフィルタ演算のフィルタ係数を、FBフィルタ演算部213に設定する。さらに、フィルタ/係数制御部212は、多重化データインターフェース13から供給されるデバイス情報に基づき、FFフィルタ演算部214で行われるFFフィルタ演算のフィルタ係数を、FFフィルタ演算部214に設定する。
 FBフィルタ演算部213は、フィルタ/係数制御部212によって設定されるフィルタ係数を用いて、多重化データインターフェース13から供給される音響信号を対象に、FBフィルタ演算を行うことにより、図18のFBフィルタ演算部1232で得られるのと同様のFB方式のNC用音響信号を生成し、加算回路217に供給する。
 FFフィルタ演算部214は、フィルタ/係数制御部212によって設定されるフィルタ係数を用いて、多重化データインターフェース13から供給される音響信号を対象に、FFフィルタ演算を行うことにより、図18のFFフィルタ演算部1332で得られるのと同様のFF方式のNC用音響信号を生成し、加算回路217に供給する。
 信号処理部215は、ストレージ203から供給される楽曲の音響信号に所定の信号処理を施し、イコライザ216に供給する。
 イコライザ216は、信号処理部215からの楽曲の音響信号の音質補正を行い、加算回路217に供給する。
 加算回路217は、FBフィルタ演算部213からのFB方式のNC用音響信号、FFフィルタ演算部214からのFF方式のNC用音響信号、及び、イコライザ216からの楽曲の音響信号を加算することにより、実空間で、ノイズが作用(加算)することによって、ノイズが除去された音響(音波)となるノイズ低減音響信号を求め、DAC/Amp部201に供給する。DAC/Amp部201に供給されたノイズ低減音響信号は、例えば、ジャック14、及び、プラグ23を介して、ドライバ61L及び61Rに供給され、これにより、ドライバ61L及び61Rからは、対応する音響が出力される。
 以上のように構成される第1のシステムでは、スマートフォンとしてのホストデバイス10、及び、ヘッドセットとしての入力デバイス20は、入力デバイス20のプラグ23が、ホストデバイスのジャック14に挿入されることにより、NCの処理を行うNCシステムとして機能する。
 ここで、ヘッドセットとしての入力デバイス20では、あらかじめ量産工程にて、マイク81iやドライバ61L及び61Rの感度や周波数特性(振幅特性及び移相特性)等の特性情報が、デバイス情報に含められ、不揮発性メモリ85に記憶される。
 入力デバイス20の不揮発性メモリ85に記憶されたデバイス情報は、上述したように、入力デバイス20に接続されたホストデバイス10において読み出すことができる。
 入力デバイス20は、上述したように、5つのマイク810ないし814を有し、その1つのマイク810は、音声用マイク(Speech-Mic)として使用することができる。
 図24では、5つのマイク810ないし814のうちの残りの4つのマイク811ないし814は、NC用マイクとして、NCに使用される。
 すなわち、マイク811は、図16のFF方式のNCシステムにおいて、ヘッドホン筐体1012の外部に設置され、その外部のノイズを集音するマイク1031に相当し、FF方式のNCの処理に用いられる、Rチャンネルのノイズを集音するためのマイク(FF-NC-Mic(R))として使用される。
 マイク812は、マイク811と対のマイクで、FF方式のNCの処理に用いられる、Lチャンネルのノイズを集音するためのマイク(FF-NC-Mic(L))として使用される。
 マイク813は、図14のFB方式のNCシステムにおいて、ヘッドホン筐体1012の内部に設置され、その内部のノイズを集音するマイク1021に相当し、FB方式のNCの処理に用いられる、Rチャンネルのノイズを集音するためのマイク(FB-NC-Mic(R))として使用される。
 マイク814は、マイク813と対のマイクで、FB方式のNCの処理に用いられる、Lチャンネルのノイズを集音するためのマイク(FB-NC-Mic(L))として使用される。
 ホストデバイス10では、多重化データインターフェース13が、入力デバイス20の不揮発性メモリ85からデバイス情報を読み出し、シーケンス制御部211、及び、フィルタ/係数制御部212に供給する。
 フィルタ/係数制御部212は、デバイス情報に含まれるフィルタ係数等に基づき、FBフィルタ演算部213で行われるFBフィルタ演算のフィルタ係数、及び、FFフィルタ演算部214で行われるFFフィルタ演算のフィルタ係数の設定を行う。
 また、シーケンス制御部211は、デバイス情報に含まれるトランスデューサの特性情報等に基づき、アンプ82iのゲイン(感度)や、DAC/Amp部201のゲインの制御等を、入力デバイス20にとって適切なNCの処理が行われるように行う。
 これにより、第1のシステムによれば、ダイナミックレンジを有効に使いつつ、適切なNCシステムを構築することができる。
 なお、フィルタ/係数制御部212には、入力デバイス20の識別情報と、その識別情報によって識別されるヘッドセット等の入力デバイス20にとって適切なNCの処理を行うための係数セットとが対応付けられた係数データベースを内蔵させておくことができる。
 この場合、フィルタ/係数制御部212では、デバイス情報に含まれる識別情報に基づき、係数データベースにおいて、そのデバイス情報に含まれる識別情報と同一の識別情報に対応付けられている係数セットを読み出し、FBフィルタ演算部213、及び、FFフィルタ演算部214のフィルタ係数として設定することができる。
 以上のように、ヘッドセットとしての入力デバイス20のデバイス情報に含まれるフィルタ係数等に基づき、FBフィルタ演算のフィルタ係数、及び、FFフィルタ演算のフィルタ係数の設定が行われるので、入力デバイス20の量産過程では、特性情報等の測定と、特性情報や、その特性情報から求められる係数セット(フィルタ係数)等の、不揮発性メモリ85への書き込みとが必要になるものの、入力デバイス20のトランスデューサ等の調整は不要になり、その調整に要する多大なコストを削減することができる。
 すなわち、NCの処理を、ヘッドセット(の個体)にかかわらず、同一のフィルタ係数を用いて行う場合には、そのフィルタ係数によるNCの処理が効果的に行われるように、ヘッドセットのトランスデューサの調整を行う必要がある。
 一方、ヘッドセットとしての入力デバイス20のデバイス情報に含まれるフィルタ係数等に基づき、NCの処理のフィルタ係数(FBフィルタ演算のフィルタ係数、及び、FFフィルタ演算のフィルタ係数)が設定される場合には、入力デバイス20の不揮発性メモリ85に、その入力デバイス20にとって適切なNCの処理が行われるフィルタ係数等を含むデバイス情報を、不揮発性メモリ85に書き込んでおくだけで、上述のようなトランスデューサ等の調整は、不要になる。
 さらに、ユーザは、自ら、UI(User Interface)等を通じて、NCの処理のフィルタ係数を選択するための操作をせずに、ヘッドセットとしての入力デバイス20にとって適切なNCの処理の効果を享受することができる。
 また、ユーザが、NCの処理のフィルタ係数を選択するための操作を行う場合には、ユーザが操作ミスや失念等によって、入力デバイス20に適合しないフィルタ係数が選択されたときには、NCの処理の効果を、十分に享受することができない事態や、不用意に、発振・ハウリング音が発せられる事態が生じ得るが、ヘッドセットとしての入力デバイス20のデバイス情報に含まれるフィルタ係数等に基づき、NCの処理のフィルタ係数が設定される場合には、そのような事態が生じること避けることができる。
 なお、図24の第1のシステムでは、音楽を、ヘッドセットとしての入力デバイス20を用いて聴く場合に適切な音楽特性としてのイコライザ216の周波数特性等の設定を、入力デバイス20のデバイス情報に含めておき、その音楽特性にしたがって、イコライザ216の処理を行うことにより、イコライザ216において、音楽を、ヘッドセットとしての入力デバイス20を用いて聴く場合に適切な音質補正を行うことができる。
 その他、デバイス情報には、ヘッドセットとしての入力デバイス20に適切な高音質化処理(帯域拡張、ビット拡張)や、ダイナミクス(Dynamics)処理(コンプレッサ、リミッタ)、サラウンド処理等の音場系処理 (広がり感、頭外定位)に関する処理情報を含めることができる。
 例えば、サラウンド処理に関しては、ヘッドセットのヘッドフォン音響出力部の逆特性が、(バーチャルな)定位感に大きく作用するので、その逆特性を、量産過程において測定し、その逆特性や、その逆特性から求められるサラウンド処理に必要な情報(例えば、FIR(Finite Impulse Response)フィルタやIIR(Infinite Impulse Response)フィルタのフィルタ係数等)を、処理情報として、デバイス情報に含めることができる。
 なお、フィルタ/係数制御部212には、入力デバイス20の識別情報と、その識別情報によって識別されるヘッドセット等の入力デバイス20にとって適切な処理を行うための処理情報等とが対応付けられたデータベースを内蔵させておき、デバイス情報に含まれる識別情報と同一の識別情報に対応付けられている処理情報等を、データベースから読み出すことができる。かかるデータベースは、フィルタ/係数制御部212等に内蔵させる他、インターネット等のネットワーク上に構築することができる。
 図25は、図20及び図21のアプリケーションシステムを適用した第2のシステムの外観構成例を示す斜視図である。
 なお、図中、図20の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図25では、ホストデバイス10は、通話のアプリケーションを実装したスマートフォンに適用されており、入力デバイス20は、マイクアレイを有するヘッドセットに適用されている。
 図26は、図25の第2のシステムの電気的な構成例を示すブロック図である。
 なお、図中、図21又は図24の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図26では、信号処理ブロック11が、シーケンス制御部211、フィルタ/係数制御部212、及び、ビームフォーミング/ノイズサプレッション部231として機能するように構成されている。
 ビームフォーミング/ノイズサプレッション部231には、入力デバイス20からホストデバイス10に対して送信されてくる多重化データに含まれる、入力デバイス20のマイク810ないし814で集音された音響に対応する音響信号#0ないし#4が、多重化データインターフェース13から供給される。
 ビームフォーミング/ノイズサプレッション部231は、ヘッドセットとしての入力デバイス20のマイク810ないし814で集音された音響に対応する音響信号#0ないし#4を用いて、図19で説明したようなノイズサプレッションや、ビームフォーミングを行うことにより、ヘッドセットとしての入力デバイス20を装着したユーザの音声信号を強調する。
 そして、ビームフォーミング/ノイズサプレッション部231で得られた音声信号は、送話処理部206に供給され、アンテナ208を介して、電話の音声として送信される。
 以上のように構成される第2のシステムでは、複数個である、例えば、5つのマイク810ないし814で構成されるマイクアレイを有するヘッドセットとしての入力デバイス20が、スマートフォンとしてのホストデバイス10に接続されると、デバイス情報に基づき、ホストデバイス10、及び、入力デバイス20は、S/N(Signal to Noise ratio)の低い環境下において、高S/Nで音声を収音する高S/N化システムとして機能する。
 ここで、第2のシステムでは、ヘッドセットとしての入力デバイス20の不揮発性メモリ85に記憶されたデバイス情報には、入力デバイス20が、ビームフォーミング(Beam Forming)対応のヘッドセットであることや、入力デバイス20に適切なビームフォーミング等の処理のアルゴリズムの種類、ビームフォーミング等の処理に必要なパラメータの情報すべてが含まれる。
 さらに、デバイス情報には、マイク81i等のキャリブレーション(Calibration)に必要なマイク81i等の特性情報等や、特性情報から求められる、音響信号の処理に用いられるフィルタ係数等の情報が含まれる。
 なお、デバイス情報に含まれる情報については、入力デバイス20の識別情報と対応付けたデータベース(以下、デバイス情報データベースともいう)を構成し、そのデバイス情報データベースを、信号処理ブロック11に内蔵させ、又は、ネットワーク上に公開しておくことができる。そして、ホストデバイス10において、入力デバイス20から読み出したデバイス情報に含まれる識別情報をキーワードとして、デバイス情報データベースから、入力デバイス20にとって適切な処理を行うためのパラメータ等の情報を取得することができる。
 例えば、4極の既存のヘッドセットでは、1チャンネル分のマイクの音響信号しか、ホストデバイス20に送信することができないが、ホストデバイス10、及び、入力デバイス20で構成される第2のシステムでは、入力デバイス20から、5チャンネル等の複数チャンネルのマイクの音響信号を、豊富な計算リソースを期待することができるホストデバイス10に送信し、ホストデバイス10の信号処理ブロック11において、デバイス情報に基づき、入力デバイス20からの音響信号について、入力デバイス20にとって適切なビームフォーミングや、ノイズサプレッションの処理等を行うことができる。
 図27は、図20及び図21のアプリケーションシステムを適用した第3のシステムの外観構成例を示す斜視図である。
 なお、図中、図20の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 また、図27の第3のシステムの電気的構成は、例えば、図21に示した電気的構成例と同様である。
 図27では、ホストデバイス10は、周囲の音響をリアルタイムでモニタリングするアプリケーションを実装したスマートフォンに適用されており、入力デバイス20は、モニタ用のマイクとして、4つのマイク811ないし814等の複数のマイクを有するオーバイヤーヘッドフォンに適用されている。
 第3のシステムでは、不揮発性メモリ85(図21)に記憶されているデバイス情報には、入力デバイス20が、周囲の音響をリアルタイムでモニタリングする機能を有するオーバイヤーヘッドフォンであることや、マイク81i等の各キャリブレーションに必要な情報等のすべてが含まれる。
 スマートフォンとしてのホストデバイス10では、オーバイヤーヘッドフォンとしての入力デバイス20が接続されると、信号処理ブロック11において、入力デバイス20のデバイス情報や必要なユーザの操作に基づいて、入力デバイス20にとって適切な処理を行う機能ブロックが構築される。
 周囲の音響をリアルタイムでモニタリングするためのマイクとして、入力デバイス20の4つのマイク811ないし814が用いられる場合には、ホストデバイス10の信号処理ブロック11では、デバイス情報に基づき、入力デバイス20からの4つのマイク811ないし814の音響信号について、図25及び図26の第2のシステムの場合と同様に、入力デバイス20にとって適切なビームフォーミングや、ノイズサプレッションの処理等を行うことができる。
 信号処理ブロック11のビームフォーミングや、ノイズサプレッションの処理によれば、例えば、指向性重視の音響信号や、全周囲の音声信号が強調された音響信号等を生成することができる。
 なお、第3のシステムでは、ユーザが周囲の音響をリアルタイムでモニタリングするために、ホストデバイス10の信号処理ブロック11(図21)で処理された音響信号が、DAC/Amp部201を介して、入力デバイス20に送信され、対応する音響が、ドライバ61L及び61Rから出力される。
 そこで、第3のシステムでは、ドライバ61L及び61Rから出力される音響について、エコーやハウリングを防止するために、ホストデバイス10の信号処理ブロック11では、ビームフォーミングや、ノイズサプレッションに加え、エコーキャンセラや、ハウリングサプレッション等の処理を行うことができる。
 さらに、第3のシステムでは、信号処理ブロック11において、上述したFF+FB方式のNCの処理も行うことができる。
 図28は、図20及び図21のアプリケーションシステムを適用した第4のシステムの外観構成例を示す斜視図である。
 なお、図中、図20の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 また、図28の第4のシステムの電気的構成は、例えば、図21に示した電気的構成例と同様である。
 図28では、ホストデバイス10は、音声(電話)会議を行うアプリケーションを実装したスマートフォンに適用されており、入力デバイス20は、5つのマイク810ないし814等の複数のマイクを有する、いわば据え置き型の(会議用)マイクシステムに適用されている。
 なお、スマートフォンとしてのホストデバイス10がカメラを有する場合には、第4のシステムによれば、音声の他、画像をも用いたテレビ会議を行うことができる。
 第4のシステムでは、ホストデバイス10に、据え置き型のマイクシステムとしての入力デバイス20が接続されると、ホストデバイス10において、デバイス情報に基づき、音声会議を行うアプリケーションが起動する。
 さらに、ホストデバイス10の信号処理ブロック11において、デバイス情報に基づき、入力デバイス20からの音響信号について、入力デバイス20にとって適切なビームフォーミングや、ノイズサプレッション、エコーキャンセラ、ハウリングサプレッション等の高精度の音響信号処理等が行われ、これにより、音声のドミナント方向への指向性追従や、エコーキャンセル等が実行される。
 そして、信号処理ブロック11において、入力デバイス20からの音響信号を処理することにより得られた音響信号は、通信機構205(図21)から、アンテナ208を介して、音声会議の相手先に送信される。
 また、第4のシステムでは、音声会議の相手先から送信されてくる音響信号が、アンテナ208を介して、通信機構205で受信され、信号処理ブロック11において、デバイス情報に基づき、入力デバイス20にとって適切なNC等の処理が施された後、入力デバイス20に供給される。入力デバイス20では、信号処理ブロック11からの音響信号に対応する音響が、ドライバ61L及び61Rから出力される。
 図29は、図20及び図21のアプリケーションシステムを適用した第5のシステムの外観構成例を示す斜視図である。
 なお、図中、図20の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 また、図29の第5のシステムの電気的構成は、例えば、図21に示した電気的構成例と同様である。
 図29では、ホストデバイス10は、5.1ch等の既存のマルチチャンネル音声フォーマット等で音響信号を記録する録音アプリケーションを実装したスマートフォンに適用されており、入力デバイス20は、4つのマイク811ないし814や5つのマイク810ないし814等の複数のマイクを内蔵する、ビデオカメラのアクセサリ等の1つとしてのアクセサリマイクシステムに適用されている。
 第5のシステムでは、ホストデバイス10に、アクセサリマイクシステムとしての入力デバイス20が接続されると、ホストデバイス10は、デバイス情報に基づき、録音アプリケーションを実行し、音響信号をマルチチャンネル音声フォーマットで記録するシステムとして機能する。
 そして、第5のシステムでは、ホストデバイス10の信号処理ブロック11において、デバイス情報に基づき、入力デバイス20からの音響信号について、入力デバイス20にとって適切なビームフォーミングや、風雑音の低減等の必要な処理が行われ、その結果得られる音響信号が、例えば、マルチチャンネル音声フォーマットで、ストレージ203(図21)に記録される。
 なお、スマートフォンとしてのホストデバイス10が、カメラを有する場合には、ホストデバイス10において、そのカメラで撮影された画像も、ストレージ203に記録することにより、第5のシステムは、マルチチャンネル音声記録をすることができるディジタルビデオカメラとして機能する。
 図30は、図20及び図21のアプリケーションシステムを適用した第6のシステムの外観構成例を示す斜視図である。
 なお、図中、図20の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 また、図30の第6のシステムの電気的構成は、例えば、図21に示した電気的構成例と同様である。
 図30では、ホストデバイス10は、音響信号のミキシングを行うミキサアプリケーションを実装したスマートフォンに適用されており、入力デバイス20は、ラインレベルでの音響信号の入力を受け付けるインプット装置に適用されている。
 図30では、以上のように、入力デバイス20は、ラインレベルでの音響信号の入力を受け付けるインプット装置であるため、図21のマイク81iに代えて、又は、マイク81iとともに、ラインレベルでの音響信号を入力するための複数のライン入力端子(ジャック)やエレキギター等に対応する楽器入力端子が設けられている。
 インプット装置としての入力デバイス20には、複数の楽器(マイクを含む)のプラグを、ライン入力端子又は楽器入力端子に挿入し、その複数の楽器から、プラグを介して出力される楽器の音響信号を入力することができる。そして、インプット装置としての入力デバイス20は、入力された楽器の音響信号を、マイク81iで得られる音響信号と同様にして、ホストデバイス20に送信することができる。
 第6のシステムでは、ホストデバイス10に、インプット装置としての入力デバイス20が接続されると、ホストデバイス10において、デバイス情報に基づき、ミキサアプリケーションが起動する。
 そして、ホストデバイス10の信号処理ブロック11において、入力デバイス20からの楽器の音響信号のミキシングバランスを調整する処理や、個々の楽器の音響信号にエフェクトをかける処理等の信号処理が行われる。
 なお、第6のシステムでは、入力デバイス20からの楽器の音響信号(信号処理ブロック11で信号処理が施された後の音響信号を含む)は、ストレージ203(図21)に記録することができる。
 図31は、図20及び図21のアプリケーションシステムを適用した第7のシステムの外観構成例を示す斜視図である。
 なお、図中、図20の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 また、図31の第7のシステムの電気的構成は、例えば、図21に示した電気的構成例と同様である。
 図31では、ホストデバイス10は、センサが出力するセンサ信号を記録する記録アプリケーションを実装したスマートフォンに適用されており、入力デバイス20は、生体の情報をセンシングする生体用センサのセンサ信号の入力を受け付けるセンサ入力装置に適用されている。
 図31では、以上のように、入力デバイス20は、センサ入力装置であるため、図21のマイク81iに代えて、又は、マイク81iとともに、センサ信号を入力するための複数の入力端子(ジャック)が設けられている。
 センサ入力装置としての入力デバイス20には、複数の生体用センサ(例えば、眼球運動をセンシングするセンサや、脳波をセンシングするセンサ等)のプラグを入力端子に挿入することにより、複数の生体用センサから、プラグを介して出力されるセンサ信号を入力することができる。そして、センサ入力装置としての入力デバイス20は、入力されたセンサ信号を、マイク81iで得られる音響信号と同様にして、ホストデバイス20に送信することができる。
 第7のシステムでは、ホストデバイス10に、センサ入力装置としての入力デバイス20が接続されると、ホストデバイス10において、デバイス情報に基づき、記録アプリケーションが起動する。
 そして、ホストデバイス10の信号処理ブロック11において、入力デバイス20からの生体用センサのセンサ信号に必要な処理が施され、ストレージ203に記録される。
 以上のようにして、第7のシステムによれば、複数の生体用センサのセンサ信号を、入力デバイス20の4極のプラグ23と、ホストデバイス10の4極のジャック14とを介して、ホストデバイス10に入力し、記録等を行うことができる。
 なお、第7のシステムにおいて、ホストデバイス10では、入力デバイス20からの生体用センサのセンサ信号を、必要に応じて、クラウド(を構成するコンピュータ)に送信することや、そのクラウドでセンサ信号を処理することにより得られるフィードバック結果を受信し、表示、又は、ストレージ203に記録すること等ができる。
 <ホストデバイス10、及び、入力デバイス20の第8の詳細構成例>
 図32は、ホストデバイス10、及び、入力デバイス20の第8の詳細構成例を示すブロック図である。
 第1ないし第7の詳細構成例(後方互換性を有しないホストデバイス10を除く)では、説明を分かりやすくするために、2つの端子41A及び41Bのうちの一方を選択するように切り換え可能なスイッチ41を用いて、ホストデバイス10を構成することとしたが、ホストデバイス10の実際の実装では、スイッチ41としては、例えば、アナログスイッチが利用される。
 同様に、第1ないし第7の詳細構成例(後方互換性を有しない入力デバイス20を除く)では、説明を分かりやすくするために、2つの端子71A及び71Bのうちの一方を選択するように切り換え可能なスイッチ71を用いて、入力デバイス20を構成することとしたが、入力デバイス20の実際の実装では、スイッチ71としては、例えば、やはり、アナログスイッチが利用される。
 そこで、スイッチ41及び71を、アナログスイッチを利用して実装する場合のホストデバイス10、及び、入力デバイス20の構成例について説明する。
 図32は、図8の第6の詳細構成例を対象として、その第6の詳細構成例のスイッチ41及び71を、アナログスイッチを利用して実装する場合のホストデバイス10、及び、入力デバイス20の構成例を示している。
 なお、図32において、図8の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 ここで、第6の詳細構成例以外の詳細構成例についても、スイッチ41及び71は、アナログスイッチを利用して実装することができる。
 図32において、ホストデバイス10は、信号処理ブロック11、クロック生成部15、DAC31、パワーアンプ32、抵抗33、インタラプタ46、送受信処理部47、レジスタ48、I2Cインターフェース49、プラグ検出部101、認証パターン出力部102、及び、パターン検出部103を有する点で、図8の場合と共通する。
 但し、図32において、ホストデバイス10は、スイッチ41に代えて、スイッチ部401が設けられているとともに、コイル402、及び、コンデンサ403が新たに設けられている点で、図8の場合と相違する。
 なお、図32のホストデバイス10において、アナログ音響インターフェース12は、図8の場合と同様に構成される。
 さらに、図32のホストデバイス10において、多重化データインターフェース13は、インタラプタ46、送受信処理部47、レジスタ48、I2Cインターフェース49、プラグ検出部101、認証パターン出力部102、パターン検出部103、スイッチ部401、コイル402、及び、コンデンサ403で構成される。
 また、図32において、入力デバイス20は、ドライバ61L及び61R、LDO74、制御部75、PLL77、送信処理部78、スイッチ80、マイク810ないし814、アンプ820ないし824、抵抗830ないし834、ADC840ないし844、不揮発性メモリ85、パワー検出部111、並びに、認証パターン出力部112を有する点で、図8の場合と共通する。
 但し、図32において、入力デバイス20は、スイッチ71に代えて、スイッチ部411が設けられているとともに、コンデンサ412、コイル413、及び、コンデンサ414が新たに設けられている点で、図8の場合と相違する。
 なお、図32の入力デバイス20において、アナログ音響インターフェース21は、図8の場合と同様に構成される。
 さらに、図32の入力デバイス20において、多重化データインターフェース22は、LDO74、制御部75、PLL77、送信処理部78、スイッチ80、マイク810ないし814、アンプ820ないし824、抵抗830ないし834、ADC840ないし844、不揮発性メモリ85、パワー検出部111、認証パターン出力部111、スイッチ部411、コンデンサ412、コイル413、及び、コンデンサ414で構成される。
 図32のホストデバイス10において、スイッチ部401は、アナログスイッチを利用して構成されており、端子J1,J2,J3,J4を有する。
 端子J1は、電源(所定の電圧)が与えられるべき電源端子であり、図32では、電源VDに接続されている。
 端子J2及びJ3は、オンとオフの対象となる端子であり、スイッチ部401では、端子J2とJ3との間が、オン(導通状態)、又は、オフ(非導通状態)になる。
 図32では、端子J2は、音響信号線JA、及び、一端が電源VDに接続された抵抗33の他端に接続されており、端子J3は、ジャック14のマイク端子TJ3、及び、多重化データ信号線JBに接続されている。
 端子J4は、端子J2とJ3との間のオン及びオフを制御するための制御端子であり、スイッチ部401では、端子J4に供給される信号に応じて、端子J2とJ3との間が、オン又はオフになる。図32では、端子J4は、プラグ検出部101、及び、パターン検出部103に接続されており、したがって、スイッチ部401の端子J2とJ3との間は、プラグ検出部101やパターン検出部103から端子J4に供給される信号に応じて、オン、又は、オフになる。
 コイル402は、多重化データ信号線JBと、電源VDとの間に直列に接続され、コイル402から電源VD側に流れる信号の交流成分をカットする。なお、端子J1は、電源VDとコイル402との接続点に接続されている。
 コンデンサ403の一端は、コイル402と多重化データ信号線JBとの接続点に接続され、コンデンサ403の他端は、送受信処理部47、及び、パターン検出部103に接続されている。コンデンサ403は、コンデンサ403から送受信処理部47側、及び、パターン検出部103側に流れる信号の直流成分をカットする。
 図32の入力デバイス20において、スイッチ部411は、アナログスイッチを利用して構成されており、端子P1,P2,P3,P4を有する。
 スイッチ部411の端子P1ないしP4は、スイッチ部401の端子J1ないしJ4に、それぞれ対応する。
 したがって、スイッチ部411では、端子P4に供給される信号に応じて、端子P2とP3との間が、オン又はオフになる。図32では、端子P4は、パワー検出部111に接続されており、したがって、スイッチ部411の端子P2とP3との間は、パワー検出部111から端子P4に供給される信号に応じて、オン、又は、オフになる。
 端子P1は、コイル413とLDO74との接続点に接続されており、端子P2は、プラグ23のマイク端子TP3、及び、多重化データ信号線PBに接続されている。
 端子P3は、音響信号線PAに接続されており、端子P4は、上述したように、パワー検出部111に接続されている。
 コンデンサ412は、多重化データ信号線PBと、送信処理部78(さらには、制御部75やPLL77)との間に直列に接続され、送信処理部78側に流れる信号の直流成分をカットする。
 コイル413の一端は、プラグ23のマイク端子TP3と多重化データ信号線PBとの接続点に接続され、コイル413の他端は、LDO74に接続されている。
 コンデンサ414の一端は接地され(グランドに接続され)、コンデンサ414の他端は、コイル413とLDO74との接続点に接続されている。
 コイル413及びコンデンサ414によれば、プラグ23のマイク端子TP3から、コイル413及びコンデンサ414を介して、LDO74に供給される信号の交流成分がカットされる。
 以上のように構成されるホストデバイス10では、スイッチ部401の端子J2とJ3との間がオンになることが、スイッチ41(図8)が端子41Aを選択することに相当し、スイッチ部401の端子J2とJ3との間がオフになることが、スイッチ41(図8)が端子41Bを選択することに相当する。
 また、入力デバイス20では、スイッチ部411の端子P2とP3との間がオンになることが、スイッチ71(図8)が端子71Aを選択することに相当し、スイッチ部411の端子P2とP3との間がオフになることが、スイッチ71(図8)が端子71Bを選択することに相当する。
 図32において、入力デバイス20のプラグ23が、ホストデバイス10のジャック14に挿入されると、ホストデバイス10では、プラグ検出部101が、ジャック14にプラグが挿入されたことを検出する。
 プラグ検出部101は、ジャック14にプラグが挿入されたことを検出すると、スイッチ部401の端子J4に、制御信号を供給することにより、端子J2とJ3との間をオフにする。
 その後、送受信処理部47は、クロック生成部15からのクロックに同期して、そのクロック(を含む信号)の送信を開始し、さらに、認証パターン出力部102に記憶されたマスタ認証パターンの送信を開始する。
 送受信処理部47が送信するクロック、及び、マスタ認証パターンは、コンデンサ403、多重化データ信号線JBを介して、ジャック14のマイク端子TJ3から出力される。
 クロック、及び、マスタ認証パターンの送信の開始後、パターン検出部103は、ジャック14に挿入されたプラグを有するプラグデバイスから、スレーブ認証パターンが送信されてくるのを待つ。
 そして、パターン検出部103は、所定の時間の間に、スレーブ認証パターンが送信されてこなかった場合には、ジャック14に挿入されたプラグを有するプラグデバイスが、対応デバイスでないことを検出(認識)し、端子J2とJ3との間をオンにするように、スイッチ部401の端子J4に制御信号を供給する。
 スイッチ部401において、端子J2とJ3との間がオンになると、ジャック14のマイク端子TJ3は、スイッチ部401を介して、音響信号線JAに接続されるとともに、スイッチ部401、及び、抵抗33を介して、電源VDに接続される。
 そして、その後、ホストデバイス10は、図2を参照して説明したような、ジャック14に挿入されたプラグを有するプラグデバイスが、例えば、マイクを有する4極の既存のヘッドセット等の、対応デバイスでないデバイスである場合の動作(従来モード動作)を行う。
 一方、ジャック14に挿入されたプラグを有するプラグデバイスから、スレーブ認証パターンが送信されてきた場合、すなわち、例えば、対応デバイスである入力デバイス20のプラグ23がジャック14に挿入され、入力デバイス20から、ジャック14のマイク端子TJ3、多重化データ信号線JB、及び、コンデンサ403を介して、パターン検出部103に、スレーブ認証パターンが送信されてきた場合、パターン検出部103は、そのスレーブ認証パターンを受信し、そのスレーブ認証パターンの受信により、ジャック14に挿入されたプラグを有するプラグデバイスが対応デバイスであることを検出する。
 ジャック14に挿入されたプラグを有するプラグデバイスが対応デバイスであることが検出されると、パターン検出部103は、図8で説明した、スイッチ41が端子41Bを選択するように切り替えられた旨に相当する信号(以下、対応デバイス検出信号ともいう)を、インタラプタ46に供給する。
 インタラプタ46は、パターン検出部103から、対応デバイス検出信号が供給されると、対応デバイス(のプラグ)が、ジャック14に挿入された旨を、信号処理ブロック11に供給する。
 信号処理ブロック11では、インタラプタ46から、対応デバイスが、ジャック14に挿入された旨が供給されると、対応デバイス用の信号処理が開始される。
 また、パターン検出部103が、スレーブ認証パターンの受信すると、送受信処理部47は、ACK信号を、コンデンサ403、多重化データ信号線JB、及び、ジャック14のマイク端子TJ3を介して、ジャック14に挿入されたプラグを有するプラグデバイスとしての、例えば、入力デバイス20に送信(返信)する。
 その後、送受信処理部47は、入力デバイス20から、ジャック14のマイク端子TJ3、多重化データ信号線JB、及び、コンデンサ403を介して送信されてくる多重化データの受信を開始する。
 一方、入力デバイス20では、その入力デバイス20のプラグ23が、ホストデバイス10のジャック14に挿入されると、パワー検出部111が、プラグ23がジャック(ジャック14、又は、4極の既存のジャック)に挿入されたことを検出する。
 すなわち、入力デバイス20のプラグ23が、ホストデバイス10のジャック14に挿入されると、プラグ23のマイク端子TP3には、ホストデバイス10の抵抗33、端子J2とJ3との間がオンになっているスイッチ部401、及び、ジャック14のマイク端子TJ3を介して、又は、ホストデバイス10のコイル402、多重化データ信号線JB、及び、ジャック14のマイク端子TJ3を介して、電源VDの電圧が現れる。
 パワー検出部111は、プラグ23のマイク端子TP3の電圧が、電源Dの電圧(に近い電圧)に変化することにより、プラグ23がジャックに挿入されたことを検出する。
 パワー検出部111は、プラグ23がジャックに挿入されたことを検出すると、スイッチ部411の端子P4に制御信号を供給することにより、端子P2とP3との間をオフにする。
 ここで、図32において、プラグ23のマイク端子TP3は、コイル413を介して、LDO74に接続されている。
 いま、ホストデバイス10において、スイッチ部401の端子J2とJ3との間をオンにしたままにすることにより、ホストデバイス10は、マイクを有する4極の既存のヘッドセットを使用することができる、対応デバイスではない既存のジャックデバイスに擬制することができる。
 既存のジャックデバイス(に擬制されたホストデバイス10)と、入力デバイス20とが接続された場合、スイッチ部401の端子J2とJ3との間がオンのままであるので、入力デバイス20のLDO74には、(ホストデバイス10の)抵抗33、スイッチ部401、ジャック14のマイク端子TJ3、(入力デバイス10の)プラグ23のマイク端子TP3、及び、コイル413を介して、電源VDが供給される。
 以上のように、入力デバイス20のLDO74には、抵抗33を介して、電源VDが供給されるので、抵抗33での電圧降下に起因して、LDO74では、十分な電力(電圧)を、制御部75や、送信処理部78等の多重化データを送信するためのブロックに供給することができず、そのため、多重化データを送信するためのブロックは、動作しない。
 多重化データを送信するためのブロック(制御部75や送信処理部78等)が動作しない場合、パワー検出部111は、プラグ23に接続されたジャックデバイスが対応デバイスでないことを検出し、スイッチ部411の端子P4に制御信号を供給することにより、端子P2とP3との間をオンにする。
 スイッチ部411の端子P2とP3との間がオンになることにより、プラグ23のマイク端子T3は、スイッチ部411を介して、音響信号線PAと接続される。
 そして、入力デバイス20は、図2を参照して説明したような、プラグ23が挿入されたジャックを有するジャックデバイスが、例えば、マイクを有する4極の既存のヘッドセット等に対応する既存のスマートフォン等の、対応デバイスではない既存のジャックデバイスである場合の動作を行う。
 一方、入力デバイス20に接続されたジャックデバイスが、対応デバイスであるホストデバイス10である場合には、上述したように、ホストデバイス10において、スイッチ部401の端子J2とJ3との間がオフにされる。
 スイッチ部401の端子J2とJ3との間がオフである場合、入力デバイス20のLDO74には、コイル402、ジャック14のマイク端子TJ3、プラグ23のマイク端子TP3、及び、コイル413を介して、電源VDが供給される。
 この場合、スイッチ部401の端子J2とJ3との間がオンになっている場合のように、抵抗33での電圧降下は生じないので、入力デバイス20のLDO74では、電源VDから十分な電力(電圧)を得て、制御部75や、送信処理部78等の多重化データを送信するためのブロックに供給することができ、これにより、多重化データを送信するためのブロックを、正常動作させることができる。
 入力デバイス20では、その後、上述したようにして、ホストデバイス10の送受信処理部47から、コンデンサ403、多重化データ信号線JB、及び、ジャック14のマイク端子TJ3を介して送信されてくるクロック、及び、マスタ認証パターンが受信される。
 すなわち、入力デバイス20では、PLL77が、プラグ23のマイク端子TP3、多重化データ信号線PB、及び、コンデンサ412を介して、ホストデバイス10から送信されてくるクロックを受信して動作を開始する。そして、PLL77は、いわゆるロック状態となると、送受信処理部47からのクロックに同期したクロックを、送信処理部78等に供給する。
 送信処理部78は、PLL77からのクロックに同期して動作を開始する。
 また、入力デバイス20では、制御部75が、プラグ23のマイク端子TP3、多重化データ信号線PB、及び、コンデンサ412を介して、ホストデバイス10から送信されてくるマスタ認証パターンを受信する。
 制御部75は、マスタ認証パターンを受信すると、プラグ23が挿入されたジャックを有するジャックデバイスが対応デバイスであることを検出し、送信処理部78に、認証パターン出力部112からのスレーブ認証パターンを、所定の時間だけ送信させる。
 送信処理部78によって送信されたスレーブ認証パターンは、コンデンサ412、及び、多重化データ信号線JBを介して、プラグ23のマイク端子TP3から出力される。
 プラグ23のマイク端子TP3から出力されたスレーブ認証パターンは、ジャック14のマイク端子TJ3、多重化データ信号線JB、及び、コンデンサ403を介し、上述したように、パターン検出部103で受信される。
 ホストデバイス10では、パターン検出部103が、スレーブ認証パターンの受信後、上述したように、送受信処理部47が、ACK信号を、コンデンサ403、多重化データ信号線JB、及び、ジャック14のマイク端子TJ3を介して送信してくるので、入力デバイス20の制御部75では、そのように、ジャック14のマイク端子TJ3を介して送信されているACK信号が、プラグ23のマイク端子TP3、多重化データ信号線PB、及び、コンデンサ412を介して受信される。
 そして、送信処理部78は、スイッチ80からのスイッチ信号、ADC84iからのディジタルの音響信号#i、レジスタ76から読み出されたデータ、及び、不揮発性メモリ85から読み出されたデータを多重化し、その結果得られる多重化データを、コンデンサ412、多重化データ信号線PB、プラグ23のマイク端子TP3、ジャック14のマイク端子TJ3、多重化データ信号線JB、及び、コンデンサ403を介して、送受信処理部47に送信する処理を開始する。
 ホストデバイス10では、以上のようにして送信処理部78から送信されてくる多重化データが、送受信処理部47で受信される。
 図33は、図32のスイッチ部401の構成例を示す回路図である。
 スイッチ部401は、アナログスイッチであるFET(Field Effect Transistor)スイッチ431を有する。
 FETスイッチ431は、FET441及び442、抵抗443及び444、並びに、インバータ445を有する。
 FET441は、nMOS(n-channel Metal Oxide Semiconductor)のFETであり、そのゲートは、抵抗443の一端に接続されている。また、FET441のドレインは、FET442のソースと接続されており、FET441のソースは、FET442のドレインと接続されている。
 FET442は、pMOS(p-channel MOS)のFETであり、そのゲートは、抵抗444の一端に接続されている。なお、上述したように、FET442のソースは、FET441のドレインと接続され、FET442のドレインは、FET441のソースと接続されている。
 FET441のドレインとFET442のソースとの接続点は、端子J2に接続されており、FET441のソースとFET442のドレインとの接続点は、端子J3に接続されている。
 抵抗443の一端は、上述したように、FET441のゲートに接続されており、抵抗443の他端は、端子J1に接続されている。
 抵抗444の一端は、上述したように、FET442のゲートに接続されており、抵抗444の他端は、接地されている。
 インバータ445の入力端子は、端子J4、及び、FET442のゲートと抵抗444との接続点に接続されている。インバータ445の出力端子は、FET441のゲートと抵抗443との接続点に接続されている。
 以上のように構成されるFETスイッチ431では、端子J1の電圧を電源として動作し、端子J4の電圧がHレベルである場合には、FET442のゲートには、Hレベルが印加され、FET441のゲートには、インバータ445を介して、Lレベルが印加される。
 その結果、FET441及び442は、いずれもオフし、端子J2とJ3との間はオフ(非導通状態)になる。
 一方、端子J4の電圧がLレベルである場合には、FET442のゲートには、Lレベルが印加され、FET441のゲートには、インバータ445を介して、Hレベルが印加される。
 その結果、FET441及び442は、いずれもオンし、端子J2とJ3との間はオン(導通状態)になる。
 以上のように、FETスイッチ431では、端子J4に供給される信号(制御信号)に応じて、端子J2とJ3との間を、オン又はオフにすることができる。
 なお、一般に、電子回路については、過電圧(過電流)からの保護のために保護ダイオードが適宜設けられるが、図33では、図が煩雑になるのを避けるため、保護ダイオードの図示を省略してある。
 図34は、保護ダイオードを設けた場合のスイッチ部401の構成例を示す回路図である。
 なお、図中、図33の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図34では、端子J1とグランドとの間の、端子J2側に、ダイオード451が、端子J1とグランドとの間の、端子J3側に、ダイオード452が、端子J2とグランドとの間に、ダイオード453が、端子J3とグランドとの間に、ダイオード454が、端子J1とJ2との間に、ダイオード455が、端子J1とJ3との間に、ダイオード456が、それぞれ、保護ダイオードとして設けられている。
 図35は、図32のスイッチ部411の構成例を示す回路図である。
 スイッチ部411は、アナログスイッチであるFETスイッチ461を有する。
 さらに、スイッチ部411は、ダイオード491、及び、コンデンサ492をも有する。
 FETスイッチ461は、FET471及び472、抵抗473及び474、並びに、インバータ475を有し、図33のFETスイッチ431と同様に構成されている。
 すなわち、FET471は、nMOSのFETであり、そのゲートは、抵抗473の一端に接続されている。また、FET471のドレインは、pMOSのFETであるFET472のソースと接続されており、FET471のソースは、FET472のドレインと接続されている。
 FET472のゲートは、一端が接地されている抵抗474の他端に接続されている。また、FET471のドレインとFET472のソースとの接続点は、端子P2に接続されており、FET471のソースとFET472のドレインとの接続点は、端子P3に接続されている。
 インバータ475の入力端子は、端子P4、及び、FET472のゲートと抵抗474との接続点に接続されている。インバータ475の出力端子は、FET471のゲートと抵抗473との接続点に接続されている。
 なお、一端がFET471のゲートに接続されている抵抗473の他端は、ダイオード491を介して、端子P1に接続されている。
 以上のように構成されるFETスイッチ461では、端子P1からダイオード491を介して供給される電圧を電源として動作し、端子P4の電圧がHレベルである場合には、FET472のゲートには、Hレベルが印加され、FET471のゲートには、インバータ475を介して、Lレベルが印加される。
 その結果、FET471及び472は、いずれもオフし、端子P2とP3との間はオフ(非導通状態)になる。
 一方、端子P4の電圧がLレベルである場合には、FET472のゲートには、Lレベルが印加され、FET471のゲートには、インバータ475を介して、Hレベルが印加される。
 その結果、FET471及び472は、いずれもオンし、端子P2とP3との間はオン(導通状態)になる。
 以上のように、FETスイッチ461では、端子P4に供給される信号(制御信号)に応じて、端子P2とP3との間を、オン又はオフにすることができる。
 ところで、スイッチ部411は、FETスイッチ461の他、ダイオード491、及び、コンデンサ492を有する。
 ダイオード491のアノードは、端子P1に接続されており、ダイオード491のカソードは、一端がFET471のゲートに接続されている抵抗473の他端に接続されている。
 さらに、ダイオード491のカソードは、一端が接地されているコンデンサ492にも接続されている。
 入力デバイス20のスイッチ部411が、FETスイッチ461の他、以上のようなダイオード491、及び、コンデンサ492をも有するのは、以下のような理由による。
 すなわち、入力デバイス20(図32)において、スイッチ80が操作された場合に、接続点PSがグランドにショートするように、スイッチ80が構成されているときには、スイッチ80が操作されると、スイッチ部411の端子P3は、接続点PSに接続されている音響信号線PA、接続点PS、及び、スイッチ80を介し、ほぼ0オームでグランドに接続される。
 一方、入力デバイス20に、対応デバイスでない既存のスマートフォン等の既存のジャックデバイスが接続された場合、図32で説明したように、スイッチ部411の端子P2とP3との間は、オンにされる(オンにする必要がある)。
 いま、スイッチ部411が、ダイオード491、及び、コンデンサ492を有しておらず、端子P1が、FETスイッチ461の抵抗473に直接接続されていることとすると、スイッチ部411の端子P1は、入力デバイス20(図32)のコイル413を介して、プラグ23のマイク端子TP3に接続されているので、FETスイッチ461は、ホストデバイス10から、プラグ23のマイク端子TP3、及び、コイル413を介して、スイッチ部411の端子P1に供給される信号を電源として動作する。
 入力デバイス20に、対応デバイスでない既存のジャックデバイスが接続されると、図32で説明したように、入力デバイス20では、スイッチ部411の端子P2とP3との間がオンにされる。
 この場合、スイッチ80が操作され、スイッチ部411の端子P3がグランドに接続される(ショートする)と、オンになっているスイッチ部411の端子P2とP3の間を介して、ジャック23のマイク端子TP3の電圧が大きく降下する。
 ジャック23のマイク端子TP3の電圧が降下すると、そのマイク端子TP3から、スイッチ部411の端子P1に供給される電圧も降下し、FETスイッチ461では、nMOSのFET471のゲートとソースとの間の電圧VGSを、FET471のオンを維持するように確保することが困難となる。
 その結果、FETスイッチ461では、FET471がオフ(オープン)になり、スイッチ部411の端子P2とP3との間をオンに維持することが困難となって、端子P2とP3との間は、オフになる。
 スイッチ部411の端子P2とP3との間がオフになると、プラグ23のマイク端子TP3と、音響信号線PAとの電気的接続が切断されるため、入力デバイス20に接続された既存のジャックデバイスに、スイッチ80のスイッチ信号や、マイク810の音響信号を送信することができなくなる。
 以上のように、入力デバイス20に既存のジャックデバイスが接続された場合に、スイッチ80の操作によって、スイッチ部411の端子P2とP3との間がオフになり、入力デバイス20に接続された既存のジャックデバイスに、スイッチ80のスイッチ信号や、マイク810の音響信号を送信することができなくなることを防止するため、スイッチ部411には、ダイオード491、及び、コンデンサ492が設けられている。
 すなわち、アノードが端子P1に接続されたダイオード491と、一端が接地され、かつ、他端が、ダイオード491のカソードに接続されたコンデンサ492とからなる回路は、FETスイッチ461に電源を供給する電源回路を構成する。
 この、ダイオード491とコンデンサ492とからなる電源回路は、制御部75や送信処理部78に電源を供給するLDO74とは、別系統の電源である。
 ダイオード491とコンデンサ492とからなる電源回路では、ダイオード491において、スイッチ部411の端子P1から供給される信号が整流され、その整流後の信号によって、コンデンサ492がチャージされる。そして、チャージがされたコンデンサ492によって、FETスイッチ461に電源が供給される。
 したがって、上述したように、スイッチ80が操作されることによって、ジャック23のマイク端子TP3の電圧が降下しても、コンデンサ492によって、nMOSのFET471のゲート電圧、ひいては、ゲートとソースとの間の電圧VGSを維持し、FET471がオフになることを防止することができる。
 その結果、入力デバイス20に既存のジャックデバイスが接続された場合に、スイッチ80の操作によって、スイッチ部411の端子P2とP3との間がオフになることを防止することができ、ひいては、入力デバイス20に接続された既存のジャックデバイスに、スイッチ80のスイッチ信号や、マイク810の音響信号を送信することができなくなることを防止することができる。
 ここで、ダイオード491とコンデンサ492とからなる電源回路については、スイッチ部411の消費電流として、ダイオード491の逆バイアス電流、コンデンサ492のリーク電流、及び、FET471のゲート電流であるが、いずれの電流も極めて小さい。
 したがって、ダイオード491とコンデンサ492とからなる電源回路(のコンデンサ492)では、スイッチ80が操作されている時間に対して、十分に長い時間、FETスイッチ461を動作させるために必要な電圧を維持することができる。
 なお、ホストデバイス10のスイッチ部401(図33)については、スイッチ80の操作によって、FET441のゲートとソースとの間の電圧が維持できなくなることはないので、ダイオード491とコンデンサ492とからなる電源回路のような別系統の電源を設ける必要はない。
 但し、スイッチ部401(図33)についても、スイッチ部411(図35)と同様に、ダイオード491とコンデンサ492とからなる電源回路のような別系統の電源を設けることができる。
 ここで、図35のスイッチ部411において、ダイオード491は、端子P1への電流の逆流を防止する役目も有する。
 また、図35では、図33の場合と同様に、図が煩雑になるのを避けるため、保護ダイオードの図示を省略してある。
 図36は、保護ダイオードを設けた場合のスイッチ部411の構成例を示す回路図である。
 なお、図中、図35の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。
 図36では、端子P1とグランドとの間の、端子P2側に、ダイオード481が、端子P1とグランドとの間の、端子P3側に、ダイオード482が、端子P2とグランドとの間に、ダイオード483が、端子P3とグランドとの間に、ダイオード484が、端子P1とP2との間に、ダイオード485が、端子P1とP3との間に、ダイオード486が、それぞれ、保護ダイオードとして設けられている。
 <本技術を適用したコンピュータの説明>
 次に、上述した処理(の一部)は、必要に応じて、ハードウェアにより行うこともできるし、ソフトウェアにより行うこともできる。上述の処理をソフトウェアによって行う場合には、そのソフトウェアを構成するプログラムが、コンピュータ等にインストールされる。
 図37は、上述の処理を実行するプログラムがインストールされるコンピュータの一実施の形態の構成例を示している。
 プログラムは、コンピュータに内蔵されている記録媒体としてのハードディスク305やROM303に予め記録しておくことができる。
 あるいはまた、プログラムは、リムーバブル記録媒体311に格納(記録)しておくことができる。このようなリムーバブル記録媒体311は、いわゆるパッケージソフトウエアとして提供することができる。ここで、リムーバブル記録媒体311としては、例えば、フレキシブルディスク、CD-ROM(Compact Disc Read Only Memory),MO(Magneto Optical)ディスク,DVD(Digital Versatile Disc)、磁気ディスク、半導体メモリ等がある。
 なお、プログラムは、上述したようなリムーバブル記録媒体311からコンピュータにインストールする他、通信網や放送網を介して、コンピュータにダウンロードし、内蔵するハードディスク305にインストールすることができる。すなわち、プログラムは、例えば、ダウンロードサイトから、ディジタル衛星放送用の人工衛星を介して、コンピュータに無線で転送したり、LAN(Local Area Network)、インターネットといったネットワークを介して、コンピュータに有線で転送することができる。
 コンピュータは、CPU(Central Processing Unit)302を内蔵しており、CPU302には、バス301を介して、入出力インタフェース310が接続されている。
 CPU302は、入出力インタフェース310を介して、ユーザによって、入力部307が操作等されることにより指令が入力されると、それに従って、ROM(Read Only Memory)303に格納されているプログラムを実行する。あるいは、CPU302は、ハードディスク305に格納されたプログラムを、RAM(Random Access Memory)304にロードして実行する。
 これにより、CPU302は、上述したフローチャートにしたがった処理、あるいは上述したブロック図の構成により行われる処理を行う。そして、CPU302は、その処理結果を、必要に応じて、例えば、入出力インタフェース310を介して、出力部306から出力、あるいは、通信部308から送信、さらには、ハードディスク305に記録等させる。
 なお、入力部307は、キーボードや、マウス、マイク等で構成される。また、出力部306は、LCD(Liquid Crystal Display)やスピーカ等で構成される。
 ここで、本明細書において、コンピュータがプログラムに従って行う処理は、必ずしもフローチャートとして記載された順序に沿って時系列に行われる必要はない。すなわち、コンピュータがプログラムに従って行う処理は、並列的あるいは個別に実行される処理(例えば、並列処理あるいはオブジェクトによる処理)も含む。
 また、プログラムは、1のコンピュータ(プロセッサ)により処理されるものであっても良いし、複数のコンピュータによって分散処理されるものであっても良い。さらに、プログラムは、遠方のコンピュータに転送されて実行されるものであっても良い。
 さらに、本明細書において、システムとは、複数の構成要素(装置、モジュール(部品)等)の集合を意味し、すべての構成要素が同一筐体中にあるか否かは問わない。したがって、別個の筐体に収納され、ネットワークを介して接続されている複数の装置、及び、1つの筐体の中に複数のモジュールが収納されている1つの装置は、いずれも、システムである。
 なお、本技術の実施の形態は、上述した実施の形態に限定されるものではなく、本技術の要旨を逸脱しない範囲において種々の変更が可能である。
 例えば、本技術は、1つの機能をネットワークを介して複数の装置で分担、共同して処理するクラウドコンピューティングの構成をとることができる。
 また、上述のフローチャートで説明した各ステップは、1つの装置で実行する他、複数の装置で分担して実行することができる。
 さらに、1つのステップに複数の処理が含まれる場合には、その1つのステップに含まれる複数の処理は、1つの装置で実行する他、複数の装置で分担して実行することができる。
 なお、本技術は、以下のような構成をとることができる。
 <1>
 ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、
 物理量を電気信号に変換する複数の変換部と、
 前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
 前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する送信処理部と
 を備える入力デバイス。
 <2>
 前記入力デバイスに関するデバイス情報を記憶する記憶部をさらに有し、
 前記多重化データは、前記デバイス情報をも含む
 <1>に記載の入力デバイス。
 <3>
 前記ジャックデバイスから電源の供給を受けて動作する
 <1>又は<2>に記載の入力デバイス。
 <4>
 前記ジャックデバイスから送信されてくる音響信号に対応する音響を出力する音響出力部をさらに備える
 <1>ないし<3>のいずれかに記載の入力デバイス。
 <5>
 前記変換部は、音響を音響信号に変換するマイクであり、
 前記プラグは、
  グランドに接続されるグランド端子と
  前記音響出力部から出力する音響に対応する2チャンネルの音響信号の入力を受ける2つの音響信号端子と、
  前記複数の変換部である複数のマイクのうちの所定の1つのマイクが出力する音響信号を前記ジャックデバイスに出力するための1つのマイク端子と
 を有するプラグであり、
 前記送信処理部は、前記多重化データを、前記マイク端子から送信する
 <4>に記載の入力デバイス。
 <6>
 前記所定の1つのマイクが出力する音響信号を送信するための音響信号線、及び、前記送信処理部が出力する前記多重化データを送信するための多重化データ信号線のうちの一方を選択し、前記マイク端子に接続する選択部をさらに備える
 <5>に記載の入力デバイス。
 <7>
 前記検出部は、
  前記マイク端子を介して、所定の信号を受信した場合に、前記ジャックデバイスが前記対応デバイスであることを検出し、
  前記音響信号線を選択している選択部を、前記多重化データ信号線を選択するように切り替え、
 前記送信処理部は、前記多重化データを、前記多重化データ信号線、及び、前記マイク端子を介して送信する
 <6>に記載の入力デバイス。
 <8>
 前記マイク端子の信号に、所定の変化が生じた場合に、前記音響信号線を選択している選択部が、前記多重化データ信号線を選択するように切り替えられ、
 前記検出部は、前記マイク端子、及び、前記多重化データ信号線を介して、所定の信号を受信した場合に、前記ジャックデバイスが前記対応デバイスであることを検出し、
 前記送信処理部は、前記多重化データを、前記多重化データ信号線、及び、前記マイク端子を介して送信する
 <6>に記載の入力デバイス。
 <9>
 ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、
 物理量を電気信号に変換する複数の変換部と
 を有する入力デバイスが、
 前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、
 前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する
 ステップを含む前記入力デバイスの送信方法。
 <10>
 プラグを有するプラグデバイスの前記プラグが挿入されるジャックと、
 前記プラグデバイスが、物理量を電気信号に変換する複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
 前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する受信処理部と
 を備えるホストデバイス。
 <11>
 前記多重化データは、前記対応デバイスである前記プラグデバイスに関するデバイス情報をも含み、
 前記デバイス情報に応じた信号処理を行う信号処理部をさらに備える
 <10>に記載のホストデバイス。
 <12>
 前記プラグデバイスに電源を供給する
 <10>又は<11>に記載のホストデバイス。
 <13>
 前記プラグデバイスに、音響信号を送信する音響インターフェースをさらに備える
 <10>ないし<12>のいずれかに記載のホストデバイス。
 <14>
 前記対応デバイスである前記プラグデバイスは、前記複数の変換部を有し、
 前記変換部は、音響を音響信号に変換するマイクであり、
 前記ジャックは、
  グランドに接続されるグランド端子と
  前記音響インターフェースから出力される2チャンネルの音響信号を出力する2つの音響信号端子と、
  前記複数の変換部である複数のマイクのうちの所定の1つのマイクが出力する音響信号の入力を受けるための1つのマイク端子と
 を有するジャックであり、
 前記受信処理部は、前記多重化データを、前記マイク端子を介して受信する
 <13>に記載のホストデバイス。
 <15>
 前記所定の1つのマイクが出力する音響信号を受信するための音響信号線、及び、前記多重化データを受信するための多重化データ信号線のうちの一方を選択し、前記マイク端子に接続する選択部をさらに備える
 <14>に記載のホストデバイス。
 <16>
 前記検出部は、
  前記マイク端子を介して、所定の信号を受信した場合に、前記プラグデバイスが前記対応デバイスであることを検出し、
  前記音響信号線を選択している選択部を、前記多重化データ信号線を選択するように切り替え、
 前記受信処理部は、前記多重化データを、前記マイク端子、及び、前記多重化データ信号線を介して受信する
 <15>に記載のホストデバイス。
 <17>
 前記ジャックに、前記プラグが挿入された場合に、前記音響信号線を選択している選択部が、前記多重化データ信号線を選択するように切り替えられ、
 前記検出部は、前記マイク端子、及び、前記多重化データ信号線を介して、所定の信号を受信した場合に、前記プラグデバイスが前記対応デバイスであることを検出し、
 前記受信処理部は、前記多重化データを、前記マイク端子、及び、前記多重化データ信号線を介して受信する
 <15>に記載のホストデバイス。
 <18>
 プラグを有するプラグデバイスの前記プラグが挿入されるジャックを有するホストデバイスが、
 前記プラグデバイスが、物理量を電気信号に変換する複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、
 前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する
 ステップを含む前記ホストデバイスの受信方法。
 <19>
  ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、
  物理量を電気信号に変換する複数の変換部と、
  前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
  前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する送信処理部と
 を有する入力デバイスと、
  プラグを有するプラグデバイスの前記プラグが挿入されるジャックと、
  前記プラグデバイスが、前記対応デバイスであるかどうかを検出する他の検出部と、
  前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する受信処理部と
 を有するホストデバイスと
 を備える信号処理システム。
 <20>
 ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、
 物理量を電気信号に変換する複数の変換部と
 を有する入力デバイスが、
  前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、
  前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する
 ステップと、
 プラグを有するプラグデバイスの前記プラグが挿入されるジャックを有するホストデバイスが、
  前記プラグデバイスが、前記対応デバイスであるかどうかを検出し、
  前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する
 ステップと
 を含む送受信方法。
 10 ホストデバイス, 11 信号処理ブロック, 12 アナログ音響インターフェース, 13 多重化データインターフェース, 14 ジャック, 15 クロック生成部, 20 入力デバイス, 21 アナログ音響インターフェース, 22 多重化データインターフェース, 23 プラグ, 31 DAC, 32 パワーアンプ, 33 抵抗, 41 スイッチ, 41A,41B 端子, 43 コンデンサ, 44 マイク検出部, 45 対応検出部, 46 インタラプタ, 47 送受信処理部, 48 レジスタ, 49 I2Cインターフェース, 61L,61R ドライバ, 71 スイッチ, 71A,71B 端子, 72 コンデンサ, 73 対応検出部, 74 LDO, 75 制御部, 76 レジスタ, 77 PLL, 78 送信処理部, 80 スイッチ, 811ないし814 マイク, 821ないし824 アンプ, 831ないし834 抵抗, 841ないし844 aDC, 85 不揮発性メモリ, 101 プラグ検出部, 102 認証パターン出力部, 103 パターン検出部, 111 パワー検出部, 112 認証パターン出力部, 121 PLL, 122 受信処理部, 123 SRC, 131 同期部, 132 クロック生成部, 301 バス, 302 CPU, 303 ROM, 304 RAM, 305 ハードディスク, 306 出力部, 307 入力部, 308 通信部, 309 ドライブ, 310 入出力インタフェース, 311 リムーバブル記録媒体

Claims (20)

  1.  ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、
     物理量を電気信号に変換する複数の変換部と、
     前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
     前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する送信処理部と
     を備える入力デバイス。
  2.  前記入力デバイスに関するデバイス情報を記憶する記憶部をさらに有し、
     前記多重化データは、前記デバイス情報をも含む
     請求項1に記載の入力デバイス。
  3.  前記ジャックデバイスから電源の供給を受けて動作する
     請求項2に記載の入力デバイス。
  4.  前記ジャックデバイスから送信されてくる音響信号に対応する音響を出力する音響出力部をさらに備える
     請求項3に記載の入力デバイス。
  5.  前記変換部は、音響を音響信号に変換するマイクであり、
     前記プラグは、
      グランドに接続されるグランド端子と
      前記音響出力部から出力する音響に対応する2チャンネルの音響信号の入力を受ける2つの音響信号端子と、
      前記複数の変換部である複数のマイクのうちの所定の1つのマイクが出力する音響信号を前記ジャックデバイスに出力するための1つのマイク端子と
     を有するプラグであり、
     前記送信処理部は、前記多重化データを、前記マイク端子から送信する
     請求項4に記載の入力デバイス。
  6.  前記所定の1つのマイクが出力する音響信号を送信するための音響信号線、及び、前記送信処理部が出力する前記多重化データを送信するための多重化データ信号線のうちの一方を選択し、前記マイク端子に接続する選択部をさらに備える
     請求項5に記載の入力デバイス。
  7.  前記検出部は、
      前記マイク端子を介して、所定の信号を受信した場合に、前記ジャックデバイスが前記対応デバイスであることを検出し、
      前記音響信号線を選択している選択部を、前記多重化データ信号線を選択するように切り替え、
     前記送信処理部は、前記多重化データを、前記多重化データ信号線、及び、前記マイク端子を介して送信する
     請求項6に記載の入力デバイス。
  8.  前記マイク端子の信号に、所定の変化が生じた場合に、前記音響信号線を選択している選択部が、前記多重化データ信号線を選択するように切り替えられ、
     前記検出部は、前記マイク端子、及び、前記多重化データ信号線を介して、所定の信号を受信した場合に、前記ジャックデバイスが前記対応デバイスであることを検出し、
     前記送信処理部は、前記多重化データを、前記多重化データ信号線、及び、前記マイク端子を介して送信する
     請求項6に記載の入力デバイス。
  9.  ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、
     物理量を電気信号に変換する複数の変換部と
     を有する入力デバイスが、
     前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、
     前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する
     ステップを含む前記入力デバイスの送信方法。
  10.  プラグを有するプラグデバイスの前記プラグが挿入されるジャックと、
     前記プラグデバイスが、物理量を電気信号に変換する複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
     前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する受信処理部と
     を備えるホストデバイス。
  11.  前記多重化データは、前記対応デバイスである前記プラグデバイスに関するデバイス情報をも含み、
     前記デバイス情報に応じた信号処理を行う信号処理部をさらに備える
     請求項10に記載のホストデバイス。
  12.  前記プラグデバイスに電源を供給する
     請求項11に記載のホストデバイス。
  13.  前記プラグデバイスに、音響信号を送信する音響インターフェースをさらに備える
     請求項12に記載のホストデバイス。
  14.  前記対応デバイスである前記プラグデバイスは、前記複数の変換部を有し、
     前記変換部は、音響を音響信号に変換するマイクであり、
     前記ジャックは、
      グランドに接続されるグランド端子と
      前記音響インターフェースから出力される2チャンネルの音響信号を出力する2つの音響信号端子と、
      前記複数の変換部である複数のマイクのうちの所定の1つのマイクが出力する音響信号の入力を受けるための1つのマイク端子と
     を有するジャックであり、
     前記受信処理部は、前記多重化データを、前記マイク端子を介して受信する
     請求項13に記載のホストデバイス。
  15.  前記所定の1つのマイクが出力する音響信号を受信するための音響信号線、及び、前記多重化データを受信するための多重化データ信号線のうちの一方を選択し、前記マイク端子に接続する選択部をさらに備える
     請求項14に記載のホストデバイス。
  16.  前記検出部は、
      前記マイク端子を介して、所定の信号を受信した場合に、前記プラグデバイスが前記対応デバイスであることを検出し、
      前記音響信号線を選択している選択部を、前記多重化データ信号線を選択するように切り替え、
     前記受信処理部は、前記多重化データを、前記マイク端子、及び、前記多重化データ信号線を介して受信する
     請求項15に記載のホストデバイス。
  17.  前記ジャックに、前記プラグが挿入された場合に、前記音響信号線を選択している選択部が、前記多重化データ信号線を選択するように切り替えられ、
     前記検出部は、前記マイク端子、及び、前記多重化データ信号線を介して、所定の信号を受信した場合に、前記プラグデバイスが前記対応デバイスであることを検出し、
     前記受信処理部は、前記多重化データを、前記マイク端子、及び、前記多重化データ信号線を介して受信する
     請求項15に記載のホストデバイス。
  18.  プラグを有するプラグデバイスの前記プラグが挿入されるジャックを有するホストデバイスが、
     前記プラグデバイスが、物理量を電気信号に変換する複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、
     前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する
     ステップを含む前記ホストデバイスの受信方法。
  19.   ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、
      物理量を電気信号に変換する複数の変換部と、
      前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
      前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する送信処理部と
     を有する入力デバイスと、
      プラグを有するプラグデバイスの前記プラグが挿入されるジャックと、
      前記プラグデバイスが、前記対応デバイスであるかどうかを検出する他の検出部と、
      前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する受信処理部と
     を有するホストデバイスと
     を備える信号処理システム。
  20.  ジャックを有するジャックデバイスの前記ジャックに挿入されるプラグと、
     物理量を電気信号に変換する複数の変換部と
     を有する入力デバイスが、
      前記ジャックデバイスが、前記複数の変換部が出力する前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出し、
      前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記プラグを介して送信する
     ステップと、
     プラグを有するプラグデバイスの前記プラグが挿入されるジャックを有するホストデバイスが、
      前記プラグデバイスが、前記対応デバイスであるかどうかを検出し、
      前記プラグデバイスが前記対応デバイスである場合に、前記対応デバイスである前記プラグデバイスから送信されてくる前記多重化データを、前記ジャックを介して受信する
     ステップと
     を含む送受信方法。
PCT/JP2014/063825 2013-06-07 2014-05-26 入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法 WO2014196399A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2015521397A JP6314977B2 (ja) 2013-06-07 2014-05-26 入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法
US14/893,741 US20160127815A1 (en) 2013-06-07 2014-05-26 Input device and transmitting method, host device and receiving method, and signal processing system and transceiving method
EP14807051.9A EP3007462A4 (en) 2013-06-07 2014-05-26 Input device and transmission method; host device and reception method; and signal processing system and transmission/reception method
CN201480031321.6A CN105247887A (zh) 2013-06-07 2014-05-26 输入装置和传送方法、主机装置和接收方法以及信号处理系统和收发方法
KR1020157032828A KR20160018488A (ko) 2013-06-07 2014-05-26 입력 디바이스 및 송신 방법, 호스트 디바이스 및 수신 방법, 그리고 신호 처리 시스템 및 송수신 방법
US16/008,571 US20180295435A1 (en) 2013-06-07 2018-06-14 Input device and transmitting method, host device and receiving method, and signal processing system and transceiving method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013-120678 2013-06-07
JP2013120678 2013-06-07

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US14/893,741 A-371-Of-International US20160127815A1 (en) 2013-06-07 2014-05-26 Input device and transmitting method, host device and receiving method, and signal processing system and transceiving method
US16/008,571 Continuation US20180295435A1 (en) 2013-06-07 2018-06-14 Input device and transmitting method, host device and receiving method, and signal processing system and transceiving method

Publications (1)

Publication Number Publication Date
WO2014196399A1 true WO2014196399A1 (ja) 2014-12-11

Family

ID=52008049

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/063825 WO2014196399A1 (ja) 2013-06-07 2014-05-26 入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法

Country Status (7)

Country Link
US (2) US20160127815A1 (ja)
EP (1) EP3007462A4 (ja)
JP (1) JP6314977B2 (ja)
KR (1) KR20160018488A (ja)
CN (1) CN105247887A (ja)
TW (1) TW201513680A (ja)
WO (1) WO2014196399A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015204166A (ja) * 2014-04-11 2015-11-16 ソニー株式会社 ペリフェラルデバイス、ホストデバイス、及び、処理方法
WO2016158313A1 (ja) * 2015-03-27 2016-10-06 ソニー株式会社 情報処理装置およびその情報処理方法
WO2016148955A3 (en) * 2015-03-13 2016-11-17 Bose Corporation Voice sensing using multiple microphones
CN106375901A (zh) * 2015-07-20 2017-02-01 三星电子株式会社 基于连接器的类型控制输出的方法和设备
EP3200475A1 (en) * 2016-01-27 2017-08-02 ams AG Method and system for transmission path noise control
CN108293157A (zh) * 2015-07-17 2018-07-17 思睿逻辑国际半导体有限公司 根据麦克风端子特性检测的耳机管理
CN110602549A (zh) * 2019-07-22 2019-12-20 福建捷联电子有限公司 利用反相器选择性收听多语言声音电视节目的方法

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9781237B2 (en) * 2013-11-27 2017-10-03 Google Technology Holdings LLC Dual connector coupling for accessory device and electronic device using the same
EP2961196B1 (en) * 2014-06-26 2016-09-21 ams AG Host interface, accessory interface and method for managing a connection between a host interface and an accessory device
CN106303811B (zh) * 2015-05-13 2019-10-18 昆山纬绩资通有限公司 电子装置、连接模块、声音输出单元及音频输出切换方法
JP6986671B2 (ja) * 2015-10-07 2021-12-22 パナソニックIpマネジメント株式会社 受信装置及び受信方法
WO2017064929A1 (ja) * 2015-10-16 2017-04-20 ソニー株式会社 情報処理装置及び情報処理システム
US11425261B1 (en) 2016-03-10 2022-08-23 Dsp Group Ltd. Conference call and mobile communication devices that participate in a conference call
CN107360495B (zh) * 2016-05-10 2020-01-24 环旭电子股份有限公司 适用于安卓系统的减少外接麦克风插拔噪音的方法
US10149160B2 (en) 2016-05-11 2018-12-04 Bank Of America Corporation Recognizing and authenticating mobile devices based on unique cross-channel bindings
CN106126175B (zh) * 2016-06-16 2019-10-18 Oppo广东移动通信有限公司 一种音效参数的调节方法及移动终端
WO2017223165A1 (en) * 2016-06-24 2017-12-28 Dolby Laboratories Licensing Corporation Wireless audio source switching
US10820087B2 (en) 2016-06-24 2020-10-27 Dolby Laboratories Licensing Corporation Wireless audio source switching
KR102502574B1 (ko) * 2016-08-12 2023-02-22 삼성전자주식회사 오디오 신호를 처리하기 위한 장치 및 방법
US10154360B2 (en) * 2017-05-08 2018-12-11 Microsoft Technology Licensing, Llc Method and system of improving detection of environmental sounds in an immersive environment
CN107370964B (zh) * 2017-07-07 2020-02-07 深圳市小镜科技有限公司 一种用于监控设备的数字usb信号转换系统及实现方法
CN109286878B (zh) * 2017-07-21 2021-08-31 中兴通讯股份有限公司 一种信号传输电路
US10665234B2 (en) * 2017-10-18 2020-05-26 Motorola Mobility Llc Detecting audio trigger phrases for a voice recognition session
CN107889014B (zh) * 2017-11-10 2019-12-06 宁波日兴电子有限公司 一种音响设备输出信号的自动判断及开启电路及方法
JPWO2019135291A1 (ja) 2018-01-08 2020-12-17 ローランド株式会社 楽器用送信機およびそのモード切替方法
JP2019133471A (ja) * 2018-01-31 2019-08-08 Dynabook株式会社 電子機器、及び電子機器の起動方法
JP7047447B2 (ja) * 2018-02-19 2022-04-05 セイコーエプソン株式会社 音声出力回路およびプロジェクター
CN110351632A (zh) * 2019-08-02 2019-10-18 上海诺为科技有限公司 一种话筒及音频输入接口自适应电路
CN110430509A (zh) * 2019-08-02 2019-11-08 上海诺为科技有限公司 一种话筒及音频输入接口自适应方法
WO2021114181A1 (en) * 2019-12-12 2021-06-17 Shenzhen Voxtech Co., Ltd. Systems and methods for noise control
TWI782249B (zh) * 2020-01-14 2022-11-01 達發科技股份有限公司 腦波誘導音製造方法及聲音調整裝置
JP2022138364A (ja) * 2021-03-10 2022-09-26 ティアック株式会社 音声レコーダ
TWI775401B (zh) * 2021-04-22 2022-08-21 盛微先進科技股份有限公司 雙聲道之音訊處理系統及其運作方法
US20220351619A1 (en) * 2021-04-29 2022-11-03 Abdelrahim Osama Amer Emergency Vehicle Audio Detector Apparatus

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009232205A (ja) 2008-03-24 2009-10-08 Sony Corp 信号処理装置、信号処理方法
US20100284525A1 (en) 2009-05-08 2010-11-11 Apple Inc. Transfer of multiple microphone signals to an audio host device
JP4631939B2 (ja) 2008-06-27 2011-02-16 ソニー株式会社 ノイズ低減音声再生装置およびノイズ低減音声再生方法
JP2012220334A (ja) * 2011-04-08 2012-11-12 Pensiero Medical Electronics Corp マイク付きイヤホンの差込プラグを利用して情報を伝達する生物医学装置及びそのマイク付きイヤホンの差込プラグを用いた情報伝達の方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG77611A1 (en) * 1997-11-13 2001-01-16 Univ Singapore Acoustic echo cancellation equipped with howling suppressor and double-talk detector
KR100640347B1 (ko) * 2002-03-12 2006-10-30 삼성전자주식회사 이동 통신 단말의 디지털카메라 및 이어마이크로폰 연결인식 장치 및 방법
US7890284B2 (en) * 2002-06-24 2011-02-15 Analog Devices, Inc. Identification system and method for recognizing any one of a number of different types of devices
US20060013410A1 (en) * 2004-04-20 2006-01-19 Wurtz Michael J Mobile-telephone adapters for automatic-noise-reduction headphones
US20100304679A1 (en) * 2009-05-28 2010-12-02 Hanks Zeng Method and System For Echo Estimation and Cancellation
CN102026419B (zh) * 2009-09-17 2013-07-17 宏达国际电子股份有限公司 电子装置与系统及其辨识电子配件及控制电子装置的方法
US8682003B2 (en) * 2009-11-19 2014-03-25 Apple Inc. Equipment with optical paths for noise cancellation signals
US8629580B2 (en) * 2011-02-09 2014-01-14 Apple Inc. Audio accessory type detection and connector pin signal assignment
CN102768574A (zh) * 2011-05-06 2012-11-07 鸿富锦精密工业(深圳)有限公司 数据传输系统及其电子设备的外设装置
US9264553B2 (en) * 2011-06-11 2016-02-16 Clearone Communications, Inc. Methods and apparatuses for echo cancelation with beamforming microphone arrays
DE102011104268A1 (de) * 2011-06-15 2012-12-20 Austriamicrosystems Ag Kopfhörer, Audiogerät, Audiosystem und Verfahren zur Signalübertragung
US9711127B2 (en) * 2011-09-19 2017-07-18 Bitwave Pte Ltd. Multi-sensor signal optimization for speech communication
US20130108068A1 (en) * 2011-10-27 2013-05-02 Research In Motion Limited Headset with two-way multiplexed communication
US9384726B2 (en) * 2012-01-06 2016-07-05 Texas Instruments Incorporated Feedback microphones encoder modulators, signal generators, mixers, amplifiers, summing nodes
US9516442B1 (en) * 2012-09-28 2016-12-06 Apple Inc. Detecting the positions of earbuds and use of these positions for selecting the optimum microphones in a headset

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009232205A (ja) 2008-03-24 2009-10-08 Sony Corp 信号処理装置、信号処理方法
JP4631939B2 (ja) 2008-06-27 2011-02-16 ソニー株式会社 ノイズ低減音声再生装置およびノイズ低減音声再生方法
US20100284525A1 (en) 2009-05-08 2010-11-11 Apple Inc. Transfer of multiple microphone signals to an audio host device
JP2012220334A (ja) * 2011-04-08 2012-11-12 Pensiero Medical Electronics Corp マイク付きイヤホンの差込プラグを利用して情報を伝達する生物医学装置及びそのマイク付きイヤホンの差込プラグを用いた情報伝達の方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3007462A4

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015204166A (ja) * 2014-04-11 2015-11-16 ソニー株式会社 ペリフェラルデバイス、ホストデバイス、及び、処理方法
US10198392B2 (en) 2014-04-11 2019-02-05 Sony Corporation Peripheral device, host device, and processing method
CN107533838A (zh) * 2015-03-13 2018-01-02 伯斯有限公司 使用多个麦克风的语音感测
US9905216B2 (en) 2015-03-13 2018-02-27 Bose Corporation Voice sensing using multiple microphones
CN107533838B (zh) * 2015-03-13 2020-12-11 伯斯有限公司 使用多个麦克风的语音感测
WO2016148955A3 (en) * 2015-03-13 2016-11-17 Bose Corporation Voice sensing using multiple microphones
WO2016158313A1 (ja) * 2015-03-27 2016-10-06 ソニー株式会社 情報処理装置およびその情報処理方法
CN107409254A (zh) * 2015-03-27 2017-11-28 索尼公司 信息处理装置及其信息处理方法
JP2016187141A (ja) * 2015-03-27 2016-10-27 ソニー株式会社 情報処理装置およびその情報処理方法
CN108293157A (zh) * 2015-07-17 2018-07-17 思睿逻辑国际半导体有限公司 根据麦克风端子特性检测的耳机管理
CN106375901A (zh) * 2015-07-20 2017-02-01 三星电子株式会社 基于连接器的类型控制输出的方法和设备
CN106375901B (zh) * 2015-07-20 2020-12-29 三星电子株式会社 基于连接器的类型控制输出的方法和设备
WO2017129608A1 (en) * 2016-01-27 2017-08-03 Ams Ag Method and system for transmission path noise control
CN108781321A (zh) * 2016-01-27 2018-11-09 ams有限公司 用于传输路径噪声控制的方法和系统
EP3200475A1 (en) * 2016-01-27 2017-08-02 ams AG Method and system for transmission path noise control
US10734011B2 (en) 2016-01-27 2020-08-04 Ams Ag Method and system for transmission path noise control
CN110602549A (zh) * 2019-07-22 2019-12-20 福建捷联电子有限公司 利用反相器选择性收听多语言声音电视节目的方法

Also Published As

Publication number Publication date
TW201513680A (zh) 2015-04-01
CN105247887A (zh) 2016-01-13
US20160127815A1 (en) 2016-05-05
KR20160018488A (ko) 2016-02-17
JP6314977B2 (ja) 2018-04-25
JPWO2014196399A1 (ja) 2017-02-23
US20180295435A1 (en) 2018-10-11
EP3007462A1 (en) 2016-04-13
EP3007462A4 (en) 2017-05-03

Similar Documents

Publication Publication Date Title
JP6314977B2 (ja) 入力デバイス及び送信方法、ホストデバイス及び受信方法、並びに、信号処理システム及び送受信方法
US10950215B2 (en) Communication apparatus with ambient noise reduction
JP6538728B2 (ja) オーディオ・トランスデューサの性能をトランスデューサの状態の検出に基づいて向上させるためのシステム及び方法
JP5007561B2 (ja) ノイズ低減装置、ノイズ低減方法、ノイズ低減処理用プログラム、ノイズ低減音声出力装置およびノイズ低減音声出力方法
US9398381B2 (en) Hearing instrument
JP2009530950A (ja) ウェアラブル装置のためのデータ処理
US8249265B2 (en) Method and apparatus for achieving active noise reduction
CN101794574A (zh) 用于处理音频数据的装置和方法
CN105474661A (zh) 耳机有源噪声控制
CN208691496U (zh) 耳机校准结构及其耳机
US20180082672A1 (en) Information processing apparatus and information processing method thereof
CN109218885A (zh) 耳机校准结构、耳机及其校准方法、计算机程序存储介质
JP5320784B2 (ja) 信号処理装置、信号処理方法
JP2009200902A (ja) 信号処理装置、信号処理方法
JP2010130415A (ja) 音声信号再生装置
JP3223325U (ja) 調整可能なカスタマイズeqカーブを有するブルートゥースヘッドセット
WO2021215242A1 (ja) 音響処理装置、音響処理方法、制御方法、プログラム

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14807051

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2015521397

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 20157032828

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2014807051

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 14893741

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE