WO2014171320A1 - 積層体および積層体の製造方法 - Google Patents
積層体および積層体の製造方法 Download PDFInfo
- Publication number
- WO2014171320A1 WO2014171320A1 PCT/JP2014/059489 JP2014059489W WO2014171320A1 WO 2014171320 A1 WO2014171320 A1 WO 2014171320A1 JP 2014059489 W JP2014059489 W JP 2014059489W WO 2014171320 A1 WO2014171320 A1 WO 2014171320A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- film
- self
- mica
- graphene
- laminate
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 24
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims abstract description 140
- 229910021389 graphene Inorganic materials 0.000 claims abstract description 137
- 239000010445 mica Substances 0.000 claims abstract description 79
- 229910052618 mica group Inorganic materials 0.000 claims abstract description 79
- 230000002209 hydrophobic effect Effects 0.000 claims abstract description 11
- 239000000758 substrate Substances 0.000 claims description 59
- 230000005669 field effect Effects 0.000 claims description 51
- FFUAGWLWBBFQJT-UHFFFAOYSA-N hexamethyldisilazane Chemical compound C[Si](C)(C)N[Si](C)(C)C FFUAGWLWBBFQJT-UHFFFAOYSA-N 0.000 claims description 32
- PYJJCSYBSYXGQQ-UHFFFAOYSA-N trichloro(octadecyl)silane Chemical compound CCCCCCCCCCCCCCCCCC[Si](Cl)(Cl)Cl PYJJCSYBSYXGQQ-UHFFFAOYSA-N 0.000 claims description 7
- RCHUVCPBWWSUMC-UHFFFAOYSA-N trichloro(octyl)silane Chemical compound CCCCCCCC[Si](Cl)(Cl)Cl RCHUVCPBWWSUMC-UHFFFAOYSA-N 0.000 claims description 7
- -1 fluorine-substituted octadecyltrichlorosilane Chemical class 0.000 claims description 4
- 239000007788 liquid Substances 0.000 claims description 4
- 238000003825 pressing Methods 0.000 claims 2
- 238000001035 drying Methods 0.000 claims 1
- 239000010408 film Substances 0.000 description 254
- 229910052751 metal Inorganic materials 0.000 description 35
- 239000002184 metal Substances 0.000 description 35
- 238000000034 method Methods 0.000 description 29
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 19
- 230000008569 process Effects 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 10
- 238000005229 chemical vapour deposition Methods 0.000 description 9
- 239000010410 layer Substances 0.000 description 9
- 230000000052 comparative effect Effects 0.000 description 8
- 229920003229 poly(methyl methacrylate) Polymers 0.000 description 8
- 239000004926 polymethyl methacrylate Substances 0.000 description 8
- 239000000243 solution Substances 0.000 description 8
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 7
- 239000011889 copper foil Substances 0.000 description 7
- 239000007789 gas Substances 0.000 description 7
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Substances [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 7
- 239000002356 single layer Substances 0.000 description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 6
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 6
- 125000004432 carbon atom Chemical group C* 0.000 description 6
- 239000013078 crystal Substances 0.000 description 6
- 125000000524 functional group Chemical group 0.000 description 6
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 6
- 229910052737 gold Inorganic materials 0.000 description 6
- 239000010931 gold Substances 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 229910004298 SiO 2 Inorganic materials 0.000 description 5
- RJDOZRNNYVAULJ-UHFFFAOYSA-L [O--].[O--].[O--].[O--].[O--].[O--].[O--].[O--].[O--].[O--].[F-].[F-].[Mg++].[Mg++].[Mg++].[Al+3].[Si+4].[Si+4].[Si+4].[K+] Chemical compound [O--].[O--].[O--].[O--].[O--].[O--].[O--].[O--].[O--].[O--].[F-].[F-].[Mg++].[Mg++].[Mg++].[Al+3].[Si+4].[Si+4].[Si+4].[K+] RJDOZRNNYVAULJ-UHFFFAOYSA-L 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 229910000449 hafnium oxide Inorganic materials 0.000 description 5
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 5
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 5
- 239000000377 silicon dioxide Substances 0.000 description 5
- 235000012239 silicon dioxide Nutrition 0.000 description 5
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 4
- 238000000231 atomic layer deposition Methods 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- VNWKTOKETHGBQD-UHFFFAOYSA-N methane Chemical compound C VNWKTOKETHGBQD-UHFFFAOYSA-N 0.000 description 4
- 238000001451 molecular beam epitaxy Methods 0.000 description 4
- 238000005240 physical vapour deposition Methods 0.000 description 4
- 229910052697 platinum Inorganic materials 0.000 description 4
- 238000004549 pulsed laser deposition Methods 0.000 description 4
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 3
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 239000011651 chromium Substances 0.000 description 3
- 238000003776 cleavage reaction Methods 0.000 description 3
- 239000012528 membrane Substances 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N nickel Substances [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 3
- 239000001301 oxygen Substances 0.000 description 3
- 229910052760 oxygen Inorganic materials 0.000 description 3
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 230000007017 scission Effects 0.000 description 3
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 3
- 229910001936 tantalum oxide Inorganic materials 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- CSCPPACGZOOCGX-UHFFFAOYSA-N Acetone Chemical compound CC(C)=O CSCPPACGZOOCGX-UHFFFAOYSA-N 0.000 description 2
- 239000004215 Carbon black (E152) Substances 0.000 description 2
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 2
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 2
- 239000012298 atmosphere Substances 0.000 description 2
- 238000007664 blowing Methods 0.000 description 2
- 229910052799 carbon Inorganic materials 0.000 description 2
- 239000003054 catalyst Substances 0.000 description 2
- 230000003197 catalytic effect Effects 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 239000004205 dimethyl polysiloxane Substances 0.000 description 2
- 229910002804 graphite Inorganic materials 0.000 description 2
- 239000010439 graphite Substances 0.000 description 2
- 229930195733 hydrocarbon Natural products 0.000 description 2
- 150000002430 hydrocarbons Chemical class 0.000 description 2
- 239000001257 hydrogen Substances 0.000 description 2
- 229910052739 hydrogen Inorganic materials 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 230000031700 light absorption Effects 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 229910052757 nitrogen Inorganic materials 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910052628 phlogopite Inorganic materials 0.000 description 2
- 230000000704 physical effect Effects 0.000 description 2
- 229920000435 poly(dimethylsiloxane) Polymers 0.000 description 2
- 239000002243 precursor Substances 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000013545 self-assembled monolayer Substances 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 229910000077 silane Inorganic materials 0.000 description 2
- 239000002904 solvent Substances 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 229910052723 transition metal Inorganic materials 0.000 description 2
- 150000003624 transition metals Chemical class 0.000 description 2
- 238000007740 vapor deposition Methods 0.000 description 2
- OCJBOOLMMGQPQU-UHFFFAOYSA-N 1,4-dichlorobenzene Chemical compound ClC1=CC=C(Cl)C=C1 OCJBOOLMMGQPQU-UHFFFAOYSA-N 0.000 description 1
- 229910000789 Aluminium-silicon alloy Inorganic materials 0.000 description 1
- 229910052582 BN Inorganic materials 0.000 description 1
- PZNSFCLAULLKQX-UHFFFAOYSA-N Boron nitride Chemical compound N#B PZNSFCLAULLKQX-UHFFFAOYSA-N 0.000 description 1
- 239000002253 acid Substances 0.000 description 1
- 239000002390 adhesive tape Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 125000004429 atom Chemical group 0.000 description 1
- 150000001721 carbon Chemical class 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 229940117389 dichlorobenzene Drugs 0.000 description 1
- 238000007598 dipping method Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- 125000002887 hydroxy group Chemical group [H]O* 0.000 description 1
- 238000007654 immersion Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910052741 iridium Inorganic materials 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 239000007791 liquid phase Substances 0.000 description 1
- 239000011259 mixed solution Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 230000006911 nucleation Effects 0.000 description 1
- 238000010899 nucleation Methods 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 230000000379 polymerizing effect Effects 0.000 description 1
- 239000002994 raw material Substances 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 229910052702 rhenium Inorganic materials 0.000 description 1
- 229910052703 rhodium Inorganic materials 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 239000002094 self assembled monolayer Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 125000004079 stearyl group Chemical class [H]C([*])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])C([H])([H])[H] 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- ZDHXKXAHOVTTAH-UHFFFAOYSA-N trichlorosilane Chemical compound Cl[SiH](Cl)Cl ZDHXKXAHOVTTAH-UHFFFAOYSA-N 0.000 description 1
- 239000005052 trichlorosilane Substances 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 229910021642 ultra pure water Inorganic materials 0.000 description 1
- 239000012498 ultrapure water Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78684—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
- H01L29/78687—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys with a multilayer structure or superlattice structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
- H01L21/2003—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
- H01L21/2007—Bonding of semiconductor wafers to insulating substrates or to semiconducting substrates using an intermediate insulating layer
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B9/00—Layered products comprising a layer of a particular substance not covered by groups B32B11/00 - B32B29/00
- B32B9/005—Layered products comprising a layer of a particular substance not covered by groups B32B11/00 - B32B29/00 comprising one layer of ceramic material, e.g. porcelain, ceramic tile
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B9/00—Layered products comprising a layer of a particular substance not covered by groups B32B11/00 - B32B29/00
- B32B9/005—Layered products comprising a layer of a particular substance not covered by groups B32B11/00 - B32B29/00 comprising one layer of ceramic material, e.g. porcelain, ceramic tile
- B32B9/007—Layered products comprising a layer of a particular substance not covered by groups B32B11/00 - B32B29/00 comprising one layer of ceramic material, e.g. porcelain, ceramic tile comprising carbon, e.g. graphite, composite carbon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/0242—Crystalline insulating materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02425—Conductive materials, e.g. metallic silicides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02527—Carbon, e.g. diamond-like carbon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/02631—Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
- H01L29/1075—Substrate region of field-effect devices of field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
- H01L29/1075—Substrate region of field-effect devices of field-effect transistors
- H01L29/1079—Substrate region of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1606—Graphene
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66015—Multistep manufacturing processes of devices having a semiconductor body comprising semiconducting carbon, e.g. diamond, diamond-like carbon, graphene
- H01L29/66037—Multistep manufacturing processes of devices having a semiconductor body comprising semiconducting carbon, e.g. diamond, diamond-like carbon, graphene the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66045—Field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
- H01L29/7781—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with inverted single heterostructure, i.e. with active layer formed on top of wide bandgap layer, e.g. IHEMT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78603—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78684—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78696—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K85/00—Organic materials used in the body or electrodes of devices covered by this subclass
- H10K85/20—Carbon compounds, e.g. carbon nanotubes or fullerenes
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B2307/00—Properties of the layers or laminate
- B32B2307/70—Other properties
- B32B2307/73—Hydrophobic
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B2457/00—Electrical equipment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0657—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
- H01L29/0665—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
- H01L29/0669—Nanowires or nanotubes
- H01L29/0676—Nanowires or nanotubes oriented perpendicular or at an angle to a substrate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
- H10K10/40—Organic transistors
- H10K10/46—Field-effect transistors, e.g. organic thin-film transistors [OTFT]
- H10K10/462—Insulated gate field-effect transistors [IGFETs]
- H10K10/484—Insulated gate field-effect transistors [IGFETs] characterised by the channel regions
- H10K10/486—Insulated gate field-effect transistors [IGFETs] characterised by the channel regions the channel region comprising two or more active layers, e.g. forming pn heterojunctions
Definitions
- the present invention relates to a laminate, a method for producing the laminate, and a field effect transistor.
- Single-layer graphene is graphene composed of a single-layer sheet of carbon atoms. In graphene, carbon atoms are bonded to each other by sp 2 bonds to form a sheet-like crystal structure.
- Non-Patent Document 1 and Non-Patent Document 2 describe specific quantum conduction derived from two-dimensionality such as half-integer holes for single-layer graphene.
- Single layer graphene is known to have a carrier (electron) mobility of about 15000 cm 2 / Vs. This value is one digit or more higher than the mobility of silicon.
- carrier electron
- Non-Patent Document 3 describes that graphene is formed on hexagonal boron nitride (hBN) to obtain graphene with high mobility.
- hBN is an atomic flat insulator.
- Non-Patent Document 3 describes that graphene formed on hBN can realize a high mobility of 40000 cm 2 / Vs or higher.
- the advantages of hBN are as follows. First, since hBN has an atomic flat surface, it is not easily affected by scattering. On the other hand, since SiO 2 has an amorphous crystal structure, it is easily affected by scattering due to surface irregularities. Next, since water is hydrophobic, water molecules are difficult to adhere.
- Patent Documents 1, 2, 3, and 4 describe field effect transistors using graphene.
- graphene is used for the gate channel.
- Graphene has high mobility as described above. For this reason, a field effect transistor in which graphene is used for the gate channel is expected to realize high-speed operation.
- Non-Patent Document 4 describes a method for manufacturing a field effect transistor using graphene. In Non-Patent Document 4, graphene is formed by chemical vapor deposition (CVD), and the formed graphene is transferred.
- CVD chemical vapor deposition
- the present inventors examined a suitable substrate as a substrate on which graphene is mounted.
- the present inventors considered that mica is suitable as a substrate on which graphene is mounted.
- Mica is cleaved. For this reason, an atomic flat surface can be easily formed in mica.
- mica has high wettability with water molecules.
- the present inventors considered that water molecules on mica can be a factor that reduces the mobility of graphene formed on mica. Therefore, the present inventors examined not adsorbing water molecules on the surface of mica.
- a laminate is provided.
- the laminate includes mica, a self-assembled film, and a graphene film.
- the self-assembled film is formed on mica.
- the graphene film is formed on the self-assembled film.
- the molecules constituting the self-assembled film have a hydrophobic main chain.
- a laminate including a graphene film having high mobility is provided.
- FIG. 3 is a process cross-sectional structure diagram illustrating a manufacturing method of the laminate illustrated in FIG. 1.
- FIG. 3 is a process cross-sectional structure diagram illustrating a manufacturing method of the laminate illustrated in FIG. 1. It is process sectional structure drawing which shows the method of forming a graphene film
- FIG. 6 is a process cross-sectional view illustrating a method for manufacturing the field effect transistor illustrated in FIG. 5.
- FIG. 5 is a process cross-sectional view illustrating a method for manufacturing the field effect transistor illustrated in FIG. 5.
- FIG. 6 is a process cross-sectional view illustrating a method for manufacturing the field effect transistor illustrated in FIG. 5.
- FIG. 6 is a process cross-sectional view illustrating a method for manufacturing the field effect transistor illustrated in FIG. 5.
- FIG. 7 is a process cross-sectional view illustrating a method for manufacturing the field effect transistor illustrated in FIG. 6.
- FIG. 1 is a cross-sectional structure diagram of a stacked body 100 according to the first embodiment.
- the stacked body 100 includes a mica 102, a self-assembled film 104, and a graphene film 106.
- the self-assembled film 104 is formed on the mica 102.
- the graphene film 106 is formed on the self-assembled film 104.
- the molecule 104c constituting the self-assembled film 104 has a hydrophobic main chain 104b.
- the mica 102 synthetic mica may be used.
- An example of synthetic mica is phlogopite mica (KMg 3 AlSi 3 O 10 F 2 ).
- the mica 102 has a cleavage property. For this reason, in the mica 102, an atomic flat surface can be easily formed.
- the surface 102a of the mica 102 is formed to be flat with atoms.
- the surface 102 a is a surface facing the graphene film 106 with the self-organized film 104 interposed therebetween.
- the thickness of the mica 102 is not particularly limited, but may be 100 nm or more. When the mica 102 has a thickness of 100 nm or more, the mica 102 is easily handled as compared with the case where the mica 102 is too thin.
- the self-assembled film 104 is composed of molecules 104c.
- the molecule 104c is composed of a functional group 104a and a main chain 104b.
- the functional group 104a chemically reacts with the surface 102a of the mica 102. By this chemical reaction, the functional group 104a is in close contact with the surface 102a of the mica 102.
- the functional group 104a may be a reactive group for silane coupling with the mica 102.
- the main chain 104b is hydrophobic. This prevents water molecules from adsorbing to the surface 102a of the mica 102. This prevents the mobility of the graphene film 106 from being reduced due to water molecules on the surface 102a of the mica 102.
- the main chain 104b may have an inactive end on the side where the graphene film 106 is formed.
- the self-assembled film 104 may be a self-assembled monomolecular film (SAM: Self-Assembled Monolayer). In this case, the self-assembled film 104 is a monomolecular layer.
- SAM Self-Assembled Monolayer
- the self-assembled film 104 is a monomolecular layer.
- the self-assembled film 104 forms a monomolecular layer, not only the surface 102a of the mica 102 but also the surface of the self-assembled film 104 is formed to be flat. Graphene formed on such an atomic flat surface has high mobility.
- the self-assembled film 104 is not particularly limited as long as it has the above characteristics, but hexamethyldisilazane (HMDS), octyltrichlorosilane (OTS), octadecyltrichlorosilane (ODTS), and fluorine-substituted octadecyl. At least one selected from the group consisting of trichlorosilane (PFOTS) may be included.
- the graphene film 106 is made of graphene.
- the number of graphene films 106 may be, for example, 1 or more and 10 or less.
- the number of layers of the graphene film 106 can be changed as appropriate depending on the application method of the stacked body 100.
- the number of graphene films 106 may be one.
- Such single-layer graphene can achieve high mobility.
- the number of graphene films 106 may be about 2 to 3. This is because generation of a gap due to two-layer graphene or three-layer graphene is important in a transistor.
- the upper limit of the number of layers of the graphene film 106 is preferably about 10. This is based on the light absorption of graphene. Graphene exhibits light absorption as high as about 2.3% per atomic layer. For this reason, when the number of graphene films 106 significantly exceeds 10, light does not reach the lower graphene film 106 effectively.
- the number of layers of the graphene film 106 is about 10, the light transmittance in the film thickness direction of the graphene film 106 is preferably 70% or more.
- Strong bonds such as ionic bonds and covalent bonds are not formed at the interface between the graphene film 106 and the self-assembled film 104, and van der Waals bonds are preferably formed.
- an ionic bond or a covalent bond may be formed at the interface between the graphene film 106 and the self-assembled film 104. Is prevented.
- the main chain 104b of the molecule 104c constituting the self-assembled film 104 is hydrophobic. For this reason, water molecules can be prevented from adsorbing to the surface 102a of the mica 102. This prevents the mobility of the graphene film 106 from being reduced due to water molecules. As a result, in the present embodiment, the stacked body 100 including the graphene film 106 having high mobility is provided.
- FIG. 2 and 3 are process cross-sectional structure diagrams showing a method of manufacturing the laminate 100 shown in FIG.
- the mica substrate (not shown) is cleaved to form the mica 102.
- the cleaving of the mica substrate is performed in an atmosphere with few oxygen molecules and water molecules (for example, a nitrogen atmosphere).
- the cleaving of the mica substrate may be performed in a glove box.
- the mica 102 obtained by cleavage has an atomic flat surface 102a.
- a self-assembled film 104 is formed on the mica 102 (FIG. 2A).
- Various methods for example, coating, dipping, spin coating, or atmospheric exposure
- the self-assembled film 104 is formed by collecting a plurality of molecules 104c on the surface 102a of the mica 102 in a self-organizing manner.
- the functional group 104 a of the molecule 104 c reacts with the surface 102 a of the mica 102 and adheres to the surface 102 a of the mica 102.
- the functional group 104a may be silane-coupled to the surface 102a of the mica 102.
- the main chain 104b is hydrophobic.
- the main chain 104b may have an inactive end on the side where the graphene film 106 is formed.
- the self-assembled film 104 is at least one selected from the group consisting of hexamethyldisilazane (HMDS), octyltrichlorosilane (OTS), octadecyltrichlorosilane (ODTS), and fluorine-substituted octadecyltrichlorosilane (PFOTS). It may contain one.
- HMDS hexamethyldisilazane
- an HMDS liquid in which HMDS is in a liquid phase is prepared.
- the mica 102 is impregnated in this HMDS solution.
- the mica 102 is impregnated with HMDS solution for about 10 hours.
- HMDS molecules aggregate in a self-organized manner on the surface 102 a of the mica 102 to form a self-assembled film 104.
- the mica 102 is taken out from the HMDS solution.
- the mica 102 is dried by nitrogen blowing.
- the mica 102 may be exposed to an HMDS gas atmosphere.
- the self-assembled film 104 is formed on the surface 102 a of the mica 102.
- a graphene film 106 is formed on the self-assembled film 104 (FIGS. 2B, 3A, and 3B).
- the graphene film 106 may be formed on the self-assembled film 104 as follows. First, the graphene film 106 is formed over the support film 108. Accordingly, the graphene film 106 is held on the support film 108. Next, the graphene film 106 held on the support film 108 is pressed against the self-assembled film 104 (FIGS. 2B and 3A). Thereafter, the support film 108 is removed from the graphene film 106 (FIG. 3B).
- FIG. 4 is a process cross-sectional structure diagram illustrating a method of forming the graphene film 106 on the support film 108.
- the metal film 110 is made of a transition metal.
- the transition metal of the metal film 110 include Fe, Co, Ni, Cu, Mo, Ru, Rh, Pd, W, Re, Ir, Pt, or alloys thereof.
- the metal film 110 may be formed as a single crystal or a polycrystal.
- the metal film 110 may be formed in a foil shape, a thin film shape, or a bulk shape. In the present embodiment, a copper foil is used for the metal film 110.
- the metal film 110 functions as a support substrate for the graphene film 106 and also functions as a catalyst in forming the graphene film 106 as described below.
- the graphene film 106 over the metal film 110 is formed by CVD or physical vapor deposition (PVD).
- CVD physical vapor deposition
- the metal film 110 maintained under various conditions such as an ultrahigh vacuum of 1 ⁇ 10 ⁇ 7 Pa or less, a low pressure of about 10 to 10,000 Pa, and atmospheric pressure is heated to about 600 to 1200 ° C.
- a hydrocarbon gas (for example, methane) containing carbon atoms is sprayed on the metal film 110 in that state. By this treatment, the hydrocarbon gas is dissociated and adsorbed. Carbon atoms derived from the supplied gas are subjected to a catalytic effect on the surface of the metal film 110, and graphene nucleation begins.
- the graphene film 106 is formed on the metal film 110 (FIG. 4A).
- the surface on which the graphene film 106 is formed in the metal film 110 may be a single crystal surface.
- graphene film 106 is formed by PVD.
- graphene may be grown by molecular beam epitaxy (MBE: Molecular Beam Epitaxy) or pulsed laser deposition (PLD: Pulsed Laser Deposition).
- MBE molecular beam epitaxy
- PLD Pulsed Laser Deposition
- graphite is heated to 1200 to 2000 ° C. in an ultrahigh vacuum to generate carbon atoms.
- the carbon atoms that have become molecular beams are supplied to the surface of the heated metal film 110.
- the metal film 110 functions as a catalyst. Due to the catalytic effect of the metal film 110, the graphene film 106 is formed on the metal film 110 (FIG. 4A).
- the support film 108 is formed on the graphene film 106 so as to be in contact with the surface of the graphene film 106 (FIG. 4B). Thereafter, the metal film 110 is removed by etching (FIG. 4C).
- the support film 108 needs to be formed of a material that can hold the graphene film 106.
- the support film 108 needs to be resistant to an etchant used for etching the metal film 110. From such a request, the support film 108 may be formed of a material that is in a liquid state at the time of contact with the graphene film 106 and can be solidified thereafter.
- the support film 108 may be formed of a solvent-available resin that is dissolved in a solvent. In this case, the support film 108 is formed by volatilizing the solvent. As another example, the support film 108 may be formed of a precursor (for example, a prepolymer) before becoming a polymer. In this case, the support film 108 is formed by polymerizing the precursor. Another physical property that is preferably required for the support film 108 is that it does not affect the graphene film 106 when the support film 108 is removed from the graphene film 106. More specifically, the support film 108 is preferably made of polymethyl methacrylate (PMMA) or polydimethylsiloxane (PDMS). For the etching of the metal film 110, dry etching such as wet etching using acid or reactive ion etching is used.
- PMMA polymethyl methacrylate
- PDMS polydimethylsiloxane
- the graphene film 106 held on the support film 108 as described above is pressed against the self-assembled film 106 on the mica 102 as shown in FIG.
- the graphene film 106 is pressed against the self-assembled film 106 at a temperature of about 80 ° C. with a pressure of about 0.5 kg / cm 2 .
- the self-assembled film 104 and the graphene film 106 are brought into close contact with each other as shown in FIG.
- the support film 108 is removed from the graphene film 106 (FIG. 3B).
- the support film 108 may be impregnated with a solution in which the support film 108 is dissolved. Thereby, the support film 108 is removed.
- a method that does not affect the self-assembled film 104 and the graphene film 106 is preferably used.
- the laminate 100 is formed as described above.
- the main chain 104b of the molecule 104c constituting the self-assembled film 104 is hydrophobic. For this reason, water molecules can be prevented from adsorbing to the surface 102a of the mica 102. This prevents the mobility of the graphene film 106 from being reduced due to water molecules.
- the stacked body 100 including the graphene film 106 having high mobility is provided.
- the stacked body 100 in the first embodiment is used for a field effect transistor.
- field effect transistors 200a and 200b in which the graphene film 106 included in the stacked body 100 functions as a channel are provided.
- the field effect transistor 200a will be described with reference to FIG.
- the field effect transistor 200a is a top-gate transistor.
- the field effect transistor 200a includes a stacked body 100, a drain electrode 208, a source electrode 210, a gate insulating film 212, and a gate electrode 206.
- the drain electrode 208 and the source electrode 210 are connected to the graphene film 106.
- the gate insulating film 212 faces the mica 102 with the graphene film 106 and the self-assembled film 104 interposed therebetween.
- the gate electrode 206 faces the graphene film 106 with the gate insulating film 212 interposed therebetween.
- the field effect transistor 200 a further includes a substrate 202.
- the laminated body 100 is formed on the substrate 202 so that the mica 102 faces the substrate 202.
- the gate insulating film 212 and the gate electrode 206 are formed on the graphene film 106.
- the drain electrode 208 and the source electrode 210 are formed on the substrate 202.
- An oxide film 204 may be formed on the surface of the substrate 202 as shown in FIG. In this case, the stacked body 100 is formed on the oxide film 204.
- the field effect transistor 200b will be described with reference to FIG.
- the field effect transistor 200b is a bottom-gate transistor.
- the field effect transistor 200b includes a stacked body 100, a drain electrode 208, a source electrode 210, an insulating film (oxide film 204), and a gate electrode (substrate 202).
- the drain electrode 208 and the source electrode 210 are connected to the graphene film 106.
- the insulating film (oxide film 204) faces the graphene film 106 with the mica 102 and the self-assembled film 104 interposed therebetween.
- the gate electrode (substrate 202) faces the mica 102 through an insulating film (oxide film 204). More specifically, the field effect transistor 200 b includes a substrate 202.
- An oxide film 204 is formed on the surface of the substrate 202.
- the stacked body 100 is formed on the substrate 202 so that the mica 102 faces the oxide film 204.
- the oxide film 204 becomes an insulating film.
- the substrate 202 becomes a gate electrode.
- the drain electrode 208 and the source electrode 210 are formed on the oxide film 204.
- the graphene film 106 included in the stacked body 100 functions as a channel.
- membrane 106 in the laminated body 100 can implement
- the field effect transistor 200a is a top-gate transistor.
- the field effect transistor 200 a includes a substrate 202, a stacked body 100, a gate insulating film 212, a gate electrode 206, a drain electrode 208, and a source electrode 210.
- the substrate 202 may be a semiconductor substrate (for example, a silicon substrate).
- An oxide film 204 is formed on the surface of the substrate 202.
- the oxide film 204 is formed of an insulating film (for example, silicon dioxide, aluminum oxide, hafnium oxide, tantalum oxide).
- the stacked body 100 is formed on the substrate 202 so that the mica 102 is in contact with the oxide film 204.
- the gate insulating film 212 is formed on the stacked body 100 so as to be in contact with the graphene film 106.
- the gate insulating film 212 is formed of an insulating film (for example, silicon dioxide, aluminum oxide, hafnium oxide, tantalum oxide).
- the gate electrode 206 is formed on the gate insulating film 212.
- the gate electrode 206 is electrically insulated from the drain electrode 208 and the source electrode 210 by the gate insulating film 212.
- the gate electrode 206 is formed of metal (for example, aluminum, gold, platinum, titanium, chromium, or a stacked film thereof).
- the drain electrode 208 and the source electrode 210 are formed so as to sandwich the gate electrode 206 in plan view.
- the drain electrode 208 and the source electrode 210 are connected to the graphene film 106. Further, as shown in FIG. 5, the drain electrode 208 and the source electrode 210 are formed so as to cover the end portion of the stacked body 100 and a part of the oxide film 204.
- the drain electrode 208 and the source electrode 210 are formed of metal (for example, aluminum, gold, platinum, nickel, titanium, chromium, or a laminated film thereof). Further, the drain electrode 208 and the source electrode 210 may be formed of the same metal as the gate electrode 206. In the field effect transistor 200a, the graphene film 106 functions as a channel.
- the field effect transistor 200b is a bottom-gate transistor.
- the field effect transistor 200b includes a substrate 202, an oxide film 204, a stacked body 100, a drain electrode 208, and a source electrode 210.
- the substrate 202 functions as a gate electrode.
- the substrate 202 needs to be formed of a conductive member.
- the substrate 202 is made of, for example, silicon or metal (for example, aluminum, gold, tantalum nitride, titanium nitride) doped with impurities at a high concentration.
- the substrate 202 may be a transparent substrate formed of ITO (Indium Tin Oxide).
- An oxide film 204 is formed on the surface of the substrate 202.
- the oxide film 204 functions as a gate insulating film together with the mica 102. Therefore, in the transistor 200b, appropriate values are selected for the thickness of the mica 102 and the thickness of the oxide film 204 in order to obtain desired characteristics.
- the oxide film 204 is formed of, for example, an insulating film (for example, silicon dioxide, aluminum oxide, hafnium oxide, tantalum oxide).
- the stacked body 100 is formed on the substrate 202 so that the mica 102 is in contact with the oxide film 204.
- the drain electrode 208 and the source electrode 210 are connected to the graphene film 106. Further, as shown in FIG.
- the drain electrode 208 and the source electrode 210 are formed so as to cover the end portion of the stacked body 100 and a part of the oxide film 204.
- the drain electrode 208 and the source electrode 210 are formed of metal (for example, aluminum, gold, platinum, titanium, chromium, or a laminated film thereof).
- the graphene film 106 functions as a channel.
- FIGS. 7 to 9 are process cross-sectional views illustrating a method of manufacturing the field effect transistor 200a shown in FIG.
- the substrate 202 is prepared (FIG. 7A).
- the substrate 202 may be a semiconductor substrate (eg, a silicon substrate) or a metal substrate (eg, aluminum, gold, tantalum nitride, titanium nitride).
- the substrate 202 may be a transparent substrate formed of ITO (Indium Tin Oxide).
- an oxide film 204 is formed on the surface of the substrate 202 (FIG. 7B).
- the oxide film 204 may be formed by thermal oxidation.
- the stacked body 100 is mounted on the oxide film 204 (FIG. 8A).
- the stacked body 100 is a stacked body manufactured by the manufacturing method according to the first embodiment.
- the stacked body 100 is formed on the substrate 202 so that the mica 102 is in contact with the oxide film 204.
- a gate insulating film 212 is formed on the substrate 202 so as to cover the stacked body 100 (FIG. 8B).
- the gate insulating film 212 is made of, for example, silicon dioxide, aluminum oxide, or hafnium oxide.
- CVD or atomic layer deposition ALD: Atomic Layer Deposition may be used.
- the gate insulating film 212 is etched by photolithography as shown in FIG. In FIG. 9A, the gate insulating film 212 is etched so that the end of the stacked body 100 is exposed.
- the drain electrode 208 and the source electrode 210 are formed on the substrate 202.
- the drain electrode 208 and the source electrode 210 are formed at the end of the stacked body 100 as shown in FIG. Thereby, the drain electrode 208 and the source electrode 210 are connected to the graphene film 106.
- the drain electrode 208 and the source electrode 210 are made of metal. Sputtering or vapor deposition may be used to form the drain electrode 208 and the source electrode 210.
- a gate electrode 206 is formed on the gate insulating film 212. Thereby, the field effect transistor 200a shown in FIG. 5 is obtained.
- the gate electrode 206 is made of metal. Self-alignment may be used to form the gate electrode 206. In this self-alignment, the metal forming the gate electrode 206 is formed on the gate insulating film 212 in a self-aligning manner. Then, the gate electrode 206 is formed by photolithography.
- FIG. 10 is a process cross-sectional view illustrating a method of manufacturing the field effect transistor 200b illustrated in FIG.
- a substrate 202 is prepared (FIG. 7A).
- the substrate 202 functions as a gate electrode.
- the substrate 202 needs to be formed of a conductive member.
- the substrate 202 is made of, for example, silicon or metal (for example, aluminum, gold, tantalum nitride, titanium nitride) doped with impurities at a high concentration.
- an oxide film 204 is formed on the surface of the substrate 202 (FIG. 7B).
- the oxide film 204 functions as a gate insulating film. Therefore, the thickness and material of the oxide film 204 are selected according to desired characteristics.
- the oxide film 204 may be formed of silicon dioxide, aluminum oxide, or hafnium oxide.
- the oxide film 204 may be formed by thermal oxidation of the substrate 202. Alternatively, the oxide film 204 may be deposited on the substrate 202 by CVD or ALD.
- the stacked body 100 is mounted on the oxide film 204 (FIG. 10A).
- the stacked body 100 is a stacked body manufactured by the manufacturing method according to the first embodiment.
- the stacked body 100 is formed on the substrate 202 so that the mica 102 is in contact with the oxide film 204.
- a pattern is formed on the graphene film 106 by photolithography.
- unnecessary portions of the graphene film 106 are removed by oxygen plasma ashing using this pattern.
- the graphene film 106 has a desired channel width and distance.
- the drain electrode 208 and the source electrode 210 are formed on the substrate 202.
- the drain electrode 208 and the source electrode 210 are formed at the end of the stacked body 100 as shown in FIG. Thereby, the drain electrode 208 and the source electrode 210 are connected to the graphene film 106.
- the drain electrode 208 and the source electrode 210 are made of metal. Vapor deposition or sputtering may be used to form the drain electrode 208 and the source electrode 210. As described above, the field effect transistor 200b shown in FIG. 6 is obtained.
- the graphene film 106 included in the stacked body 100 functions as a channel.
- membrane 106 in the laminated body 100 can implement
- Example 2 Examples of the laminated body 100 according to the first embodiment will be described. Each example is a sample of the laminate 100 manufactured according to the above-described embodiment.
- the materials, amounts used, ratios, processing contents, processing procedures, directions of elements or members, specific arrangements, and the like shown in the following examples can be changed as appropriate without departing from the spirit of the present invention. Therefore, the scope of the present invention is not limited to the following specific examples. Further, reference is made to the already described drawings.
- a 10 mm square chemical mechanical polished copper foil (film thickness: 100 ⁇ m) was used as the metal film 110 .
- the arithmetic average roughness Ra of this copper foil is 1 nm.
- This copper foil was placed in a CVD reactor, and the pressure in the reactor was reduced to 1 ⁇ 10 ⁇ 3 Pa. Then, with the hydrogen introduced at 5 Pa (3.8 ⁇ 10 ⁇ 2 Torr), the temperature in the reactor was heated to 1000 ° C. at a temperature rising rate of 50 ° C./min. Thereafter, the supply of hydrogen was stopped while maintaining the temperature in the reactor at 1000 ° C., and methane was introduced as a raw material gas at about 4.0 ⁇ 10 2 Pa (about 3 Torr). Film formation was performed for 10 minutes while maintaining the substrate temperature and gas pressure of the copper foil. After the film formation, the graphene film 106 was grown on the copper foil by rapid cooling at a cooling rate of 100 ° C./sec.
- the sample on which the support film 108 was formed was immersed in a mixed solution of 10 ml of hydrochloric acid, 10 ml of hydrogen peroxide, and 50 ml of pure water, and the copper foil was completely removed by etching. Thereafter, the sample was washed with running water for 5 minutes and dried to form a laminate including the graphene film 106 and the support film 108.
- the mica 102 10 mm square phlogopite mica (synthetic mica) (film thickness 0.5 mm) was employed.
- synthetic mica synthetic mica
- an adhesive tape was applied to the surface of synthetic mica and peeled off in a glove box in which water and oxygen were controlled. Thereby, a fresh cleaved surface is formed on the surface of the synthetic mica.
- the arithmetic average roughness Ra of the cleavage surface is 0.1 nm or less.
- the mica 102 was immersed in a hexamethyldisilazane (HMDS) solution and left for 10 hours. Thereafter, the mica 102 was dried by nitrogen blowing to form a self-assembled film 104 made of a monomolecular layer of HMDS.
- HMDS hexamethyldisilazane
- the stack including the graphene film 106 and the support film 108 was pressed in a direction in which the graphene film 106 faced the surface of the self-assembled film 104.
- the pressure bonding conditions at this time are 80 ° C. and 0.5 kg / cm 2 .
- the sample was then heated at 180 ° C. for 30 minutes. This softens the PMMA. In this way, the graphene film 106 was adhered to the surface of the HMDS that is the self-assembled film 104.
- Example 1 The sample obtained from the above steps was taken as Example 1.
- Example 2 is the same as Example 1 except that octyltrichlorosilane (OTS) is used as the self-assembled film 104 instead of HMDS.
- OTS octyltrichlorosilane
- Example 3 is the same as Example 1 except that octadecyltrichlorosilane (ODTS) is used as the self-assembled film 104 instead of HMDS.
- ODTS octadecyltrichlorosilane
- Example 4 is the same as Example 1 except that fluorine-substituted octadecyltrichlorosilane (PFOTS) is used as the self-assembled film 104 instead of HMDS.
- POTS fluorine-substituted octadecyltrichlorosilane
- Comparative Example 1 is the same as Example 1 except that the self-assembled film 104 is not formed.
- Table 1 shows the experimental results for the samples of Examples 1 to 4 and Comparative Example 1.
- Example 1 in which HMDS was formed as the self-assembled film 104 showed a mobility about 10 times greater than that of Comparative Example 1 in which the self-assembled film 104 was not formed.
- Examples 2 to 4 also show higher mobility than Comparative Example 1.
- the contact angle increases in the order of Comparative Example 1, Examples 1, 2, 3, and 4.
- the mobility also increases in this order. That is, Table 1 shows a tendency that the mobility increases in proportion to the contact angle.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Nanotechnology (AREA)
- Crystallography & Structural Chemistry (AREA)
- Thin Film Transistor (AREA)
- Carbon And Carbon Compounds (AREA)
Abstract
本発明は、高い移動度を有するグラフェン膜を含む積層体を提供する。積層体(100)は、マイカ(102)と、自己組織化膜(104)と、グラフェン膜(106)と、を含んでいる。自己組織化膜(104)は、マイカ(102)上に形成されている。グラフェン膜(106)は、自己組織化膜(104)上に形成されている。そして自己組織化膜(104)を構成する分子(104c)は、疎水性の主鎖(104b)を有している。
Description
本発明は、積層体、積層体の製造方法および電界効果トランジスタに関する。
現在、単層グラフェンが物性物理の分野で注目されている。単層グラフェンとは、炭素原子の単層のシートからなるグラフェンである。グラフェンでは、sp2結合で炭素原子が互いに結合してシート状の結晶構造が形成されている。非特許文献1および非特許文献2には、単層グラフェンについて、半整数ホールなどの2次元性に由来する特異な量子伝導が記載されている。
単層グラフェンは、約15000cm2/Vsのキャリア(電子)移動度を有することが知られている。この値は、シリコンの移動度と比べて一桁以上高いものである。現在、単層グラフェンの高い移動度を利用した各種の産業応用が提案されている。その応用先は多岐にわたり、シリコンを超えるトランジスタへの応用、スピン注入デバイス、単分子を検出するガスセンサーなどが提案されている。その中でも、導電性薄膜および透明導電膜への応用が現在注目されている。
非特許文献3には、六方晶窒化ホウ素(hBN:Hexagonal Boron Nitride)上にグラフェンを形成して、移動度の高いグラフェンを得ることが記載されている。hBNは、原子平坦な絶縁体である。非特許文献3には、hBN上に形成されたグラフェンは、40000cm2/Vs以上の高い移動度を実現できることが記載されている。hBNとSiO2とを比較すると、hBNによる利点は次のようになる。まず、hBNは原子平坦な表面を有するため、散乱の影響を受けにくい。これに対してSiO2はアモルファスの結晶構造を有するため、表面の凹凸により散乱の影響を受けやすい。次に、hBNは疎水性のため水分子が付着しにくい。このため、hBNでは、hBNに付着した水分子が起因となる散乱が生じにくい。これに対して、SiO2では、表面の水酸基に水が吸着しやすい。このためSiO2では、SiO2に吸着した水分子が起因となる散乱が生じやすい。hBN上に形成されたグラフェンが高い移動度を実現するのは、これらの理由に基づくものである。その一方で、hBNの結晶サイズは、1mm2程度と非常に小さい。このため、hBN上に形成されたグラフェンを産業上に応用するには、hBNの結晶サイズの観点で超えるべき課題が残っている。
特許文献1、2、3および4には、グラフェンを利用した電界効果トランジスタが記載されている。特許文献1、2、3および4における電界効果トランジスタにおいて、グラフェンは、ゲートチャネルに用いられている。グラフェンは、上述のように、高い移動度を有する。このため、グラフェンがゲートチャネルに用いられた電界効果トランジスタは、高速動作を実現することが期待される。また非特許文献4には、グラフェンが用いられた電界効果トランジスタの製造方法が記載されている。非特許文献4では、グラフェンが化学気相堆積(CVD:Chemical Vapor Deposition)により成膜され、成膜されたグラフェンが転写されている。
K. S. Novoselov, A. K. Geim, S. V. Morozov, D. Jiang, Y. Zhang, S. V. Dubonos, I. V. Grigorieva, A. A. Firsov, Science 306 (2004)666.
K. S. Novoselov, D. Jiang, F. Schedin, T. J. Booth, V. V. Khotkevich, S. V. Morozov and K. Geim, Proc. Natl. Acad. Sci. U.S.A. 102 (2005) 10451.
C. R. Dean, A. F. Young, I. Meric, C. Lee, L. Wang, S. Sorgenfrei, K. Watanabe, T. Taniguchi, P. Kim, K. L. Shepard and J. Hone, Nature Nanotechnology、5, 722-726 (2010)
Xuesong Li, et al., "Transfer of Large-Area Graphene Films for High-Performance Transparent Conductive Electrodes", Nano Lett. 9, (2009) 4359-4362.
本発明者らは、グラフェンを搭載する基体として適当な基体を検討した。その結果、本発明者らは、グラフェンを搭載する基体としてマイカが好適であると考えた。マイカには劈開性がある。このため、マイカでは、原子平坦な表面を容易に形成することができる。一方、マイカは、水分子に対して高い濡れ性を有する。このため本発明者らは、マイカ上の水分子はマイカ上に形成されるグラフェンの移動度を低下させる要因となり得ると考えた。そこで本発明者らは、マイカの表面に水分子を吸着させないことを検討した。
本発明によれば、積層体が提供される。積層体は、マイカと、自己組織化膜と、グラフェン膜と、を含んでいる。自己組織化膜は、マイカ上に形成されている。グラフェン膜は、自己組織化膜上に形成されている。そして自己組織化膜を構成する分子は、疎水性の主鎖を有している。
本発明によれば、高い移動度を有するグラフェン膜を含む積層体が提供される。
上述した目的、およびその他の目的、特徴および利点は、以下に述べる好適な実施の形態、およびそれに付随する以下の図面によってさらに明らかになる。
以下に、本発明の実施形態について、図面を用いて説明する。なお、すべての図面において、同様な構成要素には同様の符号を付し、適宜説明を省略する。図は概略図であり、実際の寸法比率とは必ずしも一致していない。
(第1の実施形態)
図1は、第1の実施形態における積層体100の断面構造図である。積層体100は、図1に示されるように、マイカ102と、自己組織化膜104と、グラフェン膜106と、を含んでいる。自己組織化膜104は、マイカ102上に形成されている。グラフェン膜106は、自己組織化膜104上に形成されている。自己組織化膜104を構成する分子104cは、疎水性の主鎖104bを有している。
図1は、第1の実施形態における積層体100の断面構造図である。積層体100は、図1に示されるように、マイカ102と、自己組織化膜104と、グラフェン膜106と、を含んでいる。自己組織化膜104は、マイカ102上に形成されている。グラフェン膜106は、自己組織化膜104上に形成されている。自己組織化膜104を構成する分子104cは、疎水性の主鎖104bを有している。
マイカ102には、合成マイカを用いてもよい。合成マイカとしては、フッ化金雲母(KMg3AlSi3O10F2)が例示される。マイカ102には、劈開性がある。このため、マイカ102では、原子平坦な表面を容易に形成することができる。図1に示された積層体100では、マイカ102の表面102aが、原子平坦に形成されている。表面102aは、自己組織化膜104を介して、グラフェン膜106と対向している面である。マイカ102の厚さは特に限定されないが、100nm以上としてもよい。マイカ102が100nm以上の厚さを有する場合、マイカ102が薄すぎる場合と比較して、マイカ102の取り扱いが容易となる。
自己組織化膜104は、分子104cにより構成されている。分子104cは、官能基104aと、主鎖104bと、により構成されている。官能基104aは、マイカ102の表面102aと化学反応する。この化学反応により、官能基104aは、マイカ102の表面102aと密着する。官能基104aは、マイカ102とシランカップリングする反応基であってもよい。一方主鎖104bは、疎水性である。このため、マイカ102の表面102aに、水分子が吸着することが防止される。これにより、グラフェン膜106の移動度が、マイカ102の表面102a上の水分子に起因して低下することが防止される。また主鎖104bは、グラフェン膜106が形成される側において不活性な末端を有していてもよい。自己組織化膜104は、自己組織化単分子膜(SAM:Self-Assembled Monolayer)であってもよい。この場合、自己組織化膜104は、単分子層となる。自己組織化膜104が単分子層を形成している場合、マイカ102の表面102aだけでなく、自己組織化膜104の表面も原子平坦に形成されることになる。このような原子平坦な表面に形成されたグラフェンは、高い移動度を有することになる。本実施形態において自己組織化膜104は、以上の特性を有するものであれば特に限定されないが、ヘキサメチルジシラザン(HMDS)、オクチルトリクロロシラン(OTS)、オクタデシルトリクロロシラン(ODTS)およびフッ素置換オクタデシルトリクロロシラン(PFOTS)からなる群より選択される少なくとも1つを含んでいてもよい。
グラフェン膜106は、グラフェンにより形成されている。グラフェン膜106の層数は、例えば1以上10以下としてもよい。グラフェン膜106の層数は、積層体100の応用方法により適宜変更することができる。例えば、グラフェン膜106に高い移動度が求められる場合は、グラフェン膜106の層数は1としてもよい。このような単層グラフェンは、高い移動度を実現することができる。また積層体100をトランジスタに用いる場合は、グラフェン膜106の層数は、2~3程度にしてもよい。これは、トランジスタにおいては、2層グラフェンまたは3層グラフェンによるギャップの発生が重要になるためである。他方積層体100が透明導電膜に用いられる場合は、グラフェン膜106の層数は、10程度を上限とするのが好適である。これは、グラフェンの光吸収に基づくものである。グラフェンは、原子層1層で約2.3%もの高い光吸収を示す。このためグラフェン膜106の層数が10を大幅に超えると、下層側のグラフェン膜106には、光が有効に届かない。グラフェン膜106の層数が10程度である場合、グラフェン膜106の膜厚方向の光透過率が70%以上となっていることが好ましい。
グラフェン膜106と自己組織化膜104との界面では、イオン結合や共有結合といった強い結合は形成されておらず、ファンデルワールス結合が形成されているのが好ましい。主鎖104bが、グラフェン膜106が形成される側において不活性な末端を有している場合、グラフェン膜106と自己組織化膜104との界面において、イオン結合または共有結合が形成されることが防止される。
本実施形態における積層体100では、自己組織化膜104を構成する分子104cの主鎖104bが疎水性である。このため、水分子がマイカ102の表面102aに吸着することを防止することができる。これにより、グラフェン膜106の移動度が、水分子に起因して低下することが防止される。結果、本実施形態では、高い移動度を有するグラフェン膜106を含む積層体100が提供される。
次に、本実施形態における積層体100の製造方法について、図2および3を用いて説明する。図2および3は、図1に示された積層体100の製造方法を示す工程断面構造図である。
まず、マイカ基板(不図示)を劈開して、マイカ102を形成する。マイカ基板の劈開は、酸素分子および水分子の少ない雰囲気(例えば、窒素雰囲気)で行う。具体的には、マイカ基板の劈開は、グローブボックスの中で行ってもよい。劈開により得られたマイカ102は、原子平坦な表面102aを有している。
次に、マイカ102上に自己組織化膜104を形成する(図2(a))。自己組織化膜104の形成には、種々の方法(例えば、塗布、浸漬、スピンコートまたは雰囲気暴露)を用いることができる。自己組織化膜104は、複数の分子104cがマイカ102の表面102aに、自己組織的に集合して形成される。このとき分子104cの官能基104aは、マイカ102の表面102aと反応し、マイカ102の表面102aに密着する。この場合官能基104aは、マイカ102の表面102aとシランカップリングしていてもよい。一方主鎖104bは、疎水性である。また主鎖104bは、グラフェン膜106が形成される側において不活性な末端を有していてもよい。本実施形態において自己組織化膜104は、ヘキサメチルジシラザン(HMDS)、オクチルトリクロロシラン(OTS)、オクタデシルトリクロロシラン(ODTS)およびフッ素置換オクタデシルトリクロロシラン(PFOTS)からなる群より選択される少なくとも1つを含んでいてもよい。
自己組織化膜104がヘキサメチルジシラザン(HMDS)である場合における自己組織化膜104の形成方法を説明する。まず、HMDSが液相状態にあるHMDS液を用意する。次に、このHMDS液に、マイカ102を含浸させる。マイカ102は、約10時間、HMDS液に含浸させる。これにより、HMDS分子が、マイカ102の表面102aに、自己組織的に集合して自己組織化膜104を形成する。浸漬後、マイカ102をHMDS液から取り出す。その後、マイカ102を窒素ブローにより乾燥させる。その他の方法として、マイカ102をHMDSガス雰囲気に曝してもよい。この方法においても、マイカ102の表面102aに自己組織化膜104が形成される。
次に、自己組織化膜104上にグラフェン膜106を形成する(図2(b)、図3(a)、(b))。グラフェン膜106は、次のようにして、自己組織化膜104上に形成してもよい。まず、支持膜108上にグラフェン膜106を形成する。これにより、グラフェン膜106が支持膜108に保持される。次に、支持膜108に保持されたグラフェン膜106を、自己組織化膜104に押し付ける(図2(b)、図3(a))。その後、グラフェン膜106から支持膜108を除去する(図3(b))。
支持膜108上にグラフェン膜106を形成する方法について、図4を用いて詳細に説明する。図4は、支持膜108上にグラフェン膜106を形成する方法を示す工程断面構造図である。
まず、金属膜110上にグラフェン膜106を形成する。金属膜110は、遷移金属により形成されている。金属膜110の遷移金属としては、Fe、Co、Ni、Cu、Mo、Ru、Rh、Pd、W、Re、Ir、Ptまたはこれらの合金が例示される。金属膜110は、単結晶または多結晶に形成されていてもよい。また金属膜110は、フォイル状、薄膜状またはバルク状に形成されていてもよい。本実施形態では、金属膜110に、銅箔を用いる。金属膜110は、グラフェン膜106の支持基板として機能するとともに、以下のようにグラフェン膜106の形成における触媒としても機能する。
金属膜110上のグラフェン膜106は、CVDまたは物理気相堆積(PVD:Physical Vapor Deposition)により形成する。まずCVDでグラフェン膜106を形成する場合について説明する。CVDでは、1×10-7Pa以下の超高真空中や10~10000Pa程度の低圧、大気圧などのさまざまな条件下に維持した金属膜110を600~1200℃程度に加熱する。その状態の金属膜110に対して、炭素原子を含む炭化水素ガス(例えば、メタン)を吹き付ける。この処理により炭化水素ガスは解離吸着する。供給されたガスに由来する炭素原子は金属膜110の表面の触媒効果を受け、グラフェンの核形成が始まる。このようにしてグラフェンが成長していき、グラフェン膜106が金属膜110上に形成される(図4(a))。以上のCVD工程では、金属膜110においてグラフェン膜106が形成される面は、単結晶の表面であってもよい。
次に、PVDでグラフェン膜106を形成する場合について説明する。PVDでは、グラフェンの成長は、分子線エピタキシー(MBE:Molecular Beam Epitaxy)またはパルスレーザー堆積(PLD:Pulsed Laser Deposition)により行ってもよい。MBEでは、超高真空中でグラファイトを1200~2000℃に加熱して、炭素原子を発生させる。そして分子線となった炭素原子を、加熱した金属膜110の表面に供給する。このとき、金属膜110は、触媒として機能する。この金属膜110の触媒効果によって、金属膜110上にグラフェン膜106が形成される(図4(a))。これに対してPLDでは、超高真空中でグラファイトをKrFエキシマレーザーにてアブレーションする。そして瞬時に蒸発した炭素が分子線となる。この炭素の分子線を、加熱された金属膜110の表面に供給する。これにより、金属膜110の表面にグラフェン膜106が形成される(図4(a))。
グラフェン膜106が、以上のようにして金属膜110上に形成された後、支持膜108を、グラフェン膜106の表面に接するように、グラフェン膜106上に形成する(図4(b))。その後金属膜110を、エッチングにより除去する(図4(c))。支持膜108は、グラフェン膜106を保持することができる材質で形成されている必要がある。また支持膜108は、金属膜110のエッチングに用いられるエッチャントに対して耐性を有している必要がある。このような要請から、支持膜108は、グラフェン膜106に接している時点では液体状態でありその後固化させることができる材質により、形成されていてもよい。具体的には、支持膜108は、溶媒に溶けている状態の溶媒可用性の樹脂により形成されてもよい。この場合、溶媒を揮発させて、支持膜108が形成される。他の例として、支持膜108は、高分子となる前の前駆体(例えば、プレポリマー)により形成されてもよい。この場合、前駆体を重合させて、支持膜108が形成される。支持膜108に好適に求められる他の物性としては、支持膜108がグラフェン膜106から除去される際にグラフェン膜106に影響を及ぼさないことが挙げられる。より具体的には、支持膜108は、ポリメチルメタクリレート(PMMA)またはポリジメチルシロキサン(PDMS)が好適に用いられる。金属膜110のエッチングには、酸によるウェットエッチングや反応性イオンエッチングなどのドライエッチングが用いられる。
以上のようにして支持膜108に保持されたグラフェン膜106は、図2(b)に示されるように、マイカ102上の自己組織化膜106に押し付けられる。この場合、グラフェン膜106は、約80℃の温度下において、約0.5kg/cm2の圧力により、自己組織化膜106に押し付けられる。これにより、自己組織化膜104とグラフェン膜106とが、図3(a)に示されるように、密着する。
次に、支持膜108を、グラフェン膜106から除去する(図3(b))。この場合、支持膜108を溶解する溶液に、支持膜108を含浸させてもよい。これにより、支持膜108が除去される。支持膜108の除去には、自己組織化膜104およびグラフェン膜106に影響を及ぼさない方法が好適に用いられる。
積層体100は、以上のようにして形成される。このように形成された積層体100では、自己組織化膜104を構成する分子104cの主鎖104bが疎水性である。このため、水分子がマイカ102の表面102aに吸着することを防止することができる。これにより、グラフェン膜106の移動度が、水分子に起因して低下することが防止される。結果、本実施形態では、高い移動度を有するグラフェン膜106を含む積層体100が提供される。
(第2の実施形態)
第2の実施形態では、第1の実施形態における積層体100が電界効果トランジスタに用いられている。具体的には、本実施形態では、積層体100に含まれるグラフェン膜106がチャネルとして機能する電界効果トランジスタ200aおよび200bが提供される。
第2の実施形態では、第1の実施形態における積層体100が電界効果トランジスタに用いられている。具体的には、本実施形態では、積層体100に含まれるグラフェン膜106がチャネルとして機能する電界効果トランジスタ200aおよび200bが提供される。
電界効果トランジスタ200aについて、図5を用いて説明する。電界効果トランジスタ200aは、トップゲート型のトランジスタである。電界効果トランジスタ200aは、積層体100と、ドレイン電極208と、ソース電極210と、ゲート絶縁膜212と、ゲート電極206と、を備えている。ドレイン電極208およびソース電極210は、グラフェン膜106に接続されている。ゲート絶縁膜212は、グラフェン膜106および自己組織化膜104を介してマイカ102と対向している。ゲート電極206は、ゲート絶縁膜212を介してグラフェン膜106と対向している。より具体的には、電界効果トランジスタ200aは、基板202をさらに備えている。積層体100は、マイカ102が基板202と対向するように基板202上に形成されている。ゲート絶縁膜212およびゲート電極206は、グラフェン膜106上に形成されている。ドレイン電極208およびソース電極210は、基板202上に形成されている。基板202の表面には、図5に示されるように、酸化膜204が形成されていてもよい。この場合、積層体100は酸化膜204上に形成されることになる。
電界効果トランジスタ200bについて、図6を用いて説明する。電界効果トランジスタ200bは、ボトムゲート型のトランジスタである。電界効果トランジスタ200bは、積層体100と、ドレイン電極208と、ソース電極210と、絶縁膜(酸化膜204)と、ゲート電極(基板202)と、を備えている。ドレイン電極208およびソース電極210は、グラフェン膜106に接続されている。絶縁膜(酸化膜204)は、マイカ102および自己組織化膜104を介してグラフェン膜106と対向している。ゲート電極(基板202)は、絶縁膜(酸化膜204)を介してマイカ102と対向している。より具体的には、電界効果トランジスタ200bは、基板202を備えている。基板202の表面には、酸化膜204が形成されている。積層体100は、マイカ102が酸化膜204と対向するように基板202上に形成されている。酸化膜204は、絶縁膜となる。また基板202は、ゲート電極となる。さらにドレイン電極208およびソース電極210は、酸化膜204上に形成されている。
本実施形態における電界効果トランジスタ200aおよび200bでは、積層体100に含まれるグラフェン膜106がチャネルとして機能する。そして積層体100におけるグラフェン膜106は、上述のとおり、高い移動度を実現することができる。このため、本実施形態における電界効果トランジスタ200aおよび200bは、高速動作を実現することができる。
電界効果トランジスタ200aについて詳細に説明する。電界効果トランジスタ200aは、トップゲート型のトランジスタである。電界効果トランジスタ200aは、基板202と、積層体100と、ゲート絶縁膜212と、ゲート電極206と、ドレイン電極208と、ソース電極210と、を備えている。基板202は、半導体基板(例えば、シリコン基板)でもよい。基板202の表面には、酸化膜204が形成されている。酸化膜204は、絶縁膜(例えば、二酸化シリコン、酸化アルミニウム、酸化ハフニウム、酸化タンタル)によって形成されている。積層体100は、マイカ102が酸化膜204と接するように、基板202上に形成されている。ゲート絶縁膜212は、グラフェン膜106と接するように積層体100上に形成されている。ゲート絶縁膜212は、絶縁膜(例えば、二酸化シリコン、酸化アルミニウム、酸化ハフニウム、酸化タンタル)により形成されている。ゲート電極206は、ゲート絶縁膜212上に形成されている。ゲート電極206は、ゲート絶縁膜212によって、ドレイン電極208およびソース電極210と電気的に絶縁されている。ゲート電極206は、金属(例えば、アルミニウム、金、白金、チタン、クロム、またはこれらの積層膜)により形成されている。ドレイン電極208およびソース電極210は、平面視でゲート電極206を挟むように形成されている。ドレイン電極208およびソース電極210は、グラフェン膜106に接続している。またドレイン電極208およびソース電極210は、図5に示されるように、積層体100の端部と酸化膜204の一部とを覆うように形成されている。ドレイン電極208およびソース電極210は、金属(例えば、アルミニウム、金、白金、ニッケル、チタン、クロム、またはこれらの積層膜)により形成されている。またドレイン電極208およびソース電極210は、ゲート電極206と同じ金属により形成されていてもよい。電界効果トランジスタ200aでは、グラフェン膜106がチャネルとして機能する。
次に、電界効果トランジスタ200bについて詳細に説明する。電界効果トランジスタ200bは、ボトムゲート型のトランジスタである。電界効果トランジスタ200bは、基板202と、酸化膜204と、積層体100と、ドレイン電極208と、ソース電極210と、を備えている。電界効果トランジスタ200bでは、基板202は、ゲート電極として機能する。このため基板202は、導電性部材により形成されていることが必要となる。具体的には、基板202は、例えば、高濃度に不純物がドープされたシリコン、金属(例えば、アルミニウム、金、窒化タンタル、窒化チタン)により形成されている。他の例として、基板202は、ITO(Indium Tin Oxide)によって形成された透明基板であってもよい。基板202の表面には、酸化膜204が形成されている。電界効果トランジスタ200bでは、酸化膜204は、マイカ102とともにゲート絶縁膜として機能する。このため、トランジスタ200bでは、所望の特性を得るべく、マイカ102の膜厚および酸化膜204の膜厚は、それぞれ適当な値が選定されている。酸化膜204は、例えば、絶縁膜(例えば、二酸化シリコン、酸化アルミニウム、酸化ハフニウム、酸化タンタル)によって形成されている。積層体100は、マイカ102が酸化膜204と接するように、基板202上に形成されている。ドレイン電極208およびソース電極210は、グラフェン膜106に接続している。またドレイン電極208およびソース電極210は、図6に示されるように、積層体100の端部と酸化膜204の一部とを覆うように形成されている。ドレイン電極208およびソース電極210は、金属(例えば、アルミニウム、金、白金、チタン、クロム、またはこれらの積層膜)により形成されている。電界効果トランジスタ200bでは、グラフェン膜106がチャネルとして機能する。
次に、電界効果トランジスタ200aの製造方法について、図7から9を用いて詳細に説明する。図7から9は、図5に示された電界効果トランジスタ200aの製造方法を示す工程断面図である。
まず、基板202を用意する(図7(a))。基板202は、半導体基板(例えば、シリコン基板)または金属基板(例えば、アルミニウム、金、窒化タンタル、窒化チタン)でもよい。他の例として、基板202は、ITO(Indium Tin Oxide)によって形成された透明基板であってもよい。
次に、基板202の表面に酸化膜204を形成する(図7(b))。酸化膜204は、熱酸化により形成されてもよい。
次に、酸化膜204上に積層体100を搭載する(図8(a))。積層体100は、第1の実施形態における製造方法で製造された積層体である。積層体100は、マイカ102が酸化膜204と接するように基板202上に形成される。
次に、ゲート絶縁膜212を、積層体100を覆うように、基板202上に形成する(図8(b))。ゲート絶縁膜212は、例えば、二酸化シリコン、酸化アルミニウム、酸化ハフニウムにより形成されている。ゲート絶縁膜212の形成には、CVDや原子層堆積(ALD:Atomic Layer Deposition)が用いられてもよい。
次に、ゲート絶縁膜212を、フォトリソグラフィにより、図9(a)に示されるようにエッチングする。図9(a)では、ゲート絶縁膜212は、積層体100の端部が露出するように、エッチングされている。
次に、ドレイン電極208およびソース電極210を、基板202上に形成する。ドレイン電極208およびソース電極210は、図9(b)に示されるように、積層体100の端部に形成される。これにより、ドレイン電極208およびソース電極210は、グラフェン膜106に接続される。ドレイン電極208およびソース電極210は、金属により形成されている。ドレイン電極208およびソース電極210の形成には、スパッタリングや蒸着を用いてもよい。
次に、ゲート絶縁膜212上にゲート電極206を形成する。これにより、図5に示される電界効果トランジスタ200aが得られる。ゲート電極206は、金属により形成されている。ゲート電極206の形成には、セルフアライメントが用いられてもよい。このセルフアライメントでは、ゲート電極206を形成する金属がゲート絶縁膜212上に自己整合的に形成される。そしてゲート電極206がフォトリソグラフィにより形成される。
次に、電界効果トランジスタ200bの製造方法について、図7および10を用いて詳細に説明する。図10は、図6に示された電界効果トランジスタ200bの製造方法を示す工程断面図である。
まず、電界効果トランジスタ200aと同様、基板202を用意する(図7(a))。電界効果トランジスタ200bにおいて基板202は、ゲート電極として機能する。このため、基板202は、導電性部材により形成されている必要がある。具体的には、基板202は、例えば、高濃度に不純物がドープされたシリコン、金属(例えば、アルミニウム、金、窒化タンタル、窒化チタン)により形成されている。
次いで、電界効果トランジスタ200aと同様、基板202の表面に酸化膜204を形成する(図7(b))。電界効果トランジスタ200bにおいて、酸化膜204は、ゲート絶縁膜として機能する。このため、酸化膜204の膜厚および材料は、所望の特性にしたがって選択する。酸化膜204は、二酸化シリコン、酸化アルミニウム、酸化ハフニウムにより形成されていてもよい。酸化膜204は、基板202の熱酸化により形成されてもよい。または酸化膜204は、CVDやALDにより、基板202上に堆積されてもよい。
次に、酸化膜204上に積層体100を搭載する(図10(a))。積層体100は、第1の実施形態における製造方法で製造された積層体である。積層体100は、マイカ102が酸化膜204と接するように基板202上に形成される。次いで、グラフェン膜106上にフォトリソグラフィによりパターンが形成される。そしてこのパターンを用いてグラフェン膜106の不要な部分を酸素プラズマアッシングにより除去する。これにより、グラフェン膜106は、所望のチャネル幅および距離を有することになる。
次に、ドレイン電極208およびソース電極210を、基板202上に形成する。ドレイン電極208およびソース電極210は、図10(b)に示されるように、積層体100の端部に形成される。これにより、ドレイン電極208およびソース電極210は、グラフェン膜106に接続される。ドレイン電極208およびソース電極210は、金属により形成されている。ドレイン電極208およびソース電極210の形成には、蒸着やスパッタリングを用いてもよい。以上のようにして、図6に示された電界効果トランジスタ200bが得られる。
以上のようにして形成された電界効果トランジスタ200aおよび200bでは、積層体100に含まれるグラフェン膜106がチャネルとして機能する。そして積層体100におけるグラフェン膜106は、上述のとおり、高い移動度を実現することができる。このため、本実施形態における電界効果トランジスタ200aおよび200bは、高速動作を実現することができる。
(実施例)
第1の実施形態における積層体100の実施例について説明する。各実施例は上述した実施形態にしたがって作製した積層体100の試料である。以下の実施例に示す材料、使用量、割合、処理内容、処理手順、要素または部材の向きや具体的配置等は本発明の趣旨を逸脱しない限り適宜変更することができる。したがって、本発明の範囲は以下の具体例に限定されるものではない。また、既に説明した図面を引き続き参照する。
第1の実施形態における積層体100の実施例について説明する。各実施例は上述した実施形態にしたがって作製した積層体100の試料である。以下の実施例に示す材料、使用量、割合、処理内容、処理手順、要素または部材の向きや具体的配置等は本発明の趣旨を逸脱しない限り適宜変更することができる。したがって、本発明の範囲は以下の具体例に限定されるものではない。また、既に説明した図面を引き続き参照する。
金属膜110として、10mm角の化学機械研磨した銅箔(膜厚100μm)を用いた。この銅箔の算術平均粗さRaは1nmである。この銅箔をCVDの反応炉に配置し、反応炉の圧力を1×10-3Paまで減圧した。そして、水素を5Pa(3.8×10-2Torr)導入した状態で、反応炉内の温度を50℃/minの昇温レートで1000℃まで加熱した。その後、反応炉内の温度を1000℃に保持した状態で水素の供給を停止し、原料ガスとしてメタンを約4.0×102Pa(約3Torr)導入した。銅箔の基板温度とガス圧を保持した状態で10min成膜を行った。成膜後は100℃/secの冷却レートにて急冷し、銅箔上にグラフェン膜106を成長させた。
次に、グラフェン膜106の表面に、ジククロベンゼンで10wt%に溶解したPMMA溶液を20μl滴下し、回転数4000rpm、60秒の条件で、当該PMMA溶液をスピンコートした。その後PMMA溶液を、40℃、30分間の条件で乾燥させ、PMMA膜による支持膜108を形成した。
次いで、支持膜108が形成された試料を、塩酸10ml、過酸化水素10ml、純水50mlの混合液に浸漬し、エッチングにより銅箔を完全に除去した。その後、試料を5分間流水洗浄し、乾燥させて、グラフェン膜106と支持膜108とを含む積層体を形成した。
マイカ102としては10mm角のフッ化金雲母(合成マイカ)(膜厚0.5mm)を採用した。まず、水と酸素が制御されたグローブボックス内にて合成マイカの表面に粘着テープを貼り付け引き剥がした。これにより、合成マイカの表面にフレッシュな劈開面が形成される。この劈開表面の算術平均粗さRaは0.1nm以下である。次いで、このマイカ102をヘキサメチルジシラザン(HMDS)液に浸漬し、10時間放置した。その後、マイカ102を窒素ブローにて乾燥して、単分子層のHMDSからなる自己組織化膜104を形成した。そして、グラフェン膜106と支持膜108とを含む積層体を、グラフェン膜106が自己組織化膜104の表面に対向する向きに押し付けた。このときの圧着の条件は、80℃、0.5kg/cm2である。次いで、試料を180℃、30分加熱した。これによりPMMAが軟化する。このようにしてグラフェン膜106を自己組織化膜104であるHMDSの表面に密着させた。
最後に、試料をアセトンに5分間浸漬した。これにより、支持膜108のPMMAがグラフェン膜106の表面から除去される。さらに試料を超純水にて5分間洗浄した。以上の工程より得られた試料を実施例1とした。
次に、実施例2について説明する。実施例2は、自己組織化膜104としてHMDSではなくオクチルトリクロロシラン(OTS)が用いられた以外は実施例1と同様である。
次に、実施例3について説明する。実施例3は、自己組織化膜104としてHMDSではなくオクタデシルトリクロロシラン(ODTS)が用いられた以外は実施例1と同様である。
次に、実施例4について説明する。実施例4は、自己組織化膜104としてHMDSではなくフッ素置換オクタデシルトリクロロシラン(PFOTS)が用いられた以外は実施例1と同様である。
次に、比較例1について説明する。比較例1は、自己組織化膜104が形成されていない以外は実施例1と同様である。
実施例1から4および比較例1の試料について接触角および移動度を求める実験をした。表1は、実施例1から4および比較例1の試料に関する実験結果を示す。自己組織化膜104としてHMDSが形成された実施例1は、自己組織化膜104が形成されていない比較例1に対して、10倍程度大きい移動度を示している。実施例2から4も、比較例1よりも高い移動度を示している。接触角は、比較例1、実施例1、2、3および4の順序で増加している。また移動度もこの順序で増加している。すなわち、表1は、移動度が接触角に比例して増加している傾向を示している。比較例1の接触角と実施例1から4まで接触角との比較により、自己組織化膜104の存在により、マイカ102の表面102aの近傍が、疎水性になっていることが示唆される。そして移動度と接触角との比例関係から、マイカ102の表面102aの近傍に水分子が混入することが防止されると移動度が向上することが示唆される。以上より本発明の効果が実証された。
以上、本発明の実施形態を具体的に説明した。上述の実施形態および実施例は、発明を説明するために記載されたものであり、本出願の発明の範囲は、特許請求の範囲の記載に基づいて定められるべきものである。また、各実施形態の他の組合せを含む本発明の範囲内に存在する変形例もまた、特許請求の範囲に含まれるものである。
この出願は、2013年4月18日に出願された日本出願特願2013-087575号を基礎とする優先権を主張し、その開示の全てをここに取り込む。
Claims (14)
- マイカと、
前記マイカ上に形成された自己組織化膜と、
前記自己組織化膜上に形成されたグラフェン膜と、
を含み、
前記自己組織化膜を構成する分子の主鎖は、疎水性である積層体。 - 請求項1に記載の積層体であって、
前記マイカにおいて前記自己組織化膜を介して前記グラフェン膜と対向する表面が原子平坦に形成されている積層体。 - 請求項1に記載の積層体であって、
前記自己組織化膜は、ヘキサメチルジシラザン、オクチルトリクロロシラン、オクタデシルトリクロロシランおよびフッ素置換オクタデシルトリクロロシランからなる群より選択される少なくとも1つを含む積層体。 - 請求項1に記載の積層体であって、
前記自己組織化膜は、単分子層である積層体。 - 請求項1に記載の積層体であって、
前記グラフェン膜の層数が1以上10以下である積層体。 - 請求項1に記載の積層体であって、
前記マイカの厚みが100nm以上である積層体。 - 請求項1から6までのいずれか一項に記載の積層体と、
前記グラフェン膜に接続されたドレイン電極およびソース電極と、
前記グラフェン膜および前記自己組織化膜を介して前記マイカと対向するゲート絶縁膜と、
前記ゲート絶縁膜を介して前記グラフェン膜と対向するゲート電極と、
を備える電界効果トランジスタ。 - 請求項7に記載の電界効果トランジスタであって、
基板をさらに備え、
前記積層体は、前記マイカが前記基板と対向するように前記基板上に形成され、
前記ゲート絶縁膜は、前記グラフェン膜上に形成され、
前記ドレイン電極および前記ソース電極は、前記基板上に形成されている電界効果トランジスタ。 - 請求項1から6までのいずれか一項に記載の積層体と、
前記グラフェン膜に接続されたドレイン電極およびソース電極と、
前記マイカおよび前記自己組織化膜を介して前記グラフェン膜と対向する絶縁膜と、
前記絶縁膜を介して前記マイカと対向するゲート電極と、
を備える電界効果トランジスタ。 - 請求項9に記載の電界効果トランジスタであって、
基板をさらに備え、
前記基板の表面には酸化膜が形成され、
前記積層体は、前記マイカが前記酸化膜と対向するように前記基板上に形成され、
前記酸化膜は、前記絶縁膜であり、
前記基板は、前記ゲート電極であり、
前記ドレイン電極および前記ソース電極は、前記酸化膜上に形成されている電界効果トランジスタ。 - マイカ上に自己組織化膜を形成する工程と、
前記自己組織化膜上にグラフェン膜を形成する工程と、
を含み、
前記自己組織化膜を構成する分子の主鎖は、疎水性である積層体の製造方法。 - 請求項11に記載の積層体の製造方法であって、
前記自己組織化膜は、前記グラフェン膜が形成される側において、不活性な末端を有している積層体の製造方法。 - 請求項11に記載の積層体の製造方法であって、
前記マイカ上に前記自己組織化膜を形成する前記工程は、
前記自己組織化膜を構成する分子を含む液に、前記マイカを浸漬する工程と、
前記マイカを前記液に浸漬する前記工程後、前記マイカを乾燥させる工程と、
を含む積層体の製造方法。 - 請求項11に記載の積層体の製造方法であって、
前記グラフェン膜を前記自己組織化膜上に形成する前記工程は、
前記グラフェン膜上に支持膜を形成し、前記グラフェン膜を前記支持膜に保持する工程と、
前記支持膜に保持された前記グラフェン膜を、前記自己組織化膜に押し付ける工程と、
前記グラフェン膜を前記自己組織化膜に押し付ける前記工程後、前記グラフェン膜から前記支持膜を除去する工程と、
を含む積層体の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015512436A JP6004092B2 (ja) | 2013-04-18 | 2014-03-31 | 積層体および積層体の製造方法 |
US14/851,071 US20160005881A1 (en) | 2013-04-18 | 2015-09-11 | Stacked films and method for producing stacked films |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013-087575 | 2013-04-18 | ||
JP2013087575 | 2013-04-18 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US14/851,071 Continuation US20160005881A1 (en) | 2013-04-18 | 2015-09-11 | Stacked films and method for producing stacked films |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014171320A1 true WO2014171320A1 (ja) | 2014-10-23 |
Family
ID=51731272
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2014/059489 WO2014171320A1 (ja) | 2013-04-18 | 2014-03-31 | 積層体および積層体の製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20160005881A1 (ja) |
JP (1) | JP6004092B2 (ja) |
WO (1) | WO2014171320A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016067597A1 (ja) * | 2014-10-30 | 2016-05-06 | 株式会社デンソー | グラフェンの製造方法 |
CN110663117A (zh) * | 2017-05-25 | 2020-01-07 | 华为技术有限公司 | 一种石墨烯场效应晶体管及其制备方法 |
JP2020001327A (ja) * | 2018-06-29 | 2020-01-09 | 日産自動車株式会社 | 撥水撥油構造体 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9331198B2 (en) * | 2012-07-06 | 2016-05-03 | University Of North Texas | Controlled epitaxial boron nitride growth for graphene based transistors |
WO2016002386A1 (ja) * | 2014-07-02 | 2016-01-07 | 富士電機株式会社 | 炭化珪素半導体素子の製造方法 |
US9941380B2 (en) * | 2015-11-30 | 2018-04-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Graphene transistor and related methods |
US11222959B1 (en) * | 2016-05-20 | 2022-01-11 | Hrl Laboratories, Llc | Metal oxide semiconductor field effect transistor and method of manufacturing same |
US9748506B1 (en) * | 2016-11-01 | 2017-08-29 | Northrop Grumman Systems Corporation | Self-assembled monolayer overlying a carbon nanotube substrate |
CN110112219B (zh) * | 2018-02-01 | 2021-02-09 | 合肥京东方显示技术有限公司 | 一种薄膜晶体管、其制备方法、显示基板及显示装置 |
CN111285362A (zh) * | 2018-12-06 | 2020-06-16 | 清华大学 | 石墨烯胶膜的制备方法以及石墨烯的转移方法 |
CN109860209A (zh) * | 2019-02-28 | 2019-06-07 | 深圳市华星光电半导体显示技术有限公司 | Tft基板的制作方法及tft基板 |
CN110676169B (zh) * | 2019-09-05 | 2023-02-28 | 中国电子科技集团公司第十三研究所 | 石墨烯胶囊封装晶体管制备方法 |
KR20220067845A (ko) * | 2020-11-18 | 2022-05-25 | 삼성전자주식회사 | 흑린-이차원 물질 복합체 및 그 제조방법 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005210107A (ja) * | 2003-12-26 | 2005-08-04 | Sony Corp | 半導体装置及びその製造方法 |
JP2010145408A (ja) * | 2008-12-22 | 2010-07-01 | Korea Electronics Telecommun | バイオチップ及び生体物質検出装置 |
JP2010249696A (ja) * | 2009-04-16 | 2010-11-04 | Saga Univ | 疎水性基板及びその製造方法 |
US20110130494A1 (en) * | 2007-08-09 | 2011-06-02 | Centre National De La Recherche Scientifique - Cnrs | Graphene solutions |
JP2011175996A (ja) * | 2010-02-23 | 2011-09-08 | Nippon Telegr & Teleph Corp <Ntt> | グラフェントランジスタおよびその製造方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20130027215A (ko) * | 2011-09-07 | 2013-03-15 | 그래핀스퀘어 주식회사 | 박막 트랜지스터 및 그의 제조 방법 |
EP2667417A1 (en) * | 2012-05-23 | 2013-11-27 | Imec | Graphene-based semiconductor device |
-
2014
- 2014-03-31 JP JP2015512436A patent/JP6004092B2/ja not_active Expired - Fee Related
- 2014-03-31 WO PCT/JP2014/059489 patent/WO2014171320A1/ja active Application Filing
-
2015
- 2015-09-11 US US14/851,071 patent/US20160005881A1/en not_active Abandoned
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005210107A (ja) * | 2003-12-26 | 2005-08-04 | Sony Corp | 半導体装置及びその製造方法 |
US20110130494A1 (en) * | 2007-08-09 | 2011-06-02 | Centre National De La Recherche Scientifique - Cnrs | Graphene solutions |
JP2010145408A (ja) * | 2008-12-22 | 2010-07-01 | Korea Electronics Telecommun | バイオチップ及び生体物質検出装置 |
JP2010249696A (ja) * | 2009-04-16 | 2010-11-04 | Saga Univ | 疎水性基板及びその製造方法 |
JP2011175996A (ja) * | 2010-02-23 | 2011-09-08 | Nippon Telegr & Teleph Corp <Ntt> | グラフェントランジスタおよびその製造方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016067597A1 (ja) * | 2014-10-30 | 2016-05-06 | 株式会社デンソー | グラフェンの製造方法 |
JP2016088766A (ja) * | 2014-10-30 | 2016-05-23 | 株式会社デンソー | グラフェンの製造方法 |
CN110663117A (zh) * | 2017-05-25 | 2020-01-07 | 华为技术有限公司 | 一种石墨烯场效应晶体管及其制备方法 |
CN110663117B (zh) * | 2017-05-25 | 2021-05-14 | 华为技术有限公司 | 一种石墨烯场效应晶体管及其制备方法 |
JP2020001327A (ja) * | 2018-06-29 | 2020-01-09 | 日産自動車株式会社 | 撥水撥油構造体 |
JP7078896B2 (ja) | 2018-06-29 | 2022-06-01 | 日産自動車株式会社 | 撥水撥油構造体 |
Also Published As
Publication number | Publication date |
---|---|
US20160005881A1 (en) | 2016-01-07 |
JPWO2014171320A1 (ja) | 2017-02-23 |
JP6004092B2 (ja) | 2016-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6004092B2 (ja) | 積層体および積層体の製造方法 | |
Kang et al. | Graphene transfer: key for applications | |
JP6567208B2 (ja) | 基板上の窒化ホウ素およびグラフェンの直接および連続形成 | |
Mattevi et al. | A review of chemical vapour deposition of graphene on copper | |
Pham et al. | Direct growth of graphene on rigid and flexible substrates: Progress, applications, and challenges | |
Lu et al. | Semiconducting graphene: converting graphene from semimetal to semiconductor | |
Liu et al. | High-yield chemical vapor deposition growth of high-quality large-area AB-stacked bilayer graphene | |
US9355842B2 (en) | Direct and sequential formation of monolayers of boron nitride and graphene on substrates | |
Eda et al. | Chemically derived graphene oxide: towards large‐area thin‐film electronics and optoelectronics | |
Kim et al. | Surface energy modification by spin-cast, large-area graphene film for block copolymer lithography | |
Lin et al. | Heterogeneous graphene nanostructures: ZnO nanostructures grown on large‐area graphene layers | |
Li et al. | Graphene: preparation, tailoring, and modification | |
US20120021224A1 (en) | Graphene/graphene oxide platelet composite membranes and methods and devices thereof | |
Chamoli et al. | Characteristics of graphene/reduced graphene oxide | |
Ruhl et al. | The integration of graphene into microelectronic devices | |
US10272647B2 (en) | Graphene and polymer-free method for transferring CVD grown graphene onto hydrophobic substrates | |
Wan et al. | Interface engineering for CVD graphene: current status and progress | |
Juvaid et al. | Direct growth of wafer-scale, transparent, p-type reduced-graphene-oxide-like thin films by pulsed laser deposition | |
Kaur et al. | Transfer-free graphene growth on dielectric substrates: A review of the growth mechanism | |
Zhu et al. | Direct transfer of graphene and application in low-voltage hybrid transistors | |
Kotbi et al. | Graphene and g‐C3N4‐Based Gas Sensors | |
WO2014030534A1 (ja) | グラフェン積層体およびその製造方法 | |
Bajpai et al. | Facile one-step transfer process of graphene | |
Jeong et al. | Electron‐transfer transparency of graphene: Fast reduction of metal ions on graphene‐covered donor surfaces | |
JP5656212B2 (ja) | グラフェン膜を有する基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 14785630 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2015512436 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 14785630 Country of ref document: EP Kind code of ref document: A1 |