WO2014102979A1 - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- WO2014102979A1 WO2014102979A1 PCT/JP2012/083941 JP2012083941W WO2014102979A1 WO 2014102979 A1 WO2014102979 A1 WO 2014102979A1 JP 2012083941 W JP2012083941 W JP 2012083941W WO 2014102979 A1 WO2014102979 A1 WO 2014102979A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- groove
- region
- semiconductor device
- source region
- silicon carbide
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 136
- 238000000034 method Methods 0.000 title claims description 72
- 238000004519 manufacturing process Methods 0.000 title claims description 68
- 229910010271 silicon carbide Inorganic materials 0.000 claims description 104
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 claims description 101
- 239000012535 impurity Substances 0.000 claims description 81
- 239000000758 substrate Substances 0.000 claims description 39
- 238000005530 etching Methods 0.000 claims description 26
- 230000002093 peripheral effect Effects 0.000 claims description 16
- 238000009826 distribution Methods 0.000 claims description 13
- 230000003647 oxidation Effects 0.000 claims description 10
- 238000007254 oxidation reaction Methods 0.000 claims description 10
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims description 8
- 229910052799 carbon Inorganic materials 0.000 claims description 8
- 239000010410 layer Substances 0.000 description 123
- 150000002500 ions Chemical class 0.000 description 31
- 238000005468 ion implantation Methods 0.000 description 24
- 230000005684 electric field Effects 0.000 description 21
- 238000002513 implantation Methods 0.000 description 20
- 230000005669 field effect Effects 0.000 description 19
- 230000015556 catabolic process Effects 0.000 description 15
- 239000011229 interlayer Substances 0.000 description 15
- 238000000137 annealing Methods 0.000 description 14
- 230000000694 effects Effects 0.000 description 12
- 239000000463 material Substances 0.000 description 10
- 230000004913 activation Effects 0.000 description 9
- 238000001312 dry etching Methods 0.000 description 9
- 229910004298 SiO 2 Inorganic materials 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 8
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 230000007423 decrease Effects 0.000 description 7
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 230000001154 acute effect Effects 0.000 description 6
- 238000001459 lithography Methods 0.000 description 6
- 230000001681 protective effect Effects 0.000 description 6
- 229910052814 silicon oxide Inorganic materials 0.000 description 6
- 229910052757 nitrogen Inorganic materials 0.000 description 5
- 229910052698 phosphorus Inorganic materials 0.000 description 5
- 229910021332 silicide Inorganic materials 0.000 description 5
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 5
- 238000001039 wet etching Methods 0.000 description 5
- 229910052782 aluminium Inorganic materials 0.000 description 4
- 229910052796 boron Inorganic materials 0.000 description 4
- 230000003213 activating effect Effects 0.000 description 3
- 238000004380 ashing Methods 0.000 description 3
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 230000007257 malfunction Effects 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052760 oxygen Inorganic materials 0.000 description 3
- 239000001301 oxygen Substances 0.000 description 3
- 230000000149 penetrating effect Effects 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 230000027756 respiratory electron transport chain Effects 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000002040 relaxant effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 238000010301 surface-oxidation reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
- H01L29/0852—Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
- H01L29/0856—Source regions
- H01L29/0869—Shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66053—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
- H01L29/66068—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7811—Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7813—Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0619—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
- H01L29/0852—Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
- H01L29/0856—Source regions
- H01L29/086—Impurity concentration or distribution
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1095—Body region, i.e. base region, of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/404—Multiple field plate structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/407—Recessed field plates, e.g. trench field plates, buried field plates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42356—Disposition, e.g. buried gate electrode
- H01L29/4236—Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
Definitions
- the present invention relates to a semiconductor device and a manufacturing method thereof, for example, a technology effective when applied to a semiconductor device using silicon carbide as a substrate material and a manufacturing method thereof.
- SiC Silicon carbide
- SiC is characterized in that it has a larger band gap and a dielectric breakdown electric field that is about one digit larger than silicon (Si). For this reason, SiC is regarded as a promising material for next-generation power devices, and is applied to various devices such as diodes and transistors.
- SiC-MOSFET Metal Oxide Semiconductor Field Effect Transistor
- Si-IGBT Insulated gate bipolar transistor
- SiC-MOSFETs are actively researched and developed, for example, to improve channel mobility and shorten channel length with the aim of reducing the resistance of devices.
- the SiC-MOSFET includes a lateral SiC-MOSFET, a vertical SiC-MOSFET, and a trench gate type SiC-MOSFET as disclosed in Patent Documents 1 and 2, for example.
- FIG. 51 is a cross-sectional view of a trench gate type SiC-MOSFET examined by the present inventors.
- n ⁇ -type SiC layer 52 is formed on the n + -type SiC substrate 51 constituting the trench gate type SiC-MOSFET by an epitaxial growth method.
- n ⁇ -type SiC layer 52 an n ⁇ -type drift layer 53, a p-type base region 54 and an n + -type source region 55 are formed in this order from the lower layer.
- the p-type base region 54 is formed by implanting impurity ions above the n ⁇ -type SiC layer 52, and is common to the source base contact through the p + -type base contact region 56 in the same layer as the source region 55.
- the electrode 57 is electrically connected.
- the n + -type source region 55 is formed by implanting impurity ions above the p-type base region 54 and is electrically connected to the source-base contact common electrode 57.
- n ⁇ -type SiC layer 52 In the n ⁇ -type SiC layer 52, a groove 58 is formed so as to penetrate the n + -type source region 55 and the p + -type base region 54 from the upper surface thereof and reach the n ⁇ -type drift layer 53.
- a gate electrode 60 is formed inside the trench 58 via a gate insulating film 59.
- an interlayer insulating film 61 and a surface protective film 62 are sequentially deposited from the lower layer.
- an n + -type drain region 63 is formed on the back side of SiC substrate 51 by implanting impurity ions.
- the n + -type drain region 63 is electrically connected to a drain contact electrode 64 formed on the back surface of the SiC substrate 51.
- Such a trench gate type SiC-MOSFET has the following superior characteristics as compared with the horizontal SiC-MOSFET and the vertical SiC-MOSFET. That is, since the channel is formed along the direction perpendicular to the main surface of the SiC substrate 51, the cell pitch can be reduced and high integration can be achieved, and there is no JFET (junction FET) resistance present in the vertical SiC-MOSFET. .
- 4H-SiC has about 10 times higher dielectric breakdown strength than Si. Since the on-resistance is inversely proportional to the cube of the dielectric breakdown strength, in the case of 4H—SiC, it is theoretically possible to reduce the on-resistance to 1/100 of Si. However, the actual SiC-MOSFET has not yet reached the theoretical performance, and it is necessary to reduce the on-resistance. In order to realize the low on-resistance of the SiC-MOSFET, it is effective to reduce the channel resistance that occupies a high proportion of the on-resistance.
- the drain breakdown voltage cannot be ensured with SiC, which has a stronger electric field strength than Si and easily generates a leak current.
- Patent Document 2 discloses a structure in which the drift region extends along the side surface of the trench.
- the electric field applied from the source region to the channel region is affected, and the threshold voltage of the trench gate type SiC-MOSFET is lowered.
- a JFET resistance is generated, and the on-resistance is increased.
- the impurity concentration of the p-type base region is lowered, the impurity concentration of the channel region is also lowered. Therefore, as described above, it is impossible to secure a drain breakdown voltage with SiC, which has a higher electric field strength than Si and easily generates a leak current. .
- An object of the present invention is to provide a technique capable of reducing the on-resistance of a semiconductor device using silicon carbide as a substrate material.
- a semiconductor device including a first source in a silicon carbide body in which a second conductivity type silicon carbide region is interposed between a first conductivity type source region and a first conductivity type silicon carbide layer. And a trench gate type field effect transistor having a trench penetrating through the region and the second conductivity type silicon carbide region, and having a gate electrode provided in the trench with a gate insulating film interposed therebetween. A second source region extending from the region to the second conductivity type silicon carbide region while maintaining a width narrower than the width of the first source region is provided.
- a method for manufacturing a semiconductor device comprising: a silicon carbide body having a second conductivity type silicon carbide region interposed between a first conductivity type source region and a first conductivity type silicon carbide layer; Forming a groove gate type field effect transistor in which a groove penetrating the first source region and the second conductivity type silicon carbide region is provided, and a gate electrode is provided in the groove through a gate insulating film. And forming a second source region extending from the first source region to the second conductivity type silicon carbide region while maintaining a width narrower than the width of the first source region on the side surface of the trench It is.
- the on-resistance of a semiconductor device using silicon carbide as a substrate material can be reduced.
- FIG. 2 is an essential part cross sectional view of the semiconductor device of FIG. 1 during a manufacturing step.
- FIG. 3 is a fragmentary cross-sectional view of the semiconductor device during a manufacturing step following that of FIG. 2;
- FIG. 4 is a fragmentary cross-sectional view of the semiconductor device during a manufacturing step following that of FIG. 3;
- FIG. 5 is a fragmentary cross-sectional view of the semiconductor device during a manufacturing step following that of FIG. 4;
- FIG. 6 is a fragmentary cross-sectional view of the semiconductor device during a manufacturing step following that of FIG. 5;
- FIG. 7 is a fragmentary cross-sectional view of the semiconductor device during a manufacturing step following that of FIG.
- FIG. 8 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 7;
- FIG. 9 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 8;
- FIG. 10 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 9;
- FIG. 11 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 10;
- FIG. 10 is a graph showing the gate voltage Vg dependence (Id-Vg characteristic) of the drain current Id of the trench gate type SiC-MOSFET, with and without the second source region, with the threshold voltages aligned.
- FIG. 10 is an essential part cross-sectional view during a manufacturing step of the semiconductor device of the second embodiment.
- FIG. 15 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 14;
- FIG. 16 is a fragmentary cross-sectional view of the semiconductor device during a manufacturing step following that of FIG. 15;
- FIG. 10 is an essential part cross-sectional view during a manufacturing step of the semiconductor device of the third embodiment.
- FIG. 18 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 17;
- FIG. 15 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 14;
- FIG. 16 is a fragmentary cross-sectional view of the semiconductor device during a manufacturing step following that of FIG. 15;
- FIG. 10 is an essential part cross-sectional view during a manufacturing step of the semiconductor device of the third embodiment.
- FIG. 18 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 17;
- FIG. 19 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 18;
- FIG. 20 is a main part cross-sectional view of the semiconductor device in the manufacturing process shown in FIG. 19 during the manufacturing process of the semiconductor device, following FIG. 18;
- FIG. 21 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 19 or FIG. 20;
- FIG. 10 is an enlarged cross-sectional view of a main part in the upper part of a second source region in the semiconductor device of the third embodiment.
- FIG. 10 is a main-portion cross-sectional view of the semiconductor device of Embodiment 4;
- FIG. 24 is an essential part cross sectional view of the semiconductor device of FIG. 23 during a manufacturing step;
- FIG. 25 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 24;
- FIG. 26 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 25;
- FIG. 27 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 26;
- FIG. 10 is a main-portion cross-sectional view of the semiconductor device of Embodiment 5;
- FIG. 2 is a fragmentary cross-sectional view of the semiconductor device showing a state of an electric field applied from the drain region to the gate electrode side in the semiconductor device of FIG. 1.
- FIG. 29 is a fragmentary cross-sectional view of the semiconductor device showing a state of an electric field applied from the drain region to the gate electrode side in the semiconductor device of FIG. 28.
- FIG. 29 is an essential part cross sectional view of the semiconductor device of FIG. 28 during a manufacturing step.
- FIG. 34 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 33;
- FIG. 35 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 34;
- FIG. 36 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 35;
- FIG. 37 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 36;
- FIG. 34 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 36;
- FIG. 38 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 37;
- FIG. 39 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 38;
- FIG. 40 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 39;
- FIG. 41 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 40;
- FIG. 23 is a main-portion cross-sectional view of a boundary portion between a device region and a termination region of the semiconductor device of the sixth embodiment.
- FIG. 25 is a main-portion cross-sectional view of an example of a semiconductor device which is a modification of the sixth embodiment and has a plurality of grooves provided in a termination region.
- FIG. 43 is a main-portion cross-sectional view of the boundary portion between the device region and the termination region during the manufacturing process of the semiconductor device of FIG.
- FIG. 45 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 44;
- FIG. 46 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 45;
- FIG. 47 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 46;
- FIG. 48 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 47;
- FIG. 49 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 48;
- FIG. 50 is an essential part cross sectional view of the semiconductor device during a manufacturing step following FIG. 49; It is principal part sectional drawing of the semiconductor device which this inventor examined.
- FIG. 1 is a cross-sectional view of a main part of the semiconductor device according to the first embodiment.
- the field effect transistor Q constituting the semiconductor device of the first embodiment is a trench gate type SiC-MOSFET designed to handle a large amount of power, and is used, for example, for power conversion and control of power equipment.
- a substrate (first conductivity type silicon carbide substrate) 1 is formed of, for example, n-type SiC, and includes a first surface (upper surface in FIG. 1) and a second surface on the back side (lower surface in FIG. 1). have.
- an epitaxial layer EP formed of, for example, SiC is provided on the first surface of the substrate 1.
- drift layer (first conductivity type silicon carbide layer) 2 made of, for example, n-type SiC is provided.
- a first source region 4Sa formed by n + -type SiC for example p + -type is provided with the base contact region 5 formed by the SiC of Yes.
- the base contact region 5 is selectively formed on the base region 3 while being electrically connected to the base region 3.
- the epitaxial layer EP has a groove 6 penetrating from the upper surface thereof through the first source region 4Sa, the second source region 4Sb, and the base region 3 and extending to a midway position in the depth direction of the drift layer 2. Is formed.
- the groove 6 is formed at a position away from the base contact region 5.
- a gate insulating film 7 is formed on the inner surface (side surface and bottom surface) of the groove 6.
- the gate insulating film 7 is made of, for example, silicon oxide (SiO 2 ).
- a gate electrode 8 is provided inside the trench 6 via a gate insulating film 7.
- a portion of the epitaxial layer EP that is in contact with the side surface of the trench 6 is provided with a second source region 4Sb formed of, for example, n + -type SiC in a state of being electrically connected to the first source region 4Sa.
- the impurity concentration of the first source region 4Sa and the second source region 4Sb is formed in a range satisfying, for example, 1 ⁇ 10 18 to 1 ⁇ 10 21 cm ⁇ 3 .
- the impurity concentrations of the first source region 4Sa and the second source region 4Sb may be set so that the p-type is canceled and the n-type is formed, and may be the same or different. Also good.
- the second source region 4Sb is formed so as to extend from the first source region 4Sa along the side surface of the groove 6 to the middle position in the depth direction of the base region 3 and terminate.
- the channel length Lc is a length between the lower part of the second source region 4Sb and the upper part of the drift layer 2.
- the second source region 4Sb is formed such that its width (length in a direction away from one side surface of the groove 6) Ws2 is narrower than the width Ws1 of the first source region 4Sa. If the width Ws2 of the second source region 4Sb is too wide, the threshold voltage decreases too much, and if it is too narrow, the resistance increases, so that the threshold voltage and the resistance are ensured to their intended values. Is set to
- An interlayer insulating film 9 is deposited on the upper surface of the epitaxial layer EP via the gate insulating film 7.
- the interlayer insulating film 9 is made of, for example, silicon oxide (SiO 2 ).
- the surface of the gate electrode 8 outside the trench 6 is covered with an interlayer insulating film 9.
- a source base contact common electrode (hereinafter simply referred to as a source base electrode) 10 is formed on the interlayer insulating film 9.
- the source base electrode 10 is made of, for example, a metal such as nickel (Ni), and the first source region 4Sa and the base contact region 5 are formed through the contact holes 11 formed in the interlayer insulating film 9 and the gate insulating film 7. Electrically connected to both.
- a surface protective film 12 is deposited on the interlayer insulating film 9 so as to cover the source base electrode 10.
- the surface protective film 12 is formed of, for example, a single film of silicon oxide (SiO 2 ) or a laminated film of silicon oxide and silicon nitride.
- a drain region 13 made of, for example, n + type SiC is formed on the second surface side of the substrate 1.
- the drain region 13 is electrically connected to a drain contact electrode 14 formed on the second surface of the substrate 1.
- the n-type region contains, for example, nitrogen (N) or phosphorus (P), and the p-type region contains, for example, boron (B) or aluminum (Al).
- FIGS. 2 to 11 are fragmentary cross-sectional views of the semiconductor device according to the first embodiment during the manufacturing process.
- an epitaxial wafer EPW shown in FIG. 2 is prepared.
- the substrate 1 constituting the epitaxial wafer EPW is formed of, for example, an n + type 4H—SiC wafer having an offset of 8 °, 4 °, 2 °, 0.5 °, or the like.
- the impurity concentration of the substrate 1 is, for example, 1 ⁇ 10 18 to 1 ⁇ 10 21 cm ⁇ 3 .
- An epitaxial layer EP is formed on the first surface (the upper surface in FIG. 2) of the substrate 1 by an epitaxial method.
- the epitaxial layer EP is made of, for example, n-type SiC, and the impurity concentration thereof is, for example, 1 ⁇ 10 14 to 1 ⁇ 10 18 cm ⁇ 3 .
- the p-type base region 3 is formed on the epitaxial layer EP by implanting, for example, Al ions.
- an n-type drift layer 2 formed by the epitaxial layer EP is formed between the base region 3 and the substrate 1.
- the implantation depth of the impurities constituting the base region 3 is, for example, about 1 ⁇ m. Further, the impurity concentration of the base region 3 is, for example, in the range of 1 ⁇ 10 16 to 1 ⁇ 10 19 cm ⁇ 3 .
- the ions implanted into the base region 3 may be B ions.
- the p-type base region 3 may be formed by further forming a p-type SiC epitaxial layer on the epitaxial layer EP.
- an n + -type drain region 13 is formed on the second surface (lower surface in FIG. 3) of the substrate 1 by, for example, ion implantation of N ions.
- the impurity concentration of the drain region 13 is, for example, in the range of 1 ⁇ 10 16 to 1 ⁇ 10 19 cm ⁇ 3 .
- the ions implanted into the drain region 13 may be P ions.
- a p + type base contact region 5 is selectively formed in a part of the upper portion of the epitaxial layer EP (base region 3).
- the base contact region 5 is formed as follows. That is, a mask pattern (not shown) is formed on the base region 3 so that the base contact region 5 is exposed and the other portions are covered. Subsequently, the base contact region 5 is formed by implanting, for example, Al ions on the base region 3 using the mask pattern as an ion implantation mask.
- the impurity implantation depth of the base contact region 5 is, for example, in the range of 0.1 ⁇ m to 0.5 ⁇ m. Further, the impurity concentration of the base contact region 5 is, for example, about 1 ⁇ 10 18 to 1 ⁇ 10 21 cm ⁇ 3 .
- the ions implanted into the base contact region 5 may be B ions.
- an n + -type first source region is formed on a part of the upper portion of the epitaxial layer EP (base region 3).
- 4Sa is formed.
- the first source region 4Sa is formed as follows, for example. That is, a mask pattern (not shown) is formed on the base region 3 so that the first source region 4Sa is exposed and the others are covered. Subsequently, the first source region 4Sa is formed by implanting, for example, N ions on the base region 3 using the mask pattern as an ion implantation mask.
- the impurity implantation depth of the first source region 4Sa is, for example, in the range of 0.1 ⁇ m to 0.5 ⁇ m.
- the impurity concentration of the first source region 4Sa is, for example, in the range of 1 ⁇ 10 18 to 1 ⁇ 10 21 cm ⁇ 3 .
- the ions implanted into the first source region 4Sa may be P ions.
- a mask film MA is deposited on the entire surface of the epitaxial layer EP as shown in FIG. Subsequently, the mask film MA is patterned by lithography and etching to form a second source region forming mask pattern (first mask pattern) MAp as shown in FIG.
- the lithography is a series of processes including resist coating, exposure and development.
- the second source region (impurity region) 4Sb is formed by implanting, for example, N ions on the epitaxial layer 2 using the mask pattern MAp as an ion implantation mask.
- the impurity implantation depth of the second source region 4Sb is set to be deeper than the impurity implantation depth of the first source region 4Sa and is terminated at an intermediate position in the depth direction of the base region 3. Is set to That is, assuming that the impurity implantation depth of the first source region 4Sa is Ls1, the impurity implantation depth of the second source region 4Sb is Ls2, and the impurity implantation depth of the base region 3 is Lb, Ls1 ⁇ Ls2 ⁇ Lb inequality is set to be satisfied. This is because when Ls2 ⁇ Ls1, the threshold voltage (Vth) decreases when the channel length is shortened, similar to the trench gate type SiC-MOSFET of FIG. Further, when Ls2 ⁇ Lb, punch-through between the source and the drain occurs.
- the impurity concentration of the second source region 4Sb needs to take an appropriate value, and is, for example, in the range of 1 ⁇ 10 18 to 1 ⁇ 10 21 cm ⁇ 3 .
- ions implanted into the second source region 4Sb may be P ions.
- a mask film is deposited on the epitaxial layer EP, and the mask film is patterned in the same manner as described above.
- MBp is formed.
- the mask pattern MBp is formed such that the opening width Wt is narrower than the width of the second source region 4Sb.
- the mask pattern MBp is formed so that the end thereof overlaps a part of the outer periphery of the upper surface of the second source region 4Sb.
- a groove 6 is formed in the epitaxial layer EP by performing a dry etching process or the like using the mask pattern MBp as an etching mask.
- the groove 6 is formed so as to penetrate the second source region 4Sb and the base region 3 and terminate at a midpoint in the depth direction of the drift layer 2.
- the width Ws2 of the second source region 4Sb left on both sides in the width direction of the trench 6 is extremely small, the resistance of the second source region 4Sb increases and the resistance of the entire device becomes high.
- the width Ws2 of the second source region 4Sb is large, the resistance of the second source region 4Sb can be reduced, but the threshold voltage (Vth) and drain breakdown voltage of the field effect transistor Q (see FIG. 1) are reduced. Resulting in. That is, the second source region 4Sb needs to be formed such that its width Ws2 is smaller than the width Ws1 of the second source region 4Sb. Therefore, it is important to design the mask pattern MBp in consideration of the width Ws2 of the second source region 4Sb.
- the width Ws2 of the second source region 4Sb is set to be 0.1 ⁇ m, for example.
- a carbon film is deposited around the substrate 1 and the epitaxial layer EP as a cap material (not shown) for impurity activation annealing, and then the impurity activation annealing is performed on the epitaxial wafer EPW. Apply.
- the temperature of this impurity activation annealing is, for example, 1600 to 1800 ° C.
- a gate insulating film 7 is formed so as to cover the upper surface of the epitaxial layer EP and the inner surface (side surface and bottom surface) of the groove 6.
- the gate insulating film 7 is made of, for example, silicon oxide (SiO 2 ) having a thickness of about 10 to 100 nm.
- the gate insulating film 7 is formed of a deposited oxide film by, for example, a CVD (Chemical Vapor Deposition) method.
- contact holes are formed in the interlayer insulating film 9 by the lithography and dry etching processes described above. 11 is formed. From the contact hole 11, both the second source region 4Sb and the base contact region 5 are exposed.
- silicidation is performed, for example, by annealing at 700 ° C. to 1000 ° C., and then the source base electrode 10 is formed.
- silicide is also formed on the drain region 13 on the second surface side of the substrate 1 to form the drain contact electrode 14.
- the source base electrode 10 and the drain contact electrode 14 for example, a metal material such as nickel (Ni) is used.
- a surface protective film 12 formed of an insulating film for device protection is deposited above the upper surface of the epitaxial layer EP. Thereafter, wiring to the gate electrode 8, the base source electrode 10, and the drain contact electrode 14 is performed, and a SiC chip is cut out from the epitaxial wafer EPW, thereby completing the semiconductor device.
- FIG. 12 is a graph showing the gate voltage Vg dependence (Id-Vg characteristic) of the drain current Id of the trench gate type SiC-MOSFET, with and without the second source region 4Sb, with the threshold voltages aligned. It is.
- the channel length Lc may be shortened in the characteristic (PL) having the second source region 4Sb compared to the characteristic (NL) having the second source region 4Sb. it can. For this reason, by providing the second source region 4Sb, the resistance of the channel region can be reduced and the on-current can be increased, so that the on-resistance of the field effect transistor Q can be reduced.
- FIG. 13 is a graph showing the channel length Lc dependence of the threshold voltage Vth of the trench gate type SiC-MOSFET in comparison with the presence or absence of the second source region 4Sb.
- the channel length Lc is the length of the side surface of the groove 6 sandwiched between the source region and the drift layer. Therefore, in the semiconductor device according to the first embodiment shown in FIG. 1 (specification having the second source region 4Sb), the length of the side surface of the groove 6 sandwiched between the second source region 4Sb and the drift layer 2 is set. It was defined as channel length Lc.
- the width Ws1 of the first source region 4Sa is, for example, 0.4 ⁇ m
- the width Ws2 of the second source region 4Sb is, for example, 0.1 ⁇ m (see FIG. 1).
- the characteristic (NL) without the second source region 4Sb has a length close to the width of the source region when the channel length Lc is shortened.
- the threshold voltage Vth decreases due to the influence of the electric field in the source region.
- the threshold voltage Vth does not decrease in the characteristic (PL) of the specification having the second source region 4Sb. This is because the width Ws2 of the second source region 4Sb is short with respect to the channel length Lc, and the influence of the electric field in the source region is small. From the above, in the region where the channel length Lc is short, the decrease in the threshold voltage Vth can be suppressed by providing the second source region 4Sb.
- the specification with the second source region 4Sb is more suitable for the specification with the second source region 4Sb than the specification without the second source region 4Sb. Since the thickness of the base region 3 sandwiched between the source region 4Sa and the drift layer 2 is increased, the drain breakdown voltage can be ensured.
- the on-resistance can be lowered while maintaining the drain breakdown voltage. Further, when the channel length Lc is short, it is possible to suppress a decrease in the threshold voltage Vth.
- the mask pattern MAp for forming the second source region 4Sb and the mask pattern MBp for forming the trench 6 are formed separately.
- the width of the second source region 4Sb is required to be finely processed on the order of 0.1 ⁇ m, the method of separately forming the mask patterns MAP and MBp has high accuracy in alignment between the mask patterns MAP and MBp. Required. Therefore, in the second embodiment, the grooves 6 are formed in a self-aligning manner as follows.
- FIGS. 14 to 16 are fragmentary cross-sectional views of the semiconductor device according to the second embodiment during the manufacturing process.
- a mask film MC is formed on the epitaxial layer EP so as to cover the mask pattern MAp, as shown in FIG. Deposit by the method.
- the mask film MC is made of, for example, silicon oxide (SiO 2 or the like), and the thickness thereof is, for example, about 0.1 ⁇ m to 0.5 ⁇ m.
- the mask film MC is etched back by anisotropic dry etching to form a sidewall MCp formed of the mask film MC at the end of the opening of the mask pattern MAp as shown in FIG. .
- the trench 6 is formed in the epitaxial layer EP and the second source region 4Sb is formed by performing a dry etching process or the like using the mask pattern MAp and the sidewall MCp as an etching mask.
- the structures of the trench 6 and the second source region 4Sb are the same as those in the first embodiment.
- the second source region 4Sb needs to have a width Ws2 narrower than the width Ws1 of the first source region 4Sa. For this reason, it is important to design the deposited film thickness of the mask film MC serving as the sidewall MCp in consideration of the width Ws2 of the second source region 4Sb.
- the semiconductor device shown in FIG. 1 is completed through steps similar to those described with reference to FIGS. To do.
- the groove 6 can be formed in a self-aligned manner without using lithography, the groove 6 is easily formed with good alignment with the second source region 4Sb. be able to. Therefore, the characteristics of the field effect transistor Q can be improved.
- the manufacturing time of the semiconductor device can be shortened and the cost of the semiconductor device can be reduced by eliminating the lithography process for forming the mask pattern MBp that is an etching mask when forming the groove 6. .
- FIGS. 17 to 21 are main-portion cross-sectional views during the manufacturing process of the semiconductor device of Third Embodiment.
- a mask pattern MBp for forming a groove is formed on the epitaxial layer EP as shown in FIG. It is formed in the same manner as described in the above.
- a groove 6a is formed in the epitaxial layer EP by performing a dry etching process or the like using the mask pattern MBp as an etching mask.
- the groove 6a penetrates the first source region 4Sa and terminates at an intermediate position in the depth direction of the base region 3.
- the second source region 4Sb is formed in the side surface portion of the groove 6 by implanting N ions obliquely with respect to the upper surface of the epitaxial layer EP while leaving the mask pattern MBp. To do.
- the epitaxial wafer EPW is actually implanted while being inclined. Also, if the impurity concentration of the second source region 4Sb is too thin, the effect described later will be reduced, so that it must be implanted to some extent. On the contrary, if the impurity concentration of the second source region 4Sb is too high, the impurities that could not be activated prevent the electron transfer. For this reason, the impurity concentration of the second source region 4Sb needs to take an appropriate value, for example, in the range of 1 ⁇ 10 18 to 1 ⁇ 10 21 cm ⁇ 3 .
- the impurity implantation depth (that is, the width Ws2) of the second source region 4Sb is set to 0.1 ⁇ m from the side surface of the groove 6, for example. Further, ions implanted into the second source region 4Sb may be P ions.
- the second source region 4Sb needs to have a width Ws2 narrower than the width Ws1 of the first source region 4Sa. For this reason, it is important to set the ion implantation angle and implantation depth for forming the second source region 4Sb in consideration of the width Ws2 of the second source region 4Sb.
- the following may be performed.
- the through film 18 is formed on the inner surface (side surface and bottom surface) of the groove 6.
- the through film 18 is formed of, for example, an oxide film (SiO 2 or the like), and the thickness thereof is, for example, about 50 nm.
- the second source region 4Sb is formed on the side surface portion of the groove 6. According to this method, the impurity concentration and implantation depth of the second source region 4Sb can be adjusted with high accuracy by adjusting the thickness of the through film 18.
- the through film 18 is removed by wet etching or the like so as to leave the mask pattern MBp. Therefore, when the mask pattern MBp is formed of an oxide film (SiO 2 or the like), the mask pattern MBp needs to be formed thicker than the through film 18.
- the epitaxial layer EP below the trench 6a is etched by performing an etching process using the mask pattern MBp as an etching mask.
- a groove 6b extending continuously below the groove 6a and terminating at the drift layer 2 is formed.
- the mask pattern MBp is removed.
- the same effect as in the first embodiment can be obtained, and the groove 6 can be formed in a self-aligning manner, so that the same effect as in the second embodiment can be obtained. can get.
- FIG. 22 is an enlarged cross-sectional view of the main part of the upper part of the second source region 4Sb in the semiconductor device of the third embodiment.
- an arrow Ais indicates the direction of impurity ion implantation for forming the second source region 4Sb.
- the distribution of the impurities constituting the second source region 4Sb above the second source region 4Sb is such that the length in the direction away from the side surface of the groove 6 is along the depth direction of the groove 6. The distribution becomes longer gradually.
- an angle ⁇ formed by the side surface of the groove 6 and the upper surface of the epitaxial layer EP becomes an acute angle corresponding to the ion implantation angle. It is formed as follows.
- the cross-sectional shape of the second source region 4Sb is a polygonal shape having one side where the angle ⁇ formed with the upper surface of the epitaxial layer EP is an acute angle in addition to the side surface of the groove 6 being one side.
- the mask pattern MBp (see FIG. 19 and the like) inhibits ion implantation into the side surface of the epitaxial layer EP above the trench 6 during oblique ion implantation for forming the second source region 4Sb. is there.
- FIG. 23 is a fragmentary cross-sectional view of the semiconductor device of Fourth Embodiment.
- the groove 6 is composed of an upper groove (first groove) 6a and a lower groove (second groove) 6c formed continuously below the upper groove (first groove) 6a.
- the width of the lower groove 6c (the length in the direction perpendicular to the depth direction of the groove 6) is smaller than the width of the upper groove 6a. That is, step portions are formed on both sides in the width direction in the lower portion of the groove 6 by reducing the width of the groove 6.
- the second source region 4Sb is terminated between the grooves 6a and 6c. That is, the second source region 4Sb extends from the first source region 4Sa along the side surface of the groove 6a and terminates at the bottom of the upper groove 6a.
- the second source region 4Sb does not have to reach the side surface of the lower groove 6c, and does not reach the bottom of the upper groove 6a, but terminates at a midpoint in the depth direction of the side surface of the upper groove 6a. You may form as follows.
- the following effects can be obtained in addition to the effects obtained by the semiconductor devices of the first to third embodiments.
- the carrier mobility decreases and the on-resistance increases. It is known that there may be cases.
- the channel region of the field effect transistor Q is the interface between the gate insulating film 7 on the side surface of the narrow groove 6c and the epitaxial layer EP. It is formed in the position away from. For this reason, the mobility of carriers moving in the channel region can be improved, so that the on-resistance of the field effect transistor Q can be lowered.
- FIGS. 24 to 27 are fragmentary cross-sectional views of the semiconductor device according to the fourth embodiment during the manufacturing process thereof.
- the structure shown in FIGS. 8 and 15 is formed in the same manner as described in the first and second embodiments. Subsequently, etching is performed on the epitaxial layer EP using the mask pattern MBp (in the case of FIG. 15, the mask pattern MBp and the sidewall MCp) as an etching mask, thereby forming a groove 6a in the epitaxial layer EP as shown in FIG. To do.
- the trench 6a is formed such that the depth of the second source region 4Sb remaining at the bottom thereof is smaller than the width of the second source region 4Sb remaining at the side surface of the trench 6a, or The second source region 4Sb is not left at the bottom of the trench 6a.
- the same method as in the third embodiment is used, after the structure shown in FIG. 19 (the through film 18 described with reference to FIG. 20 may be used) is formed, an etching process is further performed. You may form the groove
- an oxide film 19 is formed on the inner surface (side surface and bottom surface) of the groove 6a by using, for example, an oxidation method typified by a thermal oxidation method.
- the oxide film 19 is formed so that the second source region 4Sb is left on the side surface of the groove 6a and the oxide film 19 on the bottom surface of the groove 6a is in contact with the base region 3 below.
- the epitaxial layer EP is etched using the mask pattern MBp (in the case of FIG. 15, the mask pattern MBp and the sidewall MCp) as an etching mask.
- the oxide film 19 at the bottom of the groove 6a is removed to form a groove 6c extending continuously below the groove 6a.
- the groove 6 c penetrates the base region 3 and terminates in the middle of the drift layer 2 in the depth direction.
- the second source region 4Sb on the side surface of the groove 6a is protected by the oxide film 19 on the side surface of the groove 6a.
- the mask pattern MBp in the case of FIG. 15, the mask pattern MBp and the sidewall MCp
- the oxide film 19 are removed as shown in FIG. 27, thereby widening the width of the groove 6a.
- a groove 6c having a width smaller than the width of the groove 6a by the thickness of the oxide film 19 is formed below the groove 6a.
- the width Ws2 of the second source region 4Sb when the width Ws2 of the second source region 4Sb is extremely narrow, the resistance of the second source region 4Sb increases.
- the width Ws2 when the width Ws2 is wide, the threshold voltage of the field effect transistor Q is increased. And the drain breakdown voltage is reduced. That is, the width Ws2 of the second source region 4Sb needs to be narrower than the width Ws1 of the first source region 4Sa. Therefore, in the ion implantation for forming the second source region 4Sb, the oxide film 19 formed on the side surface of the trench 6a is removed in order to set the width of the second source region 4Sb to an appropriate width Ws2. It is important to set the injection angle and the injection depth in consideration of the amount of shaving.
- FIG. 28 is a fragmentary cross-sectional view of the semiconductor device of the fifth embodiment.
- a plurality of grooves 6 are arranged at predetermined intervals along the upper surface of the epitaxial layer EP.
- the above-described base region 3 is provided in the epitaxial layer EP portion between adjacent ones of the plurality of grooves 6.
- a portion projecting to a position deeper than the bottom of the groove 6 is formed at a position away from the groove 6 in the lower part of each base region 3. That is, the lower portion of the base region 3 is formed so as to gradually become deeper toward the center between adjacent grooves 6, and the bottom center of the base region 3 extends to a position deeper than the bottom of the groove 6 and terminates. .
- FIG. 29 is a fragmentary cross-sectional view of the semiconductor device showing the state of the electric field E applied from the drain region 13 to the gate electrode 8 side in the semiconductor device of FIG.
- the electric field E from the drain region 13 is concentrated on the bottom side of the gate electrode 8 deeper than the base region 3.
- FIG. 30 is a fragmentary cross-sectional view of the semiconductor device showing the state of the electric field E applied from the drain region 13 to the gate electrode 8 side in the semiconductor device of the fifth embodiment.
- the electric field E from the drain region 13 is also applied to the protruding portion below the base region 13 and dispersed.
- the electric field E applied to the bottom side of the gate electrode 8 can be relaxed, so that the gate-drain breakdown voltage of the field effect transistor Q can be improved. Therefore, the characteristics of the field effect transistor Q can be further improved.
- the base region 3 is formed by, for example, an oblique ion implantation method in which impurity ions are implanted from the oblique direction with respect to the upper surface of the epitaxial layer EP after the groove 6 is formed, as will be described later.
- FIG. 31 is an enlarged cross-sectional view of the main part of the semiconductor device showing the base region 3 formed by oblique ion implantation
- FIG. 32 is an enlarged cross-sectional view of the main part of the semiconductor device showing the base region 3 when there is a defect. is there.
- an arrow Aib indicates the direction of impurity ion implantation for forming the base region 3.
- the base region 3 is not hatched for easy viewing of the drawings.
- the distribution of impurities constituting the base region 3 above the base region 3 is The distribution is such that the length in the direction away from the side surface of the groove 6 gradually increases along the depth direction of the groove 6.
- the base region 3 includes a parallelogram base region 3 having one side of the groove 6 of the adjacent grooves 6 as one side and a parallelogram shape having the side of the other groove 6 as one side. It is formed by overlapping with the base region 3. This is for the same reason as in the case of the second source region 4Sb described in FIG.
- the base region 3 is 0.5 ⁇ Wb, where Wb is the length formed in the direction away from one side surface of the groove 6 in the base region 3 and Wm is the length between adjacent grooves 6. It is formed so as to satisfy the inequality of / Wm ⁇ 1. This is because the base region 3 having the shape as described above cannot be formed outside the range of this inequality. For example, when the length Wm is 1, and the length Wb is 0.3, Wb / Wm is 0.3. In this case, as shown in FIG. The base region 3 formed from the side surface does not overlap at the center between adjacent grooves 6 and 6, and a part of the drift layer 2 is interposed therebetween. As a result, it causes punch-through between the source and the drain. On the other hand, when Wb / Wm is greater than 1, the implantation depth of the impurities forming the base region 3 becomes deep, and the base region 3 covers the bottom of the groove 6, which also causes a malfunction.
- the second source region 4Sb may be formed as described in the first and second embodiments, or may be formed as described in the third and fourth embodiments. good.
- the cross-sectional shape of the second source region 4Sb is as described with reference to FIG. In other words, the distribution of impurities constituting the second source region 4Sb above the second source region 4Sb is such that the length in the direction away from the side surface of the groove 6 gradually increases along the depth direction of the groove 6. Distribution.
- the upper portion of the second source region 4Sb is formed so that the angle ⁇ formed by the side surface of the groove 6 and the upper surface of the epitaxial layer EP becomes an acute angle corresponding to the ion implantation angle. Accordingly, the cross-sectional shape of the second source region 4Sb is a polygonal shape having one side whose angle with the upper surface of the epitaxial layer EP is an acute angle, in addition to the side surface of the groove 6 being one side.
- one groove 6 may be composed of upper and lower two-stage grooves 6a and 6c (see FIG. 23).
- FIGS. 33 to 41 are fragmentary cross-sectional views of the semiconductor device according to the fifth embodiment during the manufacturing steps.
- an epitaxial wafer EPW shown in FIG. 33 is prepared.
- the substrate 1 constituting the epitaxial wafer EPW is formed of, for example, an n + type 4H—SiC wafer having an offset of 4 degrees.
- the impurity concentration of the substrate 1 is, for example, 1 ⁇ 10 18 cm ⁇ 3 .
- the first surface of the substrate 1 (the upper surface in FIG. 33) is a C surface terminated with carbon (C) (C surface wafer).
- an epitaxial layer EP is formed by an epitaxial method.
- the epitaxial layer EP is made of, for example, n-type SiC, and the impurity concentration thereof is, for example, 2 ⁇ 10 16 cm ⁇ 3 .
- an n + -type drain region 13 is formed on the second surface (the lower surface in FIG. 33) of the substrate 1 by, for example, ion implantation of N or P ions.
- the impurity concentration of the drain region 13 is the same as that described in the first embodiment.
- an n + -type first source region 4Sa is formed on the epitaxial layer EP.
- the first source region 4Sa is formed as follows, for example. That is, a mask pattern (not shown) is formed on the epitaxial layer EP so that the first source region 4Sa is exposed and the others are covered. Subsequently, for example, N or P ions are implanted into the upper portion of the epitaxial layer EP using the mask pattern as an ion implantation mask to form the first source region 4Sa.
- the impurity implantation depth and impurity concentration of the first source region 4Sa are the same as those described in the first embodiment.
- the p + -type base contact region 5 is selectively formed in a part of the upper portion of the epitaxial layer EP.
- the base contact region 5 is formed as follows. That is, a mask pattern (not shown) is formed on the epitaxial layer EP so that the base contact region 5 is exposed and the others are covered. Subsequently, the base contact region 5 is formed by implanting Al or B ions, for example, on the epitaxial layer EP using the mask pattern as an ion implantation mask.
- the impurity implantation depth and impurity concentration in the base contact region 5 are the same as those described in the first embodiment.
- a mask film is deposited on the epitaxial layer EP, and the mask film is patterned in the same manner as described above, thereby forming a mask pattern MBp.
- the mask pattern MBp is formed in a planar shape in which a plurality of groove formation regions are opened and other regions are covered.
- a groove 6a is formed in the epitaxial layer EP by performing a dry etching process or the like using the mask pattern MBp as an etching mask.
- the groove 6a is formed so as to penetrate the second source region 4Sb and terminate at the drift layer 2.
- N or P ions are obliquely applied to the upper surface of the epitaxial layer EP while leaving the mask pattern MBp in the same manner as described with reference to FIG. 19 in the third embodiment. Inject.
- the second source region 4Sb is formed on the side surface portion of each groove 6a.
- the setting of the impurity concentration and the width Ws2 of the second source region 4Sb here is the same as that described with reference to FIG. 19 of the third embodiment.
- the through film 18 may be used as described with reference to FIG.
- the groove 6b is continuously formed below the groove 6a by performing an etching process using the mask pattern MBp as an etching mask in the same manner as described with reference to FIG. 21 of the third embodiment. To form. Thereby, the groove
- an oxide film is formed on the inner surface (side surface and bottom surface) of the groove 6 by subjecting the epitaxial wafer EPW to thermal oxidation while leaving the mask pattern MBp.
- the thickness of the oxide film formed on the bottom surface of the groove 6 becomes thicker than the thickness of the oxide film formed on the side surface of the groove 6.
- the bottom surface of the groove 6 is also the C surface.
- the oxidation rate of the C surface on the bottom surface of the groove 6 is (112-0) on the side surface of the groove 6. This is because the surface oxidation rate is about twice.
- the oxide film on the inner surface of the groove 6 a wet etching process is performed so that the oxide film on the side surface of the groove 6 is completely removed and the oxide film on the bottom surface of the groove 6 is left.
- the oxide film 20 is formed on the bottom surface of the groove 6.
- Other methods for forming the oxide film 20 on the bottom surface of the groove 6 include, for example, the following first and second methods.
- the thin oxide film on the side surface of the groove 6 is formed. This is a method of performing wet etching or the like so that 20 is removed and a thick oxide film 20 on the bottom surface of the groove 6 is left.
- an oxide film SiO 2
- SiO 2 oxide film
- a wet etching process is performed so that the film 20 remains.
- the thickness of the oxide film 20 deposited on the side surface of the groove 6 is thinner than the thickness of the oxide film 20 deposited on the bottom surface of the groove 6, so that the oxide film 20 is formed on the bottom surface of the groove 6.
- Wet etching can be performed so as to remain.
- the second is a method of selectively forming the oxide film 20 on the bottom of the groove 6 using a photo-CVD method. With these first and second methods, the oxide film 20 can be formed only on the bottom surface of the groove 6 regardless of the surface of the wafer.
- the p-type base region 3 is formed in the epitaxial layer EP adjacent to the trench 6.
- an n + type drift layer 2 formed by the epitaxial layer EP is formed between the base region 3 and the substrate 1.
- the lower center of the base region 3 terminates at a position deeper than the groove 6.
- the impurity concentration of the base region 3 is, for example, in the range of 1 ⁇ 10 16 to 1 ⁇ 10 19 cm ⁇ 3 .
- the base region 3 needs to be formed in consideration of the width of the epitaxial layer EP between the adjacent grooves 6 as described above. That is, if the impurity implantation depth for forming the base region 3 is too shallow, a part of the drift layer 2 remains in the epitaxial layer EP between the adjacent trenches 6 (see FIG. 32). Cause punch-through in between. On the other hand, if the impurity implantation depth for forming the base region 3 is too deep, the base region 3 covers the bottom of the groove 6, which also causes a malfunction. Therefore, when the base region 3 is formed, it is necessary to set the impurity ion implantation angle and the implantation energy so as to satisfy the condition of 0.5 ⁇ Wb / Wm ⁇ 1 as described above.
- the cross-sectional shape of the base region 3 is such that, as shown in FIG. 31, the side surface of the groove 6 has one side, and the side formed with the upper surface of the epitaxial layer EP has an acute angle. It is formed in a polygonal shape having two.
- the mask pattern MBp and the oxide film 20 are removed as shown in FIG. Subsequently, after depositing a carbon film as a cap material (not shown) for impurity activation annealing around the substrate 1 and the epitaxial layer EP, the impurity activation annealing is performed on the epitaxial wafer EPW.
- the temperature of this impurity activation annealing is, for example, 1600 to 1800 ° C.
- a gate insulating film 7 is formed so as to cover the upper surface of the epitaxial layer EP and the inner surface (side surface and bottom surface) of the groove 6.
- the gate insulating film 7 is formed by performing high-temperature annealing for modifying the deposited oxide film. .
- the gate electrode 8 is formed in the trench 6 as in the first embodiment.
- the gate electrode 8 is formed of, for example, n-type polycrystalline silicon having a thickness of about 100 to 300 nm.
- the semiconductor device shown in FIG. 28 is completed through an interlayer insulating film forming process, a silicide process, a source base contact electrode forming process, a surface protective film forming process, and the like.
- the following effects can be obtained in addition to the effects obtained in the first to fourth embodiments. That is, since the bottom of the base region 3 protrudes from the bottom of the trench 6, electric field concentration on the gate insulating film 7 at the bottom of the trench 6 can be reduced.
- FIG. 42 is a fragmentary cross-sectional view of the boundary portion between the device region and the termination region of the semiconductor device of the sixth embodiment.
- Reference symbol DR indicates a device region
- reference symbol TR indicates a termination region.
- the base region (second conductivity type silicon carbide region) 3t (second conductive type silicon carbide region) is also formed on the outer side surface portion of the groove 6t arranged in the termination region (peripheral region) TR outside the end portion of the device region DR. 3) is formed.
- a portion that protrudes to a position deeper than the bottom of the groove 6t is formed at a position away from the groove 6t in the lower portion of the base region 3t. That is, the lower portion of the base region 3t gradually becomes deeper as it is away from the groove 6t, and terminates at a position deeper than the bottom of the groove 6t.
- the deepest position of the base region 3t of the termination region TR substantially coincides with the deepest position of the base region 3 of the device region DR.
- the depth of the base region 3t of the termination region TR is made deeper than the base region 3 of the device region DR by making the depth of the trench 6t of the termination region TR deeper than the depth of the groove 6 of the device region DR. Also good. Thereby, the effect of relaxing the electric field applied from the drain region 13 to the end portion of the device region DR can be improved.
- the base region 3t of the termination region TR is formed by implanting impurity ions from the oblique direction with respect to the upper surface of the epitaxial layer EP after forming the trench 6t. Therefore, similar to the base region 3 described in the fifth embodiment, the distribution of impurities constituting the base region 3t above the base region 3t is such that the length in the direction away from the side surface of the groove 6t is the depth of the groove 6t. The distribution gradually increases along the vertical direction. More specifically, the cross-sectional shape of the base region 3t is formed in a parallelogram shape with the side surface of the groove 6t as one side. This is for the same reason as that of the base region 3 described in the fifth embodiment.
- the gate insulating film 7 and the interlayer insulating film 9 are buried in the trench 6t of the termination region TR, and the gate electrode 8 is not formed. Further, the first source region 4Sa and the second source region 4Sb are not formed in the epitaxial layer EP outside the trench 6t arranged in the termination region TR. This is because if the source region is present in the epitaxial layer EP outside the trench 6t arranged in the termination region TR, the source and drain may be short-circuited in the termination region TR.
- one groove 6 may be composed of two upper and lower grooves 6a and 6c (see FIG. 23).
- the present invention is not limited to this, and a plurality of grooves 6t may be provided in the termination region TR.
- FIG. 43 is a cross-sectional view of an essential part of an example semiconductor device in which a plurality of grooves 6t are provided in the termination region TR.
- a plurality of grooves 6t and base regions 3t are provided in the termination region TR.
- the plurality of trenches 6t in the termination region TR become shallower as the depth increases from the device region DR. Since the depth of the base region 3t also changes in accordance with the depth of the trench 6t, the depth of the plurality of base regions 3t in the termination region TR becomes shallower as the distance from the device region DR increases.
- the electric field from the drain region 13 may be concentrated on one base region 3t in the termination region TR.
- the electric field E applied from the drain region 13 can be dispersed in each base region 3t.
- the electric field applied from the drain region 13 to the gate electrode 8 side at the end of the device region DR can be relaxed, so that the gate-drain breakdown voltage of the field effect transistor Q in the device region DR can be further improved. .
- the depths of the plurality of grooves 6t and the plurality of base regions 3t may be different so as to disperse the electric field E, and are not limited to gradually becoming shallower as the distance from the device region DR increases.
- FIGS. 44 to 50 are fragmentary cross-sectional views of the boundary portion between the device region and the termination region during the manufacturing process of the semiconductor device of the sixth embodiment.
- a mask pattern (not shown) is formed as shown in FIG.
- a trench 6t is formed in the termination region TR by an etching process using
- a mask pattern MBp for forming a groove is formed on the epitaxial layer EP in the same manner as described above.
- the mask pattern MBp is also coated on the inner surface (side surface and bottom surface) of the groove 6t.
- a plurality of grooves 6a are formed in the epitaxial layer EP in the device region DR by performing a dry etching process or the like using the mask pattern MBp as an etching mask.
- Each groove 6a is formed shallower than the groove 6t, but is formed so as to penetrate the first source region 4Sa and terminate at the drift layer 2. Note that the inner surface of the groove 6t in the termination region TR is covered with the mask pattern MBp, so that the groove 6t does not become deep.
- N or P ions are implanted obliquely into the upper surface of the epitaxial layer EP while leaving the mask pattern MBp.
- the second source region 4Sb is formed on the side surface portion of each groove 6a in the device region DR.
- the setting of the impurity concentration and the width Ws2 of the second source region 4Sb here is the same as that described with reference to FIG. 24 of the third embodiment.
- the through film 18 may be used as described with reference to FIG. Note that the mask pattern MBp is covered on the inner surface of the trench 6t in the termination region TR, so that the second source region 4Sb is not formed on both side portions of the trench 6t.
- etching is performed using the mask pattern MBp as an etching mask to form a lower portion of the groove 6a in the device region DR.
- the groove 6b is formed continuously. Thereby, the groove
- the depth of the groove 6 in the device region DR is, for example, approximately the same as the depth of the groove 6t in the termination region TR. Note that the inner surface of the groove 6t in the termination region TR is covered with the mask pattern MBp, so that the groove 6t does not become deep.
- the epitaxial wafer EPW is subjected to thermal oxidation to form an oxide film on the upper surface of the epitaxial layer EP and the inner surfaces (side surfaces and bottom surface) of the grooves 6 and 6t.
- the grooves 6 and 6t are formed on the upper surface of the epitaxial layer EP and the bottom surfaces of the grooves 6 and 6t as described in the fifth embodiment. An oxide film thicker than the side surface is formed.
- the oxide film on the side surfaces of the trenches 6 and 6t is removed, and the oxide film 20 is left on the top surface of the epitaxial layer EP and the bottom surfaces of the trenches 6 and 6t. Etching is performed.
- a p-type base region is formed between the adjacent grooves 6 and between the adjacent grooves 6 and 6t. 3 and a base region 3t is formed on one side surface of the groove 6t.
- an n + type drift layer 2 formed by the epitaxial layer EP is formed between the base regions 3 and 3t and the substrate 1.
- the shape of the base region 3t formed in the termination region TR has the same configuration for the same reason as that of the base region 3 formed in the device region TR. That is, as shown in FIG. 31, the cross-sectional shape of the base region 3t is a polygonal shape having two sides where the angle formed with the upper surface of the epitaxial layer EP is an acute angle in addition to the side surface of the groove 6 being one side. It is formed.
- the oxide film 20 on the epitaxial layer EP and the bottom surfaces of the trenches 6 and 6t is removed.
- the impurity activation annealing is performed on the epitaxial wafer EPW.
- the temperature of this impurity activation annealing is, for example, 1600 to 1800 ° C.
- the upper surface of the epitaxial layer EP and the inner surfaces (side surfaces and bottom surface) of the plurality of grooves 6 and 6t are covered in the same manner as described with reference to FIG. 41 of the fifth embodiment. Then, a gate insulating film 7 is formed.
- the gate electrode 8 is formed inside the plurality of grooves 6 in the device region DR.
- the gate electrode material in the trench 6t in the termination region TR is removed by etching.
- an interlayer insulating film 9 is deposited on the epitaxial layer EP.
- the interlayer insulating film 9 is embedded in the trench 6t of the termination region TR.
- the semiconductor device shown in FIG. 42 is completed through a silicide process, a source-base contact electrode formation process, a surface protection film formation process, and the like.
- the trench 6t in the termination region TR can be set to various predetermined depths by controlling the etching amount.
- the depth of the base region 3t formed in the termination region TR can be changed.
- the grooves having different widths in the fourth embodiment may be formed as follows. That is, after the step of FIG. 24, an insulating film is deposited on the upper surface of the epitaxial layer EP including the inner surface of the groove 6a, and etched back by anisotropic dry etching to form a sidewall on the side surface of the groove 6a. To do. Thereafter, using the sidewall and mask pattern MBp as an etching mask, a groove 6c is formed continuously below the groove 6a as shown in FIG. 26, and then the sidewall and mask pattern MBp are removed. As a result, as shown in FIG. 27, the groove 6 constituted by the groove 6a and the groove 6c narrower than that is formed.
- the second conductivity type silicon carbide region is also formed on the side surface side of the groove formed in the peripheral region outside the end of the element forming region.
- the length of the impurity in the upper part of the second conductivity type silicon carbide region formed in the peripheral region is such that the length in the direction away from the side surface of the groove is the depth direction of the groove. It has a distribution that gradually increases along the line.
- an insulating film is embedded in the groove in the peripheral region.
- the first source region and the second source region are not formed in the peripheral region.
- a first conductivity type silicon carbide substrate having a first surface and a second surface on the back side; Forming a first conductivity type silicon carbide layer on the first surface of the first conductivity type silicon carbide substrate; Forming a second conductivity type silicon carbide region set to a conductivity type opposite to the first conductivity type on the first conductivity type silicon carbide layer; Forming a first source region made of silicon carbide of the first conductivity type on the silicon carbide region of the second conductivity type; Forming a groove in an element formation region so as to penetrate the first source region and the second conductivity type silicon carbide region; Forming a groove in a peripheral region outside the end of the element forming region; Forming a gate insulating film on the inner surface of the trench in the element formation region and the peripheral region; Forming a gate electrode in the trench of the element formation region via the gate insulating film; In a state in which a width narrower than the width of the first source region is maintained on the side surface of the groove of the element formation region from
- the step of forming the second conductivity type silicon carbide region includes: (A) forming an insulating film on the bottom surface of the element forming region and the peripheral region groove after forming the element forming region and the peripheral region groove; (B) After the step (a), the step of forming the silicon carbide region of the second conductivity type in a side surface portion of the groove of the element formation region and the peripheral region by introducing impurities obliquely is included. Is.
- the method includes a step of embedding an interlayer insulating film in the trench in the peripheral region.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Manufacturing & Machinery (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
第1導電型のソース領域4Saと第1導電型のドリフト層2との間に第2の導電型のベース領域3を介在してなるSiC体に第1のソース領域4Saおよびベース領域3を貫通する溝6を設け、その溝6内にゲート絶縁膜7を介してゲート電極8を設けたトレンチゲート型のSiC-MOSFETを有する半導体装置において、溝6の側面に第1のソース領域4Saからベース領域3まで第1のソース領域4Saの幅よりも狭い幅を維持した状態で延びる第2のソース領域4Sbを設けた。これにより、トレンチゲート型のSiC-MOSFETのオン抵抗を低減することができる。
Description
本発明は、半導体装置およびその製造方法に関し、例えば、炭化珪素を基板材料とする半導体装置およびその製造方法に適用して有効な技術に関する。
炭化珪素(SiC)は、シリコン(Si)と比べてバンドギャップが大きく、絶縁破壊電界も1桁程度大きいという特徴がある。このため、SiCは、次世代のパワーデバイスの材料として有望視されており、ダイオードやトランジスタ等、様々なデバイスへの適用がなされている。
例えばSiC-MOSFET(Metal Oxide Semiconductor Field Effect Transistor)は、高耐圧、低損失および高速スイッチングが理論的に可能である。また、現在、主流となっているSi-IGBT(Insulated gate bipolar transistor)をSiC-MOSFETに置き換えることで電力損失を大幅に低減することができると期待されている。このため、SiC-MOSFETでは、例えばデバイスの低抵抗化を目指してチャネル移動度の向上やチャネル長の短縮の研究等、様々な研究開発が盛んに行われている。
このSiC-MOSFETには、横型SiC-MOSFET、縦型SiC-MOSFETおよび例えば特許文献1,2に示すようなトレンチゲート型SiC-MOSFETが存在する。
図51は、本発明者が検討したトレンチゲート型SiC-MOSFETの断面図である。
トレンチゲート型SiC-MOSFETを構成するn+型のSiC基板51上には、n-型のSiC層52がエピタキシャル成長法により形成されている。
このn-型のSiC層52には、n-型のドリフト層53、p型のベース領域54およびn+型のソース領域55が下層から順に形成されている。
p型のベース領域54は、n-型のSiC層52の上部に不純物イオンを注入することにより形成されており、ソース領域55と同層のp+型のベースコンタクト領域56を通じてソースベースコンタクト共通電極57と電気的に接続されている。
n+型のソース領域55は、p型のベース領域54の上部に不純物イオンを注入することにより形成されており、ソースベースコンタクト共通電極57と電気的に接続されている。
n-型のSiC層52には、その上面からn+型のソース領域55およびp+型のベース領域54を貫通してn-型のドリフト層53に達する溝58が形成されている。この溝58の内部には、ゲート絶縁膜59を介してゲート電極60が形成されている。また、n-型のSiC層52上には、層間絶縁膜61および表面保護膜62が下層から順に堆積されている。
一方、SiC基板51の裏面側にはn+型のドレイン領域63が不純物イオンの注入により形成されている。このn+型のドレイン領域63は、SiC基板51の裏面に形成されたドレインコンタクト電極64と電気的に接続されている。
このようなトレンチゲート型SiC-MOSFETは、上記横型SiC-MOSFETや縦型SiC-MOSFETに比べて以下のような優れた特徴がある。すなわち、チャネルがSiC基板51の主面に垂直方向に沿って形成されるためセルピッチを小さくでき高集積化できる上、縦型SiC-MOSFETに存在するJFET(Junction FET)抵抗が存在しない等である。
ところで、4H-SiCはSiと比較して絶縁破壊強度が約10倍大きい。オン抵抗は、絶縁破壊強度の3乗に反比例するため、4H-SiCの場合、オン抵抗をSiの100分の1に低減する事が理論上可能である。しかし、実際のSiC-MOSFETでは理論性能には未だ到っておらず、オン抵抗を低減する必要がある。SiC-MOSFETの低いオン抵抗を実現するには、オン抵抗の中で高い割合を占めているチャネル抵抗の低減が有効である。
チャネル抵抗を下げるためには、チャネル長を短くする方法やp型のベース領域の不純物濃度を低くすることによりチャネル移動度を上げる方法がある。しかし、図51に示したようなトレンチゲート型SiC-MOSFETにおいて、上記方法でチャネル抵抗を下げた場合には、以下に説明する技術課題が存在する。
すなわち、チャネル長を短くするためにソース領域の厚さを厚く、または、ベース領域の厚さを薄くすると、ドレイン領域が形成されるドリフト領域と、ソース領域との距離が近くなる。このため、Siよりも電界強度が強くリーク電流が発生し易いSiCでは、ドレイン耐圧を確保できなくなる。
また、特許文献2にはドリフト領域をトレンチの側面に沿うように延在させる構造が開示されている。しかし、この構造では、ソース領域からチャネル領域に掛かる電界が影響し、トレンチゲート型SiC-MOSFETのしきい値電圧が低下する。また、この構造では、JFET抵抗が生じ、オン抵抗が高くなる。
また、p型のベース領域の不純物濃度を低くすると、チャネル領域の不純物濃度も低くなるため、上記のようにSiに比べて電界強度が強くリーク電流が発生し易いSiCではドレイン耐圧を確保できなくなる。
本発明の目的は、炭化珪素を基板材料とする半導体装置のオン抵抗を低下させることのできる技術を提供することである。
本発明の前記の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、次のとおりである。
本願の一発明による半導体装置は、第1導電型のソース領域と第1導電型の炭化珪素層との間に第2導電型の炭化珪素領域を介在してなる炭化珪素体に第1のソース領域および第2導電型の炭化珪素領域を貫通する溝を設け、その溝内にゲート絶縁膜を介してゲート電極を設けた溝ゲート型の電界効果トランジスタを備え、溝の側面に第1のソース領域から第2導電型の炭化珪素領域まで第1のソース領域の幅よりも狭い幅を維持した状態で延びる第2のソース領域を設けたものである。
本願の一発明による半導体装置の製造方法は、第1導電型のソース領域と第1導電型の炭化珪素層との間に第2の導電型の炭化珪素領域を介在してなる炭化珪素体に第1のソース領域および第2導電型の炭化珪素領域を貫通する溝を設け、その溝内にゲート絶縁膜を介してゲート電極を設けた溝ゲート型の電界効果トランジスタを形成する工程を有し、溝の側面に、第1のソース領域から第2導電型の炭化珪素領域まで第1のソース領域の幅よりも狭い幅を維持した状態で延びる第2のソース領域を形成する工程を有するものである。
本願において開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば以下のとおりである。
本発明によれば、炭化珪素を基板材料とする半導体装置のオン抵抗を低下させることができる。
以下、本発明の実施の形態を図面に基づいて詳細に説明する。なお、実施の形態を説明するための全図において、同一の機能を有する部材には同一の符号を付し、その繰り返しの説明は省略する。また、以下の実施の形態では、特に必要なときを除き、同一または同様な部分の説明を原則として繰り返さない。なお、下記の説明に用いた各図面は、煩雑さを避けるため、主要部位の構成を示すもので、正確な図面に相当するものではない。
(実施の形態1)
まず、本実施の形態1の半導体装置の構造について図1を参照して説明する。図1は、本実施の形態1の半導体装置の要部断面図である。
まず、本実施の形態1の半導体装置の構造について図1を参照して説明する。図1は、本実施の形態1の半導体装置の要部断面図である。
本実施の形態1の半導体装置を構成する電界効果トランジスタQは、大電力を取り扱うのに設計されたトレンチゲート型のSiC-MOSFETであり、例えば電力機器の電力の変換や制御に用いられる。
基板(第1導電型の炭化珪素基板)1は、例えばn型のSiCにより形成されており、第1の面(図1の上面)とその裏側の第2の面(図1の下面)とを有している。基板1の第1の面上には、例えばSiCにより形成されたエピタキシャル層EPが設けられている。
エピタキシャル層EPの最下層(基板1の第1の面上)には、例えばn型のSiCにより形成されたドリフト層(第1導電型の炭化珪素層)2が設けられている。
また、エピタキシャル層EPにおいてドリフト層2上には、例えばp型のSiCにより形成されたベース領域(第2導電型の炭化珪素領域)3が設けられている。
さらに、エピタキシャル層EPにおいてベース領域3上には、例えばn+型のSiCにより形成された第1のソース領域4Saと、例えばp+型のSiCにより形成されたベースコンタクト領域5とが設けられている。ベースコンタクト領域5は、ベース領域3に電気的に接続された状態でベース領域3上に選択的に形成されている。
また、エピタキシャル層EPには、その上面から第1のソース領域4Sa、第2のソース領域4Sbおよびベース領域3を貫通し、ドリフト層2の深さ方向の途中位置まで延びて終端する溝6が形成されている。溝6は、ベースコンタクト領域5から離れた位置に形成されている。
この溝6の内面(側面および底面)には、ゲート絶縁膜7が形成されている。ゲート絶縁膜7は、例えば酸化シリコン(SiO2)により形成されている。また、溝6の内部には、ゲート絶縁膜7を介してゲート電極8が設けられている。
エピタキシャル層EPにおいて溝6の側面に接する部分には、例えばn+型のSiCにより形成された第2のソース領域4Sbが第1のソース領域4Saに電気的に接続された状態で設けられている。第1のソース領域4Saおよび第2のソース領域4Sbの不純物濃度は、例えば1×1018~1×1021cm-3を満たす範囲で形成されている。ただし、第1のソース領域4Saと第2のソース領域4Sbとの不純物濃度は、p型が打ち消されてn型が形成されるように設定されていればよく、同じでも良いし、異なっていても良い。
第2のソース領域4Sbは、第1のソース領域4Saから溝6の側面に沿ってベース領域3の深さ方向の途中位置まで延びて終端するように形成されている。この構造の電界効果トランジスタQでは、そのチャネル長Lcが、第2のソース領域4Sbの下部とドリフト層2の上部との間の長さになる。
また、第2のソース領域4Sbは、その幅(溝6の一側面から離間する方向の長さ)Ws2が第1のソース領域4Saの幅Ws1よりも狭くなるように形成されている。この第2のソース領域4Sbの幅Ws2は、広すぎるとしきい値電圧が下がりすぎてしまうし、狭すぎると抵抗が大きくなってしまうので、しきい値電圧および抵抗が所期の値に確保されるように設定されている。
エピタキシャル層EPの上面上には、上記ゲート絶縁膜7を介して層間絶縁膜9が堆積されている。層間絶縁膜9は、例えば酸化シリコン(SiO2)により形成されている。溝6の外部のゲート電極8の表面は、層間絶縁膜9により覆われている。
この層間絶縁膜9上には、ソースベースコンタクト共通電極(以下、単にソースベース電極という)10が形成されている。ソースベース電極10は、例えばニッケル(Ni)のような金属により形成されており、層間絶縁膜9およびゲート絶縁膜7に形成されたコンタクトホール11を通じて第1のソース領域4Saおよびベースコンタクト領域5の両方に電気的に接続されている。
また、層間絶縁膜9上には、ソースベース電極10を覆うように表面保護膜12が堆積されている。表面保護膜12は、例えば酸化シリコン(SiO2)の単体膜または酸化シリコンと窒化シリコンとの積層膜により形成されている。
一方、基板1の第2の面側には、例えばn+型のSiCにより形成されたドレイン領域13が形成されている。このドレイン領域13は、基板1の第2の面に形成されたドレインコンタクト電極14と電気的に接続されている。
なお、n型の領域には、例えば窒素(N)またはリン(P)が含有され、p型の領域の領域には、例えばボロン(B)またはアルミニウム(Al)が含有されている。
次に、本実施の形態1の半導体装置の製造方法の一例について図2~図11を参照して説明する。図2~図11は、本実施の形態1の半導体装置の製造工程中における要部断面図である。
まず、図2に示すエピタキシャルウエハEPWを用意する。エピタキシャルウエハEPWを構成する基板1は、例えば、8°、4°、2°、0.5°などのオフセットを持つn+型の4H-SiCウエハにより形成されている。基板1の不純物濃度は、例えば、1×1018~1×1021cm-3である。
基板1の第1の面(図2の上面)上には、エピタキシャル層EPがエピタキシャル法により形成されている。エピタキシャル層EPは、例えば、n型のSiCにより形成されており、その不純物濃度は、例えば、1×1014~1×1018cm-3である。
続いて、図3に示すように、エピタキシャル層EPの上部に、例えば、Alイオンを注入することによりp型のベース領域3を形成する。また、これによりベース領域3と基板1との間に、エピタキシャル層EPにより形成されるn型のドリフト層2を形成する。
なお、ベース領域3を構成する不純物の注入深さは、例えば、1μm程度である。また、ベース領域3の不純物濃度は、例えば、1×1016~1×1019cm-3の範囲である。また、ベース領域3に注入するイオンはBイオンでも良い。また、イオン注入法に代えて、エピタキシャル層EP上にp型のSiCエピタキシャル層をさらに成膜することによりp型のベース領域3を形成しても良い。
続いて、基板1の第2の面(図3の下面)に、例えば、Nイオンをイオン注入することによりn+型のドレイン領域13を形成する。ドレイン領域13の不純物濃度は、例えば、1×1016~1×1019cm-3の範囲である。また、ドレイン領域13に注入するイオンはPイオンでも良い。
次いで、エピタキシャル層EP(ベース領域3)の上部の一部にp+型のベースコンタクト領域5を選択的に形成する。ベースコンタクト領域5を形成するには、例えば以下のようにする。すなわち、ベース領域3上に、ベースコンタクト領域5が露出され、それ以外が被覆されるマスクパターン(図示せず)を形成する。続いて、そのマスクパターンをイオン注入マスクとしてベース領域3の上部に、例えばAlイオンを注入することによりベースコンタクト領域5を形成する。
なお、ベースコンタクト領域5の不純物の注入深さは、例えば、0.1μm~0.5μmの範囲である。また、ベースコンタクト領域5の不純物濃度は、例えば、1×1018~1×1021cm-3程度である。また、ベースコンタクト領域5に注入するイオンはBイオンでも良い。
続いて、上記ベースコンタクト領域5の形成時に用いたマスクパターンを除去した後、図4に示すように、エピタキシャル層EP(ベース領域3)の上部の一部にn+型の第1のソース領域4Saを形成する。第1のソース領域4Saを形成するには、例えば以下のようにする。すなわち、ベース領域3上に、第1のソース領域4Saが露出され、それ以外が被覆されるマスクパターン(図示せず)を形成する。続いて、そのマスクパターンをイオン注入マスクとしてベース領域3の上部に、例えばNイオンを注入することにより第1のソース領域4Saを形成する。
なお、第1のソース領域4Saの不純物の注入深さは、例えば、0.1μm~0.5μmの範囲である。また、第1のソース領域4Saの不純物濃度は、例えば、1×1018~1×1021cm-3の範囲である。また、第1のソース領域4Saに注入するイオンはPイオンでも良い。
次いで、上記第1のソース領域4Saの形成時に用いたマスクパターンを除去した後、図5に示すように、エピタキシャル層EP上の全面にマスク膜MAを堆積する。続いて、そのマスク膜MAをリソグラフィおよびエッチング処理によりパターニングすることにより、図6に示すように、第2のソース領域形成用のマスクパターン(第1のマスクパターン)MApを形成する。なお、上記リソグラフィは、レジスト塗布、露光および現像等を含む一連の処理である。
その後、マスクパターンMApをイオン注入マスクとしてエピタキシャル層2の上部に、例えば、Nイオンを注入することにより第2のソース領域(不純物領域)4Sbを形成する。
この第2のソース領域4Sbの不純物の注入深さは、上記第1のソース領域4Saの不純物の注入深さよりも深くなるように、かつ、ベース領域3の深さ方向の途中位置で終端するように設定されている。すなわち、第1のソース領域4Saの不純物の注入深さをLs1、第2のソース領域4Sbの不純物の注入深さをLs2、ベース領域3の不純物の注入深さをLbとしたとき、Ls1<Ls2<Lbの不等式が満たされるように設定されている。これは、Ls2≦Ls1であると、チャネル長を短くしたとき、図51のトレンチゲート型SiC-MOSFETと同様に、しきい値電圧(Vth)が低下してしまうからである。また、Ls2≧Lbであると、ソース-ドレイン間のパンチスルーが生じてしまうからである。
また、第2のソース領域4Sbの不純物濃度が薄すぎると、電界効果トランジスタQ(図1参照)のしきい値電圧およびドレイン耐圧が低下してしまうため、ある程度濃く注入しなければならない。逆に、第2のソース領域4Sbの不純物濃度が濃すぎると活性化しきれなかった不純物が電子移動を妨げる。このため、第2のソース領域4Sbの不純物濃度は適正な値をとる必要があり、例えば、1×1018~1×1021cm-3の範囲とされている。また、第2のソース領域4Sbに注入するイオンはPイオンでも良い。
次いで、マスクパターンMApを図7に示すように除去した後、エピタキシャル層EP上にマスク膜を堆積し、さらにそのマスク膜を上記と同様にパターニングすることにより、図8に示すように、マスクパターンMBpを形成する。このマスクパターンMBpは、その開口幅Wtが第2のソース領域4Sbの幅よりも狭くなるように形成されている。そして、マスクパターンMBpは、その端部が第2のソース領域4Sbの上面外周の一部に重なるように形成されている。
続いて、図9に示すように、マスクパターンMBpをエッチングマスクとして、ドライエッチング処理等を施すことによりエピタキシャル層EPに溝6を形成する。溝6は、第2のソース領域4Sbおよびベース領域3を貫通しドリフト層2の深さ方向の途中位置で終端するように形成されている。
ここで、溝6の幅方向両側に残された第2のソース領域4Sbの幅Ws2が極端に小さいと、第2のソース領域4Sbの抵抗が増加し、素子全体の抵抗が高くなる。また、第2のソース領域4Sbの幅Ws2が大きいと、第2のソース領域4Sbの抵抗は低減できるが、電界効果トランジスタQ(図1参照)のしきい値電圧(Vth)およびドレイン耐圧が低下してしまう。すなわち、第2のソース領域4Sbは、その幅Ws2が第2のソース領域4Sbの幅Ws1よりも小さくなるように形成する必要がある。このため、マスクパターンMBpは、第2のソース領域4Sbの幅Ws2を考慮して設計することが重要である。本実施の形態1では、第2のソース領域4Sbの幅Ws2が、例えば0.1μmとなるように設定した。
次いで、マスクパターンMBpを除去した後、基板1およびエピタキシャル層EPの周囲に不純物活性化アニールのキャップ材(図示せず)として炭素膜を堆積した後、エピタキシャルウエハEPWに対して不純物活性化アニールを施す。この不純物活性化アニールの温度は、例えば1600~1800℃である。
続いて、キャップ材の炭素膜を酸素プラズマアッシング等により除去した後、さらに清浄な表面を得るために、エピタキシャルウエハEPWの表面に熱酸化法等により酸化膜を形成し、これを除去した。
続いて、図10に示すように、エピタキシャル層EPの上面および溝6の内面(側面および底面)を覆うようにゲート絶縁膜7を形成する。本実施の形態1においてゲート絶縁膜7は、例えば、厚さが10~100nm程度の酸化シリコン(SiO2)により形成されている。また、ゲート絶縁膜7は、例えば、CVD(Chemical Vapor Deposition)法による堆積酸化膜により形成されている。
その後、エピタキシャル層EPの上面上に溝6を埋め込むように、例えば厚さ100~300nm程度のn型の多結晶シリコン膜をCVD法等により堆積した後、これをリソグラフィおよびドライエッチング処理によりパターニングする。これにより、ゲート電極8を形成する。ゲート電極8の下部は溝6の内部に埋め込まれている。ゲート電極8とエピタキシャル層EPとは、それらの間のゲート絶縁膜7により絶縁されている。
続いて、ゲート電極8を覆うようにエピタキシャル層EP上に層間絶縁膜9をCVD法等により堆積した後、図11に示すように、上記したリソグラフィおよびドライエッチング処理により層間絶縁膜9にコンタクトホール11を形成する。コンタクトホール11からは第2のソース領域4Sbおよびベースコンタクト領域5の両方が露出されている。
続いて、エピタキシャル層EPの上面上方にシリサイド用金属膜を堆積した後、例えば、700℃~1000℃のアニール処理によりシリサイド化を行い、その後、ソースベース電極10を形成する。併せて、基板1の第2の面側のドレイン領域13上にもシリサイドを形成してドレインコンタクト電極14を形成する。シリサイド金属膜、ソースベース電極10およびドレインコンタクト電極14には、例えば、ニッケル(Ni)等のような金属材料を用いる。
その後、図1に示したように、エピタキシャル層EPの上面上方にデバイス保護のための絶縁膜により形成された表面保護膜12を堆積する。その後、ゲート電極8、ベースソース電極10およびドレインコンタクト電極14への配線を行い、エピタキシャルウエハEPWからSiCチップを切り出すことにより半導体装置が完成する。
次に、本実施の形態1の半導体装置の効果について図12および図13を参照して説明する。なお、図12および図13においては、トレンチゲート型SiC-MOSFETのトランジスタ特性を、第2のソース領域4Sbが有る場合(PL:実線)と無い場合(NL:破線)とで比較して示している。
図12は、トレンチゲート型SiC-MOSFETのドレイン電流Idのゲート電圧Vg依存性(Id-Vg特性)を第2ソース領域4Sbの有無で、しきい値電圧を揃えて比較して示したグラフ図である。
しきい値電圧を揃えると、第2ソース領域4Sbが無い仕様の特性(NL)に比べて、第2のソース領域4Sbが有る仕様の特性(PL)の方がチャネル長Lcを短くすることができる。このため、第2のソース領域4Sbを設けることにより、チャネル領域の抵抗を減少することができ、オン電流を増加させることができるので、電界効果トランジスタQのオン抵抗を低減することができる。
また、図13は、トレンチゲート型SiC-MOSFETのしきい値電圧Vthのチャネル長Lc依存性を第2ソース領域4Sbの有無で比較して示したグラフ図である。
チャネル長Lcは、ソース領域とドリフト層に挟まれる溝6の側面の長さのことである。したがって、図1に示した本実施の形態1の半導体装置(第2のソース領域4Sbが有る仕様)では、第2のソース領域4Sbとドリフト層2とに挟まれる溝6の側面の長さをチャネル長Lcと定義した。なお、第1のソース領域4Saの幅Ws1は、例えば0.4μm、第2のソース領域4Sbの幅Ws2は、例えば0.1μmとした(図1参照)。
図13において、第2のソース領域4Sbの有無で比較した場合、第2のソース領域4Sbの無い仕様の特性(NL)ではチャネル長Lcを短くするとソース領域の幅と近い長さになるため、ソース領域の電界が影響し、しきい値電圧Vthが低下する。
これに対して、第2のソース領域4Sbが有る仕様の特性(PL)では、しきい値電圧Vthは低下しない。これは、チャネル長Lcに対して第2のソース領域4Sbの幅Ws2が短く、ソース領域の電界による影響が少ないためである。以上のことから、チャネル長Lcが短い領域では、第2のソース領域4Sbを設けることにより、しきい値電圧Vthの低下を抑制することができる。
また、第2のソース領域4Sbの有無でチャネル長Lcを揃えて比較すると、第2のソース領域4Sbが無しの仕様よりも、第2のソース領域4Sbが有りの仕様の方が、第1のソース領域4Saとドリフト層2とに挟まれるベース領域3の厚さが厚くなるため、ドレイン耐圧を確保することができる。
以上のことから、本実施の形態1の半導体装置によれば、ドレイン耐圧を保持しながら、オン抵抗を低くすることができる。また、チャネル長Lcが短い場合には、しきい値電圧Vthの低下を抑制することができる。
(実施の形態2)
本実施の形態2の半導体装置の構造は前記実施の形態1で説明した半導体装置と同様なので説明を省略する。
本実施の形態2の半導体装置の構造は前記実施の形態1で説明した半導体装置と同様なので説明を省略する。
前記実施の形態1では、図6~図9で説明したように、第2のソース領域4Sbを形成するためのマスクパターンMApと、溝6を形成するためのマスクパターンMBpとを別々に形成した。しかし、第2のソース領域4Sbの幅は0.1μmオーダーの微細加工が要求されるため、マスクパターンMAP,MBpを別々に形成する方法では、マスクパターンMAP,MBp同士の位置合わせに高い精度が要求される。そこで、本実施の形態2では、溝6を以下のように自己整合的に形成するようにした。
以下、本実施の形態2の半導体装置の製造方法について図14~図16を参照して説明する。図14~図16は、本実施の形態2の半導体装置の製造工程中における要部断面図である。
まず、前記実施の形態1の図2~図6で説明したものと同様の工程を経た後、図14に示すように、エピタキシャル層EP上に、マスクパターンMApを覆うようにマスク膜MCをCVD法等により堆積する。マスク膜MCは、例えば酸化シリコン(SiO2等)により形成されており、その厚さは、例えば0.1μm~0.5μm程度である。
続いて、マスク膜MCを異方性のドライエッチングによりエッチバックすることにより、図15に示すように、マスクパターンMApの開口部の端部にマスク膜MCにより形成されたサイドウォールMCpを形成する。
その後、図16に示すように、マスクパターンMApおよびサイドウォールMCpをエッチングマスクとして、ドライエッチング処理等を施すことにより、エピタキシャル層EPに溝6を形成するとともに、第2のソース領域4Sbを形成する。溝6および第2のソース領域4Sbの構造は前記実施の形態1と同じである。
ここで、第2のソース領域4Sbは、その幅Ws2(溝6の側面からの長さ)が極端に狭いと、第2のソース領域4Sbの抵抗が増加し、素子全体の抵抗が高くなる。また、第2のソース領域4Sbの幅Ws2が広いと、第2のソース領域4Sbの抵抗は低減できるが、電界効果トランジスタQのしきい値電圧が低減し、また、ドレイン耐圧が下がってしまう。すなわち、第2のソース領域4Sbは、その幅Ws2が、第1のソース領域4Saの幅Ws1よりも狭く形成される必要がある。このため、上記サイドウォールMCpとなるマスク膜MCの堆積膜厚は、第2のソース領域4Sbの幅Ws2を考慮して設計することが重要である。
次いで、上記のように溝6を形成した後、マスクパターンMApおよびサイドウォールMCpを除去する。その後、前記実施の形態1で説明したように不純物の活性化のためのアニール処理を施した後、図10以降を用いて説明したものと同様の工程を経て図1に示した半導体装置が完成する。
本実施の形態2においては、上記したようにリソグラフィを用いずに自己整合的に溝6を形成することができるので、溝6を第2のソース領域4Sbに対して位置合わせ良く容易に形成することができる。したがって、電界効果トランジスタQの特性を向上させることができる。
また、溝6の形成時のエッチングマスクであるマスクパターンMBpを形成するためのリソグラフィ工程を無くせる分、半導体装置の製造時間を短縮することができるとともに、半導体装置のコストを低減することができる。
(実施の形態3)
本実施の形態3においては、溝6と第2のソース領域4Sbとを高い位置合わせ精度で形成するための他の方法を説明する。
本実施の形態3においては、溝6と第2のソース領域4Sbとを高い位置合わせ精度で形成するための他の方法を説明する。
以下、本実施の形態3の半導体装置の製造方法について図17~図21を参照して説明する。図17~図21は、本実施の形態3の半導体装置の製造工程中における要部断面図である。
まず、前記実施の形態1の図2~図4で説明したものと同様の工程を経た後、図17に示すように、エピタキシャル層EP上に溝形成用のマスクパターンMBpを前記実施の形態1で説明したものと同様に形成する。
続いて、図18に示すように、マスクパターンMBpをエッチングマスクとして、ドライエッチング処理等を施すことによりエピタキシャル層EPに溝6aを形成する。溝6aは、第1のソース領域4Saを貫通し、ベース領域3の深さ方向の途中位置で終端している。
その後、図19に示すように、マスクパターンMBpを残したまま、エピタキシャル層EPの上面に対して斜方からNイオンを注入することにより、溝6の側面部分に第2のソース領域4Sbを形成する。
斜方からのイオン注入は、実際にエピタキシャルウエハEPWを傾けて注入している。また、第2のソース領域4Sbの不純物濃度が、薄すぎると後述する効果が小さくなるため、ある程度濃く注入しなければならない。逆に、第2のソース領域4Sbの不純物濃度が濃すぎると活性化しきれなかった不純物が電子移動を妨げる。このため、第2のソース領域4Sbの不純物濃度は適正な値をとる必要があり、例えば、1×1018~1×1021cm-3の範囲である。また、第2のソース領域4Sbの不純物の注入深さ(すなわち、幅Ws2)は、例えば、溝6の側面から0.1μmになるようにした。また、第2のソース領域4Sbに注入するイオンはPイオンでも良い。
ここで、上記したように、第2のソース領域4Sbの幅Ws2が極端に狭いと、第2のソース領域4Sbの抵抗が増加する一方、幅Ws2が広いと、電界効果トランジスタQのしきい値電圧が低減し、また、ドレイン耐圧が下がってしまう。すなわち、第2のソース領域4Sbは、その幅Ws2が、第1のソース領域4Saの幅Ws1よりも狭く形成される必要がある。このため、第2のソース領域4Sbを形成するためのイオン注入角や注入深さは、第2のソース領域4Sbの幅Ws2を考慮して設定する事が重要である。
また、第2のソース領域4Sbの不純物濃度と注入深さを制御するために、以下のようにしても良い。
すなわち、まず、図20に示すように、溝6の内面(側面および底面)にスルー膜18を形成する。スルー膜18は、例えば酸化膜(SiO2等)により形成されており、その厚さは、例えば50nm程度である。
続いて、マスクパターンMBpを残したまま、エピタキシャル層EPの上面に対して斜方からNイオンを注入し、スルー膜18を介して溝6の内面(側面および底面)に不純物を注入する。これにより溝6の側面部分に第2のソース領域4Sbを形成する。この方法によれば、スルー膜18の厚さを調節することにより、第2のソース領域4Sbの不純物濃度や注入深さを高い精度で調整することができる。
その後、マスクパターンMBpを残すようにスルー膜18をウエットエッチング等により除去する。このため、マスクパターンMBpを酸化膜(SiO2等)により形成する場合はマスクパターンMBpの厚さをスルー膜18の厚さより厚く形成しておく必要がある。
次いで、図21に示すように、マスクパターンMBpをエッチングマスクとして、エッチング処理を施すことにより溝6aの下部のエピタキシャル層EPをエッチングする。これにより、溝6aの下方に連続して延びドリフト層2で終端する溝6bを形成する。このようにしてエピタキシャル層EPに溝6a,6bで構成される溝6を形成した後、マスクパターンMBpを除去する。
その後、前記実施の形態1で説明したように不純物の活性化のためのアニール処理を施した後、前記実施の形態1の図10以降を用いて説明したものと同様の工程を経て図1に示した半導体装置が完成する。
このように本実施の形態3によれば、前記実施の形態1と同様の効果が得られる他、溝6を自己整合的に形成することができるので、前記実施の形態2と同様の効果が得られる。
次に、図22は本実施の形態3の半導体装置における第2のソース領域4Sbの上部の要部拡大断面図である。なお、図22において矢印Aisは第2のソース領域4Sbを形成するための不純物イオンの注入方向を示している。
図22に示すように、第2のソース領域4Sbの上部において第2のソース領域4Sbを構成する不純物の分布は、溝6の側面から離間する方向の長さが溝6の深さ方向に沿って次第に長くなるような分布となっている。
さらに詳細に説明すると、第1のソース領域4Saに被る第2のソース領域4Sbの上部は、溝6の側面とエピタキシャル層EPの上面とのなす角θがイオン注入角度に対応して鋭角になるように形成されている。
すなわち、第2のソース領域4Sbの断面形状は、溝6の側面を一辺とする他に、エピタキシャル層EPの上面とのなす角θが鋭角となる辺を一つ持つ多角形状になる。これは、第2のソース領域4Sbを形成するための斜方イオン注入時に上記マスクパターンMBp(図19等参照)によって溝6の上部のエピタキシャル層EP側面部分へのイオン注入が阻害されるためである。
(実施の形態4)
まず、本実施の形態4の半導体装置の構造について図23を参照して説明する。図23は、本実施の形態4の半導体装置の要部断面図である。
まず、本実施の形態4の半導体装置の構造について図23を参照して説明する。図23は、本実施の形態4の半導体装置の要部断面図である。
本実施の形態4では、溝6が上段の溝(第1の溝)6aとその下方に連続して形成された下段の溝(第2の溝)6cとにより構成されている。
下段の溝6cの幅(溝6の深さ方向に対して直交する方向の長さ)は、上段の溝6aの幅よりも小さい。すなわち、溝6の下部において幅方向の両側には、溝6の幅が小さくなることで段差部が形成されている。
また、第2のソース領域4Sbは、溝6a,6cの間で終端している。すなわち、第2のソース領域4Sbは第1のソース領域4Saから溝6aの側面に沿って延び、上段の溝6aの底部で終端している。なお、第2のソース領域4Sbは、下段の溝6cの側面まで達していなければよく、上段の溝6aの底部まで達しておらず上段の溝6aの側面の深さ方向の途中位置で終端するように形成しても良い。
これら以外の半導体装置の構成は前記実施の形態1~3で説明したものと同じである。
このような本実施の形態4の半導体装置においては、前記実施の形態1~3の半導体装置で得られる効果の他に以下の効果を得ることができる。
すなわち、トレンチゲート型のSiC-MOSFETでは、溝6の側面部分のゲート絶縁膜7とエピタキシャル層EPとの界面近傍にチャネル領域が形成されると、キャリアの移動度が小さくなり、オン抵抗が大きくなる場合があることが知られている。
これに対して本実施の形態4の半導体装置においては、上記構成にすることにより、電界効果トランジスタQのチャネル領域が、幅の狭い溝6cの側面のゲート絶縁膜7とエピタキシャル層EPとの界面から離れた位置に形成される。このため、チャネル領域を移動するキャリアの移動度を向上させることができるので、電界効果トランジスタQのオン抵抗を低くすることができる。
次に、本実施の形態4の半導体装置の製造方法の一例について図24~図27を参照して説明する。図24~図27は、本実施の形態4の半導体装置の製造工程中における要部断面図である。
まず、前記実施の形態1,2で説明したものと同様にして、図8や図15に示した構造を形成する。続いて、マスクパターンMBp(図15の場合はマスクパターンMBpおよびサイドウォールMCp)をエッチングマスクとしてエピタキシャル層EPにエッチング処理を施すことにより、図24に示すように、エピタキシャル層EPに溝6aを形成する。この場合、溝6aは、その底部に残される第2のソース領域4Sbの深さが、溝6aの側面部に残される第2のソース領域4Sbの幅よりも小さくなるように形成するか、または、溝6aの底部に第2のソース領域4Sbが残されないように形成する。
一方、前記実施の形態3と同様の方法を用いる場合は、図19に示した構造(図20を用いて説明したスルー膜18を用いても良い)を形成した後、さらにエッチング処理を施して図24に示す溝6aを形成しても良い。この場合も、溝6aの底部に残される第2のソース領域4Sbの深さが、溝6aの側面部に残される第2のソース領域4Sbの幅よりも小さくなるように、または、溝6aの底部に第2のソース領域4Sbが存在しなくなるまでエッチング処理を施す。なお、この場合は、第2のソース領域4Sbの上部が図22で説明したのと同様になる。
次いで、図25に示すように、例えば熱酸化法に代表される酸化方法を用いて、溝6aの内面(側面および底面)に酸化膜19を形成する。この場合、溝6aの側面部に第2のソース領域4Sbが残され、かつ、溝6aの底面の酸化膜19がその下方のベース領域3に接するように酸化膜19を形成する。
続いて、マスクパターンMBp(図15の場合はマスクパターンMBpおよびサイドウォールMCp)をエッチングマスクとしてエピタキシャル層EPにエッチング処理を施す。これにより、図26に示すように、溝6aの底部の酸化膜19を除去して溝6aの下方に連続して延びる溝6cを形成する。溝6cは、ベース領域3を貫通してドリフト層2の深さ方向の途中で終端している。なお、溝6aの側面部の第2のソース領域4Sbは、溝6aの側面の酸化膜19により保護されている。
その後、マスクパターンMBp(図15の場合はマスクパターンMBpおよびサイドウォールMCp)と酸化膜19を図27に示すように除去することにより、溝6aの幅を広げる。これにより、溝6aの下方に溝6aの幅よりも酸化膜19の厚さ分だけ幅の小さい溝6cを形成する。
ここで、上記したように、第2のソース領域4Sbの幅Ws2が極端に狭いと、第2のソース領域4Sbの抵抗が増加する一方、幅Ws2が広いと電界効果トランジスタQのしきい値電圧が低減し、また、ドレイン耐圧が下がってしまう。すなわち、第2のソース領域4Sbの幅Ws2は、第1のソース領域4Saの幅Ws1よりも狭くする必要がある。このため、第2のソース領域4Sbを形成するためのイオン注入では、第2のソース領域4Sbの幅を適正値の幅Ws2にするために、溝6aの側面に形成した酸化膜19の除去に伴う削れ量を考慮して、注入角や注入深さを設定することが重要である。
その後、前記実施の形態1で説明したように不純物の活性化のためのアニール処理を施した後、前記実施の形態1の図10以降を用いて説明したものと同様の工程を経て図23に示した半導体装置が完成する。
(実施の形態5)
本実施の形態5の半導体装置の構造について図28~図32を参照して説明する。図28は本実施の形態5の半導体装置の要部断面図である。
本実施の形態5の半導体装置の構造について図28~図32を参照して説明する。図28は本実施の形態5の半導体装置の要部断面図である。
図28に示すように、エピタキシャル層EPには複数の溝6がエピタキシャル層EPの上面に沿って予め決められた間隔毎に並んで配置されている。この複数の溝6の隣接間のエピタキシャル層EP部分には上記したベース領域3が設けられている。
各ベース領域3の下部において溝6から離れた位置には、溝6の底部よりも深い位置まで突出する部分が形成されている。すなわち、ベース領域3の下部は、溝6の隣接間中央に向かって次第に深くなるように形成されており、ベース領域3の底部中央が溝6の底部よりも深い位置まで延びて終端している。
ここで、図29は図1の半導体装置においてドレイン領域13からゲート電極8側に加わる電界Eの状態を示した半導体装置の要部断面図である。この場合、ベース領域3の底部がほぼ平坦なのでドレイン領域13からの電界Eは、ベース領域3よりも深いゲート電極8の底部側に集中してしまう。
これに対して、図30は本実施の形態5の半導体装置においてドレイン領域13からゲート電極8側に加わる電界Eの状態を示した半導体装置の要部断面図である。この場合、ベース領域3の下部が部分的に突出しているのでドレイン領域13からの電界Eがベース領域13下部の突出部分にも加わり分散される。このため、ゲート電極8の底部側に加わる電界Eを緩和することができるので、電界効果トランジスタQのゲート-ドレイン間耐圧を向上させることができる。したがって、電界効果トランジスタQの特性をさらに向上させることができる。
このベース領域3は、例えば、後述するように、溝6を形成した後にエピタキシャル層EPの上面に対して斜方向から不純物イオンを注入する斜方イオン注入法により形成されている。
ここで、図31は斜方イオン注入により形成されたベース領域3を示す半導体装置の要部拡大断面図、図32は不具合がある場合のベース領域3を示す半導体装置の要部拡大断面図である。なお、図31および図32において矢印Aibはベース領域3を形成するための不純物イオンの注入方向を示している。また、図31および図32では図面を見やすくするためベース領域3にはハッチングを付していない。
本実施の形態5の場合、図31に示すように、前記実施の形態3で説明した第2のソース領域4Sbと同様に、ベース領域3の上部においてベース領域3を構成する不純物の分布は、溝6の側面から離間する方向の長さが溝6の深さ方向に沿って次第に長くなるような分布となっている。
さらに詳細に説明すると、ベース領域3は、互いに隣接する溝6の一方の溝6の側面を一辺とする平行四辺形状のベース領域3と、他方の溝6の側面を一辺とする平行四辺形状のベース領域3とが重なることで形成されている。これは、図22で説明した第2のソース領域4Sbの場合と同様の理由からである。
また、この場合、ベース領域3は、ベース領域3において溝6の一側面から離間する方向に形成される長さをWb、溝6の隣接間の長さをWmとすると、0.5≦Wb/Wm≦1の不等式を満たすように形成されている。これは、この不等式の範囲外の場合、上記のような形状のベース領域3を形成できないからである。例えば長さWmを1とした場合に、長さWbを0.3とすると、Wb/Wmが0.3となるが、その場合、図32に示すように、隣接する溝6,6の一側面から形成されるベース領域3が溝6,6の隣接間中央で重ならず、それらの間にドリフト層2の一部が介在されてしまう。その結果、ソース-ドレイン間のパンチスルーの原因となる。一方、Wb/Wmが1より大きくなると、ベース領域3を形成する不純物の注入深さが深くなり、ベース領域3が溝6の底部を覆ってしまい、これも動作不良の原因となる。
これ以外の構成は、前記実施の形態1~4で説明したものと同じである。例えば、本実施の形態5において第2のソース領域4Sbは前記実施の形態1,2で説明したように形成しても良いし、前記実施の形態3,4で説明したように形成しても良い。第2のソース領域4Sbを前記実施の形態3,4で説明したように形成した場合、第2のソース領域4Sbの断面形状は、図22で説明したようになる。すなわち、第2のソース領域4Sbの上部において第2のソース領域4Sbを構成する不純物の分布が、溝6の側面から離間する方向の長さが溝6の深さ方向に沿って次第に長くなるような分布となっている。そして、第2のソース領域4Sbの上部は、溝6の側面とエピタキシャル層EPの上面とのなす角θがイオン注入角度に対応して鋭角になるように形成される。したがって、第2のソース領域4Sbの断面形状は、溝6の側面を一辺とする他に、エピタキシャル層EPの上面とのなす角が鋭角となる辺を一つ持つ多角形状になる。
また、本実施の形態5においても前記実施の形態4で説明したように1つの溝6を上下2段の溝6a,6c(図23参照)で構成しても良い。
次に、本実施の形態5の半導体装置の製造方法の一例について図33~図41を参照して説明する。図33~図41は、本実施の形態5の半導体装置の製造工程中における要部断面図である。
まず、図33に示すエピタキシャルウエハEPWを用意する。エピタキシャルウエハEPWを構成する基板1は、例えば4度オフセットを持つn+型の4H-SiCウエハにより形成されている。基板1の不純物濃度は、例えば、1×1018cm-3である。基板1の第1の面(図33の上面)は、炭素(C)で終端されるC面とされている(C面ウエハ)。
この基板1の第1の面上には、エピタキシャル層EPがエピタキシャル法により形成されている。エピタキシャル層EPは、例えば、n型のSiCにより形成されており、その不純物濃度は、例えば、2×1016cm-3である。
続いて、基板1の第2の面(図33の下面)に、例えば、NまたはPイオンをイオン注入することによりn+型のドレイン領域13を形成する。ドレイン領域13の不純物濃度は、前記実施の形態1で説明したものと同じである。
続いて、図34に示すように、エピタキシャル層EPの上部にn+型の第1のソース領域4Saを形成する。第1のソース領域4Saを形成するには、例えば以下のようにする。すなわち、エピタキシャル層EP上に、第1のソース領域4Saが露出され、それ以外が被覆されるマスクパターン(図示せず)を形成する。続いて、そのマスクパターンをイオン注入マスクとしてエピタキシャル層EPの上部に、例えばNまたはPイオンを注入して第1のソース領域4Saを形成する。第1のソース領域4Saの不純物の注入深さおよび不純物濃度は、前記実施の形態1で説明したものと同じである。
続いて、第1のソース領域4Saの形成時に用いたマスクパターンを除去した後、エピタキシャル層EPの上部の一部にp+型のベースコンタクト領域5を選択的に形成する。ベースコンタクト領域5を形成するには、例えば以下のようにする。すなわち、エピタキシャル層EP上に、ベースコンタクト領域5が露出され、それ以外が被覆されるマスクパターン(図示せず)を形成する。続いて、そのマスクパターンをイオン注入マスクとしてエピタキシャル層EPの上部に、例えばAlまたはBイオンを注入することによりベースコンタクト領域5を形成する。なお、ベースコンタクト領域5の不純物の注入深さおよび不純物濃度は、前記実施の形態1で説明したものと同じである。
次いで、ベースコンタクト領域5の形成時に用いたマスクパターンを除去した後、エピタキシャル層EP上にマスク膜を堆積し、さらにそのマスク膜を前記と同様にパターニングすることにより、マスクパターンMBpを形成する。マスクパターンMBpは、複数の溝の形成領域が開口され、それ以外の領域が覆われるような平面形状に形成されている。
続いて、図35に示すように、マスクパターンMBpをエッチングマスクとして、ドライエッチング処理等を施すことによりエピタキシャル層EPに溝6aを形成する。溝6aは、第2のソース領域4Sbを貫通しドリフト層2で終端するように形成されている。
その後、図36に示すように、前記実施の形態3において図19を用いて説明したものと同様に、マスクパターンMBpを残したまま、エピタキシャル層EPの上面に対して斜方からNまたはPイオンを注入する。これにより各溝6aの側面部分に第2のソース領域4Sbを形成する。
ここでの第2のソース領域4Sbの不純物濃度や幅Ws2の設定も、前記実施の形態3の図19を用いて説明したものと同じである。また、ここで、第2のソース領域4Sbにおける不純物濃度と注入深さを制御するために、図20を用いて説明したようにスルー膜18を用いても良い。
次いで、図37に示すように、前記実施の形態3の図21を用いて説明したものと同様に、マスクパターンMBpをエッチングマスクとして、エッチング処理を施すことにより溝6aの下部に溝6bを連続して形成する。これにより、溝6a,6bで構成される溝6が完成する。
続いて、マスクパターンMBpを残したまま、エピタキシャルウエハEPWに対して熱酸化処理を施すことにより溝6の内面(側面および底面)に酸化膜を形成する。この際、溝6の底面に形成される酸化膜の厚さが、溝6の側面に形成される酸化膜の厚さよりも厚くなる。これは、本実施の形態においてはC面ウエハを用いているため溝6の底面もC面であるが、溝6の底面のC面の酸化レートは、溝6の側面の(112-0)面の酸化レートの約2倍になるためである。
その後、その溝6の内面の酸化膜のうち、溝6の側面の酸化膜が完全に除去され、溝6の底面の酸化膜が残されるようにウエットエッチング処理を施すことにより、図38に示すように、溝6の底面に酸化膜20を形成する。溝6の底面に酸化膜20を形成する他の方法としては、例えば次の第1および第2の方法がある。
すなわち、第1は、溝6の側面の酸化膜20の厚さが溝6の底面の酸化膜20の厚さよりも薄くなるように酸化膜20を形成した後、溝6の側面の薄い酸化膜20が除去され、溝6の底面の厚い酸化膜20が残されるようにウエットエッチング等を施す方法である。
例えば、スピン・オン・ガラス(Spin On Glass:SOG)膜を塗布した後、熱処理によって酸化膜(SiO2)を形成し、溝6の側面の酸化膜20が除去され、溝6の底面に酸化膜20が残されるようにウエットエッチング処理を施す。SOG膜を用いた場合、溝6の側面に被着する酸化膜20の厚さが、溝6の底面に堆積される酸化膜20の厚さよりも薄くなるので、溝6の底面に酸化膜20が残るようにウエットエッチングすることができる。
第2は、光CVD法を用いて溝6の底部に酸化膜20を選択的に形成する方法である。これら第1、第2の方法であれば、ウエハの面によらず、溝6の底面のみに酸化膜20を形成することができる。
次いで、図39に示すように、例えば、AlまたはBイオンをエピタキシャル層EPの上面に対して斜方から注入することにより、溝6の隣接間のエピタキシャル層EPにp型のベース領域3を形成する。また、同時にベース領域3と基板1との間に、エピタキシャル層EPにより形成されるn+型のドリフト層2を形成する。
ベース領域3の下部中央は溝6よりも深い位置で終端している。ベース領域3の形成時には、実際に斜方からのイオン注入は、ウエハを傾けて注入している。また、ベース領域3の不純物濃度は、例えば、1×1016~1×1019cm-3の範囲である。
また、ベース領域3は、上記したように隣接する溝6の間のエピタキシャル層EPの幅を考慮して形成する必要がある。すなわち、ベース領域3を形成するための不純物の注入深さが浅すぎると、隣接する溝6の間のエピタキシャル層EPにドリフト層2の一部が残される(図32参照)ため、ソース-ドレイン間のパンチスルーの原因となる。一方、ベース領域3を形成するための不純物の注入深さが深すぎると、ベース領域3が溝6の底部を覆ってしまい、これも動作不良の原因となる。このため、ベース領域3の形成時には、上記のように、0.5≦Wb/Wm≦1の条件を満たすように不純物イオンの注入角と注入エネルギーを設定する必要がある。
また、ベース領域3の形成時には、エピタキシャル層EPの上面および溝6の底面がマスクパターンMBpおよび酸化膜20で覆われた状態で斜方からイオン注入する。このため、ベース領域3を形成するための不純物のイオン注入がマスクパターンMBpおよび酸化膜20によって阻害される。その結果、上記したように、ベース領域3の断面形状は、図31に示したように、溝6の側面を一辺とする他に、エピタキシャル層EPの上面とのなす角が鋭角になる辺を2つ持つ多角形状に形成される。
次いで、マスクパターンMBpおよび酸化膜20を図40に示すように除去する。続いて、基板1およびエピタキシャル層EPの周囲に不純物活性化アニールのキャップ材(図示せず)として炭素膜を堆積した後、エピタキシャルウエハEPWに対して不純物活性化アニールを施す。この不純物活性化アニールの温度は、例えば1600~1800℃である。
続いて、キャップ材の炭素膜を酸素プラズマアッシング等により除去した後、さらに清浄な表面を得るために、エピタキシャルウエハEPWの表面に熱酸化法等により酸化膜を形成し、これを除去した。
続いて、図41に示すように、エピタキシャル層EPの上面および溝6の内面(側面および底面)を覆うようにゲート絶縁膜7を形成する。本実施の形態5においては、例えば、厚さが50nm程度の堆積酸化膜をCVD法により形成した後、その堆積酸化膜の改質のために高温アニールを施すことによりゲート絶縁膜7を形成した。
その後、前記実施の形態1と同様に、溝6の内部にゲート電極8を形成する。ゲート電極8は、例えば、厚さが100~300nm程度のn型の多結晶シリコンにより形成されている。
その後、前記実施の形態1と同様に、層間絶縁膜の形成工程、シリサイド工程、ソースベースコンタクト電極形成工程、表面保護膜の形成工程等を経て、図28に示した半導体装置が完成する。
以上のようにして製造された本実施の形態5の半導体装置においては、前記実施の形態1~4で得られた効果の他に以下の効果を得ることができる。すなわち、ベース領域3の底部が溝6の底部よりも突出していることにより、溝6の底部のゲート絶縁膜7への電界集中を緩和することができる。
(実施の形態6)
前記実施の形態5の半導体装置においては電界効果トランジスタとして動作するデバイス領域(素子形成領域)の構造について説明したが、本実施の形態6においてはデバイス形成領域の端部における電界集中を防ぐ構造(ターミネーション)について説明する。
前記実施の形態5の半導体装置においては電界効果トランジスタとして動作するデバイス領域(素子形成領域)の構造について説明したが、本実施の形態6においてはデバイス形成領域の端部における電界集中を防ぐ構造(ターミネーション)について説明する。
図42は本実施の形態6の半導体装置のデバイス領域とターミネーション領域との境界部の要部断面図である。符号DRはデバイス領域、符号TRはターミネーション領域を示している。
本実施の形態6においては、デバイス領域DRの端部外側のターミネーション領域(周辺領域)TRに配置された溝6tの外側の側面部にもベース領域(第2導電型の炭化珪素領域)3t(3)が形成されている。このベース領域3tの下部において溝6tから離れた位置には溝6tの底部よりも深い位置まで突出する部分が形成されている。すなわち、ベース領域3tの下部は、溝6tから離れるにつれて次第に深くなり、溝6tの底部よりも深い位置で終端している。
このようにターミネーション領域TRにベース領域3tを設けたことにより、図29および図30を用いて説明したものと同様の理由によりデバイス領域DRの端部においてドレイン領域13からゲート電極8側に加わる電界を緩和させることができる。このため、デバイス領域DRの電界効果トランジスタQのゲート-ドレイン間耐圧を向上させることができる。
また、ここでは、例えば、ターミネーション領域TRのベース領域3tの最も深い位置が、デバイス領域DRのベース領域3の最も深い位置とほぼ一致している。ただし、ターミネーション領域TRの溝6tの深さをデバイス領域DRの溝6の深さよりも深くすることにより、ターミネーション領域TRのベース領域3tの深さをデバイス領域DRのベース領域3よりも深くしても良い。これにより、ドレイン領域13からデバイス領域DRの端部に加わる電界を緩和する効果を向上させることができる。
このようなターミネーション領域TRのベース領域3tは、溝6tを形成した後にエピタキシャル層EPの上面に対して斜方向から不純物イオンを注入することで形成されている。したがって、前記実施の形態5で説明したベース領域3と同様に、ベース領域3tの上部においてベース領域3tを構成する不純物の分布は、溝6tの側面から離間する方向の長さが溝6tの深さ方向に沿って次第に長くなるような分布となっている。さらに詳細に説明すると、ベース領域3tの断面形状は、溝6tの側面を一辺とする平行四辺形状に形成されている。これは、前記実施の形態5で説明したベース領域3と同様の理由からである。
また、ターミネーション領域TRの溝6t内には、ゲート絶縁膜7および層間絶縁膜9が埋め込まれており、ゲート電極8が形成されていない。さらに、ターミネーション領域TRに配置された溝6tの外側のエピタキシャル層EPには第1のソース領域4Saおよび第2のソース領域4Sbは形成されていない。このターミネーション領域TRに配置された溝6tの外側のエピタキシャル層EPにソース領域が存在すると、ターミネーション領域TRにおいてソース-ドレイン間が短絡する虞があるからである。
これ以外の構造は、前記実施の形態1~5と同じである。例えば本実施の形態6においても前記実施の形態4で説明したように1つの溝6を上下2段の溝6a,6c(図23参照)で構成しても良い。
ただし、ここではターミネーション領域TRに溝6tを1つ設けた場合について説明したが、これに限定されるものではなく、ターミネーション領域TRに溝6tを複数設けても良い。
図43はターミネーション領域TRに溝6tを複数設けた場合の一例の半導体装置の要部断面図である。
ここでは、ターミネーション領域TRに溝6tおよびベース領域3tが複数設けられている。ターミネーション領域TRの複数の溝6tは、その深さがデバイス領域DRから離れるにつれて浅くなっている。そして、ベース領域3tの深さも溝6tの深さに応じて変わるので、ターミネーション領域TRの複数のベース領域3tの深さもデバイス領域DRから離れるにつれて浅くなっている。
ターミネーション領域TRの複数のベース領域3tの深さが同じだと、ドレイン領域13からの電界がターミネーション領域TRの1つのベース領域3tに集中してしまう場合がある。これに対してターミネーション領域TRのベース領域3tの深さをデバイス領域DRから離れるにつれて浅くしたことにより、ドレイン領域13から加わる電界Eを各ベース領域3tに分散させることができる。その結果、デバイス領域DRの端部においてドレイン領域13からゲート電極8側に加わる電界を緩和させることができるので、デバイス領域DRの電界効果トランジスタQのゲート-ドレイン間耐圧をさらに向上させることができる。
ただし、複数の溝6tおよび複数のベース領域3tの深さは、電界Eが分散されるように異なっていれば良く、デバイス領域DRから離れるにつれて次第に浅くなることに限定されるものではない。
次に、本実施の形態6の半導体装置の製造方法の一例について図44~図50を参照して説明する。図44~図50は、本実施の形態6の半導体装置の製造工程中におけるデバイス領域とターミネーション領域との境界部の要部断面図である。
まず、前記実施の形態5の図33で説明した工程を経て図34のマスクパターンMBpの形成工程の前までと同様の工程を経た後、図44に示すように、マスクパターン(図示せず)を用いたエッチング処理によりターミネーション領域TRに溝6tを形成する。
続いて、溝6tの形成時に用いたマスクパターンを除去した後、図45に示すように、エピタキシャル層EP上に前記と同様に溝形成用のマスクパターンMBpを形成する。ここでは、溝6tの内面(側面および底面)にもマスクパターンMBpが被覆されている。
次いで、図46に示すように、マスクパターンMBpをエッチングマスクとして、ドライエッチング処理等を施すことによりデバイス領域DRのエピタキシャル層EPに複数の溝6aを形成する。各溝6aは、上記溝6tよりは浅く形成されているが、第1のソース領域4Saを貫通しドリフト層2で終端するように形成されている。なお、ターミネーション領域TRの溝6tの内面にはマスクパターンMBpが被覆されているので溝6tが深くなることはない。
続いて、前記実施の形態5において図36を用いて説明したものと同様に、マスクパターンMBpを残したまま、エピタキシャル層EPの上面に対して斜方からNまたはPイオンを注入する。これによりデバイス領域DRの各溝6aの側面部分に第2のソース領域4Sbを形成する。
ここでの第2のソース領域4Sbの不純物濃度や幅Ws2の設定は、前記実施の形態3の図24を用いて説明したものと同じである。また、ここで、第2のソース領域4Sbにおける不純物濃度と注入深さを制御するために、図20を用いて説明したようにスルー膜18を用いても良い。なお、ターミネーション領域TRの溝6tの内面にはマスクパターンMBpが被覆されているので溝6tの両側面部に第2のソース領域4Sbは形成されない。
次いで、図47に示すように、前記実施の形態3の図21を用いて説明したものと同様に、マスクパターンMBpをエッチングマスクとして、エッチング処理を施すことによりデバイス領域DRの溝6aの下部に溝6bを連続して形成する。これにより、溝6a,6bで構成される溝6が完成する。デバイス領域DRの溝6の深さは、例えば、上記ターミネーション領域TRの溝6tの深さと同程度である。なお、ターミネーション領域TRの溝6tの内面にはマスクパターンMBpが被覆されているので溝6tが深くなることはない。
続いて、マスクパターンMBpを除去した後、エピタキシャルウエハEPWに対して熱酸化処理を施すことにより、エピタキシャル層EPの上面および溝6,6tの内面(側面および底面)に酸化膜を形成する。この際、本実施の形態6においてもC面ウエハを用いているので前記実施の形態5で説明したのと同様に、エピタキシャル層EPの上面および溝6,6tの底面に、溝6,6tの側面より厚い酸化膜が形成される。
その後、図48に示すように、溝6,6tの側面の酸化膜が除去され、エピタキシャル層EPの上面および溝6,6tの底面に酸化膜20が残されるようにエピタキシャルウエハEPWに対してウエットエッチング処理を施す。
エピタキシャル層EPの上面および溝6,6tの底面に酸化膜20を形成する他の方法としては、例えば、上記したSOG膜等を用いる第1の方法や光CVD法を用いる第2の方法がある。これらの方法であれば、ウエハの面によらず、エピタキシャル層EPの上面および溝6,6tの底面のみに酸化膜20を形成することができる。
次いで、図49に示すように、例えば、AlまたはBイオンをエピタキシャル層EPの上面に対して斜方から注入することにより溝6の隣接間および溝6,6tの隣接間にp型のベース領域3を形成するとともに、溝6tの片側の側面部にベース領域3tを形成する。また、同時にベース領域3,3tと基板1との間に、エピタキシャル層EPにより形成されるn+型のドリフト層2を形成する。
ベース領域3,3tの形成時の条件は、前記実施の形態5の図39を用いて説明したものと同じなので説明を省略する。
また、ターミネーション領域TRに形成されるベース領域3tの形状もデバイス領域TRに形成されるベース領域3と同様の理由により同様の構成になる。すなわち、ベース領域3tの断面形状は、図31に示したように、溝6の側面を一辺とする他に、エピタキシャル層EPの上面とのなす角が鋭角になる辺を2つ持つ多角形状に形成される。
次いで、エピタキシャル層EP上および溝6,6tの底面の酸化膜20を除去する。続いて、基板1およびエピタキシャル層EPの周囲に不純物活性化アニールのキャップ材(図示せず)として炭素膜を堆積した後、エピタキシャルウエハEPWに対して不純物活性化アニールを施す。この不純物活性化アニールの温度は、例えば1600~1800℃である。
続いて、キャップ材の炭素膜を酸素プラズマアッシング等により除去した後、さらに清浄な表面を得るために、エピタキシャルウエハEPWの表面に熱酸化法等により酸化膜を形成し、これを除去した。
続いて、図50に示すように、前記実施の形態5の図41を用いて説明したものと同様に、エピタキシャル層EPの上面および複数の溝6,6tの内面(側面および底面)を覆うようにゲート絶縁膜7を形成する。
その後、前記実施の形態5の図41を用いて説明したものと同様に、デバイス領域DRの複数の溝6の内部にゲート電極8を形成する。ただし、ここではゲート電極8のパターニングの際に、ターミネーション領域TRの溝6t内のゲート電極材料をエッチング除去する。
その後、エピタキシャル層EP上に層間絶縁膜9を堆積する。この際、本実施の形態6では、図42に示したようにターミネーション領域TRの溝6t内に層間絶縁膜9を埋め込む。
その後、前記実施の形態1,5と同様に、シリサイド工程、ソースベースコンタクト電極形成工程、表面保護膜の形成工程等を経て、図42に示した半導体装置が完成する。
以上のようにして製造された半導体装置においては、前記実施の形態1~5で得られた効果の他に以下の効果を得ることができる。すなわち、ターミネーション領域TRの溝6tは、そのエッチング量をコントロールすることで、予め決められた種々の深さにすることができる。そして、これにより、ターミネーション領域TRに形成されるベース領域3tの深さを変えることができる。
以上、本発明者らによってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
例えば前記実施の形態4の幅の異なる溝を次のように形成しても良い。すなわち、図24の工程の後、溝6aの内面を含むエピタキシャル層EPの上面上に絶縁膜を堆積し、これを異方性のドライエッチングでエッチバックして溝6aの側面にサイドウォールを形成する。その後、そのサイドウォールおよびマスクパターンMBpをエッチングマスクとして図26に示すように溝6aの下方に連続して溝6cを形成した後、サイドウォールおよびマスクパターンMBpを除去する。これにより、図27で示したように溝6aとそれよりも幅の狭い溝6cで構成される溝6を形成する。
また、この他、実施の形態に記載された内容の一部を以下に記載する。
(1)第1の面およびその裏側の第2の面を有する第1導電型の炭化珪素基板と、
前記第1導電型の炭化珪素基板の前記第1の面上に設けられた第1導電型の炭化珪素層と、
前記第1導電型の炭化珪素層上に設けられ、前記第1導電型とは反対の導電型に設定された第2導電型の炭化珪素領域と、
前記第2導電型の炭化珪素領域上に設けられ、第1導電型の炭化珪素により形成された第1のソース領域と、
前記第1のソース領域および前記第2導電型の炭化珪素領域を貫通するように設けられた溝と、
前記溝の内面に設けられたゲート絶縁膜と、
前記溝の内部に前記ゲート絶縁膜を介して設けられたゲート電極と、
前記溝の側面に前記第1のソース領域から前記第2導電型の炭化珪素領域の深さ方向の途中位置まで前記第1のソース領域の幅よりも狭い幅を維持した状態で延びる第1導電型の炭化珪素により形成された第2のソース領域と、を備え、
前記第2導電型の炭化珪素領域の下部において前記溝から離れた位置には、前記溝の底部よりも深い位置まで突出する部分が形成されており、
前記第2導電型の炭化珪素領域は素子形成領域の端部の外側の周辺領域に形成された溝の側面側にも形成されているものである。
前記第1導電型の炭化珪素基板の前記第1の面上に設けられた第1導電型の炭化珪素層と、
前記第1導電型の炭化珪素層上に設けられ、前記第1導電型とは反対の導電型に設定された第2導電型の炭化珪素領域と、
前記第2導電型の炭化珪素領域上に設けられ、第1導電型の炭化珪素により形成された第1のソース領域と、
前記第1のソース領域および前記第2導電型の炭化珪素領域を貫通するように設けられた溝と、
前記溝の内面に設けられたゲート絶縁膜と、
前記溝の内部に前記ゲート絶縁膜を介して設けられたゲート電極と、
前記溝の側面に前記第1のソース領域から前記第2導電型の炭化珪素領域の深さ方向の途中位置まで前記第1のソース領域の幅よりも狭い幅を維持した状態で延びる第1導電型の炭化珪素により形成された第2のソース領域と、を備え、
前記第2導電型の炭化珪素領域の下部において前記溝から離れた位置には、前記溝の底部よりも深い位置まで突出する部分が形成されており、
前記第2導電型の炭化珪素領域は素子形成領域の端部の外側の周辺領域に形成された溝の側面側にも形成されているものである。
(2)前記(1)において、前記周辺領域に形成された前記第2導電型の炭化珪素領域の上部の不純物の分布は、前記溝の側面から離れる方向の長さが前記溝の深さ方向に沿って次第に長くなる分布を持つものである。
(3)前記(1)において、前記周辺領域の溝は複数形成されており、前記周辺領域の複数の溝の深さが異なるものである。
(4)前記(3)において、前記周辺領域の溝は複数形成されており、前記周辺領域の複数の溝の各々の側面側に前記第2導電型の炭化珪素領域が形成されており、その各々の第2導電型の炭化珪素領域の深さが異なるものである。
(5)前記(1)において、前記周辺領域の溝には絶縁膜が埋め込まれているものである。
(6)前記(1)において、前記周辺領域には前記第1のソース領域および前記第2のソース領域が形成されていないものである。
(7)第1の面およびその裏側の第2の面を有する第1導電型の炭化珪素基板を用意する工程と、
前記第1導電型の炭化珪素基板の前記第1の面上に第1導電型の炭化珪素層を形成する工程と、
前記第1導電型の炭化珪素層上に前記第1導電型とは反対の導電型に設定された第2導電型の炭化珪素領域を形成する工程と、
前記第2導電型の炭化珪素領域上に第1導電型の炭化珪素により形成された第1のソース領域を形成する工程と、
前記第1のソース領域および前記第2導電型の炭化珪素領域を貫通するように素子形成領域に溝を形成する工程と、
前記素子形成領域の端部の外側の周辺領域に溝を形成する工程と、
前記素子形成領域および前記周辺領域の溝の内面にゲート絶縁膜を形成する工程と、
前記素子形成領域の溝の内部に前記ゲート絶縁膜を介してゲート電極を形成する工程と、
前記素子形成領域の溝の側面に前記第1のソース領域から前記第2導電型の炭化珪素領域の深さ方向の途中位置まで前記第1のソース領域の幅よりも狭い幅を維持した状態で延びる第1導電型の炭化珪素により形成される第2のソース領域を形成する工程と、を有し、
前記第2導電型の炭化珪素領域の形成工程は、
(a)前記素子形成領域および前記周辺領域の溝を形成した後、前記素子形成領域および前記周辺領域の溝の底面に絶縁膜を形成する工程と、
(b)前記(a)工程後、不純物を斜方から導入することにより前記素子形成領域および前記周辺領域の溝の側面部分に前記第2導電型の炭化珪素領域を形成する工程と、を有するものである。
前記第1導電型の炭化珪素基板の前記第1の面上に第1導電型の炭化珪素層を形成する工程と、
前記第1導電型の炭化珪素層上に前記第1導電型とは反対の導電型に設定された第2導電型の炭化珪素領域を形成する工程と、
前記第2導電型の炭化珪素領域上に第1導電型の炭化珪素により形成された第1のソース領域を形成する工程と、
前記第1のソース領域および前記第2導電型の炭化珪素領域を貫通するように素子形成領域に溝を形成する工程と、
前記素子形成領域の端部の外側の周辺領域に溝を形成する工程と、
前記素子形成領域および前記周辺領域の溝の内面にゲート絶縁膜を形成する工程と、
前記素子形成領域の溝の内部に前記ゲート絶縁膜を介してゲート電極を形成する工程と、
前記素子形成領域の溝の側面に前記第1のソース領域から前記第2導電型の炭化珪素領域の深さ方向の途中位置まで前記第1のソース領域の幅よりも狭い幅を維持した状態で延びる第1導電型の炭化珪素により形成される第2のソース領域を形成する工程と、を有し、
前記第2導電型の炭化珪素領域の形成工程は、
(a)前記素子形成領域および前記周辺領域の溝を形成した後、前記素子形成領域および前記周辺領域の溝の底面に絶縁膜を形成する工程と、
(b)前記(a)工程後、不純物を斜方から導入することにより前記素子形成領域および前記周辺領域の溝の側面部分に前記第2導電型の炭化珪素領域を形成する工程と、を有するものである。
(8)前記(7)において、前記周辺領域の溝内に層間絶縁膜を埋め込む工程を有するものである。
1 基板
2 ドリフト層
3 ベース領域
3t ベース領域
4Sa 第1のソース領域
4Sb 第2のソース領域
5 ベースコンタクト領域
6 溝
6a 溝
6b 溝
6c 溝
6t 溝
7 ゲート絶縁膜
8 ゲート電極
9 層間絶縁膜
10 ソースベースコンタクト共通電極
11 コンタクトホール
12 表面保護膜
13 ドレイン領域
14 ドレインコンタクト電極
18 スルー膜
19 酸化膜
20 酸化膜
MAp マスクパターン
MBp マスクパターン
MCp サイドウォール
DR デバイス領域
TR ターミネーション領域
2 ドリフト層
3 ベース領域
3t ベース領域
4Sa 第1のソース領域
4Sb 第2のソース領域
5 ベースコンタクト領域
6 溝
6a 溝
6b 溝
6c 溝
6t 溝
7 ゲート絶縁膜
8 ゲート電極
9 層間絶縁膜
10 ソースベースコンタクト共通電極
11 コンタクトホール
12 表面保護膜
13 ドレイン領域
14 ドレインコンタクト電極
18 スルー膜
19 酸化膜
20 酸化膜
MAp マスクパターン
MBp マスクパターン
MCp サイドウォール
DR デバイス領域
TR ターミネーション領域
Claims (15)
- 第1の面およびその裏側の第2の面を有する第1導電型の炭化珪素基板と、
前記第1導電型の炭化珪素基板の前記第1の面上に設けられた第1導電型の炭化珪素層と、
前記第1導電型の炭化珪素層上に設けられ、前記第1導電型とは反対の導電型に設定された第2導電型の炭化珪素領域と、
前記第2導電型の炭化珪素領域上に設けられ、第1導電型の炭化珪素により形成された第1のソース領域と、
前記第1のソース領域および前記第2導電型の炭化珪素領域を貫通するように設けられた溝と、
前記溝の内面に設けられたゲート絶縁膜と、
前記溝の内部に前記ゲート絶縁膜を介して設けられたゲート電極と、
前記溝の側面に前記第1のソース領域から前記第2導電型の炭化珪素領域の深さ方向の途中位置まで前記第1のソース領域の幅よりも狭い幅を維持した状態で延びる第1導電型の炭化珪素により形成された第2のソース領域と、
を備える半導体装置。 - 請求項1記載の半導体装置において、
前記溝は、その溝の深さ方向に沿って第1の溝と第2の溝とが連通した状態で形成されており、前記第2の溝の幅が、前記第1の溝の幅よりも小さい半導体装置。 - 請求項2記載の半導体装置において、
前記第2のソース領域が、前記第1の溝と前記第2の溝との間で終端している半導体装置。 - 請求項1記載の半導体装置において、
前記第2のソース領域の上部の不純物の分布は、前記溝の側面から離れる方向の長さが前記溝の深さ方向に沿って次第に長くなる分布を持つ半導体装置。 - 請求項1記載の半導体装置において、
前記第2導電型の炭化珪素領域の下部において前記溝から離れた位置には、前記溝の底部よりも深い位置まで突出する部分が形成されている半導体装置。 - 請求項5記載の半導体装置において、
前記第2導電型の炭化珪素領域において前記溝の一側面から離れる方向の長さをWb、前記溝の隣接間の長さをWmとすると、0.5≦Wb/Wm≦1の不等式を満たす半導体装置。 - 請求項5記載の半導体装置において、
前記第2導電型の炭化珪素領域の上部の不純物の分布は、前記溝の側面から離れる方向の長さが前記溝の深さ方向に沿って次第に長くなる分布を持つ半導体装置。 - 請求項5記載の半導体装置において、
前記第2導電型の炭化珪素領域は素子形成領域の端部の外側の周辺領域に形成された溝の側面側にも形成されている半導体装置。 - 第1の面およびその裏側の第2の面を有する第1導電型の炭化珪素基板を用意する工程と、
前記第1導電型の炭化珪素基板の前記第1の面上に第1導電型の炭化珪素層を形成する工程と、
前記第1導電型の炭化珪素層上に前記第1導電型とは反対の導電型に設定された第2導電型の炭化珪素領域を形成する工程と、
前記第2導電型の炭化珪素領域上に第1導電型の炭化珪素により形成された第1のソース領域を形成する工程と、
前記第1のソース領域および前記第2導電型の炭化珪素領域を貫通するように溝を形成する工程と、
前記溝の内面にゲート絶縁膜を形成する工程と、
前記溝の内部に前記ゲート絶縁膜を介してゲート電極を形成する工程と、
前記溝の側面に前記第1のソース領域から前記第2導電型の炭化珪素領域の深さ方向の途中位置まで前記第1のソース領域の幅よりも狭い幅を維持した状態で延びる第1導電型の炭化珪素により形成される第2のソース領域を形成する工程と、
を有する半導体装置の製造方法。 - 請求項9記載の半導体装置の製造方法において、
前記溝の形成工程は、
前記第2導電型の炭化珪素領域の深さ方向の途中位置で終端する第1の溝を形成する工程と、
前記第1の溝の下方に連続して前記第1導電型の炭化珪素層の深さ方向の途中位置まで延び、前記第1の溝の幅よりも狭い幅を持つ第2の溝を形成する工程と、
を有する半導体装置の製造方法。 - 請求項9記載の半導体装置の製造方法において、
前記第2のソース領域の形成工程は、
(a)前記第1のソース領域上に第1のマスクパターンを形成した後、前記第1のマスクパターンの開口部を通じて不純物を導入することにより、前記第1のソース領域から前記第2導電型の炭化珪素領域の深さ方向の途中位置まで延びる第2のソース領域形成用の不純物領域を形成する工程と、
(b)前記(a)工程後、前記第1のマスクパターンの開口部の側面にサイドウォールを形成する工程と、
(c)前記(b)工程後、前記第1のマスクパターンおよび前記サイドウォールをマスクとしてエッチング処理を施すことにより前記溝を形成するとともに、前記溝の側面部に残された前記不純物領域により形成される前記第2のソース領域を形成する工程と、
を有する半導体装置の製造方法。 - 請求項9記載の半導体装置の製造方法において、
前記第2のソース領域の形成工程は、
(a)前記第1のソース領域上に第2のマスクパターンを形成した後、前記第2のマスクパターンをマスクとしてエッチング処理を施すことにより前記第1のソース領域を貫通し、前記第2導電型の炭化珪素領域の深さ方向の途中位置で終端する第1の溝を形成する工程と、
(b)前記(a)工程後、前記第2のマスクパターンをマスクとして不純物を斜方から導入することにより前記第1の溝の側面部分に前記第2のソース領域を形成する工程と、
を有する半導体装置の製造方法。 - 請求項12記載の半導体装置の製造方法において、
(c)前記(b)工程後、酸化処理を施すことにより前記第1の溝の内面に絶縁膜を形成する工程と、
(d)前記(c)工程後、前記第2のマスクパターンをマスクとしてエッチング処理を施すことにより前記第1の溝の下方に連続して第2の溝を形成し、前記第1の溝および前記第2の溝で形成される前記溝を形成する工程と、
(e)前記(d)工程後、前記第1の溝の側面部分の前記絶縁膜を除去することにより前記第1の溝の幅を前記第2の溝の幅よりも広くする工程と、
を有する半導体装置の製造方法。 - 請求項9記載の半導体装置の製造方法において、
前記第2導電型の炭化珪素領域の形成工程は、
(a)前記溝を形成した後、前記溝の底面に絶縁膜を形成する工程と、
(b)前記(a)工程後、不純物を斜方から導入することにより前記溝の側面部分に前記第2導電型の炭化珪素領域を形成する工程と、
を有する半導体装置の製造方法。 - 請求項14記載の半導体装置の製造方法において、
前記第1導電型の炭化珪素基板の前記第1の面が炭素で終端されるC面とされており、
前記(a)工程は酸化処理により前記溝の底面に前記溝の側面よりも厚い絶縁膜を形成した後、前記溝の側面の絶縁膜を除去する工程を有する半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2012/083941 WO2014102979A1 (ja) | 2012-12-27 | 2012-12-27 | 半導体装置およびその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2012/083941 WO2014102979A1 (ja) | 2012-12-27 | 2012-12-27 | 半導体装置およびその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014102979A1 true WO2014102979A1 (ja) | 2014-07-03 |
Family
ID=51020131
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2012/083941 WO2014102979A1 (ja) | 2012-12-27 | 2012-12-27 | 半導体装置およびその製造方法 |
Country Status (1)
Country | Link |
---|---|
WO (1) | WO2014102979A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105304702A (zh) * | 2014-07-24 | 2016-02-03 | 住友电气工业株式会社 | 碳化硅半导体器件 |
JP2016082099A (ja) * | 2014-10-17 | 2016-05-16 | トヨタ自動車株式会社 | トレンチゲート電極を有する絶縁ゲート型スイッチング素子の製造方法 |
CN109801959A (zh) * | 2019-01-24 | 2019-05-24 | 泰科天润半导体科技(北京)有限公司 | 一种SiC基DMOSFET器件及其制备方法 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006120894A (ja) * | 2004-10-22 | 2006-05-11 | Toshiba Corp | 半導体装置 |
JP2007103902A (ja) * | 2005-09-07 | 2007-04-19 | Nec Electronics Corp | 半導体装置 |
JP2008546216A (ja) * | 2005-06-10 | 2008-12-18 | フェアチャイルド・セミコンダクター・コーポレーション | 電荷平衡電界効果トランジスタ |
JP2010021175A (ja) * | 2008-07-08 | 2010-01-28 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
JP2010251608A (ja) * | 2009-04-17 | 2010-11-04 | Fuji Electric Systems Co Ltd | 半導体装置 |
WO2011108191A1 (ja) * | 2010-03-05 | 2011-09-09 | パナソニック株式会社 | 半導体装置の製造方法および半導体装置 |
JP2012009545A (ja) * | 2010-06-23 | 2012-01-12 | Toshiba Corp | 半導体装置の製造方法 |
JP2013008716A (ja) * | 2011-06-22 | 2013-01-10 | Shindengen Electric Mfg Co Ltd | 半導体装置及びその製造方法 |
-
2012
- 2012-12-27 WO PCT/JP2012/083941 patent/WO2014102979A1/ja active Application Filing
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006120894A (ja) * | 2004-10-22 | 2006-05-11 | Toshiba Corp | 半導体装置 |
JP2008546216A (ja) * | 2005-06-10 | 2008-12-18 | フェアチャイルド・セミコンダクター・コーポレーション | 電荷平衡電界効果トランジスタ |
JP2007103902A (ja) * | 2005-09-07 | 2007-04-19 | Nec Electronics Corp | 半導体装置 |
JP2010021175A (ja) * | 2008-07-08 | 2010-01-28 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
JP2010251608A (ja) * | 2009-04-17 | 2010-11-04 | Fuji Electric Systems Co Ltd | 半導体装置 |
WO2011108191A1 (ja) * | 2010-03-05 | 2011-09-09 | パナソニック株式会社 | 半導体装置の製造方法および半導体装置 |
JP2012009545A (ja) * | 2010-06-23 | 2012-01-12 | Toshiba Corp | 半導体装置の製造方法 |
JP2013008716A (ja) * | 2011-06-22 | 2013-01-10 | Shindengen Electric Mfg Co Ltd | 半導体装置及びその製造方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105304702A (zh) * | 2014-07-24 | 2016-02-03 | 住友电气工业株式会社 | 碳化硅半导体器件 |
JP2016029707A (ja) * | 2014-07-24 | 2016-03-03 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
CN105304702B (zh) * | 2014-07-24 | 2019-04-23 | 住友电气工业株式会社 | 碳化硅半导体器件 |
JP2016082099A (ja) * | 2014-10-17 | 2016-05-16 | トヨタ自動車株式会社 | トレンチゲート電極を有する絶縁ゲート型スイッチング素子の製造方法 |
CN109801959A (zh) * | 2019-01-24 | 2019-05-24 | 泰科天润半导体科技(北京)有限公司 | 一种SiC基DMOSFET器件及其制备方法 |
CN109801959B (zh) * | 2019-01-24 | 2024-07-30 | 泰科天润半导体科技(北京)有限公司 | 一种SiC基DMOSFET器件及其制备方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6707498B2 (ja) | シールドゲートを有する炭化珪素装置を形成する方法 | |
US8658503B2 (en) | Semiconductor device and method of fabricating the same | |
JP6572423B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP5395309B2 (ja) | 半導体装置およびその製造方法 | |
JP6801323B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP6848316B2 (ja) | 半導体装置および半導体装置の製造方法 | |
US20120205739A1 (en) | Semiconductor device and process for production thereof | |
WO2013001677A1 (ja) | 半導体装置とその製造方法 | |
JP6937326B2 (ja) | 短チャネルトレンチ型パワーmosfet | |
JP6705155B2 (ja) | 半導体装置および半導体装置の製造方法 | |
US11245016B2 (en) | Silicon carbide trench semiconductor device | |
WO2013161116A1 (ja) | 半導体装置及びその製造方法 | |
JP5676923B2 (ja) | 半導体装置の製造方法および半導体装置 | |
WO2017145548A1 (ja) | 化合物半導体装置およびその製造方法 | |
JP2015216182A (ja) | 半導体装置及びその製造方法 | |
WO2012137412A1 (ja) | 半導体装置およびその製造方法 | |
US9048251B2 (en) | Semiconductor device and method of manufacturing the same | |
US20130137254A1 (en) | Method for manufacturing semiconductor device | |
US9825125B2 (en) | Silicon carbide semiconductor device and manufacturing method of silicon carbide semiconductor device | |
WO2012105170A1 (ja) | 半導体装置およびその製造方法 | |
WO2014102979A1 (ja) | 半導体装置およびその製造方法 | |
US12002873B2 (en) | Method for adjusting groove depth and method for manufacturing semiconductor device | |
JP5059989B1 (ja) | 半導体装置とその製造方法 | |
JP2006086549A (ja) | 電界効果トランジスタ及びその製造方法 | |
JP3541832B2 (ja) | 電界効果トランジスタ及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 12891211 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 12891211 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |