WO2013180433A1 - 탄화규소 에피 웨이퍼 및 이의 제조 방법 - Google Patents

탄화규소 에피 웨이퍼 및 이의 제조 방법 Download PDF

Info

Publication number
WO2013180433A1
WO2013180433A1 PCT/KR2013/004645 KR2013004645W WO2013180433A1 WO 2013180433 A1 WO2013180433 A1 WO 2013180433A1 KR 2013004645 W KR2013004645 W KR 2013004645W WO 2013180433 A1 WO2013180433 A1 WO 2013180433A1
Authority
WO
WIPO (PCT)
Prior art keywords
silicon carbide
wafer
carbide epitaxial
growth rate
susceptor
Prior art date
Application number
PCT/KR2013/004645
Other languages
English (en)
French (fr)
Inventor
강석민
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to US14/404,374 priority Critical patent/US9324561B2/en
Priority to CN201380034721.8A priority patent/CN104412362B/zh
Publication of WO2013180433A1 publication Critical patent/WO2013180433A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/36Carbides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02441Group 14 semiconducting materials
    • H01L21/02447Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • H01L21/205
    • H01L21/2053
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide

Definitions

  • Embodiments relate to silicon carbide epi wafers and methods of making the same.
  • chemical vapor deposition is widely used in the art of forming various thin films on a substrate or a wafer.
  • the chemical vapor deposition method is a deposition technique involving a chemical reaction, and forms a semiconductor thin film, an insulating film, or the like on the wafer surface by using a chemical reaction of a source material.
  • Such chemical vapor deposition methods and deposition apparatuses have recently attracted attention as a very important technology among thin film formation technologies due to miniaturization of semiconductor devices, development of high efficiency, high power LEDs, and the like. It is currently used to deposit various thin films such as silicon films, oxide films, silicon nitride films or silicon oxynitride films, tungsten films and the like on a wafer.
  • a reactive gas capable of reacting with the wafer must be introduced.
  • a gaseous raw material such as silane (SiH 4 ) and ethylene (C 2 H 4 ), which are standard precursors, or a liquid raw material such as methyltrichlorosilane (MTS) is added thereto, and the raw material is heated to After the formation of intermediate compounds such as CH 3 , SiCl x, and the like, these intermediate compounds were introduced into the deposition unit and reacted with the wafer located in the susceptor to deposit a silicon carbide epi layer.
  • Embodiments provide a silicon carbide epi wafer manufacturing method and a silicon carbide epi wafer which can reduce the surface defects and surface roughness of the silicon carbide wafer to produce high quality silicon carbide epi wafers.
  • Silicon carbide epitaxial wafer manufacturing method comprises the steps of preparing a wafer in a susceptor; And growing a silicon carbide epitaxial layer on the wafer, wherein growing the silicon carbide epitaxial layer on the wafer comprises introducing a fuel comprising carbon, silicon, hydrogen and chlorine into the susceptor. ; Growing a silicon carbide epitaxial layer on the wafer at a first growth rate; And growing a silicon carbide epitaxial layer on the wafer at a second growth rate higher than the first growth rate.
  • Silicon carbide epitaxial wafer according to the embodiment, the silicon carbide wafer; And a silicon carbide epitaxial layer formed on the silicon carbide wafer, wherein the surface defect is 1ea / cm 2 or less.
  • the silicon carbide epitaxial layer is deposited by varying the growth rate at a first growth rate and a second growth rate higher than the first growth rate in the process of depositing the silicon carbide epitaxial layer.
  • a defect called a micropipe having a micro ( ⁇ m) size exists on a silicon carbide wafer. Such defects cause defects on the surface of the epi layer when the silicon carbide epitaxial layer is grown on the wafer, thereby degrading the quality of the final silicon carbide epitaxial wafer and deteriorating efficiency when applied to power devices and the like.
  • the growth rate is separated into a first growth rate and a second growth rate, and then, at the first growth rate, the micropipes present on the wafer are removed.
  • the micropipes present in the final silicon carbide epitaxial wafer can be reduced.
  • the silicon carbide epitaxial wafer according to the embodiment can reduce the micropipes present on the surface of the silicon carbide epitaxial wafer by more than 99% and can be used as an electronic material of high quality and high efficiency.
  • 1 and 2 are process flowcharts for explaining a silicon carbide epitaxial wafer manufacturing method according to the embodiment.
  • FIG. 3 to 5 are exploded perspective views, perspective views, and cross-sectional views of a susceptor for explaining a silicon carbide epitaxial wafer manufacturing method according to an embodiment.
  • FIG. 3 is an exploded perspective view illustrating a deposition apparatus according to an embodiment.
  • 5 is a perspective view illustrating a deposition apparatus according to an embodiment, and
  • FIG. 5 is a part of a cross-sectional view taken along line II ′ in FIG. 4.
  • each layer, region, pattern, or structure may be “on” or “under” the substrate, each layer, region, pad, or pattern.
  • Substrate formed in includes all formed directly or through another layer. Criteria for the top / bottom or bottom / bottom of each layer will be described with reference to the drawings.
  • each layer (film), region, pattern, or structure may be modified for clarity and convenience of description, and thus do not necessarily reflect the actual size.
  • each layer, region, pattern, or structure may be “on” or “under” the substrate, each layer, region, pad, or pattern.
  • Substrate formed in includes all formed directly or through another layer. Criteria for the top / bottom or bottom / bottom of each layer will be described with reference to the drawings.
  • each layer (film), region, pattern, or structure may be modified for clarity and convenience of description, and thus do not necessarily reflect the actual size.
  • FIGS. 1 and 2 are a process flow chart for explaining a silicon carbide epitaxial wafer manufacturing method according to an embodiment
  • Figures 3 to 5 are exploded perspective views of a susceptor for explaining a silicon carbide epitaxial wafer manufacturing method according to an embodiment, It is a figure which shows a perspective view and sectional drawing.
  • a method of manufacturing a silicon carbide epitaxial wafer may include preparing a wafer in a susceptor (ST10); And growing a silicon carbide epitaxial layer on the wafer (ST20).
  • the wafer In preparing the wafer in the susceptor (ST10), the wafer may be positioned in the susceptor located in the chamber.
  • the wafer may be a silicon carbide wafer. That is, the silicon carbide epitaxial wafer manufacturing method according to the embodiment may be a silicon carbide epitaxial wafer manufacturing method.
  • a silicon carbide epitaxial layer may be grown on the wafer by inputting a raw material into the susceptor.
  • the step of growing a silicon carbide epitaxial layer on the wafer may include: adding a reaction raw material into the susceptor (ST100); Growing an epitaxial layer on the wafer at a first growth rate (ST200); And growing an epitaxial layer on the wafer at a second growth rate higher than the first growth rate (ST300).
  • the reaction raw material may include a liquid raw material, a gaseous raw material, or a solid raw material containing carbon and silicon.
  • the liquid raw material may include methyl trichlorosilane (MTS) or trichlorosilane (TCS).
  • the gas phase raw material may include silane (SiH 4 ), ethylene (C 2 H 4 ) and hydrogen chloride (HCl) or silane, propane (C 3 H 8 ) and hydrogen chloride.
  • the carrier gas may further include hydrogen (H 2 ).
  • the first growth rate and the second growth rate may be different from each other.
  • the second growth rate may be higher than the first growth rate.
  • growing the epitaxial layer on the wafer at a first growth rate (ST200) and growing the epitaxial layer on the wafer at a second growth rate higher than the first growth rate (ST300) may be continuously performed. .
  • the first growth rate may be about 10 ⁇ m / h or more. Preferably, the first growth rate may be about 10 ⁇ m / h to about 20 ⁇ m / h.
  • the second growth rate may be greater than the first growth rate.
  • the second growth rate may be about 30 ⁇ m / h or more. That is, the second growth rate may be about 10 ⁇ m / h or more larger than the first growth rate.
  • the first growth rate and the second growth rate may be controlled by the susceptor by the amount of the raw material and the ratio of each atom introduced into the susceptor, the temperature and the pressure inside the susceptor.
  • the first growth rate and the second growth rate may be different by adjusting the amount of raw material introduced into the susceptor.
  • the amount of the reaction raw material introduced into the susceptor is reduced, and the epitaxial layer is grown on the wafer at the second growth rate (ST300). In the above, the amount of the reaction raw material introduced into the susceptor can be increased.
  • the amount of reaction raw material introduced into the susceptor is increased in comparison with the step of growing an epitaxial layer on the wafer at a first growth rate (ST200). can do.
  • the ratio of each atom included in the reaction raw material is adjusted. That is, the raw material is introduced into the susceptor, the susceptor is heated, and ionized into an intermediate compound including carbon (C), silicon (Si), chlorine (Cl), hydrogen (H), and the like.
  • the ratio of the number of carbon atoms and the number of silicon atoms is 0.7 to 1.5
  • the percentage of the silicon atoms and the hydrogen molecules may be at least 0.01%.
  • the growth rate is separated into a first growth rate and a second growth rate, and then, at the first growth rate, the micropipes present on the wafer are removed.
  • the micropipes present in the final silicon carbide epitaxial wafer can be reduced.
  • the micropipes present in the silicon carbide epitaxial wafer can be reduced by 99% or more. Therefore, the finally manufactured silicon carbide epitaxial wafer manufactured according to the silicon carbide epitaxial wafer manufacturing method according to the embodiment can reduce the surface defects to produce a high quality silicon carbide epitaxial wafer.
  • a silicon carbide epitaxial layer may be deposited on the wafer.
  • the silicon carbide epitaxial layer may be deposited on the wafer through a deposition apparatus including a susceptor.
  • 3 to 5 are exploded perspective views, perspective views, and cross-sectional views of a susceptor for explaining a method of manufacturing a silicon carbide epitaxial wafer according to an embodiment.
  • the deposition apparatus includes a chamber 10, a susceptor 20, a source gas line 40, a wafer holder 30, and an induction coil 50.
  • the chamber 10 may have a cylindrical tube shape. Alternatively, the chamber 10 may have a rectangular box shape. The chamber 10 may accommodate the susceptor 20, the source gas line 40, and the wafer holder 30.
  • both ends of the chamber 10 are hermetically sealed, and the chamber 10 may prevent inflow of external gas and maintain a degree of vacuum.
  • the chamber 10 may include quartz having high mechanical strength and excellent chemical durability.
  • the chamber 10 has improved heat resistance.
  • the heat insulating part 60 may be further provided in the chamber 10.
  • the heat insulating part 60 may perform a function of preserving heat in the chamber 10.
  • Examples of the material used as the heat insulating part include nitride ceramics, carbide ceramics or graphite.
  • the susceptor 20 is disposed in the chamber 10.
  • the susceptor 20 receives the source gas line 40 and the wafer holder 30.
  • the susceptor 20 accommodates a substrate such as the wafer (W).
  • the reaction gas is introduced into the susceptor 20 through the source gas line 40.
  • the susceptor 20 may include a susceptor upper plate 21, a susceptor lower plate 22, and susceptor side plates 23.
  • the susceptor upper plate 21 and the susceptor lower plate 22 face each other.
  • the susceptor 20 may be manufactured by placing the susceptor upper plate 21 and the susceptor lower plate 22 and attaching the susceptor side plates 23 to both sides thereof.
  • a space for the gas passage may be made in the susceptor 20 of the rectangular parallelepiped.
  • the susceptor 20 may include graphite having high heat resistance and easy processing to withstand conditions such as high temperature.
  • the susceptor 20 may have a structure in which silicon carbide is coated on the graphite body.
  • the susceptor 20 may be induction heated by itself.
  • the reaction raw material supplied to the susceptor 20 may be decomposed into an intermediate compound by heat, and in this state, may be deposited on the wafer W or the like.
  • the reaction raw material may include a liquid, gaseous or solid raw material containing carbon, silicon and chlorine.
  • the liquid raw material may include methyl trichlorosilane (MTS) or trichlorosilane (TCS).
  • the gas phase raw material may include silane (SiH 4 ), ethylene (C 2 H 4 ) and hydrogen chloride (HCl) or silane, propane (C 3 H 8 ) and hydrogen chloride.
  • the carrier gas may further include hydrogen (H 2).
  • the reaction raw material is decomposed into radicals containing silicon, carbon and chlorine, and a silicon carbide epitaxial layer may be grown on the wafer (W). More specifically, the radical can be CH x ⁇ (1 ⁇ x ⁇ 4) or SiCl x ⁇ (1 ⁇ x ⁇ 4) including CH 3 , SiCl, SiCl 2 , SiHCl 2 , SiHCl 2 , etc. have.
  • the source gas line 40 may have a square tube shape.
  • Examples of the material used for the source gas line 40 include quartz and the like.
  • the wafer holder 30 is disposed in the susceptor 20.
  • the wafer holder 30 may be disposed at the rear of the susceptor 20 based on the direction in which the source gas flows.
  • the wafer holder 30 supports the wafer (W). Examples of the material used for the wafer holder 30 include silicon carbide or graphite.
  • the induction coil 50 is disposed outside the chamber 10.
  • the induction coil 50 may surround the outer circumferential surface of the chamber 10.
  • the induction coil 50 may induce heat generation of the susceptor 20 through electromagnetic induction.
  • the induction coil 50 may wind an outer circumferential surface of the chamber 10.
  • the susceptor 20 may be heated to a temperature of about 1500 ° C. to about 1700 ° C. by the induction coil 50. That is, the susceptor 20 may be heated to the epitaxial growth temperature by the induction coil 50. Thereafter, at a temperature of 1500 ° C. to 1700 ° C., the source gas is decomposed into an intermediate compound, introduced into the susceptor, and injected into the wafer (W). By the radicals injected onto the wafer W, a silicon carbide epitaxial layer is formed on the wafer W.
  • the silicon carbide epitaxial growth apparatus forms a thin film such as the silicon carbide epitaxial layer on the substrate such as the wafer W, and the remaining gas is disposed at the end of the susceptor 20. Through the discharge line, it can be discharged to the outside.
  • the silicon carbide epitaxial wafer manufacturing method grows the silicon carbide epitaxial layer on the wafer at different growth rates. That is, the silicon carbide epitaxial layer is deposited on the wafer at a first growth rate and a second growth rate higher than the first growth rate. At this time, in the step of growing the silicon carbide epitaxial layer at the first growth rate, it is possible to reduce the surface defects present in the wafer.
  • a defect called a micropipe having a micro ( ⁇ m) size exists on the silicon carbide wafer, and this defect causes a defect on the surface of the silicon carbide epilayer when growing the epi layer on the wafer.
  • the quality of the silicon carbide epitaxial wafers has been reduced, and it has been a cause of deterioration in efficiency when applied to power devices and the like.
  • the silicon carbide epitaxial wafer manufacturing method the growth rate is separated into a first growth rate and a second growth rate, at the first growth rate to remove the micropipes present on the wafer, At a second growth rate, a silicon carbide epitaxial layer may be deposited on the wafer from which the micropipes have been removed to reduce the micropipes present in the final silicon carbide epitaxial wafer. Therefore, the silicon carbide epitaxial wafer manufacturing method according to the embodiment can reduce the surface defects to produce a high quality silicon carbide epitaxial wafer.
  • the silicon carbide epitaxial wafer manufacturing method is a wafer; And a silicon carbide epitaxial layer formed on the wafer, wherein a surface defect including a micropipe formed on the epitaxial layer is 1ea / cm 2 or less.
  • silane, propane, hydrogen chloride and hydrogen were charged as the source gas in the susceptor.
  • the first step after reacting within about 10 minutes at a growth rate of about 10 ⁇ m / h at a temperature of about 1570 °C to 1650 °C, in the second step, about 30 ⁇ m at a temperature of about 1500 °C to 1700 °C Reaction at a growth rate of / h to produce a silicon carbide epitaxial wafer to the thickness of the desired silicon carbide epilayer.
  • the ratio of the number of carbon atoms to the number of silicon atoms (C / Si ratio) is 0.7 to 1, and the percentage of silicon atoms and hydrogen molecules (Si / H 2 ratio) is 0.01% or more. It was.
  • a silicon carbide epitaxial wafer was prepared in the same manner as in Example 1, except that the first step was not performed.
  • the surface defects of the silicon carbide epitaxial wafer according to the embodiment is lower than the silicon carbide epitaxial wafer according to the comparative example. That is, in the silicon carbide epitaxial wafer according to the embodiment, it can be seen that the micropipes present on the surface of the silicon carbide epitaxial wafer are less than 1ea / cm 2 and are hardly present.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Metallurgy (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Chemical Vapour Deposition (AREA)
  • Ceramic Engineering (AREA)

Abstract

실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은, 서셉터 내에 웨이퍼를 준비하는 단계; 및 상기 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계를 포함하고, 상기 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계는, 상기 서셉터 내에 연료를 투입하는 단계; 상기 웨이퍼에 제 1 성장 속도로 탄화규소 에피층을 성장시키는 단계; 및 상기 웨이퍼에 상기 제 1 성장 속도보다 높은 제 2 성장 속도로 탄화규소 에피층을 성장시키는 단계를 포함한다. 실시예에 따른 탄화규소 에피 웨이퍼는, 탄화규소 웨이퍼; 및 상기 탄화규소 웨이퍼 상에 형성되는 탄화규소 에피층을 포함하고, 상기 표면 결함은 1ea/㎠ 이하이다.

Description

탄화규소 에피 웨이퍼 및 이의 제조 방법
실시예는 탄화규소 에피 웨이퍼 및 이의 제조 방법에 관한 것이다.
일반적으로 기판 또는 웨이퍼(wafer)상에 다양한 박막을 형성하는 기술 중에 화학 기상 증착 방법(Chemical Vapor Deposition; CVD)이 많이 사용되고 있다. 화학 기상 증착 방법은 화학 반응을 수반하는 증착 기술로, 소스 물질의 화학 반응을 이용하여 웨이퍼 표면상에 반도체 박막이나 절연막 등을 형성한다.
이러한 화학 기상 증착 방법 및 증착 장치는 최근 반도체 소자의 미세화와 고효율, 고출력 LED 개발 등으로 박막 형성 기술 중 매우 중요한 기술로 주목받고 있다. 현재 웨이퍼 상에 규소 막, 산화물 막, 질화규소 막 또는 산질화규소 막, 텅스텐 막 등과 같은 다양한 박막들을 증착하기 위해 이용되고 있다.
일례로, 기판 또는 웨이퍼 상에 탄화규소 박막을 증착하기 위해서는, 웨이퍼와 반응할 수 있는 반응 가스가 투입되어야 한다. 종래에는 원료로서, 표준전구체인 실란(SiH4), 에틸렌(C2H4)과 같은 기상 원료 또는, 메틸트리클로로실레인(methyltrichlorosilane;MTS)과 같은 액상 원료를 투입하고, 상기 원료를 가열하여 CH3, SiClx 등의 중간 화합물을 생성한 후, 이러한 중간 화합물이 증착부에 투입되어 서셉터 내에 위치하는 웨이퍼와 반응하여 탄화규소 에피층을 증착하였다.
그러나, 상기 탄화규소 상에 에피층을 증착시에는 웨이퍼 상에 발생할 수 있는 결함(defect) 또는 표면 조도 등의 문제점이 발생할 수 있다. 상기 웨이퍼의 결함 또는 표면 조도는 상기 탄화규소 에피 웨이퍼의 품질을 저하시킬 수 있다.
이에 따라, 상기 결함 또는 표면 조도와 같은 문제점을 해결할 수 있는 탄화규소 에피 웨이퍼 및 이의 제조 방법의 필요성이 대두된다.
실시예는 탄화규소 웨이퍼의 표면 결함 및 표면 조도를 감소시켜 고품질의 탄화규소 에피 웨이퍼를 제조할 수 있는 탄화규소 에피 웨이퍼 제조 방법 및 탄화규소 에피 웨이퍼를 제공하고자 한다.
실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은, 서셉터 내에 웨이퍼를 준비하는 단계; 및 상기 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계를 포함하고, 상기 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계는, 상기 서셉터 내에 탄소, 규소, 수소 및 염소를 포함하는 연료를 투입하는 단계; 상기 웨이퍼에 제 1 성장 속도로 탄화규소 에피층을 성장시키는 단계; 및 상기 웨이퍼에 상기 제 1 성장 속도보다 높은 제 2 성장 속도로 탄화규소 에피층을 성장시키는 단계를 포함한다.
실시예에 따른 탄화규소 에피 웨이퍼는, 탄화규소 웨이퍼; 및 상기 탄화규소 웨이퍼 상에 형성되는 탄화규소 에피층을 포함하고, 상기 표면 결함은 1ea/㎠ 이하이다.
실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은 탄화규소 에피층을 증착하는 공정에서 제 1 성장 속도와 상기 제 1 성장 속도보다 높은 제 2 성장 속도로 성장 속도를 달리하여 탄화규소 에피층을 증착한다.
상기 제 1 성장 속도로 탄화규소 에피층을 성장시키는 단계에서는, 상기 웨이퍼에 존재하는 표면 결함을 감소시킬 수 있다. 일반적으로 탄화규소 웨이퍼 상에는 마이크로(㎛) 사이즈를 가지는 마이크로파이프(micropipe)라는 결함이 존재한다. 이러한 결함은 상기 웨이퍼 상에 탄화규소 에피층을 성장시 에피층 표면에 결함을 생성하는 원인이 되므로 최종적인 탄화규소 에피 웨이퍼의 품질을 저하시키고, 전력 소자 등에 적용시 효율을 저하시키는 원인이 되었다.
이에 따라, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은, 성장 속도를 제 1 성장 속도와 제 2 성장 속도로 분리한 후, 상기 제 1 성장 속도에서, 상기 웨이퍼 상에 존재하는 마이크로파이프를 제거한 후, 상기 제 2 성장 속도에서 탄화규소 에피층을 증착하여 최종적인 탄화규소 에피 웨이퍼에 존재하는 마이크로파이프를 감소시킬 수 있다.
이에 따라, 실시예에 따른 탄화규소 에피 웨이퍼는 탄화규소 에피 웨이퍼의 표면에 존재하는 마이크로파이프를 99% 이상 감소시킬 수 있어 고품질 및 고효율의 전자 소재로서 사용될 수 있다.
도 1 및 도 2는 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법을 설명하기 위한 공정 흐름도이다.
도 3 내지 도 5는 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법을 설명하기 위한 서셉터의 분해 사시도, 사시도 및 단면도로서, 도 3은 실시예에 따른 증착 장치를 분해한 분해사시도이고, 도 4는 실시예에 따른 증착 장치를 도시한 사시도이며, 도 5는 도 4에서 I-I'를 따라서 절단한 단면도의 일부이다.
실시예들의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 “상/위(on)”에 또는 “하/아래(under)”에 형성된다는 기재는, 직접(directly) 또는 다른 층을 개재하여 형성되는 것을 모두 포함한다. 각 층의 상/위 또는 하/아래에 대한 기준은 도면을 기준으로 설명한다.
도면에서 각 층(막), 영역, 패턴 또는 구조물들의 두께나 크기는 설명의 명확성 및 편의를 위하여 변형될 수 있으므로, 실제 크기를 전적으로 반영하는 것은 아니다.
실시예들의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 “상/위(on)”에 또는 “하/아래(under)”에 형성된다는 기재는, 직접(directly) 또는 다른 층을 개재하여 형성되는 것을 모두 포함한다. 각 층의 상/위 또는 하/아래에 대한 기준은 도면을 기준으로 설명한다.
도면에서 각 층(막), 영역, 패턴 또는 구조물들의 두께나 크기는 설명의 명확성 및 편의를 위하여 변형될 수 있으므로, 실제 크기를 전적으로 반영하는 것은 아니다.
이하. 도 1 내지 도 4를 참조하여 실시예에 따른 에피 웨이퍼 제조 방법을 설명한다.
도 1 및 도 2는 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법을 설명하기 위한 공정 흐름도이고, 도 3 내지 도 5는 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법을 설명하기 위한 서셉터의 분해 사시도, 사시도 및 단면도를 도시한 도면이다.
도 1을 참조하면 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은, 서셉터 내에 웨이퍼를 준비하는 단계(ST10); 및 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계(ST20)를 포함한다.
상기 서셉터 내에 웨이퍼를 준비하는 단계(ST10)에서는, 챔버 내에 위치하는 상기 서셉터 내에 상기 웨이퍼를 위치시킬 수 있다. 이때, 상기 웨이퍼는 탄화규소 웨이퍼일 수 있다. 즉, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은 탄화규소 에피 웨이퍼 제조 방법일 수 있다.
이어서, 상기 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계(ST20)에서는, 상기 서셉터 내에 원료를 투입하여 상기 웨이퍼 상에 탄화규소 에피층을 성장시킬 수 있다.
또한, 도 2를 참조하면, 상기 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계(ST20)는, 상기 서셉터 내에 반응 원료를 투입하는 단계(ST100); 상기 웨이퍼에 제 1 성장 속도로 에피층을 성장시키는 단계(ST200); 및 상기 웨이퍼에 상기 제 1 성장 속도보다 높은 제 2 성장 속도로 에피층을 성장시키는 단계(ST300)를 포함한다.
상기 서셉터 내에 반응 원료를 투입하는 단계(ST100)에서는, 상기 서셉터 내에 탄소, 규소, 수소 및 염소를 포함하는 반응 원료를 투입한다. 자세하게, 상기 반응 원료는 탄소와 규소를 포함하는 액상 원료, 기상 원료 또는 고상 원료를 포함할 수 있다. 상기 액상 원료는 메틸트리크로로실란(methyltrichlorosilane, MTS) 또는 트리클로로실란(trichlorosilane, TCS)을 포함할 수 있다. 또한, 상기 기상 원료는 실란(SiH4), 에틸렌(C2H4) 및 염화수소(HCl) 또는 실란, 프로판(C3H8) 및 염화수소를 포함할 수 있다. 또한, 캐리어 가스로서 수소(H2)를 더 포함할 수 있다.
상기 제 1 성장 속도와 상기 제 2 성장 속도는 서로 다를 수 있다. 바람직하게는, 상기 제 2 성장 속도가 상기 제 1 성장 속도에 비해 더 높을 수 있다. 또한, 상기 웨이퍼에 제 1 성장 속도로 에피층을 성장시키는 단계(ST200)와 상기 웨이퍼에 상기 제 1 성장 속도보다 높은 제 2 성장 속도로 에피층을 성장시키는 단계(ST300)는 연속적으로 이루어질 수 있다.
상기 제 1 성장 속도는 약 10㎛/h 이상일 수 있다. 바람직하게는, 상기 제 1 성장 속도는 약 10㎛/h 내지 약 20㎛/h 일 수 있다.
또한, 상기 제 2 성장 속도는 상기 제 1 성장 속도보다 더 클 수 있다. 자세하게, 상기 제 2 성장 속도는 약 30㎛/h 이상일 수 있다. 즉, 상기 제 2 성장 속도는 상기 제 1 성장 속도에 비해 약 10㎛/h 이상 클 수 있다.
상기 제 1 성장 속도와 상기 제 2 성장 속도는 상기 서셉터는, 상기 서셉터 내부에 투입되는 원료의 양 및 각각의 원자의 비율, 서셉터 내부의 온도 및 압력 등에 의해 조절될 수 있다.
실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은, 상기 서셉터 내부에 투입되는 원료의 양을 조절하여, 상기 제 1 성장 속도와 상기 제 2 성장 속도를 달리할 수 있다. 자세하게, 상기 웨이퍼에 제 1 성장 속도로 에피층을 성장시키는 단계(ST200)에서는 서셉터 내에 투입되는 반응 원료의 양을 적게하고, 상기 웨이퍼에 제 2 성장 속도로 에피층을 성장시키는 단계(ST300)에서는 서셉터 내에 투입되는 반응 원료의 양을 많게할 수 있다. 즉, 상기 웨이퍼에 제 2 성장 속도로 에피층을 성장시키는 단계(ST300)에서는 상기 웨이퍼에 제 1 성장 속도로 에피층을 성장시키는 단계(ST200)에 비해 서셉터 내에 투입되는 반응 원료의 양을 많게 할 수 있다.
또한, 상기 웨이퍼에 제 1 성장 속도로 에피층을 성장시키는 단계(ST200)에서는, 상기 반응 원료에 포함되는 각각의 원자의 비율이 조절된다. 즉, 상기 원료는 상기 서셉터 내부로 투입되고, 상기 서셉터가 가열되며, 탄소(C), 규소(Si), 염소(Cl) 및 수소(H) 등을 포함하는 중간 화합물로 이온화된다. 이때, 상기 제 1 성장 속도로 에피층을 성장시키는 단계에서는, 상기 탄소 원자 개수와 상기 규소 원자 개수의 비(C/Si ratio)가 0.7 내지 1.5이고, 상기 규소 원자와 상기 수소 분자의 백분율(Si/H2)은 0.01% 이상일 수 있다.
상기 제 1 성장 속도로 에피층을 성장시키는 단계(ST200)에서는, 상기 웨이퍼에 존재하는 표면 결함을 감소시킬 수 있다. 일반적으로 탄화규소 웨이퍼 상에는 마이크로(㎛) 사이즈를 가지는 마이크로파이프(micropipe)라는 결함이 존재한다. 이러한 결함은 상기 웨이퍼 상에 탄화규소 에피층을 성장시 탄화규소 에피층 표면에 결함을 생성하는 원인이 되므로 최종적인 탄화규소 에피 웨이퍼의 품질을 저하시키고, 전력 소자 등에 적용시 효율을 저하시키는 원인이 되었다.
이에 따라, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은, 성장 속도를 제 1 성장 속도와 제 2 성장 속도로 분리한 후, 상기 제 1 성장 속도에서, 상기 웨이퍼 상에 존재하는 마이크로파이프를 제거한 후, 상기 제 2 성장 속도에서 탄화규소 에피층을 증착하여 최종적인 탄화규소 에피 웨이퍼에 존재하는 마이크로파이프를 감소시킬 수 있다. 바람직하게는, 탄화규소 에피 웨이퍼에 존재하는 마이크로파이프를 99% 이상 감소시킬 수 있다. 따라서, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법에 따라 제조되는 최종적으로 제조되는 탄화규소 에피 웨이퍼는 표면 결함을 감소하여 고품질의 탄화규소 에피 웨이퍼를 제조할 수 있다.
상기 웨이퍼에 제 2 성장 속도로 에피층을 성장시키는 단계(ST300)에서는, 상기 웨이퍼 상에 존재하는 마이크로파이프를 제거한 후, 상기 웨이퍼 상에 탄화규소 에피층을 증착할 수 있다.
상기 웨이퍼 상에 탄화규소 에피층을 증착하는 단계는 서셉터를 포함하는 증착 장치를 통해 상기 웨이퍼 상에 탄화규소 에피층을 증착할 수 있다.
도 3 내지 도 5는 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법을 설명하기 위한 서셉터의 분해 사시도, 사시도 및 단면도를 도시한 도면이다.
도 3 내지 도 5를 참조하면, 상기 증착 장치는, 챔버(10), 서셉터(20), 소스 기체 라인(40), 웨이퍼 홀더(30) 및 유도 코일(50)을 포함한다.
상기 챔버(10)는 원통형 튜브 형상을 가질 수 있다. 이와는 다르게, 상기 챔버(10)는 사각 박스 형상을 가질 수 있다. 상기 챔버(10)는 상기 서셉터(20), 상기 소스 기체 라인(40) 및 상기 웨이퍼 홀더(30)를 수용할 수 있다.
또한, 상기 챔버(10)의 양 끝단들은 밀폐되고, 상기 챔버(10)는 외부의 기체유입을 막고 진공도를 유지할 수 있다. 상기 챔버(10)는 기계적 강도가 높고, 화학적 내구성이 우수한 석영(quartz)을 포함할 수 있다. 또한, 상기 챔버(10)는 향상된 내열성을 가진다.
또한, 상기 챔버(10) 내에 단열부(60)가 더 구비될 수 있다. 상기 단열부(60)는 상기 챔버(10) 내의 열을 보존하는 기능을 수행할 수 있다. 상기 단열부로 사용되는 물질의 예로서는 질화물 세라믹, 탄화물 세라믹 또는 흑연 등을 들 수 있다.
상기 서셉터(20)는 상기 챔버(10) 내에 배치된다. 상기 서셉터(20)는 상기 소스 기체 라인(40) 및 상기 웨이퍼 홀더(30)를 수용한다. 또한, 상기 서셉터(20)는 상기 웨이퍼(W) 등과 같은 기판을 수용한다. 또한, 상기 소스 기체 라인(40)을 통하여, 상기 서셉터(20) 내부로 상기 반응 기체가 유입된다.
도 3에 도시된 바와 같이, 상기 서셉터(20)는 서셉터 상판(21), 서셉터 하판(22) 및 서셉터 측판(23)들을 포함할 수 있다. 또한, 서셉터 상판(21)과 서셉터 하판(22)은 서로 마주보며 위치한다.
상기 서셉터(20)는 상기 서셉터 상판(21)과 상기 서셉터 하판(22)을 위치시키고 양 옆에 상기 서셉터 측판(23)들을 위치시킨 후 합착하여 제조할 수 있다.
그러나 실시예가 이에 한정되는 것은 아니므로, 직육면체의 서셉터(20)에 가스 통로를 위한 공간을 내어 제조할 수 있다.
상기 서셉터(20)는 고온 등의 조건에서 견딜 수 있도록 내열성이 높고 가공이 용이한 흑연(graphite)를 포함할 수 있다. 또한, 상기 서셉터(20)는 흑연 몸체에 탄화규소가 코팅된 구조를 가질 수 있다. 또한, 상기 서셉터(20)는 자체로 유도가열될 수 있다.
상기 서셉터(20)에 공급되는 반응 원료는 열에 의해서, 중간 화합물로 분해되고, 이 상태에서, 상기 웨이퍼(W) 등에 증착될 수 있다. 예를 들어, 상기 반응원료는 탄소, 규소 및 염소를 포함하는 액상, 기상 또는 고상 원료를 포함할 수 있다. 상기 액상 원료는 메틸트리크로로실란(methyltrichlorosilane, MTS) 또는 트리클로로실란(trichlorosilane, TCS)을 포함할 수 있다. 또한, 상기 기상 원료는 실란(SiH4), 에틸렌(C2H4) 및 염화수소(HCl) 또는 실란, 프로판(C3H8) 및 염화수소를 포함할 수 있다. 또한, 캐리어 가스로서 수소(H2)를 더 포함할 수 있다.
상기 반응 원료는 규소, 탄소 및 염소를 포함하는 라디칼로 분해되고, 상기 웨이퍼(W) 상에는 탄화규소 에피층이 성장될 수 있다. 더 자세하게, 상기 라디칼은 CH3·, SiCl·, SiCl2·, SiHCl·, SiHCl2·등을 포함하는 CHx·(1≤x<4) 또는 SiClx·(1≤x<4) 일 수 있다.
상기 소스 기체 라인(40)은 사각 튜브 형상을 가질 수 있다. 상기 소스 기체 라인(40)으로 사용되는 물질의 예로서는 석영 등을 들 수 있다.
상기 웨이퍼 홀더(30)는 상기 서셉터(20) 내에 배치된다. 더 자세하게, 상기 웨이퍼 홀더(30)는 상기 소스 기체가 흐르는 방향을 기준으로, 상기 서셉터(20)의 후미에 배치될 수 있다. 상기 웨이퍼 홀더(30)는 상기 웨이퍼(W)를 지지한다. 상기 웨이퍼 홀더(30)로 사용되는 물질의 예로서는 탄화규소 또는 흑연 등을 들 수 있다.
상기 유도 코일(50)은 상기 챔버(10) 외측에 배치된다. 더 자세하게, 상기 유도 코일(50)은 상기 챔버(10)의 외주면을 둘러쌀 수 있다. 상기 유도 코일(50)은 전자기 유도를 통하여, 상기 서셉터(20)를 유도 발열시킬 수 있다. 상기 유도 코일(50)은 상기 챔버(10)의 외주면을 감을 수 있다.
상기 서셉터(20)는 상기 유도 코일(50)에 의해서, 약 1500℃ 내지 약 1700℃의 온도로 가열될 수 있다. 즉, 상기 서셉터(20)는 상기 유도 코일(50)에 의해 에피층 성장 온도까지 가열할 수 있다. 이후, 1500℃ 내지 1700℃의 온도에서 상기 소스 기체는 중간 화합물로 분해되고, 상기 서셉터 내부로 유입되어 상기 웨이퍼(W)에 분사된다. 상기 웨이퍼(W)에 분사된 라디칼에 의해서, 상기 웨이퍼(W) 상에 탄화규소 에피층이 형성된다.
이와 같이, 실시예에 따른 탄화규소 에피층 성장장치는 상기 웨이퍼(W) 등의 기판 상에 상기 탄화규소 에피층과 같은 박막을 형성하고, 남은 기체는 상기 서셉터(20)의 끝단에 배치되는 배출 라인을 통하여, 외부로 배출될 수 있다.
앞서 설명하였듯이, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은 성장 속도를 달리하여 상기 웨이퍼 상에 탄화규소 에피층을 성장시킨다. 즉, 제 1 성장 속도와 상기 제 1 성장 속도보다 높은 제 2 성장 속도로 웨이퍼 상에 탄화규소 에피층을 증착시킨다. 이때, 상기 제 1 성장 속도로 탄화규소 에피층을 성장시키는 단계에서는, 상기 웨이퍼에 존재하는 표면 결함을 감소시킬 수 있다.
즉, 탄화규소 웨이퍼 상에는 마이크로(㎛) 사이즈를 가지는 마이크로파이프(micropipe)라는 결함이 존재하는데 이러한 결함은 상기 웨이퍼 상에 에피층을 성장시 탄화규소 에피층 표면에 결함을 생성하는 원인이 되므로 최종적인 탄화규소 에피 웨이퍼의 품질을 저하시키고, 전력 소자 등에 적용시 효율을 저하시키는 원인이 되었다.
이에 따라, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은, 성장 속도를 제 1 성장 속도와 제 2 성장 속도로 분리하여, 상기 제 1 성장 속도에서는 상기 웨이퍼 상에 존재하는 마이크로파이프를 제거하고, 상기 제 2 성장 속도에서는 상기 마이크로파이프가 제거된 웨이퍼 상에 탄화규소 에피층을 증착하여 최종적인 탄화규소 에피 웨이퍼에 존재하는 마이크로파이프를 감소시킬 수 있다. 따라서, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법 표면 결함을 감소하여 고품질의 탄화규소 에피 웨이퍼를 제조할 수 있다.
즉, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법은 웨이퍼; 및 상기 웨이퍼 상에 형성되는 탄화규소 에피층을 포함하고, 상기 에피층에 형성되는 마이크로파이프를 포함하는 표면 결함은 1ea/㎠ 이하인 탄화규소 에피 웨이퍼를 제조할 수 있다.
이하, 실시예들 및 비교예들에 따른 탄화규소 에피 웨이퍼 제조 방법을 통하여 본 발명을 좀더 상세하게 설명한다. 이러한 제조예는 본 발명을 좀더 상세하게 설명하기 위하여 예시로 제시한 것에 불과하다. 따라서 본 발명이 이러한 제조예에 한정되는 것은 아니다.
실시예
서셉터 내에 탄화규소 웨이퍼를 배치시킨 후, 상기 서셉터 내에 소스가스로서, 실란, 프로판, 염화수소 및 수소를 투입하였다. 이때, 첫 번째 단계에서는, 약 1570℃ 내지 1650℃의 온도에서 약 10㎛/h의 성장 속도로 약 10분 이내로 반응시킨 후, 두 번째 단계에서는, 약 1500℃ 내지 1700℃의 온도에서 약 30㎛/h의 성장 속도로 반응시켜 원하는 탄화규소 에피층의 두께로 탄화규소 에피 웨이퍼를 제조하였다.
이때, 10㎛/h의 성장 속도에서는, 탄소 원자 개수와 규소 원자 개수의 비(C/Si ratio)가 0.7 내지 1이고, 규소 원자와 수소 분자의 백분율(Si/H2 ratio)는 0.01% 이상이었다.
비교예
첫 번째 단계를 거치지 않았다는 점을 제외하고는, 실시예 1과 동일한 방법으로 탄화규소 에피 웨이퍼를 제조하였다.
표 1
구분 마이크로파이프(ea/㎠)
실시예 1 미만
비교예 1 초과
표 1을 참조하면, 비교예에 따른 탄화규소 에피 웨이퍼에 비해 실시예에 따른 탄화규소 에피 웨이퍼의 표면 결함이 더 낮은 것을 알 수 있다. 즉, 실시예에 따른 탄화규소 에피 웨이퍼는 상기 탄화규소 에피 웨이퍼의 표면에 존재하는 마이크로파이프가 1ea/㎠ 미만으로서, 거의 존재하지 않는 것을 알 수 있다.
즉, 실시예에 따른 탄화규소 에피 웨이퍼 제조 방법 및 이에 의해 제조되는 탄화규소 에피 웨이퍼는 제조시, 성장 속도를 달리하여 상기 웨이퍼 상에 존재하는 마이크로파이프를 감소시킨 후, 상기 웨이퍼 상에 에피층을 성장시키므로, 최종적으로 제조되는 탄화규소 에피 웨이퍼는 마이크로파이프가 거의 존재하지 않아 고품질 및 고효율을 가질 수 있다.
상술한 실시예에 설명된 특징, 구조, 효과 등은 본 발명의 적어도 하나의 실시예에 포함되며, 반드시 하나의 실시예에만 한정되는 것은 아니다. 나아가, 각 실시예에서 예시된 특징, 구조, 효과 등은 실시예들이 속하는 분야의 통상의 지식을 가지는 자에 의하여 다른 실시예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
또한, 이상에서 실시예들을 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예들에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부한 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (5)

  1. 서셉터 내에 웨이퍼를 준비하는 단계; 및
    상기 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계를 포함하고,
    상기 웨이퍼 상에 탄화규소 에피층을 성장시키는 단계는,
    상기 서셉터 내에 탄소, 규소, 수소 및 염소를 포함하는 연료를 투입하는 단계;
    상기 웨이퍼에 제 1 성장 속도로 탄화규소 에피층을 성장시키는 단계; 및
    상기 웨이퍼에 상기 제 1 성장 속도보다 높은 제 2 성장 속도로 탄화규소 에피층을 성장시키는 단계를 포함하는 탄화규소 에피 웨이퍼 제조 방법.
  2. 제 1항에 있어서,
    상기 제 1 성장 속도는 약 10㎛/h 내지 약 20㎛/h 인 탄화규소 에피 웨이퍼 제조 방법.
  3. 제 2항에 있어서,
    상기 제 2 성장 속도는 약 30㎛/h 이상인 탄화규소 에피 웨이퍼 제조 방법.
  4. 탄화규소 웨이퍼; 및
    상기 탄화규소 웨이퍼 상에 형성되는 탄화규소 에피층을 포함하고,
    상기 탄화규소 에피층에 형성되는 표면 결함은 1ea/㎠ 이하인 탄화규소 에피 웨이퍼.
  5. 제 4항에 있어서,
    상기 표면 결함은 마이크로파이프(micropipe)인 탄화규소 에피 웨이퍼.
PCT/KR2013/004645 2012-05-31 2013-05-28 탄화규소 에피 웨이퍼 및 이의 제조 방법 WO2013180433A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US14/404,374 US9324561B2 (en) 2012-05-31 2013-05-28 Silicon carbide epitaxial wafer, and preparation method thereof
CN201380034721.8A CN104412362B (zh) 2012-05-31 2013-05-28 碳化硅外延晶片及其制备方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2012-0058855 2012-05-31
KR1020120058855A KR101897062B1 (ko) 2012-05-31 2012-05-31 탄화규소 에피 웨이퍼 및 이의 제조 방법

Publications (1)

Publication Number Publication Date
WO2013180433A1 true WO2013180433A1 (ko) 2013-12-05

Family

ID=49673573

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2013/004645 WO2013180433A1 (ko) 2012-05-31 2013-05-28 탄화규소 에피 웨이퍼 및 이의 제조 방법

Country Status (4)

Country Link
US (1) US9324561B2 (ko)
KR (1) KR101897062B1 (ko)
CN (1) CN104412362B (ko)
WO (1) WO2013180433A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130107001A (ko) * 2012-03-21 2013-10-01 엘지이노텍 주식회사 증착 장치
KR101926694B1 (ko) * 2012-05-30 2018-12-07 엘지이노텍 주식회사 탄화규소 에피 웨이퍼 및 이의 제조 방법
KR101926678B1 (ko) * 2012-05-31 2018-12-11 엘지이노텍 주식회사 탄화규소 에피 웨이퍼 및 이의 제조 방법
US10269574B1 (en) * 2017-10-03 2019-04-23 Mattson Technology, Inc. Surface treatment of carbon containing films using organic radicals
US11495456B2 (en) 2018-10-15 2022-11-08 Beijing E-Town Semiconductor Technology, Co., Ltd Ozone for selective hydrophilic surface treatment
CN112335017A (zh) 2018-11-16 2021-02-05 玛特森技术公司 腔室上光以通过减少化学成分改善刻蚀均匀性
US10403492B1 (en) 2018-12-11 2019-09-03 Mattson Technology, Inc. Integration of materials removal and surface treatment in semiconductor device fabrication
CN113463197A (zh) * 2021-06-18 2021-10-01 广州爱思威科技股份有限公司 一种碳化硅晶体的制备方法、碳化硅晶片、碳化硅衬底及半导体器件
CN115241330B (zh) * 2022-09-19 2022-12-27 英利能源发展(天津)有限公司 一种氢氟酸刻蚀太阳能电池用半导体硅片装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008004888A (ja) * 2006-06-26 2008-01-10 Hitachi Metals Ltd 炭化珪素半導体エピタキシャル基板の製造方法。
KR20090017074A (ko) * 2007-08-14 2009-02-18 주식회사 실트론 에피층 성장방법
JP2009256138A (ja) * 2008-04-17 2009-11-05 Nippon Steel Corp エピタキシャル炭化珪素単結晶基板及びその製造方法
JP2011225421A (ja) * 2010-03-29 2011-11-10 Air Water Inc 単結晶3C−SiC基板の製造方法およびそれによって得られた単結晶3C−SiC基板
JP2012051795A (ja) * 2011-10-25 2012-03-15 Showa Denko Kk SiCエピタキシャルウェハ

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007269627A (ja) * 2002-03-19 2007-10-18 Central Res Inst Of Electric Power Ind 基板から継続するマイクロパイプを低減させるSiC結晶の製造方法およびSiC結晶、SiC単結晶膜、SiC半導体素子、SiC単結晶基板および電子デバイス、ならびにSiCバルク結晶の製造方法
US8221546B2 (en) * 2008-03-26 2012-07-17 Ss Sc Ip, Llc Epitaxial growth on low degree off-axis SiC substrates and semiconductor devices made thereby

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008004888A (ja) * 2006-06-26 2008-01-10 Hitachi Metals Ltd 炭化珪素半導体エピタキシャル基板の製造方法。
KR20090017074A (ko) * 2007-08-14 2009-02-18 주식회사 실트론 에피층 성장방법
JP2009256138A (ja) * 2008-04-17 2009-11-05 Nippon Steel Corp エピタキシャル炭化珪素単結晶基板及びその製造方法
JP2011225421A (ja) * 2010-03-29 2011-11-10 Air Water Inc 単結晶3C−SiC基板の製造方法およびそれによって得られた単結晶3C−SiC基板
JP2012051795A (ja) * 2011-10-25 2012-03-15 Showa Denko Kk SiCエピタキシャルウェハ

Also Published As

Publication number Publication date
CN104412362A (zh) 2015-03-11
US20150108493A1 (en) 2015-04-23
US9324561B2 (en) 2016-04-26
CN104412362B (zh) 2018-04-10
KR20130134939A (ko) 2013-12-10
KR101897062B1 (ko) 2018-09-12

Similar Documents

Publication Publication Date Title
WO2013180433A1 (ko) 탄화규소 에피 웨이퍼 및 이의 제조 방법
WO2013089463A1 (en) Method for deposition of silicon carbide and silicon carbide epitaxial wafer
WO2013180483A1 (ko) 탄화규소 에피 웨이퍼 및 이의 제조 방법
WO2013180485A1 (ko) 탄화규소 에피 웨이퍼 및 이의 제조 방법
KR101936171B1 (ko) 탄화규소 에피 웨이퍼 제조 방법 및 탄화규소 에피 웨이퍼
CN103556219A (zh) 一种碳化硅外延生长装置
WO2012177099A2 (en) Apparatus and method for deposition
WO2013100449A1 (en) Silicon carbide epitaxial wafer and method for fabricating the same
KR101942536B1 (ko) 탄화규소 에피 웨이퍼 제조 방법
KR101916289B1 (ko) 탄화규소 증착 방법
WO2014073892A1 (ko) 실리콘-함유 박막의 제조 방법
KR20130134937A (ko) 탄화규소 에피 웨이퍼 및 이의 제조 방법
WO2016021886A1 (ko) 탄화규소 에피 웨이퍼 및 그 제조 방법
KR20130070481A (ko) 탄화규소 에피 웨이퍼 제조 방법
WO2013058610A1 (en) Hot plate and method of manufacturing the same
KR101976600B1 (ko) 탄화규소 에피 웨이퍼 및 이의 제조 방법
KR101942514B1 (ko) 탄화규소 증착 방법 및 탄화규소 에피 웨이퍼
WO2012177064A2 (en) Deposition apparatus
KR20130065945A (ko) 탄화규소 증착 방법
WO2012177065A2 (en) Apparatus and method for deposition
KR20130065482A (ko) 탄화규소 증착 방법
KR101971613B1 (ko) 증착 장치
WO2019103168A1 (ko) 적층구조 박막 제조방법, 이에 의해 제조된 적층구조 박막 및 이를 이용한 반도체 소자 제조방법
KR20130077496A (ko) 증착 장치 및 증착 방법
KR101829800B1 (ko) 증착 장치 및 증착 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13798046

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14404374

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13798046

Country of ref document: EP

Kind code of ref document: A1