WO2013146519A1 - 表示素子、および、表示装置 - Google Patents

表示素子、および、表示装置 Download PDF

Info

Publication number
WO2013146519A1
WO2013146519A1 PCT/JP2013/058037 JP2013058037W WO2013146519A1 WO 2013146519 A1 WO2013146519 A1 WO 2013146519A1 JP 2013058037 W JP2013058037 W JP 2013058037W WO 2013146519 A1 WO2013146519 A1 WO 2013146519A1
Authority
WO
WIPO (PCT)
Prior art keywords
sub
picture element
display
picture
primary color
Prior art date
Application number
PCT/JP2013/058037
Other languages
English (en)
French (fr)
Inventor
了基 伊藤
山田 崇晴
一嘉 濱中
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US14/384,182 priority Critical patent/US20150042695A1/en
Priority to CN201380015092.4A priority patent/CN104204929B/zh
Publication of WO2013146519A1 publication Critical patent/WO2013146519A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Definitions

  • the present invention relates to an active matrix display element having a dual gate structure and a display device.
  • Active matrix display devices are used in many electronic devices such as television receivers, personal computer monitors, smartphones, and tablet terminals. In order to improve display quality, the total number of pixels included in these display devices has increased. In other words, high definition display devices have been promoted.
  • an increase in the total number of pixels of the display device means an increase in the total number of source drivers and the total number of gate drivers provided in the display element.
  • the source driver outputs voltages corresponding to many gradations, its cost is high. Therefore, the increase in the total number of pixels of the display device is accompanied by an increase in the cost of the display device.
  • Patent Document 1 discloses an active matrix type liquid crystal display in which pixel electrodes are arranged in a matrix of M ⁇ N (M and N are arbitrary positive integers) in order to reduce the total number of source drivers included in the display device.
  • the apparatus includes 2N scanning lines 8-1 to 8-2N each assigned two for one display line in the scanning direction, and M / 2 data lines 6-1 to 6-M / 2.
  • Each display line has a first TFT gate G1 connected to an arbitrary data line and one scanning line, and a second TFT gate G2 connected to the data line and the other scanning line.
  • An active matrix liquid crystal display device is described (see FIG. 1).
  • Patent Document 2 describes a technique for realizing a liquid crystal display panel that can perform dot inversion driving or driving close to it and obtain good image quality. Specifically, a liquid crystal display panel is described in which the connection relationship between the gate of the TFT and the scanning line is reversed between the odd-numbered display lines and the even-numbered display lines (see FIG. 1).
  • Patent Document 3 discloses a liquid crystal display in which two adjacent pixels arranged in the extending direction (x direction) of the scanning signal line GL are set as one set, and the set of pixels share one video signal line DL.
  • a technique for realizing the same inversion form as dot inversion driving by performing common inversion driving for each pixel column is described.
  • a pair of (two) gate bus lines is provided for one display line in the row direction, and two sub-picture elements adjacent in the row direction are connected to each other via separate TFTs.
  • the structure of the display element connected to the source bus line is expressed as a dual gate structure.
  • a display element having a dual gate structure can reduce the total number of source bus lines as described above, and thus can reduce the total number of source drivers.
  • the user may visually recognize a vertical stripe. This vertical streak is generated when the charge rate of each sub picture element is different when data signals are written to two sub picture elements adjacent in the row direction sharing one source bus line. This vertical stripe will be described below with reference to FIG. 1 of Patent Document 1 and FIG. 7 of this specification.
  • a blue sub-picture element is connected to the gate bus line 8-i and the source bus line 6-j through a TFT gate G1.
  • this sub-pixel will be referred to as B (j).
  • a green sub-picture element is connected to the gate bus line 8-i + 1 and the source bus line 6-j through a TFT gate G2.
  • this sub-pixel will be denoted as G (j).
  • B (j) and G (j) share the source bus line 6-j. Therefore, the display device writes data signals at different timings with respect to B (j) and G (j) (hereinafter also referred to as charging). Specifically, as shown in FIG. 7 of the present specification, a voltage corresponding to a certain gradation is input to the source bus line 6-j as a data signal. At the same time, the first scanning signal is written to the gate bus line 8-i, the TFT gate G1 is turned on, and B (j) is charged. After a predetermined time, the first scanning signal is stopped and the TFT gate G1 is turned off. Thereafter, the second scanning signal is written to the gate bus line 8-i + 1, the TFT gate G2 is turned on, and G (j) is charged. Then, after a predetermined time, the TFT gate G2 is turned off.
  • the voltages of the data signal, the first scanning signal, and the second scanning signal are changed to a predetermined voltage after passing through a gradually increasing transient region. Become.
  • the transient region in each signal is expressed as a rising period below.
  • B (j) When B (j) is charged, the rising period of the data signal overlaps with the rising period of the first scanning signal.
  • G (j) when G (j) is charged, since the data signal has already reached a predetermined voltage, the rising period of the data signal and the rising period of the second scanning signal do not overlap. Therefore, the charging rate of B (j) is lower than the charging rate of G (j). In other words, in two sub-picture elements sharing one source bus line, the charge rate of the picture element connected to the gate bus line to which the first scan signal is input is the second scan signal input. The charging rate of the picture element connected to the gate bus line is lower.
  • a red sub-pixel connected to the source bus line 6-j-1 (hereinafter, R (j ⁇ 1)) and B (j) are connected to the gate bus line 8-i. Therefore, the charging rates of R (j-1) and B (j) are low.
  • G (j) is connected to the gate bus line 8-i + 1. Therefore, the charging rate of G (j) is high.
  • the G sub picture element (hereinafter referred to as G (j + 1)) is a gate. Since it is connected to the bus line 8-i, the charging rate is low.
  • the sub-picture element of R (hereinafter referred to as R (j + 1)) has a high charging rate.
  • the B sub-picture element connected to the source bus line 6-j + 2 (hereinafter referred to as B (j + 2)) is not shown in the figure, but since it is connected to the gate bus line 8-i + 1, the charging rate is high. .
  • the charging rates of R (j ⁇ 1), G (j), and B (j) are “low”, “high”, and “low”.
  • the charging rates of R (j + 1), G (j + 1), and B (j + 2) are “high”, “low”, and “high”. That is, when an achromatic color of the same gradation is displayed, the brightness of R (j ⁇ 1) in one picture element is different from the brightness of R (j + 1) in the other picture element. Similarly, the brightness of G (j) and the brightness of G (j + 1) are different, and the brightness of B (j) and the brightness of B (j + 2) are different. Therefore, when displaying an achromatic color of the same gradation, the display color of one picture element is different from the display color of the other picture element. When the user sees this state, the user visually recognizes it as a vertical stripe.
  • Patent Documents 4 and 5 show a liquid crystal display device having a dual gate structure, which is provided on one side of DL1 and connected to GL1, and is provided on the other side of DL1.
  • a green sub-picture element (G1) connected to GL2, a blue sub-picture element (B1) connected to GL2, and connected to GL1 on the other side of DL2.
  • a liquid crystal display device including a sub-picture element (B2) is described (see FIG. 6 of Patent Document 4 and FIG. 6 of Patent Document 5).
  • G1 and G2 are both connected to GL2.
  • R1 and R2 are both connected to GL1. Therefore, since the luminance difference between green picture elements and the luminance difference between red picture elements can be suppressed, display quality can be improved.
  • the vertical stripe is mainly caused by misalignment in the manufacturing process of the liquid crystal display device, particularly in the manufacturing process of the substrate including the TFT (hereinafter also referred to as a TFT substrate).
  • a TFT substrate is manufactured by sequentially forming a gate bus line, a source bus line, a TFT, a pixel electrode, a plurality of insulating layers, and the like on a transparent substrate in the manufacturing process.
  • the TFT substrate manufacturing apparatus is adjusted in alignment so that each TFT and pixel electrode included in each sub-pixel can be formed at appropriate positions with respect to the source bus line and the gate bus line.
  • this misalignment does not occur in the same manner in the entire region of the TFT substrate, and may have an in-plane distribution. The in-plane distribution of the alignment shift tends to become worse as the TFT substrate becomes larger.
  • the main cause of the vertical stripe that can be visually recognized by the user is that the TFT and the pixel electrode are shifted in the direction perpendicular to the source bus line, that is, the row direction.
  • the parasitic capacitance Csd generated between each sub-picture element formed on the left side of each source bus line and each source bus line is equal to each sub-picture element formed on the right side of each source bus line. This is smaller than the parasitic capacitance Csd generated between each source bus line.
  • Csd in R1 is smaller than Csd in R2
  • Csd in G1 is larger than Csd in G2
  • Csd in B1 is smaller than Csd in B2.
  • Csd is different in all red, green and blue sub-picture elements.
  • the present invention has been made in view of the above problems.
  • the objective of this invention is providing the display element provided with the dual gate structure which can suppress further generation
  • a display element includes a first signal line, a second signal line, and a third signal line extending in one direction, A first scanning line and a second scanning line extending in a direction intersecting with the first signal line, the second signal line, and the third signal line; A display element comprising first to sixth sub-picture elements provided between the first scanning line and the second scanning line, The first sub-picture element is disposed on one side with respect to the first signal line, displays the first primary color, and is connected to the first signal line and the second scanning line.
  • a first switching element that is The second sub-picture element is disposed on the other side with respect to the first signal line, displays a second primary color different from the first primary color, and the second signal line and A second switching element connected to the first scanning line;
  • the third sub-picture element is arranged on one side with respect to the second signal line, displays the first primary color and a third primary color different from the second primary color, and A third switching element connected to the second signal line and the second scanning line;
  • the fourth sub-picture element is disposed on the other side with respect to the second signal line, displays any one of the first to third primary colors, and the second signal.
  • a fourth switching element connected to the line and the first scan line The fifth sub picture element is disposed on one side with respect to the third signal line, and is different from the primary colors displayed by the fourth sub picture element among the first to third primary colors.
  • the sixth sub-picture element is disposed on the other side with respect to the third signal line, and among the first to third primary colors, the primary color displayed by the fourth sub-picture element and the first color are displayed.
  • the display element and the display device according to one embodiment of the present invention are effective in suppressing the occurrence of vertical stripes that can be visually recognized by the user in the images displayed by the display element and the display device.
  • Embodiment 1 A display element 10 according to a first embodiment of the present invention will be described with reference to FIGS. 1, 2, and 7.
  • FIG. 1 is a plan view showing an outline of the display element 10, more specifically, an outline of a TFT substrate included in the display element 10.
  • the TFT substrate will be described later.
  • the display element 10 is a liquid crystal display element including two light-transmitting substrates and a liquid crystal layer sandwiched between the two light-transmitting substrates, and has a dual gate structure as described later. Prepare.
  • the substrate On the surface of one of the two substrates, at least a gate bus line, a source bus line, a TFT as a switching element, a pixel electrode, and a plurality of insulating layers are sequentially stacked.
  • the substrate is also referred to as a TFT substrate.
  • the other substrate is provided with a color filter (hereinafter abbreviated as CF) that transmits light of a specific color.
  • CF substrate a color filter that transmits light of a specific color.
  • the substrate is also referred to as a CF substrate.
  • the display element 10 includes a color filter that transmits any one of red (R), green (G), and blue (B).
  • the three color filters included in the display element 10 are not limited to RGB.
  • the three color filters may transmit cyan, magenta, and yellow, respectively.
  • the liquid crystal layer is sandwiched between the TFT substrate and the CF substrate, and changes the intensity of transmitted light according to the strength of the electric field applied from the outside.
  • the display element 10 includes an electrode separate from the pixel electrode. This separate electrode is called a counter electrode or a common electrode depending on the alignment mode of the liquid crystal employed by the display element 10.
  • the alignment mode and driving method employed by the display element 10 are not limited. That is, any orientation mode and driving method such as TN, MVA, IPS, FFS, TBA, PSA, light distribution, and multi-pixel may be employed.
  • the display element 10 is described as a liquid crystal display element as described above, but the display element 10 is not limited to a liquid crystal display element. As long as the display element has a dual gate structure, the present invention can be applied regardless of the principle that each sub-picture element displays a color.
  • the display element 10 includes a plurality of source bus lines (signal lines) extending in one direction.
  • source bus lines signal lines
  • one direction in which the source bus lines are extended is also expressed as a column direction.
  • the first source bus line is denoted as S (i)
  • the second source bus line is denoted as S (i + 1)
  • the third source bus line is denoted as S (i + 2).
  • i is an arbitrary integer included in the range of 1 ⁇ i ⁇ 3M ⁇ 2.
  • Each source bus line is connected to a source driver (not shown).
  • the source driver outputs a data signal to each source bus line.
  • the first gate bus line (scanning line) Ga and the second gate bus line Gb are divided into the first source bus line S (i) and the second source bus line S (i + 1). ) And one direction intersecting with the third source bus line S (i + 2). In the following, the direction in which the gate bus line is extended is also expressed as the row direction.
  • the total number of gate bus lines is 2N.
  • the gate bus lines provided in the j-th row are described as Ga (j) and Gb (j), and the gate bus lines provided in the j + 1-th row are described as Ga (j + 1) and Gb ( j + 1).
  • j is an arbitrary integer included in the range of 1 ⁇ j ⁇ 2N ⁇ 1.
  • Each gate bus line is connected to a gate driver (not shown).
  • the gate driver outputs scanning signals having opposite polarities for each row to the gate bus lines Ga and Gb in each row.
  • the unit picture element 13 included in the display element 10 includes first to sixth sub-picture elements formed between the first gate bus line and the second gate bus line. .
  • the first sub-picture element 11 ⁇ / b> R, the second sub-picture element 11 ⁇ / b> G, and the third sub-picture element 11 ⁇ / b> B constitute the first picture element 11.
  • the fourth sub-picture element 12G, the fifth sub-picture element 12R, and the sixth sub-picture element 12B constitute the second picture element 12. That is, the unit picture element 13 includes a first picture element 11 and a second picture element 12.
  • the display element 10 is formed by providing a plurality of unit picture elements 13 in the row direction and the column direction with the unit picture element 13 as a repeating unit.
  • each sub-picture element included in the first picture element 11 includes a CF that transmits one of the three primary colors of red, green, and blue, a picture element electrode, and a picture element electrode.
  • a switching element (TFT) connected to the source bus line and the gate bus line is provided.
  • TFT switching element
  • the CF included in each sub-picture element is not shown, and only the color (any one of R, G, and B) that the CF transmits is shown.
  • the picture element electrode included in the first sub picture element 11R is formed on one side (left side) with respect to the first source bus line S (i), and is connected via a TFT (first switching element).
  • the first source bus line S (i) and the second gate bus line Gb (j) are connected.
  • the TFT connecting the second gate bus line Gb and the pixel electrode is denoted as TFT 14b.
  • the first sub-picture element 11R includes a CF that transmits red as the first primary color. That is, the first sub-picture element 11R is a sub-picture element that displays red as the first primary color.
  • the pixel electrode included in the second sub-picture element 11G is formed on the other side (right side) with respect to the first source bus line S (i), and is connected via a TFT (second switching element). Are connected to the first source bus line S (i) and the first gate bus line Ga (j). As shown in FIG. 1, the TFT connecting the first gate bus line Ga and the pixel electrode is denoted as TFT 14a. Further, the second sub-picture element 11G includes, as a second color filter, a CF that transmits green as the second primary color. That is, the second sub-picture element 11G is a sub-picture element that displays green as the second primary color.
  • the pixel electrode included in the third sub-picture element 11B has the second source bus line formed on one side (left side) with respect to S (i + 1), and passes through the TFT 14b (third switching element). Are connected to the second source bus line S (i + 1) and the second gate bus line Gb (j).
  • the third sub-picture element 11B includes a CF that transmits blue as the third primary color as a third color filter. That is, the third sub-picture element 11B is a sub-picture element that displays blue as the third primary color.
  • the arrangement order of the three color CFs in the first picture element 11 is “R, G, B”. In the following description, the order of CF arrangement is also simply referred to as color arrangement.
  • the picture element electrode included in the fourth sub picture element 12G is formed on the other side (right side) with respect to the second source bus line S (i + 1), and the TFT 14a (the first one). 4 switching elements) to the second source bus line S (i + 1) and the first gate bus line Ga (j).
  • the fourth sub-picture element 12G includes a CF that transmits green, which is the second primary color.
  • the picture element electrode included in the fifth sub picture element 12R is formed on one side (left side) with respect to the third source bus line S (i + 2), and passes through the TFT 14b (fifth switching element).
  • the third source bus line S (i + 2) is connected to the second gate bus line Gb (j).
  • the fifth sub-picture element 12R includes a CF that transmits red, which is the first primary color.
  • the pixel electrode included in the sixth sub-picture element 12B is formed on the other side (right side) with respect to the third source bus line S (i + 2), and passes through the TFT 14a (sixth switching element).
  • the third source bus line is connected to S (i + 2) and the first gate bus line Ga (j).
  • the sixth sub-picture element 12B includes a CF that transmits blue, which is the third primary color. As described above, the color arrangement of the three colors in the second picture element 12 is “G, R, B”.
  • the color arrangement in the unit picture element 13 including the first picture element 11 and the second picture element 12 is “R, G, B, G, R, B”.
  • G which is the primary color displayed by the fourth sub-picture element
  • B which is the primary color displayed by the sixth sub-picture element
  • R which is the primary color. Therefore, even if the unit picture elements 13 are repeatedly arranged in the row direction, the primary colors displayed by the adjacent sub picture elements are different.
  • the sub picture elements displaying the same primary color may be adjacent to each other, but it is more preferable that the sub picture elements are not adjacent to each other.
  • the display element 10 can display the primary color in a single color without enhancing the luminance difference. That is, the display element 10 can further suppress vertical stripes that can be visually recognized by the user.
  • the display element 10 includes a pair of gate bus lines for one display line in the row direction.
  • picture element electrodes provided in two sub picture elements adjacent in the row direction are connected to one source bus line via the TFTs 14a and 14b, respectively.
  • a structure in which two sub-picture elements adjacent in the row direction share one source bus line is defined herein as a dual gate structure.
  • each sub-picture element included in the display element 10 depends on the charging rate of the data signal to be written. Even if data signals of the same voltage are written to two sub picture elements having the same color CF, if the charging rates of the sub picture elements are different, a difference occurs in the luminance of the displayed color. Particularly when an achromatic color is displayed, if there is a difference in the luminance of green, which is the highest luminance among red, green, and blue, it becomes easier for the user to visually recognize the vertical stripe.
  • a charging method of each sub picture element in a display element having a dual gate structure As described in the background art section, in a display element having a dual gate structure, two sub-picture elements sharing one source bus line are charged at different timings (see FIG. 7). The same applies to the display element 10.
  • the display element 10 By outputting the first scanning signal and the second scanning signal at different timings, the display element 10 has the sub picture element connected to the first gate bus line Ga and the second gate bus line Gb.
  • the sub-pixel connected to the battery is charged separately.
  • the rising period of the first scanning signal overlaps with the rising period of the data signal.
  • the rising period of the second scanning signal does not overlap with the rising period of the data signal. Therefore, the charging rate of the sub picture element connected to the first gate bus line Ga is lower than the charging rate of the sub picture element connected to the second gate bus line Gb.
  • the second sub-picture element 11G and the fourth sub-picture element 12G are each connected to the first gate bus line Ga (j). That is, in the adjacent picture elements, when the achromatic color is displayed, the two picture elements that transmit green, which is the primary color with the highest luminance among red, green, and blue, are both the first gate bus line Ga (j )It is connected to the. Accordingly, there is no difference in the luminance of green displayed by the second sub picture element 11G and the fourth sub picture element 12G.
  • the first sub-picture element 11R and the fifth sub-picture element 12R that display red are connected to the second gate bus line Gb (j), respectively. Therefore, there is no difference in the luminance of red displayed by the first sub picture element 11R and the fifth sub picture element 12R.
  • the display element 10 among the sub-picture elements that display the three primary colors red, green, and blue, green that has the strongest influence on the visibility, brightness, and chromaticity of the display color is displayed. There is no difference in the charging rate of each sub-picture element.
  • the display element 10 displays an achromatic color, the primary color having the highest luminance among red, green, and blue is green.
  • a vertical stripe that can be visually recognized by the user may occur in a display element having a dual gate structure due to the manufacturing process.
  • the vertical streak resulting from the manufacturing process will be described with reference to FIG.
  • the manufacturing process said here means the manufacturing process of a TFT substrate especially.
  • the TFT substrate is manufactured by sequentially forming a gate bus line, a source bus line, a TFT, a pixel electrode, a plurality of insulating layers, and the like on a transparent substrate.
  • the TFT substrate manufacturing apparatus adjusts the alignment so that each TFT and pixel electrode included in each sub-pixel can be formed at appropriate positions with respect to the source bus line and the gate bus line.
  • each TFT and each pixel electrode are shifted in a direction perpendicular to each source bus line, that is, in a row direction.
  • FIG. 2 shows an example of a display element 10 ′ in which each TFT and each pixel electrode are shifted from the predetermined position to the left with respect to each source bus line and each gate bus line.
  • the parasitic capacitance Csd formed between the source bus line and the TFT drain electrode and the pixel electrode included in the sub-pixel is the distance between the source bus line and the TFT drain electrode and the pixel electrode. Inversely proportional to Therefore, there is a difference between the parasitic capacitance Csd in the sub-picture element formed on the left side of the source bus line and the parasitic capacitance Csd in the sub-picture element formed on the left side of the source bus line. This difference in parasitic capacitance Csd is a difference in storage capacitance of each sub-pixel, and thus causes a potential difference in each charged sub-pixel.
  • the second sub picture element 11 G ′ and the fourth sub picture element 12 G ′ display green.
  • the two sub picture elements are both formed on the right side of the source bus line. Accordingly, there is no difference between the parasitic capacitances Csd of the second sub-picture element 11G ′ and the fourth sub-picture element 12G ′. That is, there is no difference in luminance between the second sub-picture element 11G ′ and the fourth sub-picture element 12G ′. In this way, even when alignment errors occur in the manufacturing apparatus in the TFT substrate manufacturing process, there is no difference in the luminance of each sub-picture element that displays green with the highest luminance when an achromatic color is displayed. .
  • the first sub picture element 11R' and the fifth sub picture element 12R 'for displaying red are both formed on the left side of the source bus line. Therefore, there is no difference in luminance between the first sub-picture element 11R 'and the fifth sub-picture element 12R'.
  • the third sub picture element 11B ′ displaying blue is formed on the left side of the source bus line
  • the sixth sub picture element 12B ′ is formed on the right side of the source bus line. ing. Therefore, there is a possibility that a difference occurs between the luminance values of the third sub-picture element 11B 'and the sixth sub-picture element 12B'.
  • the luminance of blue is very low compared to the luminance of green.
  • the blue photopic relative luminous sensitivity is significantly lower than the green photopic specific visibility. Therefore, the possibility that the user visually recognizes the color difference caused by the difference in blue brightness is very low.
  • the display element 10 even in the manufacturing process of the TFT substrate, even when an alignment shift occurs in the manufacturing apparatus, green that has the strongest influence on the visibility, brightness, and chromaticity of the display color is displayed. There is no difference in the luminance of each sub-picture element. A difference in luminance occurs only in each sub-picture element that displays blue having the lowest luminance and the smallest influence on the display color. Accordingly, the achromatic color displayed by the first picture element 11 having the color arrangement “R, G, B” and the achromatic color displayed by the second picture element 12 having the color arrangement “G, R, B” are displayed.
  • the display element 10 can further suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • FIG. 3 is a plan view schematically showing the display element 20.
  • symbol is attached
  • the display element 20 includes a first picture element 21 and a second picture element 22.
  • the first picture element 21 includes a first sub picture element 21B, a second sub picture element 21R, and a third sub picture element 21G.
  • the second picture element 22 includes a fourth sub picture element 22B, a fifth sub picture element 22G, and a sixth sub picture element 22R.
  • the first sub-picture element 21B, the third sub-picture element 21G, and the fifth sub-picture element 22G are each connected to the second gate bus line Gb (j) via the TFT 14b.
  • the second sub-picture element 21R, the fourth sub-picture element 22B, and the sixth sub-picture element 22R are each connected to the first gate bus line Ga (j) via the TFT 14a.
  • the color arrangement in the unit picture element 13 included in the display element 20 is “R, G, B, G, R, B”, whereas the color arrangement in the unit picture element 23 provided in the display element 20 is “B, R, G, B, G, R ". Therefore, from the viewpoint of the color arrangement, the display element 20 can be said to be a display element that is slid in the row direction by one sub picture element without changing the arrangement order of the color arrangement in the display element 10. As a result, two sub-picture elements that display green having the highest luminance when displaying an achromatic color are not displayed on the first gate bus line Gb (j) but on the second gate bus line Gb (j). Connected.
  • the charging rate of the sub-pixel connected to the second gate bus line Gb (j) is higher than the charging rate of the sub-pixel connected to the first gate bus line Ga (j). Therefore, the display element 20 can further increase the luminance of green compared to the display element 10. Therefore, the display element 20 can increase the luminance of the display element without increasing the power consumption of the display element. In other words, when realizing a display element having the same brightness as the display element 10, the display element 20 can suppress power consumption.
  • FIG. 4 is a plan view showing an outline of the display element 30.
  • symbol is attached
  • the display element 30 is different from the display element 10 in the color arrangement of each sub-picture element included in the second picture element 32.
  • the fourth sub-picture element 32B included in the second picture element 32 displays blue.
  • the fifth sub picture element 32R displays red.
  • the sixth sub picture element 32G is displayed in green. Therefore, the color arrangement of the unit picture element 33 is “R, G, B, B, R, G”.
  • the second sub-picture element 11G and the sixth sub-picture element 32G displaying green are each connected to the first gate bus line Ga (j). Further, the first sub-picture element 11R and the fifth sub-picture element 32R that display red are each connected to the second gate bus line Gb (j).
  • the third sub picture element 11B displaying blue is connected to the second gate bus line Gb (j), and the fourth sub picture element 32B is connected to the first gate bus line Ga (j). Has been.
  • each sub-picture that displays green having the strongest influence on the visibility, brightness, and chromaticity of the display color.
  • a difference in the charging rate occurs only in each sub-picture element that displays blue having the lowest luminance and the least influence on the display color. Therefore, the achromatic color displayed by the first picture element 11 having the color arrangement “R, G, B” and the achromatic color displayed by the second picture element 32 having the color arrangement “B, R, G” are displayed.
  • the display element 30 can suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • the second sub-picture element 11G and the sixth sub-picture element 32G displaying green are each formed on the right side of the source bus line.
  • the first sub-picture element 11R and the fifth sub-picture element 32R that display red are each formed on the left side of the source bus line.
  • the third sub picture element 11B for displaying blue is formed on the left side of the source bus line, and the fourth sub picture element 32B is formed on the right side of the source bus line.
  • a difference in luminance occurs only in each sub-picture element that displays blue having the lowest luminance and the smallest influence on the display color. Therefore, the achromatic color displayed by the first picture element 11 having the color arrangement “R, G, B” and the achromatic color displayed by the second picture element 32 having the color arrangement “B, R, G” are displayed.
  • the display element 30 can further suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • the display element 30 connects the TFTs provided in the first sub-picture element 11R, the third sub-picture element 11B, and the fifth sub-picture element 32R to the first gate bus line Ga (j).
  • the TFTs provided in the second sub-picture element 11G, the fourth sub-picture element 32R, and the sixth sub-picture element 32G may be connected to the second gate bus line Gb (j). According to this configuration, since the second sub-picture element 11G and the sixth sub-picture element 32G are connected to the second gate bus line Gb (j), the luminance of the display element 30 is improved. Is possible.
  • FIG. 5 is a plan view schematically showing the display element 40.
  • symbol is attached
  • the display element 40 is different from the display element 10 in the color arrangement of each sub-picture element included in the second picture element 42.
  • the fourth sub-picture element 42R included in the second picture element 42 displays red.
  • the fifth sub picture element 42B displays blue.
  • the sixth sub-picture element 42G displays green. Therefore, the color arrangement of the unit picture element 43 is “R, G, B, R, B, G”. According to this color arrangement, R which is the first primary color displayed by the fourth sub picture element is different from B which is the third primary color displayed by the third sub picture element. Further, G, which is the second primary color displayed by the sixth sub-picture element, is different from R, which is the first primary color displayed by the first sub-picture element. Therefore, according to this color arrangement, even if the unit picture elements 43 are repeatedly arranged in the row direction, sub picture elements that display the same primary color are not adjacent to each other.
  • the second sub-picture element 11G displaying green and the sixth sub-picture element 42G are each connected to the first gate bus line Ga (j). Further, the third sub-picture element 11B and the fifth sub-picture element 42B that display blue are each connected to the second gate bus line Gb (j).
  • the first sub-picture element 11R displaying red is connected to the second gate bus line Gb (j), and the fourth sub-picture element 42R is connected to the first gate bus line Ga (j). Has been.
  • each sub-picture that displays green having the strongest influence on the visibility, brightness, and chromaticity of the display color.
  • the achromatic color displayed by the first picture element 11 having the color arrangement “R, G, B” and the achromatic color displayed by the second picture element 42 having the color arrangement “R, B, G” are displayed.
  • the display element 40 can suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • the second sub-picture element 11G and the sixth sub-picture element 32G displaying green are each formed on the right side of the source bus line.
  • the third sub-picture element 11B and the fifth sub-picture element 42B that display blue are each formed on the left side of the source bus line.
  • the first sub picture element 11R that displays red is formed on the left side of the source bus line
  • the fourth sub picture element 32R is formed on the right side of the source bus line.
  • the achromatic color displayed by the first picture element 11 having the color arrangement “R, G, B” and the achromatic color displayed by the second picture element 42 having the color arrangement “R, B, G” are displayed.
  • the display element 40 can further suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • the display element 40 connects the TFTs provided in the first sub-picture element 11R, the third sub-picture element 11B, and the fifth sub-picture element 42B to the first gate bus line Ga (j).
  • the TFTs provided in the second sub-picture element 11G, the fourth sub-picture element 42R, and the sixth sub-picture element 42G may be connected to the second gate bus line Gb (j). According to this configuration, since the second sub-picture element 11G and the sixth sub-picture element 42G are connected to the second gate bus line Gb (j), the luminance of the display element 40 is improved. Is possible.
  • FIG. 6 is a plan view schematically showing the display element 50.
  • symbol is attached
  • the display element 50 is different from the display element 10 in the color arrangement of each sub picture element included in the second picture element 52.
  • the fourth sub-picture element 52G included in the second picture element 52 displays green.
  • the fifth sub picture element 52B displays blue.
  • the sixth sub-picture element 52R displays red. Therefore, the color arrangement of the unit picture element 53 is “R, G, B, G, B, R”.
  • the second sub-picture element 11G and the fourth sub-picture element 52G displaying green are each connected to the first gate bus line Ga (j). Further, the third sub-picture element 11B and the fifth sub-picture element 52B that display blue are each connected to the second gate bus line Gb (j).
  • the first sub picture element 11R displaying red is connected to the second gate bus line Gb (j), and the sixth sub picture element 52R is connected to the first gate bus line Ga (j). Has been.
  • each sub-picture that displays green having the strongest influence on the visibility, luminance, and chromaticity of the display color.
  • the achromatic color displayed by the first picture element 11 having the color arrangement “R, G, B” and the achromatic color displayed by the second picture element 52 having the color arrangement “G, B, R” are displayed.
  • the display element 50 can suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • the second sub-picture element 11G and the fourth sub-picture element 52G that display green are each formed on the right side of the source bus line.
  • the third sub-picture element 11B and the fifth sub-picture element 42B that display blue are each formed on the left side of the source bus line.
  • the first sub picture element 11R displaying red is formed on the left side of the source bus line
  • the sixth sub picture element 32R is formed on the right side of the source bus line.
  • the achromatic color displayed by the first picture element 11 having the color arrangement “R, G, B” and the achromatic color displayed by the second picture element 52 having the color arrangement “G, B, R” are displayed.
  • the display element 50 can further suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • the display element 50 connects the first sub-picture element 11R, the third sub-picture element 11B, and the fifth sub-picture element 52B to the first gate bus line Ga (j), respectively.
  • the sub-picture element 11G, the fourth sub-picture element 52G, and the sixth sub-picture element 52R may be connected to the second gate bus line Gb (j). According to this configuration, since the second sub-picture element 11G and the fourth sub-picture element 52G are connected to the second gate bus line Gb (j), the luminance of the display element 40 is improved. Is possible.
  • the display device preferably includes any one of the display elements according to one embodiment of the present invention. Accordingly, the display device according to one embodiment of the present invention can further suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • a display element includes a first signal line, a second signal line, and a third signal line extending in one direction, A first scanning line and a second scanning line extending in a direction intersecting with the first signal line, the second signal line, and the third signal line;
  • a display element comprising first to sixth sub-picture elements provided between the first scanning line and the second scanning line, The first sub-picture element is disposed on one side with respect to the first signal line, displays the first primary color, and is connected to the first signal line and the second scanning line.
  • a first switching element that is The second sub-picture element is disposed on the other side with respect to the first signal line, displays a second primary color different from the first primary color, and the second signal line and A second switching element connected to the first scanning line;
  • the third sub-picture element is arranged on one side with respect to the second signal line, displays the first primary color and a third primary color different from the second primary color, and A third switching element connected to the second signal line and the second scanning line;
  • the fourth sub-picture element is disposed on the other side with respect to the second signal line, displays any one of the first to third primary colors, and the second signal.
  • a fourth switching element connected to the line and the first scan line The fifth sub picture element is disposed on one side with respect to the third signal line, and is different from the primary colors displayed by the fourth sub picture element among the first to third primary colors.
  • the sixth sub-picture element is disposed on the other side with respect to the third signal line, and among the first to third primary colors, the primary color displayed by the fourth sub-picture element and the first color are displayed.
  • the switching element provided in each of the sub-picture elements is connected to the second scan line.
  • the first, third, and fifth sub-picture elements are formed on one side (left side) with respect to each signal line to which each switching element is connected.
  • the second, fourth and sixth sub-pixels in which the switching elements included in the sub-picture elements are connected to the first scanning line are the signal lines to which the switching elements are connected. Is formed on the other side (right side).
  • the two sub-picture elements that transmit the color having the highest luminance among the first to third colors when the achromatic color is displayed are the first to sixth sub-picture elements. It is connected to one of the first scanning line and the second scanning line.
  • the brightness of the color with the highest brightness greatly affects the visibility, brightness and chromaticity of the display color. Since the two sub picture elements displaying the color with the highest luminance are connected to the same scanning line, there is no difference between the charging rates of the two sub picture elements. In other words, there is no difference in luminance between the two sub picture elements. Therefore, in a display element having a dual gate structure, it is possible to suppress the occurrence of vertical stripes due to the element structure.
  • each of the two sub picture elements is formed on the same side with respect to each signal line to which each switching element is connected. Therefore, even if the positions of the switching elements included in the first to sixth sub picture elements are shifted in the row direction with respect to the first to third signal lines in the manufacturing process of the display element. There is no difference in the distance between each switching element included in the two sub picture elements and each signal line. Therefore, there is no difference in the size of the parasitic capacitance Csd formed between the switching element included in each of the two sub-pixels and each signal line, and there is a difference in the luminance of the two sub-pixels. Absent. Therefore, in a display element having a dual gate structure, it is possible to suppress the occurrence of vertical stripes due to the manufacturing process.
  • the display element according to one embodiment of the present invention suppresses both vertical stripes resulting from the element structure and vertical stripes resulting from the manufacturing process. That is, the display element according to one embodiment of the present invention further suppresses the occurrence of vertical stripes visible to the user in a display element having a dual gate structure.
  • the display element according to aspect 2 of the present invention is the display element according to aspect 1, further comprising two switching elements provided in two sub-picture elements that display the second highest primary color among the first to third primary colors.
  • the element may be connected to a scanning line different from the scanning line to which the switching element provided in the sub-picture element displaying the primary color having the highest luminance among the first to third primary colors is connected.
  • the two switching elements included in the two sub picture elements that display the second highest luminance primary color among the first to third primary colors are connected to the same scanning line.
  • the display device according to one embodiment of the present invention more effectively suppresses the occurrence of vertical stripes that can be visually recognized by the user in the display element including the dual gate structure.
  • the display element according to aspect 3 of the present invention is the display element according to aspect 1, wherein the two switching elements included in the two sub-picture elements that display the third highest primary color among the first to third primary colors are The first to third primary colors may be connected to a scanning line different from the scanning line to which the switching element included in the sub-picture element displaying the primary color having the highest luminance is connected.
  • the two switching elements included in the two sub-picture elements that display the third highest primary color among the first to third primary colors are connected to the same scanning line. Accordingly, there is no difference between the charging rates of the two sub picture elements displaying the primary color with the third highest luminance. Therefore, there is no difference in luminance between the two sub-picture elements displaying the primary color with the third highest luminance.
  • the display device As described above, of the first to third primary colors, there is a difference in luminance between the two sub-picture elements that display the primary color with the highest luminance and the two sub-picture elements that display the third primary color with the highest luminance. Therefore, the display device according to one embodiment of the present invention more effectively suppresses the occurrence of vertical stripes that can be visually recognized by the user in the display element including the dual gate structure.
  • the primary color displayed by the fourth sub-picture element is the first primary color or the second primary color.
  • the primary color displayed by the sixth sub-picture element may be the second primary color or the third primary color.
  • the display device when the first to sixth sub-picture elements are repeatedly arranged in the direction in which the first scanning line and the second scanning line are extended, the same primary color is obtained.
  • the sub-picture elements to be displayed are not adjacent. Therefore, the display device according to one embodiment of the present invention suppresses the occurrence of vertical stripes that can be visually recognized by the user even when any one of the first to third primary colors is displayed.
  • the first scanning signal is input to the first scanning line over a predetermined period.
  • the second scanning signal is input to the second scanning line after the first scanning signal is input, and a data signal is input to the first to third signal lines.
  • the timing at which the first scanning signal and the data signal are input is synchronized, and the polarity of the data signal is the same throughout the entire period in which the first scanning signal and the second scanning signal are input.
  • Two switching elements included in two sub-picture elements that are the same and display the primary color having the highest luminance among the first to third primary colors may be connected to the second scanning line.
  • the charging rate of each sub-pixel in which the switching element is connected to the second scanning line is equal to the charging rate of each sub-pixel in which the switching element is connected to the first scanning line. Higher than the rate. That is, when comparing sub-pixels displaying the same primary color, the luminance of the switching element connected to the second scanning line is higher than that of the switching element connected to the first scanning line. Get higher.
  • two switching elements included in two sub-picture elements that display a primary color having the highest luminance among the first to third primary colors are connected to the second scanning line. Therefore, the luminance of the display device can be further increased.
  • the first primary color is any one of three colors of red, green, and blue
  • the second The primary color is different from the first primary color among the three colors
  • the third primary color is different from both the first primary color and the second primary color among the three colors. Also good.
  • the display device includes the sub-picture elements that display the primary colors of red, green, and blue, and thus is a display element that can perform color display. That is, the display element according to one embodiment of the present invention further suppresses the occurrence of vertical stripes that can be visually recognized by the user in a display element having a dual gate structure capable of color display.
  • the display device may include the display element according to one embodiment of the present invention.
  • the display device has the same effect as the above display element. That is, it is possible to further suppress the occurrence of vertical stripes that can be visually recognized by the user.
  • the present invention can be widely used as a display device and a driving method thereof.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

表示素子(10)において、第1および第2のサブ絵素は第1の信号線(S(i))を共有し、第3および第4のサブ絵素は第2の信号線(S(i+1))を共有し、第5および第6のサブ絵素は第3の信号線(S(i+2))を共有し、第1、第3および第5のサブ絵素は各信号線に対して一方の側に形成され、第2、第4および第6のサブ絵素は各信号線に対してもう一方の側に形成され、上記第1~第6のサブ絵素のうち、無彩色を表示した際に、最も輝度が高い原色を表示する2つのサブ絵素がそれぞれ備えるスイッチング素子は、第1の走査線(Ga(j))および第2の走査線(Gb(j))のうちいずれか一方に接続されている。

Description

表示素子、および、表示装置
 本発明は、デュアルゲート構造を備えるアクティブマトリクス型の表示素子、および、表示装置に関する。
 アクティブマトリクス型の表示装置は、テレビジョン受像器、パソコン用モニター、スマートフォンおよびタブレット端末など多くの電子機器において用いられている。表示品位を向上させるために、これらの表示装置が備える画素の総数は増加してきた。言い換えると、表示装置の高精細化が進められてきた。
 その一方において、表示装置の総画素数の増加は、表示素子が備えるソースドライバの総数、および、ゲートドライバの総数が増加することを意味する。特にソースドライバは多くの階調に対応する電圧を出力するため、そのコストが高い。したがって、表示装置の総画素数の増加は、表示装置のコスト増大を伴っていた。
 特許文献1には、表示装置が備えるソースドライバの総数を低減するために、画素電極をM×N(M,Nは任意の正の整数)のマトリクス状に配置して成るアクティブマトリクス型液晶表示装置であって、走査方向の1表示ラインに対して2本ずつ割り当てられる2N本の走査ライン8-1~8-2Nと、M/2本のデータライン6-1~6-M/2と、各表示ラインにおいて、任意のデータラインと一方の走査ラインに接続される第1のTFTゲートG1と、前記データラインと他方の走査ラインに接続される第2のTFTゲートG2とを有して構成するアクティブマトリクス型液晶表示装置が記載されている(図1参照)。
 特許文献2には、ドット反転駆動あるいはそれに近い駆動が可能であり、良好な画質が得られる液晶表示パネルを実現するための技術が記載されている。具体的には、奇数番目の表示ラインと偶数番目の表示ラインとにおいて、TFTのゲートと走査線との接続関係が逆になっている液晶表示パネルが記載されている(図1参照)。
 特許文献3には、走査信号線GLの延在方向(x方向)に並んだ隣接する2つの画素を1組とし、その1組の画素は、1本の映像信号線DLを共有する液晶表示パネル(図2(a)参照)において、画素列ごとにコモン反転駆動することによって(図2(b)参照)、ドット反転駆動と同じ反転形態を実現する技術が記載されている。
 以下において、行方向の1表示ラインに対して一対の(2本の)ゲートバスラインが設けられており、行方向に隣接する2つのサブ絵素が、それぞれ別個のTFTを介して1本のソースバスラインに接続されている表示素子の構造をデュアルゲート構造と表現する。
 デュアルゲート構造を備える表示素子は、上述のようにソースバスラインの総数を低減することが可能であり、ひいてはソースドライバの総数を低減することが可能である。その一方で、デュアルゲート構造の表示素子を備える表示装置が表示する画像をユーザが見た際に、ユーザが縦スジを視認することがある。この縦スジは、1本のソースバスラインを共有する行方向に隣接する2つのサブ絵素にデータ信号が書き込まれる際に、各サブ絵素の充電率が異なることにより生じる。この縦スジについて、特許文献1の図1、および、本明細書の図7を参照しながら以下に説明する。
 特許文献1の図1に記載される表示装置において、ゲートバスライン8-iと、ソースバスライン6-jとには、TFTゲートG1を介して青のサブ絵素が接続されている。以下において、このサブ画素をB(j)と表記する。ゲートバスライン8-i+1と、ソースバスライン6-jとにはTFTゲートG2を介して緑のサブ絵素が接続されている。以下において、このサブ画素をG(j)と表記する。
 B(j)およびG(j)はソースバスライン6-jを共有している。したがって、表示装置は、B(j)とG(j)とに対してタイミングをずらしてデータ信号を書き込む(以下において充電するとも記載する)。具体的には、本願明細書の図7に示すように、ある階調に対応する電圧がデータ信号としてソースバスライン6-jに入力される。それとともに、ゲートバスライン8-iには第1の走査信号が書き込まれTFTゲートG1はON状態になり、B(j)が充電される。所定の時間後に第1の走査信号は停止され、TFTゲートG1はOFF状態になる。その後に、ゲートバスライン8-i+1には第2の走査信号が書き込まれTFTゲートG2はON状態になり、G(j)が充電される。そして、所定の時間後にTFTゲートG2はOFF状態になる。
 この充電の過程において、図7に記載の破線が示すように、データ信号、第1の走査信号および第2の走査信号の各電圧は、徐々に増加する過渡領域を経た後に、所定の電圧となる。各信号における過渡領域を、以下において立ち上がり期間と表現する。B(j)が充電される際には、データ信号の立ち上がり期間と、第1の走査信号の立ち上がり期間とが重畳する。一方、G(j)が充電される際には、既にデータ信号は所定の電圧に達しているため、データ信号の立ち上がり期間と、第2の走査信号の立ち上がり期間とは重畳しない。したがって、B(j)の充電率はG(j)の充電率より低い。言い換えると、1本のソースバスラインを共有する2つのサブ絵素において、第1の走査信号が入力されるゲートバスラインに接続される絵素の充電率は、第2の走査信号が入力されるゲートバスラインに接続される絵素の充電率より低い。
 ここで再び特許文献1の図1を参照すると、破線で囲まれている1絵素のうちソースバスライン6-j-1に接続されている赤のサブ絵素(以下において、R(j-1)と表記する)、および、B(j)はゲートバスライン8-iに接続されている。したがって、R(j-1)およびB(j)の充電率は低い。一方、G(j)はゲートバスライン8-i+1に接続されている。したがって、G(j)の充電率は高い。
 当該画素に対して行方向に隣接する絵素に注目すると、ソースバスライン6-j+1を共有するサブ絵素のうち、Gのサブ絵素(以下において、G(j+1)と表記する)はゲートバスライン8-iに接続されているので充電率が低い。Rのサブ絵素(以下において、R(j+1)と表記する)は充電率が高い。ソースバスライン6-j+2に接続されるBのサブ絵素(以下において、B(j+2)と表記する)は図示されていないが、ゲートバスライン8-i+1に接続されているので充電率が高い。
 このように、隣接する2つの絵素のうち一方の絵素では、R(j-1)、G(j)およびB(j)の各充電率が、「低」、「高」および「低」となる。そして、他方の絵素では、R(j+1)、G(j+1)およびB(j+2)の各充電率が、「高」、「低」および「高」となる。つまり、同一階調の無彩色を表示した際に、一方の絵素におけるR(j-1)の輝度と、他方の絵素におけるR(j+1)の輝度とは異なる。同様に、G(j)の輝度とG(j+1)の輝度とは異なり、B(j)の輝度とB(j+2)の輝度とは異なる。したがって、同一階調の無彩色を表示した際に、一方の絵素の表示色と、他方の絵素の表示色とが異なる。この状態をユーザが見ると、ユーザは縦スジとして視認する。
 特許文献4および5には、デュアルゲート構造を備える液晶表示装置であって、DL1の一方の側に設けられGL1に接続される赤のサブ絵素(R1)と、DL1の他方の側に設けられGL2に接続される緑のサブ絵素(G1)と、DL2の一方の側に設けられGL2に接続される青のサブ絵素(B1)と、DL2の他方の側に設けられGL1に接続される赤のサブ絵素(R2)と、DL3の一方の側に設けられGL2に接続される緑のサブ絵素(G2)と、DL3の他方の側に設けられGL1に接続される青のサブ絵素(B2)とを備える液晶表示装置が記載されている(特許文献4のFIG.6、および、特許文献5のFIG.6参照)。
 当該液晶表示装置によれば、G1およびG2は、共にGL2に接続されている。また、R1およびR2は、共にGL1に接続されている。したがって、緑の絵素間における輝度差、および、赤の絵素間における輝度差を抑制することが可能なため表示品位を向上することが可能である。
日本国公開特許公報「特開平5-265045号公報(1993年10月15日公開)」 日本国公開特許公報「特開平10-73843号公報(1998年3月17日公開)」 日本国公開特許公報「特開2008-70763号公報(2008年3月27日公開)」 米国公開特許公報「US2008/0079678A1(2008年4月3日公開)」 米国公開特許公報「US2011/0069057A1(2011年3月24日公開)」
 しかし、特許文献4および特許文献5に記載される液晶表示装置においても、ユーザが縦スジを視認することがある。当該縦スジは、液晶表示装置の製造工程、特にはTFTを備える基板(以下においてTFT基板とも記載する)の製造工程においてアライメントがずれることを主な原因として発生する。
 TFT基板はその製造工程において、透明基板上にゲートバスライン、ソースバスライン、TFT、絵素電極および複数の絶縁層などを順次形成することによって製造される。TFT基板の製造装置は、各サブ絵素が備えるそれぞれのTFTおよび絵素電極を、ソースバスラインおよびゲートバスラインに対して適正な位置に形成可能なように、アライメントを調整されている。しかしながら、液晶表示装置を量産する際には、製造装置のアライメントがずれる可能性を完全に排除することは難しい。また、このアライメントのずれは、TFT基板の全領域において同じように生じずに、面内分布を有する場合がある。そして、アライメントのずれの面内分布は、TFT基板が大型になればなるほど悪くなる傾向を有する。
 そして、ユーザが視認しうる縦スジの主な原因は、ソースバスラインに対して垂直な方向、すなわち行方向へTFTおよび絵素電極がずれることである。たとえば、特許文献4のFIG.6に示す液晶表示素子において、R1、G1、B1、R2、G2およびB2の各サブ絵素が、ソースバスラインであるDL1~DL3に対して左にずれて形成されているとする。すると、各ソースバスラインの左側に設けられている各サブ絵素と、各ソースバスラインとの距離は、適正な距離より長くなる。反対に、各ソースバスラインの右側に設けられている各サブ絵素と、各ソースバスラインとの距離は、適正な距離より短くなる。
 その結果、各ソースバスラインの左側に形成されている各サブ絵素と、各ソースバスラインとの間に生じる寄生容量Csdは、各ソースバスラインの右側に形成されている各サブ絵素と、各ソースバスラインとの間に生じる寄生容量Csdより小さくなる。具体的には、R1におけるCsdはR2におけるCsdより小さく、G1におけるCsdはG2におけるCsdより大きく、B1におけるCsdはB2におけるCsdより小さい。このように、赤、緑および青のすべてのサブ絵素においてCsdが異なる。この結果として、充電された後に各サブ絵素が保持する電位には差が生じる。したがって、各サブ絵素が表示する色の輝度は異なり、ユーザはこの輝度の違いを縦スジとして視認する可能性がある。
 本発明は、上記の課題を鑑みてなされたものである。本発明の目的は、ユーザが視認しうる縦スジの発生をより一層抑制することが可能な、デュアルゲート構造を備える表示素子を提供することである。
 上記の課題を解決するために、本発明の一態様に係る表示素子は、1つの方向に延設されている第1の信号線、第2の信号線および第3の信号線と、
 上記第1の信号線、第2の信号線および第3の信号線と交差する方向に延設されている第1の走査線および第2の走査線と、
 上記第1の走査線および上記第2の走査線の間に設けられた、第1~第6のサブ絵素とを備えている表示素子であって、
 上記第1のサブ絵素は、上記第1の信号線に対して一方の側に配置され、第1の原色を表示し、かつ、上記第1の信号線および上記第2の走査線に接続されている第1のスイッチング素子を備えており、
 上記第2のサブ絵素は、上記第1の信号線に対して他方の側に配置され、上記第1の原色とは異なる第2の原色を表示し、かつ、上記第2の信号線および上記第1の走査線に接続されている第2のスイッチング素子を備えており、
 上記第3のサブ絵素は、上記第2の信号線に対して一方の側に配置され、上記第1の原色および上記第2の原色とは異なる第3の原色を表示し、かつ、上記第2の信号線および上記第2の走査線に接続されている第3のスイッチング素子を備えており、
 上記第4のサブ絵素は、上記第2の信号線に対して他方の側に配置され、上記第1~第3の原色のうちいずれか一つを表示し、かつ、上記第2の信号線および上記第1の走査線に接続されている第4のスイッチング素子を備えており、
 上記第5のサブ絵素は、上記第3の信号線に対して一方の側に配置され、上記第1~第3の原色のうち、上記第4のサブ絵素が表示する原色とは異なる原色を表示し、かつ、上記第3の信号線および上記第2の走査線に接続されている第5のスイッチング素子を備えており、
 上記第6のサブ絵素は、上記第3の信号線に対して他方の側に配置され、上記第1~第3の原色のうち、上記第4のサブ絵素が表示する原色および上記第5のサブ絵素が表示する原色のいずれとも異なる原色を表示し、かつ、上記第3の信号線および上記第1の走査線に接続されている第6のスイッチング素子を備えており、
 上記第1~第6のサブ絵素のうち、無彩色を表示した際に、上記第1~第3の原色のうち最も輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第1の走査線および上記第2の走査線のうちいずれか一方に接続されている。
 本発明の他の目的、特徴、および優れた点は、以下に示す記載によって十分分かるであろう。また、本発明の利点は、添付図面を参照した次の説明で明白になるであろう。
 本発明の一態様に係る表示素子、および、表示装置は、表示素子および表示装置が表示する画像において、ユーザが視認しうる縦スジの発生を抑制することに効果を奏する。
本発明の一実施形態に係る表示素子の概略を示す平面図である。 本発明の一実施形態に係る表示素子の概略を示す平面図である。 本発明の一実施形態に係る表示素子の概略を示す平面図である。 本発明の一実施形態に係る表示素子の概略を示す平面図である。 本発明の一実施形態に係る表示素子の概略を示す平面図である。 本発明の一実施形態に係る表示素子の概略を示す平面図である。 デュアルゲート構造を備える表示素子における、データ信号および走査信号を説明するタイミングチャートを示す図である。
 〔実施形態1〕
 本発明の第1の実施形態にかかる表示素子10について、図1、図2および図7を参照しながら説明する。
 (表示素子10の概要)
 表示素子10の概略、より詳しくは表示素子10が備えるTFT基板の概略を示す平面図を図1に示す。なお、TFT基板については後述する。表示素子10は、2枚の透光性を有する基板と、当該2枚の透光性を有する基板に狭持される液晶層とを備える液晶表示素子であり、後述するようにデュアルゲート構造を備える。
 2枚の基板のうち一方の基板表面には、少なくともゲートバスライン、ソースバスライン、スイッチング素子であるTFT、絵素電極および複数の絶縁層などが順次積層されることによって形成されている。以下において、当該基板のことをTFT基板とも記載する。他方の基板は、特定の色の光を透過するカラーフィルタ(以下において、CFと略する)を備えている。以下において、当該基板のことをCF基板とも記載する。以下において、表示素子10は、赤(R)、緑(G)および青(B)のいずれか一色を透過するカラーフィルタを備えているとして説明を進める。なお、表示素子10が備える3色のカラーフィルタは、RGBに限られない。例えば、3色のカラーフィルタは、それぞれシアン、マゼンタおよびイエローの各色を透過してもよい。
 液晶層は、TFT基板とCF基板とに狭持されており、外部から印加される電界の強さに応じて透過光の強度を変化させる。なお、電界を印加するために、表示素子10は絵素電極とは別個の電極を備えている。この別個の電極は、表示素子10が採用する液晶の配向モードに応じて対向電極と呼ばれたり、共通電極と呼ばれたりする。表示素子10が採用する配向モードおよび駆動方法は限定されない。すなわち、TN、MVA、IPS、FFS、TBA、PSA、光配光、および、マルチ絵素など任意の配向モードおよび駆動方法を採用すればよい。
 なお、本実施形態において表示素子10は、上述のように液晶表示素子であるとして説明するが、表示素子10は液晶表示素子に限られない。デュアルゲート構造を備えている表示素子であれば、各サブ絵素が色を表示する原理に関わらず、本発明を適用可能である。
 (ソースバスライン)
 図1に示すように、表示素子10は、1つの方向に延設されている複数のソースバスライン(信号線)を備えている。以下において、ソースバスラインが延設されている1つの方向を列方向とも表現する。
 表示素子10が備える総絵素数が2M×N(M,Nは任意の正の整数)であれば、ソースバスラインの数は2M×3/2=3M本となる。図1において、第1のソースバスラインをS(i)と表記し、第2のソースバスラインをS(i+1)と表記し、第3のソースバスラインをS(i+2)と表記している。ここでiは、1≦i≦3M-2の範囲に含まれる任意の整数である。
 各ソースバスラインは、図示しないソースドライバに接続されている。ソースドライバは、各ソースバスラインに対してデータ信号を出力する。
 (ゲートバスライン)
 図1に示すように、第1のゲートバスライン(走査線)Ga、および、第2のゲートバスラインGbは、第1のソースバスラインS(i)、第2のソースバスラインS(i+1)、および、第3のソースバスラインS(i+2)と交差する1つの方向に延設されている。以下において、ゲートバスラインが延設されている方向を行方向とも表現する。表示素子10において、1行の表示ラインに対して第1のゲートバスラインGa、および、第2のゲートバスラインGbが設けられているので、ゲートバスラインの総数は2N本となる。図1において、j行目に設けられている各ゲートバスラインをGa(j)およびGb(j)と記載し、j+1行目に設けられている各ゲートバスラインをGa(j+1)およびGb(j+1)と記載している。ここでjは、1≦j≦2N-1の範囲に含まれる任意の整数である。
 各ゲートバスラインは、図示しないゲートドライバに接続されている。ゲートドライバは、各行のゲートバスラインGaおよびGbに対して、1行ごとに極性が逆の走査信号を出力する。
 (単位絵素13)
 図1に示すように、表示素子10が備える単位絵素13は、第1のゲートバスラインおよび第2のゲートバスラインの間に形成される第1~第6のサブ絵素を備えている。第1のサブ絵素11R、第2のサブ絵素11Gおよび第3のサブ絵素11Bは第1の絵素11を構成する。第4のサブ絵素12G、第5のサブ絵素12Rおよび第6のサブ絵素12Bは第2の絵素12を構成する。すなわち、単位絵素13は、第1の絵素11と第2の絵素12とからなる。表示素子10は、単位絵素13を繰り返し単位として、行方向および列方向に複数設けることによって形成される。
 (第1の絵素11)
 図1に示すように、第1の絵素11が備える各サブ絵素は、赤、緑および青の3つの原色のうちいずれか一色を透過するCFと、絵素電極と、絵素電極をソースバスラインおよびゲートバスラインに接続するスイッチング素子(TFT)を備える。なお、図1において、各サブ絵素が備えるCFは図示せず、CFが透過する色(R、GおよびBのいずれか)のみを示している。
 第1のサブ絵素11Rが備える絵素電極は、第1のソースバスラインS(i)に対して一方の側(左側)に形成されており、TFT(第1のスイッチング素子)を介して第1のソースバスラインS(i)と第2のゲートバスラインGb(j)とに接続されている。図1に示すように、第2のゲートバスラインGbと絵素電極とを接続するTFTをTFT14bと表記する。さらに、第1のサブ絵素11Rは、第1の原色として赤を透過するCFを備えている。すなわち、第1のサブ絵素11Rは、第1の原色として赤を表示するサブ絵素である。
 第2のサブ絵素11Gが備える絵素電極は、第1のソースバスラインS(i)に対してもう一方の側(右側)に形成されており、TFT(第2のスイッチング素子)を介して第1のソースバスラインS(i)と、第1のゲートバスラインGa(j)とに接続されている。図1に示すように、第1のゲートバスラインGaと絵素電極とを接続するTFTをTFT14aと表記する。さらに、第2のサブ絵素11Gは、第2の原色として緑を透過するCFを第2のカラーフィルタとして備えている。すなわち、第2のサブ絵素11Gは、第2の原色として緑を表示するサブ絵素である。
 第3のサブ絵素11Bが備える絵素電極は、第2のソースバスラインをS(i+1)に対して一方の側(左側)に形成されており、TFT14b(第3のスイッチング素子)を介して第2のソースバスラインS(i+1)と、第2のゲートバスラインGb(j)とに接続されている。第3のサブ絵素11Bは、第3の原色として青を透過するCFを第3のカラーフィルタとして備えている。すなわち、第3のサブ絵素11Bは、第3の原色として青を表示するサブ絵素である。以上のように、第1の絵素11における3色のCFの配列順は「R,G,B」である。なお、以下においてCFの配列順のことを、単に色配列とも記載する。
 (第2の絵素12)
 図1に示すように、第4のサブ絵素12Gが備える絵素電極は、第2のソースバスラインS(i+1)に対してもう一方の側(右側)に形成されており、TFT14a(第4のスイッチング素子)を介して第2のソースバスラインS(i+1)と、第1のゲートバスラインGa(j)とに接続されている。第4のサブ絵素12Gは、第2の原色である緑を透過するCFを備えている。
 第5のサブ絵素12Rが備える絵素電極は、第3のソースバスラインS(i+2)に対して一方の側(左側)に形成されており、TFT14b(第5のスイッチング素子)を介して第3のソースバスラインS(i+2)と、第2のゲートバスラインGb(j)とに接続されている。第5のサブ絵素12Rは、第1の原色である赤を透過するCFを備えている。
 第6のサブ絵素12Bが備える絵素電極は、第3のソースバスラインS(i+2)に対してもう一方の側(右側)に形成されており、TFT14a(第6のスイッチング素子)を介して第3のソースバスラインをS(i+2)と、第1のゲートバスラインGa(j)とに接続されている。第6のサブ絵素12Bは、第3の原色である青を透過するCFを備えている。以上のように、第2の絵素12における3色の色配列は「G,R,B」である。
 したがって、第1の絵素11および第2の絵素12からなる単位絵素13における色配列は「R,G,B,G,R,B」である。当該色配列において、第4のサブ絵素が表示する原色であるGは、第3の原色であるBとは異なり、また、第6のサブ絵素が表示する原色であるBは、第1の原色であるRとは異なる。したがって、単位絵素13を行方向に繰り返し配列しても、隣接するサブ絵素がそれぞれ表示する原色は異なる。単位絵素13が備える色配列において、同じ原色を表示する各サブ絵素は隣接してもよいが、隣接していない方がより好ましい。同じ原色を表示する各サブ絵素が隣接しない色配列によれば、後述する素子構造に起因して輝度差が生じる原色を表示する各サブ絵素は、互いに離間している。したがって、表示素子10は、当該輝度差を強調することなく当該原色を単色表示することが可能である。すなわち、表示素子10は、ユーザが視認しうる縦スジをより一層抑制することが可能である。
 (デュアルゲート構造)
 以上のように、表示素子10は、行方向の1表示ラインに対して一対のゲートバスラインを備えている。その上で、行方向に隣接する2つのサブ絵素が備える絵素電極が、それぞれTFT14aおよびTFT14bを介して1本のソースバスラインに接続されている。このように、行方向に隣接する2つのサブ絵素が1本のソースバスラインを共有する構造を、ここではデュアルゲート構造と定義する。
 (素子構造に起因する縦スジ)
 表示素子10が備えるそれぞれのサブ絵素の輝度は、書き込まれるデータ信号の充電率に依存する。同一色のCFを備える2つのサブ絵素に対して、同一電圧のデータ信号を書き込んでも、それぞれのサブ絵素における充電率が異なると、表示される色の輝度には差が生じる。特に、無彩色を表示した際に赤、緑および青のうち最も輝度が高い色である緑の輝度に差が生じると、ユーザから縦スジとして視認されやすくなる。
 ここで、デュアルゲート構造を備える表示素子における各サブ絵素の充電方法に着目する。背景技術の項において記載したとおり、デュアルゲート構造を備える表示素子において、1本のソースバスラインを共有する2つのサブ絵素は異なるタイミングに充電される(図7参照)。このことは表示素子10においても同様である。異なるタイミングで第1の走査信号と第2の走査信号とを出力することによって、表示素子10は、第1のゲートバスラインGaに接続されているサブ絵素と、第2のゲートバスラインGbに接続されているサブ絵素とを別個に充電する。この際、第1の走査信号の立ち上がり期間と、データ信号の立ち上がり期間とは重畳する。一方、第2の走査信号の立ち上がり期間と、データ信号の立ち上がり期間とは重畳しない。したがって、第1のゲートバスラインGaに接続されているサブ絵素の充電率は、第2のゲートバスラインGbに接続されているサブ絵素の充電率に比較して低くなる。
 図1に示すように、表示素子10において、第2のサブ絵素11G、および、第4のサブ絵素12Gは、それぞれ第1のゲートバスラインGa(j)に接続されている。すなわち、隣接する絵素において、無彩色を表示した際に赤、緑および青のうち最も輝度が高い原色である緑を透過する2つの絵素は、いずれも第1のゲートバスラインGa(j)に接続されている。したがって、第2のサブ絵素11G、および、第4のサブ絵素12Gが表示する緑の輝度には差が生じない。
 同様に、赤を表示する第1のサブ絵素11R、および、第5のサブ絵素12Rは、それぞれ第2のゲートバスラインGb(j)に接続されている。したがって、第1のサブ絵素11R、および、第5のサブ絵素12Rが表示する赤の輝度には差が生じない。
 以上のように、表示素子10によれば、赤、緑および青の3原色を表示する各サブ絵素のうち、表示色の視認性、輝度および色度への影響が最も強い緑を表示する各サブ絵素の充電率には差が生じない。表示素子10が無彩色を表示した際、赤、緑および青のうちで最も輝度が高い原色は緑である。
 そして、輝度が最も低く、表示色への影響が最も小さい青を表示する各サブ絵素においてのみ充電率に差が生じる。したがって、「R,G,B」の色配列を有する第1の絵素11が表示する無彩色と、「G,R,B」の色配列を有する第2の絵素12が表示する無彩色とにおいて、輝度および色度の差が小さいため、中間調を表示してもユーザから縦スジとして視認されにくい。すなわち、表示素子10は、ユーザが視認しうる縦スジの発生を抑制することが可能である。
 (製造工程に起因する縦スジ)
 上述した素子構造に起因する縦スジとは別に、デュアルゲート構造を備える表示素子では製造工程に起因して、ユーザが視認しうる縦スジが生じる可能性がある。製造工程に起因する縦スジについて、図2を参照しながら説明する。なお、ここで言う製造工程とは、特にTFT基板の製造工程のことを意味する。
 TFT基板は、透明基板上にゲートバスライン、ソースバスライン、TFT、絵素電極および複数の絶縁層などを順次形成することによって製造される。この製造工程において、TFT基板の製造装置は、各サブ絵素が備えるそれぞれのTFTおよび絵素電極を、ソースバスラインおよびゲートバスラインに対して適正な位置に形成可能なように、アライメントを調整されている。しかしながら、製造装置におけるアライメントのずれを完全に排除することは難しい。その場合には、列方向に延設されている各ソースバスライン、および、行方向に延設されている各ゲートバスラインに対して、各サブ絵素が備えるTFT、および絵素電極の位置がずれる。
 そして、ユーザが視認しうる縦スジの主な原因となりうるのは、各ソースバスラインに対して垂直な方向、すなわち行方向へ各TFT、および、各絵素電極がずれることである。各ソースバスライン、および、各ゲートバスラインに対して、各TFTおよび各絵素電極が所定の位置から左へずれて形成された表示素子10’を一例として図2に示す。各TFTおよび各絵素電極が左にずれていることによって、各ソースバスラインと、各ソースバスラインに対して左側に形成されている各TFTおよび各絵素電極との距離は遠くなる。一方、各ソースバスラインと、各ソースバスラインに対して右側に形成されている各TFTおよび各絵素電極との距離は近くなる。
 ソースバスラインと、サブ絵素が備えるTFTのドレイン電極、および、絵素電極との間に形成される寄生容量Csdは、ソースバスラインと、TFTのドレイン電極、および、絵素電極との距離に反比例する。したがって、ソースバスラインの左側に形成されているサブ絵素における寄生容量Csd、および、ソースバスラインの左側に形成されているサブ絵素における寄生容量Csdには差が生じる。この寄生容量Csdの差は、各サブ絵素が有する蓄積容量の差となり、ひいては、充電された各サブ絵素に電位差を生じさせる。
 単位絵素13’において、緑を表示するのは第2のサブ絵素11G’、および、第4のサブ絵素12G’である。当該2つのサブ絵素は、ともにソースバスラインの右側に形成されている。したがって、第2のサブ絵素11G’、および、第4のサブ絵素12G’がそれぞれ有する寄生容量Csdには差が生じない。すわなち、第2のサブ絵素11G’、および、第4のサブ絵素12G’の輝度には差が生じない。このように、TFT基板の製造工程において、製造装置にアライメントずれが生じたとしても、無彩色を表示した際に、最も輝度が高い緑を表示する各サブ絵素の輝度には差が生じない。
 同様に、単位絵素13’において、赤を表示する第1のサブ絵素11R’、および、第5のサブ絵素12R’は、ともにソースバスラインの左側に形成されている。したがって、第1のサブ絵素11R’、および、第5のサブ絵素12R’の輝度には差が生じない。
 一方、単位絵素13’において、青を表示する第3のサブ絵素11B’はソースバスラインの左側に形成されており、第6のサブ絵素12B’はソースバスラインの右側に形成されている。よって、第3のサブ絵素11B’、および、第6のサブ絵素12B’の輝度には差が生じる可能性がある。しかし、無彩色を表示した際に青の輝度は、緑の輝度と比較してとても低い。また、青の明所比視感度は、緑の明所比視感度と比較して著しく低い。したがって、青の輝度が異なることに起因する色の違いを、ユーザが縦スジとして視認する可能性はとても低い。
 以上のように、表示素子10によれば、TFT基板の製造工程において、製造装置にアライメントずれが生じたとしても、表示色の視認性、輝度および色度への影響が最も強い緑を表示する各サブ絵素の輝度には差が生じない。そして、輝度が最も低く、表示色への影響が最も小さい青を表示する各サブ絵素においてのみ輝度に差が生じる。したがって、「R,G,B」の色配列を有する第1の絵素11が表示する無彩色と、「G,R,B」の色配列を有する第2の絵素12が表示する無彩色とにおいて、輝度および色度の差が小さいため、中間調を表示してもユーザから縦スジとして視認されにくい。すなわち、表示素子10は、ユーザが視認しうる縦スジの発生をより一層抑制することが可能である。
 (表示素子10の変形例)
 表示素子10の変形例である表示素子20について、図3を参照しながら説明する。図3は、表示素子20の概略を示す平面図である。なお、表示素子10と同様の部材に関しては、同じ符号を付し、その説明を省略する。
 図3に示すように、表示素子20は、第1の絵素21および第2の絵素22からなる。そして、第1の絵素21は、第1のサブ絵素21B、第2のサブ絵素21R、および、第3のサブ絵素21Gを備えている。また、第2の絵素22は、第4のサブ絵素22B、第5のサブ絵素22G、および、第6のサブ絵素22Rを備えている。第1のサブ絵素21B、第3のサブ絵素21G、および、第5のサブ絵素22Gは、それぞれTFT14bを介して第2のゲートバスラインGb(j)に接続されている。一方、第2のサブ絵素21R、第4のサブ絵素22B、および、第6のサブ絵素22Rは、それぞれTFT14aを介して第1のゲートバスラインGa(j)に接続されている。
 表示素子10が備える単位絵素13における色配列が「R,G,B,G,R,B」なのに対して、表示素子20が備える単位絵素23における色配列は「B,R,G,B,G,R」である。したがって、表示素子20を色配列の観点から見ると、表示素子10における色配列の配列順を変更せずに、1サブ絵素分のみ行方向へスライドした表示素子と言える。このことによって、無彩色を表示する際に最も輝度が高い緑を表示する2つのサブ絵素が、第1のゲートバスラインGa(j)ではなく、第2のゲートバスラインGb(j)に接続される。上述のように、第2のゲートバスラインGb(j)に接続されるサブ絵素の充電率は、第1のゲートバスラインGa(j)に接続されるサブ絵素の充電率より高い。したがって、表示素子20は、表示素子10と比較して、緑の輝度をより高めることが可能である。したがって、表示素子20は、表示素子の消費電力を増やすことなく、表示素子の輝度を高めることが可能である。別の言い方をすれば、表示素子10と同じ輝度の表示素子を実現する際に、表示素子20は消費電力を抑制することが可能である。
 〔実施形態2〕
 本発明の第2の実施形態に係る表示素子30について、図4を参照しながら説明する。図4は、表示素子30の概略を示す平面図である。なお、表示素子10と同様の部材に関しては、同じ符号を付し、その説明を省略する。
 図4に示すように、表示素子30は表示素子10と比較して、第2の絵素32が備える各サブ絵素の色配列が異なる。第2の絵素32が含む第4のサブ絵素32Bは、青を表示する。第5のサブ絵素32Rは、赤を表示する。第6のサブ絵素32Gは、緑表示する。しがたって、単位絵素33の色配列は「R,G,B,B,R,G」である。
 表示素子30において、緑を表示する第2のサブ絵素11G、および、第6のサブ絵素32Gは、それぞれ第1のゲートバスラインGa(j)に接続されている。また、赤を表示する第1のサブ絵素11R、および、第5のサブ絵素32Rは、それぞれ第2のゲートバスラインGb(j)に接続されている。
 一方、青を表示する第3のサブ絵素11Bは第2のゲートバスラインGb(j)に接続されており、第4のサブ絵素32Bは第1のゲートバスラインGa(j)に接続されている。
 以上のように、表示素子30によれば、赤、緑および青を表示する各サブ絵素のうち、表示色の視認性、輝度および色度への影響が最も強い緑を表示する各サブ絵素の充電率には差が生じない。そして、輝度が最も低く、表示色への影響が最も小さい青を表示する各サブ絵素においてのみ充電率に差が生じる。したがって、「R,G,B」の色配列を有する第1の絵素11が表示する無彩色と、「B,R,G」の色配列を有する第2の絵素32が表示する無彩色とにおいて、輝度および色度の差が小さいため、中間調を表示してもユーザから縦スジとして視認されにくい。すなわち、表示素子30は、ユーザが視認しうる縦スジの発生を抑制することが可能である。
 さらに、緑を表示する第2のサブ絵素11G、および、第6のサブ絵素32Gは、それぞれソースバスラインの右側に形成されている。また、赤を表示する第1のサブ絵素11R、および、第5のサブ絵素32Rは、それぞれソースバスラインの左側に形成されている。一方、青を表示する第3のサブ絵素11Bは、ソースバスラインの左側に形成されており、第4のサブ絵素32Bは、ソースバスラインの右側に形成されている。
 よって、表示素子30によれば、TFT基板の製造工程において、製造装置にアライメントずれが生じたとしても、表示色の視認性、輝度および色度への影響が最も強い緑を表示する各サブ絵素の輝度には差が生じない。そして、輝度が最も低く、表示色への影響が最も小さい青を表示する各サブ絵素においてのみ輝度に差が生じる。したがって、「R,G,B」の色配列を有する第1の絵素11が表示する無彩色と、「B,R,G」の色配列を有する第2の絵素32が表示する無彩色とにおいて、輝度および色度の差が小さいため、中間調を表示してもユーザから縦スジとして視認されにくい。すなわち、表示素子30は、ユーザが視認しうる縦スジの発生をより一層抑制することが可能である。
 なお、表示素子30は、第1のサブ絵素11R、第3のサブ絵素11B、および、第5のサブ絵素32Rがそれぞれ備えるTFTを第1のゲートバスラインGa(j)に接続し、第2のサブ絵素11G、第4のサブ絵素32R、および、第6のサブ絵素32Gがそれぞれ備えるTFTを第2のゲートバスラインGb(j)に接続する構成でもよい。この構成によれば、第2のサブ絵素11G、および、第6のサブ絵素32Gは、それぞれ第2のゲートバスラインGb(j)に接続されているので、表示素子30の輝度を向上することが可能である。
 〔実施形態3〕
 本発明の第3の実施形態に係る表示素子40について、図5を参照しながら説明する。図5は、表示素子40の概略を示す平面図である。なお、表示素子10と同様の部材に関しては、同じ符号を付し、その説明を省略する。
 図5に示すように、表示素子40は表示素子10と比較して、第2の絵素42が備える各サブ絵素の色配列が異なる。第2の絵素42が含む第4のサブ絵素42Rは、赤を表示する。第5のサブ絵素42Bは、青を表示する。第6のサブ絵素42Gは、緑を表示する。しがたって、単位絵素43の色配列は「R,G,B,R,B,G」である。この色配列によれば、第4のサブ絵素が表示する第1の原色であるRは、第3のサブ絵素が表示する第3の原色であるBとは異なる。また、第6のサブ絵素が表示する第2の原色であるGは、第1のサブ絵素が表示する第1の原色であるRとは異なる。したがって、この色配列によれば、単位絵素43を行方向に繰り返し配置しても、同じ原色を表示するサブ絵素が隣接することはない。
 表示素子40において、緑を表示する第2のサブ絵素11G、および、第6のサブ絵素42Gは、それぞれ第1のゲートバスラインGa(j)に接続されている。また、青を表示する第3のサブ絵素11B、および、第5のサブ絵素42Bは、それぞれ第2のゲートバスラインGb(j)に接続されている。
 一方、赤を表示する第1のサブ絵素11Rは第2のゲートバスラインGb(j)に接続されており、第4のサブ絵素42Rは第1のゲートバスラインGa(j)に接続されている。
 以上のように、表示素子40によれば、赤、緑および青を表示する各サブ絵素のうち、表示色の視認性、輝度および色度への影響が最も強い緑を表示する各サブ絵素の充電率には差が生じない。したがって、「R,G,B」の色配列を有する第1の絵素11が表示する無彩色と、「R,B,G」の色配列を有する第2の絵素42が表示する無彩色とにおいて、輝度および色度の差が小さいため、中間調を表示してもユーザから縦スジとして視認されにくい。すなわち、表示素子40は、ユーザが視認しうる縦スジの発生を抑制することが可能である。
 さらに、緑を表示する第2のサブ絵素11G、および、第6のサブ絵素32Gは、それぞれソースバスラインの右側に形成されている。また、青を表示する第3のサブ絵素11B、および、第5のサブ絵素42Bは、それぞれソースバスラインの左側に形成されている。一方、赤を表示する第1のサブ絵素11Rは、ソースバスラインの左側に形成されており、第4のサブ絵素32Rは、ソースバスラインの右側に形成されている。
 よって、表示素子40によれば、TFT基板の製造工程において、製造装置にアライメントずれが生じたとしても、表示色の視認性、輝度および色度への影響が最も強い緑を表示する各サブ絵素の輝度には差が生じない。したがって、「R,G,B」の色配列を有する第1の絵素11が表示する無彩色と、「R,B,G」の色配列を有する第2の絵素42が表示する無彩色とにおいて、輝度および色度の差が小さいため、中間調を表示してもユーザから縦スジとして視認されにくい。すなわち、表示素子40は、ユーザが視認しうる縦スジの発生をより一層抑制することが可能である。
 なお、表示素子40は、第1のサブ絵素11R、第3のサブ絵素11B、および、第5のサブ絵素42Bがそれぞれ備えるTFTを第1のゲートバスラインGa(j)に接続し、第2のサブ絵素11G、第4のサブ絵素42R、および、第6のサブ絵素42Gがそれぞれ備えるTFTを第2のゲートバスラインGb(j)に接続する構成でもよい。この構成によれば、第2のサブ絵素11G、および、第6のサブ絵素42Gは、それぞれ第2のゲートバスラインGb(j)に接続されているので、表示素子40の輝度を向上することが可能である。
 〔実施形態4〕
 本発明の第4の実施形態に係る表示素子50について、図6を参照しながら説明する。図6は、表示素子50の概略を示す平面図である。なお、表示素子10と同様の部材に関しては、同じ符号を付し、その説明を省略する。
 図6に示すように、表示素子50は表示素子10と比較して、第2の絵素52が備える各サブ絵素の色配列が異なる。第2の絵素52が含む第4のサブ絵素52Gは、緑を表示する。第5のサブ絵素52Bは、青を表示する。第6のサブ絵素52Rは、赤を表示する。しがたって、単位絵素53の色配列は「R,G,B,G,B,R」である。
 表示素子50において、緑を表示する第2のサブ絵素11G、および、第4のサブ絵素52Gは、それぞれ第1のゲートバスラインGa(j)に接続されている。また、青を表示する第3のサブ絵素11B、および、第5のサブ絵素52Bは、それぞれ第2のゲートバスラインGb(j)に接続されている。
 一方、赤を表示する第1のサブ絵素11Rは第2のゲートバスラインGb(j)に接続されており、第6のサブ絵素52Rは第1のゲートバスラインGa(j)に接続されている。
 以上のように、表示素子50によれば、赤、緑および青を表示する各サブ絵素のうち、表示色の視認性、輝度および色度への影響が最も強い緑を表示する各サブ絵素の充電率には差が生じない。したがって、「R,G,B」の色配列を有する第1の絵素11が表示する無彩色と、「G,B,R」の色配列を有する第2の絵素52が表示する無彩色とにおいて、輝度および色度の差が小さいため、中間調を表示してもユーザから縦スジとして視認されにくい。すなわち、表示素子50は、ユーザが視認しうる縦スジの発生を抑制することが可能である。
 さらに、緑を表示する第2のサブ絵素11G、および、第4のサブ絵素52Gは、それぞれソースバスラインの右側に形成されている。また、青を表示する第3のサブ絵素11B、および、第5のサブ絵素42Bは、それぞれソースバスラインの左側に形成されている。一方、赤を表示する第1のサブ絵素11Rは、ソースバスラインの左側に形成されており、第6のサブ絵素32Rは、ソースバスラインの右側に形成されている。
 よって、表示素子40によれば、TFT基板の製造工程において、製造装置にアライメントずれが生じたとしても、表示色の視認性、輝度および色度への影響が最も強い緑を表示する各サブ絵素の輝度には差が生じない。したがって、「R,G,B」の色配列を有する第1の絵素11が表示する無彩色と、「G,B,R」の色配列を有する第2の絵素52が表示する無彩色とにおいて、輝度および色度の差が小さいため、中間調を表示してもユーザから縦スジとして視認されにくい。すなわち、表示素子50は、ユーザが視認しうる縦スジの発生をより一層抑制することが可能である。
 なお、表示素子50は、第1のサブ絵素11R、第3のサブ絵素11B、および、第5のサブ絵素52Bをそれぞれ第1のゲートバスラインGa(j)に接続し、第2のサブ絵素11G、第4のサブ絵素52G、および、第6のサブ絵素52Rをそれぞれ第2のゲートバスラインGb(j)に接続する構成でもよい。この構成によれば、第2のサブ絵素11G、および、第4のサブ絵素52Gは、それぞれ第2のゲートバスラインGb(j)に接続されているので、表示素子40の輝度を向上することが可能である。
 〔実施形態5〕
 (表示装置)
 本発明の第5の実施形態に係る表示装置は、本発明の一実施形態に係る表示素子のいずれかを備えていることが好ましい。このことによって、本発明の一態様に係る表示装置は、ユーザが視認しうる縦スジの発生をより一層抑制することを可能にする。
 〔まとめ〕
 本発明の態様1に係る表示素子は、1つの方向に延設されている第1の信号線、第2の信号線および第3の信号線と、
 上記第1の信号線、第2の信号線および第3の信号線と交差する方向に延設されている第1の走査線および第2の走査線と、
 上記第1の走査線および上記第2の走査線の間に設けられた、第1~第6のサブ絵素とを備えている表示素子であって、
 上記第1のサブ絵素は、上記第1の信号線に対して一方の側に配置され、第1の原色を表示し、かつ、上記第1の信号線および上記第2の走査線に接続されている第1のスイッチング素子を備えており、
 上記第2のサブ絵素は、上記第1の信号線に対して他方の側に配置され、上記第1の原色とは異なる第2の原色を表示し、かつ、上記第2の信号線および上記第1の走査線に接続されている第2のスイッチング素子を備えており、
 上記第3のサブ絵素は、上記第2の信号線に対して一方の側に配置され、上記第1の原色および上記第2の原色とは異なる第3の原色を表示し、かつ、上記第2の信号線および上記第2の走査線に接続されている第3のスイッチング素子を備えており、
 上記第4のサブ絵素は、上記第2の信号線に対して他方の側に配置され、上記第1~第3の原色のうちいずれか一つを表示し、かつ、上記第2の信号線および上記第1の走査線に接続されている第4のスイッチング素子を備えており、
 上記第5のサブ絵素は、上記第3の信号線に対して一方の側に配置され、上記第1~第3の原色のうち、上記第4のサブ絵素が表示する原色とは異なる原色を表示し、かつ、上記第3の信号線および上記第2の走査線に接続されている第5のスイッチング素子を備えており、
 上記第6のサブ絵素は、上記第3の信号線に対して他方の側に配置され、上記第1~第3の原色のうち、上記第4のサブ絵素が表示する原色および上記第5のサブ絵素が表示する原色のいずれとも異なる原色を表示し、かつ、上記第3の信号線および上記第1の走査線に接続されている第6のスイッチング素子を備えており、
 上記第1~第6のサブ絵素のうち、無彩色を表示した際に、上記第1~第3の原色のうち最も輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第1の走査線および上記第2の走査線のうちいずれか一方に接続されている。
 上記の構成によれば、本発明の一態様に係る表示素子において、上記第1~第6のサブ絵素のうち、サブ絵素がそれぞれ備えるスイッチング素子が上記第2の走査線に接続されている上記第1、第3および第5のサブ絵素は、各スイッチング素子が接続されているそれぞれの上記信号線に対して一方の側(左側)に形成されている。そして、サブ絵素がそれぞれ備えるスイッチング素子が上記第1の走査線に接続されている上記第2、第4および第6のサブ絵素は、各スイッチング素子が接続されているそれぞれの上記信号線に対してもう一方の側(右側)に形成されている。
 さらに、上記第1~第6のサブ絵素のうち、無彩色を表示した際に、上記第1~第3の色のうち最も輝度が高い色を透過する2つのサブ絵素は、上記第1の走査線および第2の走査線のいずれか一方に接続されている。
 上記最も輝度が高い色の輝度は、表示色の視認性、輝度および色度に対して大きな影響を与える。上記最も輝度が高い色を表示する2つのサブ絵素が、同じ走査線に接続されていることによって、上記2つのサブ絵素の充電率に差が生じない。言い換えると、上記2つのサブ絵素の輝度に差が生じない。したがって、デュアルゲート構造を備える表示素子において、素子構造に起因する縦スジの発生を抑制することが可能である。
 また、上記2つの各サブ絵素は、それぞれのスイッチング素子が接続される各信号線に対して同じ側に形成されている。そのため、表示素子の製造工程において、上記第1~第6のサブ絵素が備える各スイッチング素子の位置が、上記第1~第3の信号線に対して行方向にずれて形成されたとしても、上記2つのサブ絵素が備える各スイッチング素子と、上記各信号線との距離に差は生じない。よって、上記2つの各サブ絵素が備えるスイッチング素子と、上記各信号線との間に形成される寄生容量Csdの大きさに差は生じず、上記2つのサブ絵素の輝度に差は生じない。したがって、デュアルゲート構造を備える表示素子において、製造工程に起因する縦スジの発生を抑制することが可能である。
 このように、本発明の一態様に係る表示素子は、その素子構造に起因する縦スジと、製造工程に起因する縦スジとをともに抑制する。すなわち、本発明の一態様に係る表示素子は、デュアルゲート構造を備える表示素子において、ユーザが視認しうる縦スジの発生をより一層抑制する。
 また、本発明の態様2に係る表示素子は、上記態様1において、さらに、上記第1~第3の原色のうち2番目に輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第1~第3の原色のうち最も輝度が高い原色を表示するサブ絵素が備えるスイッチング素子が接続されている走査線とは異なる走査線に接続されていてもよい。
 上記の構成によれば、上記第1~第3の原色のうち2番目に輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、同一の走査線に接続されている。このことより、2番目に輝度が高い原色を表示する2つのサブ絵素の充電率に差が生じない。よって、2番目に輝度が高い原色を表示する2つのサブ絵素の輝度に差が生じない。このように、上記第1~第3の原色のうち、最も輝度が高い原色を表示する2つのサブ絵素、および、2番目に輝度が高い原色を表示する2つのサブ絵素の輝度に差が生じないため、本発明の一態様に係る表示装置は、デュアルゲート構造を備える表示素子において、ユーザが視認しうる縦スジの発生をより効果的に抑制する。
 また、本発明の態様3に係る表示素子は、上記態様1において、上記第1~第3の原色のうち3番目に輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第1~第3の原色のうち最も輝度が高い原色を表示するサブ絵素が備えるスイッチング素子が接続されている走査線とは異なる走査線に接続されていてもよい。
 上記の構成によれば、上記第1~第3の原色のうち3番目に輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、同一の走査線に接続されている。このことより、3番目に輝度が高い原色を表示する2つのサブ絵素の充電率に差が生じない。よって、3番目に輝度が高い原色を表示する2つのサブ絵素の輝度に差が生じない。このように、上記第1~第3の原色のうち、最も輝度が高い原色を表示する2つのサブ絵素、および、3番目に輝度が高い原色を表示する2つのサブ絵素の輝度に差が生じないため、本発明の一態様に係る表示装置は、デュアルゲート構造を備える表示素子において、ユーザが視認しうる縦スジの発生をより効果的に抑制する。
 また、本発明の態様4に係る表示素子は、上記態様1~3のいずれか一態様において、さらに、上記第4のサブ絵素が表示する原色は上記第1の原色または上記第2の原色であり、かつ、上記第6のサブ絵素が表示する原色は、上記第2の原色または上記第3の原色であってもよい。
 上記の構成によれば、上記第1~第6のサブ絵素が、上記第1の走査線および上記第2の走査線が延設されている方向に繰り返し配置された際に、同じ原色を表示するサブ絵素が隣接しない。したがって、本発明の一態様に係る表示装置は、第1から第3の原色のうち何れか一色を表示する場合であっても、ユーザが視認しうる縦スジの発生を抑制する。
 また、本発明の態様5に係る表示素子は、上記態様1~4のいずれか一態様において、さらに、上記第1の走査線には第1の走査信号が所定の期間にわたって入力され、上記第2の走査線には、上記第1の走査信号が入力された後に第2の走査信号が所定の期間にわたって入力され、上記第1~第3の信号線にはデータ信号が入力され、さらに、上記第1の走査信号と上記データ信号とが入力されるタイミングは同期しており、上記データ信号の極性は、上記第1の走査信号および上記第2の走査信号が入力されている全期間を通じて同じであり、上記第1~第3の原色のうち最も輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第2の走査線に接続されていてもよい。
 上記の構成によれば、スイッチング素子が上記第2の走査線に接続されている各サブ絵素の充電率は、スイッチング素子が上記第1の走査線に接続されている各サブ絵素の充電率より高くなる。すなわち、同じ原色を表示するサブ絵素同士で比較すると、スイッチング素子が上記第2の走査線に接続されている方が、スイッチング素子が上記第1の走査線に接続されている場合より輝度が高くなる。本発明の一態様に係る表示装置において、上記第1~第3の原色のうち最も輝度の高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第2の走査線に接続されているので、表示装置の輝度をより高めることが可能である。
 また、本発明の態様6に係る表示素子は、上記態様1~5のいずれか一態様において、上記第1の原色は赤、緑および青の3色のうちいずれか一色であり、上記第2の原色は上記3色のうち上記第1の原色とは異なる色であり、上記第3の原色は上記3色のうち上記第1の原色および上記第2の原色のいずれとも異なる色であってもよい。
 上記の構成によれば、本発明の一態様に係る表示装置は、赤、緑および青の各原色を表示するサブ絵素を備えているので、カラー表示可能な表示素子である。すなわち、本発明の一態様に係る表示素子は、カラー表示可能なデュアルゲート構造を備える表示素子において、ユーザが視認しうる縦スジの発生をより一層抑制する。
 また、本発明の一態様に係る表示装置では、本発明の一態様に係る表示素子を備えていてもよい。
 上記の構成によれば、本発明の一態様に係る表示装置は、上述の表示素子と同様の効果を奏する。すなわち、ユーザが視認しうる縦スジの発生をより一層抑制することを可能にする。
 本発明は上述した各実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能であり、異なる実施形態にそれぞれ開示された技術的手段を適宜組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
 発明の詳細な説明の項においてなされた具体的な実施形態または実施例は、あくまでも、本発明の技術内容を明らかにするものであって、そのような具体例にのみ限定して狭義に解釈されるべきものではなく、本発明の精神と次に記載する請求の範囲内で、いろいろと変更して実施することができるものである。
 本発明は、表示装置、および、その駆動方法として幅広く利用できる。
10 表示素子
11 第1の絵素
12 第2の絵素
13 単位絵素
14a TFT(スイッチング素子)
14b TFT(スイッチング素子)
Ga 第1のゲートバスライン(第1の走査線)
Gb 第2のゲートバスライン(第2の走査線)
S  ソースバスライン(信号線)
 

Claims (7)

  1.  1つの方向に延設されている第1の信号線、第2の信号線および第3の信号線と、
     上記第1の信号線、第2の信号線および第3の信号線と交差する方向に延設されている第1の走査線および第2の走査線と、
     上記第1の走査線および上記第2の走査線の間に設けられた、第1~第6のサブ絵素とを備えている表示素子であって、
     上記第1のサブ絵素は、上記第1の信号線に対して一方の側に配置され、第1の原色を表示し、かつ、上記第1の信号線および上記第2の走査線に接続されている第1のスイッチング素子を備えており、
     上記第2のサブ絵素は、上記第1の信号線に対して他方の側に配置され、上記第1の原色とは異なる第2の原色を表示し、かつ、上記第1の信号線および上記第1の走査線に接続されている第2のスイッチング素子を備えており、
     上記第3のサブ絵素は、上記第2の信号線に対して一方の側に配置され、上記第1の原色および上記第2の原色とは異なる第3の原色を表示し、かつ、上記第2の信号線および上記第2の走査線に接続されている第3のスイッチング素子を備えており、
     上記第4のサブ絵素は、上記第2の信号線に対して他方の側に配置され、上記第1~第3の原色のうちいずれか一つを表示し、かつ、上記第2の信号線および上記第1の走査線に接続されている第4のスイッチング素子を備えており、
     上記第5のサブ絵素は、上記第3の信号線に対して一方の側に配置され、上記第1~第3の原色のうち、上記第4のサブ絵素が表示する原色とは異なる原色を表示し、かつ、上記第3の信号線および上記第2の走査線に接続されている第5のスイッチング素子を備えており、
     上記第6のサブ絵素は、上記第3の信号線に対して他方の側に配置され、上記第1~第3の原色のうち、上記第4のサブ絵素が表示する原色および上記第5のサブ絵素が表示する原色のいずれとも異なる原色を表示し、かつ、上記第3の信号線および上記第1の走査線に接続されている第6のスイッチング素子を備えており、
     上記第1~第6のサブ絵素のうち、無彩色を表示した際に、上記第1~第3の原色のうち最も輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第1の走査線および上記第2の走査線のうちいずれか一方に接続されていることを特徴とする表示素子。
  2.  上記第1~第3の原色のうち2番目に輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第1~第3の原色のうち最も輝度が高い原色を表示するサブ絵素が備えるスイッチング素子が接続されている走査線とは異なる走査線に接続されていることを特徴とする請求項1に記載の表示素子。
  3.  上記第1~第3の原色のうち3番目に輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第1~第3の原色のうち最も輝度が高い原色を表示するサブ絵素が備えるスイッチング素子が接続されている走査線とは異なる走査線に接続されていることを特徴とする請求項1に記載の表示素子。
  4.  上記第4のサブ絵素が表示する原色は上記第1の原色または上記第2の原色であり、かつ、上記第6のサブ絵素が表示する原色は、上記第2の原色または上記第3の原色であることを特徴とする請求項1~3のいずれか1項に記載の表示素子。
  5.  上記第1の走査線には第1の走査信号が所定の期間にわたって入力され、上記第2の走査線には、上記第1の走査信号が入力された後に第2の走査信号が所定の期間にわたって入力され、上記第1~第3の信号線にはデータ信号が入力され、さらに、
     上記第1の走査信号と上記データ信号とが入力されるタイミングは同期しており、上記データ信号の極性は、上記第1の走査信号および上記第2の走査信号が入力されている全期間を通じて同じであり、
     上記第1~第3の原色のうち最も輝度が高い原色を表示する2つのサブ絵素が備える2つのスイッチング素子は、上記第2の走査線に接続されていることを特徴とする請求項1~4のいずれか1項に記載の表示素子。
  6.  上記第1の原色は赤、緑および青の3色のうちいずれか一色であり、上記第2の原色は上記3色のうち上記第1の原色とは異なる色であり、上記第3の原色は上記3色のうち上記第1の原色および上記第2の原色のいずれとも異なる色であることを特徴とする請求項1~5のいずれか1項に記載の表示素子。
  7.  請求項1~6のいずれか1項に記載の表示素子を備えることを特徴とする表示装置。
     
PCT/JP2013/058037 2012-03-27 2013-03-21 表示素子、および、表示装置 WO2013146519A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US14/384,182 US20150042695A1 (en) 2012-03-27 2013-03-21 Display element and display device
CN201380015092.4A CN104204929B (zh) 2012-03-27 2013-03-21 显示元件和显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-072199 2012-03-27
JP2012072199 2012-03-27

Publications (1)

Publication Number Publication Date
WO2013146519A1 true WO2013146519A1 (ja) 2013-10-03

Family

ID=49259776

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/058037 WO2013146519A1 (ja) 2012-03-27 2013-03-21 表示素子、および、表示装置

Country Status (3)

Country Link
US (1) US20150042695A1 (ja)
CN (1) CN104204929B (ja)
WO (1) WO2013146519A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109545161A (zh) * 2018-12-19 2019-03-29 惠科股份有限公司 改善显示面板垂直亮暗线的方法及装置

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105225652B (zh) * 2015-11-06 2017-12-08 京东方科技集团股份有限公司 一种显示装置的驱动方法、装置及显示装置
US20180307108A1 (en) * 2017-04-20 2018-10-25 Boe Technology Group Co., Ltd. Liquid crystal display panel, liquid crystal display apparatus and operating method thereof
CN109493818A (zh) * 2018-12-12 2019-03-19 惠科股份有限公司 显示装置、显示面板的驱动电路及装置
CN109448652B (zh) * 2018-12-19 2021-01-26 惠科股份有限公司 改善显示面板垂直亮暗线的方法及装置
CN110187577B (zh) * 2019-06-26 2021-11-16 京东方科技集团股份有限公司 显示基板、显示面板和显示装置
CN116430628A (zh) * 2022-01-07 2023-07-14 群创光电股份有限公司 称电子装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11326869A (ja) * 1998-05-11 1999-11-26 Fron Tec:Kk 液晶表示装置の駆動方法および駆動回路
JP2007128035A (ja) * 2005-10-31 2007-05-24 Lg Phillips Lcd Co Ltd 液晶表示装置及びその駆動方法
US20080079678A1 (en) * 2006-09-29 2008-04-03 Cho Hyung Nyuck Liquid crystal display device
JP2008225431A (ja) * 2007-03-12 2008-09-25 Orise Technology Co Ltd 表示パネルを駆動する方法
JP2009151258A (ja) * 2007-11-29 2009-07-09 Mitsubishi Electric Corp 画像表示装置及びその駆動方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5191639B2 (ja) * 2006-09-15 2013-05-08 株式会社ジャパンディスプレイイースト 液晶表示装置
CN101762915B (zh) * 2008-12-24 2013-04-17 北京京东方光电科技有限公司 Tft-lcd阵列基板及其驱动方法
CN101819366B (zh) * 2010-04-19 2012-01-04 友达光电股份有限公司 显示面板
CN101852956A (zh) * 2010-04-27 2010-10-06 瀚宇彩晶股份有限公司 具修补线之画素驱动电路结构
KR20120010777A (ko) * 2010-07-27 2012-02-06 엘지디스플레이 주식회사 액정표시장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11326869A (ja) * 1998-05-11 1999-11-26 Fron Tec:Kk 液晶表示装置の駆動方法および駆動回路
JP2007128035A (ja) * 2005-10-31 2007-05-24 Lg Phillips Lcd Co Ltd 液晶表示装置及びその駆動方法
US20080079678A1 (en) * 2006-09-29 2008-04-03 Cho Hyung Nyuck Liquid crystal display device
JP2008225431A (ja) * 2007-03-12 2008-09-25 Orise Technology Co Ltd 表示パネルを駆動する方法
JP2009151258A (ja) * 2007-11-29 2009-07-09 Mitsubishi Electric Corp 画像表示装置及びその駆動方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109545161A (zh) * 2018-12-19 2019-03-29 惠科股份有限公司 改善显示面板垂直亮暗线的方法及装置

Also Published As

Publication number Publication date
CN104204929A (zh) 2014-12-10
US20150042695A1 (en) 2015-02-12
CN104204929B (zh) 2017-07-21

Similar Documents

Publication Publication Date Title
JP4302172B2 (ja) 表示装置
JP4578915B2 (ja) アクティブマトリクス型液晶表示装置およびそれに用いる液晶表示パネル
WO2013146519A1 (ja) 表示素子、および、表示装置
US9019184B2 (en) Liquid crystal display device including specific subpixel arrangement
US8982144B2 (en) Multi-primary color display device
JP5480970B2 (ja) 表示パネル及び表示装置
WO2011036975A1 (ja) 液晶表示装置
JP5368590B2 (ja) 液晶表示装置
US10146091B2 (en) Display apparatus
JP2006259135A (ja) 表示装置およびカラーフィルタ基板
US9182626B2 (en) Converting color in liquid crystal display device having different color filter arrangements for odd and even horizontal lines
JP5173038B2 (ja) 液晶表示装置
JP2012256080A (ja) 液晶表示装置
US9377657B2 (en) Liquid crystal display device
WO2011078168A1 (ja) 液晶表示装置
WO2012002073A1 (ja) 表示パネル及び表示装置
TWI398713B (zh) 陣列基板以及平面顯示裝置
JP2014026069A (ja) 液晶表示装置
KR102564336B1 (ko) 표시패널 및 액정표시장치
WO2011081160A1 (ja) 液晶表示装置
US20150138169A1 (en) Display panel, pixel structure therein and driving method thereof
KR20120050128A (ko) 영상표시장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13769143

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14384182

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13769143

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP