WO2013129279A1 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
WO2013129279A1
WO2013129279A1 PCT/JP2013/054665 JP2013054665W WO2013129279A1 WO 2013129279 A1 WO2013129279 A1 WO 2013129279A1 JP 2013054665 W JP2013054665 W JP 2013054665W WO 2013129279 A1 WO2013129279 A1 WO 2013129279A1
Authority
WO
WIPO (PCT)
Prior art keywords
metal
semiconductor chip
wiring
bonding
mainly composed
Prior art date
Application number
PCT/JP2013/054665
Other languages
English (en)
French (fr)
Inventor
中川 成幸
宮本 健二
南部 俊和
Original Assignee
日産自動車株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日産自動車株式会社 filed Critical 日産自動車株式会社
Priority to JP2014502191A priority Critical patent/JP5708961B2/ja
Publication of WO2013129279A1 publication Critical patent/WO2013129279A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/0008Soldering, e.g. brazing, or unsoldering specially adapted for particular articles or work
    • B23K1/0016Brazing of electronic components
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/002Soldering by means of induction heating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/005Soldering by means of radiant energy
    • B23K1/0053Soldering by means of radiant energy soldering by means of I.R.
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/008Soldering within a furnace
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/19Soldering, e.g. brazing, or unsoldering taking account of the properties of the materials to be soldered
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/20Preliminary treatment of work or areas to be soldered, e.g. in respect of a galvanic coating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/28Selection of soldering or welding materials proper with the principal constituent melting at less than 950 degrees C
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/28Selection of soldering or welding materials proper with the principal constituent melting at less than 950 degrees C
    • B23K35/282Zn as the principal constituent
    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22CALLOYS
    • C22C18/00Alloys based on zinc
    • C22C18/04Alloys based on zinc with aluminium as the next major constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B22CASTING; POWDER METALLURGY
    • B22FWORKING METALLIC POWDER; MANUFACTURE OF ARTICLES FROM METALLIC POWDER; MAKING METALLIC POWDER; APPARATUS OR DEVICES SPECIALLY ADAPTED FOR METALLIC POWDER
    • B22F7/00Manufacture of composite layers, workpieces, or articles, comprising metallic powder, by sintering the powder, with or without compacting wherein at least one part is obtained by sintering or compression
    • B22F7/06Manufacture of composite layers, workpieces, or articles, comprising metallic powder, by sintering the powder, with or without compacting wherein at least one part is obtained by sintering or compression of composite workpieces or articles from parts, e.g. to form tipped tools
    • B22F7/08Manufacture of composite layers, workpieces, or articles, comprising metallic powder, by sintering the powder, with or without compacting wherein at least one part is obtained by sintering or compression of composite workpieces or articles from parts, e.g. to form tipped tools with one or more parts not made from powder
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2101/00Articles made by soldering, welding or cutting
    • B23K2101/36Electric or electronic devices
    • B23K2101/40Semiconductor devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/08Non-ferrous metals or alloys
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/08Non-ferrous metals or alloys
    • B23K2103/10Aluminium or alloys thereof
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/08Non-ferrous metals or alloys
    • B23K2103/12Copper or alloys thereof
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/50Inorganic material, e.g. metals, not provided for in B23K2103/02 – B23K2103/26
    • B23K2103/56Inorganic material, e.g. metals, not provided for in B23K2103/02 – B23K2103/26 semiconducting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04026Bonding areas specifically adapted for layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/29118Zinc [Zn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/29124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/83201Compression bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8336Bonding interfaces of the semiconductor or solid state body
    • H01L2224/83375Bonding interfaces of the semiconductor or solid state body having an external coating, e.g. protective bond-through coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83385Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • H01L2224/83805Soldering or alloying involving forming a eutectic alloy at the bonding interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01327Intermediate phases, i.e. intermetallics compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/36Material effects
    • H01L2924/365Metallurgical effects
    • H01L2924/3651Formation of intermetallics

Definitions

  • the present invention relates to a method for manufacturing a semiconductor device formed by bonding a semiconductor chip and a wiring metal, and a semiconductor device manufactured by such a method.
  • Recent semiconductor devices particularly semiconductor devices called high power modules having a large current density, are required to be usable even in a high temperature environment. Therefore, in a mounting structure of a semiconductor device, a joint having excellent high temperature durability when held at a high temperature or subjected to a high temperature thermal cycle is strongly desired. From the viewpoint of environmental protection, a Pb (lead) -free joining technique is essential.
  • solder is widely used for bonding for mounting such semiconductor devices, but the operating temperature is the melting point of the solder (for example, It is limited to about 200 ° C. or less. Also, for example, in a joint where the electrode is Cu, a Cu—Sn brittle intermetallic compound layer is formed at the interface, resulting in poor high-temperature durability. Therefore, various attempts have been made to ensure the high temperature durability of the joint.
  • a low temperature bonding method has been proposed in which active surface energy of metal nanoparticles is used to agglomerate and bond at a low temperature (see Patent Document 1). If this joining method is used, the joining interface after agglomeration becomes a bulk metal, and thus has high durability at high temperatures.
  • a noble metal such as Au (gold) is used as the metal nanoparticle, and the surface of the metal nanoparticle is modified with an organic substance, resulting in a structure in which the particles are agglomerated, and the organic substance is a bonding process. Since the gas is sometimes gasified and remains, there is a problem in that there is a large variation in joint strength because there are voids in the joint.
  • the present invention has been made in view of the above-described problems in the conventional bonding technology applied to the mounting structure of a semiconductor device.
  • the object of the present invention is to achieve high-temperature durability without using Pb.
  • An object of the present invention is to provide a method of manufacturing a semiconductor device that enables excellent bonding.
  • Another object of the present invention is to provide a semiconductor device excellent in high temperature durability to which such a bonding method is applied.
  • each of the bonding surfaces of the semiconductor chip and the wiring metal is made of a specific metal, and an insert material containing Zn is interposed therebetween.
  • the present inventors have found that the above problems can be solved by forming fine irregularities on the bonding surface and causing eutectic reaction between Zn and the metal element contained in the bonding surface at the bonding interface, thereby completing the present invention. It was.
  • the bonding surface is mainly composed of at least one selected from the group consisting of Al, Cu, Ag, and Au.
  • a semiconductor chip made of metal A and a wiring metal made of metal B the main component of which is at least one selected from the group consisting of Al, Cu, Ag, and Au.
  • B are both metals mainly composed of Au), at least one metal other than Au contained in metal A and at least one other than Au contained in metal B between both joint surfaces
  • Insert metal containing Zn as a metal that causes a eutectic reaction with each metal of the metal, and fine irregularities for breaking the oxide film on the joint surface are formed on the joint surface and insert material table.
  • the semiconductor chip and the wiring metal are heated while being relatively pressurized, the eutectic reaction melt generated at the bonding interface is discharged together with the oxide film, and at least a part of the bonding interface
  • the metal A and the metal B are directly bonded.
  • the semiconductor device of the present invention is a semiconductor device in which a semiconductor chip and a wiring metal are joined, and can be manufactured by the above method, and the semiconductor chip is made of a group consisting of Al, Cu, Ag, and Au.
  • the joining surface is provided with metal A having at least one selected as a main component
  • the wiring metal has at least one selected from the group consisting of Al, Cu, Ag and Au as a main component at least on the joining surface.
  • a metal B except when the metals A and B are both metals whose main component is Au), and the metal A of the semiconductor chip and the metal B of the wiring metal are directly in at least a part of the bonding interface.
  • a zinc eutectic composition and an effluent containing an oxide of at least one metal other than Au contained in the metal A and the metal B are interposed around the direct joint portion. It is set to.
  • the oxide film formed on the metal A and the metal B on the surface of the semiconductor chip and the wiring metal is broken by the fine unevenness provided at the joint, and the metal contained in each of the metal A and the metal B A eutectic reaction occurs between Zn and Zn contained in the insert material, and the oxide film can be removed at low temperature and low pressure. Therefore, the metal A and the metal B positioned on the outermost surfaces of the semiconductor chip and the wiring metal can be firmly and directly bonded, and a semiconductor device excellent in high temperature durability can be obtained.
  • (A)-(e) is process drawing which shows roughly the joining process of the semiconductor chip and wiring metal by the manufacturing method of the semiconductor device of this invention.
  • (A)-(c) is a perspective view which shows the example of the shape of the fine unevenness
  • (A)-(c) is sectional drawing which respectively shows the form example of the wiring metal which comprises the other of the semiconductor device by the manufacturing method of this invention.
  • (A)-(d) is a schematic sectional drawing which respectively shows the embodiment of the semiconductor device by the manufacturing method of this invention.
  • (A) And (b) is each schematic sectional drawing which shows the other embodiment of the semiconductor device by the manufacturing method of this invention.
  • % means mass percentage unless otherwise specified.
  • the metal A Al, Cu, Ag, and Au provided on the bonding surface of the semiconductor chip is selected as described above.
  • An insert material containing Zn as a metal that causes a eutectic reaction with the seed metal is interposed.
  • the semiconductor chip and the wiring metal are relatively pressurized and heated, and the oxide films formed on the surfaces of the metal A and the metal B are finely formed.
  • the metal A and the metal B and the insert material are brought into contact with each other by the unevenness, and a eutectic reaction between the metal contained in the metal A and the metal B and the metal contained in the insert material is caused at the bonding interface.
  • the eutectic reaction melt is discharged together with the oxide film, and the semiconductor chip and the metal A and metal B of the wiring metal are directly bonded at least at a part of the bonding interface, and the semiconductor chip and the wiring metal are firmly bonded. Is done.
  • Melting due to the eutectic reaction occurs when the composition of the interdiffusion region formed by mutual diffusion of two or more metals becomes the eutectic composition. A phase is formed.
  • the melting point of Al is 660 ° C.
  • the melting point of Zn is 419.5 ° C.
  • this eutectic metal melts at 382 ° C. which is lower than the respective melting points. Therefore, when the clean surfaces of both metals are brought into contact and heated to 382 ° C. or higher, a reaction (eutectic melting) occurs and Al-95% Zn has a eutectic composition, but the eutectic reaction itself is independent of the alloy components. It is a constant change, and the composition of the insert material only increases or decreases the amount of eutectic reaction.
  • an oxide film exists on the surface of general metal materials except Au, but stress is concentrated on the tip of the fine irregularities due to the pressurization in the joining process. It is possible to destroy the oxide film without imparting. And each of the metal A and the metal B and the insert material come into contact with each other through this fracture portion, and a eutectic reaction occurs between them.
  • the neighboring oxide film is crushed and decomposed by the formation of a liquid phase by the eutectic reaction, and further, eutectic melting spreads to the entire surface, thereby expanding and promoting the oxide film breakage, and lowering the oxide film on the joint surface at a low temperature. Since it is removed at (eutectic temperature), the metal A and the metal B can be directly joined without going through the brazing material layer. Therefore, since strength is ensured by direct joining of metal A and metal B not containing Pb, even when kept at high temperature, a brittle intermetallic compound layer and a Kirkendall void are not generated, and excellent high temperature durability A semiconductor device provided with a Pb-free bonding portion provided with can be manufactured.
  • the eutectic composition is spontaneously achieved by interdiffusion, there is no need to control the composition, and the essential condition is that a low-melting eutectic reaction occurs between the base materials (metals A and B) and the metal contained in the insert material. Is to generate. At this time, it is necessary to cause eutectic reaction between the metal contained in the metal A, the metal contained in the metal B, and the metal contained in the insert material on the joint surface. It is necessary to heat to the higher crystallization temperature.
  • one of the metal A and the metal B is a metal whose main component is Au
  • an oxide film is not formed on the joint surface, so that a eutectic reaction occurs between the other metal and the insert material. Bonding is possible only by making it.
  • both the metal A and the metal B are metals having Au as a main component, as described above, no oxide film is formed on the surface. Joining is possible without intervening.
  • 1 (a) to 1 (e) are process charts for explaining step by step a bonding process between a semiconductor chip and a wiring metal in a method for manufacturing a semiconductor device according to the present invention.
  • the insert material 4 is disposed between the wiring metal 2 and the semiconductor chip 3.
  • the wiring metal 2 is made of, for example, aluminum or a copper-based metal as the metal B, and fine unevenness 2r is formed in advance on the bonding surface, and the bonding surface of the semiconductor chip 3 is formed on the bonding surface.
  • the metal A for example, a metal layer 3c containing Al, Cu, or Ag as a main component is formed by plating, sputtering, or the like. Note that oxide films 2f and 3f are formed on the surfaces of the wiring metal 2 and the metal layer 3c.
  • the metal A and the metal B various combinations including a pure metal selected from the group consisting of Al, Cu, Ag, and Au, and alloys between these metals, except in the case of metal-based materials.
  • the “same material” as used herein means that the metal structure and the component system are the same, and the contents of the alloy components do not necessarily match.
  • the wiring metal 2 is entirely made of a metal containing Al as a main component, or is formed by arranging a metal containing Al as a main component (metal B) on the surface of a base material made of a copper-based metal. It is also desirable that the metal layer (metal A) 2c on the bonding surface of the semiconductor chip 3 is made of a metal whose main component is Al. Thereby, a low-cost semiconductor device can be realized.
  • the shape of the fine irregularities 2r formed on the joint surface of the wiring metal 2 is not limited as long as it has a function of concentrating stress and promoting the destruction of the oxide film.
  • FIG. Those shown in a) to (c) can be employed. That is, as shown in FIG. 2 (a), if the convex-convex tip is made to be a substantially flat surface as a trapezoidal cross-sectional concavo-convex structure, the stress concentration means can be easily formed even if the stress concentration level is slightly reduced. Costs can be reduced.
  • FIG. 2B it is also possible to adopt a concavo-convex structure in which triangular prisms are arranged in parallel, whereby the convex tip of the concavo-convex structure becomes linear, and the stress concentration degree is increased. This can enhance the effect of breaking the oxide film.
  • FIG. 2 (c) it is possible to adopt a concavo-convex structure in which square pyramids are juxtaposed in the vertical and horizontal directions. Thus, the breaking performance of the oxide film can be improved.
  • the shape of the fine unevenness 2r is not particularly limited as long as it has a function of concentrating stress and promoting the destruction of the oxide film as described above.
  • the tip of the convex part such as a hemisphere can be curved. Needless to say, the smaller the radius of curvature of the curved surface, the more the stress concentration becomes more prominent, and the oxide film is easily broken.
  • Such fine irregularities 2r can be formed by, for example, cutting, grinding, plastic processing (roller processing), laser processing, electric discharge processing, etching processing, lithography, etc., and the formation method is particularly limited. It is not something. Of these processing methods, plastic processing enables formation at a very low cost.
  • the dimensions and shape of the fine irregularities are an aspect ratio (height / width): 0.001 or more, a pitch: 1 ⁇ m or more, and preferably an aspect ratio of 0.1 or more and a pitch: 10 ⁇ m or more.
  • the semiconductor chip 3 is provided with the metal layer 3c made of metal A on the joint surface side as described above.
  • the semiconductor chip body 3 made of SiC, Si, GaN, etc.
  • An adhesion layer 3a and a barrier layer 3b can be interposed between the layers 3c.
  • the barrier layer 3b has a function of preventing the components of the metal layer 3c from diffusing into the chip body, and Ni (nickel), Pt—Ir (platinum-iridium), or the like can be applied.
  • the adhesion layer 3a has a function of improving the adhesion between the barrier layer 3b and the chip body 3, and for example, Ti (titanium), Cr (chromium), or the like can be used.
  • the insert material 4 is a metal that causes a eutectic reaction other than Au contained in the metal A, that is, at least one metal element of Al, Cu, and Ag and each of the similar metal elements contained in the metal B.
  • a metal containing pure Zn pure zinc or zinc alloy
  • an alloy containing Zn and Al, Mg, Cu, Ag, and Sn as a main component for example, an alloy containing Zn and Al as main components, Zn, Al, and Mg
  • An alloy having a main component can also be used. That is, the eutectic temperature of the alloy system containing Zn and Al is low (382 ° C. for the Zn—Al based alloy and 330 ° C. for the Zn—Al—Mg based alloy). Both members can be joined by removing the oxide film that hinders the joining from the joining interface without inducing.
  • the insert material 4 can contain one or both components of the metal A or the metal B material, improving the reactivity between the insert material and the member to be joined and improving the affinity of the joining interface. Desirable for.
  • the thickness of the insert material 4 is desirably 20 ⁇ m or more and 200 ⁇ m or less.
  • the thickness of the insert material 4 is less than 20 ⁇ m, the oxide film is not sufficiently discharged, the sealing performance of the joint portion is lowered, and oxidation progresses during joining and the strength characteristics of the joint portion are lowered.
  • it exceeds 200 ⁇ m a high pressurizing force may be required for discharging the surplus portion, or the residual pressure at the interface may increase and the joint performance may be deteriorated.
  • the "main component" in the metal A, the metal B, and an insert material shall mean that content of these metal components is 80% or more in total.
  • the semiconductor chip 3 and the wiring metal 2 are relatively pressurized, brought into close contact via the insert material 4, and heating is started while further pressing.
  • the stress at the portion where the tip of the convex portion of the fine unevenness 2r contacts locally rises rapidly, and the oxide film 3f of the metal layer 3c does not increase so much. It is mechanically destroyed and the new surface is exposed.
  • the oxide film 2f at the tip of the fine irregularities 2r is also destroyed, and the new surface of the wiring metal 2 is exposed.
  • a eutectic reaction occurs between the metal layer 3c and the metal element in the wiring metal 2, respectively.
  • a eutectic melt phase is generated.
  • the eutectic melting range extends to the entire bonding interface, so that the metal layer 3c and the oxide films 3f and 2f of the wiring metal 2 are removed from the surface. As shown in FIG. The 2f fragments are dispersed in the eutectic melt phase.
  • the eutectic reaction melt is discharged from the bonding interface, and most of the fragments of the oxide films 3f and 2f dispersed in the liquid phase are eutectic. It is extruded from the bonding interface together with the melt, and the new surfaces of the metal A and the metal B are exposed, and the diffusion reaction of the component elements contained in these occurs at the bonding interface.
  • FIG. 1E the bonding between the wiring metal 2 and the metal layer 3c of the semiconductor chip 3, that is, the direct bonding between the metal A and the metal B is achieved.
  • the present invention is not limited to this, and the formation position of the fine unevenness is formed in at least one of the joining parts.
  • the fine irregularities can be formed on one side or both sides of the insert material 4, which eliminates the need to add a fine irregularity forming step for the wiring metal 2 or the semiconductor chip 3. It becomes possible.
  • the form of foil It is desirable to sandwich between the two materials.
  • the wiring metal 2 is made of a metal mainly composed of Al or Cu (metal B), and Al, Cu, or Ag is mainly used as the metal A on the bonding surface of the semiconductor chip 3.
  • metal B metal mainly composed of Al or Cu
  • Al, Cu, or Ag is mainly used as the metal A on the bonding surface of the semiconductor chip 3.
  • a wiring metal 2 in which a metal layer 2c made of metal B is formed on the surface of a base material made of an appropriate metal can also be used.
  • a method such as plating, sputtering, or thermal spraying can be applied. Needless to say, these methods are also applied to the formation of the metal layer 2 c on the semiconductor chip 3.
  • a metal containing gold or silver can be adopted as the metal layer 2c (metal A) or the metal layer 3c (metal B).
  • the bonding of the wiring metal 2 and the semiconductor chip 3 in the manufacturing method of the present invention can be performed in an inert gas atmosphere, but can be performed in the air without any trouble.
  • it is possible to carry out in vacuum but not only vacuum equipment is required, but also the vacuum gauge and gate valve may be damaged by melting of the insert material. Therefore, it is advantageous in terms of cost.
  • means for heating or maintaining the bonding portion within a predetermined temperature range is not particularly limited.
  • high-frequency heating, infrared heating, heater heating, or the like can be used.
  • a combined method can be employed.
  • the speed is high because the interface may be oxidized and the discharge of the melt may be reduced, leading to a decrease in strength. This tendency occurs especially in the case of bonding in the atmosphere.
  • the pressurizing force at the time of joining is preferably set to 1 MPa or more and 30 MPa or less. That is, when the pressure is less than 1 MPa, the oxide film cannot be destroyed or the eutectic reaction product or the oxide film fragments can be sufficiently discharged from the joint surface. If the pressure exceeds 30 MPa, the semiconductor chip 2 may be damaged. by.
  • FIG. 4 (a) to 4 (c) are cross-sectional views showing examples of the bonding surface, particularly the wiring metal, in the manufacturing method of the present invention.
  • the semiconductor chip 3 is shown. Is provided with the metal layer 3c made of the metal B on the outermost surface thereof, while the wiring metal 2 is made of the metal A as a whole as in FIG. 1, and has fine irregularities 2r on the joint surface.
  • the wiring metal 2 may be one having a metal layer 2c made of metal A on the joint surface of a substrate 2b made of a conductive material.
  • the metal layer 2c can be formed by plating, sputtering, vapor deposition, or the like. According to this, the metal layer 2c can be arrange
  • the metal layer 2c is disposed on the substrate 2b, the fine unevenness 2r can be processed. In this case, the metal layer is disposed on the base material in advance.
  • the selected material for example, a clad material can be used, and the range of applicable materials can be expanded.
  • the structure of the semiconductor device manufactured by the manufacturing method of the present invention is formed by bonding a semiconductor chip and a wiring metal, and the semiconductor chip is selected from the group consisting of Al, Cu, Ag and Au on the bonding surface.
  • the wiring metal is a metal B mainly composed of at least one selected from the group consisting of Al, Cu, Ag, and Au at least on the bonding surface.
  • the metal A and B are both metals mainly composed of Au), and the metal A of the semiconductor chip and the metal B of the wiring metal are directly bonded at least at a part of the bonding interface; Become.
  • Zn eutectic composition means a composition obtained by eutectic reaction between Zn contained in the insert material and at least one metal other than Au contained in metal A and metal B, or “Oxide” is a fragment of the oxide film formed on the surface of the metal A and metal B.
  • bonding conditions that is, pressure, bonding temperature, fine uneven shape, insert material composition, amount, etc.
  • FIG. 5A to 5D are schematic cross-sectional views showing several examples of embodiments of a semiconductor device according to the manufacturing method of the present invention.
  • a semiconductor device 1 shown in FIG. 5A has a bus bar in which a wiring metal 2 made of the metal B is arranged on one side of an insulating ceramic substrate 12 on a cooling body (heat sink) 11.
  • the semiconductor chip 3 is bonded to the wiring metal 2 and fixed.
  • the semiconductor chip 3 is provided with a metal layer 3c made of the metal A on its joint surface, and has a structure in which the metal A and the metal B are directly joined by the method described above.
  • a semiconductor device 1 shown in FIG. 5B includes a cooling body 11 on one surface of a ceramic substrate provided with a wiring metal 2 made of metal B on both surfaces of an insulating ceramic substrate 12, and a wiring metal on the other surface. 2 and similarly, the semiconductor chip 3 having the metal layer 3c made of metal A is bonded to the bonding surface.
  • the semiconductor device 1 shown in FIG. 5 (c) shows an example of a double-sided mounting type semiconductor device, whereas FIGS. 5 (a) and 5 (b) are single-sided mountings.
  • a bus bar provided with the wiring metal 2 on one side of the insulating ceramic substrate 12 is disposed together with the cooling body 11 above and below the semiconductor chip 3 provided with the metal layer 3c.
  • the metal layer 3c made of the metal A and the wiring metal 2 made of the metal B of the bus bar provided on the upper and lower surfaces of the semiconductor chip 3 are directly joined by the method described above.
  • the semiconductor device 1 shown in FIG. 5D is of a double-sided mounting type using a ceramic substrate provided with a wiring metal 2 made of metal B on both sides of an insulating ceramic substrate 12.
  • the structure is substantially the same as that shown in FIG. 5C except that a ceramic substrate is used.
  • FIG. 6A shows an example of a semiconductor device having a structure in which an element having a semiconductor chip 3 is joined on a base plate 13 on the upper surface side of a wiring metal 2 provided on both surfaces of an insulating ceramic substrate 12.
  • the same joining method can be applied when joining the wiring metal 2 on the lower surface side of the insulating ceramic substrate 12 and the base plate 13.
  • the base plate 13 is made of a metal B whose main component is at least one selected from the group consisting of Al, Cu, Ag, and Au.
  • an insert material is interposed between the whole or at least the joining surface between the metal B mainly composed of metal B selected from the above metal group and the joining surface of the wiring metal and the base plate. Bonding is performed by providing fine irregularities on at least a part of the surface of the insert material and causing eutectic melting.
  • Example 1 A bus bar having a wiring metal 2 made of high-purity aluminum (metal B) with a purity of 99.99% is used, and an IGBT (insulated gate bipolar transistor) made of Si having a thickness of 170 ⁇ m is used as a semiconductor chip 3 on one side. A mounted semiconductor device was manufactured (see FIG. 5A).
  • the outermost layer is formed in advance through an adhesion layer 3 a made of titanium having a thickness of 0.5 ⁇ m and a barrier layer 3 b made of nickel having a thickness of 1 ⁇ m.
  • a metal layer 3c made of Al (metal A) was deposited to a thickness of 6 ⁇ m.
  • fine irregularities 2r see FIG. 2B having a triangular groove periodic structure with a height of 100 ⁇ m, an aspect ratio of 1.0, and a pitch of 100 ⁇ m were formed on the bonding surface of the wiring metal 2 by cutting.
  • an insert material 4 made of a Zn-3.5% Al-2.5% Mg alloy and having a thickness of 100 ⁇ m is sandwiched between the joint surfaces of the wiring metal 2 and the semiconductor chip 3, and in this state, always between the joint surfaces. Fixing was performed using a jig so that a pressure of 5 MPa was applied. And it accommodated in the brazing furnace and was hold
  • Example 2 When producing a semiconductor device mounted on one side similar to the first embodiment, the wiring metal 2 is made of a copper alloy, and after forming the fine irregularities 2r on the joint surface in the same manner as described above, the aluminum layer 2c having a thickness of 3 ⁇ m is deposited. A bus bar equipped with was used. Except for this, the wiring metal 2 and the aluminum layers 2c and 3c of the semiconductor chip 3 were joined by repeating the same operation as in the first embodiment.
  • Example 3 When producing a semiconductor device mounted on one side similar to Example 1, a copper alloy is clad with high purity aluminum having a thickness of 50 ⁇ m and a purity of 99.99%, and fine irregularities 2r are formed on the copper material in the same manner as above.
  • Example 4 Using a ceramic substrate made of AlN having a thickness of 635 ⁇ m and having a wiring metal 2 made of high-purity aluminum having a thickness of 500 ⁇ m and a purity of 99.99%, fine irregularities 2r were formed on the wiring metal 2a as described above. Except for this, the same operation as in Example 1 was repeated, the wiring metal 2 and the aluminum layer 3c of the semiconductor chip 3 were joined, and a semiconductor device in which the same semiconductor chip 3 was mounted on one side on the ceramic substrate was produced. (See FIG. 5 (b)).
  • Example 5 When manufacturing a semiconductor device mounted on one side similar to the above-described Example 4, after being formed of AlN having a thickness of 635 ⁇ m and made of a copper alloy having a thickness of 500 ⁇ m, the fine unevenness 2r is formed on the joint surface in the same manner as described above. A ceramic substrate provided with a wiring metal 2 on which an aluminum layer 2c having a thickness of 3 ⁇ m was deposited was used. Except for this, the same operation as in Example 1 was repeated to join the aluminum layer 2c of the wiring metal 2 and the aluminum layer 3c of the semiconductor chip 3 together.
  • Example 6 A semiconductor device was produced in which the bus bar used in Example 1 above, that is, the bus bar provided with the wiring metal 2 made of aluminum metal having the same fine irregularities 2r was mounted on both sides of the semiconductor chip 3 (FIG. 5C). reference). That is, the aluminum layer 3c is vapor-deposited on the both surfaces of the semiconductor chip 3 with the same thickness through the adhesion layer 3a and the barrier layer 3b, and the above-described material is inserted into the both surfaces with the same insert material 4 on the both surfaces. Each bus bar was placed and the same operation was repeated. Thus, the aluminum layers 3c provided on both surfaces of the semiconductor chip 3 were joined to the aluminum metal wiring metal 2, respectively.
  • Example 7 When producing a semiconductor device mounted on both sides similar to Example 6, the wiring metal 2 is made of a copper alloy, and the fine irregularities 2r similar to the above are formed on the joint surface, and then an aluminum layer 2c having a thickness of 3 ⁇ m is deposited. A bus bar similar to that in Example 2 above was used. Except for this, the same operation as in Example 6 was repeated to join the aluminum layers 3c provided on both surfaces of the semiconductor chip 3 to the aluminum layers 2c of the wiring metal 2, respectively.
  • Example 8 When producing a semiconductor device mounted on both sides similar to that of Example 6, a copper metal is clad with an aluminum-based metal having a thickness of 50 ⁇ m and a wiring metal 2 made of a plate material in which fine irregularities 2r are similarly formed is provided on this surface.
  • the same bus bar as in Example 3 was used. Except for this, the same operation as in Example 6 was repeated to join the aluminum layers 3c provided on both surfaces of the semiconductor chip 3 to the aluminum layers 2c of the wiring metal 2, respectively.
  • Example 9 A ceramic substrate made of AlN having a thickness of 635 ⁇ m provided with a ceramic substrate used in the above-mentioned embodiment 4 on the semiconductor chip 3, that is, a wiring metal 2 made of aluminum-based metal having a thickness of 500 ⁇ m having the same fine irregularities 2 r on the surface. was fabricated on both sides (see FIG. 5D).
  • the ceramic substrate is disposed on both sides of the semiconductor chip 3 having the adhesion layer 3a, the barrier layer 3b, and the aluminum layer 3c on both sides through the same insert material 4, and the same operation is repeated.
  • the aluminum layers 3c provided on both surfaces of the chip 3 were joined to the aluminum metal wiring metal 2, respectively.
  • Example 10 When producing a semiconductor device mounted on both sides similar to that in Example 9, the ceramic substrate used in Example 5 above, that is, made of a copper alloy having a thickness of 500 ⁇ m, is similarly formed with fine irregularities 2r on the joint surface. Then, a ceramic substrate provided with a wiring metal 2 on which an aluminum layer 2c having a thickness of 3 ⁇ m was deposited was used. Except for this, the same operation as in Example 9 was repeated, and the aluminum layers 3 c provided on both surfaces of the semiconductor chip 3 were joined to the aluminum layer 2 c of the wiring metal 2, respectively.
  • Example 11 When producing a semiconductor device mounted on one side similar to the above-mentioned Example 1, together with a bus bar provided with a wiring metal 2 made of A6061 aluminum alloy (metal B) and having the same fine irregularities 2r formed on its joint surface, A semiconductor chip 3 was prepared in which a metal layer 3c made of pure copper (metal A) was vapor-deposited to a thickness of 3 ⁇ m on the outermost layer of the joint surface. Next, an insert 4 having a thickness of 100 ⁇ m made of Zn-10.8% Al (melting point: 385 ° C.) is sandwiched between the joint surfaces of the wiring metal 2 and the semiconductor chip 3 and fixed in the same manner using a jig. The wiring metal 2 and the semiconductor chip 3 were joined by holding at 420 ° C. for 1 minute in a brazing furnace.
  • Example 12 By repeating the same operation as in Example 11 except that a Zn-4.0% Al-2.0% Cu alloy (melting point: 389 ° C.) was used as the insert material 4, the wiring metal 2 and The semiconductor chip 3 was joined.
  • a Zn-4.0% Al-2.0% Cu alloy (melting point: 389 ° C.) was used as the insert material 4
  • the wiring metal 2 and The semiconductor chip 3 was joined.
  • Example 13 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 12 except that the applied pressure was reduced to 2 MPa.
  • Example 14 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 12 except that the applied pressure was increased to 10 MPa.
  • Example 15 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 12 except that the thickness of the insert material 4 was increased to 300 ⁇ m.
  • Example 16 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 12 except that the thickness of the insert material 4 was reduced to 20 ⁇ m.
  • Example 17 By using the semiconductor chip 3 having a thickness of 3 ⁇ m as the metal layer 3c (metal A) as the metal layer 3c (metal A) as the outermost layer of the joint surface, and by repeating the same operation as in the above Example 11, the wiring metal 2 and The semiconductor chip 3 was joined.
  • Example 18 By repeating the same operation as in Example 17 except that a Zn-4.19% Al-3.28% Ag alloy (melting point: 389 ° C.) was used as the insert material 4, the wiring metal 2 and The semiconductor chip 3 was joined.
  • Example 19 By repeating the same operation as in Example 11 above, except that the semiconductor layer 3 having gold deposited to a thickness of 3 ⁇ m was used as the metal layer 3c (metal A) as the outermost layer of the joint surface, the wiring metal 2 and The semiconductor chip 3 was joined.
  • Example 20 The same operation as in Example 19 except that a Zn-4.1% Al-2.5% Mg alloy (melting point: 352 ° C.) was used as the insert material 4 and the holding temperature was lowered to 400 ° C. By repeating the above, the wiring metal 2 and the semiconductor chip 3 were joined.
  • a Zn-4.1% Al-2.5% Mg alloy (melting point: 352 ° C.) was used as the insert material 4 and the holding temperature was lowered to 400 ° C.
  • Example 21 By repeating the same operation as in Example 11 except that a bus bar made of oxygen-free copper (metal B) and having a wiring metal 2 formed by forming the same fine irregularities 2r on the joint surface is used. The wiring metal 2 and the semiconductor chip 3 were joined.
  • a bus bar made of oxygen-free copper (metal B) and having a wiring metal 2 formed by forming the same fine irregularities 2r on the joint surface is used.
  • the wiring metal 2 and the semiconductor chip 3 were joined.
  • Example 22 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 21 except that a Zn-4.0% Al-2.0% Cu alloy was used as the insert material 4.
  • Example 23 By repeating the same operation as in Example 21 except that the semiconductor chip 3 on which silver was deposited in a thickness of 3 ⁇ m was used as the metal layer 3c (metal A) as the outermost layer of the joint surface, the wiring metal 2 And the semiconductor chip 3 were joined.
  • Example 24 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 23 except that a Zn-4.0% Al-2.0% Cu alloy was used as the insert material 4.
  • Example 25 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 23 except that a Zn-4.19% Al-3.28% Ag alloy was used as the insert material 4.
  • Example 26 By repeating the same operation as in Example 21 except that the semiconductor layer 3 having gold deposited to a thickness of 3 ⁇ m was used as the metal layer 3c (metal A) as the outermost layer of the joint surface, the wiring metal 2 and the semiconductor chip 3 were joined.
  • Example 27 The same operation as in Example 26 except that a Zn-4.1% Al-2.5% Mg alloy (melting point: 352 ° C.) was used as the insert material 4 and the holding temperature was lowered to 400 ° C. By repeating the above, the wiring metal 2 and the semiconductor chip 3 were joined.
  • Example 28 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 26 except that a Zn-4.0% Al-2.0% Cu alloy was used as the insert material 4.
  • Example 29 Except for using the bus bar provided with the wiring metal 2 made of oxygen-free copper and formed by applying silver plating (metal B) having a thickness of 3 ⁇ m on the joint surface of the base material formed with the same fine irregularities 2r. By repeating the same operation as in Example 17, the wiring metal 2 and the semiconductor chip 3 were joined.
  • metal B silver plating
  • Example 30 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 29 except that a Zn-4.19% Al-3.28% Ag alloy was used as the insert material 4.
  • Example 31 By repeating the same operation as in Example 29, except that the semiconductor chip 3 on which gold was deposited to a thickness of 1 ⁇ m was used as the metal layer 3c (metal A) as the outermost layer of the joint surface, the wiring metal 2 And the semiconductor chip 3 were joined.
  • Example 32 By repeating the same operation as in Example 31 except that a Zn-4.1% Al-2.5% Mg alloy was used as the insert material 4 and the holding temperature was lowered to 400 ° C., wiring was performed. Metal 2 and semiconductor chip 3 were joined.
  • Example 33 The wiring metal 2 and the semiconductor chip 3 were joined by repeating the same operation as in Example 31 except that a Zn-4.19% Al-3.28% Ag alloy was used as the insert material 4.
  • the wiring metal 2 and the semiconductor chip 3 were brazed using Pb—Sn solder.
  • the thickness of the solder after joining was 200 micrometers.
  • Comparative Example 2 When manufacturing a semiconductor device mounted on one side as shown in FIG. 5 (a), the same operation as in Comparative Example 1 was repeated except that Sn—Ag—Cu solder was used. 3 was brazed.
  • Comparative Example 3 When producing a semiconductor device mounted on one side as shown in FIG. 5 (a), the same operation as in Comparative Example 1 was repeated, except that silver nanoparticles whose organic molecules modified the surface of the particles were used, The wiring metal 2 and the semiconductor chip 3 were joined.
  • Comparative Example 4 When manufacturing a semiconductor device mounted on one side as shown in FIG. 5A, the same operation as in Comparative Example 1 was repeated except that Ag—Ge solder was used, and the wiring metal 2 and the semiconductor chip 3 Brazed.
  • Tables 1 to 3 collectively show combinations of wiring metals and semiconductor chip bonding surfaces and structures in the above examples and comparative examples.
  • the comparative example 1 which joined by the solder containing Pb (lead), without forming fine unevenness
  • the melting point of the solder is 184 ° C.
  • the formation of an intermetallic compound layer and a Kirkendall void was observed at the joint interface, which proved to be poor in long-term reliability.
  • the Sn—Ag—Cu solder used in Comparative Example 2 has a slightly higher melting point of 217 to 210 ° C. than the Pb—Sn solder. poor.
  • an intermetallic compound layer or a Kirkendall void may be generated at the interface, and the long-term reliability is poor.
  • Comparative Example 3 by bonding using silver nanoparticles, when organic molecules modified on the surface of the nanoparticles are gasified in the bonding process, voids are generated or variation in particle aggregation occurs. It was confirmed that stable joint strength was difficult to obtain. Moreover, since Ag is included and the organic molecule is modified in a complicated structure, it can be said that it is not suitable for mass production from the viewpoint of cost. Since the Ag—Ge solder used in Comparative Example 4 contains Au, it is not only disadvantageous in terms of cost, but in the same manner as the Pb—Sn solder and Sn—Ag—Cu solder described above, there is no metal at the joint interface. Since a compound layer is generated or a Kirkendall void is generated, long-term reliability is poor.

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Pressure Welding/Diffusion-Bonding (AREA)
  • Die Bonding (AREA)

Abstract

 半導体チップ3の接合面に金属A(Al、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属)から成る金属層3c形成する一方、配線金属2の少なくとも接合面を金属B(Al、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属、但し、金属A及びBが共にAuを主成分とする金属である場合を除く)とし、配線金属2の接合面に微細凹凸2rを設けると共に、両接合面間に金属A及び金属Bに含まれるAu以外の金属とそれぞれ共晶反応を生じる金属としてZnを含むインサート材を介在させ、半導体チップ3と配線金属2を相対的に加圧しつつ加熱し、接合面の酸化皮膜3f、2fを破壊して、接合界面に生じた共晶反応溶融物と共に排出して接合する。

Description

半導体装置の製造方法
 本発明は、半導体チップと配線金属とを接合して成る半導体装置の製造方法と、このような方法により製造された半導体装置に関するものである。
 近年の半導体装置、特に、大電流密度の所謂ハイパワーモジュールと称する半導体装置においては、高温環境下でも使用可能であることが要求されている。
 そのため、半導体装置の実装構造においては、高温に保持されたり、高温熱サイクルを受けたりした場合の高温耐久性に優れた接合部が強く望まれている。また、環境保全の観点からすると、Pb(鉛)フリーの接合技術が必須となっている。
 このような半導体装置の実装のための接合には、現状では、Sn(錫)-Ag(銀)-Cu(銅)系のはんだが広く使われているが、使用温度がはんだの融点(例えば200℃程度)以下に制限される。また、例えば、電極がCuである接合部においては、界面にCu-Sn系の脆い金属間化合物層が生成し、高温耐久性に乏しいものとなる。
 そのため、接合部の高温耐久性を確保するために、いろいろな試みがなされている。
 例えば、金属ナノ粒子の活性な表面エネルギーを利用して、低温にて凝集、接合する低温接合工法が提案されている(特許文献1参照)。この接合工法を用いれば、凝集した後の接合界面はバルク金属となるため、高い、高温耐久性を有する。
日本国特開2004-128357号公報
 しかしながら、金属ナノ粒子として、Au(金)のような貴金属を用い、このような金属ナノ粒子の表面に有機物を修飾したような構造をとるため、粒子が凝集した構造となり、しかも有機物が接合プロセス時にガス化して、残存することから接合部にはボイドが存在するため、継手強度のバラツキの大きいものとなるという問題がある。
 なお、高温はんだとしてはこの他に、Au系の組成を有するものとして、Au-Ge(ゲルマニウム)系などのはんだがあるが、これらも、貴金属であるAuを用いているため、コスト的な問題ばかりでなく、接合界面に金属間化合物層を生成したり、カーケンダルボイドを生成したりするため、長期的な信頼性に問題がある。
 本発明は、半導体装置の実装構造に適用される従来の接合技術における上記したような課題に鑑みてなされたものであって、その目的とするところは、Pbを用いることなく、高温耐久性に優れた接合を可能にする半導体装置の製造方法を提供することにある。また、このような接合方法を適用した高温耐久性に優れた半導体装置を提供することにある。
 本発明者らは、上記目的を達成すべく、鋭意検討を重ねた結果、半導体チップと配線金属の接合面のそれぞれを特定の金属から成るものとし、これらの間にZnを含むインサート材を介在させると共に、接合面に微細凹凸を形成し、接合界面にZnと接合面に含まれる金属元素との共晶反応を生じさせることによって、上記課題が解決できることを見出し、本発明を完成するに到った。
 すなわち、本発明は上記知見に基づくものであって、本発明の半導体装置の製造方法においては、接合面がAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Aから成る半導体チップと、少なくとも接合面がAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Bから成る配線金属とを接合するに際して(但し、金属A及びBが共にAuを主成分とする金属である場合を除く)、両接合面間に、金属Aに含まれるAu以外の少なくとも1種の金属と、金属Bに含まれるAu以外の少なくとも1種の金属とそれぞれ共晶反応を生じる金属としてZnを含むインサート材を介在させると共に、上記接合面の酸化皮膜を破壊するための微細凹凸を上記接合面及びインサート材表面の少なくとも一部に設け、上記半導体チップと配線金属を相対的に加圧しつつ加熱し、接合界面に生じた共晶反応溶融物を上記酸化皮膜と共に排出して、接合界面の少なくとも一部において上記金属Aと金属Bとを直接接合するようにしたことを特徴とする。
 また、本発明の半導体装置は、半導体チップと配線金属とが接合されて成る半導体装置であって、上記方法によって製造することができ、上記半導体チップはAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Aを接合面に備え、上記配線金属は、少なくとも接合面にAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属B(但し、金属A及びBが共にAuを主成分とする金属である場合を除く)を備え、上記半導体チップの金属Aと配線金属の金属Bとが、接合界面の少なくとも一部において直接接合され、当該直接接合部の周囲にZnの共晶組成物と、上記金属A及び金属Bに含まれるAu以外の少なくとも1種の金属の酸化物を含む排出物が介在していることを特徴としている。
 本発明によれば、半導体チップ及び配線金属の表面の金属A及び金属Bに生成している酸化皮膜が接合部に設けた微細凹凸によって破壊され、これら金属A及び金属Bのそれぞれに含まれる金属とインサート材に含まれるZnとの間に共晶反応が生じ、低温、低加圧で酸化皮膜を除去することができる。したがって、半導体チップと配線金属のそれぞれ最表面に位置する金属Aと金属Bとを強固に直接接合することができ、高温耐久性に優れた半導体装置が得られる。
(a)~(e)は本発明の半導体装置の製造方法による半導体チップと配線金属との接合過程を概略的に示す工程図である。 (a)~(c)は本発明の半導体装置の製造方法において接合部に形成する微細凹凸の形状例を示す斜視図である。 本発明の製造方法による半導体装置の一方を構成する半導体チップの構造を示す概略断面図である。 (a)~(c)は本発明の製造方法による半導体装置の他方を構成する配線金属の形態例を示すそれぞれ断面図である。 (a)~(d)は本発明の製造方法による半導体装置の実施形態例を示すそれぞれ概略断面図である。 (a)及び(b)は本発明の製造方法による半導体装置の他の実施形態例を示すそれぞれ概略断面図である。
 以下に、本発明の半導体装置の製造方法について、さらに詳細、かつ具体的に説明する。なお、本明細書において「%」は、特記しない限り、質量百分率を意味するものとする。
 本発明の半導体装置の製造方法においては、半導体チップを配線金属に接合するに際して、上記したように、半導体チップの接合面に備えた金属A(Al、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属)と、配線金属の少なくとも接合面に備えた金属B(Al、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属、但し、金属A及びBが共にAuを主成分とする金属である場合を除く)との間に、金属Aに含まれるAu以外の少なくとも1種の金属と、金属Bに含まれるAu以外の少なくとも1種の金属とそれぞれ共晶反応を生じる金属としてZnを含むインサート材を介在させる。
 さらに、接合面やインサート材の表面に微細凹凸を設け、この状態で、半導体チップと配線金属を相対的に加圧すると共に加熱し、金属A及び金属Bの表面に形成されている酸化皮膜を微細凹凸により破壊して、金属A及び金属Bとインサート材とをそれぞれ接触させ、接合界面に金属A及び金属Bにそれぞれ含まれる金属とインサート材に含まれる金属との共晶反応を生じさせる。そして、この共晶反応溶融物を酸化皮膜と共に排出して、接合界面の少なくとも一部において上記半導体チップと配線金属の金属Aと金属Bとを直接接合し、半導体チップと配線金属が強固に接合される。
 共晶反応による溶融は、2種以上の金属が相互拡散して生じた相互拡散域の組成が共晶組成となった場合に生じ、保持温度が共晶温度以上であれば共晶反応により液相が形成される。例えば、Zn-Al系合金の場合、Alの融点は660℃、Znの融点は419.5℃であり、この共晶金属はそれぞれの融点より低い382℃にて溶融する。
 したがって、両金属の清浄面を接触させ、382℃以上に加熱保持すると反応(共晶溶融)が生じ、Al-95%Znが共晶組成となるが、共晶反応自体は合金成分に無関係な一定の変化であり、インサート材の組成は共晶反応の量を増減するに過ぎない。
 一方、Auを除き一般的な金属材料の表面には酸化皮膜が存在するが、接合過程における加圧によって、微細凹凸の先端に応力が集中するため、比較的低い加圧力によって、チップへのダメージを与えることなく酸化皮膜を破壊することができる。そして、この破壊部を介して金属A及び金属Bのそれぞれとインサート材とが接触し、これらの間に共晶反応が生じる。
 共晶反応による液相の生成によって近傍の酸化皮膜が破砕、分解され、さらに共晶溶融が全面に拡がっていくことによって、酸化皮膜破壊が拡大し、促進され、接合面の酸化皮膜が低温度(共晶温度)で除去されるので、ろう材層を介することなく、金属Aと金属Bとのダイレクトな接合が可能となる。
 したがって、Pbが含まれない金属Aと金属Bとの直接接合によって強度が確保されることから、高温保持した場合にも脆い金属間化合物層やカーケンダルボイドを生成せず、優れた高温耐久性を備えたPbフリーの接合部を備えた半導体装置を製造することができる。
 共晶組成は相互拡散によって自発的達成されるため、組成のコントロールは必要なく、必須条件は母材(金属A、B)とインサート材に含まれる金属の間に、低融点の共晶反応が生成することである。
 このとき、接合面には、金属Aに含まれる金属と金属Bに含まれる金属と、インサート材に含まれる金属との共晶反応をそれぞれ生じさせることが必要であり、そのためには、両共晶温度の高い方の温度に加熱する必要がある。
 但し、金属A及び金属Bの一方がAuを主成分とする金属の場合には、その接合面に酸化皮膜は生成していないことから、他方の金属とインサート材の間に共晶反応を生じさせるだけで接合が可能となる。また、金属A及び金属Bが共にAuを主成分とする金属である場合には、上記のように、その表面には酸化皮膜が生成していないので、微細凹凸を形成したり、インサート材を介在させたりするまでもなく、接合が可能である。
 図1(a)~(e)は、本発明による半導体装置の製造方法における半導体チップと配線金属の接合プロセスを順を追って説明する工程図である。
 まず、図1(a)に示すように、配線金属2と半導体チップ3の間に、インサート材4を配置する。
 このとき、配線金属2は、金属Bとして、例えばアルミニウムあるいは銅系金属から成るものであって、その接合面には、予め微細凹凸2rが形成してあると共に、半導体チップ3の接合面には、金属Aとして、例えばAl、CuあるいはAgを主成分とする金属層3cがめっきやスパッタリングなどによって形成されている。なお、これら配線金属2や金属層3cの表面には、酸化皮膜2f、3fが生成している。
 ここで、金属A及び金属Bの組合せとしては、金系材料同士の場合を除いて、Al、Cu、Ag及びAuから成る群から選ばれる純金属や、これら金属間の合金を含む種々の組合せを採用することができるが、同種材同士の接合とした方が界面の劣化反応の起点がなくなるため、耐久信頼性のより高い接合が可能となる。なお、ここで言う「同種材」とは、金属組織や成分系が同じであることを意味し、必ずしも合金成分の含有量が一致する必要はない。
 また、配線金属2を全体がAlを主成分とする金属から成るもの、あるいは銅系金属から成る基材の表面にAlを主成分とする金属(金属B)を配置して成るものとする一方、半導体チップ3の接合面の金属層(金属A)2cをAlを主成分とする金属から成るものとすることも望ましい。これにより、低コストの半導体装置を実現することができる。
 上記配線金属2の接合面に形成する微細凹凸2rの形状としては、応力を集中させて、酸化皮膜の破壊を促進させる機能さえあれば、その形状や数に制限はなく、例えば、図2(a)~(c)に示すようなものを採用することができる。
 すなわち、図2(a)に示すように、台形状断面の凹凸構造として、凸部先端を略平面とすれば、応力集中度は若干低下するとしても、応力集中手段の形成が容易となり、加工費を削減することができる。
 また、図2(b)に示すように、三角柱を並列させたような凹凸構造を採用することも可能であり、これによって、凹凸構造の凸部先端が線状のものとなり、応力集中度を高めて、酸化皮膜の破断効果を向上させることができる。
 さらに、図2(c)に示すように、四角錐を縦横方向に並列させた凹凸構造を採用することもでき、凹凸構造の凸部先端が点状となることから、さらに応力集中度を高めて、酸化皮膜の破断性能を向上させることができる。
 微細凹凸2rの形状としては、上記したように、応力を集中させて、酸化皮膜の破壊を促進させる機能さえあれば、特に限定されることはなく、上記の他には、波形やかまぼこ形、半球状など凸部先端を曲面とすることも可能である。なお、当該曲面の曲率半径は、小さいほど応力集中が顕著なものとなって、酸化皮膜が破壊し易くなることは言うまでもない。
 このような微細凹凸2rは、例えば、切削加工、研削加工、塑性加工(ローラ加工)、レーザ加工、放電加工、エッチング加工、リソグラフィーなどによって形成することができ、その形成方法としては、特に限定されるものではない。これら加工方法のうち、塑性加工によれば、非常に低コストで形成が可能である。
 なお、微細凹凸の寸法、形状としては、アスペクト比(高さ/幅):0.001以上、ピッチ:1μm以上で、望ましくはアスペクト比0.1以上、ピッチ:10μm以上である。
 一方、半導体チップ3は、上記したように接合面側に、金属Aから成る金属層3cを備えているが、図3に示すように、SiCやSi、GaNなどから成る半導体チップ本体3と金属層3cの間に、密着層3a及びバリヤ層3bを介在させることができる。
 バリヤ層3bは、金属層3cの成分がチップ本体内に拡散するのを防止する機能を有し、Ni(ニッケル)やPt-Ir(白金-イリジウム)などを適用することができる。
 一方、密着層3aは、上記バリヤ層3bとチップ本体3との密着性を向上させる機能を有し、例えば、Ti(チタン)、Cr(クロム)などを用いることができる。
 インサート材4は、上記金属Aに含まれるAu以外、すなわちAl、Cu及びAgのうちの少なくとも1種の金属元素と、上記金属Bに含まれる同様の金属元素のそれぞれと共晶反応を生じる金属であるZnを含むものであって、例えば、Znを主成分とする金属(純亜鉛、亜鉛合金)が用いられる。
 また、Znと、Al、Mg、Cu、Ag及びSnから成る群より選ばれた少なくとも1種の金属を主成分とする合金、例えばZnとAlを主成分とする合金、ZnとAlとMgを主成分とする合金を用いることもできる。
 すなわち、ZnとAlを含む合金系の共晶温度は低く(Zn-Al系合金では382℃、Zn-Al-Mg系合金では330℃)、このような低い温度で、母材の軟化や変形を惹起することなく、接合を阻害する酸化皮膜を接合界面から除去して、両部材を接合することができる。
 さらに、インサート材4には、上記金属Aもしくは金属B材の一方、または両方の成分を含有させることができ、インサート材と被接合部材との反応性の向上や、接合界面の親和性の向上のためから望ましい。
 上記インサート材4の厚さとしては、20μm以上、200μm以下とすることが望ましい。
 インサート材4の厚さが20μmに満たない場合、酸化皮膜の排出が不十分となったり、接合部のシール性が低下し、接合中に酸化が進み接合部の強度特性を低下させたりする。一方、200μmを超えると、余剰部分の排出のために高い加圧力が必要となったり、界面への残存が多くなり、継ぎ手性能を低下させたりすることがある。
 なお、本発明において、金属A、金属B、インサート材における「主成分」とは、それら金属成分の含有量が合計で80%以上であることを意味するものとする。
 そして、図1(a)に示した状態で、半導体チップ3と配線金属2を相対的に加圧して、これらをインサート材4を介して密着させ、さらに加圧しながら加熱を開始する。
 すると、図1(b)に示すように、微細凹凸2rの凸部先端が接触した部位の応力が局所的に急激に上昇し、加圧力をさほど増すことなく、金属層3cの酸化被膜3fが機械的に破壊され、新生面が露出する。また、酸化被膜3fと共に、微細凹凸2r先端の酸化皮膜2fも破壊され、配線金属2の新生面が露出する。
 金属層3c及び配線金属2とインサート材4の間で拡散が生じ、共晶反応が発生する温度に到達すると、金属層3c及び配線金属2中の金属元素との間にそれぞれ共晶反応が生じ、共晶溶融相が発生する。
 そして、この共晶溶融範囲が接合界面全体に拡がっていくことにより、金属層3c及び配線金属2の酸化被膜3f、2fが表面から除去され、図1(c)に示すように、酸化皮膜3f、2fの欠片が共晶溶融相中に分散する。
 続く加圧によって、図1(d)に示すように、共晶反応溶融物が接合界面から排出され、この液相中に分散されていた酸化皮膜3f、2fの欠片もその大部分が共晶溶融物と共に接合界面から押し出され、金属A及び金属Bの新生面がそれぞれ露出し、接合界面にこれらに含まれる成分元素の拡散反応が生じる。
 これによって、図1(e)に示すように、配線金属2と半導体チップ3の金属層3cとの接合、すなわち金属Aと金属Bとの直接的な接合が達成される。このとき、共晶反応生成物や酸化皮膜、インサート材に由来する金属などを含む微量の混合物が接合界面に残存することがあり得るが、アルミニウム系金属同士の直接接合部が形成されている限り、強度上の問題となることはない。また、このような残存物は、電気伝導や熱伝導に寄与することになる。
 なお、図1においては、微細凹凸2rを配線金属2の側に形成した例を示したが、これに限定されることはなく、微細凹凸の形成位置については、接合部位の少なくとも1箇所に形成すればよく、上記のように配線金属2と半導体チップ3の接合面の一方に形成するほか、接合面の両方に設けることができる。両面に形成することによって、酸化皮膜の破壊起点をより多くすることができる。
 さらに、微細凹凸は、インサート材4の片面あるいは両面に形成することもでき、こうすることによって、配線金属2や半導体チップ3の微細凹凸の形成工程を加える必要がなくなるので、低コストの接合が可能になる。
 また、上記では、薄板上のインサート材4を配線金属2の上に載置しただけの例を示したが、組成や形状(厚さ)などに関する選択の自由度が高いことから、箔の形態で両材料の間に挟み込むことが望ましい。
 この他に、めっきやパウダーデポジション法によって、インサート材金属を配線金属2や半導体チップ3の一方あるいは両方の接合面に予め被覆しておくことも可能であり、この場合には、被覆によって酸化皮膜の生成を防止できる。
 そして、図1においては、配線金属2として、AlやCuを主成分とする金属(金属B)から成るものを用いると共に、半導体チップ3の接合面に、金属AとしてAl、CuあるいはAgを主成分とする金属層3cを形成した例について説明したが、本発明はこのような組合せに限定されるものではない。
 例えば、後述するように、適当な金属から成る基材の表面に、金属Bから成る金属層2cを形成した配線金属2を用いることもできる。このような金属層2cを基材上に形成するには、めっきやスパッタリング、溶射などの方法を適用することができる。なお、これらの方法は、半導体チップ3に対する金属層2cの形成にも適用されることは言うまでもない。
 また、材料コスト面では、若干不利となるものの、場合によっては、金属層2c(金属A)や金属層3c(金属B)として、金や銀を含む金属を採用することも可能である。
 本発明の製造方法における配線金属2と半導体チップ3の上記接合は、不活性ガス雰囲気で行うこともできるが、大気中でも何ら支障なく行うことができる。
 もちろん、真空中で行うことも可能であるが、真空設備が必要となるばかりでなく、インサート材の溶融により真空計やゲートバルブを損傷する可能性があるので、大気中で行うことが設備面からもコスト的にも有利である。
 本発明における上記接合において、接合部を所定の温度範囲に加熱したり、維持したりするための手段としては、特に限定されることはなく、例えば、高周波加熱や赤外線加熱、ヒータ加熱あるいはこれらを組み合わせた方法を採用することができる。また、治具によって加圧状態に固定し、治具と共にろう付け炉内に保持するといった方法を用いることも可能である。
 上記接合温度への昇温速度については、遅い場合には、界面が酸化されて溶融物の排出性が低下して、強度が低下する原因となることがあるため、速い方が望ましい。特に大気中の接合の場合には、この傾向がある。
 一方、本発明の製造方法においては、微細凹凸2rの形成によって、接合時の加圧力を低減することができることから、接合時の加圧力については、1MPa以上、30MPa以下とすることが望ましい。
 すなわち、1MPaに満たない場合は、酸化皮膜の破壊や、共晶反応物や酸化皮膜欠片の接合面からの排出が十分にできず、30MPaを超えると半導体チップ2が損傷する可能性があることによる。
 図4(a)~(c)は、本発明の製造方法における接合面、特に配線金属の形態例を示すそれぞれ断面図であって、図4(a)に示す形態例においては、半導体チップ3がその接合最表面に上記金属Bから成る金属層3cを備える一方、配線金属2は、図1と同様に、全体が上記金属Aから成り、接合面に微細凹凸2rを備えている。
 また、配線金属2は、図4(b)及び(c)に示すように、導電性材料から成る基板2bの接合面に、金属Aから成る金属層2cを備えたものを用いることもできる。
 この場合、図4(b)に示したように、基板2bの接合面に微細凹凸2rを形成した後に、金属層2cをめっきやスパッタリング、蒸着などによって形成することができる。これによれば、比較的自由な形状に形成された微細凹凸2rの全面に金属層2cを配置することができる。
 一方、図4(c)に示したように、基板2bの上に金属層2cを配置した後に微細凹凸2rの加工を行うこともでき、この場合には、金属層が予め基材上に配置された材料、例えばクラッド材などを用いることができ、適用可能な材料の選択範囲が拡がることになる。
 本発明の製造方法により製造された半導体装置の構造は、半導体チップと配線金属とが接合されて成るものであって、半導体チップは接合面にAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Aを備える一方、配線金属は、少なくとも接合面にAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属B(但し、金属A及びBが共にAuを主成分とする金属である場合を除く)を備え、上記半導体チップの金属Aと配線金属の金属Bとが、接合界面の少なくとも一部において直接接合されたものとなる。そして、このような直接接合部の周囲、すなわち微細凹凸2rの底部(谷部)や微細凹凸2rの最外周部に、Znの共晶組成物と、上記金属A及び金属Bに含まれるAu以外の少なくとも1種の金属の酸化物を含む排出物が介在することになる(図2(e)参照)。
 なお、ここで、「Znの共晶組成物」とは、インサート材に含まれるZnと、金属A及び金属Bに含まれるAu以外の少なくとも1種の金属との共晶反応による組成物、また「酸化物」については、上記金属A及び金属Bの表面に生成していた酸化皮膜の欠片ということになる。
 また、接合条件、すなわち、加圧力、接合温度、微細凹凸形状、インサート材の成分、量などの調整により、微細凹凸底部の残存を可及的に減らすことができ、断続的な接合を全面的な直接接合に近づけることができる。
 図5(a)~(d)は、本発明の製造方法による半導体装置の実施形態の数例を示す概略断面図である。
 第1の実施形態として、図5(a)に示す半導体装置1は、冷却体(ヒートシンク)11上に、絶縁性セラミックス基板12の片面側に上記金属Bから成る配線金属2を配置したバスバーが固定され、その配線金属2に半導体チップ3が接合された構造を備えている。そして、上記半導体チップ3は、その接合面に上記金属Aから成る金属層3cを備えており、金属Aと金属Bとが上記した方法により直接接合された構造となっている。
 図5(b)に示す半導体装置1は、絶縁性セラミックス基板12の両面に金属Bから成る配線金属2を備えたセラミックス基板の一方の面に冷却体11を備え、他方の面上の配線金属2と、同様に接合面に金属Aから成る金属層3cを備えた半導体チップ3が接合された構造となっている。
 図5(c)に示す半導体装置1は、図5(a)及び(b)が片側実装であったのの対し、両面実装タイプの半導体装置の例を示すものであって、両面に金属Aから成る金属層3cを備えた半導体チップ3の上下に、絶縁性セラミックス基板12の片面側に配線金属2を備えたバスバーが冷却体11と共に配置されている。半導体チップ3の上下両面に備えた金属Aから成る金属層3cとバスバーの金属Bから成る配線金属2が上記した方法により直接接合された構造となっている。
 第4の実施形態として、図5(d)に示す半導体装置1は、絶縁性セラミックス基板12の両面に金属Bから成る配線金属2を備えたセラミックス基板を用いた両面実装タイプのものであって、セラミックス基板を用いたことを除いて、図5(c)に示した形態と実質的に同様の構造となっている。
 図6(a)は、絶縁性セラミックス基板12の両面に備えた配線金属2の上面側に半導体チップ3を備えた素子をベースプレート13の上に接合した構造を有する半導体装置の形態例を示すものであって、絶縁性セラミックス基板12の下面側の配線金属2とベースプレート13の接合に際しても、同様の接合方法を適用することができる。
 すなわち、ベースプレート13としては、その全体あるいは少なくとも接合面がAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Bから成るものを用いる。そして、同様に全体あるいは少なくとも接合面が上記金属群から選ばれた少なくとも1種を主成分とする金属Bから成る配線金属2との間にインサート材を介在させると共に、配線金属及びベースプレートの接合面、インサート材表面の少なくとも一部に微細凹凸を設け、共晶溶融を生じさせることによって接合する。
 このとき、図6(b)に示すように、配線金属とベースプレートの双方に微細凹凸を設けることが望ましく、これによって接合性が向上して、加圧力が低くても接合が可能になり、絶縁性セラミックス基板12の両面の配線金属2をベースプレート13及び半導体チップ3に同時に接合する場合に好適な方法となる。なお、配線金属2と半導体チップ3及びベースプレート13の間には、インサート材を介在させるが、上記図では、省略されている。
 以下、本発明を実施例に基づいて具体的に説明する。
(実施例1)
 純度99.99%の高純度アルミニウム(金属B)から成る配線金属2を備えたバスバーを使用し、これに半導体チップ3として、厚さ170μmのSiから成るIGBT(絶縁ゲート型バイポーラトランジスタ)を片側実装した半導体装置を作製した(図5(a)参照)。
 このとき、上記IGBT(半導体チップ)3の接合面側には、予め、チタンから成る厚さ0.5μmの密着層3aと、ニッケルから成る厚さ1μmのバリヤ層3bを介して、最表層にAl(金属A)から成る金属層3cを6μmの厚さに蒸着した。
 また、配線金属2の接合面には、高さ100μm、アスペクト比1.0、ピッチ100μmの三角形溝の周期構造を有する微細凹凸2r(図2(b)参照)を切削加工によって形成した。
 次に、配線金属2と半導体チップ3の接合面間にZn-3.5%Al-2.5%Mg合金から成る厚さ100μmのインサート材4を挟み、この状態で、接合面間に常時5MPaの加圧力が掛かるように治具を用いて固定した。そして、ろう付け炉内に収納し、400℃に1分間保持することによって、配線金属2と半導体チップ3を接合した。
(実施例2)
 上記実施例1と同様の片側実装した半導体装置を作製するに際し、銅合金から成り、その接合面に上記同様に微細凹凸2rを形成した後、厚さ3μmのアルミニウム層2cを蒸着した配線金属2を備えたバスバーを用いた。これ以外は、上記実施例1と同様の操作を繰り返すことによって、配線金属2と半導体チップ3のアルミニウム層2c、3cを接合した。
(実施例3)
 上記実施例1と同様の片側実装した半導体装置を作製するに際し、銅合金に厚さ50μmの純度99.99%の高純度アルミニウムがクラッドされ、この上に上記同様に微細凹凸2rを形成した板材から成る配線金属2を備えたバスバーを用いた。これ以外は、上記実施例1と同様の操作を繰り返すことによって、配線金属2のアルミニウムクラッド層2cと半導体チップ3のアルミニウム層3cを接合した。
(実施例4)
 厚さ635μmのAlNから成り、厚さ500μmの純度99.99%の高純度アルミニウム製の配線金属2を備えたセラミックス基板を使用し、この配線金属2aに上記同様に微細凹凸2rを形成した。これ以外は、上記実施例1と同様の操作を繰り返して、配線金属2と半導体チップ3のアルミニウム層3cを接合し、セラミックス基板上に、同様の半導体チップ3を片側実装した半導体装置を作製した(図5(b)参照)。
(実施例5)
 上記実施例4と同様の片側実装した半導体装置を作製するに際して、厚さ635μmのAlNから成り、厚さ500μmの銅合金製であって、その接合面に微細凹凸2rを上記同様に形成した後、厚さ3μmのアルミニウム層2cを蒸着した配線金属2を備えたセラミックス基板を使用した。これ以外は、上記実施例1と同様の操作を繰り返して、配線金属2のアルミニウム層2cと半導体チップ3のアルミニウム層3cを接合した。
(実施例6)
 上記半導体チップ3に、上記実施例1で用いたバスバー、すなわち同様の微細凹凸2rを有するアルミニウム系金属製の配線金属2を備えたバスバーを両側実装した半導体装置を作製した(図5(c)参照)。すなわち、半導体チップ3の両面それぞれに、密着層3a、バリヤ層3bを介して、最表層にアルミニウム層3cを同様の厚さに蒸着すると共に、その両面に、同様のインサート材4を介して上記バスバーをそれぞれ配置し、同様の操作を繰り返した。これによって、半導体チップ3の両面に備えたアルミニウム層3cをアルミニウム系金属製配線金属2にそれぞれ接合した。
(実施例7)
 上記実施例6と同様の両側実装した半導体装置を作製するに際し、銅合金から成り、その接合面に上記同様の微細凹凸2rを形成した後、厚さ3μmのアルミニウム層2cを蒸着した配線金属2を備えた上記実施例2と同様のバスバーを用いた。これ以外は、上記実施例6と同様の操作を繰り返すことによって、半導体チップ3の両面に備えたアルミニウム層3cを配線金属2のアルミニウム層2cにそれぞれ接合した。
(実施例8)
 上記実施例6と同様の両側実装した半導体装置を作製するに際し、銅合金に厚さ50μmのアルミニウム系金属がクラッドされ、この表面に微細凹凸2rを同様に形成した板材から成る配線金属2を備えた上記実施例3と同様のバスバーを用いた。これ以外は、上記実施例6と同様の操作を繰り返すことによって、半導体チップ3の両面に備えたアルミニウム層3cを配線金属2のアルミニウム層2cにそれぞれ接合した。
(実施例9)
 上記半導体チップ3に、上記実施例4で用いたセラミックス基板、すなわち表面に同様の微細凹凸2rを有する厚さ500μmのアルミニウム系金属製の配線金属2を備えた厚さ635μmのAlNから成るセラミックス基板を両側実装した半導体装置を作製した(図5(d)参照)。すなわち、密着層3a、バリヤ層3b、アルミニウム層3cを両面に備えた半導体チップ3の両側に、同様のインサート材4を介して上記セラミックス基板をそれぞれ配置し、同様の操作を繰り返すことによって、半導体チップ3の両面に備えたアルミニウム層3cをアルミニウム系金属製配線金属2にそれぞれ接合した。
(実施例10)
 上記実施例9と同様の両側実装した半導体装置を作製するに際し、上記実施例5で用いたセラミックス基板、すなわち厚さ500μmの銅合金製であって、その接合面に微細凹凸2rを同様に形成した後、厚さ3μmのアルミニウム層2cを蒸着した配線金属2を備えたセラミックス基板を使用した。これ以外は、上記実施例9と同様の操作を繰り返して、半導体チップ3の両面に備えたアルミニウム層3cを配線金属2のアルミニウム層2cにそれぞれ接合した。
(実施例11)
 上記実施例1と同様の片側実装した半導体装置を作製するに際し、A6061アルミニウム合金(金属B)から成り、その接合面に同様の微細凹凸2rを形成して成る配線金属2を備えたバスバーと共に、接合面の最表層に純銅(金属A)から成る金属層3cを3μmの厚さに蒸着した半導体チップ3を用意した。
 次に、配線金属2と半導体チップ3の接合面間にZn-10.8%Al(融点:385℃)から成る厚さ100μmのインサート材4を挟み、治具を用いて同様に固定し、ろう付け炉内で420℃に1分間保持することによって、配線金属2と半導体チップ3を接合した。
(実施例12)
 上記インサート材4として、Zn-4.0%Al-2.0%Cu合金(融点:389℃)を用いたこと以外は、上記実施例11と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例13)
 加圧力を2MPaに低下させたことを除いて、上記実施例12と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例14)
 加圧力を10MPaに高めたこと以外は、上記実施例12と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例15)
 上記インサート材4の厚さを300μmに増したこと以外は、上記実施例12と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例16)
 上記インサート材4の厚さを20μmに減じた以外は、上記実施例12と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例17)
 接合面の最表層に、金属層3c(金属A)として銀を厚さ3μmに蒸着した半導体チップ3を使用し、これ以外は上記実施例11と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例18)
 上記インサート材4として、Zn-4.19%Al-3.28%Ag合金(融点:389℃)を用いたこと以外は、上記実施例17と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例19)
 接合面の最表層に、金属層3c(金属A)として、金を厚さ3μmに蒸着した半導体チップ3を使用したこと以外は上記実施例11と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例20)
 上記インサート材4として、Zn-4.1%Al-2.5%Mg合金(融点:352℃)を用い、保持温度を400℃に低下させたこと以外は、上記実施例19と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例21)
 無酸素銅(金属B)から成り、その接合面に同様の微細凹凸2rを形成して成る配線金属2を備えたバスバーを用いたこと以外は、上記実施例11と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例22)
 インサート材4として、Zn-4.0%Al-2.0%Cu合金を用いたこと以外は、上記実施例21と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例23)
 接合面の最表層に、金属層3c(金属A)として、銀を厚さ3μmに蒸着した半導体チップ3を使用したこと以外は、上記実施例21と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例24)
 インサート材4として、Zn-4.0%Al-2.0%Cu合金を用いたこと以外は、上記実施例23と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例25)
 インサート材4として、Zn-4.19%Al-3.28%Ag合金を用いたこと以外は、上記実施例23と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例26)
 接合面の最表層に、金属層3c(金属A)として、金を3μmの厚さに蒸着した半導体チップ3を使用したこと以外は、上記実施例21と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例27)
 上記インサート材4として、Zn-4.1%Al-2.5%Mg合金(融点:352℃)を用い、保持温度を400℃に低下させたこと以外は、上記実施例26と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例28)
 インサート材4として、Zn-4.0%Al-2.0%Cu合金を用いたこと以外は、上記実施例26と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例29)
 無酸素銅から成り、同様の微細凹凸2rを形成した基材の接合面に厚さ3μmの銀めっき(金属B)を施して成る配線金属2を備えたバスバーを用いたこと以外は、上記実施例17と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例30)
 インサート材4として、Zn-4.19%Al-3.28%Ag合金を用いたこと以外は、上記実施例29と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例31)
 接合面の最表層に、金属層3c(金属A)として、金を厚さ1μmに蒸着した半導体チップ3を使用したこと以外は、上記実施例29と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例32)
 上記インサート材4として、Zn-4.1%Al-2.5%Mg合金を用い、保持温度を400℃に低下させたこと以外は、上記実施例31と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(実施例33)
 インサート材4として、Zn-4.19%Al-3.28%Ag合金を用いたこと以外は、上記実施例31と同様の操作を繰り返すことによって、配線金属2と半導体チップ3を接合した。
(比較例1)
 銅合金から成り、微細凹凸のない配線金属2を備えたバスバーを使用し、厚さ170μmのSiから成るIGBT(半導体チップ)3を片側実装した半導体装置を作製した(図5(a)参照)。
 このとき、上記IGBT(半導体チップ)3の接合面側には、はんだの濡れ性向上のために、厚さ0.5μmのチタン密着層3aと、厚さ1μmのニッケルバリヤ層3bを介して、最表層に銀を1μmの厚さに成膜した。また、配線金属2の接合面にも、同様の目的で、厚さ5μmのニッケル層を介して銀を1μmの厚さに成膜した。
 そして、Pb-Snはんだを用いて、配線金属2と半導体チップ3とをろう付けした。
なお、接合後のはんだの厚さは200μmであった。
(比較例2)
 図5(a)に示すような片側実装した半導体装置を作製するに際し、Sn-Ag-Cuはんだを用いたこと以外は、上記比較例1と同様の操作を繰り返して、配線金属2と半導体チップ3とをろう付けした。
(比較例3)
 図5(a)に示すような片側実装した半導体装置を作製するに際し、有機分子が粒子の表面を修飾した銀ナノ粒子を用いたこと以外は、上記比較例1と同様の操作を繰り返して、配線金属2と半導体チップ3とを接合した。
(比較例4)
 図5(a)に示すような片側実装した半導体装置を作製するに際し、Ag-Geはんだを使用したこと以外は、上記比較例1と同様の操作を繰り返して、配線金属2と半導体チップ3とをろう付けした。
(比較例5)
 バスバーに備えたA6061アルミニウム合金から成る配線金属2に、接合面の最表層に純銅から成る金属層3cをめっきしてなる半導体チップ3を接合して、上記実施例11と同様の片側実装半導体装置を作製するに際し、微細凹凸を形成することも、インサート材を介在させることもなく、同様の条件で接合した。
 上記実施例及び比較例における配線金属や半導体チップ接合面の材料や構造の組合せを表1~表3にまとめて示す。
Figure JPOXMLDOC01-appb-T000001
Figure JPOXMLDOC01-appb-T000002
Figure JPOXMLDOC01-appb-T000003
 表1~3に示す結果から明らかなように、配線金属に微細凹凸を形成すると共にZnを含有するインサート材を介在させて、金属A及び金属Bのそれぞれとの間に共晶反応を生じさせるようにした本発明の実施例においては、配線金属2と半導体チップ3の金属Bと金属Aとを直接的に接合することができた。すなわち、脆弱な反応層を生じさせることなく、Pbフリーで、バラツキの少ない、高温強度(300℃以上)、長期信頼性に優れた半導体装置の実装ダイボンド構造が得れらることが確認された。なお、上記実施例のうち、インサート材の厚さが過大な実施例15においては、接合強度が若干低下する傾向が認められた。
 これに対し、微細凹凸を形成したり、インサート材を介在させたりすることなく、Pb(鉛)を含有するはんだにより接合した比較例1においては、環境保全を観点とする社会要請にそぐわない。また、はんだの融点が184℃であることから高温耐久性に乏しいことに加えて、接合界面に金属間化合物層やカーケンダルボイドの生成が認められ、長期信頼性にも乏しいことが判明した。
 また、比較例2に用いたSn-Ag-Cuはんだは、上記Pb-Snはんだに比べて融点が217~210℃とやや高いものの、将来型パワーモジュールに適用するには、高温耐久信頼性に乏しい。また、比較例1と同様に、界面に金属間化合物層やカーケンダルボイドが生成することがあり、長期信頼性にも乏しい。
 銀ナノ粒子を用いた接合による比較例3においては、ナノ粒子表面に修飾した有機分子が接合プロセスでガス化する際に、ボイドを発生させたり、粒子の凝集にバラツキが生じたりすることから、安定した継手強度が得難い傾向が確認された。また、Agが含まれ、有機分子を修飾させるという複雑な構造をとっているため、コスト面から量産には不向きと言える。
 比較例4に用いたAg-Geはんだは、Auを含んでいるため、コスト面で不利であるばかりでなく、上記Pb-SnはんだやSn-Ag-Cuはんだと同様に、接合界面に金属間化合物層を生成したり、カーケンダルボイドを生成したりするため、長期信頼性にも乏しい。
 そして、微細凹凸を形成したり、インサート材を介在させたりすることなく、アルミニウム合金製の配線金属に、接合面に純銅層を沿い萎えた半導体チップを直接接合するようにした比較例5においては、局所的な接合に留まり、実質的な接合ができないことが確認された。
  1 半導体装置
  2 配線金属(金属B)
  2c 金属層(金属B)
  2r 微細凹凸
  2f 酸化皮膜
  3 半導体チップ
  3c 金属層(金属A)
  3f 酸化皮膜
  4 インサート材
 12 絶縁性セラミックス基材

Claims (13)

  1.  接合面がAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Aから成る半導体チップと、少なくとも接合面がAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Bから成る配線金属とを接合するに際して(但し、金属A及びBが共にAuを主成分とする金属である場合を除く)、
     上記両接合面間に、上記金属Aに含まれるAu以外の少なくとも1種の金属と、上記金属Bに含まれるAu以外の少なくとも1種の金属とそれぞれ共晶反応を生じる金属としてZnを含むインサート材を介在させると共に、上記接合面の酸化皮膜を破壊するための微細凹凸を上記接合面及びインサート材表面の少なくとも一部に設け、上記半導体チップと配線金属を相対的に加圧しつつ加熱し、接合界面に生じた共晶反応溶融物を上記酸化皮膜と共に排出して、接合界面の少なくとも一部において上記金属Aと金属Bとを直接接合することを特徴とする半導体装置の製造方法。
  2.  上記インサート材がZnを主成分とする金属であることを特徴とする請求項1に記載の接合方法。
  3.  上記インサート材がZnと、Al、Mg、Cu、Ag及びSnから成る群より選ばれた少なくとも1種の金属を主成分とする合金であることを特徴とする請求項1に記載の接合方法。
  4. 上記インサート材がZn及びAlを主成分とする合金であることを特徴とする請求項3に記載の接合方法。
  5.  上記インサート材がZn、Al及びMgを主成分とする合金であることを特徴とする請求項3に記載の接合方法。
  6.  上記金属Aと金属Bとが同種材料であることを特徴とする請求項1~5のいずれか1つの項に記載の接合方法。
  7.  上記インサート材の厚さが20~200μmであることを特徴とする請求項1~6のいずれか1つの項に記載の接合方法。
  8.  配線金属が絶縁性セラミックス基板上に配置されていることを特徴とする請求項1~7のいずれか1つの項に記載の製造方法。
  9.  上記絶縁性セラミックス基板の反半導体チップ側に備えた配線金属をベースプレート上に接合するに際して、少なくとも接合面にAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Aを備えた上記ベースプレートと、少なくとも接合面にAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属B(但し、金属A及びBが共にAuを主成分とする金属である場合を除く)を備えた上記配線金属との間に、上記金属Aに含まれるAu以外の少なくとも1種の金属と、上記金属Bに含まれるAu以外の少なくとも1種の金属とそれぞれ共晶反応を生じる金属としてZnを含むインサート材を介在させると共に、上記アルミニウム系金属表面の酸化皮膜を破壊するための微細凹凸を上記接合面及びインサート材表面の少なくとも一部に設け、上記配線金属とベースプレートを相対的に加圧しつつ加熱し、接合界面に生じた共晶反応溶融物を上記酸化皮膜と共に排出して接合することを特徴とする請求項8に記載の製造方法。
  10.  上記配線金属とベースプレート双方の接合面に微細凹凸を設けることを特徴とする請求項9に記載の製造方法。
  11.  配線金属がAlを主成分とする金属、又は銅系金属から成る基材の表面にAlを主成分とする金属を配置して成るものであって、半導体チップがAlを主成分とする金属から成る接合面を備えていることを特徴とする請求項1~10のいずれか1つの項に記載の製造方法。
  12.  接合面がAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Aから成る半導体チップと、少なくとも接合面がAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Bから成る配線金属とを接合した半導体装置であって(但し、金属A及びBが共にAuを主成分とする金属である場合を除く)、
     上記両接合面間に、上記金属Aに含まれるAu以外の少なくとも1種の金属と、上記金属Bに含まれるAu以外の少なくとも1種の金属とそれぞれ共晶反応を生じる金属としてZnを含むインサート材を介在させると共に、上記接合面の酸化皮膜を破壊するための微細凹凸を上記接合面及びインサート材表面の少なくとも一部に設け、上記半導体チップと配線金属を相対的に加圧しつつ加熱し、接合界面に生じた共晶反応溶融物を上記酸化皮膜と共に排出して、接合界面の少なくとも一部において上記金属Aと金属Bとを直接接合して成ることを特徴とする半導体装置。
  13.  半導体チップと配線金属とが接合されて成る半導体装置であって、
     上記半導体チップはAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Aを接合面に備え、
     上記配線金属は、少なくとも接合面にAl、Cu、Ag及びAuから成る群より選ばれた少なくとも1種を主成分とする金属Bを備え(但し、金属A及びBが共にAuを主成分とする金属である場合を除く)、
     上記半導体チップの金属Aと配線金属の金属Bとが、接合界面の少なくとも一部において直接接合され、当該直接接合部の周囲にZnの共晶組成物と、上記金属A及び金属Bに含まれるAu以外の少なくとも1種の金属の酸化物を含む排出物が介在していることを特徴とする半導体装置。
PCT/JP2013/054665 2012-02-28 2013-02-25 半導体装置の製造方法 WO2013129279A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014502191A JP5708961B2 (ja) 2012-02-28 2013-02-25 半導体装置の製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-041360 2012-02-28
JP2012041360 2012-02-28

Publications (1)

Publication Number Publication Date
WO2013129279A1 true WO2013129279A1 (ja) 2013-09-06

Family

ID=49082478

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/054665 WO2013129279A1 (ja) 2012-02-28 2013-02-25 半導体装置の製造方法

Country Status (2)

Country Link
JP (1) JP5708961B2 (ja)
WO (1) WO2013129279A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015119118A (ja) * 2013-12-20 2015-06-25 日産自動車株式会社 半導体装置
WO2015151739A1 (ja) * 2014-03-31 2015-10-08 株式会社Uacj アルミニウムクラッド材の製造方法
JP2015185689A (ja) * 2014-03-24 2015-10-22 日産自動車株式会社 半導体の実装方法及び半導体部品の製造装置
JP2015193012A (ja) * 2014-03-31 2015-11-05 株式会社Uacj アルミニウムクラッド材の製造方法
JP2015217403A (ja) * 2014-05-15 2015-12-07 株式会社Uacj アルミニウムクラッド材の製造方法
JP2016033938A (ja) * 2014-07-31 2016-03-10 日産自動車株式会社 半導体装置の製造方法
KR101898647B1 (ko) * 2017-05-11 2018-09-14 서울과학기술대학교 산학협력단 은코팅 구리 호일을 이용한 접합 소재 및 이를 이용한 접합 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07169875A (ja) * 1993-03-11 1995-07-04 Toshiba Corp 電子回路装置及びその製造方法及び回路基板及び液晶表示装置及びサーマルヘッド及びプリンタ
JPH11111761A (ja) * 1997-10-08 1999-04-23 Fujitsu Ltd 半導体チップ部品の実装体
JP2005183650A (ja) * 2003-12-19 2005-07-07 Hitachi Ltd 半導体装置およびその製造方法
JP2011124015A (ja) * 2009-12-08 2011-06-23 Mitsubishi Electric Corp 金属部材の接合方法、金属部材および電力用半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07169875A (ja) * 1993-03-11 1995-07-04 Toshiba Corp 電子回路装置及びその製造方法及び回路基板及び液晶表示装置及びサーマルヘッド及びプリンタ
JPH11111761A (ja) * 1997-10-08 1999-04-23 Fujitsu Ltd 半導体チップ部品の実装体
JP2005183650A (ja) * 2003-12-19 2005-07-07 Hitachi Ltd 半導体装置およびその製造方法
JP2011124015A (ja) * 2009-12-08 2011-06-23 Mitsubishi Electric Corp 金属部材の接合方法、金属部材および電力用半導体装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015119118A (ja) * 2013-12-20 2015-06-25 日産自動車株式会社 半導体装置
JP2015185689A (ja) * 2014-03-24 2015-10-22 日産自動車株式会社 半導体の実装方法及び半導体部品の製造装置
WO2015151739A1 (ja) * 2014-03-31 2015-10-08 株式会社Uacj アルミニウムクラッド材の製造方法
JP2015193012A (ja) * 2014-03-31 2015-11-05 株式会社Uacj アルミニウムクラッド材の製造方法
CN106061666A (zh) * 2014-03-31 2016-10-26 株式会社Uacj 铝包层构件的制造方法
US9718145B2 (en) 2014-03-31 2017-08-01 Uacj Corporation Method of producing aluminum clad member
CN106061666B (zh) * 2014-03-31 2018-10-02 株式会社Uacj 铝包层构件的制造方法
JP2015217403A (ja) * 2014-05-15 2015-12-07 株式会社Uacj アルミニウムクラッド材の製造方法
JP2016033938A (ja) * 2014-07-31 2016-03-10 日産自動車株式会社 半導体装置の製造方法
KR101898647B1 (ko) * 2017-05-11 2018-09-14 서울과학기술대학교 산학협력단 은코팅 구리 호일을 이용한 접합 소재 및 이를 이용한 접합 방법

Also Published As

Publication number Publication date
JPWO2013129279A1 (ja) 2015-07-30
JP5708961B2 (ja) 2015-04-30

Similar Documents

Publication Publication Date Title
JP5708961B2 (ja) 半導体装置の製造方法
TWI300619B (en) Electronic device
JP5224430B2 (ja) パワー半導体モジュール
TWI466253B (zh) 雙相介金屬接點結構及其製作方法
KR20190123727A (ko) 구리/세라믹스 접합체, 절연 회로 기판, 및, 구리/세라믹스 접합체의 제조 방법, 절연 회로 기판의 제조 방법
TWI395313B (zh) 銲球凸塊結構及其形成方法
US9272361B2 (en) Method for joining metal materials
JP6753869B2 (ja) 複合材料を製作するための方法
JP2010179336A (ja) 接合体、半導体モジュール、及び接合体の製造方法
CN110891732B (zh) 用于扩散焊接的无铅的焊接薄膜和用于其制造的方法
JP2012250284A (ja) 金属−セラミック基板を金属体に接合する方法
JP2009147111A (ja) 接合材、その製造方法および半導体装置
WO2013145471A1 (ja) パワーモジュールの製造方法、及びパワーモジュール
JP6558272B2 (ja) 接合体の製造方法、ヒートシンク付パワーモジュール用基板の製造方法、接合体及びヒートシンク付パワーモジュール用基板
JP5733466B2 (ja) 半導体装置の製造方法
JP6156693B2 (ja) 半導体装置の製造方法
KR101795812B1 (ko) 파워 모듈용 기판, 히트 싱크 부착 파워 모듈용 기판, 파워 모듈 및 파워 모듈용 기판의 제조 방법
JP4917375B2 (ja) パワー半導体モジュールの製造方法
TW201308543A (zh) 接合構造體
KR101667427B1 (ko) 칩 및 칩-기판 복합조립체
JP6260941B2 (ja) 半導体装置の製造方法
JP6344605B2 (ja) 半導体装置の製造方法
JP5640548B2 (ja) パワーモジュール用基板の製造方法
KR101726003B1 (ko) 파워 모듈용 기판, 히트 싱크 부착 파워 모듈용 기판, 파워 모듈 및 파워 모듈용 기판의 제조 방법
JP2015119118A (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13755017

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014502191

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13755017

Country of ref document: EP

Kind code of ref document: A1