WO2012132871A1 - Cu合金膜、及びそれを備えた表示装置または電子装置 - Google Patents

Cu合金膜、及びそれを備えた表示装置または電子装置 Download PDF

Info

Publication number
WO2012132871A1
WO2012132871A1 PCT/JP2012/056371 JP2012056371W WO2012132871A1 WO 2012132871 A1 WO2012132871 A1 WO 2012132871A1 JP 2012056371 W JP2012056371 W JP 2012056371W WO 2012132871 A1 WO2012132871 A1 WO 2012132871A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
film
alloy
substrate
alloy film
Prior art date
Application number
PCT/JP2012/056371
Other languages
English (en)
French (fr)
Inventor
富久 勝文
綾 三木
後藤 裕史
中井 淳一
Original Assignee
株式会社神戸製鋼所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社神戸製鋼所 filed Critical 株式会社神戸製鋼所
Priority to KR1020137025572A priority Critical patent/KR20130126996A/ko
Priority to CN2012800151087A priority patent/CN103460351A/zh
Publication of WO2012132871A1 publication Critical patent/WO2012132871A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22CALLOYS
    • C22C9/00Alloys based on copper
    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22CALLOYS
    • C22C9/00Alloys based on copper
    • C22C9/05Alloys based on copper with manganese as the next major constituent
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/14Metallic material, boron or silicon
    • C23C14/16Metallic material, boron or silicon on metallic substrates or on substrates of boron or silicon
    • C23C14/165Metallic material, boron or silicon on metallic substrates or on substrates of boron or silicon by cathodic sputtering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32051Deposition of metallic or metal-silicide layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Definitions

  • the present invention relates to a Cu alloy film in direct contact with a substrate and / or an insulating film on the substrate.
  • the Cu alloy film of the present invention is used in, for example, flat display devices such as liquid crystal displays and organic EL displays; ULSI (Ultra Large Scale Integrated Circuit), ASIC (Application Specific Integrated Circuit), electronic devices such as diodes, thin film transistors, and thin film transistor substrates. It is suitably used as a wiring material and an electrode material.
  • the liquid crystal display device will be described as a representative example, but the present invention is not limited to this.
  • a liquid crystal display device used in various fields ranging from a small mobile phone to a large television exceeding 30 inches uses a thin film transistor (hereinafter referred to as “TFT”) as a switching element, and a transparent conductive film constituting a pixel electrode.
  • TFT thin film transistor
  • the counter substrate includes a counter substrate that is disposed to face the TFT substrate at a predetermined interval and includes a common electrode, and a liquid crystal layer that is filled between the TFT substrate and the counter substrate.
  • Al aluminum
  • Cu copper
  • Cu has a problem in that it has low adhesion to the glass substrate and peels off. Further, since the adhesion to the glass substrate is low, Cu has a problem that it is difficult to perform wet etching for processing into a wiring shape. Therefore, various techniques for improving the adhesion between Cu and the glass substrate have been proposed.
  • Patent Documents 1 to 3 disclose techniques for improving adhesion by interposing a refractory metal layer such as molybdenum (Mo) or chromium (Cr) between a Cu wiring and a glass substrate.
  • a refractory metal layer such as molybdenum (Mo) or chromium (Cr)
  • Mo molybdenum
  • Cr chromium
  • these techniques increase the number of steps for forming the refractory metal layer and increase the manufacturing cost of the display device.
  • different metals such as Cu and a refractory metal (Mo or the like) are laminated, there is a possibility that corrosion occurs at the interface between Cu and the refractory metal during wet etching.
  • the wiring cross section cannot be formed into a desired shape (for example, a shape having a taper angle of about 45 to 60 °). Furthermore, the electrical resistivity (12.9 ⁇ 10 ⁇ 6 ⁇ ⁇ cm) of a refractory metal such as Cr is higher than that of Cu, and signal delay and power loss due to wiring resistance are problematic.
  • Patent Document 4 discloses a technique in which nickel or a nickel alloy and a polymer resin film are interposed as an adhesion layer between a Cu wiring and a glass substrate.
  • this technique there is a possibility that the resin film deteriorates during the high-temperature annealing process at the time of manufacturing a display display (for example, a liquid crystal panel), and the adhesiveness decreases.
  • Patent Document 5 discloses a technique in which copper nitride is interposed as an adhesion layer between a Cu wiring and a glass substrate.
  • this technique may reduce the adhesion when the annealing process at the time of manufacturing a display display (for example, a liquid crystal panel) becomes high temperature.
  • Patent Document 6 discloses a Cu alloy wiring material containing Mn.
  • a Mn oxide film capable of suppressing the oxidation of Cu is formed on the surface or interface. It is stated that improved adhesion and reduced electrical resistivity can be obtained.
  • Patent Document 6 a desired oxide film is formed under extremely strict film forming conditions, and the practicality is extremely poor. Further, the wiring material described in Patent Document 6 does not sufficiently reduce the electrical resistivity after the heat treatment, and the liquid crystal display device using this wiring material has a problem that heat generation and power consumption are high. In particular, liquid crystal display devices and the like are exposed to a thermal history of about 250 ° C. or higher during the manufacturing process (for example, heat treatment after deposition of an insulating film such as a SiO 2 film), and the above-described thermal history. After (heat treatment), a wiring material having a low electrical resistivity is strongly desired.
  • the present invention has been made paying attention to the above circumstances, and its purpose is to have a high adhesion to a substrate and / or an insulating film and to perform a heat treatment performed in the manufacturing process of a liquid crystal display device or the like. Another object is to provide a novel Cu alloy film having a low electrical resistivity.
  • the present invention provides the following Cu alloy film, display device and electronic device.
  • a Cu alloy film comprising a layered structure including a Cu alloy layer (second layer) having a lower electrical resistivity than the first layer.
  • Electronic device. (9) The electronic device according to (8), wherein the insulating film is made of SiO 2 , SiON, or SiN.
  • a Cu alloy film for a display device or an electronic device that has excellent adhesion with a substrate and / or an insulating film even when directly connected to the substrate and / or the insulating film. Furthermore, according to the present invention, a Cu alloy film capable of realizing a low electrical resistivity, which is a characteristic of Cu-based materials, even after a heat history in a manufacturing process of a display device, an electronic device or the like without performing a special heat treatment. Can be provided.
  • FIG. 1 is a schematic cross-sectional explanatory view showing a typical wiring structure of the present invention.
  • the present inventors omit a refractory metal (barrier metal layer) such as Ti and Mo and electrically connect the Cu alloy film directly to the substrate and / or the insulating film, the adhesion to these can be improved. Excellent electrical resistance of the film itself, and low electrical resistivity can be maintained without increasing the electrical resistivity after the thermal history in the manufacturing process of display devices, etc., and excellent workability
  • the Cu—Mn alloy has at least one element selected from the group consisting of Ag, Au, C, W, Ca, Mg, Al, Sn, B, and Ni (hereinafter sometimes referred to as X or X element).
  • a Cu—Mn—X alloy (first layer) added with a second layer made of pure Cu or a Cu alloy mainly composed of Cu and having a lower electrical resistivity than the first layer;
  • the inventors have found that the intended purpose can be achieved by using a Cu alloy film composed of a laminated structure including the present invention, thereby completing the present invention.
  • FIG. 1 shows an example of a bottom gate type, but the invention is not limited to this, and a top gate type is also included.
  • amorphous Si is used as the Si semiconductor layer, but the present invention is not limited to this.
  • polysilicon or the like may be used.
  • SiO 2 is used as the gate insulating film and the protective film.
  • the present invention is not limited to this.
  • SiON or SiN may be used.
  • the TFT substrate shown in FIG. 1 includes, in order from the substrate 20 side, a gate electrode (Cu alloy composed of the first layer 2a and the second layer 2 of the present invention), a gate insulating film 3 (SiO 2 in the figure), Si A wiring in which a semiconductor layer 4, a source electrode / drain electrode (Mo layer 11 and Al layer 5 in the figure), a protective layer 10 (SiO 2 in the figure), and transparent pixel electrodes (7, 8, 9) are sequentially laminated. It has a structure (bottom gate type).
  • the Cu alloy film of the present invention has a laminated structure including a first layer and a second layer in order from the substrate side.
  • the first layer is Cu—Mn— in which an X element (at least one element selected from the group consisting of Ag, Au, C, W, Ca, Mg, Al, Sn, B, and Ni) is added to a Cu—Mn alloy.
  • X alloy is used. That is, the first layer of the present invention is at least one selected from the group consisting of Mn, which is an adhesion improving element, and X element (Ag, Au, C, W, Ca, Mg, Al, Sn, B, and Ni). It is characterized by the fact that it contains both the element of the species.
  • the element X is an element that contributes greatly to the reduction of the electrical resistivity of the Cu alloy film itself and the electrical resistivity after heat treatment while effectively exerting the adhesion improving effect by addition of Mn.
  • the electrical resistivity after the film formation and after the heat treatment Can be kept low.
  • the preferable content of Mn is 1.0 atomic% or more and 20 atomic% or less. If the Mn content is less than 1.0 atomic%, the adhesion with the substrate and / or the insulating film may be insufficient and sufficient characteristics may not be obtained. Considering improvement in adhesion to a substrate or the like, the higher the Mn content, the better. However, if it exceeds 20 atomic%, a heat treatment at the time of Cu alloy film formation or after film formation (for example, forming an insulating film of a SiN film).
  • Mn and X in Cu—Mn—X may diffuse into the second layer due to the thermal history in the manufacturing process of the display device such as the film forming process), which may increase the electrical resistivity of the Cu alloy film itself. Not desirable.
  • the more preferable content of Mn is 2.0 atomic% or more and 15.0 atomic% or less, and further preferably 5.0 atomic% or more and 12.5 atomic% or less.
  • the X element may be contained alone or in combination of two or more.
  • a preferable content (single amount or total amount) of the element X is 0.2 atomic% or more and 10 atomic% or less.
  • X element content can be appropriately set in relation to the above Mn.
  • the content of the X element is less than 0.2 atomic%, the above-described adhesion improving effect and the electrical resistivity reducing effect after the heat treatment due to the addition of the X element may not be sufficiently exhibited. If the content of the X element exceeds 10 atomic%, the electrical resistivity after heat treatment may be high, which is not desirable.
  • a more preferable content of the element X is 0.4 atom% or more and 7 atom% or less, and more preferably 0.5 atom% or more and 3 atom% or less.
  • the preferred film thickness of the Cu—Mn—X alloy layer according to the present invention is 5 nm or more and 100 nm or less.
  • the film thickness is less than 5 nm, the Cu—Mn—X alloy layer may be peeled off from the substrate by heat treatment during film formation or after film formation, and adhesion may be reduced. From the viewpoint of preventing peeling, the thickness is more preferably 10 nm or more.
  • the film thickness exceeds 100 nm, the wiring resistance of the Cu alloy film itself may increase, which is not desirable. From the viewpoint of suppressing an increase in wiring resistance, a more preferable film thickness is 50 nm or less.
  • the thickness ratio of the Cu—Mn—X alloy layer (first layer) of the present invention is preferably 50% or less, more preferably 20%, relative to the thickness of the Cu alloy film (first layer + second layer). The following is preferable.
  • the first layer used in the present invention contains the above-mentioned elements, and the balance: Cu and inevitable impurities.
  • the total amount of inevitable impurities is not particularly limited, but may be 0.5 atomic% or less, for example, Si may be 0.1 atomic% or less.
  • the second layer of the Cu alloy film in the present invention is formed on (directly above) the first layer, and is pure Cu or a Cu alloy containing Cu as a main component, and has an electrical resistivity higher than that of the first layer. It is composed of a low Cu alloy. By providing such a second layer, the electrical resistance of the entire Cu alloy film can be kept low.
  • the Cu alloy having a lower electrical resistivity than the first layer is a Cu alloy in which the type and / or content of the alloy element is appropriately controlled so that the electrical resistivity is lower than that of the first layer. is there.
  • an element having a low electrical resistivity preferably an element having an electrical resistivity equal to or less than that of a pure Cu alloy
  • the alloy element applicable to the second layer is not necessarily limited to an element having a low electrical resistivity, and the first layer What is necessary is just to select suitably according to the specific electrical resistivity of the Cu-Mn-X alloy layer which is.
  • Pure Cu in the second layer refers to Cu and the remaining inevitable impurities, and Cu as a main component means that Cu in the second layer is 99 atomic% or more, and is a viewpoint of reducing electric resistance. Therefore, preferably 99.5 atomic% or more is Cu, and the balance is the above elements and inevitable impurities.
  • the total amount of inevitable impurities is not particularly limited, but may be 0.5 atomic% or less, for example, Si may be 0.1 atomic% or less.
  • the preferred film thickness of the second layer of the present invention is 100 nm or more and 1 ⁇ m or less. If the film thickness is less than 100 nm, the effect of reducing electrical resistivity may not be sufficient. On the other hand, if the film thickness exceeds 1 ⁇ m, the film tends to peel off, which is not desirable. A more preferable film thickness is 200 nm or more and 600 nm or less.
  • the film thickness of the entire Cu alloy film may be set as appropriate according to the required characteristics, and is adjusted as appropriate within the range of the film thickness of the first layer and the second layer. However, from the viewpoint of production efficiency, it is preferably 1 ⁇ m or less, more preferably 600 nm or less.
  • the lower limit is preferably 150 nm or more, more preferably 200 nm or more in order to exhibit the above characteristics from the viewpoint of keeping the electrical resistivity low.
  • the content of each alloy element contained in the Cu alloy film (first layer, second layer) in the present invention can be determined by, for example, an ICP emission analysis (inductively coupled plasma emission analysis) method.
  • the content may be measured after each layer is formed.
  • the film thickness of the first layer and the film thickness of the second layer can be measured with an ⁇ -step manufactured by KLA-TENCOR.
  • the film-forming method of Cu alloy film (1st layer + 2nd layer) of this invention is described, the film-forming method of Cu alloy film of this invention is not limited to this, It forms into a film by various methods May be.
  • the Cu alloy film of the present invention having the above laminated structure is preferably formed by a sputtering method.
  • the material constituting the first layer may be formed by a sputtering method, and then the material constituting the second layer may be formed thereon by a sputtering method to form a laminated structure.
  • the Cu alloy film used in the present invention is preferably formed by sputtering as described above.
  • an inert gas such as Ar is introduced into a vacuum, a plasma discharge is formed between the substrate and a sputtering target (hereinafter sometimes referred to as a target), and Ar ionized by the plasma discharge is converted into the above-mentioned
  • a thin film is produced by colliding with a target and knocking out atoms of the target and depositing them on a substrate. If the sputtering method is used, a Cu alloy film having almost the same composition as the sputtering target can be formed.
  • any sputtering method such as a DC sputtering method, an RF sputtering method, a magnetron sputtering method, or a reactive sputtering method may be employed, and the formation conditions may be set as appropriate.
  • the composition of the sputtering target may be adjusted using a Cu alloy target having a different composition, or a pure Cu target may be alloyed. You may adjust by chip-on the elemental metal.
  • the target is made of a Cu alloy containing a predetermined amount of Mn and X elements, and a desired Cu—Mn—X.
  • a Cu—Mn—X alloy film having a desired component / composition can be formed without causing a composition shift.
  • a pure Cu target or a second layer having a desired composition can be formed by chip-oning an alloy element metal on the pure Cu target.
  • a slight deviation may occur between the composition of the formed Cu alloy film and the composition of the sputtering target.
  • the deviation is within a few atomic percent. Therefore, if the composition of the sputtering target is controlled within a range of ⁇ 10 atomic% at the maximum, a Cu alloy film having a desired composition can be formed.
  • the shape of the target includes those processed into an arbitrary shape (such as a square plate shape, a circular plate shape, or a donut plate shape) according to the shape or structure of the sputtering apparatus.
  • an arbitrary shape such as a square plate shape, a circular plate shape, or a donut plate shape
  • Examples thereof include a method obtained by producing an intermediate before being obtained) and then densifying the preform by a densification means.
  • the Cu alloy film used in the present invention has low electrical resistance and excellent adhesion to the substrate and / or the insulating film, it is suitably used as a wiring film and electrode film that are in direct contact with them.
  • the source electrode and / or the drain electrode are preferably made of the Cu alloy film, and the component composition of other wiring portions (for example, the gate electrode) is not particularly limited.
  • the Cu alloy film used in the present invention can be finely processed.
  • all of the Cu alloy wiring such as the gate electrode, the scanning line, and the drain wiring portion of the signal line in the TFT substrate may be configured by the Cu alloy film.
  • all of the Cu alloy wiring in the TFT substrate has the same component composition. can do.
  • the Cu alloy film is electrically connected directly to the substrate and / or the insulating film, and is preferably used as a gate electrode wiring film.
  • the Cu alloy film is preferably electrically connected to the metal wiring film constituting the source / drain electrodes.
  • the above Cu alloy film is preferably directly connected to a transparent conductive film (typically ITO, IZO, ZnO, etc.) constituting the pixel electrode.
  • the Cu alloy film can be applied to a TAB (tab) connection electrode used for signal input / output to the outside.
  • the present invention is characterized by the above Cu alloy film, and other constituent requirements are not particularly limited.
  • silicon is typically used for the semiconductor channel layer, and examples include amorphous silicon, hydrogenated amorphous silicon, polycrystalline or microcrystalline silicon, and single crystal silicon.
  • examples of the transparent conductive film that forms the pixel electrode include an oxide conductive film that is usually used in a liquid crystal display device, for example, at least one selected from the group consisting of In, Ga, Zn, and Sn.
  • a conductive film made of an oxide containing an element can be given.
  • amorphous ITO, poly-ITO, IZO, ZnO and the like are exemplified.
  • an insulating film such as a gate insulating film or a protective film formed on the semiconductor is not particularly limited, and examples thereof include commonly used ones such as SiO 2 , SiON, and SiN.
  • the substrate is not particularly limited as long as it is used for a liquid crystal display device or the like.
  • a transparent substrate represented by a glass substrate or the like can be given.
  • the material of the glass substrate is not particularly limited as long as it is used for a display device, and examples thereof include alkali-free glass, high strain point glass, and soda lime glass. Or a flexible resin film, a metal foil, etc. can also be used.
  • the provision of the present invention is satisfied and the Cu alloy film is exposed to a heat treatment (heat treatment) at 250 ° C. or higher for 0.5 hour or longer.
  • heat treatment heat treatment
  • the general process of the display device may be employed.
  • FIG. 1 shows a so-called bottom-type TFT element structure in which a gate electrode is formed on a substrate.
  • the present invention is not limited to this, and the arrangement of components other than the substrate is turned upside down while leaving the substrate as it is.
  • a so-called top type TFT element structure may be used.
  • the Cu alloy film of the present invention is used for the gate electrode.
  • the present invention is not limited to this, and the Cu alloy film of the present invention may be used for the source electrode and the drain electrode.
  • the gate electrode and the source / drain electrodes may have the same composition or different compositions.
  • a Cu—Mn—X alloy layer 2a having a thickness of about 20 nm is deposited on the substrate 20 in a Ar atmosphere by using a method such as sputtering, and then Cu having a thickness of about 300 nm is the main component.
  • Two layers 2 are vapor-deposited to form a Cu alloy film.
  • the film formation temperature of sputtering is, for example, room temperature.
  • the addition method may be a method using nitrogen or oxygen addition diluted with Ar as a process gas during film formation, or a method of forming a film using a target containing oxygen or nitrogen.
  • the Cu alloy film is etched using the resist film as a mask to form a gate electrode (2, 2a) and a subsequent wiring film (not shown in the figure). To do.
  • an insulating base layer 3 (for example, a SiN film) having a thickness of about 200 nm is stacked using a method such as a plasma CVD method.
  • This insulating base layer 3 is called a gate insulating layer.
  • the film formation temperature of the plasma CVD method is, for example, about 350 ° C.
  • an undoped hydrogenated amorphous silicon film (a-Si: H) having a thickness of about 200 nm and a phosphorous having a thickness of about 80 nm are formed on the insulating underlayer 3 by using a method such as plasma CVD.
  • An n + type hydrogenated amorphous silicon film (n + a-Si: H) doped with is sequentially deposited.
  • This laminated film corresponds to the Si semiconductor layer 4.
  • the n + -type hydrogenated amorphous silicon film is formed, for example, by performing plasma CVD using SiH 4 PH 3 as a raw material.
  • a metal thin film (here, two layers of Mo / Al) having a thickness of about 200 nm is formed on the n + -type hydrogenated amorphous silicon film (n + a-Si: H) by using a method such as sputtering.
  • Films (11/5 and 6/11 in the figure) are vapor-deposited, and the film formation temperature of sputtering is, for example, room temperature, followed by heat treatment in, for example, vacuum.
  • the metal thin film is etched using the resist film as a mask to pattern the source electrode (11 and 5 in the figure) and the drain electrode (11 and 6 in the figure), and then the source electrode. Then, using the drain electrode as a mask, the n + -type hydrogenated amorphous silicon film is removed by dry etching.
  • a Si nitride film (protective film) 10 having a thickness of about 300 nm is formed using, for example, a plasma nitriding apparatus. The film formation at this time was performed at about 270 ° C.
  • a resist is patterned on the Si nitride film 10, and contact holes are formed by performing dry etching or the like.
  • the photoresist layer (not shown) is stripped using, for example, an amine-based stripping solution.
  • an ITO film having a thickness of about 50 nm is formed.
  • patterning by wet etching is performed to form transparent pixel electrodes (7, 8, 9 in the figure), and finally the TFT element and TFT substrate of FIG. 1 are obtained.
  • Example 1 Adhesion evaluation (sample preparation) First, a low-resistance amorphous silicon film (na-Si: H layer) having a thickness of 200 nm and doped with an impurity (P) was formed on a glass substrate by plasma CVD. This low-resistance amorphous silicon film (na-Si: H layer) was formed by performing plasma CVD using SiH 4 and PH 3 as raw materials. The film formation temperature of plasma CVD was 320 ° C.
  • a Cu—Mn—X alloy layer (first layer) was formed on the low resistance amorphous silicon film under the conditions shown in Tables 1 and 2 (Mn content and film thickness), and then the first layer A pure Cu layer was formed on the second layer so as to have the thicknesses shown in Tables 1 and 2.
  • the product name “HSM-552” manufactured by Shimadzu Corporation was used as the sputtering apparatus, and the DC magnetron sputtering method [back pressure: 0.27 ⁇ 10 ⁇ 3 Pa or less, atmospheric gas: Ar, Ar gas pressure: 2 mTorr, Ar The gas flow rate: 30 sccm, sputtering power: DC 260 W, distance between electrodes: 50.4 mm, substrate temperature: 25 ° C. (room temperature)], a Cu alloy film or a pure Cu film shown in Tables 1 and 2 was formed on the substrate, A sample of the wiring film was obtained.
  • pure Cu was used as a sputtering target.
  • the sputtering target created by the vacuum melting method was used for formation of Cu alloy film of various alloy components.
  • the composition of the Cu alloy film was confirmed by quantitative analysis using an ICP emission spectrometer (ICP emission spectrometer “ICP-8000 type” manufactured by Shimadzu Corporation).
  • the film thickness of each layer was measured with an ⁇ -step manufactured by KLA-TENCOR.
  • a resist film was patterned using a photolithography technique, and the laminated Cu alloy film (first layer, second layer) of each sample was etched using the resist as a mask to form an adhesion test pattern.
  • a sample (No. 1) made of pure Cu alone was also prepared (also prepared as a comparative example in the evaluation of electrical resistivity).
  • Adhesion test The adhesion of each sample obtained as described above was evaluated by a tape peel test. Specifically, grid-like cuts (5 ⁇ 5 grid cuts) with a 1 mm interval were made on the surface of the laminated Cu alloy film of each sample with a cutter knife. Next, the Nichiban cellophane tape (product number cello tape (registered trademark) No. 405) is firmly attached onto the laminated Cu alloy film, and the tape is held while the tape is peeled at an angle of 60 °.
  • the tape peeling rate of 10% or less was evaluated as ⁇
  • the tape from more than 10% to 30% was evaluated as ⁇
  • the tape peeling rate was determined as ⁇ .
  • sample preparation Each sample of the wiring film was subjected to photolithography and wet etching to be processed into an array pattern having a width of 100 ⁇ m and a length of 10 mm to prepare a sample.
  • the electrical resistivity after the heat treatment of each obtained sample was evaluated. Specifically, using a single wafer CVD apparatus, the sample was heated and subjected to a vacuum heat treatment at 350 ° C. for 30 minutes, and the electrical resistivity after the heat treatment was measured at room temperature by a DC four-probe method. The electrical resistivity after the heat treatment thus measured was evaluated according to the following criteria. ⁇ : 2.6 ⁇ cm or less ⁇ : 2.6 ⁇ cm or more to 3.0 ⁇ cm or less X: 3.0 ⁇ cm or less
  • No. Examples 5 to 9, 11 to 15, 17 to 21, 23 to 27, and 29 to 37 are examples in which a Cu—Mn—X alloy film that satisfies the requirements of the present invention is used as the first layer.
  • the electrical resistivity is low and the adhesion to the substrate is also excellent.
  • No. 1 is a conventional example of pure Cu, although the electrical resistivity after heat treatment is low, it is inferior in adhesion to the semiconductor layer.
  • No. No. 2 is an example in which the amount of Mn added is small and the X element is not added, but since the Mn content is small and the X element is not added, the adhesion is poor.
  • No. No. 3 is an example in which the addition amount of Mn and X element (Ag) is small, but since the addition amount of Mn and X element is small, the adhesion was poor.
  • No. 4 is an example in which the amount of Mn added is large and the X element is not added. No. Since No. 4 had a large amount of Mn added, although the adhesion was good, the electrical resistivity increased.
  • No. Examples 10, 16, 22, and 28 are examples in which the addition amount of Mn is appropriate, but the addition amount of X element is large. In these examples, since the amount of X element added was large, the electrical resistivity increased although the adhesion was good. In addition, although adhesiveness was evaluated as (triangle
  • No. 38 is an example in which an element (Bi) other than the X element defined in the present invention is added. Although it contains a predetermined amount of Mn, the adhesion is inferior and the electrical resistivity after heat treatment is increased. .
  • No. 39 is an example in which the film thickness of the Cu—Mn—X alloy layer (first layer) is thin, and it contains a predetermined amount of Mn and X elements, but the film of the Cu—Mn—X alloy layer (first layer). Since the thickness was small, the effect of improving adhesion was not exhibited.
  • No. 40 is an example in which the film thickness of the Cu—Mn—X alloy layer (first layer) is thick and contains a predetermined amount of Mn and X elements, but the film of the Cu—Mn—X alloy layer (first layer). Since the thickness was thick, the electrical resistivity after the heat treatment increased.
  • a Cu alloy film for a display device or an electronic device that has excellent adhesion with a substrate and / or an insulating film even when directly connected to the substrate and / or the insulating film. Furthermore, according to the present invention, a Cu alloy film capable of realizing a low electrical resistivity, which is a characteristic of Cu-based materials, even after a heat history in a manufacturing process of a display device, an electronic device or the like without performing a special heat treatment. Can be provided.

Abstract

 本発明は、基板及び/又は絶縁膜との高い密着性を有し、且つ、熱処理後も低い電気抵抗率を有する新規なCu合金膜を提供する。本発明は、基板上にて、基板及び/又は絶縁膜と直接接触し、基板側から順に、元素X(Ag、Au、C、W、Ca、Mg、Al、Sn、Bおよび/またはNi)を含有するCu-Mn-X合金層(第一層)と、純Cu、またはCuを主成分とするCu合金であって前記第一層よりも電気抵抗率の低いCu合金からなる層(第二層)で構成されたCu合金膜に関する。

Description

Cu合金膜、及びそれを備えた表示装置または電子装置
 本発明は、基板上にて、基板及び/又は絶縁膜と直接接触するCu合金膜に関するものである。本発明のCu合金膜は、例えば、液晶ディスプレイ、有機ELディスプレイなどの平面表示装置;ULSI(超大規模集積回路)、ASIC(ApplicationSpecific Integrated Circuit)、ダイオード、薄膜トランジスタ、薄膜トランジスタ基板などの電子装置などに用いられる配線材料および電極材料として好適に用いられる。以下では、液晶表示装置を代表的に取り上げて説明するが、これに限定する趣旨ではない。
 小型の携帯電話から、30インチを超す大型のテレビに至るまで様々な分野に用いられる液晶表示装置は、薄膜トランジスタ(以下「TFT」と呼ぶ。)をスイッチング素子とし、画素電極を構成する透明導電膜(酸化物導電膜)と、ゲート配線およびソース-ドレイン配線等の配線部と、アモルファス・シリコン(a-Si)や多結晶シリコン(p-Si)などのSi半導体層を備えたTFT基板と、TFT基板に対して所定の間隔をおいて対向して配置され共通電極を備えた対向基板と、TFT基板と対向基板との間に充填された液晶層と、から構成されている。
 液晶ディスプレイに代表される表示装置の配線には、これまでアルミニウム(Al)合金膜が使用されている。しかし表示装置の大型化および高画質化が進むにつれて、配線抵抗が大きいことに起因する信号遅延および電力損失といった問題が顕在化している。そのため配線材料として、Alよりも低抵抗である銅(Cu)が注目されている。Alの電気抵抗率は2.5×10-6Ω・cmであるのに対し、Cuの電気抵抗率は1.6×10-6Ω・cmと低い。
 しかしCuは、ガラス基板との密着性が低く、剥離するという問題がある。またガラス基板との密着性が低いために、Cuは、配線形状に加工するためのウエットエッチングが困難であるという問題がある。そこでCuとガラス基板との密着性を向上させるための様々な技術が提案されている。
 例えば特許文献1~3は、Cu配線とガラス基板との間に、モリブデン(Mo)やクロム(Cr)などの高融点金属層を介在させて密着性の向上を図る技術を開示している。しかしこれらの技術では、高融点金属層を成膜する工程が増加し、表示装置の製造コストが増大する。さらにCuと高融点金属(Mo等)という異種金属を積層させるため、ウエットエッチングの際に、Cuと高融点金属との界面で腐食が生ずるおそれがある。またこれら異種金属ではエッチングレートに差が生じるため、配線断面を望ましい形状(例えばテーパー角が45~60°程度である形状)に形成できないという問題が生じ得る。さらに高融点金属、例えばCrの電気抵抗率(12.9×10-6Ω・cm)は、Cuのものよりも高く、配線抵抗による信号遅延や電力損失が問題となる。
 特許文献4は、Cu配線とガラス基板との間に、密着層としてニッケル又はニッケル合金と高分子系樹脂膜とを介在させる技術を開示している。しかしこの技術では、表示ディスプレイ(例えば液晶パネル)の製造時における高温アニール工程で樹脂膜が劣化し、密着性が低下するおそれがある。
 特許文献5は、Cu配線とガラス基板との間に、密着層として窒化銅を介在させる技術を開示している。しかし窒化銅自体は高温の熱履歴をうけると分解するため、この技術では、表示ディスプレイ(例えば液晶パネル)の製造時におけるアニール工程が高温となる場合に密着性が低下するおそれがある。
 一方、特許文献6には、Mnを含むCu合金配線材料が開示されている。特許文献6では、成膜雰囲気を厳密に制御する(酸素含有量100ppmのArガス雰囲気)ことにより、Cuの酸化を抑制し得るMn酸化物被膜を表面または界面に形成させており、これにより、密着性向上と電気抵抗率の低減化が得られる旨記載されている。
日本国特開平7-66423号公報 日本国特開平8-8498号公報 日本国特開平8-138461号公報 日本国特開平10-186389号公報 日本国特開平10-133597号公報 国際公開第2006/025347号パンフレット
 しかしながら、特許文献6では、成膜条件を非常に厳しくして所望の酸化被膜を形成しており、実用性に極めて乏しい。また、特許文献6に記載の配線材料では、熱処理後の電気抵抗率が充分に低下せず、この配線材料を用いた液晶表示装置は、発熱や消費電力が高いという問題を抱えている。特に、液晶表示装置などは、その製造過程で約250℃以上の熱履歴に曝されており(例えば、SiO膜などの絶縁膜成膜時や成膜後の熱処理など)、上記の熱履歴(熱処理)後、低電気抵抗率である配線材料が強く切望されている。
 本発明は上記事情に着目してなされたものであって、その目的は、基板及び/又は絶縁膜との高い密着性を有し、且つ、液晶表示装置などの製造過程で施される熱処理の後も低い電気抵抗率を有する新規なCu合金膜を提供することにある。
 本発明は、以下のCu合金膜、表示装置及び電子装置を提供する。
 (1)基板上にて、基板及び/又は絶縁膜と直接接触するCu合金膜であって、前記Cu合金膜は基板側から順に、合金成分として、Ag、Au、C、W、Ca、Mg、Al、Sn、BおよびNiよりなる群から選択される少なくとも一種の元素Xを含有するCu-Mn-X合金層(第一層)と、純Cu、またはCuを主成分とするCu合金であって前記第一層よりも電気抵抗率の低いCu合金からなる層(第二層)と、を含む積層構造で構成されていることを特徴とするCu合金膜。
 (2)前記第一層におけるMnの含有量が1.0~20原子%である(1)に記載のCu合金膜。
 (3)前記第一層におけるX元素の合計量は0.2~10原子%である(1)または(2)に記載のCu合金膜。
 (4)前記第一層の膜厚は5~100nmである(1)~(3)のいずれか一つに記載のCu合金膜。
 (5)前記第二層の膜厚は100nm以上である(1)~(4)のいずれか一つに記載のCu合金膜。
 (6)基板及び/又は絶縁膜と、(1)~(5)のいずれか一つに記載のCu合金膜を備え、前記基板及び/又は前記絶縁膜と、前記Cu合金膜が直接接続している表示装置。
 (7)前記絶縁膜は、SiO、SiON、またはSiNで構成されている(6)に記載の表示装置。
 (8)基板及び/又は絶縁膜と、(1)~(5)のいずれか一つに記載のCu合金膜を備え、前記基板及び/又は前記絶縁膜と、前記Cu合金膜が直接接続している電子装置。
 (9)前記絶縁膜は、SiO、SiON、またはSiNで構成されている(8)に記載の電子装置。
 本発明によれば、基板及び/又は絶縁膜と直接接続しても、これらとの密着性に優れた表示装置用または電子装置用のCu合金膜を提供することができた。更に本発明によれば、特別な熱処理を施さなくても、Cu系材料の特徴である低い電気抵抗率を、表示装置や電子装置などの製造過程における熱履歴後も実現可能なCu合金膜を提供することができる。
図1は、本発明の代表的な配線構造を示す概略断面説明図である。
 本発明者らは、TiやMoなどの高融点金属(バリアメタル層)を省略してCu合金膜を、基板及び/又は絶縁膜と電気的に直接接続しても、これらとの密着性に優れており、しかも、膜自体の電気抵抗率も低く、且つ、表示装置などの製造過程における熱履歴の後も電気抵抗率が上昇せずに低い電気抵抗率を維持でき、しかも加工性に優れた特性を有する新規なCu合金膜を提供するため、検討を重ねてきた。その結果、Cu-Mn合金に、Ag、Au、C、W、Ca、Mg、Al、Sn、BおよびNiよりなる群から選択される少なくとも一種の元素(以下、XもしくはX元素ということがある)を添加したCu-Mn-X合金(第一層)と、純Cu、またはCuを主成分とするCu合金であって第一層よりも電気抵抗率の低いCu合金からなる第二層とを含む積層構造で構成したCu合金膜を用いれば所期の目的が達成されることを見出し、本発明を完成した。
 以下、図1を参照しながら、本発明の好ましい実施形態を説明するが、本発明はこれに限定されない。なお、図1では、ボトムゲート型の例を示しているが、これに限定されず、トップゲート型も含まれる。また、図1では、Si半導体層としてアモルファスSiを用いたがこれに限定されず、例えばポリシリコンなどを用いても良い。また、図1では、ゲート絶縁膜や保護膜としてSiOを用いたが、これに限定されず、例えば、SiONであっても良いし、SiNであっても良い。
 図1に示すTFT基板は、基板20側から順に、ゲート電極(本発明の第一層2aと第二層2で構成されているCu合金)、ゲート絶縁膜3(図ではSiO)、Si半導体層4、ソース電極・ドレイン電極(図ではMo層11、Al層5の二層構造)、保護層10(図ではSiO)、透明画素電極(7、8、9)を順次積層した配線構造(ボトムゲート型)を有している。
 (Cu-Mn-X合金層:第一層)
 本発明のCu合金膜は、基板側から順に第一層と第二層とを含む積層構造である。第一層はCu-Mn合金にX元素(Ag、Au、C、W、Ca、Mg、Al、Sn、BおよびNiよりなる群から選択される少なくとも一種の元素)を添加したCu-Mn-X合金から構成されている。すなわち、本発明の第一層は、密着性向上元素であるMnと、X元素(Ag、Au、C、W、Ca、Mg、Al、Sn、BおよびNiよりなる群から選択される少なくとも1種の元素)と、を両方含んでいるところに特徴がある。上記X元素は、Mn添加による密着性向上作用を有効に発揮させつつ、しかも、Cu合金膜自体の電気抵抗率や熱処理後の電気抵抗率の低減化に大きく寄与する元素である。特に後記する実施例で実証したように、上記第一層と後記する第二層とで構成されている本発明のCu合金膜を用いた場合は、成膜後、及び熱処理後の電気抵抗率を低く抑えることができる。
 本発明において、Mnの好ましい含有量は1.0原子%以上、20原子%以下である。Mnの含有量が1.0原子%未満では、基板及び/又は絶縁膜との密着性が不十分で充分な特性が得られないおそれがある。基板などとの密着性向上を考慮すれば、Mnの含有量は多いほど良いが、20原子%を超えると、Cu合金成膜時または成膜後の熱処理(例えば、SiN膜の絶縁膜を成膜する工程といった表示装置の製造過程における熱履歴を含む)によってCu-Mn-X中のMn及びXが、第二層に拡散し、Cu合金膜自体の電気抵抗率が高くなるおそれがあるので望ましくない。Mnのより好ましい含有量は、2.0原子%以上、15.0原子%以下であり、更に好ましくは5.0原子%以上、12.5原子%以下である。
 本発明において、上記X元素は単独で含まれていても良いし、2種以上を併用しても良い。上記X元素の好ましい含有量(単独量または合計量)は、0.2原子%以上、10原子%以下である。X元素含有量は上記Mnとの関係で適切に設定することができる。X元素の含有量が0.2原子%未満では、X元素添加による上記密着性向上作用、熱処理後の電気抵抗率低減効果が十分に発揮されないおそれがある。X元素の含有量が10原子%を超えると、熱処理後の電気抵抗率が高いおそれがあるため望ましくない。X元素のより好ましい含有量は0.4原子%以上7原子%以下であり、更に好ましくは、0.5原子%以上3原子%以下である。
 本発明に係るCu-Mn-X合金層の好ましい膜厚は5nm以上、100nm以下である。膜厚が5nm未満であると、Cu-Mn-X合金層が、成膜時または成膜後の熱処理によって基板との剥離が生じ、密着性が低下することがある。剥離を防止する観点から、より好ましくは10nm以上である。また膜厚が100nmを超えると、Cu合金膜自体の配線抵抗が上昇するおそれがあるので望ましくない。配線抵抗の上昇を抑える観点から、より好ましい膜厚は50nm以下である。
 また、通電時に配線部分の発熱温度が上昇する問題を防ぐため、Cu合金膜全体(第一層+第二層)の電気抵抗を低く抑える必要がある。本発明のCu-Mn-X合金層(第一層)の膜厚の割合はCu合金膜(第一層+第二層)の膜厚に対して好ましくは50%以下、より好ましくは20%以下であることが好ましい。
 尚、本発明に用いられる第一層は、夫々上記元素を含み、残部:Cuおよび不可避不純物である。不可避不純物の合計量は特に限定されないが、0.5原子%以下含有してもよく、例えば、Siを0.1原子%以下含有してもよい。
 (純Cu、またCuを主成分とするCu合金層:第二層)
 本発明におけるCu合金膜における第二層は、第一層の上(直上)に形成されており、純Cu、またはCuを主成分とするCu合金であって第一層よりも電気抵抗率の低いCu合金で構成されている。このような第二層を設けることにより、Cu合金膜全体の電気抵抗を低く抑えることができる。
 本発明において第一層よりも電気抵抗率の低いCu合金とは、上記第一層に比べて電気抵抗率が低くなるように合金元素の種類および/または含有量を適切に制御したCu合金である。たとえば文献記載の数値を参照し、電気抵抗率が低い元素(好ましくは電気抵抗率が純Cu合金と同等、あるいはそれ以下の元素)を、適宜選択してもよいし、電気抵抗率が純Cu合金よりも高い元素であっても、含有量を少なくすれば電気抵抗率を低減できるため、第二層に適用可能な合金元素は、必ずしも電気抵抗率が低い元素に限定されず、第一層であるCu-Mn-X合金層の具体的な電気抵抗率に応じて適宜選択すればよい。
 第二層における純Cuとは、Cu及び残部不可避不純物であるものをいい、Cuを主成分とするとは、第二層におけるCuが99原子%以上であることをいい、電気抵抗を低減する観点から、好ましくは99.5原子%以上がCuであって、残部が上記元素及び不可避不純物である。不可避不純物の合計量は特に限定されないが、0.5原子%以下含有してもよく、例えば、Siを0.1原子%以下含有してもよい。
 本発明の第二層の好ましい膜厚は、100nm以上、1μm以下である。膜厚が100nm未満であると、電気抵抗率の低減効果が十分でないことがある。また膜厚が1μmを超えると、膜が剥離しやすくなるので望ましくない。より好ましい膜厚は200nm以上、600nm以下である。
 また上記Cu合金膜全体(第一層+第二層)の膜厚は必要とされる特性に応じて適宜設定すればよく、上記第一層と第二層の膜厚の範囲内で適宜調節すればよいが、生産効率の観点から好ましくは1μm以下、より好ましくは600nm以下である。下限については電気抵抗率を低く抑える観点から上記特性を発揮するには好ましくは150nm以上、より好ましくは200nm以上とすることが望ましい。
 本発明におけるCu合金膜(第一層、第二層)に含まれる各合金元素の含有量は、たとえばICP発光分析(誘導結合プラズマ発光分析)法によって求めることができ、各層の各合金元素の含有量は、各層の成膜後に測定すればよい。また第一層の膜厚及び第二層の膜厚は、触針型段差計KLA-TENCOR社製α-stepによって各々を測定することができる。
 以下、本発明のCu合金膜(第一層+第二層)の好ましい成膜方法を記載するが、本発明のCu合金膜の成膜方法はこれに限定されず、各種方法で成膜してもよい。
 上記積層構造を有する本発明のCu合金膜は、スパッタリング法によって成膜することが好ましい。具体的には上記第一層を構成する材料をスパッタリング法によって成膜した後、その上に上記第二層を構成する材料をスパッタリング法によって成膜することによって積層構造とすればよい。
 本発明に用いられる上記Cu合金膜は、上述したように、スパッタリング法によって成膜することが好ましい。スパッタリング法とは、真空中にAr等の不活性ガスを導入し、基板とスパッタリングターゲット(以後、ターゲットという場合がある)との間でプラズマ放電を形成し、該プラズマ放電によりイオン化したArを上記ターゲットに衝突させて、該ターゲットの原子をたたき出し基板上に堆積させて薄膜を作製する方法である。スパッタリング法を用いれば、スパッタリングターゲットとほぼ同じ組成のCu合金膜を成膜できる。すなわち、イオンプレーティング法や電子ビーム蒸着法、真空蒸着法で形成された薄膜よりも、成分や膜厚の膜面内均一性に優れた薄膜を容易に形成でき、かつas-deposited状態で合金元素が均一に固溶した薄膜を形成できるため、高温耐酸化性を効果的に発現できる。スパッタリング法としては、例えばDCスパッタリング法、RFスパッタリング法、マグネトロンスパッタリング法、反応性スパッタリング法等のいずれのスパッタリング法を採用してもよく、その形成条件は、適宜設定すればよい。
 スパッタリング法を用いれば、スパッタリングターゲットとほぼ同じ組成のCu合金層を成膜できるので、スパッタリングターゲットの組成は、異なる組成のCu合金ターゲットを用いて調整してもよいし、あるいは純Cuターゲットに合金元素の金属をチップオンすることによって調整してもよい。上記スパッタリング法で、例えば、上記Cu-Mn-X合金膜を形成するには、上記ターゲットとして、MnおよびX元素を所定量含有するCu合金からなるものであって、所望のCu-Mn-X合金膜と同一の組成のスパッタリングターゲットを用いれば、組成ズレすることなく、所望の成分・組成のCu-Mn-X合金膜を形成することができるのでよい。また上記第二層を形成するには上記ターゲットとして、純Cuターゲット、または純Cuターゲットに合金元素の金属をチップオンすることによって所望の組成の第二層を形成できる。
 なおスパッタリング法では、成膜したCu合金膜の組成とスパッタリングターゲットの組成との間でわずかにズレが生じることがある。しかしそのズレは概ね数原子%以内である。そこでスパッタリングターゲットの組成を最大でも±10原子%の範囲内で制御すれば、所望の組成のCu合金膜を成膜できる。
 ターゲットの形状は、スパッタリング装置の形状や構造に応じて任意の形状(角型プレート状、円形プレート状、ドーナツプレート状など)に加工したものが含まれる。
 上記ターゲットの製造方法としては、溶解鋳造法や粉末焼結法、スプレイフォーミング法で、Cu基合金からなるインゴットを製造して得る方法や、Cu基合金からなるプリフォーム(最終的な緻密体を得る前の中間体)を製造した後、該プリフォームを緻密化手段により緻密化して得られる方法が挙げられる。
 本発明に用いられるCu合金膜は、電気抵抗が低く、また基板及び/又は絶縁膜との密着性に優れているため、これらと直接接触する配線膜および電極用の膜として好適に用いられる。本発明では、好ましくは、ソース電極及び/又はドレイン電極が上記Cu合金膜で構成されており、その他の配線部(例えばゲート電極)の成分組成については特に限定されない。また本発明に用いられるCu合金膜は、微細加工が可能である。
 例えばTFT基板におけるゲート電極、走査線、信号線におけるドレイン配線部などCu合金配線の全てを上記Cu合金膜で構成しても良く、この場合、TFT基板におけるCu合金配線の全てを同一成分組成とすることができる。
 上記Cu合金膜は、基板及び/又は絶縁膜と、電気的に直接接続されており、ゲート電極用配線膜として好ましく用いられる。上記のCu合金膜は、好ましくはソース電極・ドレイン電極を構成する金属配線膜と電気的に接続されている。あるいは上記のCu合金膜は、好ましくは画素電極を構成する透明導電膜(代表的にはITO、IZO、ZnOなど)と直接接続されている。あるいは、上記Cu合金膜は、外部への信号入出力のために使用されるTAB(タブ)接続電極などにも適用することができる。
 本発明は、上記Cu合金膜に特徴があり、その他の構成要件は特に限定されない。
 例えば半導体チャネル層は、代表的にはシリコン(Si)が用いられ、アモルファス・シリコン、水素化アモルファス・シリコン、多結晶または微結晶シリコン、単結晶シリコンなどが挙げられる。
 また、画素電極を構成する透明導電膜としては、液晶表示装置などに通常用いられる酸化物導電膜が挙げられ、例えば、In、Ga、Zn、およびSnよりなる群から選択される少なくとも1種の元素を含む酸化物からなる導電膜が挙げられる。代表的には、アモルファスITOやpoly-ITO、IZO、ZnOなどが例示される。
 また、ゲート絶縁膜などの絶縁膜や半導体の上に形成される保護膜は特に限定されず、通常用いられるもの、例えば、SiO、SiON、SiNなどが挙げられる。
 基板は、液晶表示装置などに用いられるものであれば特に限定されない。代表的には、ガラス基板などに代表される透明基板が挙げられる。ガラス基板の材料は表示装置に用いられるものであれば特に限定されず、例えば、無アルカリガラス、高歪点ガラス、ソーダライムガラスなどが挙げられる。あるいは、フレキシブル樹脂フィルム、金属ホイルなどを用いることもできる。
 上記配線構造を備えた表示装置を製造するにあたっては、本発明の規定を満たし、かつCu合金膜を250℃以上で0.5時間以上の熱処理(熱処理)に曝すこと以外は、特に限定されず、表示装置の一般的な工程を採用すればよい。
 以下、図1を参照しながら、本発明の好ましい実施形態である、アモルファス・シリコンを用いた液晶ディスプレイ用TFT素子の製造方法を説明する。ただし、本発明はこれに限定する趣旨ではない。図1には、基板にゲート電極が形成された、いわゆるボトム型のTFT素子構造を示しているが、これに限定されず、基板はそのままにして、基板以外の構成要素の配列を上下逆にした、所謂トップ型のTFT素子構造を用いても良い。また、図1では、ゲート電極に本発明のCu合金膜を用いたが、これに限定されず、ソース電極・ドレイン電極に本発明のCu合金膜を用いても良い。また、本発明の要件を満足する限り、ゲート電極とソース電極・ドレイン電極とは同一組成であっても良いし、異なる組成であっても良い。
 まず、基板20上に、スパッタリングなどの方法を用いて、Ar雰囲気で厚さ20nm程度のCu-Mn-X合金層2aを蒸着した後、続けて厚さ300nm程度のCuを主成分とする第二層2を蒸着し、Cu合金膜を成膜する。スパッタリングの成膜温度は、例えば室温とする。なお、窒素、若しくは酸素存在下でCu-Mn-X合金層を成膜すると、基板や絶縁膜との密着性が向上するので望ましい。添加方法は、成膜中にプロセスガスとしてAr希釈した窒素もしくは酸素添加を使用する方法でもよいし、酸素もしくは窒素を含むターゲットを用いて成膜する方法などでもよい。
 次に、フォトリソグラフィによってレジスト膜をパターニングした後、レジスト膜をマスクとしてCu合金膜をエッチングすることにより、ゲート電極(2、2a)及びこれに続く配線膜(図には表示せず)を形成する。
 次いで、例えばプラズマCVD法などの方法を用い、厚さ約200nm程度の絶縁性下地層3(例えばSiN膜)を積層する。この絶縁性下地層3はゲート絶縁層と呼ばれる。プラズマCVD法の成膜温度は、例えば約350℃とする。続いて、例えばプラズマCVD法などの方法を用いて、絶縁性下地層3の上に、厚さ200nm程度のアンドープ水素化アモルファス・シリコン膜(a-Si:H)および厚さ約80nm程度のリンをドーピングしたn+型水素化アモルファス・シリコン膜(na-Si:H)を順次積層する。この積層膜は、Si半導体層4に対応する。n型水素化アモルファス・シリコン膜は、例えばSiHPHを原料としたプラズマCVDを行うことによって形成される。
 次いで、n+型水素化アモルファス・シリコン膜(na-Si:H)の上に、スパッタリングなどの方法を用いて、厚さ200nm程度の金属薄膜(ここでは、Mo/Alの2層の膜(図中11/5、及び6/11)を蒸着する。スパッタリングの成膜温度は、例えば室温とする。この後、例えば、真空中で熱処理を行なう。次に、フォトリソグラフィによってレジスト膜をパターニングした後、レジスト膜をマスクとして上記の金属薄膜をエッチングすることにより、図1のソース電極(図中11と5)、ドレイン電極(図中11と6)をパターニングした後、更に、ソース電極及びドレイン電極をマスクとして、n型水素化アモルファス・シリコン膜をドライエッチングして除去する。
 次に、例えばプラズマ窒化装置などを用いて厚さ300nm程度のSi窒化膜(保護膜)10を形成する。このときの成膜は、約270℃で行った。次に、Si窒化膜10上にレジストをパターニングし、ドライエッチングなどを行うことによってコンタクトホールを形成する。
 次に、例えばアミン系などの剥離液を用いてフォトレジスト層(不図示)を剥離する。最後に、厚さ50nm程度のITO膜(酸化インジウムに10質量%の酸化スズを添加)を成膜する。次いで、ウエットエッチングによるパターニングを行って透明画素電極(図中7、8、9)を形成し、最終的に図1のTFT素子やTFT基板が得られる。
 以下、実施例を挙げて本発明をより具体的に説明するが、本発明は以下の実施例によって制限されず、上記・下記の趣旨に適合し得る範囲で変更を加えて実施することも可能であり、それらはいずれも本発明の技術的範囲に包含される。本実施例では、以下の方法によって作製した試料を用い、基板とCu合金膜との密着性、熱処理後の電気抵抗率を測定した。
 実施例1
 1.密着性の評価
 (試料の作製)
 まず、ガラス基板上にプラズマCVD法によって、膜厚200nmの、不純物(P)をドーピングした低抵抗のアモルファス・シリコン膜(n-a-Si:H層)を成膜した。この低抵抗アモルファス・シリコン膜(n-a-Si:H層)は、SiH、PHを原料としたプラズマCVDを行うことによって形成した。プラズマCVDの成膜温度は320℃とした。
 続いて、この低抵抗アモルファス・シリコン膜上にCu-Mn-X合金層(第一層)を表1、2に示す条件(Mn含有量、膜厚)で成膜した後、第一層の上に第二層として純Cu層を表1、2に示す厚みとなるように成膜した。
 なお、スパッタリング装置として島津製作所製の商品名「HSM-552」を使用し、DCマグネトロンスパッタリング法[背圧:0.27×10-3Pa以下、雰囲気ガス:Ar、Arガス圧:2mTorr、Arガス流量:30sccm、スパッタパワー:DC260W、極間距離:50.4mm、基板温度:25℃(室温)]によって、基板上に表1、2に示すCu合金膜または純Cu膜を成膜し、配線膜の試料を得た。
 純Cu膜の形成には、純Cuをスパッタリングターゲットに用いた。また、各種合金成分のCu合金膜の形成には、真空溶解法で作成したスパッタリングターゲットを用いた。
 上記Cu合金膜の組成は、ICP発光分光分析装置(島津製作所製のICP発光分光分析装置「ICP-8000型」)を用い、定量分析して確認した。また各層の膜厚は触針型段差計KLA-TENCOR社製α-stepによって測定した。
 次いでフォトリソグラフィ技術を用いてレジスト膜をパターニングし、レジストをマスクとして上記各試料の積層Cu合金膜(第一層、第二層)をエッチングすることにより、密着性試験用パターンを形成した。また比較のため、純Cuのみからなる試料(No.1)も用意した(電気抵抗率の評価においても同様に比較例として作製した)。
 (密着性試験)
 上記のようにして得られた各試料の密着性をテープによる剥離試験で評価した。詳細には、各試料の積層Cu合金膜表面にカッターナイフで1mm間隔の碁盤目状の切り込み(5×5の升目の切り込み)を入れた。次いで、ニチバン製セロハンテープ(製品番号セロテープ(登録商標)No.405)を上記積層Cu合金膜上にしっかりと貼り付け、上記テープの引き剥がし角度が60°になるように保持しつつ、上記テープを一挙に引き剥がして、上記テープにより剥離しなかった碁盤目の区画数、並びに碁盤目の一部が剥離した場合は、0.5剥離したものとして区画数をカウントし、全区画との比率(膜残存率)を求めた。測定は3回行い、3回の平均値を各試料の膜残存率とした。
 本実施例では、テープによる剥離率が10%以下のものを○、10%超~30%のものを△、30%超のものを×と判定した。
 2.電気抵抗率の評価
 (試料の作製)
 上記配線膜の各試料に対し、フォトリソグラフィ、およびウエットエッチングを行ない、幅100μm、長さ10mmのアレイ状のパターンに加工し、試料を作製した。この際、ウェットエッチャントとしては、リン酸:硫酸:硝酸:酢酸=75:10:5:10の混酸からなる混合液を用いた。
 (熱処理後の電気抵抗率の測定)
 得られた各試料の熱処理後の電気抵抗率を評価した。詳細には、枚葉式CVD装置を用い、上記試料を加熱して350℃で30分の真空熱処理を行い、この熱処理後の電気抵抗率を直流四探針法で室温にて測定した。このようにして測定された熱処理後の電気抵抗率を下記基準で評価した。
 ○: 2.6μΩcm以下
 △: 2.6μΩcm超~3.0μΩcm以下
 ×: 3.0μΩcm超
 これらの結果を表1、表2に示す。なお、表中の総合評価は、電気抵抗率及び密着性の評価がともに○であるものを○とし、電気抵抗率及び密着性のうち、どちらか一方が○で、もう一方が△であるものを△とし、それ以外を×とした。
Figure JPOXMLDOC01-appb-T000001
Figure JPOXMLDOC01-appb-T000002
 表1、表2より、以下のように考察することができる。
 まず、No.5~9、11~15、17~21、23~27、29~37はいずれも、本発明の要件を満足するCu-Mn-X合金膜を第一層として用いた例であり、熱処理後の電気抵抗率が低く、且つ基板との密着性にも優れている。
 これに対し、本発明の要件を満足しない下記の例は、以下の不具合を抱えている。
 まず、No.1は純Cuの従来例であるが、熱処理後の電気抵抗率は低いものの、半導体層との密着性に劣っている。
 No.2は、Mnの添加量が少なく、またX元素を添加していない例であるが、Mn含有量が少なく、またX元素を添加していないため、密着性に劣っていた。
 No.3は、Mn及びX元素(Ag)の添加量が少ない例であるが、MnとX元素の添加量が少ないため、密着性に劣っていた。
 No.4は、Mnの添加量が多く、またX元素を添加していない例である。No.4はMn添加量が多いため、密着性は良好であるものの、電気抵抗率が上昇した。
 No.10、16、22、28は、Mnの添加量は適切であるが、X元素の添加量が多い例である。これらの例ではX元素添加量が多いため、密着性は良好であるものの、電気抵抗率が上昇した。なお、密着性を△と評価したが、MnやX元素の添加量が少ない例と比べると(No.1、2)、剥離率は良好であった。
 No.38は、本発明で規定するX元素以外の元素(Bi)を添加した例であるが、所定量のMn量を含んでいるものの、密着性が劣り、且つ熱処理後の電気抵抗率が上昇した。
 No.39はCu-Mn-X合金層(第一層)の膜厚が薄い例であり、所定量のMnおよびX元素を含んでいるものの、Cu-Mn-X合金層(第一層)の膜厚が薄いため、密着性向上効果が発揮されなかった。
 No.40はCu-Mn-X合金層(第一層)の膜厚が厚い例であり、所定量のMn及びX元素を含んでいるものの、Cu-Mn-X合金層(第一層)の膜厚が厚いため、熱処理後の電気抵抗率が上昇した。
 本出願を詳細にまた特定の実施態様を参照して説明したが、本発明の精神と範囲を逸脱することなく様々な変更や修正を加えることができることは当業者にとって明らかである。
 本出願は、2011年3月31日出願の日本特許出願(特願2011-078281)に基づくものであり、その内容はここに参照として取り込まれる。
 本発明によれば、基板及び/又は絶縁膜と直接接続しても、これらとの密着性に優れた表示装置用または電子装置用のCu合金膜を提供することができた。更に本発明によれば、特別な熱処理を施さなくても、Cu系材料の特徴である低い電気抵抗率を、表示装置や電子装置などの製造過程における熱履歴後も実現可能なCu合金膜を提供することができる。

Claims (9)

  1.  基板上にて、基板及び/又は絶縁膜と直接接触するCu合金膜であって、前記Cu合金膜は基板側から順に、合金成分として、Ag、Au、C、W、Ca、Mg、Al、Sn、BおよびNiよりなる群から選択される少なくとも一種の元素Xを含有するCu-Mn-X合金層(第一層)と、純Cu、またはCuを主成分とするCu合金であって前記第一層よりも電気抵抗率の低いCu合金からなる層(第二層)と、を含む積層構造で構成されていることを特徴とするCu合金膜。
  2.  前記第一層におけるMnの含有量が1.0~20原子%である請求項1に記載のCu合金膜。
  3.  前記第一層におけるX元素の合計量は0.2~10原子%である請求項1に記載のCu合金膜。
  4.  前記第一層の膜厚は5~100nmである請求項1に記載のCu合金膜。
  5.  前記第二層の膜厚は100nm以上である請求項1に記載のCu合金膜。
  6.  基板及び/又は絶縁膜と、請求項1に記載のCu合金膜を備え、前記基板及び/又は前記絶縁膜と、前記Cu合金膜が直接接続している表示装置。
  7.  前記絶縁膜は、SiO、SiON、またはSiNで構成されている請求項6に記載の表示装置。
  8.  基板及び/又は絶縁膜と、請求項1に記載のCu合金膜を備え、前記基板及び/又は前記絶縁膜と、前記Cu合金膜が直接接続している電子装置。
  9.  前記絶縁膜は、SiO、SiON、またはSiNで構成されている請求項8に記載の電子装置。
PCT/JP2012/056371 2011-03-31 2012-03-13 Cu合金膜、及びそれを備えた表示装置または電子装置 WO2012132871A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020137025572A KR20130126996A (ko) 2011-03-31 2012-03-13 Cu 합금막 및 그것을 구비한 표시 장치 또는 전자 장치
CN2012800151087A CN103460351A (zh) 2011-03-31 2012-03-13 Cu合金膜和具备它的显示装置或电子装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-078281 2011-03-31
JP2011078281A JP2012211378A (ja) 2011-03-31 2011-03-31 Cu合金膜、及びそれを備えた表示装置または電子装置

Publications (1)

Publication Number Publication Date
WO2012132871A1 true WO2012132871A1 (ja) 2012-10-04

Family

ID=46930608

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/056371 WO2012132871A1 (ja) 2011-03-31 2012-03-13 Cu合金膜、及びそれを備えた表示装置または電子装置

Country Status (5)

Country Link
JP (1) JP2012211378A (ja)
KR (1) KR20130126996A (ja)
CN (1) CN103460351A (ja)
TW (1) TWI504765B (ja)
WO (1) WO2012132871A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018180297A (ja) * 2017-04-13 2018-11-15 株式会社アルバック ターゲット、配線膜、半導体素子、表示装置
JPWO2018189965A1 (ja) * 2017-04-13 2020-03-05 株式会社アルバック 液晶表示装置、有機el表示装置、半導体素子、配線膜、配線基板、ターゲット

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150053805A (ko) * 2013-03-07 2015-05-18 제이엑스 닛코 닛세키 킨조쿠 가부시키가이샤 구리 합금 스퍼터링 타깃
JP6250614B2 (ja) * 2015-02-19 2017-12-20 株式会社神戸製鋼所 Cu積層膜、およびCu合金スパッタリングターゲット
CN104962871B (zh) * 2015-05-25 2018-04-27 同济大学 一种高导电性铝合金薄膜及其制备方法
JP2018032601A (ja) * 2016-08-26 2018-03-01 株式会社神戸製鋼所 反射電極およびAl合金スパッタリングターゲット
KR102121262B1 (ko) * 2017-01-20 2020-06-10 도판 인사츠 가부시키가이샤 표시 장치 및 표시 장치 기판
TWI630534B (zh) * 2017-01-23 2018-07-21 日商凸版印刷股份有限公司 Display device and display device substrate
CN110651370B (zh) * 2017-06-05 2023-12-22 凸版印刷株式会社 半导体装置、显示装置及溅射靶
CN111463168A (zh) * 2019-09-24 2020-07-28 夏泰鑫半导体(青岛)有限公司 金属互连结构及其制备方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011013683A1 (ja) * 2009-07-27 2011-02-03 株式会社神戸製鋼所 配線構造および配線構造を備えた表示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3997301B2 (ja) * 2003-05-23 2007-10-24 独立行政法人産業技術総合研究所 負性抵抗電界効果素子及びその製造方法
US7507618B2 (en) * 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
US7982216B2 (en) * 2007-11-15 2011-07-19 Fujifilm Corporation Thin film field effect transistor with amorphous oxide active layer and display using the same
JP4567091B1 (ja) * 2009-01-16 2010-10-20 株式会社神戸製鋼所 表示装置用Cu合金膜および表示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011013683A1 (ja) * 2009-07-27 2011-02-03 株式会社神戸製鋼所 配線構造および配線構造を備えた表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018180297A (ja) * 2017-04-13 2018-11-15 株式会社アルバック ターゲット、配線膜、半導体素子、表示装置
JPWO2018189965A1 (ja) * 2017-04-13 2020-03-05 株式会社アルバック 液晶表示装置、有機el表示装置、半導体素子、配線膜、配線基板、ターゲット

Also Published As

Publication number Publication date
JP2012211378A (ja) 2012-11-01
TW201307586A (zh) 2013-02-16
TWI504765B (zh) 2015-10-21
CN103460351A (zh) 2013-12-18
KR20130126996A (ko) 2013-11-21

Similar Documents

Publication Publication Date Title
WO2012132871A1 (ja) Cu合金膜、及びそれを備えた表示装置または電子装置
TWI437697B (zh) Wiring structure and a display device having a wiring structure
KR101408445B1 (ko) 배선 구조 및 그 제조 방법 및 배선 구조를 구비한 표시 장치
WO2012043806A1 (ja) 配線構造および表示装置
WO2012063588A1 (ja) 配線構造
JP2011091364A (ja) 配線構造およびその製造方法、並びに配線構造を備えた表示装置
KR20130133083A (ko) 배선 구조 및 표시 장치
WO2017195826A1 (ja) 積層配線膜および薄膜トランジスタ素子
JP2011049543A (ja) 配線構造およびその製造方法、並びに配線構造を備えた表示装置
US11664460B2 (en) Thin-film transistor and method for preparing the same, display substrate and display device
JP2011049542A (ja) 配線構造およびその製造方法、並びに配線構造を備えた表示装置
JP2012189725A (ja) Ti合金バリアメタルを用いた配線膜および電極、並びにTi合金スパッタリングターゲット
WO2010082638A1 (ja) Cu合金膜および表示デバイス
JP5416470B2 (ja) 表示装置およびこれに用いるCu合金膜
JP2012189726A (ja) Ti合金バリアメタルを用いた配線膜および電極、並びにTi合金スパッタリングターゲット
WO2016035554A1 (ja) 薄膜トランジスタの酸化物半導体薄膜、薄膜トランジスタ、およびスパッタリングターゲット
JP5420964B2 (ja) 表示装置およびこれに用いるCu合金膜
JP5756319B2 (ja) Cu合金膜、及びそれを備えた表示装置または電子装置
KR101182013B1 (ko) 박막 트랜지스터 기판 및 박막 트랜지스터 기판을 구비한 표시 디바이스
JP2011091365A (ja) 配線構造およびその製造方法、並びに配線構造を備えた表示装置
US20210230718A1 (en) Cu ALLOY TARGET
JP2010165955A (ja) Cu合金膜および表示デバイス

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12765670

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20137025572

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12765670

Country of ref document: EP

Kind code of ref document: A1