WO2012093426A1 - 半導体モジュール - Google Patents
半導体モジュール Download PDFInfo
- Publication number
- WO2012093426A1 WO2012093426A1 PCT/JP2011/003982 JP2011003982W WO2012093426A1 WO 2012093426 A1 WO2012093426 A1 WO 2012093426A1 JP 2011003982 W JP2011003982 W JP 2011003982W WO 2012093426 A1 WO2012093426 A1 WO 2012093426A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- semiconductor chip
- semiconductor
- optical element
- module according
- semiconductor module
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 225
- 230000003287 optical effect Effects 0.000 claims abstract description 58
- 239000000758 substrate Substances 0.000 claims abstract description 11
- 239000000463 material Substances 0.000 claims description 9
- 239000003795 chemical substances by application Substances 0.000 claims description 7
- 239000011347 resin Substances 0.000 claims description 6
- 229920005989 resin Polymers 0.000 claims description 6
- 239000004925 Acrylic resin Substances 0.000 claims description 4
- 229920000178 Acrylic resin Polymers 0.000 claims description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 4
- 239000006229 carbon black Substances 0.000 claims description 4
- 239000003822 epoxy resin Substances 0.000 claims description 4
- UCNNJGDEJXIUCC-UHFFFAOYSA-L hydroxy(oxo)iron;iron Chemical compound [Fe].O[Fe]=O.O[Fe]=O UCNNJGDEJXIUCC-UHFFFAOYSA-L 0.000 claims description 4
- 229920000647 polyepoxide Polymers 0.000 claims description 4
- 239000010936 titanium Substances 0.000 claims description 4
- 229910052719 titanium Inorganic materials 0.000 claims description 4
- 230000004048 modification Effects 0.000 description 20
- 238000012986 modification Methods 0.000 description 20
- 238000010586 diagram Methods 0.000 description 10
- 239000000428 dust Substances 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 5
- 230000001629 suppression Effects 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 4
- 238000003384 imaging method Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 230000005856 abnormality Effects 0.000 description 3
- 238000004382 potting Methods 0.000 description 3
- 230000001681 protective effect Effects 0.000 description 3
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 229910010293 ceramic material Inorganic materials 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000003746 surface roughness Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14618—Containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/02—Details
- H01L31/0203—Containers; Encapsulations, e.g. encapsulation of photodiodes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/50—Constructional details
- H04N23/54—Mounting of pick-up tubes, electronic image sensors, deviation or focusing coils
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
Definitions
- the present invention relates to a semiconductor module in which a semiconductor chip is accommodated in a package base, and more particularly to a miniaturization technique of the semiconductor module.
- Patent Document 1 discloses a semiconductor module including a solid-state imaging device mounted on a base body having an opening and a translucent protective plate that closes the opening.
- This solid-state imaging device has a photoelectric conversion unit that converts light into electricity, and is disposed so that a region where the photoelectric conversion unit is formed faces the translucent protective plate. Light incident from the translucent protective plate is incident on the photoelectric conversion unit of the solid-state image sensor.
- devices such as Patent Document 2 and Patent Document 3 are disclosed as other examples of semiconductor modules.
- the semiconductor module does not include a circuit (second semiconductor chip) for driving an optical element such as a photoelectric conversion unit of a solid-state imaging device (first semiconductor chip). For this reason, for example, in the manufacturer of a digital still camera, when a semiconductor module is incorporated, it is necessary to separately incorporate the second semiconductor chip outside the semiconductor module, resulting in a corresponding work load. Moreover, if it does in this way, there exists a subject that the whole product which mounts a semiconductor module cannot be reduced in size.
- a semiconductor module includes a first semiconductor chip having an optical element, a second semiconductor chip mounted on the first semiconductor chip, and the first semiconductor chip.
- a base having a semiconductor chip and the second semiconductor chip and having an opening formed in a region facing the optical element; and a translucent cover for closing the opening of the base.
- This semiconductor chip has a reflection suppressing function.
- the semiconductor module having the above-described configuration it is possible to reduce the size of the entire product on which the semiconductor module is mounted by housing the first semiconductor chip and the second semiconductor chip in one package.
- the second semiconductor chip has a function of suppressing the reflection of light from the second semiconductor chip to the optical element of the first semiconductor chip. With such a function, there is an effect that it is possible to suppress functional deterioration due to unnecessary light such as an image quality abnormality such as ghost and flare.
- Configuration diagram of a semiconductor module in an embodiment of the present invention The block diagram of the semiconductor module in the 1st modification of embodiment of this invention.
- the block diagram of the semiconductor module in the 1st modification of embodiment of this invention Reference diagram for explaining the advantages of forming the reflection suppression part on the side of the semiconductor chip
- the block diagram of the semiconductor module in the 2nd modification of embodiment of this invention The block diagram of the semiconductor module in the 3rd modification of embodiment of this invention.
- the block diagram of the semiconductor module in the 4th modification of embodiment of this invention The block diagram of the semiconductor module in the 5th modification of embodiment of this invention.
- the block diagram of the semiconductor module in the 6th modification of embodiment of this invention The block diagram of the semiconductor module in the 1st modification of embodiment of this invention.
- FIG. 1A is a schematic cross-sectional view of a semiconductor module
- FIG. 1B is a top view of the semiconductor module with some components removed for explaining the internal structure of the semiconductor module.
- the semiconductor module mainly includes first and second semiconductor chips 2 and 4, a base 1, and a translucent cover 7.
- FIG. 1 (b) shows a state in which the translucent cover 7 is removed, and the cross section taken along the line A-A 'shown in FIG. 1 (b) corresponds to FIG. 1 (a).
- the first and second semiconductor chips 2 and 4 are accommodated in the internal space of the base body 1, and the opening of the base body 1 is closed by the translucent cover 7 to form a package.
- the substrate 1 includes a flat bottom 1a and a frame-shaped side 1b, and is formed of a ceramic material or the like. The bottom portion 1a and the side portion 1b may be formed separately and then joined, or may be integrally formed.
- the substrate 1 has a plurality of electrode pads 9.
- the electrode pad 8 formed on the first semiconductor chip 2 and the electrode pad 9 formed on the base 1 are electrically connected via a wire 10.
- the electrical signal of the first semiconductor chip 2 is transmitted to the wiring outside the package through the plurality of electrode pads 9.
- the translucent cover 7 has a flat plate shape and is formed of a translucent resin or translucent glass.
- the translucent cover 7 closes the opening leading to the internal space of the base 1.
- the substrate 1 is bonded to the upper surface with an adhesive 6 made of resin or the like.
- the translucent cover 7 may be arrange
- the first semiconductor chip 2 functions as a device having an optical element 3 such as a light receiving element which is a photoelectric conversion unit in an image sensor or an optical pickup, or a light emitting element such as a semiconductor laser or an LED element.
- an optical element 3 such as a light receiving element which is a photoelectric conversion unit in an image sensor or an optical pickup, or a light emitting element such as a semiconductor laser or an LED element.
- the first semiconductor chip 2 functions as an image sensor, the first semiconductor chip 2 has a silicon substrate, a lens layer provided on the silicon substrate, and a plurality of electrode pads. A plurality of photoelectric conversion units that receive incident light and perform photoelectric conversion are formed in a matrix in a region in the silicon substrate.
- the second semiconductor chip 4 includes a drive circuit that drives the optical element 3 formed on the first semiconductor chip 2 or a signal processing circuit that processes a signal generated by the optical element 3 of the first semiconductor chip 2. Or both of them.
- the semiconductor chip 4 is flip-chip bonded on the semiconductor chip 2 via bumps 5. By flip-chip bonding, the surface area of the semiconductor chip 2 can be reduced.
- the second semiconductor chip 4 is preferably arranged so as not to overlap the optical element 3 of the first semiconductor chip 2 when viewed from above. This is because if they are arranged so as to overlap, the function as an optical element cannot be sufficiently performed only in the overlapped region. However, it can be arranged so that they partially overlap.
- the semiconductor module according to the embodiment of the present invention two semiconductor chips in which the second semiconductor chip for signal processing is mounted on the first semiconductor chip having the optical element are included in one package.
- the number of semiconductor chips included in the semiconductor module is described as two. However, if at least one semiconductor chip is mounted on another semiconductor chip, the number of semiconductor chips is reduced. There may be three or more.
- the first semiconductor chip 2 having the optical element 3 on which the second semiconductor chip 4 is mounted is mounted on the bottom of the base 1. Then, a configuration in which the third semiconductor chip 18 is mounted in a groove formed in the bottom of the base 1 (disposed below the first semiconductor chip) may be employed (see FIG. 1C). ).
- the third semiconductor chip 18 may be mounted on the surface of the first semiconductor chip 2 similarly to the second semiconductor chip 4 (see FIG. 1D).
- the third semiconductor chip 18 a chip having an image processing function can be considered.
- FIGS. 2 (a) to 2 (c) An overall configuration of a semiconductor module according to a first modification of the embodiment of the present invention will be described with reference to FIGS. 2 (a) to 2 (c).
- 2A is a schematic cross-sectional view of the semiconductor module
- FIG. 2B is a top view of the semiconductor module with the translucent cover removed
- FIG. 2C is the first view in FIG. It is the figure which expanded the part vicinity which faces the optical element of 2 semiconductor chips.
- the second semiconductor chip 4 is provided with a reflection suppressing unit 12 that suppresses reflection of light incident on the second semiconductor chip 4 at least (corresponding) to the optical element 3.
- a reflection suppressing unit 12 that suppresses reflection of light incident on the second semiconductor chip 4 at least (corresponding) to the optical element 3.
- the light transmitted through the translucent cover 7 is also incident on the second semiconductor chip 4.
- this incident light 11 is reflected by the side surface of the second semiconductor chip 4 and is incident on the optical element 3 of the first semiconductor chip 2, it may cause functional deterioration due to unnecessary light such as image quality abnormality such as ghost and flare. is there. Therefore, by providing a reflection suppression portion on the side surface of the second semiconductor chip 4, it is possible to suppress the incidence of reflected light on the first semiconductor chip 2.
- the reflection suppression part 12 may be provided also in the side surface on the opposite side to the part which faces the optical element 3.
- the reflection suppressing portion 12 may be provided around the entire side surface of the second semiconductor chip 4. This is illustrated in FIGS. 3 (a) to 3 (c).
- the reflection suppressing unit 12 is preferably formed of a material having a lower reflectance than the side surface of the second semiconductor chip 4. Specifically, it is preferable to have an acrylic resin, an epoxy resin, a sheet agent, or a black resin containing carbon black, iron black, or titanium black.
- FIGS. 4A to 4C are enlarged views of the vicinity of the portion of the second semiconductor chip facing the optical element.
- the reflection suppressing portion is not formed on the second semiconductor chip 4, the incident light 11 is reflected on the side surface of the second semiconductor chip 4, and the first semiconductor chip. 2 may be incident on the second optical element 3 to cause functional deterioration due to unnecessary light such as image quality abnormality such as ghost and flare.
- dust 13 such as silicon or an organic film may remain on the side surface of the second semiconductor chip 4 in some cases.
- the reflection suppressing portion is not formed on the second semiconductor chip 4
- the dust 13 remains on the side surface of the second semiconductor chip 4, so that the dust 13 adheres to the optical element 3 and a defect is caused. High risk to occur.
- the reflection suppressing portion 12 is formed on the second semiconductor chip 4, the dust remaining on the side surface of the second semiconductor chip 4 is fixed by the reflection suppressing portion 12, as shown in FIG. Movement to the optical element 3 can be suppressed, yield is improved, and stable production is possible.
- FIG. 5A is a schematic cross-sectional view of the semiconductor module
- FIG. 5B is a top view with the light-transmitting cover removed
- FIG. 5C is the first view in FIG. It is the figure which expanded the part vicinity which faces the optical element of 2 semiconductor chips.
- an underfill 14 having a material that suppresses reflection of light incident on the second semiconductor chip 4 is formed. Since the underfill 14 is formed, reflection from the lower surface of the second semiconductor chip 4 can be suppressed.
- an underfill 14 is formed between the first semiconductor chip 2 and the second semiconductor chip 4 to thereby form the side surface of the second semiconductor chip 4. Also, a reflection suppressing portion may be formed. Further, a reflection suppressing portion may be provided also on the side surface of the second semiconductor chip by using a material different from the underfill 14.
- the underfill 14 is preferably formed of a material having a lower reflectance than the side surface of the second semiconductor chip 4. Specifically, it is preferable to have an acrylic resin, an epoxy resin, a sheet agent, or a black resin containing carbon black, iron black, or titanium black.
- FIG. 6A is a schematic cross-sectional view of the semiconductor module
- FIG. 6B is a top view with the light-transmitting cover removed
- FIG. 6C is the first view in FIG. It is the figure which expanded the part vicinity which faces the optical element of 2 semiconductor chips.
- a reflection suppressing portion that suppresses reflection of light incident on the second semiconductor chip 4 is formed on the entire side surface (entire circumference) of the side surface, front surface, and back surface of the second semiconductor chip 4. This can be realized by applying a potting agent 15 having a reflection suppressing function.
- the potting agent 15 is preferably formed of a material having a lower reflectance than the side surface of the second semiconductor chip 4. Specifically, it is preferable to have an acrylic resin, an epoxy resin, a sheet agent, or a black resin containing carbon black, iron black, or titanium black.
- FIG. 7A is a schematic cross-sectional view of the semiconductor module
- FIG. 7B is a top view of the state where the translucent cover is removed
- FIG. 7C is a diagram of FIG. It is the figure which expanded the part vicinity which faces the optical element of 2 semiconductor chips.
- the second semiconductor chip 4 is provided with a rough surface portion 16 that suppresses reflection of light incident on the second semiconductor chip 4 at least in a portion facing (corresponding to) the optical element 3.
- the rough surface portion 16 is formed to have a rougher surface than other portions by being subjected to surface processing.
- the other parts are the front surface and the back surface of the second semiconductor chip 4.
- the rough surface portion 16 may be provided on the side surface opposite to the portion facing the optical element 3.
- the rough surface portion 16 may be provided around the entire side surface of the second semiconductor chip 4.
- FIG. 8A is a schematic cross-sectional view of the semiconductor module
- FIG. 8B is a top view of the state in which the translucent cover is removed
- FIG. 8C is the first view in FIG. It is the figure which expanded the part vicinity which faces the optical element of 2 semiconductor chips.
- a surface facing the first semiconductor chip 2 is defined as a first surface
- a surface opposite to the first surface is defined as a second surface.
- the second semiconductor chip 4 has a tapered portion 17 that is recessed from the second surface side toward the first surface side. This can be formed by tapering the second semiconductor chip 4.
- the side surface of the second semiconductor chip 4 is inclined, and it is possible to prevent unnecessary reflected light from reaching the optical element 3 from reaching the optical element 3. .
- the tilt angle is preferably adjusted as appropriate so that unnecessary reflected light to the optical element 3 can be suppressed.
- the angle formed by the surface of the first semiconductor chip 2 and the side surface of the second semiconductor chip 4 is 10 ° to 80 °.
- the optical surface on the second surface is The end on the element side may be arranged closer to the optical element than the end on the optical element side in the first surface.
- the first surface area may be smaller than the second surface area.
- FIG. 9A is a schematic cross-sectional view of the semiconductor module
- FIG. 9B is a top view with the translucent cover removed
- FIG. 9C is the first view in FIG. 9A. It is the figure which expanded the part vicinity which faces the optical element of 2 semiconductor chips.
- the second semiconductor chip 4 is arranged so that the height of the gap between the first semiconductor chip 2 and the second semiconductor chip 4 is lower on the side closer to the optical element 3 than on the side farther from the optical element 3.
- the second semiconductor chip 4 may be tilted and mounted on the first semiconductor chip. This can be realized by making the height of the bump closer to the optical element 3 lower than the height of the bump farther from the optical element 3. Thereby, the side surface of the second semiconductor chip 4 can be inclined.
- the tilt angle is preferably adjusted as appropriate so that unnecessary reflected light to the optical element 3 can be suppressed.
- the angle formed by the surface of the first semiconductor chip 2 and the side surface of the second semiconductor chip 4 is 10 ° to 80 °.
- the semiconductor module of the present invention it is possible to reduce the size of the entire product equipped with the semiconductor module.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Manufacturing & Machinery (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Studio Devices (AREA)
Abstract
半導体モジュールを搭載した製品全体の小型化を図る。 光学素子を有する第1の半導体チップと、第1の半導体チップの上に搭載された第2の半導体チップと、第1の半導体チップおよび第2の半導体チップを収容するとともに、光学素子と対向する領域に開口が形成された基体と、基体の開口を塞ぐ透光性カバーとを有し、第2の半導体チップは、反射抑制機能を備えていることを特徴とする半導体モジュールを提供する。
Description
本発明は、半導体チップがパッケージ基体に収容された半導体モジュールに関し、特に半導体モジュールの小型化技術に関する。
従来、半導体モジュールの一例として、固体撮像素子の半導体チップをパッケージ基体に収容したものがある。例えば、特許文献1には、開口を有する基体に搭載された固体撮像素子と、開口を塞ぐ透光性保護板とを備えた半導体モジュールが開示されている。この固体撮像素子は、光を電気に変換する光電変換部を有し、光電変換部が形成された領域が、透光性保護板と対向するように配置されている。透光性保護板から入射した光は、固体撮像素子の光電変換部に入射される。
また、他にも半導体モジュールの一例として、特許文献2、特許文献3のようなデバイスが開示されている。
しかし、上記半導体モジュールには、固体撮像素子(第1の半導体チップ)の光電変換部などの光学素子を駆動する回路(第2の半導体チップ)が含まれていない。そのため、例えばデジタルスチルカメラの製造メーカでは、半導体モジュールを組み込む際、第2の半導体チップを上記半導体モジュール外に別途組み込む必要があり、その分の作業負荷が発生する。また、このようにすると、半導体モジュールを搭載した製品全体を小型化ができないという課題がある。
上記課題を解決するために、本発明に係る半導体モジュールは、光学素子を有する第1の半導体チップと、前記第1の半導体チップの上に搭載された第2の半導体チップと、前記第1の半導体チップおよび前記第2の半導体チップを収容するとともに、前記光学素子と対向する領域に開口が形成された基体と、前記基体の前記開口を塞ぐ透光性カバーと、を有し、前記第2の半導体チップは、反射抑制機能を備えている。
上記構成の半導体モジュールによれば、第1の半導体チップおよび第2の半導体チップを1つのパッケージ内に収容することにより、半導体モジュールを搭載した製品全体を小型化できるという効果がある。
また、第2の半導体チップから第1の半導体チップの光学素子への光の反射を抑制する機能を備えている。このような機能により、ゴースト、フレアといった画質異常など、不要光による機能劣化を抑制することができるという効果がある。
本発明を実施するための形態を、図面を参照して詳細に説明する。
本発明の実施形態に係る半導体モジュールの全体構成について、図1(a)~図1(d)を用いて説明する。
(全体構成)
図1(a)は、半導体モジュールの模式断面図であり、図1(b)は半導体モジュールの内部構造を説明するために、一部の部品を取外した状態の上面図である。半導体モジュールは、主な構成として、第1、第2の半導体チップ2、4と、基体1と、透光性カバー7とを備えている。
図1(a)は、半導体モジュールの模式断面図であり、図1(b)は半導体モジュールの内部構造を説明するために、一部の部品を取外した状態の上面図である。半導体モジュールは、主な構成として、第1、第2の半導体チップ2、4と、基体1と、透光性カバー7とを備えている。
図1(b)は、透光性カバー7が取外された状態であり、図1(b)に示すA-A’線矢視断面が図1(a)に相当する。
(パッケージ)
第1、第2の半導体チップ2、4を基体1の内部空間に収容し、基体1の開口を透光性カバー7で塞ぐことによって、パッケージとなる。基体1は、平板状の底部1aと枠状の側部1bとからなり、セラミック材料などで形成されている。底部1aと側部1bは別体で成形された後に接合されたものでもよいし、一体成形されたものでもよい。基体1は、複数の電極パッド9を有している。第1の半導体チップ2に形成された電極パッド8と基体1に形成された電極パッド9とがワイヤー10を介して電気的に接続されている。そして、第1の半導体チップ2の電気信号は、複数の電極パッド9を介してパッケージ外部の配線に伝えられる。
第1、第2の半導体チップ2、4を基体1の内部空間に収容し、基体1の開口を透光性カバー7で塞ぐことによって、パッケージとなる。基体1は、平板状の底部1aと枠状の側部1bとからなり、セラミック材料などで形成されている。底部1aと側部1bは別体で成形された後に接合されたものでもよいし、一体成形されたものでもよい。基体1は、複数の電極パッド9を有している。第1の半導体チップ2に形成された電極パッド8と基体1に形成された電極パッド9とがワイヤー10を介して電気的に接続されている。そして、第1の半導体チップ2の電気信号は、複数の電極パッド9を介してパッケージ外部の配線に伝えられる。
また、透光性カバー7は、平板状であり、透光性樹脂または透光性ガラスなどで形成されており、透光性カバー7が、基体1の内部空間に通じる開口を塞ぐように、基体1の上面に樹脂などからなる接着剤6により接着されている。なお、透光性カバー7は、ゴム材料を介して基体1の側部1bにはめ込まれるように配置されていてもよい。
(半導体チップ)
第1の半導体チップ2は、イメージセンサーや光ピックアップなどにおける光電変換部である受光素子又は半導体レーザやLED素子などの発光素子などの光学素子3を有するデバイスとして機能する。第1の半導体チップ2がイメージセンサーとして機能する場合には、第1の半導体チップ2はシリコン基板と、シリコン基板上に設けられたレンズ層および複数の電極パッドとを有している。そして、シリコン基板内の領域に入射光を受光し光電変換する光電変換部が行列状に複数形成されている。
第1の半導体チップ2は、イメージセンサーや光ピックアップなどにおける光電変換部である受光素子又は半導体レーザやLED素子などの発光素子などの光学素子3を有するデバイスとして機能する。第1の半導体チップ2がイメージセンサーとして機能する場合には、第1の半導体チップ2はシリコン基板と、シリコン基板上に設けられたレンズ層および複数の電極パッドとを有している。そして、シリコン基板内の領域に入射光を受光し光電変換する光電変換部が行列状に複数形成されている。
第2の半導体チップ4は、第1の半導体チップ2に形成された光学素子3を駆動する駆動回路又は第1の半導体チップ2の光学素子3で生成された信号の処理を行う信号処理回路、あるいはそれらの両方を備える。半導体チップ4は、半導体チップ2の上にバンプ5を介してフリップチップボンディングされている。フリップチップボンディングされることにより、半導体チップ2の表面積を小さくすることができるという効果がある。
なお、上から見たときに、第2の半導体チップ4は第1の半導体チップ2の光学素子3と重ならないように配置した方が好ましい。もし重なるように配置すると、重なった領域だけ光学素子としての機能を十分に果たせないからである。ただ、一部重なるように配置されることはありえる。
以上のように、本発明の実施形態に係る半導体モジュールは、光学素子を有する第1の半導体チップの上に信号処理をする第2の半導体チップが搭載された2つの半導体チップを1つのパッケージ内に収納することにより、半導体モジュールを搭載した製品全体を小型化することができるという効果がある。
また、本実施形態においては、半導体モジュールに含まれる半導体チップの数が2つであるとして説明したが、少なくとも1つの半導体チップが、別の半導体チップに搭載されていれば、半導体チップの数が3つ以上であっても構わない。例えば、表面に第2の半導体チップ4が搭載された、光学素子3を有する第1の半導体チップ2を基体1の底部に搭載する。そして、基体1の底部に形成された溝内(第1の半導体チップの下部に配置)に、第3の半導体チップ18を搭載するような構成であっても構わない(図1(c)参照)。もしくは、第3の半導体チップ18を第2の半導体チップ4同様に、第1の半導体チップ2の表面に搭載しても構わない(図1(d)参照)。ここで、第3の半導体チップ18としては、画像処理機能を有するチップが考えられる。
<第1変形例>
本発明の実施形態の第1変形例に係る半導体モジュールの全体構成について、図2(a)~図2(c)を用いて説明する。図2(a)は、半導体モジュールの模式断面図であり、図2(b)は透光性カバーを取外した状態の上面図であり、図2(c)は、図2(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
本発明の実施形態の第1変形例に係る半導体モジュールの全体構成について、図2(a)~図2(c)を用いて説明する。図2(a)は、半導体モジュールの模式断面図であり、図2(b)は透光性カバーを取外した状態の上面図であり、図2(c)は、図2(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
第2の半導体チップ4以外の構成は、実施形態と同様であるので説明を省略し、第2の半導体チップ4の構成について、詳細に説明する。
第2の半導体チップ4は、少なくとも光学素子3に面する(対応する)部分に、第2の半導体チップ4へ向けて入射した光の反射を抑制する反射抑制部12を備えている。図2(c)から分かるように、透光性カバー7を透過した光は第2の半導体チップ4へ向けても入射される。この入射光11は、第2の半導体チップ4の側面にて反射され、第1の半導体チップ2の光学素子3へ入射すると、ゴースト、フレアといった画質異常など不要光による機能劣化を生じさせる場合がある。そこで、第2の半導体チップ4の側面に反射抑制部を設けることにより、第1の半導体チップ2への反射光の入射を抑制することができる。
なお、光学素子3に面する部分とは反対側の側面にも、反射抑制部12を設けても良い。また、第2の半導体チップ4の側面全周囲に反射抑制部12を設けても良い。これは、図3(a)~図3(c)に示してある。このようにすることで、第1の半導体チップと反射抑制部の位置関係を考慮する工程を省くことができる。
なお、反射抑制部12は、第2の半導体チップ4の側面よりも反射率の低い材料で形成されていることが好ましい。具体的には、カーボンブラック、鉄黒又はチタンブラックなどを含有したアクリル樹脂、エポキシ樹脂又はシート剤、又は黒色の樹脂を有していることが好ましい。
参考例として、第2の半導体チップに反射抑制部が形成されていないときの状態を、図4(a)~図4(c)を用いて説明する。図4(a)~図4(c)は、第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
図4(a)に示すように、第2の半導体チップ4に反射抑制部が形成されていないと、入射光11は、第2の半導体チップ4の側面にて反射され、第1の半導体チップ2の光学素子3へ入射して、ゴースト、フレアといった画質異常など不要光による機能劣化を生じさせる場合がある。
また、図4(b)に示すように、第2の半導体チップ4の側面に、例えばシリコン、有機膜などのダスト13が残存している場合がある。第2の半導体チップ4に反射抑制部が形成されていない場合には、ダスト13が第2の半導体チップ4の側面に残存したままであるので、ダスト13が光学素子3に付着し、不良が発生するリスクが高い。それに対し、第2の半導体チップ4に反射抑制部12が形成されれば、図4(c)に示すように、第2の半導体チップ4側面に残存するダストが反射抑制部12により固定され、光学素子3への移動を抑制することが可能となり、歩留が向上し、安定した生産が可能となる。
<第2変形例>
本発明の実施形態の第2変形例に係る半導体モジュールの全体構成について、図5(a)~図5(c)を用いて説明する。図5(a)は、半導体モジュールの模式断面図であり、図5(b)は透光性カバーを取外した状態の上面図であり、図5(c)は、図5(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
本発明の実施形態の第2変形例に係る半導体モジュールの全体構成について、図5(a)~図5(c)を用いて説明する。図5(a)は、半導体モジュールの模式断面図であり、図5(b)は透光性カバーを取外した状態の上面図であり、図5(c)は、図5(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
第2の半導体チップ4以外の構成は、実施形態と同様であるので説明を省略し、第2の半導体チップ4の構成について、詳細に説明する。
第1の半導体チップ2と第2の半導体チップ4との間に、第2の半導体チップ4へ向けて入射した光の反射を抑制する材料を有したアンダーフィル14が形成されている。アンダーフィル14が形成されていることにより、第2の半導体チップ4の下側面からの反射を抑制することができる。
なお、図5(a)~(c)に示すように、第1の半導体チップ2と第2の半導体チップ4との間にアンダーフィル14を形成することにより、第2の半導体チップ4の側面にも反射抑制部が形成されていてもよい。また、アンダーフィル14とは別の材料を用いて、第2の半導体チップの側面にも反射抑制部を設けてもよい。
なお、アンダーフィル14は、第2の半導体チップ4の側面よりも反射率の低い材料で形成されていることが好ましい。具体的には、カーボンブラック、鉄黒又はチタンブラックなどを含有したアクリル樹脂、エポキシ樹脂又はシート剤、又は黒色の樹脂を有していることが好ましい。
<第3変形例>
本発明の実施形態の第3変形例に係る半導体モジュールの全体構成について、図6(a)~図6(c)を用いて説明する。図6(a)は、半導体モジュールの模式断面図であり、図6(b)は透光性カバーを取外した状態の上面図であり、図6(c)は、図6(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
本発明の実施形態の第3変形例に係る半導体モジュールの全体構成について、図6(a)~図6(c)を用いて説明する。図6(a)は、半導体モジュールの模式断面図であり、図6(b)は透光性カバーを取外した状態の上面図であり、図6(c)は、図6(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
第2の半導体チップ4以外の構成は、実施形態と同様であるので説明を省略し、第2の半導体チップ4の構成について、詳細に説明する。
第2の半導体チップ4の側面、表面、裏面の全面(全周囲)に、第2の半導体チップ4へ向けて入射した光の反射を抑制する反射抑制部が形成されている。これは、反射抑制機能を有するポッティング剤15を塗布することにより、実現可能である。
なお、ポッティング剤15は、第2の半導体チップ4の側面よりも反射率の低い材料で形成されていることが好ましい。具体的には、カーボンブラック、鉄黒又はチタンブラックなどを含有したアクリル樹脂、エポキシ樹脂又はシート剤、又は黒色の樹脂を有していることが好ましい。
<第4変形例>
本発明の実施形態の第4変形例に係る半導体モジュールの全体構成について、図7(a)~図7(c)を用いて説明する。図7(a)は、半導体モジュールの模式断面図であり、図7(b)は透光性カバーを取外した状態の上面図であり、図7(c)は、図7(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
本発明の実施形態の第4変形例に係る半導体モジュールの全体構成について、図7(a)~図7(c)を用いて説明する。図7(a)は、半導体モジュールの模式断面図であり、図7(b)は透光性カバーを取外した状態の上面図であり、図7(c)は、図7(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
第2の半導体チップ4以外の構成は、実施形態と同様であるので説明を省略し、第2の半導体チップ4の構成について、詳細に説明する。
第2の半導体チップ4は、少なくとも光学素子3に面する(対応する)部分に、第2の半導体チップ4へ向けて入射した光の反射を抑制する粗面部16を備えている。粗面部16は、表面加工が施されることにより、他の部分よりも表面が粗く形成されている。他の部分とは、第2の半導体チップ4の表面や裏面などのことである。このように、粗面部16が形成されることにより、第2の半導体チップ4の側面に残存していたダストを除去し、光学素子3へのダストの付着を抑制することができるという効果がある。また、表面が粗いことにより、光学素子への不要な反射光を抑制することができる。なお、表面粗度は、光学素子3への不要な反射光を抑制することができる程度に調整することが好ましい。
なお、光学素子3に面する部分とは反対側の側面にも、粗面部16を設けても良い。また、第2の半導体チップ4の側面全周囲に粗面部16を設けても良い。このようにすることで、第1の半導体チップ2と粗面部16との位置関係を考慮する工程を省くことができる。
<第5変形例>
本発明の実施形態の第5変形例に係る半導体モジュールの全体構成について、図8(a)~図8(c)を用いて説明する。図8(a)は、半導体モジュールの模式断面図であり、図8(b)は透光性カバーを取外した状態の上面図であり、図8(c)は、図8(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
本発明の実施形態の第5変形例に係る半導体モジュールの全体構成について、図8(a)~図8(c)を用いて説明する。図8(a)は、半導体モジュールの模式断面図であり、図8(b)は透光性カバーを取外した状態の上面図であり、図8(c)は、図8(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
第2の半導体チップ4以外の構成は、実施形態と同様であるので説明を省略し、第2の半導体チップ4の構成について、詳細に説明する。
第2の半導体チップ4において、第1の半導体チップ2に面する面を第1の面とし、第1の面とは反対側の面を第2の面とする。このとき、第2の半導体チップ4は、第2の面側から第1の面側の方へすぼまるテーパー部17を有している。これは、第2の半導体チップ4をテーパー加工することにより、形成可能である。このように、テーパー部17が形成されることにより、第2の半導体チップ4の側面が傾斜することとなり、光学素子への不要な反射光が光学素子3まで到達するのを抑制することができる。なお、傾斜角度は、光学素子3への不要な反射光を抑制することができる程度で適宜調整することが好ましい。具体的には、第1の半導体チップ2の表面と第2の半導体チップ4の側面との成す角度が10°~80°である。
なお、第2の半導体チップ4の側面を傾斜させるには、テーパー部17に限らず、第1の半導体チップ2の表面に平行な方向の位置関係を見たときに、第2の面における光学素子側の端が、第1の面における光学素子側の端よりも光学素子に近い配置とすればよい。もしくは、第2の面の面積よりも第1の面の面積の方が小さいような形状としてもよい。
このように、第2の半導体チップ4の側面を傾斜させることにより、第2の半導体チップ4からの反射光が光学素子3まで到達しにくくなるという効果がある。
<第6変形例>
本発明の実施形態の第6変形例に係る半導体モジュールの全体構成について、図9(a)~図9(c)を用いて説明する。図9(a)は、半導体モジュールの模式断面図であり、図9(b)は透光性カバーを取外した状態の上面図であり、図9(c)は、図9(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
本発明の実施形態の第6変形例に係る半導体モジュールの全体構成について、図9(a)~図9(c)を用いて説明する。図9(a)は、半導体モジュールの模式断面図であり、図9(b)は透光性カバーを取外した状態の上面図であり、図9(c)は、図9(a)における第2の半導体チップの光学素子に面する部分近傍を拡大した図である。
第2の半導体チップ4以外の構成は、実施形態と同様であるので説明を省略し、第2の半導体チップ4の構成について、詳細に説明する。
第2の半導体チップ4は、第1の半導体チップ2と第2の半導体チップ4の間の隙間の高さが光学素子3に近い側が光学素子3に遠い側よりも低くなるように、配置される。例えば、第2の半導体チップ4を傾けて第1の半導体チップに搭載すればよい。これは、光学素子3に近い側のバンプの高さを光学素子3から遠い側のバンプの高さよりも低くすることにより実現できる。これにより、第2の半導体チップ4の側面を傾斜させることができる。なお、傾斜角度は、光学素子3への不要な反射光を抑制することができる程度で適宜調整することが好ましい。具体的には、第1の半導体チップ2の表面と第2の半導体チップ4の側面との成す角度が10°~80°である。
上記構成とすることにより、第2の半導体チップ4からの反射光が光学素子3まで到達しにくくなるという効果がある。
なお、上記実施形態および各変形例の構成を、矛盾の無い範囲で適宜組み合わせて使用することも可能である。これにより、第2の半導体チップ側面からのダストの付着、反射光の光学素子への入射といった機能劣化要因をより確実に抑制することができるようになる。
本発明の半導体モジュールによると、本半導体モジュールを搭載した製品全体の小型化を実現することが可能となる。
1 基体
2 第1の半導体チップ
3 光学素子
4 第2の半導体チップ
5 バンプ
6 接着剤
7 透光性カバー
8 電極パッド
9 電極パッド
10 ワイヤー
11 入射光
12 反射抑制部
13 ダスト
14 アンダーフィル
15 ポッティング剤
16 粗面部
17 テーパー部
18 第3の半導体チップ
2 第1の半導体チップ
3 光学素子
4 第2の半導体チップ
5 バンプ
6 接着剤
7 透光性カバー
8 電極パッド
9 電極パッド
10 ワイヤー
11 入射光
12 反射抑制部
13 ダスト
14 アンダーフィル
15 ポッティング剤
16 粗面部
17 テーパー部
18 第3の半導体チップ
Claims (14)
- 光学素子を有する第1の半導体チップと、
前記第1の半導体チップの上に搭載された第2の半導体チップと、
前記第1の半導体チップおよび前記第2の半導体チップを収容するとともに、前記光学素子と対向する領域に開口が形成された基体と、
前記基体の前記開口を塞ぐ透光性カバーと、を有し、
前記第2の半導体チップは、反射抑制機能を備えていることを特徴とする半導体モジュール。 - 前記第2の半導体チップにおける前記光学素子に面する部分に、前記第2の半導体チップへ向けて入射した光の反射を抑制する反射抑制部を有することを特徴とする請求項1に記載の半導体モジュール。
- 前記第1の半導体チップと前記第2の半導体チップの間に、前記第2の半導体チップへ向けて入射した光の反射を抑制する材料を有したアンダーフィルが配置されることを特徴とする請求項1又は2に記載の半導体モジュール。
- 前記第2の半導体チップの全周囲に、前記第2の半導体チップへ向けて入射した光の反射を抑制する反射抑制部を有することを特徴とする請求項1~3のいずれか1項に記載の半導体モジュール。
- 前記反射抑制部は、前記第2の半導体チップの側面よりも反射率の低い材料を有することを特徴とする請求項1~4のいずれか1項に記載の半導体モジュール。
- 前記反射率の低い材料は、カーボンブラック、鉄黒又はチタンブラックを含有したアクリル樹脂、エポキシ樹脂又はシート剤、又は黒色の樹脂を有することを特徴とする請求項5に記載の半導体モジュール。
- 前記第2の半導体チップにおける前記光学素子に面する部分に、他の部分よりも表面が粗い領域が設けられていることを特徴とする請求項1~6のいずれか1項に記載の半導体モジュール。
- 前記第2の半導体チップは、前記第1の半導体チップに面する第1の面と、前記第1の面とは反対側の第2の面を有し、
前記第2の面の面積よりも前記第1の面の面積の方が小さいことを特徴とする請求項1~7のいずれか1項に記載の半導体モジュール。 - 前記第2の半導体チップは、前記第1の半導体チップに面する第1の面と、前記第1の面とは反対側の第2の面を有し、
平面視において、前記第2の面における前記光学素子側の端が、前記第1の面における前記光学素子側の端よりも前記光学素子に近いことを特徴とする請求項1~8のいずれか1項に記載の半導体モジュール。 - 前記第2の半導体チップは、前記第1の半導体チップに面する第1の面と、前記第1の面とは反対側の第2の面を有し、
前記第2の半導体チップは、前記第2の面側から前記第1の面側の方へすぼまるテーパー部を有することを特徴とする請求項1~9のいずれか1項に記載の半導体モジュール。 - 前記第1の半導体チップと前記第2の半導体チップの間の隙間の高さは、前記光学素子に近い側が、前記光学素子に遠い側よりも低いことを特徴とする請求項1~10のいずれか1項に記載の半導体モジュール。
- 前記基体における、前記第1の半導体チップの下側に溝が配置されており、
前記溝に第3の半導体チップが搭載されていることを特徴とする請求項1~11に記載の半導体モジュール。 - 前記第1の半導体チップの上には、第3の半導体チップがさらに搭載されていることを特徴とする請求項1~11に記載の半導体モジュール。
- 前記第2の半導体チップは、前記第1の半導体チップ上において、上から見たときに前記光学素子に重ならない位置、または、一部だけ重なる位置に搭載されていることを特徴とする請求項1~13のいずれか1項に記載の半導体モジュール。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012551744A JPWO2012093426A1 (ja) | 2011-01-07 | 2011-07-12 | 半導体モジュール |
US13/911,859 US20130264599A1 (en) | 2011-01-07 | 2013-06-06 | Semiconductor module |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011002207 | 2011-01-07 | ||
JP2011-002207 | 2011-01-07 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US13/911,859 Continuation US20130264599A1 (en) | 2011-01-07 | 2013-06-06 | Semiconductor module |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2012093426A1 true WO2012093426A1 (ja) | 2012-07-12 |
Family
ID=46457297
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2011/003982 WO2012093426A1 (ja) | 2011-01-07 | 2011-07-12 | 半導体モジュール |
Country Status (3)
Country | Link |
---|---|
US (1) | US20130264599A1 (ja) |
JP (1) | JPWO2012093426A1 (ja) |
WO (1) | WO2012093426A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018159344A1 (ja) * | 2017-03-03 | 2018-09-07 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像素子、電子機器、および半導体装置 |
WO2020054272A1 (ja) * | 2018-09-11 | 2020-03-19 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像装置及び電子機器 |
WO2024157715A1 (ja) * | 2023-01-23 | 2024-08-02 | ソニーセミコンダクタソリューションズ株式会社 | 撮像装置及び半導体装置 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9503622B2 (en) | 2014-03-10 | 2016-11-22 | Apple Inc. | Preventing artifacts due to underfill in flip chip imager assembly |
JP7236807B2 (ja) * | 2018-01-25 | 2023-03-10 | 浜松ホトニクス株式会社 | 半導体装置、及び半導体装置の製造方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1084509A (ja) * | 1996-09-06 | 1998-03-31 | Matsushita Electron Corp | 撮像装置およびその製造方法 |
JP2002289908A (ja) * | 2001-03-26 | 2002-10-04 | Hamamatsu Photonics Kk | 光半導体装置 |
JP2003258222A (ja) * | 2002-03-05 | 2003-09-12 | Fuji Photo Film Co Ltd | 固体撮像装置 |
JP2006041183A (ja) * | 2004-07-27 | 2006-02-09 | Fujitsu Ltd | 撮像装置 |
JP2007115833A (ja) * | 2005-10-19 | 2007-05-10 | Fujifilm Corp | Ccdモジュール |
-
2011
- 2011-07-12 WO PCT/JP2011/003982 patent/WO2012093426A1/ja active Application Filing
- 2011-07-12 JP JP2012551744A patent/JPWO2012093426A1/ja not_active Withdrawn
-
2013
- 2013-06-06 US US13/911,859 patent/US20130264599A1/en not_active Abandoned
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1084509A (ja) * | 1996-09-06 | 1998-03-31 | Matsushita Electron Corp | 撮像装置およびその製造方法 |
JP2002289908A (ja) * | 2001-03-26 | 2002-10-04 | Hamamatsu Photonics Kk | 光半導体装置 |
JP2003258222A (ja) * | 2002-03-05 | 2003-09-12 | Fuji Photo Film Co Ltd | 固体撮像装置 |
JP2006041183A (ja) * | 2004-07-27 | 2006-02-09 | Fujitsu Ltd | 撮像装置 |
JP2007115833A (ja) * | 2005-10-19 | 2007-05-10 | Fujifilm Corp | Ccdモジュール |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018159344A1 (ja) * | 2017-03-03 | 2018-09-07 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像素子、電子機器、および半導体装置 |
US11121112B2 (en) | 2017-03-03 | 2021-09-14 | Sony Semiconductor Solutions Corporation | Solid-state image pickup element with dam to control resin outflow |
US11647890B2 (en) | 2017-03-03 | 2023-05-16 | Sony Semiconductor Solutions Corporation | Solid-state image pickup element, electronic equipment, and semiconductor apparatus |
WO2020054272A1 (ja) * | 2018-09-11 | 2020-03-19 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像装置及び電子機器 |
US12107106B2 (en) | 2018-09-11 | 2024-10-01 | Sony Semiconductor Solutions Corporation | Solid-state imaging device including groove with recessed and projecting sidewalls |
WO2024157715A1 (ja) * | 2023-01-23 | 2024-08-02 | ソニーセミコンダクタソリューションズ株式会社 | 撮像装置及び半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
US20130264599A1 (en) | 2013-10-10 |
JPWO2012093426A1 (ja) | 2014-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10750112B2 (en) | Substrate structures for image sensor modules and image sensor modules including the same | |
US9018747B2 (en) | Optical semiconductor apparatus | |
KR101970360B1 (ko) | 고체 촬상 유닛, 고체 촬상 유닛을 제조하는 방법, 및 전자 기기 | |
US7643081B2 (en) | Digital camera module with small sized image sensor chip package | |
JP4310348B2 (ja) | 固体撮像装置およびそれを備えた電子機器 | |
US8072489B2 (en) | Digital camera module using stacked chip package | |
JP2012222546A (ja) | 固体撮像装置及びその製造方法、並びに電子機器 | |
KR100748722B1 (ko) | 미소소자 패키지 모듈 및 그 제조방법 | |
US20070152345A1 (en) | Stacked chip packaging structure | |
WO2012093426A1 (ja) | 半導体モジュール | |
KR20140128415A (ko) | 촬상 유닛 및 촬상 장치 | |
JP2010166021A (ja) | 半導体装置及びその製造方法 | |
CN101271913A (zh) | 光学器件、摄像机模块、手机、数码静态摄像机及医疗用内窥镜 | |
WO2017134972A1 (ja) | 撮像素子パッケージ及び撮像装置 | |
TWM470285U (zh) | 影像擷取模組及其影像感測單元 | |
JP4340697B2 (ja) | 固体撮像装置およびそれを備えた電子機器 | |
JP2011109495A (ja) | 画像センサ、フォーカス駆動装置、及び駆動回路を整合した整合モジュール | |
US20070138585A1 (en) | Image sensor package | |
JP2008182051A (ja) | 光学デバイス、光学デバイス装置、カメラモジュールおよび光学デバイス装置の製造方法 | |
JP2013085095A (ja) | 撮像デバイス | |
WO2018070337A1 (ja) | 光学機器 | |
JP2012064837A (ja) | 半導体モジュール | |
JP2012084601A (ja) | 光学デバイス及びその製造方法 | |
JP2010177600A (ja) | 光学デバイス | |
JP2008258298A (ja) | 光通信モジュール |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 11855040 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2012551744 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 11855040 Country of ref document: EP Kind code of ref document: A1 |