WO2010101222A1 - 受信器、半導体装置、および信号伝送方法 - Google Patents

受信器、半導体装置、および信号伝送方法 Download PDF

Info

Publication number
WO2010101222A1
WO2010101222A1 PCT/JP2010/053561 JP2010053561W WO2010101222A1 WO 2010101222 A1 WO2010101222 A1 WO 2010101222A1 JP 2010053561 W JP2010053561 W JP 2010053561W WO 2010101222 A1 WO2010101222 A1 WO 2010101222A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal
circuit
transmission
coil
transition
Prior art date
Application number
PCT/JP2010/053561
Other languages
English (en)
French (fr)
Inventor
源洋 中川
Original Assignee
日本電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気株式会社 filed Critical 日本電気株式会社
Priority to US13/254,735 priority Critical patent/US20120002771A1/en
Priority to JP2011502803A priority patent/JP5717195B2/ja
Publication of WO2010101222A1 publication Critical patent/WO2010101222A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B5/00Near-field transmission systems, e.g. inductive or capacitive transmission systems
    • H04B5/20Near-field transmission systems, e.g. inductive or capacitive transmission systems characterised by the transmission technique; characterised by the transmission medium
    • H04B5/24Inductive coupling
    • H04B5/26Inductive coupling using coils
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Definitions

  • the present invention is based on the priority claim of Japanese Patent Application No. 2009-052711 (filed on Mar. 5, 2009), the entire contents of which are incorporated herein by reference. Shall.
  • the present invention relates to a receiver, a semiconductor device, and a signal transmission method, and more particularly, to a receiver, a semiconductor device, and a method that perform signal transmission by electromagnetic induction.
  • semiconductor devices have been proposed in which a plurality of semiconductor chips are stacked and data transmission is realized by electromagnetic induction between coils formed on each semiconductor chip.
  • the coil formed on one semiconductor chip generates a magnetic field signal
  • the coil formed on the other semiconductor chip has a signal proportional to the differential value of the current signal input to the transmission coil. Is induced, and signal transmission between the chips is performed in a non-contact manner by receiving the induced signal (see Patent Documents 1 to 4 and Non-Patent Documents 1 to 4).
  • Noriyuki Miura, et al. “Analysis and Design of Transceiver Circuit and Inductor Layout for Inductive Inter-Ship Wireless SuperSimplySimplySirDistSimplySimPs 246-249 (2004). Hiroki Ishikuro, et al. , "An Attachable Wireless Chip Access Interface for Arbitrary Data Rate Using Pulse-Based Inductive-Coupling through LSI Package", IEEE International Solid-State Circuits Conference 2007 Digest of Technical Papers, pp. 360-361, 608 (2007). Noriyuki Miura, et al.
  • transmission data is received by sampling a signal induced in a receiving coil at a clock timing having a certain period.
  • the width of the signal induced in the reception coil is smaller than the cycle of transmission data, and the reception clock needs to be controlled with high accuracy. For this reason, a large control circuit is required for controlling the reception clock, and power consumption is increased.
  • Non-Patent Document 3 a highly accurate reception clock signal is realized by transmitting a clock signal in parallel with transmission data as a signal for controlling the timing of the current input to the transmission coil.
  • a coil pair for clock transmission is required in addition to the transmission data, and the occupied area and power consumption increase.
  • Non-Patent Document 4 a reception clock signal is unnecessary by realizing signal reception asynchronously. Therefore, low power can be achieved.
  • a separate clock channel for synchronizing with the arithmetic circuit is prepared to restore the synchronous clock signal. Therefore, both the occupied area and the power consumption increase.
  • An object of the present invention is to provide a low power consumption and low occupied area receiver, semiconductor device, and signal transmission method that do not require a highly accurate reception clock signal when performing contactless signal transmission by electromagnetic induction. Is to provide.
  • the receiver causes a current having a polarity corresponding to data to flow to the transmission coil every time the clock signal related to data transmission rises or falls, and the current flows to the transmission coil.
  • a reception coil that generates a signal induced by electromagnetic induction, a transition detection circuit that detects a level transition in the signal generated by the reception coil, and a clock that regenerates a clock signal based on the detection result of the transition detection circuit A reproduction circuit.
  • the signal transmission method allows a current having a polarity corresponding to data to flow to the transmission coil at each rising or falling edge of the clock signal related to data transmission, and the current is transmitted to the transmission coil.
  • signal transmission is possible without providing a dedicated transmission channel for a clock or using a reception clock signal controlled with high accuracy, so that the occupied area can be reduced and the power consumption can be reduced.
  • FIG. 4 is a circuit diagram of a transmitter according to an embodiment of the present invention. It is a figure which shows the structure of the receiver which concerns on the Example of this invention. It is a figure which shows the structure of the clock regenerator based on 1st Example of this invention.
  • 1 is a circuit diagram of a signal transition detector according to a first exemplary embodiment of the present invention. It is another circuit diagram of the signal transition detector concerning the 1st example of the present invention.
  • 1 is a circuit diagram of a clock waveform shaper according to a first exemplary embodiment of the present invention. It is a timing chart of the transmitter / receiver which concerns on 1st Example of this invention.
  • the receiver causes a current having a polarity corresponding to data to flow to the transmission coil every time the clock signal related to data transmission rises or falls, and the current flows through the transmission coil to cause electromagnetic induction.
  • a reception coil that generates a signal induced by the signal, a transition detection circuit that detects a level transition in the signal generated by the reception coil, a clock recovery circuit that recovers a clock signal based on the detection result of the transition detection circuit, Is provided.
  • the transition detection circuit determines the signal level induced in the receiving coil with respect to a plurality of threshold values, and performs a logical operation on the determination result corresponding to each of the plurality of threshold values to obtain the detection result of the transition detection circuit. And a required logic operation circuit.
  • the determination circuit includes a first comparator that compares the signal level with a first threshold value, and a second comparator that compares the signal level with a second threshold value that is lower than the first threshold value. Outputs a first logic value when the signal level is greater than or equal to the first threshold or less than or equal to the second threshold, and the signal level exceeds the second threshold and is less than the first threshold In some cases, the second logical value may be output.
  • the transition detection circuit may be a hysteresis circuit that inputs a signal induced in the receiving coil and operates corresponding to two threshold values.
  • the clock recovery circuit may include an integration circuit that integrates a signal representing the detection result of the transition detection circuit, and a buffer circuit that has a predetermined threshold and binarizes the output signal of the integration circuit.
  • the clock recovery circuit determines whether the detection result signal representing the detection result of the transition detection circuit is delayed, and whether the detection result signal and the output signal of the delay circuit match or not, and the clock signal is based on the determination result. And an arithmetic circuit for performing the reproduction.
  • the signal delay amount in the delay circuit is preferably half of the signal width of the current waveform flowing in the transmission coil.
  • the clock recovery circuit includes an oscillation circuit and a phase frequency detection circuit, and the phase frequency detection circuit detects a phase and / or frequency difference between the detection result signal indicating the detection result of the transition detection circuit and the oscillation signal of the oscillation circuit.
  • the oscillation circuit may output an oscillation signal whose oscillation frequency is changed corresponding to the difference to the phase frequency detection circuit and as a regenerated clock signal.
  • a circuit for restoring data from a signal induced in the receiving coil by the regenerated clock signal may be provided.
  • the receiver according to the embodiment of the present invention may be configured as follows.
  • a signal transmission method for transmitting data using a transmission coil and a reception coil that is inductor-coupled to the transmission coil, and a rising or falling edge of a clock used for transmission coil and data transmission A signal that transmits current to the transmission coil every time, captures the signal induced in the reception coil by the current flowing through the transmission coil at every rising or falling edge of the clock, restores the transmitted data, and transmits signal transmission
  • a transmission system that includes a transition detection circuit that detects a transition of a signal that is connected to the reception coil and is induced in the reception coil, and a circuit that generates a signal that always has the same phase difference as the signal detected by the transition detection circuit. Receiver.
  • a receiver whose clock signal is a signal that always has the same phase difference as the signal detected by the circuit that detects the transition of the signal induced in the receiving coil.
  • a transition discriminator connected to the receiving coil, which is connected to a discriminating circuit that discriminates the level of the signal induced in the receiving coil with respect to a plurality of threshold values, and an output of the discriminating circuit, and calculates the discrimination result
  • a receiver including a transition detector for detecting a signal transition induced in the receiving coil.
  • a receiver in which the plurality of threshold values are predetermined positive and / or negative threshold values.
  • a determination unit that is connected to one end of the reception coil and performs comparison with a certain predetermined positive threshold
  • a determination unit that is connected to one end of the reception coil and performs comparison with a certain predetermined negative threshold
  • a receiver with an arithmetic circuit that takes the logical sum of outputs.
  • a determination circuit that is connected to one end of the receiving coil and determines a plurality of threshold values, the determination circuit outputting a determination result depending on an output result of a predetermined time before the circuit, and a determination circuit
  • a receiver including a delay circuit connected to an output result, and an arithmetic circuit for calculating an exclusive OR of the output result of the discrimination circuit and the output of the delay circuit.
  • a receiver having a waveform shaping circuit that is connected to the output of the transition detection circuit always has the same phase difference as the output result of the transition detection circuit, and can change the width of the output signal.
  • a receiver including at least one inverting circuit having different thresholds in the waveform shaping circuit.
  • a receiver including a circuit that restores a transmission signal from a signal induced in the reception coil by a signal that always has the same phase difference as the transmission clock.
  • a semiconductor device including the above receiver may be configured.
  • a signal transmission method when performing non-contact signal transmission by electromagnetic induction, a signal transmission method is employed in which the timing of the current applied to the transmission coil is a determined cycle independent of the data sequence of the signal to be transmitted. Use. Then, the transition of the signal induced in the receiving coil is detected using a transition detection circuit (signal transition detector), and the clock signal synchronized with the transmission signal is restored using the detected signal transition timing. Is possible. For this reason, at least one of the reduction of the occupied area of the transmitter / receiver, the reduction of the power required for transmission / reception, and the extension of the signal transmission distance can be realized.
  • a transition detection circuit signal transition detector
  • the signal reception may be performed simultaneously with the restoration of the clock signal synchronized with the transmission signal.
  • the restored clock signal may be used as a synchronization signal for a signal arithmetic unit of a semiconductor device on which a receiver is mounted.
  • the configuration of the semiconductor device of this example will be described.
  • the semiconductor chips 31 and 32 that perform non-contact signal transmission by electromagnetic induction are arranged so that the reception coil Lr and the transmission coil Lt face each other.
  • the transmission coil Lt is connected to the transmitter 10 that receives the transmission data signal Dt and the transmission clock signal Ckt.
  • FIG. 15 is a cross-sectional view of the semiconductor device shown in FIG.
  • the transmission coil Lt and the transmitter 10 are provided in the semiconductor chip 31, and the reception coil Lr and the receiver 20 are provided in the semiconductor chip 32.
  • the semiconductor device of the present embodiment is not limited to this configuration.
  • the semiconductor device includes a transmission coil Lt, a transmitter 10, and a reception coil Lr on a semiconductor chip 31.
  • a receiver 20 may be provided on 32a.
  • the transmitter 10 may be provided on the semiconductor chip 31 a, and the transmission coil Lt, the reception coil Lr, and the receiver 20 may be provided on the semiconductor chip 32.
  • FIG. 17 the semiconductor device of the present embodiment is not limited to this configuration.
  • the semiconductor device includes a transmission coil Lt, a transmitter 10, and a reception coil Lr on a semiconductor chip 31.
  • a receiver 20 may be provided on 32a.
  • the transmitter 10 may be provided on the semiconductor chip 31 a
  • the transmission coil Lt, the reception coil Lr, and the receiver 20 may be provided
  • the transmission / reception coil Lr in the semiconductor chips 31 and 32a.
  • at least one of the coils is provided on the wiring board 37 different from the semiconductor chip 31,
  • the transmitter 10 or the receiver 20 formed on 32a is electrically connected to the transmission coil Lt or the reception coil Lr, and the transmission coil Lt and the reception coil Lr are opposed to each other to use electromagnetic induction.
  • the signal may be transmitted.
  • the receiving coil Lr is arranged on the wiring board 37 and is connected to the receiver 20 of the semiconductor chip 32 a by the wiring 36 and the electric wiring 35.
  • FIG. 1 is a block diagram of the transmission side apparatus of the present invention.
  • the transmission side device includes a transmitter 10 and a transmission coil Lt, and a transmission clock signal Ckt is input to the transmitter 10 in addition to the transmission data signal Dt.
  • the transmitter 10 includes a transmission timing control circuit 11 and a transmission current generation circuit 12.
  • the transmission timing control circuit 11 controls the timing of the current flowing through the transmission coil Lt using the transmission clock signal Ckt.
  • the transmission current generation circuit 12 generates a transmission current from the control signal Ctl output from the transmission timing control circuit 11 and the transmission data signal Dt.
  • the feature of this transmitter is that the output of the transmission current generation circuit 12 is generated from the transmission data signal Dt and the transmission clock signal Ckt, and the current that has been passed through the transmission coil Lt only at the transition point of the conventional data is represented by the transmission clock signal Ckt.
  • the current flows through the transmission coil in accordance with the polarity of data at all rising or falling edges. That is, the current flowing through the transmission coil Lt is generated not only according to the transition point of the transmission data signal Dt but also according to the control signal Ctl by the transmission timing control circuit 11, that is, the transition point of the transmission clock signal Ckt, and the direction of the current is It changes depending on the transmission data signal Dt.
  • FIG. 2 shows an example of a detailed transmission circuit of the transmitter of the present invention.
  • the transmitter 10 receives a transmission data signal Dt, a transmission data inverted signal Dtb that is an inverted signal thereof, and a transmission clock signal Ckt.
  • the transmission clock signal Ckt is input to one input terminal of the delay circuit DLY1 and the negative exclusive OR circuit XOR1.
  • the delay circuit DLY1 controls the delay time of the transmission clock signal Ckt by the delay time control signal Ct1, and outputs the delayed transmission clock signal Ckt to the negative exclusive OR circuit XOR1 at the other input terminal.
  • the negative exclusive OR circuit XOR1 outputs a minute pulse having a period equivalent to the transmission clock frequency to one input terminal of the negative logical sum circuit NOR1 and one input terminal of the negative logical sum circuit NOR2.
  • the NOR circuit NOR1 inputs the transmission data signal Dt to the other input terminal, and connects the output terminal to the gate of the NMOS transistor MN1.
  • the NOR circuit NOR2 inputs the transmission data inversion signal Dtb to the other input terminal, and connects the output terminal to the gate of the NMOS transistor MN2.
  • the inverter circuit INV1 inverts the transmission data signal Dt and outputs it to the gate of the PMOS transistor MP1.
  • the inverter circuit INV2 inverts the transmission data inversion signal Dtb and outputs it to the gate of the PMOS transistor MP2.
  • the NMOS transistor MN1 has a source grounded and a drain connected to one end of the transmission coil Lt and the drain of the PMOS transistor MP1.
  • the NMOS transistor MN2 has a source grounded and a drain connected to the other end of the transmission coil Lt and the drain of the PMOS transistor MP2.
  • the sources of the PMOS transistors MP1 and MP2 are connected to the power supply.
  • the PMOS transistor MP1 When the transmission data signal Dt is 1 (high level), the PMOS transistor MP1 is turned on, and since the transmission data inversion signal Dtb is 0 (low level), the PMOS transistor MP2 is turned off. At this time, the NMOS transistor MN1 is turned off regardless of the polarity of the minute pulse (the output of the negative exclusive OR circuit XOR1). On the other hand, the NMOS transistor MN2 is turned on when the minute pulse is 0, and turned off when the minute pulse is 1. Accordingly, only when the minute pulse is 0, the positive current I TX flows through the transmission coil Lt from the PMOS transistor MP1 to the NMOS transistor MN2.
  • the direction of the current flowing through the transmission coil Lt is positive with respect to the current flowing from the transmission data side to the transmission data inversion side (the direction of the arrow).
  • the minute pulse is 1, only the PMOS transistor MP1 is on and the NMOS transistor MN2 is off, so that no current flows through the transmission coil Lt.
  • the PMOS transistor MP1 is turned off and the transmission data inversion signal Dtb is 1, so that the PMOS transistor MP2 is turned on.
  • the NMOS transistor MN2 is turned off regardless of the polarity of the minute pulse.
  • the NMOS transistor MN1 is turned on when the minute pulse is 0 and turned off when the minute pulse is 1. Accordingly, only when the minute pulse is 0, the negative current I TX flows through the transmission coil Lt from the PMOS transistor MP2 toward the NMOS transistor MN1.
  • the receiver 20 connected to the receiving coil Lr includes a clock regenerator 21 and a signal receiver 22 as shown in FIG.
  • the clock regenerator 21 includes a signal transition detector (corresponding to a transition detecting circuit) 23 and a clock waveform shaper (corresponding to a clock regenerating circuit) 24, and from a signal induced in the receiving coil Lr.
  • a reproduction clock signal Ckr that always keeps the same phase difference in synchronization with the transmission clock signal Ckt is output.
  • the recovered clock signal Ckr may be used for subsequent signal processing, or may be input to the signal receiver 22 and used to output the received data signal Dr.
  • FIG. 5 is a circuit diagram of an example of a signal transition detector.
  • the signal transition detector 23 includes two comparators CMP1 and CMP2 connected to one end of the receiving coil Lr, and an OR circuit OR1 that calculates the logical sum of the outputs of the comparators CMP1 and CMP2.
  • the comparator CMP1 inputs a signal larger by ⁇ from the common mode voltage Vc of the receiving coil Lr to the other input terminal not connected to the receiving coil Lr.
  • the comparator CMP2 is connected to a voltage source for Vc ⁇ .
  • the OR circuit OR1 detects the transition of the signal in the receiving coil Lr and outputs the transition signal St by performing the following logical operation on the voltage induced in the receiving coil Lr.
  • Vrx ⁇ Vc + ⁇ or Vrx ⁇ Vc ⁇ , St 1
  • Vc ⁇ ⁇ Vrx ⁇ Vc + ⁇ , St 0
  • FIG. 6 shows a circuit diagram of the signal transition detector 23a when the differential input amplifier AMP1 connected to the input ends at both ends of the receiving coil Lr is inserted.
  • AMP1 differential input amplifier
  • FIG. 6 shows a circuit diagram of the signal transition detector 23a when the differential input amplifier AMP1 connected to the input ends at both ends of the receiving coil Lr is inserted.
  • FIG. 7 is a circuit diagram showing an example of the clock waveform shaper 24.
  • the transition signal St has a pulse width that is approximately the same as the time during which the current signal input to the transmission coil Lt is changing. Therefore, the clock waveform shaper 24 converts the waveform so as to have a desired signal width, and obtains the recovered clock signal Ckr.
  • two inverter circuits INV3 and INV4 having a certain threshold value are supplied to the transition signal St via an integrating circuit composed of a resistor element R1 and a capacitive element C1. It is realized by combining.
  • FIG. 8 is a timing waveform diagram for explaining the operation of this embodiment.
  • FIG. 8 shows a transmission data signal Dt, a transmission clock signal Ckt for transmitting the transmission data signal Dt, a transmission current I TX input to the transmission coil Lt, an induced voltage V RX of a signal induced in the reception coil, a transition signal
  • the waveforms of the transition signal St that is the output of the detector 23 and the reproduced clock signal Ckr that has been waveform-shaped by the clock waveform shaper 24 are shown.
  • the transmitter 10 inputs a transmission current I TX in synchronization with the transmission clock signal Ckt and having a direction dependent on the transmission data signal Dt to the transmission coil Lt.
  • a signal with an induced voltage of V RX is induced in the receiving coil Lr by electromagnetic induction.
  • the state of the receiving coil Lr is observed by the receiver 20 including the signal transition detector 23 connected to the receiving coil Lr, and the signal transition is detected. Since the transition signal St that is the output of the signal transition detector 23 is synchronized with the current signal I TX of the transmission coil Lt, it always maintains the same phase difference as the transmission clock signal Ckt. Thereafter, the waveform of the transition signal St is shaped by the clock waveform shaper 24 to obtain a recovered clock signal Ckr that always has the same phase difference as the transmission clock signal Ckt.
  • the signal receiver 22 may receive a signal using the recovered clock signal Ckr obtained in this way. Even if the phase and frequency of the transmission clock signal Ckt vary due to fluctuations in the power supply of the transmitter 10 and the like, the recovered clock signal Ckr always maintains the same phase difference as the transmission clock signal Ckt as described above. It becomes possible to do.
  • the received signal may be converted into a parallel signal and used for signal processing or the like.
  • the size of the transmission / reception coil is increased, the transmission distance is kept short, the power required for transmission / reception is required, and a highly accurate clock adjustment mechanism is required.
  • the occupied area can be reduced and the power consumption can be reduced.
  • FIG. 9 is a diagram showing a configuration of a signal transition detector according to the second exemplary embodiment of the present invention.
  • the signal transition detector 23b includes a hysteresis amplifier AMH and a state transition detector 25.
  • the state transition detector 25 includes a delay device DLY and a negative exclusive OR circuit XOR2 that calculates an exclusive OR of the output of the hysteresis amplifier AMH and the output of the delay device DLY.
  • the signal delay amount is set by the delay time control signal Ct2.
  • FIG. 10 shows a circuit diagram of the signal transition detector 23c when a hysteresis amplifier AMH connected to the input terminals at both ends of the receiving coil Lr and a differential input amplifier AMP2 for amplifying the output of the hysteresis amplifier AMH are inserted.
  • a hysteresis amplifier AMH connected to the input terminals at both ends of the receiving coil Lr and a differential input amplifier AMP2 for amplifying the output of the hysteresis amplifier AMH are inserted.
  • AMP2 differential input amplifier
  • FIG. 11 is an example of a circuit diagram showing the configuration of the hysteresis amplifier AMH.
  • the hysteresis amplifier AMH includes NMOS transistors MN11 to MN13 and PMOS transistors MP11 to MP14.
  • the NMOS transistor MN11 has a gate connected to the input IN and a source connected to the drain of the NMOS transistor MN13 together with the source of the NMOS transistor MN12.
  • the NMOS transistor MN13 applies a bias voltage VBN to the gate and connects the source to the power supply VSS.
  • the PMOS transistor MP11 has a gate connected to the input IN and a drain connected to the drain of the NMOS transistor MN11 and the output OUTB together with the drain of the PMOS transistor MP12.
  • the PMOS transistor MP14 has a gate connected to the input INB, and a drain connected to the drain of the NMOS transistor MN12 and the output OUT together with the drain of the PMOS transistor MP13.
  • the sources of the PMOS transistors MP11 to MP14 are connected to the power supply VDD.
  • the hysteresis amplifier AMH having such a configuration has the following characteristics.
  • ⁇ defining the hysteresis width is determined according to the transistor size ratio between the PMOS transistors MP11 and MP14 and the PMOS transistors MP12 and MP13.
  • FIG. 12 is a timing waveform showing the operation of the signal transition detector according to the second exemplary embodiment of the present invention.
  • the induced voltage V RX induced in the receiving coil Lr is amplified like a hysteresis amplifier output OUT by a hysteresis amplifier AMH connected to the receiving coil Lr.
  • the above-described hysteresis amplifier output OUT is input to the delay device DLY, and a delayed signal delayed by a certain time is obtained.
  • the exclusive OR circuit XOR2 calculates an exclusive OR of the hysteresis amplifier output OUT and the delay signal. As shown in FIG.
  • the output of the exclusive OR circuit XOR2 outputs a transition signal St by reacting only when the signal is induced in the receiving coil Lr. At this time, it is desirable that the signal delay amount by the delay device DLY is approximately half the width of the transmission waveform. If this delay amount is too small or too large, a notch is generated in the transition signal St, which may cause a malfunction.
  • transition detectors 23b and 23c By using the transition detectors 23b and 23c as described above, it is possible to obtain a transition signal St that always maintains the same phase difference as the current signal input to the transmission coil Lt. By inputting the transition signal St to the clock waveform shaper 24 as described above, it is possible to output the recovered clock signal Ckr that always has the same phase difference as the transmission clock signal Ckt.
  • FIG. 13 is a diagram showing the configuration of the clock regenerator according to the third embodiment of the present invention.
  • the clock regenerator 21a is connected to the signal transition detector 23 connected to the receiving coil Lr, the oscillator 28, the output of the signal transition detector 23 and the output of the oscillator 28, and the output signal of the signal transition detector 23 and the oscillator A frequency / phase comparator 27 for comparing the frequency and phase of the 28 output signals is provided.
  • the output of the frequency / phase comparator 27 is used to control the oscillator 28 and controls the oscillator 28 so as to eliminate the frequency difference and phase difference between the output of the signal transition detector 23 and the output of the oscillator 28.
  • a regenerated clock signal Ckr always having the same phase difference as the transmission clock signal Ckt is obtained as an output of the oscillator 28.
  • the reproduction clock signal Ckr that always maintains the same phase difference as the transmission clock signal Ckt can be obtained without using a separate transmission device for clock transmission. Accordingly, it is possible to reduce the area occupied by the transmission / reception coil, reduce the power required for transmission / reception, and / or increase the signal transmission distance.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Near-Field Transmission Systems (AREA)

Abstract

 本発明は、占有面積の削減、低消費電力化が可能な受信器を提供する。データの伝送に係るクロック信号の立ち上がりまたは立下り毎に送信コイルに対してデータに対応する極性の電流を流し、送信コイルに電流が流れることで電磁誘導によって誘起される信号を生成する受信コイルと、受信コイルで生成される信号におけるレベル遷移を検出する遷移検出回路と、遷移検出回路の検出結果に基づいてクロック信号の再生を行うクロック再生回路と、を備える(図4)。

Description

受信器、半導体装置、および信号伝送方法
 (関連出願についての記載)
 本発明は、日本国特許出願:特願2009-052711号(2009年3月5日出願)の優先権主張に基づくものであり、同出願の全記載内容は引用をもって本書に組み込み記載されているものとする。
 本発明は、受信器、半導体装置、および信号伝送方法に関し、特に電磁誘導によって信号伝送を行う受信器、半導体装置、および方法に関する。
 近時、半導体装置に組み込まれる回路の高集積化に伴い、複数の半導体チップを積層し各半導体チップ上に形成されたコイル間の電磁誘導によってデータ伝送を実現する半導体装置が提案されている。これらの半導体装置は、一方の半導体チップに形成されたコイルが磁界信号を発生し、もう一方の半導体チップに形成されたコイルには、送信コイルに入力された電流信号の微分値に比例した信号が誘起され、誘起した信号を受信することによって、チップ間の信号伝送を非接触で行うものである(特許文献1~4、非特許文献1~4参照)。
特開平7-221260号公報 特開平8-236696号公報 国際公開第2007/29435号パンフレット 米国特許第4785345号公報
Noriyuki Miura、 et al.,"Analysis and Design of Transceiver Circuit and Inductor Layout for Inductive Inter-chip Wireless Superconnect", IEEE 2004 Symposium on VLSI Circuits Digest of Technical Papers, pp.246-249(2004). Hiroki Ishikuro, et al.,"An Attachable Wireless Chip Access Interface for Arbitrary Data Rate Using Pulse-Based Inductive-Coupling through LSI Package", IEEE International Solid-State Circuits Conference 2007 Digest of Technical Papers, pp.360-361,608(2007). Noriyuki Miura, et al.,"A 1Tb/s 3W Inductive-Coupling Transceiver for Inter-Chip Clock and Data Link", IEEE International Solid-State Circuits Conference 2006 Digest of Technical Papers, pp.11-13(2006) Noriyuki Miura, et al.,"An 11Gb/s Inductive-Coupling Link with Burst Transmission", IEEE International Solid-State Circuits Conference 2008 Digest of Technical Papers, pp.298-299,614(2008)
 以下の分析は本発明において与えられる。
 関連技術においては、受信コイルに誘起される信号をある周期を持つクロックタイミングでサンプリングすることで、送信データを受信している。このとき、受信コイルに誘起される信号の幅は、送信データの周期に比べて小さく、受信クロックを高い精度で制御する必要がある。その為、受信クロックの制御のために、大きな制御回路を要したり、消費電力が大きくなったりしてしまっていた。
 また、例えば、非特許文献3では、送信コイルに入力する電流のタイミングを制御する信号を送信データと並行してクロック信号も送信することで、高い精度の受信クロック信号を実現している。しかしながら、送信データ以外にクロック送信用のコイル対が必要となり、占有面積、消費電力共に大きくなってしまう。
 一方、非特許文献4では、信号受信を非同期で実現することにより、受信クロック信号を不要としている。したがって、低電力化が可能となる。しかしながら、受信したデータと同期するクロック信号が存在しないため、受信データと受信データを利用するほかの演算回路などとの間の同期を取ることができない。そこで、演算回路と同期を取るためのクロックチャネルを別に用意し、同期クロック信号を復元している。したがって、占有面積、消費電力共に大きくなってしまう。
 本発明の目的は、電磁誘導により非接触で信号伝送を行うにあたり、高い精度で制御された受信クロック信号を必要とせず、低消費電力かつ低占有面積の受信器、半導体装置、および信号伝送方法を提供することである。
 本発明の1つのアスペクト(側面)に係る受信器は、データの伝送に係るクロック信号の立ち上がりまたは立下り毎に送信コイルに対してデータに対応する極性の電流を流し、送信コイルに電流が流れることで電磁誘導によって誘起される信号を生成する受信コイルと、受信コイルで生成される信号におけるレベル遷移を検出する遷移検出回路と、遷移検出回路の検出結果に基づいてクロック信号の再生を行うクロック再生回路と、を備える。
 本発明の他のアスペクト(側面)に係る信号伝送方法は、データの伝送に係るクロック信号の立ち上がりまたは立下り毎に送信コイルに対してデータに対応する極性の電流を流し、送信コイルに電流が流れることで電磁誘導によって受信コイルに誘起される信号を生成するステップと、受信コイルで生成される信号におけるレベル遷移を検出するステップと、レベル遷移の検出結果に基づいてクロック信号の再生を行うステップと、を含む。
 本発明によれば、クロック専用の伝送チャネルを設けたり、高い精度で制御された受信クロック信号を用いたりせずに信号伝送が可能であるので、占有面積の削減、低消費電力化が可能となる。
本発明の実施例に係る送信器の構成を示す図である。 本発明の実施例に係る送信器の回路図である。 本発明の実施例に係る受信器の構成を示す図である。 本発明の第1の実施例に係るクロック再生器の構成を示す図である。 本発明の第1の実施例に係る信号遷移検出器の回路図である。 本発明の第1の実施例に係る信号遷移検出器の他の回路図である。 本発明の第1の実施例に係るクロック波形整形器の回路図である。 本発明の第1の実施例に係る送受信器のタイミングチャートである。 本発明の第2の実施例に係る信号遷移検出器の回路図である。 本発明の第2の実施例に係る信号遷移検出器の他の回路図である。 本発明の第2の実施例に係るヒステリシスアンプの回路図である。 本発明の第2の実施例に係る送受信器のタイミングチャートである。 本発明の第3の実施例に係るクロック再生器の構成を示す図である。 本発明の実施例に係る半導体装置の構成を示す図である。 本発明の実施例に係る半導体装置の断面図を示す図である。 本発明の実施例に係る半導体装置の他の構成を示す図である。 本発明の実施例に係る半導体装置のさらに他の構成を示す図である。 本発明の実施例に係る半導体装置の別の構成を示す図である。
 本発明の実施形態に係る受信器は、データの伝送に係るクロック信号の立ち上がりまたは立下り毎に送信コイルに対してデータに対応する極性の電流を流し、送信コイルに電流が流れることで電磁誘導によって誘起される信号を生成する受信コイルと、受信コイルで生成される信号におけるレベル遷移を検出する遷移検出回路と、遷移検出回路の検出結果に基づいてクロック信号の再生を行うクロック再生回路と、を備える。
 遷移検出回路は、受信コイルに誘起された信号レベルを複数の閾値に対して判別する判別回路と、複数の閾値のそれぞれに対応する判別結果の論理演算を行うことで遷移検出回路の検出結果を求める論理演算回路と、を備えるようにしてもよい。
 判別回路は、信号レベルを第1の閾値と比較する第1の比較器と、信号レベルを第1の閾値より低い第2の閾値と比較する第2の比較器と、を備え、論理演算回路は、信号レベルが第1の閾値以上である場合、または第2の閾値以下である場合に第1の論理値を出力し、信号レベルが第2の閾値を超え、かつ第1の閾値未満である場合に第2の論理値を出力するようにしてもよい。
 遷移検出回路は、受信コイルに誘起された信号を入力し、2つの閾値に対応して動作するヒステリシス回路であってもよい。
 クロック再生回路は、遷移検出回路の検出結果を表す信号を積分する積分回路と、所定の閾値を有し、積分回路の出力信号を2値化するバッファ回路と、を備えるようにしてもよい。
 クロック再生回路は、遷移検出回路の検出結果を表す検出結果信号を遅延する遅延回路と、検出結果信号と遅延回路の出力信号との論理レベルの一致不一致を判定し、判定結果に基づいてクロック信号の再生を行う演算回路と、を備えるようにしてもよい。
 遅延回路における信号遅延量は、送信コイルに流される電流波形の信号幅の半分であることが好ましい。
 クロック再生回路は、発振回路と位相周波数検出回路を備え、位相周波数検出回路は、遷移検出回路の検出結果を表す検出結果信号と発振回路の発振信号との位相および/または周波数の差を検出し、発振回路は、差に対応させて発振周波数を変化した発振信号を、位相周波数検出回路に出力すると共に再生したクロック信号として出力するようにしてもよい。
 再生したクロック信号によって受信コイルに誘起された信号からデータを復元する回路を備えるようにしてもよい。
 また、本発明の実施形態に係る受信器は、概略以下の構成としてもよい。
 (1)送信コイル及び該送信コイルとインダクタ結合する受信コイルとを用いてデータを伝送するための信号伝送方式であって、送信コイル、及び、データの伝送に用いるクロックの立ち上がり、または、立下り毎に送信コイルに対して電流を流し、送信コイルに電流が流れることで受信コイルに誘起した信号をクロックの立ち上がりまたは立下り毎に取り込み、送信されたデータを復元して信号伝送を伝送する信号伝送方式であって、受信コイルに接続され受信コイルに誘起される信号の遷移を検出する遷移検出回路と、遷移検出回路によって検出された信号と常に同じ位相差となる信号を発生させる回路を備えた受信器。
 (2)受信コイルに誘起される信号の遷移を検出する回路によって検出された信号と常に同じ位相差となる信号がクロック信号である受信器。
 (3)受信コイルに接続された遷移判別器であって、受信コイルに誘起された信号のレベルを複数の閾値に対して判別する判別回路と、判別回路の出力と接続し、判別結果を演算する演算回路を備え、受信コイルに誘起された信号遷移を検出する遷移検出器を備えた受信器。
 (4)複数の閾値は、所定のプラスおよび/またはマイナスの閾値である受信器。
 (5)受信コイルの一端に接続し、ある所定のプラス閾値との比較を行う判定器と、受信コイルの一端に接続し、ある所定のマイナス閾値との比較を行う判定器と、判定器の出力の論理和を取る演算回路を備えた受信器。
 (6)受信コイルの一端に接続し、複数の閾値に対して判別する回路であって、該回路のある所定の時間前の出力結果に依存した判別結果を出力する判別回路と、判別回路の出力結果と接続する遅延回路と、判別回路の出力結果と、遅延回路の出力との排他的論理和を演算する演算回路を備えた受信器。
 (7)遅延回路の信号遅延量が、送信コイルに入力される信号幅の半分である受信器。
 (8)遷移検出回路の出力と接続し、該遷移検出回路の出力結果と常に同じ位相差を持ち、出力信号の幅を変化できる波形整形回路を備えた受信器。
 (9)波形整形回路が異なる閾値を有する少なくとも一つ以上の反転回路を備えた受信器。
 (10)出力する信号の位相または周波数またはその両方の制御が可能な発信器と該発振器の出力と、線検出回路の出力の位相差、または周波数差またはその両方の検出が可能であり、かつ、位相差、または周波数差、またはその両方を小さくするような発信器の制御信号を出力する位相・周波数検出回路を備えた受信器。
 (11)送信クロックと常に同じ位相差となる信号によって受信コイルに誘起された信号から送信信号を復元する回路を備えた受信器。
 さらに、上記の受信器を備えた半導体装置を構成してもよい。
 本明によれば、電磁誘導によって非接触で信号伝送を行うにあたり、送信コイルに印加される電流のタイミングが送信する信号のデータ列に依存せず決められた周期であるような信号伝送方式を用いる。そして、受信コイルに誘起される信号の遷移を、遷移検出回路(信号遷移検出器)を用いて検出し、検出した信号遷移タイミングを利用して、送信信号と同期するクロック信号の復元を行うことが可能である。このため、送受信器の占有面積の削減、送受信に要する電力の削減、信号伝送距離の拡大の少なくとも1つが実現可能となる。
 また、受信器において、送信信号と同期するクロック信号の復元と同時に、信号受信を行うようにしてもよい。さらに、復元したクロック信号を受信器が搭載された半導体装置の信号演算装置の同期信号として用いてもよい。
 以下、実施例に即し、図面を参照して詳しく説明する。
 図14を参照して、本実施例の半導体装置の構成を説明する。図14を参照すると、電磁誘導によって非接触で信号伝送を行う半導体チップ31、32は、受信コイルLr、送信コイルLtを対向させるように配置される。半導体チップ31において、送信データ信号Dtと送信クロック信号Cktを入力する送信器10に送信コイルLtが接続されている。
 図15は、図14で示した半導体装置の断面図である。図15の例では、送信コイルLtと送信器10が半導体チップ31に備えられ、受信コイルLrと受信器20が半導体チップ32に備えられた場合を示す。しかしながら、本実施例の半導体装置は、この構成に限定されるものではなく、図16に示すように、半導体チップ31上に送信コイルLt、送信器10、及び、受信コイルLrを備え、半導体チップ32a上に受信器20を備えてもよい。また、図17に示すように、半導体チップ31a上に送信器10を備え、半導体チップ32上に送信コイルLt、受信コイルLr、及び、受信器20を備えてもよい。さらに、図18に示すように、送受信コイルLrを半導体チップ31、32aに備える必要性もなく、例えば、半導体チップ31とは異なる配線基板37上に少なくともいずれかのコイルを備え、半導体チップ31、32a上に形成された送信器10、または、受信器20と、送信コイルLt、または、受信コイルLrとを電気的に接続し、送信コイルLtと受信コイルLrを対向させて、電磁誘導を用いて信号を伝送させてもよい。図18の例では、受信コイルLrは、配線基板37に配され、配線36および電気配線35によって半導体チップ32aの受信器20に接続されている。
 図1は、本発明の送信側装置のブロック図である。送信側装置は、送信器10、送信コイルLtから構成され、送信器10へは送信データ信号Dtに加えて送信クロック信号Cktが入力される。送信器10は、送信タイミング制御回路11と送信電流作成回路12から構成される。送信タイミング制御回路11は、送信クロック信号Cktを利用して送信コイルLtに流す電流のタイミングを制御する。一方、送信電流作成回路12は、送信タイミング制御回路11から出力される制御信号Ctlと送信データ信号Dtとから送信電流を作成する。本送信器の特徴は送信電流作成回路12の出力が送信データ信号Dtと送信クロック信号Cktから作成され、従来データの遷移点にだけ送信コイルLtに流されていた電流を、送信クロック信号Cktの全ての立ち上がり、または立下り時にデータの極性に合わせて送信コイルに電流を流すことである。すなわち、送信コイルLtに流れる電流が、送信データ信号Dtの遷移点だけでなく、送信タイミング制御回路11による制御信号Ctl、すなわち送信クロック信号Cktの遷移点に応じて作成され、その電流の向きが送信データ信号Dtに依存して変化することである。
 図2には、本発明の送信器の詳細な送信回路の例を示す。送信器10には送信データ信号Dtと、その反転信号である送信データ反転信号Dtbと、送信クロック信号Cktとが入力される。送信クロック信号Cktは、遅延回路DLY1および否定排他的論理和回路XOR1に一方の入力端に入力される。遅延回路DLY1は、遅延時間制御信号Ct1によって送信クロック信号Cktの遅延時間を制御し、遅延した送信クロック信号Cktを否定排他的論理和回路XOR1に他方の入力端に出力する。否定排他的論理和回路XOR1は、送信クロック周波数と同等な周期を持つ微小パルスを、否定論理和回路NOR1の一方の入力端および否定論理和回路NOR2の一方の入力端に出力する。否定論理和回路NOR1は、他方の入力端に送信データ信号Dtを入力し、出力端をNMOSトランジスタMN1のゲートに接続する。否定論理和回路NOR2は、他方の入力端に送信データ反転信号Dtbを入力し、出力端をNMOSトランジスタMN2のゲートに接続する。インバータ回路INV1は、送信データ信号Dtを反転してPMOSトランジスタMP1のゲートに出力する。インバータ回路INV2は、送信データ反転信号Dtbを反転してPMOSトランジスタMP2のゲートに出力する。NMOSトランジスタMN1は、ソースを接地し、ドレインを送信コイルLtの一端およびPMOSトランジスタMP1のドレインに接続する。NMOSトランジスタMN2は、ソースを接地し、ドレインを送信コイルLtの他端およびPMOSトランジスタMP2のドレインに接続する。PMOSトランジスタMP1、MP2のソースは、電源に接続される。
 送信データ信号Dtが1(ハイレベル)のとき、PMOSトランジスタMP1がオンし、送信データ反転信号Dtbは、0(ローレベル)であるため、PMOSトランジスタMP2はオフとなる。このとき、微小パルス(否定排他的論理和回路XOR1の出力)の極性に関わらずNMOSトランジスタMN1はオフとなる。一方、NMOSトランジスタMN2は、微小パルスが0の場合はオン、微小パルスが1の場合はオフとなる。従って、微小パルスが0の時だけPMOSトランジスタMP1からNMOSトランジスタMN2に向かって送信コイルLtに正の電流ITXが流れる。尚、ここで送信コイルLtに流れる電流の向きは、送信データ側から送信データ反転側に流れる電流(矢印の向き)を正とした。逆に微小パルスが1の場合は、PMOSトランジスタMP1だけがオンであり、NMOSトランジスタMN2がオフであるので、送信コイルLtには電流が流れない。
 一方、送信データ信号Dtが0のとき、PMOSトランジスタMP1はオフし、送信データ反転信号Dtbは1であるため、PMOSトランジスタMP2はオンとなる。このとき、微小パルスの極性に関わらずNMOSトランジスタMN2はオフとなる。また、NMOSトランジスタMN1に関しては、微小パルスが0の場合はオン、微小パルスが1の場合はオフとなる。従って、微小パルスが0の時だけPMOSトランジスタMP2からNMOSトランジスタMN1に向かって送信コイルLtに負の電流ITXが流れる。
 図15に示したように送信コイルLtと受信コイルLrは、対向して配置されているため、受信コイルLrには電磁誘導によって信号が誘起される。受信コイルLrに接続された受信器20は、図3に示すようにクロック再生器21および信号受信器22を備える。
 図4に示すように、クロック再生器21は、信号遷移検出器(遷移検出回路に相当)23とクロック波形整形器(クロック再生回路に相当)24を備え、受信コイルLrに誘起された信号から送信クロック信号Cktと同期し常に同じ位相差を保った再生クロック信号Ckrを出力する。再生クロック信号Ckrは、その後の信号処理に用いたり、信号受信器22に入力して受信データ信号Drの出力に用いたりしても構わない。
 次に信号遷移検出器23に関して説明する。図5は、信号遷移検出器の一例の回路図である。信号遷移検出器23は、受信コイルLrの一端と接続された2つの比較器CMP1、CMP2と、比較器CMP1、CMP2の出力の論理和を取る論理和回路OR1とを備える。比較器CMP1は、受信コイルLrに接続しないもう一方の入力端に、受信コイルLrのコモンモード電圧Vcからαだけ大きな信号を入力する。比較器CMP2は、Vc-αとなる電圧源が接続されている。論理和回路OR1は、受信コイルLrに誘起した電圧に対して、下記のような論理演算を行うことにより、受信コイルLrにおける信号の遷移を検出し遷移信号Stを出力する。
Vrx≧Vc+α、または、Vrx≦Vc-αの時、St=1
Vc-α<Vrx<Vc+αのとき、St=0
 ここでは、受信コイルLrと信号遷移検出器23は、直接接続した例を示した。しかし、受信コイルLrと信号遷移検出器23を直接接続する必要はなく、受信コイルLrと信号遷移検出器23の間に増幅器などの回路が挿入されても、本発明の効果を妨げるものではない。
 図6には、受信コイルLrの両端の入力端と接続する差動入力の増幅器AMP1を挿入した場合の信号遷移検出器23aの回路図を示す。このように、図5に示すようなシングル構成のみならず、図6のような差動構成の回路を用いてもかまわない。
 次に、クロック波形整形器24について説明する。図7は、クロック波形整形器24の一例を示す回路図である。遷移信号Stは、送信コイルLtに入力される電流信号が変化している時間とほぼ同じ程度のパルス幅を有する。そこでクロック波形整形器24によって所望の信号幅を持つように波形を変換し、再生クロック信号Ckrを得る。ここでは、クロック波形整形器24の例として、図7に示すように、遷移信号Stを、抵抗素R1と容量素子C1からなる積分回路を介し、ある閾値をもつインバータ回路INV3、INV4を二つ組み合わせることで実現している。
 図8は、本実施例の動作を説明するタイミング波形図である。図8には送信データ信号Dt、送信データ信号Dtを送信するための送信クロック信号Ckt、送信コイルLtに入力される送信電流ITX、受信コイルに誘起される信号の誘導電圧VRX、遷移信号検出器23の出力である遷移信号St、クロック波形整形器24によって波形整形された再生クロック信号Ckrのそれぞれの波形が示されている。
 図8に示すように、信号送信時には、送信器10によって送信クロック信号Cktに同期し、かつ、送信データ信号Dtに依存した向きの送信電流ITXが送信コイルLtに入力される。その際、電磁誘導によって、受信コイルLrに誘導電圧がVRXとなる信号が誘起される。その時、受信コイルLrに接続された信号遷移検出器23を備えた受信器20により受信コイルLrの状態を観測し、信号遷移を検出する。この信号遷移検出器23の出力である遷移信号Stは、送信コイルLtの電流信号ITXと同期しているため、送信クロック信号Cktと常に同じ位相差を保つ。その後、遷移信号Stをクロック波形整形器24で波形整形し、送信クロック信号Cktと常に同じ位相差を持つ再生クロック信号Ckrを得る。
 信号受信器22は、このようにして得た再生クロック信号Ckrを用いて信号を受信してもかまわない。送信器10の電源変動などによって送信クロック信号Cktの位相や周波数がばらついたとしても、前述したとおり、再生クロック信号Ckrは、送信クロック信号Cktと常に同じ位相差を保つため、誤りなく信号を受信することが可能となる。
 また、本発明によって得られた再生クロック信号Ckrを用いて、受信信号を時系列で入力された信号をパラレル信号へと変換し、信号処理等に用いてもかまわない。
 従来技術では信号伝送の誤りを減らすためには、送受信コイルのサイズを大きくしたり、伝送距離を短く保ったり、送受信に要するパワーが必要であったり、高精度なクロック調整機構などを必要とした。しかし、本発明によれば、受信コイルで生成される信号におけるレベル遷移を検出して再生クロック信号を作り出すので、占有面積の削減、低消費電力化が可能となる。
 図9は、本発明の第2の実施例に係る信号遷移検出器の構成を示す図である。第1の実施例では、2つの比較器と論理和回路によって受信コイルに誘起される信号の遷移を検出した。これに対し、第2の実施例において、信号遷移検出器23bは、ヒステリシスアンプAMHと、状態遷移検出器25とを備える。状態遷移検出器25は、遅延装置DLYと、ヒステリシスアンプAMHの出力と遅延装置DLYの出力の排他的論理和を演算する否定排他的論理和回路XOR2を備える。遅延装置DLYは、遅延時間制御信号Ct2によって信号遅延量が設定される。
 図10には、受信コイルLrの両端の入力端と接続するヒステリシスアンプAMHとヒステリシスアンプAMHの出力を増幅する差動入力の増幅器AMP2を挿入した場合信号遷移検出器23cの回路図を示す。このように、図9に示すようなシングル構成のみならず、図10のような差動構成の回路を用いてもかまわない。
 図11は、ヒステリシスアンプAMHの構成を示す回路図の例である。ヒステリシスアンプAMHは、NMOSトランジスタMN11~MN13、PMOSトランジスタMP11~MP14を備える。NMOSトランジスタMN11は、ゲートを入力INに接続し、ソースをNMOSトランジスタMN12のソースと共にNMOSトランジスタMN13のドレインに接続する。NMOSトランジスタMN13は、ゲートにバイアス電圧VBNを与え、ソースを電源VSSに接続する。PMOSトランジスタMP11は、ゲートを入力INに接続し、ドレインをPMOSトランジスタMP12のドレインと共にNMOSトランジスタMN11のドレインおよび出力OUTBに接続する。PMOSトランジスタMP14は、ゲートを入力INBに接続し、ドレインをPMOSトランジスタMP13のドレインと共にNMOSトランジスタMN12のドレインおよび出力OUTに接続する。PMOSトランジスタMP11~MP14のソースは、電源VDDに接続される。
 このような構成のヒステリシスアンプAMHは、以下のような特性を有する。
Vrx≧Vc+αの場合、前出力状態が1のとき、OUT=状態保持、0の時、OUT=1
Vrx≦Vc-αの場合、前出力状態が1の時、OUT=0、0の時、OUT=状態保持
Vc-α<Vrx<Vc+αの場合、OUT=状態保持
 なお、ヒステリシス幅を定めるαは、PMOSトランジスタMP11、MP14とPMOSトランジスタMP12、MP13とのトランジスタサイズ比に応じて決定される。
 図12は、本発明の第2の実施例に係る信号遷移検出器の動作を示すタイミング波形である。図12に示すように受信コイルLrに誘起された誘導電圧VRXは、受信コイルLrに接続されたヒステリシスアンプAMHによってヒステリシスアンプ出力OUTのように増幅される。遅延装置DLYには前述したヒステリシスアンプ出力OUTが入力され、ある時間遅延された遅延信号を得る。排他的論理和回路XOR2は、ヒステリシスアンプ出力OUTと遅延信号の排他的論理和を演算する。図12に示すように排他的論理和回路XOR2の出力は、受信コイルLrに信号が誘起下時にのみ反応することにより、遷移信号Stを出力している。このとき、遅延装置DLYによる信号遅延量は、送信波形の幅の略半分であることが望ましい。この遅延量が小さくあるいは大きくなりすぎると、遷移信号Stにノッチが生まれてしまい、誤動作の原因となる虞が生じる。
 以上のような遷移検出器23b、23cを用いれば、送信コイルLtに入力される電流信号と常に同じ位相差を保持した遷移信号Stを得ることができる。遷移信号Stを前述したようなクロック波形整形器24に入力することで、送信クロック信号Cktと常に同じ位相差を持つ再生クロック信号Ckrを出力することができる。
 図13は、本発明の第3の実施例に係るクロック再生器の構成を示す図である。クロック再生器21aは、受信コイルLrに接続された信号遷移検出器23と、発振器28と、信号遷移検出器23の出力および発振器28の出力に接続され、信号遷移検出器23の出力信号と発振器28の出力信号の周波数および位相を比較する周波数・位相比較器27を備える。周波数・位相比較器27の出力は、発振器28の制御に用いられ、信号遷移検出器23の出力と発振器28の出力の周波数差および位相差をなくすように、発振器28を制御する。このようなクロック再生器21aによれば、送信クロック信号Cktと常に同じ位相差を持つ再生クロック信号Ckrが発振器28の出力として得られる。
 上記した実施例1~3によれば、別途クロック伝送用の伝送装置を用いることなく、送信クロック信号Cktと常に同じ位相差を保つ再生クロック信号Ckrを獲得できる。したがって、送受信コイルの占有面積の削減、送受信に要する電力の削減、信号伝送距離の拡大のいずれか、またはそれぞれが可能となる。
 なお、前述の特許文献、非特許文献の各開示を、本書に引用をもって繰り込むものとする。本発明の全開示(請求の範囲を含む)の枠内において、さらにその基本的技術思想に基づいて、実施形態ないし実施例の変更・調整が可能である。また、本発明の請求の範囲の枠内において種々の開示要素の多様な組み合わせないし選択が可能である。すなわち、本発明は、請求の範囲を含む全開示、技術的思想にしたがって当業者であればなし得るであろう各種変形、修正を含むことは勿論である。
10 送信器
11 送信タイミング制御回路
12 送信電流作成回路
20 受信器
21、21a クロック再生器
22 信号受信器
23、23a、23b、23c 信号遷移検出器
24 クロック波形整形器
25 状態遷移検出器
27 周波数・位相比較器
28 発振器
31、31a、32、32a 半導体チップ
33、34、35 電気配線
36 配線
37 配線基板
AMH ヒステリシスアンプ
AMP1、AMP2 増幅器
C1 容量素子
CMP1、CMP2 比較器
DLY1、DLY 遅延回路
INV1、INV2、INV3、INV4 インバータ回路
Lr 受信コイル
Lt 送信コイル
MN1、MN2、MN11~MN13 NMOSトランジスタ
MP1、MP2、MP11~MP14 PMOSトランジスタ
NOR1、NOR2 否定論理和回路
OR1 論理和回路
R1、Rr、Rr1、Rr2 抵抗素子
XOR1、XOR2 否定排他的論理和回路

Claims (11)

  1.  データの伝送に係るクロック信号の立ち上がりまたは立下り毎に送信コイルに対してデータに対応する極性の電流を流し、前記送信コイルに電流が流れることで電磁誘導によって誘起される信号を生成する受信コイルと、
     前記受信コイルで生成される信号におけるレベル遷移を検出する遷移検出回路と、
     前記遷移検出回路の検出結果に基づいて前記クロック信号の再生を行うクロック再生回路と、
     を備えることを特徴とする受信器。
  2.  前記遷移検出回路は、
      前記受信コイルに誘起された信号レベルを複数の閾値に対して判別する判別回路と、
      前記複数の閾値のそれぞれに対応する判別結果の論理演算を行うことで遷移検出回路の検出結果を求める論理演算回路と、
     を備えることを特徴とする請求項1記載の受信器。
  3.  前記判別回路は、
      前記信号レベルを第1の閾値と比較する第1の比較器と、
      前記信号レベルを前記第1の閾値より低い第2の閾値と比較する第2の比較器と、
     を備え、
     前記論理演算回路は、前記信号レベルが前記第1の閾値以上である場合、または前記第2の閾値以下である場合に第1の論理値を出力し、前記信号レベルが前記第2の閾値を超え、かつ前記第1の閾値未満である場合に第2の論理値を出力することを特徴とする請求項2記載の受信器。
  4.  前記遷移検出回路は、前記受信コイルに誘起された信号を入力し、2つの閾値に対応して動作するヒステリシス回路であることを特徴とする請求項1記載の受信器。
  5.  前記クロック再生回路は、
      前記遷移検出回路の検出結果を表す信号を積分する積分回路と、
      所定の閾値を有し、前記積分回路の出力信号を2値化するバッファ回路と、
     を備えることを特徴とする請求項1または3記載の受信器。
  6.  前記クロック再生回路は、
      前記遷移検出回路の検出結果を表す検出結果信号を遅延する遅延回路と、
      前記検出結果信号と前記遅延回路の出力信号との論理レベルの一致不一致を判定し、判定結果に基づいて前記クロック信号の再生を行う演算回路と、
     を備えることを特徴とする請求項1または4記載の受信器。
  7.  前記遅延回路における信号遅延量は、前記送信コイルに流される電流波形の信号幅の半分であることを特徴とする請求項6記載の受信器。
  8.  前記クロック再生回路は、発振回路と位相周波数検出回路を備え、
     前記位相周波数検出回路は、前記遷移検出回路の検出結果を表す検出結果信号と前記発振回路の発振信号との位相および/または周波数の差を検出し、
     前記発振回路は、前記差に対応させて発振周波数を変化した発振信号を、前記位相周波数検出回路に出力すると共に前記再生したクロック信号として出力することを特徴とする請求項1または3記載の受信器。
  9.  前記再生したクロック信号によって前記受信コイルに誘起された信号からデータを復元する回路を備える請求項1乃至8のいずれか1項に記載の受信器。
  10.  請求項1乃至9のいずれか1項に記載の受信器を備える半導体装置。
  11.  データの伝送に係るクロック信号の立ち上がりまたは立下り毎に送信コイルに対してデータに対応する極性の電流を流し、前記送信コイルに電流が流れることで電磁誘導によって受信コイルに誘起される信号を生成するステップと、
     前記受信コイルで生成される信号におけるレベル遷移を検出するステップと、
     前記レベル遷移の検出結果に基づいて前記クロック信号の再生を行うステップと、
     を含むことを特徴とする信号伝送方法。
PCT/JP2010/053561 2009-03-05 2010-03-04 受信器、半導体装置、および信号伝送方法 WO2010101222A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US13/254,735 US20120002771A1 (en) 2009-03-05 2010-03-04 Receiver, semiconductor device, and signal transmission method
JP2011502803A JP5717195B2 (ja) 2009-03-05 2010-03-04 受信器、半導体装置、および信号伝送方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009052711 2009-03-05
JP2009-052711 2009-03-05

Publications (1)

Publication Number Publication Date
WO2010101222A1 true WO2010101222A1 (ja) 2010-09-10

Family

ID=42709776

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/053561 WO2010101222A1 (ja) 2009-03-05 2010-03-04 受信器、半導体装置、および信号伝送方法

Country Status (3)

Country Link
US (1) US20120002771A1 (ja)
JP (1) JP5717195B2 (ja)
WO (1) WO2010101222A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017130906A (ja) * 2016-01-19 2017-07-27 財團法人工業技術研究院Industrial Technology Research Institute ガルバニーアイソレータ回路
US9847292B2 (en) 2015-11-04 2017-12-19 Industrial Technology Research Institute Electrical isolator packaging structure and manufacturing method for electrical isolator

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150051117A (ko) 2013-11-01 2015-05-11 삼성전자주식회사 화상 형성 장치의 소모품 유닛에 탑재 가능한 crum 유닛 및 이를 이용한 화상 형성 장치
US9658644B2 (en) 2014-10-06 2017-05-23 S-Printing Solution Co., Ltd. CRUM unit mountable in consumable unit of image forming apparatus and image forming apparatus using the same
JP6933258B2 (ja) * 2017-09-05 2021-09-08 株式会社ソシオネクスト 通信回路、通信システム及び通信方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6135441U (ja) * 1984-08-06 1986-03-04 三洋電機株式会社 雑音信号除去回路
JP2001197049A (ja) * 2000-01-14 2001-07-19 Fujitsu Ltd クロック再生回路及びこれを用いた光信号受信器
JP2002033777A (ja) * 2000-07-13 2002-01-31 Kddi Corp 信号再生中継装置
FR2885466B1 (fr) * 2005-05-04 2007-07-06 St Microelectronics Sa Dispositif de reception avec mecanisme de recuperation de donnees, adapte a un systeme de transmission utilisant un etalement de spectre a sequence directe
JP4622722B2 (ja) * 2005-07-25 2011-02-02 ソニー株式会社 受信機および無線通信システム
WO2007086285A1 (ja) * 2006-01-30 2007-08-02 Nec Corporation 信号伝送方式及び半導体集積回路装置
US8593216B2 (en) * 2006-06-30 2013-11-26 Qualcomm Incorporated Loop filter with noise cancellation
JP4992526B2 (ja) * 2007-04-18 2012-08-08 沖電気工業株式会社 クロック再生回路
US7844020B2 (en) * 2007-06-08 2010-11-30 Advantest Corporation Transmission system, transmitter, receiver, and transmission method
JP5600237B2 (ja) * 2008-02-02 2014-10-01 学校法人慶應義塾 集積回路

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
HIROKI ISHIKURO ET AL.: "An Attachable Wireless Chip Access Interface for Arbitrary Data Rate Using Pulse-Based Inductive-Coupling through LSI Package", IEEE INTERNATIONAL SOLID-STATE CIRCUITS CONFERENCE, 11 February 2007 (2007-02-11), pages 360 - 361 *
NORIYUKI MIURA ET AL.: "A 1 Tb/s 3 W Inductive-Coupling Transceiver for 3D-Stacked Inter-Chip Clock and Data Link", IEEE JOURNAL OF SOLID-STATE CIRCUITS, vol. 42, no. ISS.1, January 2007 (2007-01-01), pages 111 - 122 *
NORIYUKI MIURA ET AL.: "lTb/s 3W Chip Kan Yudo Ketsugo Clock Data Transciever", IEICE TECHNICAL REPORT, vol. ICD2006, May 2006 (2006-05-01), pages 95 - 100 *
YOICHI YOSHIDA ET AL.: "A 2 Gb/s Bi-Directional Inter-Chip Data Transceiver With Differential Inductors for High Density Inductive Channel Array", IEEE JOURNAL OF SOLID-STATE CIRCUITS, vol. 43, no. 11, November 2008 (2008-11-01), pages 2363 - 2369 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9847292B2 (en) 2015-11-04 2017-12-19 Industrial Technology Research Institute Electrical isolator packaging structure and manufacturing method for electrical isolator
JP2017130906A (ja) * 2016-01-19 2017-07-27 財團法人工業技術研究院Industrial Technology Research Institute ガルバニーアイソレータ回路
US10044223B2 (en) 2016-01-19 2018-08-07 Industrial Technology Research Institute Galvanic isolator circuit

Also Published As

Publication number Publication date
JPWO2010101222A1 (ja) 2012-09-10
JP5717195B2 (ja) 2015-05-13
US20120002771A1 (en) 2012-01-05

Similar Documents

Publication Publication Date Title
JP5717195B2 (ja) 受信器、半導体装置、および信号伝送方法
US7199728B2 (en) Communication system with low power, DC-balanced serial link
US8576928B2 (en) Capacitive divider transmission scheme for improved communications isolation
US7957472B2 (en) Enhanced signaling sensitivity using multiple references
JP5600237B2 (ja) 集積回路
US8798175B2 (en) Communicating with a self-clocking amplitude modulated signal
KR20110045025A (ko) 전자 회로
US20160065196A1 (en) Multi-phase clock generation
JP2008113196A (ja) 信号検知回路
TW544834B (en) Data receivers for reproducing data input signals and methods for detecting data signals in data input receivers
US5936430A (en) Phase detection apparatus and method
JP4263023B2 (ja) 2線式データ通信方法、システム、コントロール装置およびデータ記憶装置
KR20120035755A (ko) 적응형 지연 조절 기능이 구비된 데이터 인터페이스 장치
KR101922531B1 (ko) 데이터 송수신 장치 및 그것의 송수신 방법
TWI514828B (zh) 用於傳輸振幅調變信號的方法,傳輸器,菊鏈通信系統以及積體電路
JP2805604B2 (ja) マンチェスターコードのディコーディング装置
EP1050105B1 (en) A pulse edge detector with double resolution
JP4091401B2 (ja) データレシーバ及びデータ受信方法
JP3791762B2 (ja) 同時双方向送受信装置及び信号送受信システム
US11265043B2 (en) Communication circuit, communication system, and communication method
JP3660914B2 (ja) 信号検知回路
JP3899388B2 (ja) 半導体集積回路装置及びicカード
WO2006078730A2 (en) Communication system with low power, dc-balanced serial link
KR20030037069A (ko) 두 개의 오실레이팅 기준 신호를 이용하여 차동 신호 전송방식을 구현한 시스템
KR20190078019A (ko) 디지털 신호 수신 모듈

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10748815

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 13254735

Country of ref document: US

Ref document number: 2011502803

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10748815

Country of ref document: EP

Kind code of ref document: A1