WO2010074373A1 - 발광소자 및 그 제조방법 - Google Patents

발광소자 및 그 제조방법 Download PDF

Info

Publication number
WO2010074373A1
WO2010074373A1 PCT/KR2009/002688 KR2009002688W WO2010074373A1 WO 2010074373 A1 WO2010074373 A1 WO 2010074373A1 KR 2009002688 W KR2009002688 W KR 2009002688W WO 2010074373 A1 WO2010074373 A1 WO 2010074373A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
semiconductor layer
emitting device
light emitting
rare earth
Prior art date
Application number
PCT/KR2009/002688
Other languages
English (en)
French (fr)
Inventor
문용태
Original Assignee
엘지이노텍주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍주식회사 filed Critical 엘지이노텍주식회사
Publication of WO2010074373A1 publication Critical patent/WO2010074373A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/22Roughened surfaces, e.g. at the interface between epitaxial layers

Definitions

  • the embodiment relates to a light emitting device and a method of manufacturing the same.
  • LED Light Emitting Device
  • LED is a semiconductor device that converts current into light, and has been used as a light source for electronic devices including information and communication devices, along with green LEDs, starting with the commercialization of red LEDs.
  • the Gallium Nitride (GaN) semiconductor which is a nitride semiconductor, has high thermal stability and a wide band gap, and can be combined with other elements such as In and Al to produce a semiconductor layer emitting green, blue and white light.
  • the emission wavelength is easy to control has attracted a lot of attention in the field of high-power electronic devices, including LED.
  • the conventional nitride semiconductor light emitting device is made by grafting the phosphor to the blue light emitting device.
  • the phosphor material absorbs some of the blue light and emits light in the green, yellow and red regions again.
  • such phosphors have low light conversion efficiency and low reliability at high temperature.
  • the phosphor has a problem in that the volume of the device becomes large by occupying a predetermined space on the blue light emitting device.
  • the embodiment is to provide a light emitting device and a method of manufacturing the same that can increase the luminous efficiency and widen its application range.
  • the embodiment is to provide a light emitting device and a method of manufacturing the same that can implement a high-performance white light emitting device.
  • the light emitting device includes a second conductive semiconductor layer; An active layer on the second conductivity type semiconductor layer; A first conductivity type semiconductor layer on the active layer; And a rare earth element injection layer formed on a portion of the first conductivity type semiconductor layer.
  • the light emitting device includes a second conductive semiconductor layer; An active layer on the second conductivity type semiconductor layer; A first conductivity type semiconductor layer on the active layer; A conductive substrate on the first conductive semiconductor layer; And a rare earth element injection layer formed on the conductive substrate.
  • the manufacturing method of the light emitting device comprises the steps of forming a second conductive semiconductor layer; Forming an active layer on the second conductivity type semiconductor layer; Forming a first conductivity type semiconductor layer on the active layer; And forming a rare earth element injection layer in a portion of the first conductivity type semiconductor layer.
  • a high performance white light emitting device can be realized.
  • the rare earth element is injected into a portion of the surface near the first conductive semiconductor layer or the conductive substrate, and the first electrode layer is formed on the high quality first conductive semiconductor layer or the conductive substrate, thereby inducing the rare earth element.
  • the high performance white light emitting device can be realized by effectively overcoming the problem of deterioration of the device due to the decrease in crystallinity and electrical properties of the thin film.
  • the embodiment does not use a conventional phosphor, it is possible to overcome the problems caused by the use of the phosphor to significantly expand the industrial application area of the nitride semiconductor light emitting device.
  • FIG. 1 is a cross-sectional view of a light emitting device according to the first embodiment.
  • 2 to 5 are process cross-sectional views of a method of manufacturing a light emitting device according to the first embodiment.
  • FIG. 6 is a sectional view of a light emitting device according to a second embodiment
  • 7 to 8 are cross-sectional views illustrating a method of manufacturing the light emitting device according to the second embodiment.
  • each layer (film), region, pattern or structure may be “on / over” of the substrate, each layer (film), region, pad or patterns or “.
  • “on” and “under” are “directly” or “indirectly through another layer.” “Includes all that are formed.
  • the criteria for the top or bottom of each layer will be described with reference to the drawings.
  • each layer is exaggerated, omitted, or schematically illustrated for convenience and clarity of description.
  • the size of each component does not necessarily reflect the actual size.
  • FIG. 1 is a cross-sectional view of a light emitting device according to the first embodiment.
  • the light emitting device includes a first conductive semiconductor layer 110, an active layer 120, and a second conductive semiconductor layer 130, and includes a first conductive semiconductor layer 110.
  • Roughness R may be formed in a region, and a rare earth element injection layer 115 may be formed in the first conductive semiconductor layer 110 having the irregularity R formed therein. Reference numerals in FIG. 1 will be described in the manufacturing method.
  • the rare earth element is injected into a part of the surface near the first conductivity type semiconductor layer, and the first electrode layer is formed on the high quality first conductivity type semiconductor layer to determine the thin film according to the rare earth element injection.
  • the high performance single chip white light emitting device can be realized by effectively overcoming the problem of deterioration of device due to deterioration and deterioration of electrical characteristics.
  • the first substrate 100 is prepared as shown in FIG. 2.
  • the first substrate 100 may be a sapphire (Al 2 O 3 ) single crystal substrate, but is not limited thereto. Impurities on the surface may be removed by performing wet cleaning on the first substrate 100.
  • a first conductivity type semiconductor layer 110 is formed on the first substrate 100.
  • the first conductivity type semiconductor layer 110 may be formed using a chemical vapor deposition method (CVD), molecular beam epitaxy (MBE), sputtering or hydroxide vapor phase epitaxy (HVPE).
  • the first conductive semiconductor layer 110 may include a silane including n-type impurities such as trimethyl gallium gas (TMGa), ammonia gas (NH 3 ), nitrogen gas (N 2 ), and silicon (Si) in the chamber.
  • TMGa trimethyl gallium gas
  • NH 3 ammonia gas
  • N 2 nitrogen gas
  • Si silicon
  • an active layer 120 is formed on the first conductivity type semiconductor layer 110.
  • the active layer 120 is determined by an energy band inherent in the active layer (light emitting layer) material because electrons injected through the first conductive semiconductor layer 110 and holes injected through the second conductive semiconductor layer 130 meet each other. It is a layer that emits light with energy.
  • the active layer 120 may have a quantum well structure formed by alternately stacking nitride semiconductor thin films having different energy bands once or several times.
  • the active layer 120 is injected with trimethyl gallium gas (TMGa), ammonia gas (NH 3 ), nitrogen gas (N 2 ), and trimethyl indium gas (TMIn) is a multi-quantum well having an InGaN / GaN structure A structure may be formed, but is not limited thereto.
  • the active layer 120 may be formed at about 760 °C to emit blue light, but is not limited thereto.
  • the second conductive semiconductor layer 130 includes p-type impurities such as trimethyl gallium gas (TMGa), ammonia gas (NH 3 ), nitrogen gas (N 2 ), and magnesium (Mg) in the chamber.
  • TMGa trimethyl gallium gas
  • NH 3 ammonia gas
  • N 2 nitrogen gas
  • Mg magnesium
  • Bicetyl cyclopentadienyl magnesium (EtCp 2 Mg) ⁇ Mg (C 2 H 5 C 5 H 4 ) 2 ⁇ may be formed by injection, but is not limited thereto.
  • the second electrode layer 140 may be formed on the second conductivity type semiconductor layer 130.
  • the second electrode layer 140 may include a second ohmic layer 142, a reflective layer (not shown), a bonding layer (not shown), or a second substrate 144.
  • the ohmic layer 142 may include a single metal, a metal alloy, a metal oxide, etc. in order to efficiently inject holes. It can be formed by laminating.
  • the second ohmic layer 142 may include ITO, IZO (In-ZnO), GZO (Ga-ZnO), AZO (Al-ZnO), AGZO (Al-Ga ZnO), IGZO (In-Ga ZnO). ), IrOx, RuOx, RuOx / ITO, Ni / IrOx / Au, and Ni / IrOx / Au / ITO, including but not limited to these materials.
  • the reflective layer may be made of Al, Ag, or a metal layer including an alloy including Al or Ag. Aluminum or silver can effectively reflect the light generated from the active layer to greatly improve the light extraction efficiency of the light emitting device.
  • the reflective layer may function as a bonding layer or form a bonding layer using nickel (Ni), gold (Au), or the like.
  • the second electrode layer 140 may include a second substrate 144. If the first conductivity type semiconductor layer 110 is sufficiently thick (50 ⁇ m or more), the process of forming the second substrate may be omitted.
  • the second substrate 144 may be made of a metal, a metal alloy, or a conductive semiconductor material having excellent electrical conductivity to efficiently inject holes.
  • the second substrate 144 may be copper (Cu), copper alloy (Cu Alloy), or Si, Mo, SiGe, or the like.
  • the second substrate 144 may be formed using an electrochemical metal deposition method or a bonding method using a eutectic metal.
  • the first substrate 100 is removed to expose the first conductivity-type semiconductor layer 110.
  • the method of removing the first substrate 100 may use a high power laser to separate the first substrate 100 or use a chemical etching method.
  • the first substrate 100 may be removed by physically grinding.
  • irregularities R are formed in a portion of the first conductivity-type semiconductor layer 110.
  • a first pattern 310 is formed on the first conductivity type semiconductor layer 110.
  • the unevenness R may be formed by etching a portion of the first conductive semiconductor layer using the first pattern 310 as an etch mask.
  • a dielectric material such as silicon oxide or silicon nitride may be used as the material of the first pattern 310 and may be formed to a thickness of about 0.5 to 2 ⁇ m, but is not limited thereto.
  • the first pattern 310 may be determined according to the structure of the light emitting device to be manufactured.
  • the first pattern 310 may be formed in a region where the first electrode layer 150 is to be formed. Thereafter, as shown in FIG. 3, surface unevenness R may be formed on the first conductive semiconductor layer 110 exposing the first pattern 310 as an etching mask.
  • the purpose of the surface irregularities (R) is to increase the light extraction efficiency of the light emitting device. Since the exposed surface of the first conductive semiconductor layer 110 is nitrogen polarized, surface irregularities may be formed by wet etching using a KOH solution or the like. Surface unevenness (R) can also be formed by a dry etching method.
  • the material of the pattern remains in regions where the unevenness is not formed, and holes are formed in other regions.
  • the second pattern 320 may exist in the form of an excitation.
  • the hole of the second pattern 320 may have a photonic crystal structure such as a cylinder, but is not limited thereto.
  • the cylindrical hole may have a diameter of about 3 ⁇ m and a distance between the holes may be about 2 ⁇ m.
  • surface unevenness R may be formed on the first conductive semiconductor layer 110 exposing the second pattern 320 as an etching mask.
  • the first conductive semiconductor layer 110 exposed by the hole may be dry etched to a depth of about 0.5 ⁇ m by a reactive ion etching method (RIE).
  • RIE reactive ion etching method
  • the rare earth element injection layer 115 is formed on the first conductive semiconductor layer 110 having the unevenness R formed thereon as the mask.
  • such a rare earth element injection layer 115 forming process may be performed before the process for forming the uneven (R).
  • rare earth elements are implanted into the exposed surface of the first conductive semiconductor layer 110 having surface irregularities.
  • rare earth elements Er, Eu, Pr, Tb, Dy, Ce, Sm, Gd, Ho, Yb, Lu, Nd, Pm, Tm and the like can be used.
  • the selection of the rare earth element can be determined according to the wavelength of light of the active layer (light emitting layer).
  • One or more kinds of elements to be injected can be injected together.
  • the injection amount of the rare earth element can be adjusted according to the property of the white light of the light emitting device to be manufactured.
  • an element implantation method ion implantation can be used.
  • the rare earth elements Er (green) and Eu (red) are formed on the surface of the first conductivity-type semiconductor layer 110 having the exposed surface unevenness (R) by using an ion implantation method at a temperature of 200 to 900 ° C. Injection may be, but is not limited thereto.
  • the second pattern 320 is removed to form a rare earth element injection layer, and a third pattern (not shown) is formed in a region other than the region where the unevenness R is formed, and then the third pattern is removed.
  • the rare earth element injection layer 115 may be formed using the pattern as an ion implantation mask. Thereafter, the third pattern may be removed to form the first electrode layer 150.
  • Rare earth elements emit light of unique energy for each element as partially filled 4f-electrons are excited by the external excitation light and the excited electrons are returned to the stable state by the internal transition.
  • Such rare earth elements include Er, Eu, Pr, Tb, Dy, Ce, Sm, Gd, Ho, Yb, Lu, Nd, Pm, Tm, and the like. Similar to rare earth elements, transition metal elements can emit inherent energy light.
  • Rare earth elements are doped in a crystal lattice which becomes a host matrix to occupy known cation sites and effectively emit light when present in cation form.
  • Semiconductor crystal bases including nitride semiconductors, may be the preferred bases for the rare earth element to emit light efficiently.
  • Rare earth elements exist mainly in the form of cations such as +2, +3, and +4 valences. The electrons in the partially filled 4f electron angle are surrounded by the fully filled 5s and 5p electron angles, so the shielding effect of the external angle electrons is not greatly affected by the crystal field of the known lattice.
  • Intra-f optical transitions inherent in rare earth ions can emit light in the visible region at room temperature.
  • UV or blue nitride semiconductor light emitting element can be used as excitation light.
  • 4f electrons of rare earth ions are forbidden by the parity selection rule f-f Transitions and allowed f-d transitions.
  • An example of a f-f transition is Tb 3+ (Green), Sm 3+ (Red), Tm 3+ (Blue) and the like, and the emission due to the f-d transition is Eu 2+ (Red), Ce 3+ (Blue), etc. Since 5d electrons are exposed to the outermost shell, they are easily affected by the crystal field and strongly depend on the matrix material.
  • Tb 3+ ions emit green (545 nm) light
  • Er 3+ ions emit green (537 nm, 558 nm) light
  • Pr 3+ ions emit red (645 nm, 652 nm) light
  • Tm 3 + Ions can emit blue (450 nm) light.
  • each element when UV is irradiated on a gallium nitride thin film in which elements such as Tm, Er, and Eu are injected together, each element emits blue, green, and red, respectively, and thus, may emit white light. If blue excitation light is irradiated on the gallium nitride thin film in which Er and Eu elements are injected together, each element may partially absorb blue light and re-emit green and red light, thereby emitting white light.
  • elements such as Tm, Er, and Eu
  • the first electrode layer 150 is formed in a region other than the region in which the rare earth element injection layer 115 of the first conductive semiconductor layer 110 is formed.
  • the material of the first pattern 310 is removed and the first electrode layer 150 is formed on the exposed first conductive semiconductor layer 110.
  • the first electrode layer 150 may include a first ohmic layer (not shown), a reflective layer (not shown), a first electrode (not shown), and the like.
  • the first electrode layer 150 may be formed of Al (aluminum), Ag (silver), or a metal layer including an alloy containing Al or Ag.
  • the first ohmic layer may include ITO, IZO (In-ZnO), GZO (Ga-ZnO), AZO (Al-ZnO), AGZO ( Al-Ga ZnO), IGZO (In-Ga ZnO), IrOx, RuOx, RuOx / ITO, Ni / IrOx / Au, and Ni / IrOx / Au / ITO, but are not limited to these materials.
  • the first ohmic layer is a transparent layer, since the emitted light can be transmitted well, the reflective layer is not essential.
  • the first electrode layer is formed on the high quality n-type nitride semiconductor thin film layer having excellent electrical conductivity containing no rare earth elements, thereby improving the electrical characteristics of the device.
  • a first electrode (not shown) may be formed on the first ohmic layer.
  • the rare earth element is injected into a part of the surface near the first conductivity type semiconductor layer, and the first electrode layer is formed on the high quality first conductivity type semiconductor layer, so that the crystallinity of the thin film due to the rare earth element injection
  • the high performance single chip white light emitting device can be realized by effectively overcoming the problem of deterioration of the device due to degradation and deterioration of electrical characteristics.
  • the embodiment does not use a conventional phosphor, it is possible to overcome the problems caused by the use of the phosphor to significantly expand the industrial application area of the nitride semiconductor light emitting device.
  • FIG. 6 is a cross-sectional view of a light emitting device according to the second embodiment.
  • the light emitting device includes a conductive substrate 200a, a first conductive semiconductor layer 210, an active layer 220, and a second conductive semiconductor layer 230 formed on the conductive substrate 200a.
  • irregularities R may be formed in a portion of the conductive substrate 200a, and a rare earth element injection layer 215 may be formed on the conductive substrate 200a on which the irregularities are formed.
  • the rare earth element is injected into a portion of the surface of the conductive substrate, and is formed on the surface of the conductive substrate of the high quality of the first electrode layer, thereby reducing the crystallinity and electrical properties of the thin film due to the rare earth element injection.
  • a high performance single chip white light emitting device can be realized.
  • the second embodiment is characterized in that a conductive substrate is employed, irregularities are formed in part of the conductive substrate, and a rare earth element injection layer is formed.
  • the second embodiment can employ the technical features of the first embodiment.
  • the conductive substrate 200a is prepared.
  • the conductive substrate 200a may have excellent electrical conductivity and transparent characteristics in the visible light region.
  • the conductive substrate 200a may be a single crystal or polycrystalline substrate made of gallium nitride (eg, GaN), gallium oxide (eg, Ga 2 O 3 ), zinc oxide (ZnO), silicon carbide (SiC), or metal oxide. have.
  • a first conductive semiconductor layer 210, an active layer 220, a second conductive semiconductor layer 230, and a second electrode layer 240 are formed on the conductive substrate 200a as in the first embodiment.
  • the second electrode layer 240 may include a second ohmic layer (not shown), a reflective layer (not shown), and the like.
  • a part of the lower side (on the upper side in FIG. 8) of the conductive substrate 200a is removed.
  • a polishing process for thinning the lower layer of the conductive substrate 200a is performed.
  • the thickness of the conductive substrate 200a thinned by polishing can be appropriately determined according to the application of the device to be manufactured.
  • the conductive substrate 200a formed of about 400 to 500 ⁇ m may be polished to leave a thickness of about 70 to 100 ⁇ m, but the present invention is not limited thereto.
  • the surface crystal quality of the lower surface of the conductive substrate 200a decreases due to high thin film growth temperature and reactive gases. Therefore, polishing the lower layer of the conductive substrate 200a may improve electrical characteristics of the device.
  • irregularities R are formed in a portion of the conductive substrate 200a, and rare earth elements are implanted into the conductive substrate 200a on which the irregularities are formed to form the rare earth element injection layer 215.
  • a fourth pattern (not shown) having a predetermined shape is formed on the high-quality conductive substrate 200a exposed by partially removing the lower side, and the fourth pattern is used as an ion implantation mask after etching.
  • a rare earth element may be injected, but is not limited thereto.
  • the process of forming the rare earth element injection layer 215 may be performed before the process of forming the uneven portion (R) in a portion of the conductive substrate (200a).
  • the rare earth element is injected into a part of the surface near the conductive substrate, and the first electrode layer is formed on the high-quality conductive substrate, thereby reducing the crystallinity and electrical properties of the thin film due to the rare earth element injection.
  • the rare earth element injection is injected into a part of the surface near the conductive substrate, and the first electrode layer is formed on the high-quality conductive substrate, thereby reducing the crystallinity and electrical properties of the thin film due to the rare earth element injection.
  • the first electrode layer 250 may include a first ohmic layer (not shown), a reflective layer (not shown), and a first electrode (not shown).
  • the first electrode layer 250 is formed on the high-quality conductive substrate 200a having excellent electrical conductivity without the rare earth element, thereby improving the electrical characteristics of the device.
  • the rare earth element is injected into a part of the surface near the conductive substrate, and the first electrode layer is formed on the high-quality conductive substrate, thereby reducing the crystallinity and electrical characteristics of the thin film due to the rare earth element injection.
  • the high performance single chip white light emitting device can be realized by effectively overcoming the degradation problem.
  • the embodiment does not use a conventional phosphor, it is possible to overcome the problems caused by the use of the phosphor to significantly expand the industrial application area of the nitride semiconductor light emitting device.
  • the light emitting device according to the embodiment may be applied to a light emitting diode, but is not limited thereto.
  • the embodiment may be applied to a horizontal light emitting device as well as a vertical light emitting device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

실시예는 발광소자 및 그 제조방법에 관한 것이다. 실시예에 따른 발광소자는 제2 도전형 반도체층; 상기 제2 도전형 반도체층 상에 활성층; 상기 활성층 상에 제1 도전형 반도체층; 및 상기 제1 도전형 반도체층 일부에 형성된 희토류원소 주입층;을 포함한다.

Description

발광소자 및 그 제조방법
실시예는 발광소자 및 그 제조방법에 관한 것이다.
발광소자(Light Emitting Device:LED)는 전류를 빛으로 변환시키는 반도체소자로서, 적색 LED가 상품화된 것을 시작으로 녹색 LED와 함께 정보 통신기기를 비롯한 전자장치의 광원으로 이용되어 왔다.
예를 들어, 질화물반도체인 Gallium Nitride(GaN) 반도체는 높은 열적 안정성과 폭넓은 밴드갭을 가지고 있고, In, Al 등 타 원소들과 조합되어 녹색, 청색 및 백색광을 방출하는 반도체층을 제조할 수 있고, 방출파장 조절이 용이하여 LED를 포함한 고출력 전자소자 개발 분야에서 많은 주목을 받아왔다.
한편, 종래의 질화물반도체 발광소자는 청색 발광소자에 형광체를 접목하여 이루어 진다. 형광체 물질은 청색 빛의 일부를 흡수하여 녹색, 노랑 및 적색영역의 빛을 다시 방출한다. 현재, 이러한 형광체는 광변환 효율이 낮고 고온 상태에서의 신뢰성이 낮다. 또한, 형광체는 청색 발광소자 위에서 일정한 공간을 점유하므로써 소자의 부피가 커지는 문제가 있다.
실시예는 발광효율을 높이고 그 응용범위를 넓힐 수 있는 발광소자 및 그 제조방법을 제공하고자 한다.
또한, 실시예는 고성능의 백색 발광소자를 구현할 수 있는 발광소자 및 그 제조방법을 제공하고자 한다.
실시예에 따른 발광소자는 제2 도전형 반도체층; 상기 제2 도전형 반도체층 상에 활성층; 상기 활성층 상에 제1 도전형 반도체층; 및 상기 제1 도전형 반도체층 일부에 형성된 희토류원소 주입층;을 포함한다.
또한, 실시예에 따른 발광소자는 제2 도전형 반도체층; 상기 제2 도전형 반도체층 상에 활성층; 상기 활성층 상에 제1 도전형 반도체층; 상기 제1 도전형 반도체층 상에 도전성 기판; 및 상기 도전성 기판에 형성된 희토류원소 주입층;을 포함한다.
또한, 실시예에 따른 발광소자의 제조방법은 제2 도전형 반도체층을 형성하는 단계; 상기 제2 도전형 반도체층 상에 활성층을 형성하는 단계; 상기 활성층 상에 제1 도전형 반도체층을 형성하는 단계; 및 상기 제1 도전형 반도체층 일부에 희토류원소 주입층을 형성하는 단계;를 포함한다.
실시예에 따른 발광소자 및 그 제조방법에 의하면 고성능의 백색 발광소자를 구현할 수 있다.
또한, 실시예는 희토류원소가 제1 도전형 반도체층 또는 도전성 기판의 표면부근의 일부에 주입되고, 제1 전극층이 고품위의 제1 도전형 반도체층 또는 도전성 기판 상에 형성되므로써 희토류원소 주입에 따른 박막의 결정성 저하 및 전기적 특성저하에 따른 소자의 성능저하 문제를 효과적으로 극복하여 고성능의 백색 발광소자를 구현할 수 있다.
또한, 실시예는 종래의 형광체를 사용하지 않으므로 형광체 사용에 따른 문제점들을 극복하여 질화물 반도체 발광소자의 산업적 응용영역을 획기적으로 넓혀줄 수 있다.
도 1은 제1 실시예에 따른 발광소자의 단면도.
도 2 내지 도 5는 제1 실시예에 따른 발광소자의 제조방법의 공정단면도.
도 6은 제2 실시예에 따른 발광소자의 단면도.
도 7 내지 도 8은 제2 실시예에 따른 발광소자의 제조방법의 공정단면도.
이하에서 첨부된 도면을 참조하여 실시예를 상세히 설명한다.
본 발명에 따른 실시 예의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 "상(on)/위(over)"에 또는 "아래(under)"에 형성되는 것으로 기재되는 경우에 있어, "상(on)/위(over)"와 "아래(under)"는 "직접(directly)" 또는 "다른 층을 개재하여 (indirectly)" 형성되는 것을 모두 포함한다. 또한 각 층의 위 또는 아래에 대한 기준은 도면을 기준으로 설명한다.
도면에서 각층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되거나 생략되거나 또는 개략적으로 도시되었다. 또한 각 구성요소의 크기는 실제크기를 전적으로 반영하는 것은 아니다.
<제1실시예>
도 1은 제1 실시예에 따른 발광소자의 단면도이다.
제1 실시예에 따른 발광소자는 제1 도전형 반도체층(110), 활성층(120), 제2 도전형 반도체층(130)을 포함하고, 상기 제1 도전형 반도체층(110)의 제1 영역에 요철(Roughness)(R)이 형성되고, 상기 요철(R)이 형성된 제1 도전형 반도체층(110)에 희토류원소 주입층(115)이 형성될 수 있다. 도 1에서의 미설명 부호는 제조방법에서 설명한다.
제1 실시예에 따른 발광소자는 희토류원소가 제1 도전형 반도체층 표면부근의 일부에 주입되고, 제1 전극층이 고품위의 제1 도전형 반도체층 상에 형성되므로써 희토류원소 주입에 따른 박막의 결정성 저하 및 전기적 특성저하에 따른 소자의 성능저하 문제를 효과적으로 극복하여 고성능의 단일칩 백색 발광소자를 구현할 수 있다.
이하, 도 2 내지 도 5를 참조하여 제1 실시예에 따른 발광소자의 제조방법을 설명한다.
먼저, 도 2와 같이 제1 기판(100)을 준비한다. 상기 제1 기판(100)은 사파이어(Al2O3) 단결정 기판일 수 있으나 이에 한정되는 것은 아니다. 상기 제1 기판(100)에 대해 습식세척을 실시하여 표면의 불순물을 제거할 수 있다.
이후, 상기 제1 기판(100) 상에 제1 도전형 반도체층(110)을 형성한다. 예를 들어, 상기 제1 도전형 반도체층(110)은 화학증착방법(CVD) 혹은 분자선 에피택시 (MBE) 혹은 스퍼터링 혹은 수산화물 증기상 에피택시(HVPE) 등의 방법을 사용하여 형성할 수 있다. 또한, 상기 제1 도전형 반도체층(110)은 챔버에 트리메틸 갈륨 가스(TMGa), 암모니아 가스(NH3), 질소 가스(N2), 및 실리콘(Si)와 같은 n 형 불순물을 포함하는 실란 가스(SiH4)가 주입되어 형성될 수 있다.
다음으로, 상기 제1 도전형 반도체층(110) 상에 활성층(120)을 형성한다. 상기 활성층(120)은 제1 도전형 반도체층(110)을 통해서 주입되는 전자와 제2 도전형 반도체층(130)을 통해서 주입되는 정공이 서로 만나서 활성층(발광층) 물질 고유의 에너지 밴드에 의해서 결정되는 에너지를 갖는 빛을 방출하는 층이다. 활성층(120)은 에너지 밴드가 서로 다른 질화물 반도체 박막층을 교대로 한 번 혹은 여러 번 적층하여 이루어지는 양자우물구조를 가질 수 있다. 예를 들어, 상기 활성층(120)은 트리메틸 갈륨 가스(TMGa), 암모니아 가스(NH3), 질소 가스(N2), 및 트리메틸 인듐 가스(TMIn)가 주입되어 InGaN/GaN 구조를 갖는 다중 양자우물구조가 형성될 수 있으나 이에 한정되는 것은 아니다. 한편, 상기 활성층(120)은 청색광을 발광할 수 있도록 약 760℃에서 형성될 수 있으나 이에 한정되는 것은 아니다.
이후, 상기 활성층(120) 상에 제2 도전형 반도체층(130)을 형성한다. 예를 들어, 상기 제2 도전형 반도체층(130)은 챔버에 트리메틸 갈륨 가스(TMGa), 암모니아 가스(NH3), 질소 가스(N2), 및 마그네슘(Mg)과 같은 p 형 불순물을 포함하는 비세틸 사이클로 펜타디에닐 마그네슘(EtCp2Mg){Mg(C2H5C5H4)2}가 주입되어 형성될 수 있으나 이에 한정되는 것은 아니다.
이후, 상기 제2 도전형 반도체층(130) 상에 제2 전극층(140)을 형성할 수 있다. 상기 제2 전극층(140)은 제2 오믹층(142), 반사층(미도시), 결합층(미도시), 또는 제2 기판(144)을 포함할 수 있다.
예를 들어, 상기 제2 전극층(140)은 제2 오믹층(142)을 포함하는 경우 상기 오믹층(142)은 정공주입을 효율적으로 할 수 있도록 단일 금속 혹은 금속합금, 금속산화물 등을 다중으로 적층하여 형성할 수 있다. 예를 들어, 상기 제2 오믹층(142)은 ITO, IZO(In-ZnO), GZO(Ga-ZnO), AZO(Al-ZnO), AGZO(Al-Ga ZnO), IGZO(In-Ga ZnO), IrOx, RuOx, RuOx/ITO, Ni/IrOx/Au, 및 Ni/IrOx/Au/ITO 중 적어도 하나를 포함하여 형성될 수 있으며, 이러한 재료에 한정되는 않는다.
또한, 상기 제2 전극층(140)이 반사층을 포함하는 경우 상기 반사층은 Al, Ag, 혹은 Al이나 Ag를 포함하는 합금을 포함하는 금속층으로 이루어질 수 있다. 알루미늄이나 은 등은 활성층에서 발생된 빛을 효과적으로 반사하여 발광소자의 광추출 효율을 크게 개선할 수 있다.
또한, 상기 제2 전극층(140)이 결합층을 포함하는 경우, 상기 반사층이 결합층의 기능을 하거나, 니켈(Ni), 금(Au) 등을 이용하여 결합층을 형성할 수 있다.
또한, 제2 전극층(140)은 제2 기판(144)을 포함할 수 있다. 만약, 상기 제1 도전형 반도체층(110)이 50㎛ 이상으로 충분히 두꺼운 경우에는 제2 기판을 형성하는 공정은 생략될 수 있다. 상기 제2 기판(144)은 효율적으로 정공을 주입할 수 있도록 전기 전도성이 우수한 금속, 금속합금, 혹은 전도성 반도체 물질로 이루어질 수 있다. 예를 들어, 상기 제2 기판(144)은 구리(Cu), 구리합금(Cu Alloy) 또는 Si, Mo, SiGe 등일 수 있다. 상기 제2 기판(144)을 형성시키는 방법은 전기화학적인 금속증착방법이나 공융금속을 이용한 본딩 방법 등을 사용할 수 있다.
다음으로, 도 3과 같이 상기 제1 도전형 반도체층(110)이 노출되도록 상기 제1 기판(100)을 제거한다.
상기 제1 기판(100)을 제거하는 방법은 고출력의 레이저를 이용하여 제1 기판(100)을 분리하거나 화학적 식각 방법을 사용할 수 있다. 또한, 상기 제1 기판(100)은 물리적으로 갈아냄으로써 제거할 수도 있다.
이후, 상기 제1 도전형 반도체층(110)의 일부 영역에 요철(R)을 형성한다. 예를 들어, 상기 제1 도전형 반도체층(110)의 상에 제1 패턴(310)을 형성한다. 이후, 상기 제1 패턴(310)을 식각마스크로 하여 상기 제1 도전형 반도체층의 일부 영역을 식각하여 요철(R)을 형성할 수 있다.
예를 들어, 상기 제1 패턴(310)의 물질로는 실리콘 산화물 혹은 실리콘 질화물등의 유전체 물질을 사용할 수 있으며, 약 0.5~2 ㎛ 두께로 형성될 수 있으나 이에 한정되는 것은 아니다. 상기 제1 패턴(310)은 제작하고자 하는 발광소자의 구조에 따라서 결정될 수 있다.
상기 제1 패턴(310)은 제1 전극층(150)이 형성될 영역에 형성될 수 있다. 이후, 도 3과 같이 상기 제1 패턴(310)을 식각 마스크로 노출된 상기 제1 도전형 반도체층(110)상에 표면 요철(R)을 형성할 수 있다. 이러한 표면 요철(R)의 목적은 발광소자의 광추출 효율을 증대시키는 것이다. 노출된 제1 도전형 반도체층(110) 표면은 질소 분극형 이므로 KOH 용액 등을 이용한 습식식각에 의해 표면 요철을 형성할 수 있다. 표면 요철(R)은 건식식각 방법에 의해서도 형성할수 있다.
또한, 도 4와 같이 상기 제1 도전형 반도체층(110)의 일부 영역에 요철(R)을 형성하는 다른 예로 요철이 형성되지 않는 영역에는 패턴의 물질이 그대로 남아 있고, 그 외의 영역에는 홀을 가진 형태로 제2 패턴(320)이 존재할 수 있다.
예를 들어, 상기 제2 패턴(320)의 홀은 원기둥과 같은 광결정 구조를 가질 수 있으나 이에 한정되는 것은 아니다. 예를 들어, 상기 제2 패턴(320)의 홀이 원기둥 모양인 경우 원기둥 모양의 홀은 그 직경이 약 3 ㎛이고, 홀 사이의 거리는 약 2 ㎛일 수 있다. 이후, 도 4와 같이 상기 제2 패턴(320)을 식각 마스크로 노출된 상기 제1 도전형 반도체층(110)상에 표면 요철(R)을 형성할 수 있다. 예를 들어, 반응성 이온 에칭방법(RIE)에 의해서 홀에 의해 노출된 제1 도전형 반도체층(110)을 약 0.5 ㎛ 깊이로 건식식각을 실시할 수 있다.
다음으로, 도 3과 같이 요철(R)이 형성된 제1 도전형 반도체층(110)에 상기 제1 패턴(310)을 마스크로 하여 희토류원소 주입층(115)을 형성한다. 한편, 이러한 희토류원소 주입층(115) 형성공정은 상기 요철(R)을 형성하기 위한 공정전에 진행될 수도 있다.
예를 들어, 표면 요철을 갖고 있는 노출된 제1 도전형 반도체층(110) 표면부위에 희토류원소들을 주입시킨다. 희토류원소들로는 Er, Eu, Pr, Tb, Dy, Ce, Sm, Gd, Ho, Yb, Lu, Nd, Pm, 및 Tm 등을 사용할 수 있다. 희토류원소의 선택은 활성층(발광층)의 빛의 파장에 따라서 결정될 수 있다. 주입되는 원소의 종류는 한 종류 이상이 함께 주입되는 것이 가능하다. 희토류원소의 주입량은 제조하고자 하는 발광소자의 백색 빛의 속성에 따라서 조절될 수 있다. 원소 주입 방법으로는 이온주입법(ion implantation)을 사용할 수 있다.
예를 들어, 노출된 표면 요철(R)을 갖고 있는 제1 도전형 반도체층(110) 표면상에 온도 200 내지 900℃에서 이온 주입법을 사용하여 희토류원소인 Er(녹색)과 Eu (적색)을 주입할 수 있으나 이에 한정되는 것은 아니다.
한편, 도 4의 경우 희토류원소 주입층을 형성하기 위해서 상기 제2 패턴(320)을 제거하고, 요철(R)이 형성된 영역 외의 영역에 제3 패턴(미도시)을 형성한 후, 상기 제3 패턴을 이온주입마스크로 하여 희토류원소 주입층(115)을 형성할 수 있다. 이후, 상기 제3 패턴을 제거하고 제1 전극층(150)을 형성할 수 있다.
이하, 실시예에서 주입되는 희토류원소의 특징을 기술한다.
희토류원소들은 부분적으로 채워진 4f-전자들이 외부의 여기광에 의해서 여기되고 여기된 전자들이 다시 안정한 상태로 내부 천이에 의해 돌아오면서 각 원소마다 갖는 고유한 에너지의 빛을 발광한다. 이러한 희토류원소에는 Er, Eu, Pr, Tb, Dy, Ce, Sm, Gd, Ho, Yb, Lu, Nd, Pm, Tm 등이 있다. 희토류(rare earth) 원소들과 비슷하게 천이금속 (transition metal) 원소들도 고유의 에너지 빛을 발광할 수 있다.
희토류원소들은 기지(host matrix)가 되는 결정 격자속에 도핑되어 기지의 양이온 자리를 차지하고 양이온 형태로 존재할 때 효과적으로 발광한다. 질화물 반도체를 포함하는 반도체 결정 기지들은 희토류원소가 효과적으로 발광할 수 있는 바람직한 기지가 될 수 있다. 희토류원소들은 기지속에 주로 산화수 +2, +3, +4가 등의 양이온 형태로 존재한다. 부분적으로 채워진 4f 전자각내의 전자들은 완전히 채워진 5s, 5p 전자각에의해 둘러싸여 있으므로 외부각 전자들의 쉴딩(shielding) 효과에 의해 기지 격자의 결정장(crystal field) 에 크게 영향을 받지는 않는다.
희토류 이온들의 고유한 내부 f 전자 천이 (intra-f optical transition)는 가시광선 영역의 빛을 상온에서 방출할 수 있다. 여기광으로는 UV 혹은 청색 질화물 반도체 발광소자를 사용할 수 있다.
희토류 이온들의 4f 전자들은 페리티(parity) 선택 규칙에 의해 금지된 f-f 전이와 허용된 f-d 전이를 할 수 있다. f-f 전이의 예는 Tb3+(녹색), Sm3+(적색), Tm3+(청색) 등에서 나타나며, f-d 전이에 의한 발광은 Eu2+(적색), Ce3+(청색) 등에서 나타난다. 5d 전자들은 최외각에 노출되어 있기 때문에 결정장에 쉽게 영향을 받고 기지 재료에 강하게 의존한다.
질화갈륨 기지속에서 Eu3+ 이온의 경우, 외부 여기광에 의해 여기(excitation) 된 전자는 내부 4f 전이(inner shell transition)를 할 때 적색(파장: 622nm) 빛을 발광한다. Tb3+ 이온의 경우는 녹색(545nm) 빛을 방출하고, Er3+ 이온은 녹색 (537nm, 558nm) 빛을 방출하고, Pr3+ 이온은 적색 (645nm, 652nm) 빛을 방출하고, Tm3+ 이온은 청색 (450nm) 빛을 방출할 수 있다.
예를 들어, Tm, Er, Eu 등의 원소들이 함께 주입되어 있는 질화갈륨 박막에 UV를 조사해 주면 각각의 원소들은 청색, 녹색, 적색을 각각 방출하게 되어 결국 백색발광을 할 수 있게 된다. 만약, Er과 Eu 원소들이 함께 주입되어 있는 질화갈륨 박막에 청색 여기광을 조사해 준다면 각각의 원소들은 청색 빛을 일부 흡수하여 각각 녹색과 적색을 재방출하므로써 결국 백색 빛을 발광할 수 있다.
다음으로, 도 5와 같이 상기 제1 도전형 반도체층(110)의 희토류원소 주입층(115)이 형성된 영역 외의 영역에 제1 전극층(150)을 형성한다. 예를 들어, 상기 제1 패턴(310) 물질을 제거하고 노출된 제1 도전형 반도체층(110) 상에 제1 전극층(150)을 형성한다. 상기 제1 전극층(150)은 제1 오믹층(미도시), 반사층(미도시), 제1 전극(미도시) 등을 포함할 수 있다. 예를 들어, 상기 제1 전극층(150)이 반사층을 포함하는 경우 Al(알루미늄), Ag(은), 혹은 Al이나 Ag를 포함하는 합금을 포함하는 금속층으로 이루어질 수 있다.
또한, 상기 제1 전극층(150)이 제1 오믹층을 포함하는 경우, 상기 제1 오믹층은 ITO, IZO(In-ZnO), GZO(Ga-ZnO), AZO(Al-ZnO), AGZO(Al-Ga ZnO), IGZO(In-Ga ZnO), IrOx, RuOx, RuOx/ITO, Ni/IrOx/Au, 및 Ni/IrOx/Au/ITO 중 적어도 하나를 포함하며, 이러한 재료에 한정되는 않는다. 한편, 상기 제1 오믹층이 투명층이면 발광된 빛이 잘 투과할 수 있기 때문에 반사층이 필수적이지는 않다.
실시예에 따르면, 제1 전극층이 희토류원소가 포함되지 않은 전기전도도가 우수한 고품위의 n-형 질화물 반도체 박막층 위에 형성됨으로써 소자의 전기적 특성을 좋게 한다.
이후, 상기 제1 오믹층 상에 제1 전극(미도시)을 형성할 수 있다.
실시예에 따른 발광소자에 의하면 희토류원소가 제1 도전형 반도체층 표면부근의 일부에 주입되고, 제1 전극층이 고품위의 제1 도전형 반도체층 상에 형성되므로써 희토류원소 주입에 따른 박막의 결정성 저하 및 전기적 특성저하에 따른 소자의 성능저하 문제를 효과적으로 극복하여 고성능의 단일칩 백색 발광소자를 구현할 수 있다.
또한, 실시예는 종래의 형광체를 사용하지 않으므로 형광체 사용에 따른 문제점들을 극복하여 질화물 반도체 발광소자의 산업적 응용영역을 획기적으로 넓혀줄 수 있다.
(제2 실시예)
도 6는 제2 실시예에 따른 발광소자의 단면도이다.
제2 실시예에 따른 발광소자는 도전성 기판(200a), 상기 도전성 기판(200a) 상에 형성된 제1 도전형 반도체층(210), 활성층(220), 제2 도전형 반도체층(230)을 포함하고, 상기 도전성 기판(200a) 일부 영역에 요철(R)이 형성되고, 상기 요철이 형성된 도전성 기판(200a)에 희토류원소 주입층(215)이 형성될 수 있다.
제2 실시예는 희토류원소가 도전성 기판의 표면부근의 일부에 주입되고, 제1 전극층 고품위의 도전성 기판 표면상에 형성되므로써 희토류원소 주입에 따른 박막의 결정성 저하 및 전기적 특성저하에 따른 소자의 성능저하 문제를 효과적으로 극복하여 고성능의 단일칩 백색 발광소자를 구현할 수 있다.
제2 실시예는 도전성 기판을 채용하고, 상기 도전성 기판의 일부에 요철을 만들고, 희토류원소 주입층이 형성되는 점에 특징이 있다.
이하, 도 7 내지 도 8을 참조하여 제2 실시예에 따른 발광소자의 제조방법을 설명하되 상기 제1 실시예와 다른 점을 주로 설명한다. 제2 실시예는 상기 제1 실시예의 기술적인 특징을 채용할 수 있다.
우선, 도 7과 같이 도전성 기판(200a)이 준비된다. 상기 도전성 기판(200a)은 전기전도도가 우수하고 가시광선 영역에서 투명한 특성을 가질 수 있다. 상기 도전성 기판(200a)으로는 갈륨질화물(예, GaN), 갈륨산화물(예, Ga2O3), 산화아연(ZnO), 실리콘 카바이드(SiC) 혹은 금속산화물 등으로 이루어진 단결정 또는 다결정 기판일 수 있다.
이후, 제1 실시예와 같이 상기 도전성 기판(200a) 상에 제1 도전형 반도체층(210), 활성층(220), 제2 도전형 반도체층(230), 제2 전극층(240)을 형성한다. 상기 제2 전극층(240)은 제2 오믹층(미도시), 반사층(미도시) 등을 포함할 수 있다.
다음으로, 도 8과 같이 상기 도전성 기판(200a)의 하측(도면 8 상에서는 상부측)의 일부를 제거한다. 예를 들어, 상기 도전성 기판(200a)의 하부층을 얇게 만드는 폴리싱(polishing) 처리를 실시한다. 폴리싱을 실시하여 얇아지는 도전성 기판(200a)의 두께는 제조하고자 하는 소자의 응용 제품에 따라서 적절히 결정할 수 있다. 예를 들어, 약 400~500㎛로 형성된 도전성 기판(200a)을 폴리싱하여 약 70~100㎛의 두께를 남길 수 있으나 이에 한정되는 것은 아니다.
한편, 도전성 기판(200a) 위에 박막성장장비를 이용하여 고온에서 질화물 반도체 박막을 형성하게 되면 도전성 기판(200a)의 하부면이 높은 박막성장 온도와 반응성 가스들에 의해서 표면 결정 품질이 저하된다. 따라서, 도전성 기판(200a)의 하부층을 폴리싱하는 것이 소자의 전기적 특성을 개선할 수 있다.
이후, 상기 도전성 기판(200a)의 일부 영역에 요철(R)을 형성하고, 상기 요철이 형성된 도전성 기판(200a)에 희토류원소를 주입하여 희토류원소 주입층(215)을 형성시킨다. 예를 들어, 하측이 일부 제거되어 노출된 고품위의 도전성 기판(200a) 위에 일정한 모양의 제4 패턴(미도시)을 형성하고 이를 식각마스크로하여 식각한 후 상기 제4 패턴을 이온주입 마스크로하여 희토류원소를 주입시킬 수 있으나 이에 한정되는 것은 아니다.
또한, 희토류원소 주입층(215)을 형성하는 공정은 상기 도전성 기판(200a)의 일부 영역에 요철(R)을 형성하는 공정 전에 진행될 수도 있다.
제2 실시예는 희토류원소가 도전성 기판의 표면부근의 일부에 주입되고, 제1 전극층이 고품위의 도전성 기판 상에 형성되므로써 희토류원소 주입에 따른 박막의 결정성 저하 및 전기적 특성저하에 따른 소자의 성능저하 문제를 효과적으로 극복하여 고성능의 단일칩 백색 발광소자를 구현할 수 있다.
다음으로, 상기 제4 패턴을 제거하고 상기 도전성 기판(200a)의 상기 요철이 형성된 일부 영역 외의 영역에 제1 전극층(250)을 형성한다. 제1 전극층(250)은 제1 오믹층(미도시), 반사층(미도시), 제1 전극(미도시)을 포함할 수 있다.
제2 실시예에 따르면, 제1 전극층(250) 희토류원소가 포함되지 않은 전기전도도가 우수한 고품위의 도전성 기판(200a) 위에 형성되므로써 소자의 전기적 특성을 좋게 한다.
제2 실시예에 의하면 희토류원소가 도전성 기판의 표면부근의 일부에 주입되고, 제1 전극층이 고품위의 도전성 기판 상에 형성되므로써 희토류원소 주입에 따른 박막의 결정성 저하 및 전기적 특성저하에 따른 소자의 성능저하 문제를 효과적으로 극복하여 고성능의 단일칩 백색 발광소자를 구현할 수 있다.
또한, 실시예는 종래의 형광체를 사용하지 않으므로 형광체 사용에 따른 문제점들을 극복하여 질화물 반도체 발광소자의 산업적 응용영역을 획기적으로 넓혀줄 수 있다.
실시예에 따른 발광소자는 발광다이오드에 적용이 가능하나 이에 한정되는 것이 아니며, 또한 실시예는 수직형 발광소자 외에 수평형 발광소자에도 적용이 가능하다.
이상에서 본 발명에 대하여 그 바람직한 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 발명의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 본 발명의 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (15)

  1. 제2 도전형 반도체층;
    상기 제2 도전형 반도체층 상에 활성층;
    상기 활성층 상에 제1 도전형 반도체층; 및
    상기 제1 도전형 반도체층 일부에 형성된 희토류원소 주입층;을 포함하는 발광소자.
  2. 제1 항에 있어서,
    상기 희토류원소 주입층은
    희토류원소가 상기 제1 도전형 반도체층 표면부근의 일부에 주입된 발광소자.
  3. 제1 항에 있어서,
    상기 희토류원소 주입층은
    Er, Eu, Pr, Tb, Dy, Ce, Sm, Gd, Ho, Yb, Lu, Nd, Pm, Tm 중 어느 하나 이상을 포함하는 발광소자.
  4. 제1 항에 있어서,
    상기 희토류원소 주입층이 형성된 영역외의 상기 제1 도전형 반도체층 상에 제1 전극층을 포함하는 발광소자.
  5. 제4 항에 있어서,
    상기 제1 전극층은
    상기 제1 도전형 반도체층 상에 반사층; 및
    상기 반사층 상에 제1 전극;을 포함하는 발광소자.
  6. 제1 항에 있어서,
    상기 제2 도전형 반도체층 상에 제2 전극층을 포함하는 발광소자.
  7. 제6 항에 있어서,
    상기 제2 전극층은
    제2 오믹층, 반사층, 결합층, 제2 기판 중 어느 하나 이상을 포함하는 발광소자.
  8. 제1 항에 있어서,
    상기 제1 도전형 반도체층은 요철을 포함하는 발광소자.
  9. 제8 항에 있어서,
    상기 요철이 형성된 제1 도전형 반도체층에 상기 희토류원소 주입층을 포함하는 발광소자.
  10. 제2 도전형 반도체층;
    상기 제2 도전형 반도체층 상에 활성층;
    상기 활성층 상에 제1 도전형 반도체층;
    상기 제1 도전형 반도체층 상에 도전성 기판; 및
    상기 도전성 기판에 형성된 희토류원소 주입층;을 포함하는 발광소자.
  11. 제10 항에 있어서,
    상기 도전성 기판은
    갈륨질화물, 갈륨산화물, 산화아연, 실리콘 카바이드 혹은 금속산화물 중 어느 하나 이상을 포함하는 단결정 또는 다결정 기판인 발광소자.
  12. 제10항에 있어서,
    상기 도전성 기판은 일부 영역에 요철을 포함하는 발광소자.
  13. 제12항에 있어서,
    상기 요철이 형성된 도전성 기판의 일부 영역에 상기 희토류원소 주입층을 포함하는 발광소자.
  14. 제10 항에 있어서,
    상기 희토류원소 주입층이 형성된 영역 외의 상기 도전형 기판 상에 제1 전극층을 포함하는 발광소자.
  15. 제2 도전형 반도체층을 형성하는 단계;
    상기 제2 도전형 반도체층 상에 활성층을 형성하는 단계;
    상기 활성층 상에 제1 도전형 반도체층을 형성하는 단계; 및
    상기 제1 도전형 반도체층 일부에 희토류원소 주입층을 형성하는 단계;를 포함하는 발광소자의 제조방법.
PCT/KR2009/002688 2008-12-26 2009-05-21 발광소자 및 그 제조방법 WO2010074373A1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2008-0134515 2008-12-26
KR1020080134515A KR100992743B1 (ko) 2008-12-26 2008-12-26 발광소자 및 그 제조방법

Publications (1)

Publication Number Publication Date
WO2010074373A1 true WO2010074373A1 (ko) 2010-07-01

Family

ID=42040343

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2009/002688 WO2010074373A1 (ko) 2008-12-26 2009-05-21 발광소자 및 그 제조방법

Country Status (6)

Country Link
US (2) US7977683B2 (ko)
EP (1) EP2204857B1 (ko)
KR (1) KR100992743B1 (ko)
CN (1) CN101771118B (ko)
TW (1) TWI514924B (ko)
WO (1) WO2010074373A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100986440B1 (ko) * 2009-04-28 2010-10-08 엘지이노텍 주식회사 발광소자 및 그 제조방법
FR2957718B1 (fr) * 2010-03-16 2012-04-20 Commissariat Energie Atomique Diode electroluminescente hybride a rendement eleve
CN102290508A (zh) * 2011-09-14 2011-12-21 武汉大学 一种无荧光粉的白光led
EP2597687B1 (en) 2011-11-23 2016-02-03 Imec Method for producing a GaN LED device
KR20130066271A (ko) * 2011-12-12 2013-06-20 한국전자통신연구원 유기발광다이오드의 제조 방법
KR20160031938A (ko) * 2014-09-15 2016-03-23 서울바이오시스 주식회사 발광 다이오드

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040005612A (ko) * 2002-07-08 2004-01-16 니치아 카가쿠 고교 가부시키가이샤 질화물 반도체 소자의 제조방법 및 질화물 반도체 소자
KR20050088961A (ko) * 2005-08-14 2005-09-07 장구현 희토류 금속이 도핑된 투명 전도성 아연산화물의나노구조를 사용한 탑에미트형 질화물계 백색광 발광소자및 그 제조방법
KR20050093058A (ko) * 2004-03-18 2005-09-23 삼성전기주식회사 모노리식 백색 발광소자
KR100646634B1 (ko) * 2005-06-24 2006-11-23 서울옵토디바이스주식회사 발광 다이오드

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5779924A (en) * 1996-03-22 1998-07-14 Hewlett-Packard Company Ordered interface texturing for a light emitting device
KR20000021497A (ko) 1998-09-29 2000-04-25 구자홍 광통신용 발광원 및 그의 제조방법
US6140669A (en) * 1999-02-20 2000-10-31 Ohio University Gallium nitride doped with rare earth ions and method and structure for achieving visible light emission
US8829546B2 (en) * 1999-11-19 2014-09-09 Cree, Inc. Rare earth doped layer or substrate for light conversion
JP4193471B2 (ja) 2001-12-14 2008-12-10 日亜化学工業株式会社 発光装置およびその製造方法
KR100571818B1 (ko) * 2003-10-08 2006-04-17 삼성전자주식회사 질화물계 발광소자 및 그 제조방법
JP2005209982A (ja) * 2004-01-26 2005-08-04 Matsushita Electric Ind Co Ltd 半導体発光素子およびその製造方法
US7569863B2 (en) * 2004-02-19 2009-08-04 Panasonic Corporation Semiconductor light emitting device
CA2567611A1 (en) * 2004-05-28 2005-12-08 Tir Systems Ltd. Luminance enhancement apparatus and method
DE102005013894B4 (de) * 2004-06-30 2010-06-17 Osram Opto Semiconductors Gmbh Elektromagnetische Strahlung erzeugender Halbleiterchip und Verfahren zu dessen Herstellung
JP2006173506A (ja) 2004-12-20 2006-06-29 Matsushita Electric Ind Co Ltd 半導体発光素子および半導体発光素子の製造方法
JP2007109792A (ja) 2005-10-12 2007-04-26 Sony Corp 半導体発光素子および波長変換基板
JP2007165409A (ja) * 2005-12-09 2007-06-28 Rohm Co Ltd 半導体発光素子及び半導体発光素子の製造方法
KR100652346B1 (ko) 2006-01-06 2006-11-30 엘지전자 주식회사 발광 다이오드 및 그 제조방법
KR100886110B1 (ko) 2006-12-08 2009-02-27 고려대학교 산학협력단 반도체 발광소자용 지지기판 및 이를 이용한 수직구조의 반도체 발광소자 제조 방법
JP2008235804A (ja) * 2007-03-23 2008-10-02 Rohm Co Ltd 発光素子

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040005612A (ko) * 2002-07-08 2004-01-16 니치아 카가쿠 고교 가부시키가이샤 질화물 반도체 소자의 제조방법 및 질화물 반도체 소자
KR20050093058A (ko) * 2004-03-18 2005-09-23 삼성전기주식회사 모노리식 백색 발광소자
KR100646634B1 (ko) * 2005-06-24 2006-11-23 서울옵토디바이스주식회사 발광 다이오드
KR20050088961A (ko) * 2005-08-14 2005-09-07 장구현 희토류 금속이 도핑된 투명 전도성 아연산화물의나노구조를 사용한 탑에미트형 질화물계 백색광 발광소자및 그 제조방법

Also Published As

Publication number Publication date
EP2204857B1 (en) 2018-09-26
CN101771118B (zh) 2013-01-23
EP2204857A3 (en) 2015-04-01
US20110241053A1 (en) 2011-10-06
KR20100076460A (ko) 2010-07-06
CN101771118A (zh) 2010-07-07
TWI514924B (zh) 2015-12-21
KR100992743B1 (ko) 2010-11-05
US8431938B2 (en) 2013-04-30
US7977683B2 (en) 2011-07-12
US20100163902A1 (en) 2010-07-01
TW201026139A (en) 2010-07-01
EP2204857A2 (en) 2010-07-07

Similar Documents

Publication Publication Date Title
WO2010095781A1 (ko) 발광소자 및 그 제조방법
CN102169937B (zh) 发光器件、发光器件封装、制造发光器件的方法及照明系统
CN102074625B (zh) 发光器件、发光器件封装以及照明系统
WO2016153218A1 (ko) 발광 소자, 이를 포함하는 발광 소자 패키지 및 이 패키지를 포함하는 조명 장치
WO2016111454A1 (ko) 발광 소자 패키지 및 이를 포함하는 발광 장치
CN102194930B (zh) 用于制造发光器件的基板和用于制造发光器件的方法
WO2010101332A1 (ko) 발광소자
WO2010095785A1 (ko) 발광소자 및 발광소자 패키지
JP2011166148A (ja) 発光素子、発光素子の製造方法、及び発光素子パッケージ
WO2010044642A2 (en) Semiconductor light emitting device and method for manufacturing the same
US9276175B2 (en) Light emitting device, light emitting device package
WO2010074373A1 (ko) 발광소자 및 그 제조방법
JP2012204839A (ja) 発光素子及びその製造方法
CN104332482A (zh) 发光器件
WO2013165127A1 (ko) 발광 다이오드 소자 및 그의 제조 방법
CN102163665A (zh) 发光器件和制造发光器件的方法
WO2016104958A1 (ko) 적색 발광소자 및 조명장치
WO2016018010A1 (ko) 발광소자 및 조명시스템
WO2019045435A1 (en) LIGHT EMITTING DIODE APPARATUS AND METHOD FOR MANUFACTURING THE SAME
WO2013137554A1 (ko) 발광 소자 및 그 제조 방법
KR20110108625A (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
WO2017018767A1 (ko) 자외선 발광소자 및 발광소자 패키지
KR100646635B1 (ko) 복수 셀의 단일 발광 소자 및 이의 제조 방법
KR20120100057A (ko) 발광 소자 및 발광 소자 제조방법
WO2010095784A1 (ko) 발광소자

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09835139

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

32PN Ep: public notification in the ep bulletin as address of the adressee cannot be established

Free format text: NOTING OF LOSS OF RIGHTS PURSUANT TO RULE 112(1) EPC.

122 Ep: pct application non-entry in european phase

Ref document number: 09835139

Country of ref document: EP

Kind code of ref document: A1