WO2010073447A1 - 表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット - Google Patents

表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット Download PDF

Info

Publication number
WO2010073447A1
WO2010073447A1 PCT/JP2009/005377 JP2009005377W WO2010073447A1 WO 2010073447 A1 WO2010073447 A1 WO 2010073447A1 JP 2009005377 W JP2009005377 W JP 2009005377W WO 2010073447 A1 WO2010073447 A1 WO 2010073447A1
Authority
WO
WIPO (PCT)
Prior art keywords
display
display output
pixel data
output terminal
switch
Prior art date
Application number
PCT/JP2009/005377
Other languages
English (en)
French (fr)
Inventor
森山誠一
遠藤聡
山下謙治
景山博行
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to JP2010543767A priority Critical patent/JP5167373B2/ja
Publication of WO2010073447A1 publication Critical patent/WO2010073447A1/ja
Priority to US13/155,786 priority patent/US8390559B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels

Definitions

  • the present invention relates to a display driving device, a display module package, a display panel module, and a television set, and in particular, each of the panels is a panel according to display data for one line including n pixel data for each predetermined period.
  • the present invention relates to a display driving device that outputs n driving signals for driving electrodes to n display output terminals.
  • PDP plasma display panel
  • This PDP includes a plurality of discharge cells arranged in a matrix as pixels.
  • the PDP displays an image using light emission generated when the discharge cell is discharged.
  • a general AC type PDP has a plurality of display electrodes arranged in parallel and a plurality of data electrodes arranged to be orthogonal to these display electrodes.
  • the PDP display driving apparatus drives these data electrodes, that is, drives a capacitive load.
  • the PDP has been increased in screen size, definition, and brightness, and accordingly, a display driving device for driving the PDP is required to have multiple outputs, low EMI, and low power. It is coming. For this reason, power consumption when driving the data electrode, suppression of heat generation due to driving, and reduction of EMI noise accompanying data change are becoming important.
  • the electrode acts as a single capacitor. That is, a capacitive load is generated.
  • the display driving device consumes a lot of power when driving the capacitive load.
  • a display driving device described in Patent Document 1 is known.
  • the display driving device described in Patent Document 1 converts display data to a predetermined voltage level and outputs it to a display output terminal connected to the data electrode. Further, the display driving device described in Patent Document 1 can reduce driving power by using a two-step voltage driving method.
  • the display driving device described in Patent Document 1 includes a floating common floating potential line connected to a plurality of display output terminals by a wired OR connection via a selection switch.
  • the display driving device described in Patent Document 1 detects a change in voltage level before and after switching of display data. Further, the display driving device described in Patent Document 1 temporarily connects a display output terminal whose voltage level changes to a high impedance (Hi ⁇ ) at a predetermined timing (within a panel non-display period for switching display data). At the same time as Z), the selection switch is controlled so that the display output terminal is connected to the floating potential line. By this control, all the display output terminals whose data change due to the switching of the display data are temporarily cut off from the display output and connected to the common floating potential line.
  • Hi ⁇ high impedance
  • the common floating potential line is ideally VDD / 2.
  • VDD is the H level potential of the display output terminal. Therefore, the display driving device may be driven from VDD / 2 to GND or VDD. Thereby, the display drive device of patent document 1 can reduce drive electric power.
  • Patent Document 2 As a conventional technique for reducing EMI when display data changes, there is a technique described in Patent Document 2.
  • Patent Document 2 divides a plurality of data electrodes that display pixel data for one line into a plurality of data electrode groups, and sequentially shifts the timing of display output among the divided data electrode groups. Thereby, since the technique of patent document 2 can divide
  • an object of the present invention is to provide a display driving device, a display module package, a display panel module, and a television set that can suppress EMI by reducing peak current.
  • the display driving device responds to n (n: an integer of 2 or more) pixel data included in display data for one line for each predetermined period.
  • n an integer of 2 or more
  • Each of which is a display driving device that outputs n driving signals for driving panel electrodes to n display output terminals, and whether each of the n pixel data has changed from the pixel data of the immediately preceding cycle
  • the direction of the change is a change from the first logical value to the second logical value, or from the second logical value to the first logical value.
  • a first delay means for generating n first timing signals corresponding to the n display output terminals on a one-to-one basis, each having a different timing of change, based on a horizontal synchronization signal synchronized with the period, By delaying n ⁇ 1 of the n first timing signals, respectively, a second timing signal that generates n ⁇ 1 second timing signals corresponding one-to-one with the n ⁇ 1 display output terminals is generated.
  • the display driving device drives the n display output terminals at different timings. Therefore, since the display drive device according to the present invention can reduce the peak current, EMI can be suppressed.
  • the display drive device further delays the drive timing when the drive load capacity increases and the pixel data of adjacent display output terminals transition in opposite directions. Thereby, since the display drive device according to the present invention can further reduce the peak current, the EMI can be further suppressed.
  • the control unit drives the display output terminal corresponding to the pixel data to the first potential, and the pixel data is the second logical value.
  • the display output terminal corresponding to the pixel data is driven to a second potential higher than the first potential, and the n ⁇ 1 second timing signals are respectively a falling timing signal, a rising timing signal,
  • the n ⁇ 1 second delay means delays the n ⁇ 1 first timing signals by a first delay amount, respectively, so as to make a one-to-one correspondence with the n ⁇ 1 display output terminals.
  • N-1 corresponding timing signals for falling are generated at the same time, and each of the n-1 first timing signals is delayed by a second delay amount larger than the first delay amount.
  • the n ⁇ 1 delay selecting means includes the corresponding display output terminals, When the change direction of pixel data differs between a display output terminal and an adjacent display output terminal, and the corresponding pixel data changes from the second logical value to the first logical value, the standing The falling timing signal is selected, the direction of change in pixel data differs between the corresponding display output terminal and the display output terminal adjacent to the display output terminal, and the corresponding pixel data is When the logic value changes to the second logic value, the rising timing signal may be selected.
  • the pixel data is converted to the second logical value.
  • the drive timing is delayed from the case of changing from 1 to the first logical value.
  • the first delay means generates the n first timing signals so that the timing of the change is sequentially delayed in the arrangement order of the n display output terminals, and the transition direction coincidence determination means -One-to-one correspondence with one display output terminal, and change in pixel data between the corresponding display output terminal and the display output terminal arranged immediately before in the arrangement order with respect to the display output terminal It is determined whether or not the directions are different, and the (n ⁇ 1) delay selecting means includes a corresponding display output terminal and a display output terminal arranged immediately before in the arrangement order with respect to the display output terminal.
  • the corresponding second timing signal is selected, the corresponding display output terminal, and the display output terminal arranged immediately before in the arrangement order with respect to the display output terminal Pixel data between If the direction of the change are not different, it may be selected corresponding first timing signal.
  • the display driving device further corresponds to the n pixel data and the n display output terminals on a one-to-one basis, and shifts the voltage level of the corresponding pixel data to thereby change the first potential or the second potential.
  • n level shift means for outputting a potential
  • a step potential supply means for supplying a step potential between the first potential and the second potential, and the control means is changed by the change judging means.
  • a step potential supplied by the step potential supply means is supplied to the display output terminal corresponding to the determined pixel data during the first period included in each cycle, and is included in the cycle, and During the second period after the first period, control is performed so as to supply the first potential or the second potential output by the corresponding level shift means, and the control means Based on the timing of changes in the selected first timing signal or the second timing signal by extending selecting means may determine at least one of the first period and the second period.
  • the display driving apparatus performs two-step voltage driving in which the display output terminal is once driven to the step potential and then driven to the first potential or the second potential (H level or L level). Do.
  • the display drive device can reduce power consumption.
  • the step potential is supplied by the step potential supply means, the same potential is always supplied to the display output terminal in the first period without depending on the display data pattern. The Thereby, compared with the technique of patent document 1, power consumption can be reduced further.
  • the display driving device further corresponds to the n pixel data on a one-to-one basis, holds the corresponding pixel data at a timing based on the horizontal synchronization signal, and outputs the held pixel data.
  • the n first switches connected between the n pixel data, the n first switches, and the n display output terminals have a one-to-one correspondence, and the output of the step potential supply means N second switches connected between the terminal and the corresponding display output terminal, and the control means corresponds to the first data corresponding to the pixel data determined to be changed by the change determination means.
  • the And the second switch the first switch is turned off during the first period and the second switch is turned on, and the second switch is turned off during the second period, The first switch may be turned on.
  • the delay means generates the n timing signals by giving different delays to the horizontal synchronizing signal, and the control means generates the different first timing signals based on timings of changes of the n timing signals. For one period, the n first switches may be turned off and the n second switches may be turned on.
  • the display driving device drives the n display output terminals from the first potential or the second potential to the step potential at different timings, and from the step potential at different timings. Drive to the first potential or the second potential.
  • the display driving device can reduce both the peak current during driving to the step potential and during driving from the step potential to the first potential or the second potential, and thus can further suppress EMI.
  • the control unit performs the corresponding second switch during the first period and the second period. And the corresponding first switch may be turned on.
  • the display drive device According to this configuration, voltage driving of two steps is performed only on the display output terminal where the pixel data changes. Thereby, the display drive device according to the present invention can efficiently reduce power consumption.
  • the step potential may be a central potential between the first potential and the second potential.
  • control means may not turn on the corresponding first switch and second switch at the same time.
  • the display driving device according to the present invention can reliably avoid an instantaneous data collision. Thereby, the display drive device according to the present invention can reliably reduce EMI.
  • control means when turning on the first switch, the control means always turns on the first switch after turning off the second switch corresponding to the first switch, and turns on the second switch. After always turning off the first switch corresponding to the second switch, the second switch may be turned on.
  • the present invention can be realized not only as such a display drive device but also as a display drive method using characteristic means included in the display drive device as steps.
  • the present invention can also be realized as a display module package, a display panel module, and a television set including such a display driving device.
  • the present invention can provide a display driving device, a display module package, a display panel module, and a television set that can suppress EMI by reducing the peak current.
  • FIG. 1 is a diagram showing a configuration of a display driving apparatus according to Embodiment 1 of the present invention.
  • FIG. 2 is a circuit diagram showing configurations of a change determination circuit, a delay circuit, a delay selection circuit, and a transition direction coincidence determination circuit according to Embodiment 1 of the present invention.
  • FIG. 3 is a circuit diagram showing a configuration of the step potential supply circuit according to Embodiment 1 of the present invention.
  • FIG. 4 is a flowchart showing a flow of operations of the display driving apparatus according to Embodiment 1 of the present invention.
  • FIG. 5 is a timing chart showing the operation of the display driving apparatus according to Embodiment 1 of the present invention.
  • FIG. 1 is a diagram showing a configuration of a display driving apparatus according to Embodiment 1 of the present invention.
  • FIG. 2 is a circuit diagram showing configurations of a change determination circuit, a delay circuit, a delay selection circuit, and a transition direction coincidence determination circuit according to Embodiment 1 of
  • FIG. 6 is a circuit diagram showing a configuration of the step control circuit according to the first embodiment of the present invention.
  • FIG. 7 is a timing chart showing the operation of the step control circuit according to the first embodiment of the present invention.
  • FIG. 8 is a timing chart showing the operation of the display driving apparatus according to Embodiment 1 of the present invention.
  • FIG. 9 is a plan view showing the configuration of the module package according to Embodiment 2 of the present invention.
  • FIG. 10 is a plan view showing the configuration of the panel module according to Embodiment 2 of the present invention.
  • FIG. 11 is a block diagram showing a configuration of a television set according to Embodiment 2 of the present invention.
  • the display driving apparatus performs two-step voltage driving for each of the plurality of display output terminals at different timings. Furthermore, the display drive device according to Embodiment 1 of the present invention further delays the drive timing when display data transitions in opposite directions at display output terminals adjacent to each other. Thereby, since the display drive device according to the first embodiment of the present invention can reduce the peak current, the EMI can be suppressed.
  • FIG. 1 is a block diagram showing a configuration of a display driving apparatus according to Embodiment 1 of the present invention.
  • the display driving apparatus 100 shown in FIG. 1 has n (n: integer of 2 or more, for example, 192 or 388) pixel data included in serial display data 202 for one horizontal line for each predetermined period. , And n drive signals for driving the panel electrodes (data electrodes) of the PDP are output to n display output terminals 190 in accordance with the n pixel data thus taken in.
  • the display driver 100 includes a shift register 110, a first delay circuit 120, n first latch circuits 130, n change determination circuits 140, n delay generation circuits 300, and n ⁇ 1. Transition direction coincidence determination circuit 330, n step control circuits 150, n level shift circuits 160, n first switches 170, n second switches 171, and step potential supply circuit 180. And n display output terminals 190.
  • the horizontal synchronizing signal 201, the serial display data 202, and the pixel clock 203 are input to the display driving device 100 from the outside.
  • the shift register 110 takes in the serial display data 202 for one horizontal line using the pixel clock 203 and outputs the fetched serial display data 202 in parallel.
  • the serial display data 202 is a display data signal input serially from the outside in order to drive the data electrode of the PDP.
  • the serial display data 202 includes n pieces of pixel data 204 that is data for each pixel.
  • the shift register 110 includes n registers 111.
  • the n registers 111 are connected in series.
  • the n registers 111 store and output n pixel data 204, respectively.
  • the pixel clock 203 is a clock input in synchronization with the serial display data 202.
  • the pixel clock 203 is a clock for fetching serially input pixel data 204 into the register 111 and sequentially shifting the pixel data 204 fetched into the register 111 to the register 111 at the next stage. That is, the pixel clock 203 is a clock for storing the serial display data 202 for one horizontal line in the shift register 110.
  • the shift register 110 captures the serial display data 202 for each pixel clock 203 and sequentially shifts the captured pixel data 204 to store the serial display data 202 for one horizontal line.
  • the first delay circuit 120 delays the horizontal synchronization signal 201 to generate n latch control signals 205 each having a different change timing.
  • the horizontal synchronization signal 201 is a synchronization signal input at every line data switching cycle (hereinafter also simply referred to as “cycle”) of the serial display data 202 input from the outside.
  • the first delay circuit 120 includes n ⁇ 1 delay elements 121.
  • the n ⁇ 1 delay elements 121 are connected in series, and the horizontal synchronization signal 201 and the n ⁇ 1 signals output from each delay element 121 connected in series become n latch control signals 205. .
  • the delay amounts of the (n ⁇ 1) delay elements 121 are equal to each other.
  • the delay amount of one delay element 121 is about 0.2 nsec. Note that one or more of the delay amounts of the n ⁇ 1 delay elements 121 may be different.
  • the plurality of delay elements 121 delay the n latch control signals 205 so that the delay increases in the order of the display output terminals 190 (for example, the direction from the top to the bottom in FIG. 1).
  • one display output terminal 190 has one register 111, a latch control signal 205, a latch circuit 130, a change determination circuit 140, a delay generation circuit 300, a step control circuit 150, and a level shift circuit.
  • 160, the first switch 170, and the second switch 171 correspond to each other.
  • n ⁇ 1 transition direction coincidence determination circuits 330 are provided for every two adjacent display output terminals 190.
  • the n ⁇ 1 transition direction coincidence determination circuits 330 include n ⁇ 1 display outputs excluding the display output terminal 190 disposed at one end (upper end in FIG. 1) of the n display output terminals 190. Each corresponds to the terminal 190.
  • each corresponding component shall be indicated. Further, since the configuration of each component corresponding to each display output terminal 190 is the same, the component corresponding to one display output terminal 190 will be described below as a representative.
  • the latch circuit 130 captures and holds the pixel data 204 stored in the register 111 at a timing when the latch control signal 205 changes, and outputs the held pixel data 206.
  • the change determination circuit 140 determines whether the pixel data 206 held in the latch circuit 130 has changed from the pixel data 206 held in the immediately preceding cycle. Furthermore, when the pixel data 206 changes, the change determination circuit 140 determines a transition direction that is a direction in which the pixel data 206 has changed from the immediately preceding cycle. That is, the change determination circuit 140 determines whether the pixel data 206 has changed from the L level to the H level (rise) or has changed from the H level to the L level (fall).
  • FIG. 2 is a diagram illustrating circuit configurations of the change determination circuit 140, the delay generation circuit 300, and the transition direction coincidence determination circuit 330.
  • the change determination circuit 140 includes a latch circuit 141, an exclusive OR circuit 142, an OR circuit 143, an AND circuit 144, and a latch circuit 145.
  • the latch circuit 141 holds the pixel data 207 held in the latch circuit 130 in the immediately preceding cycle.
  • the latch circuit 141 captures and holds the pixel data 206 output from the latch circuit 130 at a timing when the latch control signal 205 changes, and outputs the held pixel data 207.
  • the latch circuit 141 may hold the pixel data 206 using a signal that changes at the same or earlier timing as the latch control signal 205 input to the latch circuit 130.
  • the exclusive OR circuit 142 determines whether or not the pixel data 206 held in the latch circuit 130 and the pixel data 207 held in the latch circuit 141 are the same, and outputs a determination signal 208 indicating the determination result. Output. That is, the exclusive OR circuit 142 determines whether or not the pixel data 206 held in the latch circuit 130 has changed due to switching of line data. Specifically, when the pixel data 206 and the pixel data 207 are the same, the exclusive OR circuit 142 determines that the pixel data 206 does not change due to the switching of the line data, and the pixel data 206 and the pixel data 207 Are different, it is determined that the pixel data 206 has changed due to the switching of the line data.
  • the OR circuit 143 determines whether or not the pixel data 206 held in the latch circuit 130 is at the L level and the pixel data 207 held in the latch circuit 141 is at the H level. That is, the OR circuit 143 determines whether or not the pixel data 206 held in the latch circuit 130 has changed from H level to L level (falling) due to switching of line data.
  • the AND circuit 144 determines whether the pixel data 206 held in the latch circuit 130 is at the H level and the pixel data 207 held in the latch circuit 141 is at the L level. That is, the AND circuit 144 determines whether or not the pixel data 206 held in the latch circuit 130 has changed from L level to H level (rise) due to switching of line data.
  • the latch circuit 145 holds the transition direction determined by the logical sum circuit 143 and the logical product circuit 144. Specifically, the latch circuit 145 holds the H level when the transition direction falls, and holds the L level when the transition direction rises. In addition, the latch circuit 145 outputs the held transition direction as the transition direction signal 215.
  • a certain display output terminal 190 is indicated as a display output terminal 190a
  • a display output terminal 190 adjacent in the upward direction (the upward direction in FIG. 1) of the display output terminal 190a is indicated as a display output terminal 190b.
  • the pixel data 206, the determination signal 208, and the transition direction signal 215 corresponding to the display output terminal 190a are referred to as pixel data 206a, the determination signal 208a, and the transition direction signal 215a, and the pixel data 206, determination corresponding to the display output terminal 190b.
  • the signal 208 and the transition direction signal 215 are denoted as pixel data 206b, a determination signal 208b, and a transition direction signal 215b.
  • the transition direction coincidence determination circuit 330 uses the determination signal 208a and the transition direction signal 215a and the determination signal 208b and the transition direction signal 215b to determine whether the transition directions of the pixel data 206a and the pixel data 206b match or are different. judge. Specifically, the transition direction coincidence determination circuit 330 uses the determination signals 208a and 208b to determine whether the pixel data 206a and 206b change together. Further, the transition direction coincidence determination circuit 330 uses the transition direction signals 215a and 215b to determine whether or not the transition directions of the pixel data 206a and 206b are different.
  • the transition direction coincidence determination circuit 330 outputs an H level transition direction coincidence determination signal 220 when both the pixel data 206a and 206b change and the pixel data 206a and 206b have different transition directions. . Further, the transition direction coincidence determination circuit 330 outputs the L when the pixel data 206a and 206b do not change or when the pixel data 206a and 206b change together but the pixel data 206a and 206b have the same transition direction. A level transition direction coincidence determination signal 220 is output.
  • the delay generation circuit 300 generates the timing control signal 219 obtained by delaying the latch control signal 205 as it is. Specifically, the delay generation circuit 300 outputs a timing control signal 219 obtained by delaying the latch control signal 205 when both the pixel data 206a and 206b change and the transition directions of the pixel data 206a and 206b are different. When the pixel data 206a and 206b have the same transition direction, or when at least one of the pixel data 206a and 206b does not change, the latch control signal 205 is output as the transition direction coincidence determination signal 220.
  • the delay generation circuit 300 includes a second delay circuit 310 and a delay selection circuit 320.
  • the second delay circuit 310 generates a falling delay signal 216 and a rising delay signal 217 by delaying the latch control signal 205.
  • the second delay circuit 310 includes a first delay element 311 and a second delay element 312.
  • the first delay element 311 generates the falling delay signal 216 by delaying the latch control signal 205 by the rising delay amount.
  • the second delay element 312 generates the rising delay signal 217 by delaying the latch control signal 205 by the rising delay amount.
  • the rising delay amount is larger than the falling delay amount.
  • the delay selection circuit 320 selects and selects one of the latch control signal 205, the falling delay signal 216, and the rising delay signal 217 using the transition direction signal 215 and the transition direction coincidence determination signal 220.
  • the signal is output as a timing control signal 219.
  • the delay selection circuit 320 determines that when at least one of the pixel data 206a and 206b does not change, or when both the pixel data 206a and 206b change but the transition directions of the pixel data 206a and 206b are the same, The latch control signal 205 is selected.
  • the delay selection circuit 320 selects a delay signal for falling when the transition directions of the pixel data 206a and 206b are different and when the transition direction of the pixel data 206a is falling.
  • the delay selection circuit 320 selects the rising delay signal when the transition directions of the pixel data 206a and 206b are different and when the transition direction of the pixel data 206a is rising.
  • the delay selection circuit 320 includes a first selection circuit 321 and a second selection circuit 322.
  • the first selection circuit 321 selects the falling delay signal 216 and outputs the selected falling delay signal 216 as the selection delay signal 218 when the transition direction signal 215a is at the H level (falling). Further, when the transition direction signal 215a is at the L level (rising), the first selection circuit 321 selects the rising delay signal 217 and outputs the selected rising delay signal 217 as the selection delay signal 218.
  • the second selection circuit 322 selects the selection delay signal 218 and outputs the selected selection delay signal 218 as the timing control signal 219 when the transition direction coincidence determination signal 220 is at the H level (when the transition direction is different).
  • the second selection circuit 322 selects the latch control signal 205 when the transition direction coincidence determination signal 220 is at the L level (when at least one of the pixel data 206a and 206b does not change or the transition direction is the same),
  • the selected latch control signal 205 is output as the timing control signal 219.
  • the delay selection circuit 320 corresponding to the display output terminal 190 disposed at the upper end of FIG. 1 always selects the latch control signal 205.
  • the step control circuit 150 drives the display output terminal 190 corresponding to the delay selection circuit 320 at the change timing of the timing control signal 219 selected by the delay selection circuit 320. Specifically, the step control circuit 150, based on the timing control signal 219, a first switch control signal 209 for turning on / off the first switch 170 and a second switch control signal 210 for turning on / off the second switch 171. And generate
  • the level shift circuit 160 includes level shifters 161, 162, and 163.
  • Level shifters 161, 162, and 163 convert the voltage level of the input signal and output a signal of the converted voltage level.
  • the shift register 110, the first delay circuit 120, the latch circuit 130, the change determination circuit 140, and the step control circuit 150 operate with a power supply voltage of 3V (L level is 0V, H level is 3V), level shifters 161, 162, and 163 shifts the voltage level of the logical value (L level or H level) of the pixel data 206, thereby outputting a signal whose L level is 0V and H level is 85V.
  • the level shifter 161 outputs the pixel data 211 by shifting the voltage level of the pixel data 206 held in the latch circuit 130.
  • the level shifter 162 outputs the first switch control signal 212 by shifting the voltage level of the first switch control signal 209.
  • the level shifter 163 outputs the second switch control signal 213 by shifting the voltage level of the second switch control signal 210.
  • the step potential supply circuit 180 supplies a step potential 214 of VDD / 2.
  • VDD is an H-level potential (for example, 85 V) after being converted by the level shift circuit 160.
  • the first switch 170 is connected between the output terminal of the level shifter 161 and the display output terminal 190.
  • the second switch 171 is connected between the common line to which the step potential 214 is supplied by the step potential supply circuit 180 and the display output terminal 190.
  • the common line to which the step potential 214 is supplied by the step potential supply circuit 180 is connected to all the n second switches 171.
  • each of the first switch 170 and the second switch 171 is a P-channel MOSFET.
  • the step control circuit 150 is supplied with the step potential 214 supplied by the step potential supply circuit 180 during a different first period between the display output terminals 190. Is supplied to the display output terminal 190.
  • the step control circuit 150 supplies the display output terminal 190 with an H level or L level potential output by the level shifter 161 during a second period that is different between the display output terminals 190 after the first period. Control.
  • the step control circuit 150 turns off the first switch 170 and turns on the second switch 171 during different first periods based on the timings of changes in the n timing control signals 219. Thereafter, the second switch 171 is turned off and the first switch 170 is turned on during different second periods based on the timings of changes of the n timing control signals 219.
  • step potential 214 is once supplied to the display output terminal 190 by the step potential supply circuit 180. Thereafter, the display output terminal 190 is driven to a potential of H level or L level by the level shifter 161.
  • the step control circuit 150 outputs the H level output from the level shifter 161 to the display output terminal 190 during the first period and the second period. Control is performed so that an L-level potential is supplied to the display output terminal 190.
  • the step control circuit 150 turns off the second switch 171 and turns on the first switch 170 during the first period and the second period.
  • the step potential 214 is not supplied to the display output terminal 190, and the H level or L level potential is supplied by the level shifter 161.
  • the step control circuit 150 turns off the first switch 170 and turns on the second switch 171 during a different first period with respect to the set of n first switches 170 and second switches 171.
  • the second switch 171 is turned off and the first switch 170 is turned on during different second periods.
  • FIG. 3 is a diagram showing a circuit configuration of the step potential supply circuit 180.
  • the clock signal ⁇ 1 is input to the gate of the transistor T1
  • the clock signal ⁇ 2 having the same cycle as the clock signal ⁇ 1 and shifted in phase by 180 degrees is input to the gate of the transistor T2
  • the gate of the transistor T3 is input.
  • VDD / 2 A step potential 214 is generated.
  • VDD / 2 can be supplied with low power consumption.
  • FIG. 4 is a flowchart showing the operation flow of the display driving apparatus 100.
  • serial display data 202 is stored in the shift register 110.
  • the latch circuit 130 holds the pixel data 204 held in the register 111 as the pixel data 206a (S101).
  • the change determination circuit 140 determines whether or not the pixel data 206a held by the latch circuit 130 has changed (S102).
  • the change determination circuit 140 determines the transition direction of the pixel data 206a (S103).
  • the transition direction coincidence determination circuit 330 determines whether or not the transition directions of the pixel data 206a and 206b are different (S104).
  • the delay selection circuit 320 When the transition directions of the pixel data 206a and 206b are different (Yes in S104) and the transition direction of the pixel data 206a is falling (Yes in S105), the delay selection circuit 320 outputs a latch control signal 205 that is a normal timing signal. Is selected and output as the timing control signal 219 (S106).
  • the delay selection circuit 320 is a latch control signal that is a normal timing signal.
  • the rising delay signal 217 obtained by delaying 205 is selected and output as the timing control signal 219 (S107).
  • the delay selection circuit 320 selects the latch control signal 205, which is a normal timing signal, and outputs it as the timing control signal 219 (S108). .
  • the step control circuit 150 supplies the step potential 214 to the display output terminal 190 by turning off the first switch 170 and turning on the second switch.
  • the n step control circuits 150 are configured to apply the step potential 214 to the display output terminal 190 at different timings based on the timing control signals 219 selected at step S106, S107, or S108, respectively. Supply is started (S109).
  • the step control circuit 150 turns off the second switch 171 and turns on the first switch 170, so that the display output terminal 190 is at the H level. Alternatively, it is driven to an L level potential.
  • the n number of step control circuits 150 are based on the latch control signal 205 selected at step S106, S107 or S108 and which changes at different timings, and the H level or L level of the display output terminal 190 at different timings. Is started (S110).
  • the step control circuit 150 turns off the second switch 171 and turns on the first switch 170, so that the display output terminal 190 is at the H level or the L level. (S111).
  • FIG. 5 is a timing chart showing the operation of the display driving apparatus 100.
  • the latch circuit 130 holds the H level pixel data 206, and the display output terminal 190 outputs the H level potential.
  • the step control circuit 150 turns off the second switch 171 and turns on the first switch 170 in the first period t0 and the second period t1.
  • the display output terminal 190 maintains the H level (VDD) supplied by the level shifter 161.
  • the pixel data 204 is at the L level, and the pixel data 206 held in the latch circuit 130 changes from the H level to the L level.
  • the step control circuit 150 turns off the first switch 170 and turns on the second switch 171 in the first period t0.
  • the step potential supply circuit 180 supplies the step potential 214 (VDD / 2) to the display output terminal 190, so that the potential of the display output terminal 190 is changed from the H level (VDD). It changes to step potential 214 (VDD / 2).
  • the step control circuit 150 turns off the second switch 171 and turns on the first switch 170 in the second period t1. Thereby, in the second period t1, the L level (0 V) is supplied to the display output terminal 190 by the level shifter 161, whereby the potential of the display output terminal 190 is changed from the step potential 214 (VDD / 2) to the L level ( 0V).
  • the step control circuit 150 turns off the second switch 171 and turns on the first switch 170 in the first period t0 and the second period t1.
  • the display output terminal 190 maintains the L level (0 V) supplied by the level shifter 161.
  • the pixel data 204 is at the H level, and the pixel data 206 held in the latch circuit 130 changes from the L level to the H level.
  • the step control circuit 150 turns off the first switch 170 and turns on the second switch 171 in the first period t0.
  • the step potential 214 (VDD / 2) is supplied to the display output terminal 190 by the step potential supply circuit 180, so that the potential of the display output terminal 190 is changed from the L level (0 V). It changes to step potential 214 (VDD / 2).
  • the step control circuit 150 turns off the second switch 171 and turns on the first switch 170 in the second period t1.
  • the H level (VDD) is supplied to the display output terminal 190 by the level shifter 161 in the second period t1, so that the potential of the display output terminal 190 is changed from the step potential 214 (VDD / 2) to the H level ( VDD).
  • the display driving device 100 drives the display output terminal 190 in two steps when there is a change in the pixel data 206. Thereby, the display drive apparatus 100 can reduce power consumption.
  • power consumption is proportional to (operating frequency) ⁇ (driving load capacity) ⁇ (driving voltage) 2 .
  • the power consumption is proportional to (drive load capacity) ⁇ (drive voltage) 2 .
  • Pm power dissipation at any driving terminal, the total load capacitance Cm, when the drive voltage amplitude and Vm, power consumption when not driven in two steps is Pm alpha Cm ⁇ Vm 2.
  • the power consumption in the case of driving in 2 steps (2 divisions) is expressed by the following formula (1), where the step potential is 1/2 of Vm.
  • the power consumption when driving in 3 steps (3 divisions) is expressed by the following equation (2), assuming that the step potential is 1/3 of Vm and 2/3.
  • the step potential 214 is supplied to the display output terminal 190 by the step potential supply circuit 180, so that the pixel does not depend on the pattern of the serial display data 202.
  • the display output terminal 190 in which the data 206 changes is always VDD / 2 in the first period t0. That is, the display driving apparatus 100 according to the first embodiment of the present invention can always supply the step potential 214 that can reduce power consumption most efficiently without depending on the pattern of the serial display data 202. Therefore, the display driving device 100 according to the first embodiment of the present invention consumes more current than the case where the step potential depends on the pattern of the serial display data 202 as in the display driving device described in Patent Document 1. Reduced reliably.
  • the latch control signal 205, the pixel data 206, the determination signal 208, the first switch control signal 209, the second switch control signal 210, and the potential of the display output terminal 190 corresponding to the other display output terminal 190 are dotted lines. It shows with.
  • the latch control signal 205 corresponding to the other display output terminal 190 is delayed in change timing with respect to the delay time t4 given by the first delay circuit 120 and the signal indicated by the solid line.
  • the pixel data 206, the determination signal 208, the first switch control signal 209, the second switch control signal 210, and the change timing of the potential of the display output terminal 190 are also delayed by the delay time t4.
  • the step control circuit 150 turns off the first switch 170 and turns on the second switch 171 in the first period t2 delayed by the delay time t4 from the first period t0. Further, the step control circuit 150 turns off the second switch 171 and turns on the first switch 170 in the second period t3 delayed by the delay time t4 from the second period t1.
  • n delay control signals 205 are given different delay times t4 by the first delay circuit 120, respectively.
  • the display driving device 100 turns off the first switch 170 and turns on the second switch 171 during the first periods t0 and t2 starting from different times based on the timings of changes of the n latch control signals 205. To do. Further, the display driving apparatus 100 turns off the second switch 171 and turns on the first switch 170 during the second periods t1 and t3 starting from different times based on the timing of the change of the n latch control signals 205. To do. Therefore, the timing at which the display output terminal 190 is driven by the step potential supply circuit 180 and the level shifter 161 is different.
  • the display driving apparatus 100 can reduce the peak current, the EMI when the serial display data 202 changes can be reduced.
  • step control circuit 150 a detailed configuration of the step control circuit 150 will be described.
  • FIG. 6 is a diagram showing a circuit configuration of the step control circuit 150.
  • Step control circuit 150 includes a timing generation unit 151 and a change control unit 152.
  • the level shifters 162 and 163 are omitted.
  • the timing generation unit 151 generates a signal 226 and a signal 229 using the timing control signal 219.
  • the signal 226 and the signal 229 are signals that are sources of the first switch control signal 212 and the second switch control signal 213, respectively.
  • the change control unit 152 When it is determined that the pixel data 206 has changed due to switching of line data (when the determination signal 208 is at L level), the change control unit 152 always performs the first switch control regardless of the logical values of the signal 226 and the signal 229.
  • the signal 212 is set to L level
  • the second switch control signal 213 is set to H level. That is, the first switch 170 is turned on and the second switch 171 is turned off.
  • FIG. 7 is a timing chart showing the operation of the timing generator 151 for one cycle. Signals 221 to 229 are signals shown in FIG.
  • the time t5 shown in FIG. 7 is the sum of the delay times of the delay elements DLY1, DLY2, and DLY3, the time t6 is the sum of the delay times of the delay elements DLY1 and DLY2, and the time t7 is the delay time of the delay element DLY1.
  • Time t8 is the delay time of the delay element DLY0.
  • the delay times of the delay elements DLY0 and DLY1 are smaller than the delay time of the delay element DLY2, respectively.
  • the signal 226 is a signal that is the basis of the first switch control signal 212.
  • the first switch 170 is turned off.
  • the signal 226 is at the L level, the first switch 170 is turned on.
  • the signal 229 is a signal that is the basis of the second switch control signal 213.
  • the second switch 171 is turned on.
  • the second switch 171 is turned off. .
  • the first switch 170 when the first switch 170 is turned on and the second switch 171 is turned off, the first switch 170 is turned off and the second switch 171 is turned on. After the first switch 170 is turned off, the second switch 171 is turned on at time t10. That is, during the time t9 to t10, both the first switch 170 and the second switch 171 are turned off.
  • the first switch 170 When the first switch 170 is turned off and the second switch 171 is turned on, the first switch 170 is turned on and the second switch 171 is turned off. At time t11, the second switch 171 is first turned on. After turning off, the first switch 170 is turned on at time t12. That is, during the time t11 to t12, both the first switch 170 and the second switch 171 are turned off.
  • the timing generator 151 when the first switch 170 is turned on, the timing generator 151 always turns off the second switch 171 and then turns on the first switch 170. In addition, when the second switch 171 is turned on, the timing generator 151 always turns off the first switch 170 and then turns on the second switch 171. In other words, the timing generation unit 151 does not turn on the first switch 170 and the second switch 171 at the same time.
  • the first switch 170 and the second switch 171 are not turned on at the same time, so that an instantaneous data collision can be reliably avoided. Thereby, the display drive apparatus 100 can reduce EMI reliably.
  • FIG. 8 is a timing chart showing an operation in the case where the transition direction is different in the display driving device 100.
  • the latch control signal 205, the falling delay signal 216, and the rising delay signal 217 corresponding to the display output terminal 190a are referred to as the latch control signal 205a, the falling delay signal 216a, and
  • the latch control signal 205 corresponding to the rising delay signal 217a and the display output terminal 190b is referred to as the latch control signal 205b.
  • the latch control signal 205a changes with a delay time t4 compared to the latch control signal 205b. Further, the falling delay signal 216a is converted with a delay of the delay time t13 as compared with the latch control signal 205a. The rising delay signal 217a is converted with a delay of t14 compared to the latch control signal 205a.
  • the display output terminal 190a changes at a timing delayed by the delay time t4 compared to the display output terminal 190b.
  • the display output terminal 190a changes at a timing delayed by the delay time t4 + t13 as compared with the display output terminal 190b. .
  • the display output terminal 190a changes at a timing delayed by a delay time t4 + t14 as compared with the display output terminal 190b.
  • the display driving device 100 when the pixel data 206b corresponding to the display output terminal 190b adjacent in the upward direction changes in a transition direction different from the pixel data 206a, The display output terminal 190a is changed at a timing further delayed than the normal timing.
  • the plurality of display output terminals 190 are directed from the top to the bottom shown in FIG. 1 and the timing of the change is sequentially delayed. Therefore, the pixel data 206b corresponding to the display output terminal 190b adjacent in the upward direction is the immediately preceding timing. This is pixel data 206 that changes.
  • the display driving device 100 can reduce the peak current by further delaying the timing of the change of the display output terminal 190 when the peak current increases in this way.
  • the display driving apparatus 100 since the driving load capacity at the time of rising is larger than the driving load capacity at the time of falling, the peak current becomes large.
  • the display driving apparatus 100 according to the first embodiment of the present invention has a case where the pixel data 206a and 206b of the adjacent display output terminals 190a and 190b transition in opposite directions and a transition of the pixel data 206a.
  • the change timing of the display output terminal 190a is delayed as compared with the case where the transition direction of the pixel data 206a is falling.
  • the display drive device 100 according to Embodiment 1 of the present invention can reduce the peak current.
  • the pixel data 206 output to the plurality of display output terminals 190 is started to be driven at different timings. Therefore, since the display drive apparatus 100 can reduce a peak current, it can reduce the EMI noise accompanying a display drive.
  • the display driving device 100 when the pixel data 206 changes, the display driving device 100 once drives the potential of the display output terminal 190 to the step potential 214 supplied from the step potential supply circuit 180 and then drives to the VDD or GND. To do. That is, the display driving apparatus 100 drives the display output terminal 190 in two parts using a step-like two-stage potential.
  • power consumption is proportional to the square of the amount of potential to be driven. That is, by driving the display output terminal 190 in two divisions, power consumption can be reduced compared to driving the display output terminal 190 from GND to VDD or from VDD to GND.
  • step potential 214 supplied from the step potential supply circuit 180 is not limited to the center potential (VDD / 2) between VDD and GND, and may be any potential between VDD and GND. Note that the step potential 214 is preferably set to VDD / 2 in consideration of the power consumption reduction effect.
  • the transition relationship of the pixel data 206 with respect to the plurality of display output terminals 190 is a reverse potential relationship, for example, the potential of a certain display output terminal 190 transitions from the L level to the H level.
  • the potential of the output terminal 190 transitions from the H level to the L level, the charge accumulated between the display output terminals 190 is shared through the common line to which the step potential 214 is supplied from the step potential supply circuit 180. . Thereby, the power consumption of the step potential supply circuit 180 can be reduced.
  • the display driving device 100 changes the display output terminal 190 at a timing further delayed from the normal timing. Thereby, the display drive apparatus 100 can reduce a peak current.
  • the display driving device 100 delays the change timing of the display output terminal 190 compared to the case where the transition direction of the pixel data 206 is falling. Thereby, the display drive apparatus 100 can reduce a peak current.
  • the display driving apparatus 100 can achieve both low power and low EMI.
  • the timing at which the plurality of display output terminals 190 are driven to the step potential 214 is different, so that the maximum load on the step potential supply circuit 180 can be reduced.
  • the first delay circuit 120 includes the n ⁇ 1 delay elements 121 connected in series.
  • the first delay circuit 120 may include n delay elements connected in series. In this case, n signals output from each delay element 121 connected in series become n latch control signals 205.
  • the display driving device 100 drives the plurality of display output terminals 190 to the step potential at different timings. However, after driving to the step potential at the same timing, the display driving device 100 is driven to the L level or H at different timings. You may drive to the level.
  • the display driving device 100 includes the second delay circuit 310 and the delay selection circuit 320 corresponding to the display output terminal 190 disposed at the upper end of FIG. At least one of the delay selection circuits 320 may not be provided. That is, the display driving apparatus 100 may include n ⁇ 1 second delay circuits 310 and delay selection circuits 320 for n display output terminals 190, respectively.
  • FIG. 9 is a plan view showing a configuration of a display module package using the display driving apparatus 100 according to the present invention.
  • the display module package 600 shown in FIG. 9 includes a display input signal joint terminal portion 601, an FPC (flexible printed circuit board) 602, and a display output joint terminal portion 603 includes a data driver 604.
  • a display input signal joint terminal portion 601 an FPC (flexible printed circuit board) 602
  • a display output joint terminal portion 603 includes a data driver 604.
  • the data driver 604 is the display driving apparatus 100 according to the present invention described above.
  • the display input signal junction terminal unit 601 is connected to a signal input terminal of the data driver 604 (a terminal to which the horizontal synchronization signal 201, the serial display data 202, the pixel clock 203, and the like are input) via the FPC 602.
  • the display output joint terminal portion 603 is connected to a plurality of display output terminals 190 of the data driver 604.
  • FIG. 10 is a plan view showing a configuration of a panel module including the display module package 600.
  • FIG. 10 is a plan view showing a configuration of a panel module including the display module package 600.
  • the display panel module 700 shown in FIG. 10 includes a plurality of display module packages 600, a PDP panel 701, a display input common substrate 702, and a panel LSI 703.
  • Display output joint terminals 603 of a plurality of display module packages 600 are connected to the PDP panel 701.
  • the panel LSI 703 generates signals (horizontal synchronization signal 201, serial display data 202, pixel clock 203, and the like) for controlling display driving of the PDP panel 701, and generates the generated signals via the display input common substrate 702.
  • the data is output to the display input signal joining terminal portion 601 of the display module package 600.
  • one display module package 600 is used for each of a plurality of divided columns of the PDP panel 701. Thereby, the reduction in power consumption in each data driver 604 greatly contributes to the reduction in power consumption of the entire display panel module 700.
  • FIG. 11 is a block diagram illustrating a configuration of a PDP television set including the display panel module 700.
  • the television set 800 shown in FIG. 11 includes a video signal input unit 801, a signal processing LSI 802, an image quality LSI 803, an LVDS (Low Voltage Differential Signaling) transmitter (LVDS-Tx) 804, and a panel block 810.
  • the panel block 810 includes an LVDS receiver (LVDS-Rx) 811, a discharge controller 812, a scan driver 813, a sustain driver 814, and a display panel module 700.
  • Video signal input unit 801 receives image data displayed on PDP panel 701.
  • the signal processing LSI 802 and the image quality LSI 803 perform signal processing such as image quality adjustment on the image data input to the video signal input unit 801.
  • the LVDS transmitter 804 converts the image data processed by the signal processing LSI 802 into two differential signals.
  • the LVDS receiver 811 restores the differential signal converted by the LVDS transmitter 804 to a normal signal. By using LVDS, power consumption can be reduced.
  • the panel LSI 703 generates serial display data 202, a horizontal synchronization signal 201, a vertical synchronization signal, and the like based on the image data (display data) restored by the LVDS receiver 811.
  • the data driver 604 drives the data electrodes of the PDP panel 701 according to the serial display data 202 generated by the panel LSI 703.
  • the discharge controller 812 performs subfield control, preliminary discharge control, gradation control of display data, and the like.
  • the discharge controller 812 generates a control signal for controlling the scan driver 813 and the sustain driver 814 based on the horizontal synchronization signal 201 and the vertical synchronization signal.
  • the scan driver 813 and the sustain driver 814 drive the scan electrode and the sustain electrode of the PDP panel 701 based on the control signal generated by the discharge control unit 812, respectively.
  • the display driving apparatus 100 can be easily incorporated into a video display system such as a television set 800 including a display panel such as a PDP.
  • the present invention can be applied to a display driving device, and in particular, can be applied to a driver of a display panel having a capacitive load such as a PDP or EL (electroluminescence) panel.
  • a display driving device and in particular, can be applied to a driver of a display panel having a capacitive load such as a PDP or EL (electroluminescence) panel.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

 本発明に係る表示駆動装置(100)は、それぞれ変化のタイミングが異なる複数のラッチ制御信号(205)を生成する第1遅延回路(120)と、ラッチ制御信号(205)を遅延させることにより、立ち下がり用遅延信号(216)及び立ち上がり用遅延信号(217)を生成する第2遅延回路(310)と、隣接する表示出力端子(190)間で画素データ(204)の変化の方向が異なる場合、立ち下がり用遅延信号(216)又は立ち上がり用遅延信号(217)を選択し、隣接する表示出力端子(190)間で画素データ(204)の変化の方向が異ならない場合、ラッチ制御信号(205)を選択する遅延選択回路(320)と、遅延選択回路(320)により選択された信号の変化のタイミングで、表示出力端子(190)を駆動するステップ制御回路(150)とを備える。

Description

表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット
 本発明は、表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセットに関し、特に、予め定められた周期毎に、n個の画素データを含む1ライン分の表示データに応じて、それぞれがパネル電極を駆動するn個の駆動信号をn個の表示出力端子に出力する表示駆動装置に関する。
 近年、PDP(プラズマディスプレイパネル)は、薄型、大画面、かつ高精細の表示パネルとして注目されている。このPDPは、マトリックス状に配置された複数の放電セルを画素として備える。また、PDPは、放電セルの放電の際に生じる発光を利用して画像を表示する。
 一般的なAC型PDPは、平行に配置された複数の表示電極と、これらの表示電極に直交するように配置された複数のデータ電極とを有している。PDPの表示駆動装置は、これらのデータ電極を駆動する、つまり容量性負荷を駆動対象とする。
 一方で、PDPの大画面化、高精細化、及び高輝度化が進んできており、それに伴い、PDPを駆動する表示駆動装置も多出力化、低EMI化、及び低電力化が必要となってきている。このため、データ電極を駆動する際の電力消費、駆動に伴う発熱の抑制、及びデータ変化に伴うEMIノイズの低減が重要になってきている。
 また、2つのデータ電極間に異なる電位が与えられると、電極間が1つの容量として作用する。すなわち、容量性負荷が発生する。表示駆動装置は、この容量性負荷を駆動する際に多くの電力を消費する。これに対して、表示駆動装置の電力消費を低減する従来技術として、特許文献1記載の表示駆動装置が知られている。
 特許文献1記載の表示駆動装置は、表示データを所定の電圧レベルに変換して、データ電極に接続された表示出力端子に出力する。また、特許文献1記載の表示駆動装置は、2ステップの電圧駆動方法を用いることで、駆動電力を低減できる。
 具体的には、特許文献1記載の表示駆動装置は、複数の表示出力端子に、選択スイッチを介してワイヤードOR接続された、フローティング状態の共通フローティング電位線を備える。
 また、特許文献1記載の表示駆動装置は、表示データの切り替わり前後での電圧レベルの変化を検出する。また、特許文献1記載の表示駆動装置は、電圧レベルが変化する表示出力端子を、所定のタイミング(表示データの切り替えのためのパネル非表示の期間内)において一時的にハイ・インピーダンス(Hi-Z)に制御すると同時に、当該表示出力端子がフローティング電位線に接続されるように選択スイッチを制御する。この制御により、表示データの切り替わりによりデータが変化する全ての表示出力端子は、一時的に表示出力が遮断され、共通フローティング電位線に接続される。
 よって、電圧レベルが変化する表示出力端子が短絡された状態になるので、直前にH(=High)レベル、又はL(=Low)レベルが出力されていた表示出力端子間で蓄積された容量電荷の移動が行われる。これにより、Hレベルの表示出力端子とLレベルの表示出力端子との数のバランスによって、フローティング状態の共通フローティング電位線はある電位に落ち着く。
 例えば、電圧レベルが変化する複数の表示出力端子において、Hレベルの表示出力端子とLレベルの表示出力端子との数が同じ場合は、理想的には共通フローティング電位線は、VDD/2となる(VDDは表示出力端子のHレベル電位)。よって、表示駆動装置は、VDD/2からGND又はVDDまで駆動すればよい。これにより、特許文献1記載の表示駆動装置は、駆動電力を低減できる。
 また、表示データが変化をする際のEMIを低減する従来技術として、特許文献2記載の技術がある。
 特許文献2の技術は、1ライン分の画素データを表示する複数のデータ電極を複数のデータ電極群に分割し、分割したデータ電極群の間で表示出力のタイミングを順次にずらす。これにより、特許文献2の技術は、データが同時に変化する数を群単位に分割できるので、ピーク電流を低減できる。これにより、特許文献2の技術は、発生するEMIを抑制できる。
米国特許第7116137号明細書 特許第2953342号公報
 しかしながら、このような表示駆動装置において、さらなる低EMI化が望まれている。
 そこで、本発明は、ピーク電流を低減することで、EMIを抑制できる表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセットを提供することを目的とする。
 上記目的を達成するために、本発明に係る表示駆動装置は、予め定められた周期毎に、1ライン分の表示データに含まれるn(n:2以上の整数)個の画素データに応じて、それぞれがパネル電極を駆動するn個の駆動信号をn個の表示出力端子に出力する表示駆動装置であって、前記n個の画素データのそれぞれが、直前の周期の画素データから変化したか否かを判定し、さらに、変化したと判定した場合、当該変化の方向が第1の論理値から第2の論理値への変化であるか、前記第2の論理値から前記第1の論理値への変化であるかを判定する変化判定手段と、隣接する二つの前記表示出力端子の間ごとに設けられ、当該隣接する二つの表示出力端子の間の画素データの変化の方向が異なるか否かを判定するn-1個の遷移方向一致判定手段と、前記周期に同期する水平同期信号に基づき、前記n個の表示出力端子と一対一で対応し、それぞれ変化のタイミングが異なるn個の第1タイミング信号を生成する第1遅延手段と、前記n個の第1タイミング信号のうちn-1個をそれぞれ遅延させることにより、n-1個の前記表示出力端子と一対一で対応するn-1個の第2タイミング信号を生成する第2遅延手段と、前記n-1個の表示出力端子と一対一で対応し、対応する表示出力端子と、当該表示出力端子と隣接する一つの表示出力端子との間で画素データの変化の方向が異なる場合、対応する前記第2タイミング信号を選択し、対応する表示出力端子と、当該表示出力端子と隣接する一つの表示出力端子との間で画素データの変化の方向が異ならない場合、対応する前記第1タイミング信号を選択するn-1個の遅延選択手段と、前記n-1個の遅延選択手段により選択された前記第1タイミング信号又は前記第2タイミング信号の変化のタイミングで、当該遅延選択手段に対応する前記表示出力端子を駆動する制御手段とを備える。
 この構成によれば、本発明に係る表示駆動装置は、n個の表示出力端子を、それぞれ異なるタイミングで駆動する。これにより、本発明に係る表示駆動装置は、ピーク電流を低減できるので、EMIを抑制できる。
 さらに、本発明に係る表示駆動装置は、駆動負荷容量が大きくなる、隣接する表示出力端子の画素データが互いに逆方向に遷移する場合には、駆動タイミングをさらに遅らす。これにより、本発明に係る表示駆動装置は、さらにピーク電流を低減できるので、さらにEMIを抑制できる。
 また、前記制御手段は、前記画素データが前記第1の論理値の場合、当該画素データに対応する前記表示出力端子を第1電位に駆動し、前記画素データが前記第2の論理値の場合、当該画素データに対応する前記表示出力端子を前記第1電位より高い第2電位に駆動し、前記n-1個の第2タイミング信号は、それぞれ立ち下がり用タイミング信号と、立ち上がり用タイミング信号とを含み、前記n-1個の第2遅延手段は、前記n-1個の第1タイミング信号をそれぞれ第1の遅延量で遅延させることにより、前記n-1個の表示出力端子と一対一で対応するn-1個の前記立ち下がり用タイミング信号を生成するとともに、前記n-1個の第1タイミング信号をそれぞれ、前記第1の遅延量より大きい第2の遅延量で遅延させることにより、前記n-1個の表示出力端子と一対一で対応するn-1個の前記立ち上がり用タイミング信号を生成し、前記n-1個の遅延選択手段は、対応する表示出力端子と、当該表示出力端子と隣接する表示出力端子との間で画素データの変化の方向が異なり、かつ、対応する前記画素データが前記第2の論理値から前記第1の論理値に変化する場合、前記立ち下がり用タイミング信号を選択し、対応する表示出力端子と、当該表示出力端子と隣接する表示出力端子との間で画素データの変化の方向が異なり、かつ、対応する前記画素データが前記第1の論理値から前記第2の論理値に変化する場合、前記立ち上がり用タイミング信号を選択してもよい。
 この構成によれば、駆動負荷容量が大きくなる、立ち上がり時(画素データが第1の論理値から第2の論理値に変化する場合)には、立ち下がり時(画素データが第2の論理値から第1の論理値に変化する場合)より、駆動タイミングを遅らす。これにより、本発明に係る表示駆動装置は、さらにピーク電流を低減できるので、さらにEMIを抑制できる。
 また、前記第1遅延手段は、前記n個の表示出力端子の並び順に、順次変化のタイミングが遅れるように前記n個の第1タイミング信号を生成し、前記遷移方向一致判定手段は、前記n-1個の表示出力端子と一対一で対応し、対応する表示出力端子と、当該表示出力端子に対して前記並び順で直前に配置される前記表示出力端子との間の画素データの変化の方向が異なるか否かを判定し、前記n-1個の遅延選択手段は、対応する表示出力端子と、当該表示出力端子に対して前記並び順で直前に配置される前記表示出力端子との間の画素データの変化の方向が異なる場合、対応する前記第2タイミング信号を選択し、対応する表示出力端子と、当該表示出力端子に対して前記並び順で直前に配置される前記表示出力端子との間の画素データの変化の方向が異ならない場合、対応する前記第1タイミング信号を選択してもよい。
 また、前記表示駆動装置は、さらに、前記n個の画素データ及び前記n個の表示出力端子に一対一で対応し、対応する画素データの電圧レベルをシフトすることにより、第1電位又は第2電位を出力するn個のレベルシフト手段と、前記第1電位と前記第2電位との間のステップ電位を供給するステップ電位供給手段を備え、前記制御手段は、前記変化判定手段により変化したと判定された画素データに対応する表示出力端子に対して、前記各周期に含まれる第1期間の間、前記ステップ電位供給手段により供給されるステップ電位を供給し、当該周期に含まれ、かつ前記第1期間の後である第2期間の間、対応する前記レベルシフト手段により出力される第1電位又は第2電位を供給するように制御し、前記制御手段は、前記n-1個の遅延選択手段により選択された前記第1タイミング信号又は前記第2タイミング信号の変化のタイミングに基づき、前記第1期間及び前記第2期間のうちすくなくとも一方を決定してもよい。
 この構成によれば、本発明に係る表示駆動装置は、表示出力端子を一旦ステップ電位に駆動した後、第1電位又は第2電位(Hレベル又はLレベル)に駆動する2ステップの電圧駆動を行う。これにより、本発明に係る表示駆動装置は、消費電力を低減できる。
 さらに、本発明に係る表示駆動装置では、ステップ電位供給手段によりステップ電位が供給されるので、第1期間において、表示データのパターンに依存せずに、常に同一の電位が表示出力端子に供給される。これにより、特許文献1記載の技術に比べ、さらに消費電力を低減できる。
 また、前記表示駆動装置は、さらに、前記n個の画素データに一対一で対応し、対応する画素データを、前記水平同期信号に基づくタイミングで保持し、保持した画素データを出力するn個のラッチ手段と、前記n個の画素データ、n個のレベルシフト手段及び前記n個の表示出力端子と一対一で対応し、対応する前記レベルシフト手段の出力端子と、対応する前記表示出力端子との間に接続されるn個の第1スイッチと、前記n個の画素データ、前記n個の第1スイッチ及び前記n個の表示出力端子と一対一で対応し、前記ステップ電位供給手段の出力端子と、対応する前記表示出力端子との間に接続されるn個の第2スイッチとを備え、前記制御手段は、前記変化判定手段により変化したと判定された画素データに対応する前記第1スイッチ及び前記第2スイッチに対して、前記第1期間の間、当該第1スイッチをオフし、かつ当該第2スイッチをオンし、前記第2期間の間、当該第2スイッチをオフし、かつ当該第1スイッチをオンしてもよい。
 また、前記遅延手段は、前記水平同期信号にそれぞれ異なる遅延を与えることで前記n個のタイミング信号を生成し、前記制御手段は、前記n個のタイミング信号の変化のタイミングに基づくそれぞれ異なる前記第1期間の間、前記n個の第1スイッチをオフし、かつ前記n個の第2スイッチをオンしてもよい。
 この構成によれば、本発明に係る表示駆動装置は、n個の表示出力端子を、それぞれ異なるタイミングで第1電位又は第2電位からステップ電位に駆動し、かつ、それぞれ異なるタイミングでステップ電位から第1電位又は第2電位に駆動する。これにより、本発明に係る表示駆動装置は、ステップ電位への駆動時、及びステップ電位から第1電位又は第2電位への駆動時のピーク電流を共に低減できるので、さらにEMIを抑制できる。
 また、前記制御手段は、前記変化判定手段により対応する前記ラッチ手段に保持される画素データが変化しないと判定された場合、前記第1期間及び前記第2期間の間、対応する前記第2スイッチをオフ、かつ対応する前記第1スイッチをオンしてもよい。
 この構成によれば、画素データが変化する表示出力端子に対してのみ、2ステップの電圧駆動を行う。これにより、本発明に係る表示駆動装置は、消費電力を効率的に削減できる。
 また、前記ステップ電位は、前記第1電位と前記第2電位との中心の電位であってもよい。
 また、前記制御手段は、対応する前記第1スイッチ及び前記第2スイッチを同時にオンしなくてもよい。
 この構成によれば、本発明に係る表示駆動装置は、瞬間的なデータの衝突を確実に回避できる。これにより、本発明に係る表示駆動装置は、確実に、EMIを低減できる。
 また、前記制御手段は、前記第1スイッチをオンする際、常に当該第1スイッチに対応する前記第2スイッチのオフした後、当該第1スイッチをオンし、前記第2スイッチをオンする際、常に当該第2スイッチに対応する前記第1スイッチをオフした後、当該第2スイッチをオンしてもよい。
 なお、本発明は、このような表示駆動装置として実現できるだけでなく、表示駆動装置に含まれる特徴的な手段をステップとする表示駆動方法として実現できる。また、本発明は、このような表示駆動装置を備える表示モジュールパッケージ、表示パネルモジュール及びテレビセットとしても実現できる。
 以上より、本発明は、ピーク電流を低減することで、EMIを抑制できる表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセットを提供できる。
図1は、本発明の実施の形態1に係る表示駆動装置の構成を示す図である。 図2は、本発明の実施の形態1に係る変化判定回路、遅延回路、遅延選択回路及び遷移方向一致判定回路の構成を示す回路図である。 図3は、本発明の実施の形態1に係るステップ電位供給回路の構成を示す回路図である。 図4は、本発明の実施の形態1に係る表示駆動装置の動作の流れを示すフローチャートである。 図5は、本発明の実施の形態1に係る表示駆動装置の動作を示すタイミングチャートである。 図6は、本発明の実施の形態1に係るステップ制御回路の構成を示す回路図である。 図7は、本発明の実施の形態1に係るステップ制御回路の動作を示すタイミングチャートである。 図8は、本発明の実施の形態1に係る表示駆動装置の動作を示すタイミングチャートである。 図9は、本発明の実施の形態2に係るモジュールパッケージの構成を示す平面図である。 図10は、本発明の実施の形態2に係るパネルモジュールの構成を示す平面図である。 図11は、本発明の実施の形態2に係るテレビセットの構成を示すブロック図である。
 以下、本発明に係る表示駆動装置の実施の形態について、図面を参照しながら詳細に説明する。
 (実施の形態1)
 本発明の実施の形態1に係る表示駆動装置は、複数の表示出力端子に対し、それぞれ異なるタイミングで、2ステップの電圧駆動を行う。さらに、本発明の実施の形態1に係る表示駆動装置は、互いに隣接する表示出力端子において、互いに逆方向に表示データが遷移する場合、さらに駆動タイミングを遅らす。これにより、本発明の実施の形態1に係る表示駆動装置は、ピーク電流を低減できるので、EMIを抑制できる。
 まず、本発明の実施の形態1に係る表示駆動装置の構成を説明する。
 図1は、本発明の実施の形態1に係る表示駆動装置の構成を示すブロック図である。
 図1に示す表示駆動装置100は、予め定められた周期毎に、1水平ライン分のシリアル表示データ202に含まれるn(n:2以上の整数、例えば192又は388等。)個の画素データを取り込み、取り込んだn個の画素データに応じて、それぞれがPDPのパネル電極(データ電極)を駆動するn個の駆動信号をn個の表示出力端子190に出力する。
 表示駆動装置100は、シフトレジスタ110と、第1遅延回路120と、n個の第1ラッチ回路130と、n個の変化判定回路140と、n個の遅延生成回路300と、n-1個の遷移方向一致判定回路330と、n個のステップ制御回路150と、n個のレベルシフト回路160と、n個の第1スイッチ170と、n個の第2スイッチ171と、ステップ電位供給回路180と、n個の表示出力端子190とを備える。
 また、表示駆動装置100には、外部から水平同期信号201と、シリアル表示データ202と、画素クロック203とが入力される。
 シフトレジスタ110は、画素クロック203を用いて1水平ライン分のシリアル表示データ202を取り込み、取り込んだシリアル表示データ202を並列に出力する。
 シリアル表示データ202は、PDPのデータ電極を駆動するために外部からシリアルに入力される表示データ信号である。シリアル表示データ202は、画素ごとのデータであるn個の画素データ204を含む。
 シフトレジスタ110は、n個のレジスタ111を含む。n個のレジスタ111は、直列に接続される。n個のレジスタ111は、n個の画素データ204をそれぞれ格納及び出力する。
 画素クロック203は、シリアル表示データ202に同期して入力されるクロックである。画素クロック203は、シリアルに入力される画素データ204をレジスタ111に取り込み、レジスタ111に取り込んだ画素データ204を順次次段のレジスタ111にシフトさせるためのクロックである。つまり、画素クロック203は、1水平ライン分のシリアル表示データ202をシフトレジスタ110に格納するためのクロックである。
 シフトレジスタ110は、シリアル表示データ202を、画素クロック203毎に取り込み、かつ取り込んだ画素データ204を順次シフトして1水平ライン分のシリアル表示データ202を格納する。
 第1遅延回路120は、水平同期信号201に遅延を与えることで、それぞれ変化のタイミングが異なるn個のラッチ制御信号205を生成する。
 水平同期信号201は、外部から入力されるシリアル表示データ202のラインデータの切り替わり周期(以下、単に「周期」とも記す。)毎に入力される同期信号である。
 第1遅延回路120は、n-1個の遅延素子121を含む。n-1個の遅延素子121は、直列に接続され、水平同期信号201と、直列に接続された各遅延素子121により出力されるn-1個の信号がn個のラッチ制御信号205となる。また、n-1個の遅延素子121の遅延量は、それぞれ等しく、例えば1つの遅延素子121の遅延量は、0.2n秒程度である。なお、n-1個の遅延素子121の遅延量のうち1以上が異なってもよい。
 また、複数の遅延素子121は、表示出力端子190の並びの順(例えば図1における上から下に向かう方向)に遅延が増加するように、n個のラッチ制御信号205に遅延を与える。
 なお、図1に示すように、1つの表示出力端子190に、それぞれ1つのレジスタ111、ラッチ制御信号205、ラッチ回路130、変化判定回路140、遅延生成回路300、ステップ制御回路150、レベルシフト回路160、第1スイッチ170及び第2スイッチ171が対応する。また、n-1個の遷移方向一致判定回路330は、隣接する二つの表示出力端子190間ごとに設けられる。例えば、n-1個の遷移方向一致判定回路330は、n個の表示出力端子190のうち、一方端(図1の上端)に配置される表示出力端子190を除くn-1個の表示出力端子190に、それぞれ対応する。
 以下において、特別の記載がないかぎり、対応する各構成要素に対する動作を示すものとする。また、各表示出力端子190に対応する各構成要素の構成は、同様なので、以下、代表して1つの表示出力端子190に対応する構成要素を説明する。
 ラッチ回路130は、レジスタ111に格納される画素データ204を、ラッチ制御信号205が変化するタイミングで取り込んだうえ保持し、保持する画素データ206を出力する。
 変化判定回路140は、ラッチ回路130に保持される画素データ206が、直前の周期で保持されていた画素データ206から変化したか否かを判定する。さらに、変化判定回路140は、画素データ206が変化した場合には、画素データ206が直前の周期から変化した方向である遷移方向を判定する。つまり、変化判定回路140は、当該画素データ206が、LレベルからHレベルに変化した(立ち上がり)か、HレベルからLレベルに変化した(立ち下がり)かを判定する。
 図2は、変化判定回路140、遅延生成回路300、及び遷移方向一致判定回路330の回路構成を示す図である。
 図2に示すように変化判定回路140は、ラッチ回路141と、排他的論理和回路142と、論理和回路143と、論理積回路144と、ラッチ回路145とを備える。
 ラッチ回路141は、直前の周期においてラッチ回路130に保持されていた画素データ207を保持する。ラッチ回路141は、ラッチ回路130により出力される画素データ206を、ラッチ制御信号205が変化するタイミングで取り込んだうえ保持し、保持する画素データ207を出力する。なお、ラッチ回路141は、ラッチ回路130に入力されるラッチ制御信号205と、同じ又は早いタイミングで変化する信号を用いて画素データ206を保持すればよい。
 排他的論理和回路142は、ラッチ回路130に保持される画素データ206と、ラッチ回路141に保持される画素データ207とが同一であるか否かを判定し、判定結果を示す判定信号208を出力する。つまり、排他的論理和回路142は、ラッチ回路130に保持される画素データ206が、ラインデータの切り替わりにより変化したか否かを判定する。具体的には、排他的論理和回路142は、画素データ206と画素データ207とが同一である場合、ラインデータの切り替わりにより画素データ206が変化しないと判定し、画素データ206と画素データ207とが異なる場合、ラインデータの切り替わりにより画素データ206が変化したと判定する。
 論理和回路143は、ラッチ回路130に保持される画素データ206がLレベルであり、かつラッチ回路141に保持される画素データ207がHレベルであるか否かを判定する。つまり、論理和回路143は、ラッチ回路130に保持される画素データ206が、ラインデータの切り替わりによりHレベルからLレベルに変化した(立ち下がり)か否かを判定する。
 論理積回路144は、ラッチ回路130に保持される画素データ206がHレベルであり、かつラッチ回路141に保持される画素データ207がLレベルであるか否かを判定する。つまり、論理積回路144は、ラッチ回路130に保持される画素データ206が、ラインデータの切り替わりによりLレベルからHレベルに変化した(立ち上がり)か否かを判定する。
 ラッチ回路145は、論理和回路143及び論理積回路144により判定された、遷移方向を保持する。具体的には、ラッチ回路145は、遷移方向が立ち下がりの場合にはHレベルを保持し、遷移方向が立ち上がりの場合にはLレベルを保持する。また、ラッチ回路145は、保持する遷移方向を遷移方向信号215として出力する。
 なお、図2及び以下の説明において、ある表示出力端子190を表示出力端子190aと示し、表示出力端子190aの上方向(図1における上方向)に隣接する表示出力端子190を表示出力端子190bと示す。また、表示出力端子190aに対応する画素データ206、判定信号208及び遷移方向信号215を、画素データ206a、判定信号208a及び遷移方向信号215aと示し、表示出力端子190bに対応する画素データ206、判定信号208及び遷移方向信号215を、画素データ206b、判定信号208b及び遷移方向信号215bと示す。
 遷移方向一致判定回路330は、判定信号208a及び遷移方向信号215aと、判定信号208b及び遷移方向信号215bとを用いて、画素データ206aと画素データ206bとの遷移方向が一致するか、異なるかを判定する。具体的には、遷移方向一致判定回路330は、判定信号208a及び208bを用いて、画素データ206a及び206bが共に変化するか否かを判定する。さらに、遷移方向一致判定回路330は、遷移方向信号215a及び215bを用いて、画素データ206a及び206bの遷移方向が異なるか否かを判定する。
 さらに具体的には、遷移方向一致判定回路330は、画素データ206a及び206bが共に変化し、かつ、画素データ206a及び206bの遷移方向が異なる場合にHレベルの遷移方向一致判定信号220を出力する。また、遷移方向一致判定回路330は、画素データ206a及び206bのうち少なくとも一方が変化しない場合、又は、画素データ206a及び206bが共に変化するが、画素データ206a及び206bの遷移方向が同じ場合にLレベルの遷移方向一致判定信号220を出力する。
 遅延生成回路300は、ラッチ制御信号205をそのまま、又は遅延させたタイミング制御信号219を生成する。具体的には、遅延生成回路300は、画素データ206a及び206bが共に変化し、かつ、画素データ206a及び206bの遷移方向が異なる場合に、ラッチ制御信号205を遅延させたタイミング制御信号219を出力し、画素データ206a及び206bの遷移方向が同じ場合、又は、画素データ206a及び206bのうち少なくとも一方が変化しない場合、ラッチ制御信号205を遷移方向一致判定信号220として出力する。
 この遅延生成回路300は、第2遅延回路310と、遅延選択回路320とを備える。
 第2遅延回路310は、ラッチ制御信号205を遅延させることにより、立ち下がり用遅延信号216と立ち上がり用遅延信号217とを生成する。この第2遅延回路310は、第1遅延素子311と、第2遅延素子312とを備える。第1遅延素子311は、ラッチ制御信号205を立ち上がり用遅延量で遅延することにより、立ち下がり用遅延信号216を生成する。第2遅延素子312は、ラッチ制御信号205を立ち上がり用遅延量で遅延することにより、立ち上がり用遅延信号217を生成する。ここで、立ち上がり用遅延量は、立ち下がり用遅延量より大きい。
 遅延選択回路320は、遷移方向信号215及び遷移方向一致判定信号220を用いて、ラッチ制御信号205と立ち下がり用遅延信号216と立ち上がり用遅延信号217のうちいずれか1つを選択し、選択した信号をタイミング制御信号219として出力する。具体的には、遅延選択回路320は、画素データ206a及び206bのうち少なくとも一方が変化しない場合、又は、画素データ206a及び206bが共に変化するが、画素データ206a及び206bの遷移方向が同じ場合、ラッチ制御信号205を選択する。また、遅延選択回路320は、画素データ206a及び206bの遷移方向が異なる場合、かつ、画素データ206aの遷移方向が立ち下がりの場合、立ち下がり用遅延信号を選択する。また、遅延選択回路320は、画素データ206a及び206bの遷移方向が異なる場合、かつ、画素データ206aの遷移方向が立ち上がりの場合、立ち上がり用遅延信号を選択する。
 この遅延選択回路320は、第1選択回路321と、第2選択回路322とを備える。
 第1選択回路321は、遷移方向信号215aがHレベル(立ち下がり)の場合、立ち下がり用遅延信号216を選択し、選択した立ち下がり用遅延信号216を選択遅延信号218として出力する。また、第1選択回路321は、遷移方向信号215aがLレベル(立ち上がり)の場合、立ち上がり用遅延信号217を選択し、選択した立ち上がり用遅延信号217を選択遅延信号218として出力する。
 第2選択回路322は、遷移方向一致判定信号220がHレベルの場合(遷移方向が異なる場合)、選択遅延信号218を選択し、選択した選択遅延信号218をタイミング制御信号219として出力する。また、第2選択回路322は、遷移方向一致判定信号220がLレベルの場合(画素データ206a及び206bのうち少なくとも一方が変化しない、又は遷移方向が同じ場合)、ラッチ制御信号205を選択し、選択したラッチ制御信号205をタイミング制御信号219として出力する。
 なお、図1の上端に配置される表示出力端子190に対応する遅延選択回路320は、常に、ラッチ制御信号205を選択する。
 ステップ制御回路150は、遅延選択回路320により選択されたタイミング制御信号219の変化のタイミングで、当該遅延選択回路320に対応する表示出力端子190を駆動する。具体的には、ステップ制御回路150は、タイミング制御信号219に基づき、第1スイッチ170をオン/オフさせる第1スイッチ制御信号209と、第2スイッチ171をオン/オフさせる第2スイッチ制御信号210とを生成する。
 レベルシフト回路160は、レベルシフタ161、162及び163を備える。
 レベルシフタ161、162及び163は、入力された信号の電圧レベルを変換し、変換した電圧レベルの信号を出力する。例えば、シフトレジスタ110、第1遅延回路120、ラッチ回路130、変化判定回路140及びステップ制御回路150は、電源電圧3Vで動作し(Lレベルが0V、Hレベルが3V)、レベルシフタ161、162及び163は、画素データ206の論理値(Lレベル又はHレベル)の電圧レベルをシフトすることにより、Lレベルが0V、Hレベルが85Vの信号を出力する。
 レベルシフタ161は、ラッチ回路130に保持される画素データ206の電圧レベルをシフトすることにより、画素データ211を出力する。レベルシフタ162は、第1スイッチ制御信号209の電圧レベルをシフトすることにより、第1スイッチ制御信号212を出力する。レベルシフタ163は、第2スイッチ制御信号210の電圧レベルをシフトすることにより、第2スイッチ制御信号213を出力する。
 ステップ電位供給回路180は、VDD/2のステップ電位214を供給する。ここで、VDDは、レベルシフト回路160により変換された後のHレベルの電位(例えば85V)である。
 第1スイッチ170は、レベルシフタ161の出力端子と、表示出力端子190との間に接続される。
 第2スイッチ171は、ステップ電位供給回路180によりステップ電位214が供給される共通線と、表示出力端子190との間に接続される。ここで、ステップ電位供給回路180によりステップ電位214が供給される共通線は、n個の第2スイッチ171の全てに接続される。
 例えば、第1スイッチ170及び第2スイッチ171は、それぞれPチャンネルMOSFETである。
 ステップ制御回路150は、変化判定回路140により、画素データ206が変化したと判定された場合、表示出力端子190間でそれぞれ異なる第1期間の間、ステップ電位供給回路180により供給されるステップ電位214を表示出力端子190に供給するように制御する。ステップ制御回路150は、第1期間の後の、表示出力端子190間でそれぞれ異なる第2期間の間、レベルシフタ161により出力されるHレベル又はLレベルの電位を表示出力端子190に供給するように制御する。
 具体的には、ステップ制御回路150は、n個のタイミング制御信号219の変化のタイミングに基づくそれぞれ異なる第1期間の間、第1スイッチ170をオフし、かつ第2スイッチ171をオンする。その後、n個のタイミング制御信号219の変化のタイミングに基づくそれぞれ異なる第2期間の間、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。
 これにより、表示出力端子190には、一旦ステップ電位供給回路180によりステップ電位214が供給される。その後、表示出力端子190は、レベルシフタ161によりHレベル又はLレベルの電位まで駆動される。
 また、ステップ制御回路150は、変化判定回路140により、画素データ206が変化しないと判定された場合、第1期間及び第2期間の間、表示出力端子190にレベルシフタ161により出力されるHレベル又はLレベルの電位を表示出力端子190に供給するように制御する。
 具体的には、ステップ制御回路150は、第1期間及び第2期間の間、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。
 これにより、画素データ206が変化しない場合には、表示出力端子190には、ステップ電位214は供給されず、レベルシフタ161によりHレベル又はLレベルの電位が供給される。
 また、ステップ制御回路150は、n個の第1スイッチ170及び第2スイッチ171の組に対して、それぞれ異なる第1期間の間、第1スイッチ170をオフし、かつ第2スイッチ171をオンし、それぞれ異なる第2期間の間、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。
 図3は、ステップ電位供給回路180の回路構成を示す図である。
 図3に示す回路構成において、トランジスタT1のゲートにクロック信号φ1を入力し、トランジスタT2のゲートにクロック信号φ1と同周期かつ位相が180度ずれたクロック信号φ2を入力し、トランジスタT3のゲートにクロックφ2に対して2倍の周期を有する信号の反転信号であるクロック信号φ3を入力し、トランジスタT4のゲートにクロック信号φ1の反転信号であるクロック信号φ4を入力することで、VDD/2のステップ電位214が生成される。
 また、図3に示す回路構成のステップ電位供給回路180を用いることで、少ない消費電力で、VDD/2を供給できる。
 次に、表示駆動装置100の動作の概略を説明する。
 図4は、表示駆動装置100の動作の流れを示すフローチャートである。
 まず、シフトレジスタ110にシリアル表示データ202が格納される。
 次に、ラッチ制御信号205の変化のタイミングで、ラッチ回路130は、レジスタ111に保持される画素データ204を画素データ206aとして保持する(S101)。
 変化判定回路140は、ラッチ回路130により保持される画素データ206aが変化したか否かを判定する(S102)。
 画素データ206aが変化した場合(S102でYes)、変化判定回路140は、画素データ206aの遷移方向を判定する(S103)。
 次に、遷移方向一致判定回路330は、画素データ206a及び206bの遷移方向が異なるか否かを判定する(S104)。
 画素データ206a及び206bの遷移方向が異なり(S104でYes)、かつ画素データ206aの遷移方向が立ち下がりの場合(S105でYes)、遅延選択回路320は、通常のタイミング信号であるラッチ制御信号205を遅延させた立ち下がり用遅延信号216を選択し、タイミング制御信号219として出力する(S106)。
 また、画素データ206a及び206bの遷移方向が異なり(S104でYes)、かつ画素データ206aの遷移方向が立ち上がりの場合(S105でNo)、遅延選択回路320は、通常のタイミング信号であるラッチ制御信号205を遅延させた立ち上がり用遅延信号217を選択し、タイミング制御信号219として出力する(S107)。
 また、画素データ206a及び206bの遷移方向が異ならない場合(S104でNo)、遅延選択回路320は、通常のタイミング信号であるラッチ制御信号205を選択し、タイミング制御信号219として出力する(S108)。
 次に、ステップ制御回路150は、第1スイッチ170をオフし、かつ第2スイッチをオンすることで、表示出力端子190にステップ電位214を供給する。ここで、n個のステップ制御回路150は、ステップS106、S107又はS108で選択された、それぞれ異なるタイミングで変化するタイミング制御信号219に基づき、それぞれ異なるタイミングで表示出力端子190へのステップ電位214の供給を開始する(S109)。
 次に、ステップ制御回路150は、表示出力端子190の電位がステップ電位214になった後、第2スイッチ171をオフし、かつ第1スイッチ170をオンすることで、表示出力端子190にHレベル又はLレベルの電位に駆動する。ここで、n個のステップ制御回路150は、ステップS106、S107又はS108で選択された、それぞれ異なるタイミングで変化するラッチ制御信号205に基づき、それぞれ異なるタイミングで表示出力端子190のHレベル又はLレベルへの駆動を開始する(S110)。
 一方、画素データ206が変化しない場合(S102でNo)、ステップ制御回路150は、第2スイッチ171をオフし、かつ第1スイッチ170をオンすることで、表示出力端子190にHレベル又はLレベルの電位に駆動する(S111)。
 なお、図4に示す処理は、各表示出力端子190に対応する構成要素ごとに行われる。
 以下、表示駆動装置100の具体的な動作例を説明する。
 まず、画素データ206aと206bとの遷移方向が同じ場合の動作を説明する。
 図5は、表示駆動装置100の動作を示すタイミングチャートである。
 ラインデータの切り替わり周期T0において、ラッチ回路130にはHレベルの画素データ206が保持されており、表示出力端子190にはHレベルの電位が出力されている。
 周期T1において、画素データ204はHレベルであり、ラッチ回路130に保持される画素データ206は変化しない。よって、ステップ制御回路150は、第1期間t0及び第2期間t1において、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。これにより、表示出力端子190は、レベルシフタ161により供給されるHレベル(VDD)を維持する。
 周期T2において、画素データ204はLレベルであり、ラッチ回路130に保持される画素データ206は、HレベルからLレベルに変化する。
 よって、ステップ制御回路150は、第1期間t0において、第1スイッチ170をオフし、かつ第2スイッチ171をオンする。これにより、第1期間t0において、表示出力端子190に、ステップ電位供給回路180によりステップ電位214(VDD/2)が供給されることにより、表示出力端子190の電位は、Hレベル(VDD)からステップ電位214(VDD/2)に変化する。
 また、ステップ制御回路150は、第2期間t1において、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。これにより、第2期間t1において、表示出力端子190に、レベルシフタ161によりLレベル(0V)が供給されることにより、表示出力端子190の電位は、ステップ電位214(VDD/2)からLレベル(0V)に変化する。
 周期T3において、画素データ204はLレベルであり、ラッチ回路130に保持される画素データ206は変化しない。よって、ステップ制御回路150は、第1期間t0及び第2期間t1において、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。これにより、表示出力端子190は、レベルシフタ161により供給されるLレベル(0V)を維持する。
 周期T4において、画素データ204はHレベルであり、ラッチ回路130に保持される画素データ206は、LレベルからHレベルに変化する。
 よって、ステップ制御回路150は、第1期間t0において、第1スイッチ170をオフし、かつ第2スイッチ171をオンする。これにより、第1期間t0において、表示出力端子190に、ステップ電位供給回路180によりステップ電位214(VDD/2)が供給されることにより、表示出力端子190の電位は、Lレベル(0V)からステップ電位214(VDD/2)に変化する。
 また、ステップ制御回路150は、第2期間t1において、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。これにより、第2期間t1において、表示出力端子190に、レベルシフタ161によりHレベル(VDD)が供給されることにより、表示出力端子190の電位は、ステップ電位214(VDD/2)からHレベル(VDD)に変化する。
 このように、本発明の実施の形態1に係る表示駆動装置100は、画素データ206に変化がある場合は、表示出力端子190を2ステップで駆動する。これにより、表示駆動装置100は、消費電力を削減できる。
 以下、2ステップでの駆動により消費電力が削減される原理を説明する。
 消費電力は(動作周波数)×(駆動負荷容量)×(駆動電圧)2に比例することは一般的に知られている。ここで動作周波数(データ遷移サイクル変化時間)を一定とすると、消費電力は(駆動負荷容量)×(駆動電圧)2に比例する。
 任意の駆動端子における消費電力をPm、総負荷容量をCm、駆動電圧振幅をVmとすると、2ステップで駆動しない場合の消費電力はPm ∝ Cm×Vm2 である。
 一方、2ステップ(2分割)で駆動した場合の消費電力は、ステップ電位をVmの1/2の電位とすると下記式(1)で示される。
  Pm ∝ Cm×(Vm/2)×2(分割駆動回数)
       = 1/2×Cm×(Vm)2       ・・・式(1)
 このように、2ステップで駆動することにより、消費電力を1/2に低減できる。
 さらに、3ステップ(3分割)で駆動した場合の消費電力は、ステップ電位をVmの1/3の電位及び2/3の電位とすると下記式(2)で示される。
  Pm ∝ Cm×(Vm/3)× 3
       = 1/3×Cm×(Vm)2       ・・・式(2)
 同様に考えると、n(nは2以上の整数)ステップ(n分割)で駆動した場合の消費電力は、ステップ電位を、Vmをn等分した電位とすると下記式(3)で示される。
  Pm ∝ 1/n×Cm×(Vm)2         ・・・式(3)
 このように、上記式(3)に示すように分割駆動のステップを多くすることによって消費電力は低減できる。
 また、同じ2ステップでの駆動であっても、ステップ電位をVmの中間電位(Vm/2)にした場合と、中間電位にしなかった場合とでは式(1)に示すように、ステップ電位をVmの中間電位にしたほうが消費電力は低減できることがわかる。
 さらに、本発明の実施の形態1に係る表示駆動装置100では、ステップ電位供給回路180によりステップ電位214が表示出力端子190に供給されるので、シリアル表示データ202のパターンに依存せずに、画素データ206が変化する表示出力端子190は、第1期間t0において、常にVDD/2となる。つまり、本発明の実施の形態1に係る表示駆動装置100は、最も効率よく消費電力を削減できるステップ電位214をシリアル表示データ202のパターンに依存せずに常に供給できる。よって、本発明の実施の形態1に係る表示駆動装置100は、特許文献1記載の表示駆動装置のように、シリアル表示データ202のパターンにステップ電位が依存する場合に比べて、消費電流をより確実に削減できる。
 また、図5において、他の表示出力端子190に対応するラッチ制御信号205、画素データ206、判定信号208、第1スイッチ制御信号209、第2スイッチ制御信号210及び表示出力端子190の電位を点線で示す。
 図5に示すように、他の表示出力端子190に対応するラッチ制御信号205は、第1遅延回路120で与えられた遅延時間t4、実線で示す信号に対して変化のタイミングが遅れる。これにより、画素データ206、判定信号208、第1スイッチ制御信号209、第2スイッチ制御信号210及び表示出力端子190の電位の変化のタイミングもそれぞれ遅延時間t4分遅れる。
 つまり、ステップ制御回路150は、第1期間t0より遅延時間t4分遅れた第1期間t2において、第1スイッチ170をオフし、かつ第2スイッチ171をオンする。また、ステップ制御回路150は、第2期間t1より遅延時間t4分遅れた第2期間t3において、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。
 また、n個のラッチ制御信号205には、それぞれ異なる遅延時間t4が第1遅延回路120により与えられる。
 つまり、表示駆動装置100は、n個のラッチ制御信号205の変化のタイミングに基づくそれぞれ異なる時刻から始まる第1期間t0及びt2の間、第1スイッチ170をオフし、かつ第2スイッチ171をオンする。さらに、表示駆動装置100は、n個のラッチ制御信号205の変化のタイミングに基づくそれぞれ異なる時刻から始まる第2期間t1及びt3の間、第2スイッチ171をオフし、かつ第1スイッチ170をオンする。よって、ステップ電位供給回路180及びレベルシフタ161により表示出力端子190が駆動されるタイミングはそれぞれ異なる。
 これにより、本発明の実施の形態1に係る表示駆動装置100は、ピーク電流を削減できるので、シリアル表示データ202が変化をする際のEMIを低減できる。
 また、n個の表示出力端子190ごとに駆動タイミングが異なるので、特許文献2記載の表示駆動装置と比べ、より効果的にEMIを低減できる。
 以下、ステップ制御回路150の詳細な構成を説明する。
 図6は、ステップ制御回路150の回路構成を示す図である。ステップ制御回路150は、タイミング生成部151と、変化制御部152とを含む。
 なお、図6において、レベルシフタ162及び163は省略している。
 タイミング生成部151は、タイミング制御信号219を用いて信号226及び信号229を生成する。信号226及び信号229は、それぞれ第1スイッチ制御信号212及び第2スイッチ制御信号213の元となる信号である。
 変化制御部152は、画素データ206がラインデータの切り替わりにより変化したと判定された場合(判定信号208がLレベルの場合)、信号226及び信号229の論理値によらず、常に第1スイッチ制御信号212をLレベルにし、第2スイッチ制御信号213をHレベルにする。つまり、第1スイッチ170がオンされ、第2スイッチ171がオフされる。
 図7は、タイミング生成部151の1周期分の動作を示すタイミングチャートである。なお、信号221~229は、それぞれ図6に示す信号である。
 図7に示す時間t5は遅延素子DLY1、DLY2及びDLY3の遅延時間の和であり、時間t6は遅延素子DLY1及びDLY2の遅延時間の和であり、時間t7は遅延素子DLY1の遅延時間であり、時間t8は遅延素子DLY0の遅延時間である。また、遅延素子DLY0及びDLY1の遅延時間は、それぞれ遅延素子DLY2の遅延時間より小さい。
 また、信号226は、第1スイッチ制御信号212のもとになる信号であり、信号226がHレベルの場合、第1スイッチ170がオフし、信号226がLレベルの場合、第1スイッチ170がオンする。信号229は、第2スイッチ制御信号213のもとになる信号であり、信号229がHレベルの場合、第2スイッチ171がオンし、信号229がLレベルの場合、第2スイッチ171がオフする。
 図7に示すように、第1スイッチ170がオンかつ第2スイッチ171がオフの状態から、第1スイッチ170がオフかつ第2スイッチ171がオンの状態に切り換わる際には、まず時刻t9において第1スイッチ170がオフした後、時刻t10において第2スイッチ171がオンする。つまり、時刻t9~t10の間、第1スイッチ170及び第2スイッチ171は共にオフする。
 また、第1スイッチ170がオフかつ第2スイッチ171がオンの状態から、第1スイッチ170がオンかつ第2スイッチ171がオフの状態に切り換わる際には、まず時刻t11において第2スイッチ171がオフした後、時刻t12において第1スイッチ170がオンする。つまり、時刻t11~t12の間、第1スイッチ170及び第2スイッチ171は共にオフする。
 すなわち、タイミング生成部151は、第1スイッチ170をオンする際、常に第2スイッチ171をオフした後、第1スイッチ170をオンする。また、タイミング生成部151は、第2スイッチ171をオンする際、常に第1スイッチ170をオフした後、第2スイッチ171をオンする。言い換えると、タイミング生成部151は、第1スイッチ170及び第2スイッチ171とを同時にオンしない。
 これにより、本発明の実施の形態1に係る表示駆動装置100では、第1スイッチ170及び第2スイッチ171が同時にオンしないので、瞬間的なデータの衝突を確実に回避できる。これにより、表示駆動装置100は、確実に、EMIを低減できる。
 次に、画素データ206a及び206bの遷移方向が異なる場合の表示駆動装置100の動作を説明する。
 図8は、表示駆動装置100において、遷移方向が異なる場合の動作を示すタイミングチャートである。なお、図8及び以下の説明において、表示出力端子190aに対応するラッチ制御信号205、立ち下がり用遅延信号216、及び立ち上がり用遅延信号217を、ラッチ制御信号205a、立ち下がり用遅延信号216a、及び立ち上がり用遅延信号217aと示し、表示出力端子190bに対応するラッチ制御信号205を、ラッチ制御信号205bと示す。
 図8に示すように、ラッチ制御信号205aは、ラッチ制御信号205bに比べて、遅延時間t4遅れて変化する。また、立ち下がり用遅延信号216aは、ラッチ制御信号205aに比べて、遅延時間t13遅れて変換する。また、立ち上がり用遅延信号217aは、ラッチ制御信号205aに比べて、遅延時間t14遅れて変換する。
 これにより、画素データ206a及び206bの遷移方向が同じ場合には、表示出力端子190aは、表示出力端子190bに比べて、遅延時間t4遅れたタイミングで変化する。
 また、画素データ206a及び206bの遷移方向が異なり、かつ、画素データ206aの遷移方向が立ち下がりの場合、表示出力端子190aは、表示出力端子190bに比べて、遅延時間t4+t13遅れたタイミングで変化する。
 また、画素データ206a及び206bの遷移方向が異なり、かつ、画素データ206aの遷移方向が立ち上がりの場合、表示出力端子190aは、表示出力端子190bに比べて、遅延時間t4+t14遅れたタイミングで変化する。
 このように、本発明の実施の形態1に係る表示駆動装置100は、上方向に隣接する表示出力端子190bに対応する画素データ206bが、画素データ206aと異なる遷移方向に変化する場合には、通常のタイミングより、さらに遅れたタイミングで表示出力端子190aを変化させる。ここで、複数の表示出力端子190は、図1に示す上から下に向かい、順次変化のタイミングが遅れるので、上方向に隣接する表示出力端子190bに対応する画素データ206bとは、直前のタイミングで変化する画素データ206である。
 また、隣接する表示出力端子190の画素データ206が互いに逆方向に遷移する場合には、表示出力端子190の駆動負荷容量が大きくなるので、ピーク電流が大きくなる。本発明の実施の形態1に係る表示駆動装置100は、このようにピーク電流が大きくなる場合に、表示出力端子190の変化のタイミングをさらに遅らすことで、このピーク電流を低減できる。
 また、一般に立ち上がり時の駆動負荷容量は、立ち下がり時の駆動負荷容量より大きいので、ピーク電流が大きくなる。これに対して、本発明の実施の形態1に係る表示駆動装置100は、隣接する表示出力端子190a及び190bの画素データ206a及び206bが互いに逆方向に遷移する場合、かつ、画素データ206aの遷移方向が立ち上がりの場合には、画素データ206aの遷移方向が立ち下がりの場合よりも、表示出力端子190aの変化のタイミングを遅らす。これにより、本発明の実施の形態1に係る表示駆動装置100は、ピーク電流を低減できる。
 以上より、本発明の実施の形態1に係る表示駆動装置100は、複数の表示出力端子190に出力される画素データ206は、それぞれ異なるタイミングで駆動が開始される。これにより、表示駆動装置100は、ピーク電流を低減できるので表示駆動に伴うEMIノイズを低減できる。
 また、表示駆動装置100は、画素データ206が変化する際には、一旦、表示出力端子190の電位を、ステップ電位供給回路180から供給されるステップ電位214に駆動した後、VDD又はGNDに駆動する。つまり、表示駆動装置100は、ステップ状の2段の電位を用いて、表示出力端子190を2分割で駆動する。ここで、消費電力は駆動する電位量の2乗に比例する。つまり、2分割で表示出力端子190を駆動することにより、表示出力端子190をGNDからVDD、又はVDDからGNDに駆動する場合に比べて、消費電力を低減できる。
 なお、ステップ電位供給回路180から供給されるステップ電位214は、VDDとGNDの中心の電位(VDD/2)に限定されるものではなく、VDDとGNDとの間の電位であればよい。なお、消費電力の削減効果を考慮すると、ステップ電位214をVDD/2にすることが好ましい。
 さらに、表示駆動装置100では、複数の表示出力端子190に対する画素データ206の遷移関係が逆電位の関係、例えば、ある表示出力端子190の電位がLレベルからHレベルへの遷移し、別の表示出力端子190の電位がHレベルからLレベルへ遷移する場合、ステップ電位供給回路180からステップ電位214が供給される共通線を介して表示出力端子190間に蓄積している電荷の共有が行われる。これにより、ステップ電位供給回路180の電力消費を低減できる。
 さらに、表示駆動装置100は、隣接する表示出力端子190間で画素データ206の遷移方向が異なる場合には、通常のタイミングより、さらに遅れたタイミングで表示出力端子190を変化させる。これにより、表示駆動装置100は、ピーク電流を低減できる。
 さらに、表示駆動装置100は、画素データ206の遷移方向が立ち上がりの場合には、画素データ206の遷移方向が立ち下がりの場合よりも、表示出力端子190の変化のタイミングを遅らす。これにより、表示駆動装置100は、ピーク電流を低減できる。
 このように、表示駆動装置100は、低電力化及び低EMI化を両立できる。
 さらに、表示駆動装置100では、複数の表示出力端子190をステップ電位214に駆動するタイミングが異なるので、ステップ電位供給回路180に対する負荷の最大を低減できる。
 なお、上記説明において、第1遅延回路120は、直列に接続されたn-1個の遅延素子121を含むとしたが、直列に接続されたn個の遅延素子を含んでもよい。この場合、直列に接続された各遅延素子121により出力されるn個の信号がn個のラッチ制御信号205となる。
 また、上記説明において、表示駆動装置100は、それぞれ異なるタイミングで、複数の表示出力端子190をステップ電位まで駆動するとしたが、同一のタイミングでステップ電位まで駆動した後、異なるタイミングでLレベル又はHレベルまで駆動してもよい。
 また、上記説明において、表示駆動装置100は、図1の上端に配置される表示出力端子190に対応する第2遅延回路310及び遅延選択回路320を備えているが、当該第2遅延回路310及び遅延選択回路320のうち少なくとも一方を備えなくてもよい。つまり、表示駆動装置100は、n個の表示出力端子190に対して、それぞれn-1個の第2遅延回路310及び遅延選択回路320を備えればよい。
 (実施の形態2)
 本発明の実施の形態2では、上述した実施の形態に係る表示駆動装置100を備える表示モジュールパッケージ、表示パネルモジュール、及びテレビセットについて説明する。
 図9は、本発明に係る表示駆動装置100を用いた表示モジュールパッケージの構成を示す平面図である。
 図9に示す表示モジュールパッケージ600は、表示入力信号接合端子部601と、FPC(フレキシブル・プリント基板)602と、表示出力接合端子部603は、データドライバ604とを備える。
 データドライバ604は、上述した本発明に係る表示駆動装置100である。
 表示入力信号接合端子部601は、データドライバ604の信号入力端子(水平同期信号201、シリアル表示データ202及び画素クロック203等が入力される端子)に、FPC602を介して接続される。
 表示出力接合端子部603は、データドライバ604の複数の表示出力端子190に接続される。
 図10は、表示モジュールパッケージ600を備えるパネルモジュールの構成を示す平面図である。
 図10に示す表示パネルモジュール700は、複数の表示モジュールパッケージ600と、PDPパネル701と、表示入力共通基板702と、パネルLSI703とを備える。
 複数の表示モジュールパッケージ600の表示出力接合端子部603がPDPパネル701に接続される。
 パネルLSI703は、PDPパネル701の表示駆動を制御する信号(水平同期信号201、シリアル表示データ202及び画素クロック203等)を生成し、生成した信号を、表示入力共通基板702を介して、複数の表示モジュールパッケージ600の表示入力信号接合端子部601に出力する。
 このように、PDPパネル701の複数分割列の各々に対して1個の表示モジュールパッケージ600が用いられる。これにより、個々のデータドライバ604における消費電力の低減が表示パネルモジュール700全体の消費電力低減に大きく寄与する。
 図11は、表示パネルモジュール700を備えるPDPテレビセットの構成を示すブロック図である。
 図11に示すテレビセット800は、映像信号入力部801と、信号処理LSI802と、画質LSI803と、LVDS(Low Voltage Differential Signaling)トランスミッタ(LVDS-Tx)804と、パネルブロック810とを備える。パネルブロック810は、LVDSレシーバ(LVDS-Rx)811と、放電制御部812と、スキャンドライバ813と、サステインドライバ814と、表示パネルモジュール700とを備える。
 映像信号入力部801は、PDPパネル701に表示される画像データが入力される。
 信号処理LSI802及び画質LSI803は、映像信号入力部801に入力された画像データに対して、画質調整等の信号処理を行う。
 LVDSトランスミッタ804は、信号処理LSI802により信号処理された画像データを2つの差動信号に変換する。
 LVDSレシーバ811は、LVDSトランスミッタ804により変換された差動信号を通常の信号に復元する。LVDSを用いることにより消費電力を低減できる。
 パネルLSI703は、LVDSレシーバ811により復元された画像データ(表示データ)に基づき、シリアル表示データ202、水平同期信号201及び垂直同期信号等を生成する。
 データドライバ604は、パネルLSI703により生成されたシリアル表示データ202に応じて、PDPパネル701のデータ電極を駆動する。
 放電制御部812は、サブフィールド制御、予備放電制御、及び表示データの階調制御等を行う。放電制御部812は、水平同期信号201及び垂直同期信号に基づき、スキャンドライバ813及びサステインドライバ814を制御する制御信号を生成する。
 スキャンドライバ813及びサステインドライバ814は、放電制御部812により生成された制御信号に基づき、それぞれPDPパネル701のスキャン電極及びサステイン電極を駆動する。
 このように、本発明に係る表示駆動装置100は、PDP等の表示パネルを備えるテレビセット800等の映像表示システムに容易に組み込むことができる。
 本発明は、表示駆動装置に適用でき、特に、PDP又はEL(エレクトロルミネッセンス)パネル等の容量性の負荷を有する表示パネルのドライバに適用できる。
 100 表示駆動装置
 110 シフトレジスタ
 111 レジスタ
 120 第1遅延回路
 121 遅延素子
 130、141、145 ラッチ回路
 140 変化判定回路
 142 排他的論理和回路
 143 論理和回路
 144 論理積回路
 150 ステップ制御回路
 151 タイミング生成部
 152 変化制御部
 160 レベルシフト回路
 161、162、163 レベルシフタ
 170 第1スイッチ
 171 第2スイッチ
 180 ステップ電位供給回路
 190、190a、190b 表示出力端子
 201 水平同期信号
 202 シリアル表示データ
 203 画素クロック
 204、206、206a、206b、207、211 画素データ
 205、205a、205b ラッチ制御信号
 208、208a、208b 判定信号
 209、212 第1スイッチ制御信号
 210、213 第2スイッチ制御信号
 214 ステップ電位
 215、215a、215b 遷移方向信号
 216、216a 立ち下がり用遅延信号
 217、217a 立ち上がり用遅延信号
 218 選択遅延信号
 219 タイミング制御信号
 220 遷移方向一致判定信号
 221、222、223、224、225、226、227、228、229 信号
 300 遅延生成回路
 310 第2遅延回路
 311 第1遅延素子
 312 第2遅延素子
 320 遅延選択回路
 321 第1選択回路
 322 第2選択回路
 330 遷移方向一致判定回路
 600 表示モジュールパッケージ
 601 表示入力信号接合端子部
 602 FPC
 603 表示出力接合端子部
 604 データドライバ
 700 表示パネルモジュール
 701 PDPパネル
 702 表示入力共通基板
 703 パネルLSI
 800 テレビセット
 801 映像信号入力部
 802 信号処理LSI
 803 画質LSI
 804 LVDSトランスミッタ
 810 パネルブロック
 811 LVDSレシーバ
 812 放電制御部
 813 スキャンドライバ
 814 サステインドライバ

Claims (13)

  1.  予め定められた周期毎に、1ライン分の表示データに含まれるn(n:2以上の整数)個の画素データに応じて、それぞれがパネル電極を駆動するn個の駆動信号をn個の表示出力端子に出力する表示駆動装置であって、
     前記n個の画素データのそれぞれが、直前の周期の画素データから変化したか否かを判定し、さらに、変化したと判定した場合、当該変化の方向が第1の論理値から第2の論理値への変化であるか、前記第2の論理値から前記第1の論理値への変化であるかを判定する変化判定手段と、
     隣接する二つの前記表示出力端子の間ごとに設けられ、当該隣接する二つの表示出力端子の間の画素データの変化の方向が異なるか否かを判定するn-1個の遷移方向一致判定手段と、
     前記周期に同期する水平同期信号に基づき、前記n個の表示出力端子と一対一で対応し、それぞれ変化のタイミングが異なるn個の第1タイミング信号を生成する第1遅延手段と、
     前記n個の第1タイミング信号のうちn-1個をそれぞれ遅延させることにより、n-1個の前記表示出力端子と一対一で対応するn-1個の第2タイミング信号を生成する第2遅延手段と、
     前記n-1個の表示出力端子と一対一で対応し、対応する表示出力端子と、当該表示出力端子と隣接する一つの表示出力端子との間で画素データの変化の方向が異なる場合、対応する前記第2タイミング信号を選択し、対応する表示出力端子と、当該表示出力端子と隣接する一つの表示出力端子との間で画素データの変化の方向が異ならない場合、対応する前記第1タイミング信号を選択するn-1個の遅延選択手段と、
     前記n-1個の遅延選択手段により選択された前記第1タイミング信号又は前記第2タイミング信号の変化のタイミングで、当該遅延選択手段に対応する前記表示出力端子を駆動する制御手段とを備える
     表示駆動装置。
  2.  前記制御手段は、前記画素データが前記第1の論理値の場合、当該画素データに対応する前記表示出力端子を第1電位に駆動し、前記画素データが前記第2の論理値の場合、当該画素データに対応する前記表示出力端子を前記第1電位より高い第2電位に駆動し、
     前記n-1個の第2タイミング信号は、それぞれ立ち下がり用タイミング信号と、立ち上がり用タイミング信号とを含み、
     前記n-1個の第2遅延手段は、前記n-1個の第1タイミング信号をそれぞれ第1の遅延量で遅延させることにより、前記n-1個の表示出力端子と一対一で対応するn-1個の前記立ち下がり用タイミング信号を生成するとともに、前記n-1個の第1タイミング信号をそれぞれ、前記第1の遅延量より大きい第2の遅延量で遅延させることにより、前記n-1個の表示出力端子と一対一で対応するn-1個の前記立ち上がり用タイミング信号を生成し、
     前記n-1個の遅延選択手段は、対応する表示出力端子と、当該表示出力端子と隣接する表示出力端子との間で画素データの変化の方向が異なり、かつ、対応する前記画素データが前記第2の論理値から前記第1の論理値に変化する場合、前記立ち下がり用タイミング信号を選択し、対応する表示出力端子と、当該表示出力端子と隣接する表示出力端子との間で画素データの変化の方向が異なり、かつ、対応する前記画素データが前記第1の論理値から前記第2の論理値に変化する場合、前記立ち上がり用タイミング信号を選択する
     請求項1記載の表示駆動装置。
  3.  前記第1遅延手段は、前記n個の表示出力端子の並び順に、順次変化のタイミングが遅れるように前記n個の第1タイミング信号を生成し、
     前記遷移方向一致判定手段は、前記n-1個の表示出力端子と一対一で対応し、対応する表示出力端子と、当該表示出力端子に対して前記並び順で直前に配置される前記表示出力端子との間の画素データの変化の方向が異なるか否かを判定し、
     前記n-1個の遅延選択手段は、対応する表示出力端子と、当該表示出力端子に対して前記並び順で直前に配置される前記表示出力端子との間の画素データの変化の方向が異なる場合、対応する前記第2タイミング信号を選択し、対応する表示出力端子と、当該表示出力端子に対して前記並び順で直前に配置される前記表示出力端子との間の画素データの変化の方向が異ならない場合、対応する前記第1タイミング信号を選択する
     請求項1又は2記載の表示駆動装置。
  4.  前記表示駆動装置は、さらに、
     前記n個の画素データ及び前記n個の表示出力端子に一対一で対応し、対応する画素データの電圧レベルをシフトすることにより、第1電位又は第2電位を出力するn個のレベルシフト手段と、
     前記第1電位と前記第2電位との間のステップ電位を供給するステップ電位供給手段を備え、
     前記制御手段は、前記変化判定手段により変化したと判定された画素データに対応する表示出力端子に対して、前記各周期に含まれる第1期間の間、前記ステップ電位供給手段により供給されるステップ電位を供給し、当該周期に含まれ、かつ前記第1期間の後である第2期間の間、対応する前記レベルシフト手段により出力される第1電位又は第2電位を供給するように制御し、
     前記制御手段は、前記n-1個の遅延選択手段により選択された前記第1タイミング信号又は前記第2タイミング信号の変化のタイミングに基づき、前記第1期間及び前記第2期間のうちすくなくとも一方を決定する
     請求項1~3のいずれか1項に記載の表示駆動装置。
  5.  前記表示駆動装置は、さらに、
     前記n個の画素データに一対一で対応し、対応する画素データを、前記水平同期信号に基づくタイミングで保持し、保持した画素データを出力するn個のラッチ手段と、
     前記n個の画素データ、n個のレベルシフト手段及び前記n個の表示出力端子と一対一で対応し、対応する前記レベルシフト手段の出力端子と、対応する前記表示出力端子との間に接続されるn個の第1スイッチと、
     前記n個の画素データ、前記n個の第1スイッチ及び前記n個の表示出力端子と一対一で対応し、前記ステップ電位供給手段の出力端子と、対応する前記表示出力端子との間に接続されるn個の第2スイッチとを備え、
     前記制御手段は、前記変化判定手段により変化したと判定された画素データに対応する前記第1スイッチ及び前記第2スイッチに対して、前記第1期間の間、当該第1スイッチをオフし、かつ当該第2スイッチをオンし、前記第2期間の間、当該第2スイッチをオフし、かつ当該第1スイッチをオンする
     請求項4記載の表示駆動装置。
  6.  前記遅延手段は、前記水平同期信号にそれぞれ異なる遅延を与えることで前記n個のタイミング信号を生成し、
     前記制御手段は、前記n個のタイミング信号の変化のタイミングに基づくそれぞれ異なる前記第1期間の間、前記n個の第1スイッチをオフし、かつ前記n個の第2スイッチをオンする
     請求項5記載の表示駆動装置。
  7.  前記制御手段は、前記変化判定手段により対応する前記ラッチ手段に保持される画素データが変化しないと判定された場合、前記第1期間及び前記第2期間の間、対応する前記第2スイッチをオフ、かつ対応する前記第1スイッチをオンする
     請求項5又は6記載の表示駆動装置。
  8.  前記ステップ電位は、前記第1電位と前記第2電位との中心の電位である
     請求項5~7のいずれか1項に記載の表示駆動装置。
  9.  前記制御手段は、対応する前記第1スイッチ及び前記第2スイッチを同時にオンしない
     請求項5~8のいずれか1項に記載の表示駆動装置。
  10.  前記制御手段は、前記第1スイッチをオンする際、常に当該第1スイッチに対応する前記第2スイッチのオフした後、当該第1スイッチをオンし、前記第2スイッチをオンする際、常に当該第2スイッチに対応する前記第1スイッチをオフした後、当該第2スイッチをオンする
     請求項9記載の表示駆動装置。
  11.  請求項1~10のいずれか1項に記載の表示駆動装置を備える
     表示モジュールパッケージ。
  12.  請求項11記載の表示モジュールパッケージを備える
     表示パネルモジュール。
  13.  請求項12記載の表示パネルモジュールを備える
     テレビセット。
PCT/JP2009/005377 2008-12-25 2009-10-15 表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット WO2010073447A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2010543767A JP5167373B2 (ja) 2008-12-25 2009-10-15 表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット
US13/155,786 US8390559B2 (en) 2008-12-25 2011-06-08 Display driving apparatus, display module package, display panel module, and television set

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008331627 2008-12-25
JP2008-331627 2008-12-25

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/155,786 Continuation US8390559B2 (en) 2008-12-25 2011-06-08 Display driving apparatus, display module package, display panel module, and television set

Publications (1)

Publication Number Publication Date
WO2010073447A1 true WO2010073447A1 (ja) 2010-07-01

Family

ID=42287111

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/005377 WO2010073447A1 (ja) 2008-12-25 2009-10-15 表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット

Country Status (3)

Country Link
US (1) US8390559B2 (ja)
JP (1) JP5167373B2 (ja)
WO (1) WO2010073447A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110444139A (zh) * 2018-05-03 2019-11-12 联咏科技股份有限公司 集成电路及其抗干扰方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9367114B2 (en) 2013-03-11 2016-06-14 Intel Corporation Controlling operating voltage of a processor
TWI752898B (zh) 2014-03-25 2022-01-21 日商新力股份有限公司 發訊裝置及通訊系統
US10423206B2 (en) 2016-08-31 2019-09-24 Intel Corporation Processor to pre-empt voltage ramps for exit latency reductions
CN108806580A (zh) * 2018-06-19 2018-11-13 京东方科技集团股份有限公司 门驱动器控制电路及其方法、显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10123998A (ja) * 1996-10-15 1998-05-15 Fujitsu Ltd フラット表示パネルを利用した表示装置
JPH10187093A (ja) * 1996-12-27 1998-07-14 Mitsubishi Electric Corp マトリクス表示装置の駆動回路およびマトリクス表示装置の駆動方法
JP2004301946A (ja) * 2003-03-28 2004-10-28 Sharp Corp 駆動装置およびそれを備えた表示モジュール
JP2006171330A (ja) * 2004-12-15 2006-06-29 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置及びその駆動方法
JP2007171597A (ja) * 2005-12-22 2007-07-05 Hitachi Displays Ltd 表示装置
JP2008216952A (ja) * 2007-02-08 2008-09-18 Matsushita Electric Ind Co Ltd 表示駆動装置及び表示パネルモジュール

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3135748B2 (ja) 1993-06-21 2001-02-19 株式会社東芝 表示データ駆動用集積回路
JP2953342B2 (ja) 1995-04-28 1999-09-27 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JP2003162262A (ja) 2001-11-27 2003-06-06 Fujitsu Display Technologies Corp 液晶パネル駆動回路及び液晶表示装置
EP1443650A3 (en) * 2003-01-30 2006-11-15 STMicroelectronics Pvt. Ltd Method and system for reducing power consumption in digital circuit using charge redistribution circuits
JP4822406B2 (ja) * 2005-09-26 2011-11-24 ルネサスエレクトロニクス株式会社 表示制御駆動装置および表示システム
JP2007293291A (ja) * 2006-03-27 2007-11-08 Matsushita Electric Ind Co Ltd 表示パネル駆動制御装置および表示パネル駆動制御方法
US7839397B2 (en) * 2007-02-08 2010-11-23 Panasonic Corporation Display driver and display panel module
JP5260141B2 (ja) * 2008-05-22 2013-08-14 パナソニック株式会社 表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10123998A (ja) * 1996-10-15 1998-05-15 Fujitsu Ltd フラット表示パネルを利用した表示装置
JPH10187093A (ja) * 1996-12-27 1998-07-14 Mitsubishi Electric Corp マトリクス表示装置の駆動回路およびマトリクス表示装置の駆動方法
JP2004301946A (ja) * 2003-03-28 2004-10-28 Sharp Corp 駆動装置およびそれを備えた表示モジュール
JP2006171330A (ja) * 2004-12-15 2006-06-29 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置及びその駆動方法
JP2007171597A (ja) * 2005-12-22 2007-07-05 Hitachi Displays Ltd 表示装置
JP2008216952A (ja) * 2007-02-08 2008-09-18 Matsushita Electric Ind Co Ltd 表示駆動装置及び表示パネルモジュール

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110444139A (zh) * 2018-05-03 2019-11-12 联咏科技股份有限公司 集成电路及其抗干扰方法

Also Published As

Publication number Publication date
JPWO2010073447A1 (ja) 2012-05-31
US8390559B2 (en) 2013-03-05
JP5167373B2 (ja) 2013-03-21
US20110234578A1 (en) 2011-09-29

Similar Documents

Publication Publication Date Title
US9089027B2 (en) LED display systems
JP4112647B2 (ja) マトリクス表示装置の駆動回路
US20080246698A1 (en) Organic light emitting display device and driving method thereof
JP5167373B2 (ja) 表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット
US20140037043A1 (en) Gate driving circuit and display device using the same
US6906706B2 (en) Driving method of display panel and display device
US20060017715A1 (en) Display device, display driver, and data transfer method
US20090085899A1 (en) Capacitive load driving circuit and plasma display panel
JP4480341B2 (ja) プラズマディスプレイ装置
JP5260141B2 (ja) 表示駆動装置、表示モジュールパッケージ、表示パネルモジュール及びテレビセット
US7839397B2 (en) Display driver and display panel module
US20070146239A1 (en) Driver device of plasma display panel
US7940231B2 (en) Display panel drive-control device and display panel drive-control method
US8072447B2 (en) Display drive device
JP3675798B2 (ja) プラズマディスプレイ装置の駆動回路及びプラズマディスプレイ装置の駆動方法
JP5128805B2 (ja) 表示駆動装置
JP4779403B2 (ja) 表示パネル駆動装置
WO2010058469A1 (ja) フラットパネルディスプレイの駆動回路
US20060044223A1 (en) Plasma display device and driving method thereof
US20090122037A1 (en) Plasma display panel and method of driving the same
KR20080074695A (ko) 표시구동장치 및 표시패널 모듈
JP2006058799A (ja) 表示装置駆動用集積回路
WO2011045877A1 (ja) 駆動回路
KR20000051478A (ko) 플라즈마 디스플레이 패널의 구동ic
JP2014202992A (ja) 表示駆動回路及び表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09834264

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2010543767

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09834264

Country of ref document: EP

Kind code of ref document: A1