WO2010067548A1 - 配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法 - Google Patents

配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法 Download PDF

Info

Publication number
WO2010067548A1
WO2010067548A1 PCT/JP2009/006580 JP2009006580W WO2010067548A1 WO 2010067548 A1 WO2010067548 A1 WO 2010067548A1 JP 2009006580 W JP2009006580 W JP 2009006580W WO 2010067548 A1 WO2010067548 A1 WO 2010067548A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring
metal
horizontal wiring
horizontal
electronic component
Prior art date
Application number
PCT/JP2009/006580
Other languages
English (en)
French (fr)
Inventor
政道 石原
Original Assignee
国立大学法人九州工業大学
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 国立大学法人九州工業大学 filed Critical 国立大学法人九州工業大学
Priority to JP2010541993A priority Critical patent/JP5429890B2/ja
Publication of WO2010067548A1 publication Critical patent/WO2010067548A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4867Applying pastes or inks, e.g. screen printing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to an electronic component for wiring for use in an electronic device package in which a circuit element including a semiconductor chip is arranged and an external electrode connected from the circuit element via a vertical wiring is used.
  • the vertical wiring of the electronic device package structure has a structure that is pre-fabricated on the substrate, a method in which a resin is opened after resin sealing and filled with plating, and a structure that penetrates a silicon substrate and takes out electrodes on both sides of the substrate. (See Patent Document 1).
  • Patent Document 2 discloses a technique for wiring without connecting a through electrode by connecting a wiring electronic component as a component to a predetermined position on a semiconductor substrate.
  • 36 and 37 are diagrams for explaining the electronic device package disclosed in Patent Document 2, FIG. 36 is a cross-sectional view in the middle of its manufacture, and FIG. 37 is a cross-sectional view in a completed state.
  • a horizontal wiring portion (rewiring) and a vertical wiring portion are grown on a support plate made of a conductive material by electroforming, thereby forming a wiring electronic component integrally connected to the support plate.
  • the wiring electronic component is connected to a predetermined position on the wiring layer formed on the front surface of the semiconductor substrate (multilayer organic substrate).
  • the resin covering the circuit element (LSI chip) is filled and sealed with resin, and then electrically separated into individual horizontal wiring portions and vertical wiring portions by peeling off the support plate. And configure.
  • an external connection electrode can be provided at a position different from the tip of the vertical wiring portion. This makes it possible to manufacture an electronic device package in which the external connection electrodes are arranged on the front surface in a simple and inexpensive manner.
  • the electroforming method for manufacturing the exemplified electronic component for wiring is a very excellent method, there is a problem that the electroforming method itself has much know-how and the number of manufacturers is limited at present. Moreover, when providing the protective film for protecting the horizontal wiring part of the electronic device package front surface, it is necessary to create it as a separate process.
  • An object of the present invention is to solve such problems and to aggregate additional processes such as vertical wiring and horizontal wiring for forming an electronic device package structure as parts.
  • the protective film is manufactured and supplied in a simple and inexpensive manner.
  • the present invention makes it possible to easily produce electronic components for wiring used in an electronic device package by using conventional manufacturing techniques such as multilayer metal lamination and lithography that are conventionally used without using an electroforming method.
  • the purpose is that.
  • the wiring electronic component of the present invention is used by arranging a circuit element including a semiconductor chip and incorporating it in an electronic device package having a horizontal wiring portion and a vertical wiring portion connected to the circuit element and an external electrode.
  • This electronic component for wiring is formed by patterning a support plate and two layers of a lower layer metal for horizontal wiring and an upper layer metal for horizontal wiring that are attached to the support plate using a peelable adhesive. It comprises a horizontal wiring part and a vertical wiring part connected to the horizontal wiring part.
  • the two-layer horizontal wiring portion and the vertical wiring portion are formed by processing a metal laminated material in which at least three metal layers are laminated.
  • the horizontal wiring upper layer metal is selected from metals having an etching rate different from that of the horizontal wiring lower layer metal, and is patterned using a wiring pattern formed from the horizontal wiring lower layer metal as a mask.
  • a metal laminate is formed by laminating at least three metal layers composed of a lower layer metal for horizontal wiring, an upper layer metal for horizontal wiring, and a metal for vertical wiring. Patterning of the lower layer metal for horizontal wiring and patterning of the upper layer metal for horizontal wiring selected from metals having an etching rate different from that of the lower layer metal for horizontal wiring are performed using the lower layer metal pattern for horizontal wiring as a mask. A two-layer horizontal wiring portion pattern composed of a lower layer metal for horizontal wiring and an upper layer metal for horizontal wiring is formed. After the metal laminate with the horizontal wiring pattern formed is pasted onto a support plate using a peelable adhesive, the vertical wiring metal is patterned and the vertical wiring section connected to the horizontal wiring section. Form.
  • the metal laminate before forming the upper layer metal pattern for horizontal wiring is placed on the thin film tape. It can be pasted using an adhesive. After this, the thin film tape to which the metal laminate material is bonded is pasted onto the support plate using a peelable adhesive, and then the metal for vertical wiring is patterned, and finally the upper layer metal for horizontal wiring is formed. Perform patterning. Alternatively, after laminating the metal laminated material with the pattern of the lower layer metal for horizontal wiring on the thin film tape using an adhesive, patterning of the metal for vertical wiring and patterning of the upper layer metal for horizontal wiring is performed. Moreover, the thin film tape which adhere
  • the wiring electronic component is supported.
  • a horizontal wiring portion formed from a lower layer metal for horizontal wiring and an upper layer metal for horizontal wiring, and a horizontal wiring portion connected to the horizontal wiring portion. It consists of a vertical wiring part.
  • the horizontal wiring portion and the vertical wiring portion are selected from a lower layer metal for horizontal wiring and a metal having an etching rate different from that of the lower layer metal for horizontal wiring, and are patterned using the wiring pattern of the lower layer metal for horizontal wiring as a mask.
  • It is formed by processing a metal laminate obtained by laminating at least three metal layers of an upper metal layer and a vertical wiring metal layer. After connecting the vertical wiring part of the wiring electronic component to a predetermined position of the wiring layer on the substrate and fixing and resin-sealing, external electrodes connected to the exposed horizontal wiring part by peeling the support plate Form.
  • the wiring electronic component is further equipped with a thin film tape with a metal laminate that forms the horizontal wiring part, and this thin film tape is affixed using a peelable adhesive when affixing on the support plate. And the thin film tape exposed by peeling a support plate can be used as a protective film.
  • additional processes such as vertical wiring and horizontal wiring for forming an electronic device package can be integrated as a part. Further, when a protective film for protecting the horizontal wiring portion (rewiring) formed on the front surface of the electronic device package is necessary, it can be manufactured and supplied simply and at low cost.
  • an electronic component for wiring used in an electronic device package can be easily produced by using a conventional manufacturing technique that has been conventionally used without using an electroforming method.
  • the present invention it is possible to manufacture a semiconductor package in which an electrode needs to be taken out on the opposite side of the substrate, such as an image sensor or a high heat dissipation package, by a simple method. There is no need for through wiring technology in which a through hole is formed in a semiconductor substrate and filled with a metal material, and an electrode can be easily taken out and wired on the opposite side of the semiconductor substrate.
  • FIG. 1 shows the 1st example of the electronic component for wiring comprised based on this invention
  • A is a perspective view
  • B is sectional drawing
  • C is the cross section which expanded the X section in (B).
  • Each figure is shown.
  • It is a figure which illustrates the clad material which bonded together the metal layer of three layers.
  • It is a figure which shows horizontal wiring part pattern formation.
  • It is a figure which shows a metal laminated material in the state affixed on the support plate.
  • It is a figure which illustrates the metal plating material which formed the metal layer of 3 layers by plating.
  • FIG. 2A and 2B are diagrams showing a state in which a semiconductor LSI chip is bonded and connected as an electronic component on a substrate, where FIG. 2A shows a cross-sectional view and FIG. 2B shows a perspective view. It is a figure which shows the electronic component for wiring arrange
  • FIG. 1 is a diagram showing a first example of an electronic component for wiring constructed according to the present invention, in which (A) is a perspective view, (B) is a cross-sectional view, and (C) is an X portion in (B). The cross-sectional view which expanded each is shown.
  • FIG. 1 illustrates a single unit pattern. In actual manufacturing, a single unit pattern is formed in a state of being connected to one another, and is manufactured by being incorporated in an electronic device package in that state, and then cut into individual chips. After being cut into individual pieces, it is completed as a final product.
  • a first example of this wiring electronic component is a two-layer horizontal wiring portion (an upper layer metal for horizontal wiring and a lower layer metal for horizontal wiring) patterned on a support plate, and further a horizontal wiring portion on the horizontal wiring portion. And a vertical wiring portion connected to the.
  • a clad material is formed by laminating the metal layers.
  • the clad material is a material in which different kinds of metals are bonded together by pressure welding.
  • FIG. 6 is a diagram illustrating a metal plating material formed by plating a three-layer metal laminated material.
  • the formation of the metal plating material starts from a single metal plate (for example, a copper plate) that is a metal for vertical wiring as shown in FIG.
  • the vertical wiring metal for example, nickel
  • the horizontal wiring lower layer metal for example, copper
  • FIG. 3 is a diagram showing horizontal wiring pattern formation.
  • patterning of the lower layer metal for horizontal wiring is performed by lithography. Therefore, a resist is applied to the surface of the lower layer metal for horizontal wiring (on the lower side in the figure), the pattern is exposed, developed, further etched, the resist is removed, and the lower layer metal wiring pattern for horizontal wiring To complete.
  • the horizontal wiring upper layer metal for example, nickel
  • the horizontal wiring upper layer metal is selected from metals having an etching rate different from that of the horizontal wiring lower layer metal (for example, copper).
  • an etching solution it is possible to etch only the lower layer metal for horizontal wiring without etching the upper layer metal for horizontal wiring.
  • the upper wiring metal for horizontal wiring functions as an etching stopper, even if the vertical wiring metal and the lower wiring metal are formed of the same metal (for example, copper), the vertical wiring metal is etched. None happen.
  • This horizontal wiring upper layer metal pattern can be formed only by etching using the horizontal wiring lower layer metal pattern formed as described above as a mask. Further, by selecting the etching solution, it is possible to etch only the upper layer metal for horizontal wiring without etching the metal for vertical wiring. As a result, the pattern of both the lower layer metal for horizontal wiring and the upper layer metal for horizontal wiring are exactly the same pattern and overlap each other.
  • the metal clad material on which the horizontal wiring portion pattern is formed is pasted on the support plate using an adhesive.
  • This affixing is performed so that the horizontal wiring pattern forming side faces the support plate.
  • the support plate either a plate-like silicon substrate or an insulator or a conductor such as glass can be used.
  • a stainless steel plate stronger rigidity can be obtained during the manufacture of an electronic device package. Obtainable.
  • This support plate is peeled off and removed after the resin sealing step for manufacturing the electronic device package.
  • the adhesive is easily peelable and is selected from materials that are easily peeled off at a predetermined temperature (for example, high heat). For example, a heat-capsuled adhesive or a thermoplastic adhesive is used.
  • FIG. 5 is a cross-sectional view of a first example of a completed wiring electronic component. Patterning of the vertical wiring portion is performed by lithography. Therefore, a resist for forming a vertical wiring portion is applied to the surface of the metal for vertical wiring, the pattern is exposed, developed, and further etched to remove the resist, thereby completing a wiring pattern for the metal for vertical wiring. . By selecting the etching solution, it is possible to etch only the metal for vertical wiring without etching the upper layer metal for horizontal wiring. Since the illustrated configuration is supported by the support plate, the vertical wiring portion can be etched.
  • the vertical wiring portion may have a multi-layer structure in order to improve the etching shape (when the height of the vertical wiring portion is high, the base tends to spread).
  • the vertical wiring portion can be made of copper / aluminum
  • the horizontal wiring portion can be made of nickel / copper as a whole with a four-layer structure.
  • a horizontal wiring portion having a two-layer structure (an upper layer metal for horizontal wiring and a lower layer metal for horizontal wiring) patterned on the support plate and a vertical wiring portion connected to the horizontal wiring portion are formed thereon. Is done.
  • the lower layer metal for horizontal wiring and the upper layer metal for horizontal wiring need to have conductivity
  • the lower layer metal for horizontal wiring can be used as an etching mask for the upper layer metal for horizontal wiring.
  • the combination of the lower layer metal for wiring and the upper layer metal for horizontal wiring may be a combination of high materials made of selective etching such as Cu and Au, Ag, Cr and Cu, Cr and Ni, etc. It ’s fine.
  • the metal for vertical wiring is different from the upper layer metal for horizontal wiring, there is no problem even if it is the same as the lower layer metal for horizontal wiring.
  • a conductive metal such as copper can be used.
  • the manufacture of the second example of such an electronic component for wiring will be sequentially described with reference to FIGS.
  • the lower layer metal for horizontal wiring for example, thin film copper
  • the upper layer metal for horizontal wiring for example, thin film nickel
  • the vertical A metal laminate made of at least three metal layers made of a wiring metal for example, thick film copper
  • FIG. 8 is a diagram showing the formation of the horizontal wiring pattern.
  • the horizontal wiring portion pattern formation is performed as described above with reference to FIG.
  • the same pattern of both the lower layer metal for horizontal wiring and the upper layer metal for horizontal wiring is formed so as to overlap.
  • the metal laminated material on which the horizontal wiring pattern is formed is pasted onto the thin film tape using an adhesive.
  • an insulating base material of a thin film represented by a polyimide tape or the like is desirable.
  • the thin film tape is not limited to the single-layer thin film as illustrated, but may be constituted by an insulating base tape of a two-layer (or more) thin film bonded with an adhesive.
  • the thin film tape functions as a protective film that covers the horizontal wiring (rewiring) in the finished product (electronic device package). That is, since this thin film tape and the metal laminated material on which the horizontal wiring pattern is formed are not peeled off, they are pasted using an adhesive having a high adhesive strength such as a thermosetting (modified epoxy) adhesive.
  • a thin film tape firmly bonded to the metal laminate on which the horizontal wiring pattern is formed is affixed to the support plate using a peelable adhesive.
  • This pasting is performed so that the thin film tape side faces the support plate side.
  • the support plate is made of the material described with reference to FIG. 4, and either a plate-like silicon substrate, an insulator such as glass, or a conductor can be used.
  • This support plate is peeled off and removed after the resin sealing step for manufacturing the electronic device package.
  • An adhesive that can be easily peeled is used.
  • it is made of a material that is easily peeled off at a predetermined temperature (for example, high heat) as described above.
  • a heat-capsuled adhesive or a thermoplastic adhesive is used.
  • FIG. 11 is a cross-sectional view showing a second example of the completed wiring electronic component.
  • the patterning of the vertical wiring portion is performed by lithography as described above with reference to FIG.
  • the patterned two-layer horizontal wiring portion (horizontal wiring upper layer metal and horizontal wiring lower layer metal) is fixed on the thin film tape that is peelably bonded onto the support plate with a strong adhesive.
  • a vertical wiring portion connected to the horizontal wiring portion is formed thereon.
  • the adhesive that fixes the horizontal wiring portion and the thin film tape is sufficient if it is between them, and the adhesive protruding between the horizontal wiring portions as shown in the drawing is not necessarily required, The protruding adhesive allows more firm fixation.
  • the support portion includes a thin film tape (for example, an insulating base tape) and a support plate (reinforcing plate) attached to the back side (opposite side of the wiring pattern forming surface) using a peelable adhesive.
  • This is a two-layer structure.
  • This support portion not only functions to integrally couple a plurality of horizontal wiring portions and vertical wiring portions during manufacturing of the electronic device package, but also functions as a support structure when patterning the vertical wiring portions.
  • This support plate is peeled off and removed after the resin sealing step for manufacturing the electronic device package.
  • the thin film tape is left as a protective film of the electronic device package.
  • a lower layer metal for horizontal wiring for example, thin film copper
  • an upper layer metal for horizontal wiring for example, thin film nickel
  • a metal for vertical wiring for example, a metal laminate made of at least three metal layers made of thick film copper
  • FIG. 13 is a diagram showing formation of a lower layer metal pattern for horizontal wiring.
  • This lower layer metal pattern is formed by lithography.
  • the horizontal wiring upper layer metal for example, nickel
  • the horizontal wiring lower layer metal for example, copper
  • an etching solution it is possible to etch only the lower layer metal for horizontal wiring without etching the upper layer metal for horizontal wiring.
  • the upper wiring metal for horizontal wiring functions as an etching stopper, even if the vertical wiring metal and the lower wiring metal are formed of the same metal (for example, copper), the vertical wiring metal is etched. None happen.
  • the metal laminated material on which the lower layer metal pattern is formed is pasted on the thin film tape using an adhesive having a high adhesive strength, as in the second example.
  • the thin film tape functions as a protective film that covers the horizontal wiring portion (rewiring) in the finished product (electronic device package).
  • an adhesive that can be easily peeled on the support plate is used for the thin film tape firmly bonded to the metal laminate on which the lower layer metal pattern is formed. And paste.
  • This support plate is peeled off and removed after the resin sealing step for manufacturing the electronic device package.
  • patterning of the vertical wiring portion is performed as in the second example.
  • FIG. 17 is a cross-sectional view showing a third example of a completed wiring electronic component.
  • the patterning of the upper layer metal in the horizontal wiring portion is performed by etching the entire upper layer metal using the vertical wiring portion as a mask. As a result, the upper layer metal other than directly below the vertical wiring portion is deleted.
  • the horizontal wiring portion is formed by the lower layer metal patterned as described above and the upper layer metal immediately below the vertical wiring portion. As a result, the horizontal wiring portion and the electronic component of the vertical wiring connected to the horizontal wiring portion are completed on the thin film tape that is detachably bonded on the support plate.
  • the support portion is pasted using a thin film tape (for example, an insulating base tape) and a peelable adhesive on the back side (opposite side of the wiring pattern forming surface). It becomes a two-layer structure with a support plate (reinforcing plate).
  • a thin film tape for example, an insulating base tape
  • a peelable adhesive on the back side (opposite side of the wiring pattern forming surface). It becomes a two-layer structure with a support plate (reinforcing plate).
  • the manufacture of the fourth example of such an electronic component for wiring will be sequentially described with reference to FIGS.
  • the lower layer metal for horizontal wiring for example, thin film copper
  • the upper layer metal for horizontal wiring for example, thin film nickel
  • the vertical wiring A metal laminate made of at least three metal layers made of a working metal (for example, thick film copper) is formed.
  • FIG. 19 is a diagram showing formation of a lower layer metal pattern for horizontal wiring. This lower layer metal pattern is formed by lithography in the same manner as in the third example shown in FIG.
  • the metal laminated material on which the lower layer metal pattern is formed is pasted on the thin film tape using an adhesive having a high adhesive strength, as in FIG. 14 of the third example.
  • the vertical wiring portion is patterned in the same manner as in FIG. 16 of the third example.
  • the patterning of the vertical wiring portion of the fourth example is different from the third example in that it is performed before being attached on the support plate.
  • patterning of the upper layer metal of the horizontal wiring portion is performed. Patterning of the upper layer metal of the horizontal wiring portion is performed by etching the entire surface of the upper layer metal using the vertical wiring portion as a mask, as in FIG. 17 of the third example. As a result, the upper layer metal other than directly below the vertical wiring portion is deleted.
  • the horizontal wiring portion is formed by the lower layer metal patterned as described above and the upper layer metal immediately below the vertical wiring portion. As a result, the horizontal wiring portion and the electronic component of the vertical wiring connected to the horizontal wiring portion are completed on the thin film tape that is detachably bonded on the support plate.
  • FIG. 23 is a cross-sectional view showing a fourth example of the completed wiring electronic component.
  • This support plate is peeled off and removed after the resin sealing step for manufacturing the electronic device package.
  • the wiring electronic component of the fourth example has the same configuration as that of the above-described third example in a completed state, but the support plate is attached in a different order from the third example. .
  • 24A and 24B are diagrams showing a state in which a semiconductor chip (LSI chip) is bonded and connected as an electronic component on a substrate, where FIG. 24A is a cross-sectional view and FIG. 24B is a perspective view.
  • the illustrated substrate is exemplified as a silicon substrate (semiconductor substrate) having a wiring layer formed on the upper surface.
  • a metal seed layer to be a wiring pattern is formed on the entire surface of the semiconductor substrate (for example, a sputtered layer or a nano metal material is coated).
  • the seed layer for example, gold, silver, copper, or palladium foil that enables copper plating can be used.
  • the wiring layer pattern is completed by applying a resist on the seed layer, exposing and developing the pattern, further etching, removing the resist.
  • a wiring layer is grown on the seed layer by plating.
  • the lithography process can be omitted by patterning the seed layer directly with nano metal particles. This direct patterning is a method in which nano metal particles such as copper are contained in an organic solvent and a desired pattern is drawn by an ink jet method which is practically used in a printer.
  • the semiconductor LSI chip is illustrated as being flip-chip bonded to the wiring layer on the substrate.
  • a bonding metal pad portion it is also possible to form a bonding metal pad portion to be a bonding wire connection electrode on the wiring layer on the substrate and connect it by a bonding wire.
  • the metal pad portion on the wiring layer and the semiconductor LSI chip are connected by, for example, an Au bonding wire.
  • FIG. 25 shows a state in which the second example (see FIG. 11) or the third example (see FIG. 17) of the above-described wiring electronic component is placed on a substrate (see FIG. 24) on which a semiconductor LSI chip is mounted.
  • FIG. 25 shows a state in which the second example (see FIG. 11) or the third example (see FIG. 17) of the above-described wiring electronic component is placed on a substrate (see FIG. 24) on which a semiconductor LSI chip is mounted.
  • FIG. 25 shows a state in which the second example (see FIG. 11) or the third example (see FIG. 17) of the above-described wiring electronic component is placed on a substrate (see FIG. 24) on which a semiconductor LSI chip is mounted.
  • FIG. 25 shows a state in which the second example (see FIG. 11) or the third example (see FIG. 17) of the above-described wiring electronic component is placed on a substrate (see FIG. 24) on which a semiconductor LSI chip is mounted.
  • FIG. 26 is a diagram showing a state in which the wiring electronic components are connected to the semiconductor substrate on which the semiconductor LSI chip is mounted.
  • the substrate side is referred to as the back surface
  • the wiring electronic component side disposed thereon is referred to as the front surface.
  • a vertical wiring portion of the wiring electronic component is fixed and electrically connected to a predetermined position of the wiring layer formed on the upper surface of the substrate.
  • connection electrode provided on the semiconductor substrate side
  • the metal pad portion for the wiring is provided with a concave portion
  • the wiring electronic component side can be formed by a method of providing a convex portion and inserting and crimping or caulking by inserting.
  • FIG. 27 is a view showing a resin-sealed state. After the integrally connected vertical wiring portion is fixed at a predetermined position of the wiring layer, in this state, the upper surface of the substrate is transfer-molded to the thin film tape of the support portion and the lower surface of the horizontal wiring portion, or a liquid resin ( The material is resin-sealed using, for example, an epoxy system.
  • FIG. 28 is a diagram showing the state after the support plate is peeled off.
  • the support plate is peeled off by applying a predetermined temperature.
  • the thin film tape exposed on the upper side of FIG. 28 functions as a protective film of the finished product.
  • this protective film does not exist.
  • a protective film (a material is, for example, a solder resist) can be formed at this stage.
  • FIG. 29 is a cross-sectional view showing a completed electronic device package.
  • a hole is formed in the protective film (thin film tape), and external connection electrodes (bump electrodes) connected to the horizontal wiring portion exposed through the openings are formed.
  • an external connection electrode can be provided at a position different from the tip of the vertical wiring portion. Even if there is no protective film, it is possible to connect other packages by using, for example, resin-containing solder.
  • a multilayer organic substrate as disclosed in Patent Document 2 or a lead frame can be used as such a substrate.
  • an external connection electrode connected to the wiring layer on the upper surface of the substrate via the conductor layer inside the through hole can be easily formed on the back surface side of the substrate.
  • the multilayer organic substrate is a substrate in which a wiring pattern is formed on each layer of a substrate composed of a plurality of layers, and then these substrates are bonded together, and through holes for connecting the wiring patterns of each layer are formed as necessary.
  • a conductor layer is formed inside the through hole, and the conductor layer is connected to a land which is an end face electrode portion formed on the back surface side.
  • the present invention forms an external connection electrode connected to the front surface side horizontal wiring portion by using the exemplified wiring electronic component, and further, such a horizontal wiring portion. It is possible to easily form a protective film for protecting the film.
  • FIG. 30 is a diagram showing a state in which an electronic component such as an image sensor is mounted and connected on a glass substrate having a wiring layer (or a transparent resin substrate having good light transmission).
  • the image sensor is arranged with the light receiving surface facing downward.
  • the wiring layer on the transparent glass substrate can be formed by the same method as the wiring layer on the semiconductor substrate described above with reference to FIG.
  • An electronic component such as an image sensor (semiconductor LSI chip) is fixed and electrically connected using a wiring layer formed on a glass substrate as a bonding pad region.
  • FIG. 31 is a diagram showing a state where the second or third example of the electronic component for wiring is arranged on the glass substrate.
  • the 1st example (refer FIG. 5) of the electronic component for wiring can be used similarly.
  • FIG. 32 is a view showing a state in which electronic components for wiring are connected and fixed on a glass substrate. This connection is performed as described above with reference to FIG.
  • FIG. 33 is a diagram showing the resin-sealed state after fixing. As described above with reference to FIG. 27, transfer molding is performed so as to fill a space between the glass substrate and the thin film tape, or resin sealing is performed using a liquid resin (material is, for example, epoxy).
  • a liquid resin material is, for example, epoxy
  • FIG. 34 is a diagram showing the state after the support plate is peeled off. By peeling the support plate, the thin film tape exposed on the upper side functions as a protective film for the finished product.
  • this protective film does not exist. In the case where the first example of the electronic component for wiring is used and a protective film is required, the protective film can be formed at this stage.
  • FIG. 35 is a view showing a completed image sensor chip package.
  • a hole is formed in the protective film, and a bump electrode for external connection connected to the wiring exposed through the opening is formed. Thereafter, the product is completed after being cut into individual chips and separated into pieces.
  • Example 3 is different from Example 2 only in that a high heat dissipation substrate that functions as a heat sink, a heat spreader, or the like is used (not shown).
  • a high heat dissipation type LSI chip is mounted on a high heat dissipation substrate that functions as a heat sink, and there is no need for through electrodes, and an external connection electrode is formed on the front surface opposite to the high heat dissipation substrate.
  • a heat dissipation chip package is completed.

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

 電子デバイスパッケージ構造形成のための垂直配線や水平配線などの追加工程を部品として集約させる。本発明の配線用電子部品は、支持板と、該支持板の上に剥離可能の接着剤を用いて貼り付けられる2層の水平配線用下層金属及び水平配線用上層金属をパターニングすることにより形成される水平配線部と、該水平配線部に接続された垂直配線部により構成する。水平配線部及び垂直配線部は、少なくとも3層の金属層を積層した金属積層材を加工することにより形成し、水平配線用上層金属は、水平配線用下層金属とは異なるエッチングレートの金属から選ばれ、かつ水平配線用下層金属から形成した配線パターンをマスクとしてパターニングされる。

Description

配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法
 本発明は、半導体チップを含む回路素子を配置し、該回路素子から垂直配線を介して接続される外部電極を有する電子デバイスパッケージに組み込んで用いるための配線用電子部品及びその製造方法に関する。
 外部接続用電極をおもて面に配置した電子デバイスパッケージ構造のように、LSIチップ搭載基板から離れて他方に電極を取り出す場合や、或いはウエハレベルチップサイズパッケージのようにLSIチップの能動面から離れて他方に電極を取り出す場合は、基板と離れて電極を取り出すための少なくとも垂直配線、あるいは再配線のための水平配線も含めた構造が必要である。一般的に電子デバイスパッケージ構造の垂直配線は基板に予め作りこんだ構造や樹脂封止後に樹脂を開口してメッキで埋める方法、さらにはシリコン基板を貫通させ、基板の両側に電極を取り出す構造が採られている(特許文献1参照)。
 現在の貫通電極形成は低抵抗金属を充填するためには低温処理が要求され、半導体プロセスへの適用は難しく、一方、貫通孔の絶縁方法は、高温処理が必要なため半導体の実装プロセスへの適用は困難である。このように、半導体基板への貫通電極の形成とその絶縁方法にはまだ課題が残されていて、貫通電極を必要とせずに配線することが望まれる。
 このような問題を解決するために、特許文献2は、部品化した配線用電子部品を半導体基板上の所定位置に接続することにより、貫通電極を必要とせずに配線する技術を開示する。図36及び図37は、特許文献2に開示の電子デバイスパッケージを説明する図であり、図36は、その製造途中の断面図であり、図37は、完成した状態で示す断面図である。図36に示すように、導電性材料の支持板に電鋳法により水平配線部(再配線)及び垂直配線部を成長させて、支持板と一体に連結した配線用電子部品を形成する。そして、この配線用電子部品を、半導体基板(多層有機基板)おもて面に形成した配線層上の所定位置に接続する。この後、図37に示すように、回路素子(LSIチップ)を覆う樹脂を充填して樹脂封止した後、支持板を剥がすことにより電気的には個々の水平配線部及び垂直配線部に分離して構成する。この水平配線部により、垂直配線部先端とは異なる位置に外部接続用電極を設けることができる。これによって、簡潔に、しかもコスト的にも安く外部接続用電極をおもて面に配置した電子デバイスパッケージを製造することが可能となる。
 このように、電子デバイスパッケージ構造形成のための垂直配線や水平配線などの追加工程を部品として集約させ、工程を簡素化し部品は専門メーカに任せることでコスト低減を実現することができる。この部品化によりウエハレベルチップサイズパッケージなどは前工程に近い設備が必要な工程をオフラインで部品に集約することができ、これによって、後工程メーカも大きな投資の必要なく参入できることになる。
 しかし、例示の配線用電子部品を製造するための電鋳法は非常に優れた方法ではあるものの、電鋳法自体にはノウハウが多く、現状では製造業者が限られているという問題がある。また、電子デバイスパッケージおもて面の水平配線部を保護するための保護膜を設ける場合、別途の工程として作成することが必要になる。
特開2001-127243号公報 国際公開WO2008/065896 A1
 本発明は、係る問題点を解決して、電子デバイスパッケージ構造形成のための垂直配線や水平配線などの追加工程を部品として集約させることを目的としている。また、電子デバイスパッケージのおもて面に形成した配線パターンを保護するための保護膜が必要な場合、簡潔に、しかもコスト的にも安く製造し、供給する。
 また、本発明は、電子デバイスパッケージに用いる配線用電子部品を、電鋳法を用いることなく従来より用いられている多層金属積層とかリソグラフィなどの通常の製造技術を用いて容易に作成可能にすることを目的としている。
 本発明の配線用電子部品は、半導体チップを含む回路素子を配置して、該回路素子と外部電極に接続される水平配線部及び垂直配線部が内在する電子デバイスパッケージに組み込んで用いる。この配線用電子部品は、支持板と、該支持板の上に剥離可能の接着剤を用いて貼り付けられる2層の水平配線用下層金属及び水平配線用上層金属をパターニングすることにより形成される水平配線部と、該水平配線部に接続された垂直配線部により構成する。2層からなる水平配線部及び垂直配線部は、少なくとも3層の金属層を積層した金属積層材を加工することにより形成する。水平配線用上層金属は、水平配線用下層金属とは異なるエッチングレートの金属から選ばれ、かつ水平配線用下層金属から形成した配線パターンをマスクとしてパターニングされる。
 また、本発明の配線用電子部品の製造方法は、水平配線用下層金属と、水平配線用上層金属と、垂直配線用金属から成る少なくとも3層の金属層を積層した金属積層材を形成する。水平配線用下層金属のパターニングを行ない、かつ、水平配線用下層金属とは異なるエッチングレートの金属から選ばれる水平配線用上層金属のパターニングを、水平配線用下層金属パターンをマスクとして行って、水平配線用下層金属と水平配線用上層金属からなる2層の水平配線部パターンを形成する。水平配線部パターンを形成した金属積層材を、剥離可能の接着剤を用いて支持板の上に貼り付けた後、垂直配線用金属のパターニングを行って、水平配線部に接続された垂直配線部を形成する。
 水平配線部パターンを形成した金属積層材を支持板の上に貼り付ける際に、該支持板に貼り付ける前に、薄膜テープの上に貼り付け、その後、この薄膜テープを剥離可能の接着剤を用いて支持板の上に貼り付けることができる。
 また、水平配線用上層金属とは異なるエッチングレートの金属から選ばれる水平配線用下層金属のパターニングを行った後、水平配線用上層金属パターンを形成する前の金属積層材を、薄膜テープの上に接着剤を用いて貼り付けることができる。この後、この金属積層材を接着した薄膜テープを、支持板の上に剥離可能の接着剤を用いて貼り付けた後、垂直配線用金属のパターニングを行ない、最後に、水平配線用上層金属のパターニングを行う。或いは、水平配線用下層金属のパターニングを行った金属積層材を、薄膜テープの上に接着剤を用いて貼り付けた後、垂直配線用金属のパターニング及び水平配線用上層金属のパターニングを行ない、最後に、このパターニングした金属積層材を接着した薄膜テープを、支持板の上に剥離可能の接着剤を用いて貼り付けることができる。
 半導体チップを含む回路素子を配置して、該回路素子と外部電極に接続される水平配線部及び垂直配線部が内在する本発明の電子デバイスパッケージ及びその製造方法において、配線用電子部品を、支持板と、該支持板の上に剥離可能の接着剤を用いて貼り付けられる2層の水平配線用下層金属及び水平配線用上層金属から形成される水平配線部、及び該水平配線部に接続された垂直配線部により構成する。水平配線部及び垂直配線部は、水平配線用下層金属と、該水平配線用下層金属とは異なるエッチングレートの金属から選ばれ、かつ水平配線用下層金属の配線パターンをマスクとしてパターニングされる水平配線用上層金属と、垂直配線用金属との少なくとも3層の金属層を積層した金属積層材を加工することにより形成される。配線用電子部品の垂直配線部を、基板上の配線層の所定位置に接続しかつ固定して樹脂封止した後、支持板を剥離することにより露出した水平配線部と接続される外部電極を形成する。
 配線用電子部品は、さらに、水平配線部を形成した金属積層材を貼り付けた薄膜テープを備え、支持板の上に貼り付ける際に、この薄膜テープを剥離可能の接着剤を用いて貼り付け、かつ、支持板を剥離することにより露出した薄膜テープを保護膜として用いることができる。
 本発明によれば、電子デバイスパッケージ形成のための垂直配線や水平配線などの追加工程を部品として集約させることができる。また、電子デバイスパッケージのおもて面に形成した水平配線部(再配線)を保護するための保護膜が必要な場合、簡潔に、しかもコスト的にも安く製造し、供給することができる。
 また、本発明は、電子デバイスパッケージに用いる配線用電子部品を、電鋳法を用いることなく従来より用いられている通常の製造技術を用いて容易に作成することができる。
 また、本発明によれば、簡易な方法で、イメージセンサあるいは高放熱のパッケージのような基板と反対側に電極を取り出す必要のある半導体パッケージを製作できる。半導体基板に貫通孔を開けて金属材料を充填する貫通配線技術の必要も無く、半導体基板と反対側に容易に電極を取り出し、かつ配線することができる。
本発明に基づき構成した配線用電子部品の第1の例を示す図であり、(A)は斜視図、(B)は断面図、(C)は(B)中のX部を拡大した断面図をそれぞれ示している。 3層の金属層を貼り合わせたクラッド材を例示する図である。 水平配線部パターン形成を示す図である。 金属積層材を、支持板の上に貼り付けた状態で示す図である。 完成した配線用電子部品の第1の例の断面図である。 3層の金属層をメッキにより形成した金属メッキ材を例示する図である。 3層の金属層を積層した金属積層材を例示する図である。 水平配線部パターン形成を示す図である。 金属積層材を、薄膜テープの上に貼り付けた状態で示す図である。 薄膜テープを支持板の上に貼り付けた状態で示す図である。 完成した配線用電子部品の第2の例を示す断面図である。 3層の金属層を積層した金属積層材を例示する図である。 水平配線用下層金属パターン形成を示す図である。 金属積層材を、薄膜テープの上に貼り付けた状態で示す図である。 薄膜テープを支持板の上に貼り付けた状態で示す図である。 垂直配線部のパターニングを行った状態で示す断面図である。 完成した配線用電子部品の第3の例を示す断面図である。 3層の金属層を積層した金属積層材を例示する図である。 水平配線用下層金属パターン形成を示す図である。 金属積層材を、薄膜テープの上に貼り付けた状態で示す図である。 垂直配線部のパターニングを行った状態で示す断面図である。 水平配線用上層金属パターン形成を示す図である。 完成した配線用電子部品の第4の例を示す断面図である。 基板上に、電子部品として半導体LSIチップを接着し、かつ接続した状態で示す図であり、(A)は断面図を、(B)は斜視図を示している。 配線用電子部品を、半導体LSIチップを装着した基板上に配置した状態で示す図である。 配線用電子部品を、半導体LSIチップを装着した半導体基板上に接続した状態で示す図である。 樹脂封止した状態で示す図である。 支持板を剥離した後の状態で示す図である。 完成した電子デバイスパッケージを示す断面図である。 配線層を有するガラス基板の上に、イメージセンサが搭載されて接続された状態で示す図である。 ガラス基板上に配線用電子部品を配置した状態で示す図である。 ガラス基板上に配線用電子部品を接続、固定した状態で示す図である。 固定後、樹脂封止した状態で示す図である。 支持板を剥離した後の状態で示す図である。 完成したイメージセンサチップパッケージを示す図である。 特許文献2に開示の電子デバイスパッケージの製造途中の断面図である。 特許文献2に開示の電子デバイスパッケージを完成した状態で示す断面図である。
 以下、例示に基づき、本発明の配線用電子部品及びその製造方法を、順を追って説明する。図1は、本発明に基づき構成した配線用電子部品の第1の例を示す図であり、(A)は斜視図、(B)は断面図、(C)は(B)中のX部を拡大した断面図をそれぞれ示している。図1は、1個の単体パターンを例示するが、実際の製造においては、多数個一体に連結された状態で作成され、その状態で電子デバイスパッケージに組み込んで製造した後、個々のチップに切断して切り分ける個片化を経て、最終製品として完成する。この配線用電子部品の第1の例は、支持板の上にパターニングした2層構成の水平配線部(水平配線用上層金属と水平配線用下層金属)、さらには、その上に、水平配線部に接続された垂直配線部を備えている。
 次に、このような配線用電子部品の第1の例の製造について、図2~図5を参照して、順次説明する。まず、図2に示すように、水平配線用下層金属(例えば、薄膜銅)と、水平配線用上層金属(例えば、薄膜ニッケル)と、垂直配線用金属(例えば、厚膜銅)から成る少なくとも3層の金属層を貼り合わせたクラッド材を形成する。クラッド材とは、周知のように、異なる種類の金属を圧接加工により張り合わせた材料のことである。
 但し、本発明は、上述したようなクラッド材に限らず、3層の金属層を一体に積層したものであれば、どのような金属積層材も使用可能である。図6は、3層の金属積層材をメッキにより形成した金属メッキ材を例示する図である。金属メッキ材の形成は、図6(A)に示すような垂直配線用金属となる金属単板(例えば、銅板)からスタートする。この垂直配線用金属に対して、図6(B)に示すように、最初に、水平配線用上層金属(例えば、ニッケル)をメッキし、その次に、水平配線用下層金属(例えば、銅)をメッキする。これによって、3層の金属積層材を金属メッキ材によって構成する。
 図3は、水平配線部パターン形成を示す図である。水平配線部パターン形成のために、最初に、水平配線用下層金属のパターニングをリソグラフィにより実施する。このため、水平配線用下層金属の表面に(図中の下側に)レジストを塗布し、パターンを露光、現像してさらにエッチングを行い、レジストを除去して、水平配線用下層金属の配線パターンを完成させる。この際、水平配線用上層金属(例えば、ニッケル)は、水平配線用下層金属(例えば、銅)とは異なるエッチングレートの金属から選ばれる。エッチング液を選択することにより、水平配線用上層金属をエッチングすることなく、水平配線用下層金属のみをエッチングすることが可能である。さらに、水平配線用上層金属は、エッチングストッパのように機能するので、垂直配線用金属と水平配線用下層金属が同一金属(例えば、銅)で形成されていても、垂直配線用金属がエッチングされることはない。
 次に、水平配線用上層金属のパターニングを実施する。この水平配線用上層金属パターンは、上記のようにして形成された水平配線用下層金属パターンをマスクとしてエッチングするのみで形成することができる。また、エッチング液を選択することにより、垂直配線用金属をエッチングすることなく、水平配線用上層金属のみをエッチングすることが可能である。結果的に、水平配線用下層金属と水平配線用上層金属の両方のパターンは、全く同じパターンとなり、重なる形となる。
 次に、図4に示すように、水平配線部パターンを形成した金属クラッド材を、支持板の上に、接着剤を用いて貼り付ける。この貼り付けは、水平配線部パターン形成側を支持板側に面するように行う。支持板としては、板状のシリコン基板とかガラスのような絶縁体或いは導電体のいずれも用いることができるが、例えば、ステンレス板を用いることにより、電子デバイスパッケージの製造中に、より強い剛性を得ることができる。この支持板は、電子デバイスパッケージ製造のための樹脂封止工程後に、剥離して除去する。接着剤は、容易に剥離可能のものであり、所定の温度(例えば、高熱)で剥離し易い材質のものから選択され、例えば、熱カプセル入り接着剤又は熱可塑性の接着剤を用いる。
 次に、垂直配線部のパターニングを行う。図5は、完成した配線用電子部品の第1の例の断面図である。垂直配線部のパターニングは、リソグラフィによって行う。このため、垂直配線用金属の表面に、垂直配線部形成用のレジストを塗布し、パターンを露光、現像してさらにエッチングを行い、レジストを除去して、垂直配線用金属の配線パターンを完成させる。エッチング液を選択することにより、水平配線用上層金属をエッチングすることなく、垂直配線用金属のみをエッチングすることが可能である。例示の構成は、支持板で支持しているために、垂直配線部のエッチングが可能となっている。このとき垂直配線部はエッチング形状改善(垂直配線部の高さが高い場合裾野が広がり易い)のために多層構造としても良い。例えば、垂直配線部は銅/アルミニュームとし、水平配線部はニッケル/銅の全体として4層構造とすることができる。
 これによって、支持板の上にパターニングした2層構成の水平配線部(水平配線用上層金属と水平配線用下層金属)、さらには、その上に、水平配線部に接続された垂直配線部が形成される。
 このように、2層構成の水平配線部と1層の垂直配線部の少なくとも3層の金属積層材を用いることにより、特許文献2のような電鋳法を用いること無く、通常のリソグラフィを用いて、垂直配線部と共に水平配線部を有する配線用電子部品の製造が可能となる。なお、水平配線用下層金属及び水平配線用上層金属は導電性を有する必要があることに加えて、水平配線用下層金属は水平配線用上層金属のエッチング用マスクとして使用できるものであれば、水平配線用下層金属と水平配線用上層金属の組み合わせは、例示した銅とニッケルの組み合わせ以外にも、例えばCuとAu,AgやCrとCu、CrとNi等選択エッチング製の高い材料の組合せであれば良い。また、垂直配線用金属としては、水平配線用上層金属とは異なる材質であれば、水平配線用下層金属と同一であっても問題はなく、例えば銅などの導電性金属が使用可能である。また、水平配線用下層金属と水平配線用上層金属は、いずれも単一金属層により形成する必要は必ずしも無く、いずれかの表面にAuやAg等といった導電性の良い金属を形成することも可能である。
 次に、このような配線用電子部品の第2の例の製造について、図7~図11を参照して、順次説明する。まず、図7に示すように、図2或いは図6を参照して上述したように、水平配線用下層金属(例えば、薄膜銅)と、水平配線用上層金属(例えば、薄膜ニッケル)と、垂直配線用金属(例えば、厚膜銅)から成る少なくとも3層の金属層からなる金属積層材を形成する。
 図8は、水平配線部パターン形成を示す図である。この水平配線部パターン形成は、図3を参照して上述したように行う。水平配線用下層金属と水平配線用上層金属の両方の全く同じパターンが、重なるように形成される。
 次に、図9に示すように、水平配線パターンを形成した金属積層材を、薄膜テープの上に、接着剤を用いて貼り付ける。貼り付ける薄膜テープとしては、ポリイミドテープなどに代表される薄膜フィルムの絶縁基材が望ましい。また、薄膜テープは、例示したような一層の薄膜フィルムに限らず、接着剤により接着した2層(或いはそれ以上)の薄膜フィルムの絶縁基材テープにより構成することも可能である。
 薄膜テープは、完成製品(電子デバイスパッケージ)において水平配線部(再配線)を覆う保護膜として機能する。即ち、この薄膜テープと、水平配線パターンを形成した金属積層材は剥離しないので、例えば、熱硬化系(変性エポキシ系)接着剤のような、接着強度の大きな接着剤を用いて貼り付ける。
 次に、図10に示すように、水平配線部パターンを形成した金属積層材を強固に接着した薄膜テープを、支持板の上に剥離可能の接着剤を用いて貼り付ける。この貼り付けは、薄膜テープ側を支持板側に面するように行う。支持板としては、図4を参照して説明したような材質のものであり、板状のシリコン基板とかガラスのような絶縁体或いは導電体のいずれも用いることができる。この支持板は、電子デバイスパッケージ製造のための樹脂封止工程後に、剥離して除去する。接着剤は、容易に剥離可能のものを用いる。例えば、上述したような、所定の温度(例えば、高熱)で剥離し易い材質のものであり、例えば、熱カプセル入り接着剤又は熱可塑性の接着剤を用いる。
 次に、垂直配線部のパターニングを行う。図11は、完成した配線用電子部品の第2の例を示す断面図である。垂直配線部のパターニングは、図5を参照して上述したように、リソグラフィによって行う。これによって、支持板の上に剥離可能に接着された薄膜テープの上に、パターニングした2層構成の水平配線部(水平配線用上層金属と水平配線用下層金属)が強固な接着剤により固定され、さらには、その上に、水平配線部に接続された垂直配線部が形成される。なお、水平配線部と薄膜テープを固定する接着剤は、それらの間にあれば十分であり、図示されているように水平配線部相互の間にもはみ出した接着剤は必ずしも必要ではないが、このはみ出した接着剤によって、より強固な固定が可能となる。
 このように、支持部は、薄膜テープ(例えば、絶縁基材テープ)と、この裏側(配線パターン形成面の反対側)に剥離可能の接着剤を用いて貼り付けた支持板(補強板)との2層構成となる。この支持部は、電子デバイスパッケージ製造中に、複数個の水平配線部及び垂直配線部を一体に結合するよう機能するだけでなく、垂直配線部をパターニングする際の支持構成としても機能する。この支持板は、電子デバイスパッケージ製造のための樹脂封止工程後に、剥離して除去する。薄膜テープは、電子デバイスパッケージの保護膜として残される。
 次に、このような配線用電子部品の第3の例の製造について、図12~図17を参照して、順次説明する。図12に示すように、まず、上述の第2の例と同様に、水平配線用下層金属(例えば、薄膜銅)と、水平配線用上層金属(例えば、薄膜ニッケル)と、垂直配線用金属(例えば、厚膜銅)から成る少なくとも3層の金属層からなる金属積層材を形成する。
 図13は、水平配線用下層金属パターン形成を示す図である。この下層金属パターン形成は、リソグラフィにより行う。この際、上述した第1の例と同様に、水平配線用上層金属(例えば、ニッケル)は、水平配線用下層金属(例えば、銅)とは異なるエッチングレートの金属から選ばれる。エッチング液を選択することにより、水平配線用上層金属をエッチングすることなく、水平配線用下層金属のみをエッチングすることが可能である。さらに、水平配線用上層金属は、エッチングストッパのように機能するので、垂直配線用金属と水平配線用下層金属が同一金属(例えば、銅)で形成されていても、垂直配線用金属がエッチングされることはない。
 次に、図14に示すように、下層金属パターンを形成した金属積層材を、上述の第2の例と同様に、薄膜テープの上に、接着強度の大きな接着剤を用いて貼り付ける。薄膜テープは、完成製品(電子デバイスパッケージ)において水平配線部(再配線)を覆う保護膜として機能する。
 次に、図15に示すように、第2の例と同様に、下層金属パターンを形成した金属積層材を強固に接着した薄膜テープを、支持板の上に容易に剥離可能の接着剤を用いて貼り付ける。この支持板は、電子デバイスパッケージ製造のための樹脂封止工程後に、剥離して除去する。
 次に、図16に示すように、第2の例と同様に、垂直配線部のパターニングを行う。
 次に、水平配線部上層金属のパターニングを行う。図17は、完成した配線用電子部品の第3の例を示す断面図である。水平配線部上層金属のパターニングは、垂直配線部をマスクとして、上層金属の全面エッチングにより行なう。これによって垂直配線部の直下以外の上層金属は削除される。水平配線部は、上述したようにパターニングした下層金属と、垂直配線部直下の上層金属により形成される。これによって、支持板の上に剥離可能に接着された薄膜テープの上に、水平配線部と水平配線部に接続された垂直配線の電子部品が完成する。
 このように、支持部は、第2の例と同様に、薄膜テープ(例えば、絶縁基材テープ)と、この裏側(配線パターン形成面の反対側)に剥離可能の接着剤を用いて貼り付けた支持板(補強板)との2層構成となる。
 次に、このような配線用電子部品の第4の例の製造について、図18~図23を参照して、順次説明する。図18に示すように、まず、上述の第2或いは第3の例と同様に、水平配線用下層金属(例えば、薄膜銅)と、水平配線用上層金属(例えば、薄膜ニッケル)と、垂直配線用金属(例えば、厚膜銅)から成る少なくとも3層の金属層からなる金属積層材を形成する。
 図19は、水平配線用下層金属パターン形成を示す図である。この下層金属パターン形成は、上述の第3の例の図13と同様にリソグラフィによって行う。
 次に、図20に示すように、下層金属パターンを形成した金属積層材を、第3の例の図14と同様に、薄膜テープの上に、接着強度の大きな接着剤を用いて貼り付ける。
 次に、図21に示すように、第3の例の図16と同様に、垂直配線部のパターニングを行う。但し、この第4の例の垂直配線部のパターニングは、支持板の上に貼り付ける前に行う点で、第3の例とは相違する。
 次に、図22に示すように、水平配線部上層金属のパターニングを行う。水平配線部上層金属のパターニングは、第3の例の図17と同様に、垂直配線部をマスクとして、上層金属の全面エッチングにより行なう。これによって垂直配線部の直下以外の上層金属は削除される。水平配線部は、上述したようにパターニングした下層金属と、垂直配線部直下の上層金属により形成される。これによって、支持板の上に剥離可能に接着された薄膜テープの上に、水平配線部と水平配線部に接続された垂直配線の電子部品が完成する。
 そして、最後に、図23に示すように、この薄膜テープを、支持板の上に容易に剥離可能の接着剤を用いて貼り付ける。図23は、完成した配線用電子部品の第4の例を示す断面図である。この支持板は、電子デバイスパッケージ製造のための樹脂封止工程後に、剥離して除去する。この第4の例の配線用電子部品は、完成した状態では、上述の第3の例と同一構成を有しているが、第3の例とは支持板の貼り付け順序を異にしている。
 次に、電子デバイスパッケージの製造について、上述の配線電子部品の第2の例或いは第3の例を用いる場合を例として、説明する。図24は、基板上に、電子部品として半導体チップ(LSIチップ)を接着し、かつ接続した状態で示す図であり、(A)は断面図を、(B)は斜視図を示している。例示の基板は、上面に配線層を形成したシリコン基板(半導体基板)として例示している。
 半導体基板上に配線層を形成するために、半導体基板の全面に、配線パターンとなるべき金属のシード層を形成する(例えばスパッタ層あるいはナノ金属材料を塗膜)。このシード層としては、例えば、銅メッキを可能とする金、銀、銅、パラジューム箔を用いることができる。配線層のパターンはシード層の上にレジストを塗布し、パターンを露光、現像してさらにエッチングを行い、レジストを除去して完成させる。このシード層の上にメッキにより配線層を成長させる。或いは、ナノ金属粒子で直接シード層をパターニングにしてリソグラフィ工程を省略することもできる。この直接パターニングは、有機溶媒中に銅等のナノ金属粒子を含有させて、それをプリンターで実用されているインクジェット法で所望のパターンを描く方法である。
 半導体LSIチップは、基板上の配線層とはフリップチップボンド接続するものとして例示している。このフリップチップボンド接続に代えて、基板上の配線層に、ボンディングワイヤ接続電極となるボンディング用金属パッド部を形成して、ボンディングワイヤにより接続することも可能である。この場合、配線層上の金属パッド部と半導体LSIチップは、例えば、Auボンディングワイヤにより接続される。
 図25は、上述の配線用電子部品の第2の例(図11参照)或いは第3の例(図17参照)を、半導体LSIチップを装着した基板(図24参照)上に配置した状態で示す図である。なお、ここでは、配線用電子部品の第2の例或いは第3の例を用いるものとして説明するが、配線用電子部品の第1の例(図5参照)も同様に用いることができる。
 図26は、配線用電子部品を、半導体LSIチップを装着した半導体基板上に接続した状態で示す図である。なお、図示したように、基板側を裏面として、その上に配置される配線用電子部品側をおもて面と称する。基板上面に形成した配線層の所定の位置には、配線用電子部品の垂直配線部が固定され、かつ電気的に接続される。垂直配線部を固定及び接続する手法としては、(1)超音波による接合、(2)銀ペースト等の導電性ペーストによる接続、(3)半田接続、(4)半導体基板側に設けた接続電極用金属パッド部に凹部を設ける一方、配線用電子部品側は凸部を設けて挿入圧着あるいは挿入してカシメる方法、により行うことができる。
 図27は、樹脂封止した状態で示す図である。一体に連結されている垂直配線部が配線層の所定の位置に固定された後、この状態で、基板の上面は、支持部の薄膜テープ及び水平配線部下面までトランスファーモールドされ、或いは液状樹脂(材質は、例えばエポキシ系)を用いて樹脂封止される。
 図28は、支持板を剥離した後の状態で示す図である。例えば、所定の温度を加えることにより、支持板を剥離する。これにより図28の上側に露出した薄膜テープは、完成製品の保護膜として機能する。配線用電子部品の第1の例(図5参照)を用いた場合には、この保護膜は存在しない。配線用電子部品の第1の例を用いた場合であって、かつ保護膜を必要とする場合、この段階で保護膜(材質は、例えばソルダーレジスト)を形成することができる。
 図29は、完成した電子デバイスパッケージを示す断面図である。図29に示すように、おもて面側においては、保護膜(薄膜テープ)に穴を空け、開口により露出した水平配線部と接続される外部接続用電極(バンプ電極)を形成する。この水平配線部により、垂直配線部先端とは異なる位置に外部接続用電極を設けることができる。保護膜が無くても、例えば樹脂入り半田を使えば、他のパッケージを接続することは可能である。
 以上、基板として半導体シリコン基板を用いる場合を例として説明したが、このような基板としては、特許文献2に開示のような多層有機基板とか或いはリードフレームを用いることも可能である。多層有機基板を用いた際には、スルーホール内部の導体層を介して基板上面の配線層に接続される外部接続用電極を、基板裏面側においても容易に形成することができる。多層有機基板は、複数層から成る基板の各層に、それぞれ配線パターンを形成した後これらの基板を貼り合わせ、必要に応じて各層の配線パターンを接続するためのスルーホールを形成したものである。このスルーホールの内部には導体層が形成され、この導体層が裏面側に形成された端面電極部であるランドと接続されている。
 このように、本発明は、例示の配線用電子部品を用いることにより、おもて面側の水平配線部に接続された外部接続用電極を形成すること、さらには、このような水平配線部を保護する保護膜を容易に形成することが可能になる。
 次に、本発明の配線用電子部品の第2の例或いは第3の例をイメージセンサチップパッケージに用いた場合を、図30~図35を参照して説明する。図30は、配線層を有するガラス基板(又は光透過性の良い透明樹脂基板)の上に、イメージセンサのような電子部品が搭載されて接続された状態で示す図である。イメージセンサは、受光面を下側に向けて配置する。透明ガラス基板上の配線層は、図24を参照して上述した半導体基板上の配線層と同様な方法で形成することができる。ガラス基板に形成した配線層をボンディングパッド領域として、イメージセンサ(半導体LSIチップ)のような電子部品を固定しかつ電気的に接続する。
 図31は、ガラス基板上に配線用電子部品の第2の例或いは第3の例を配置した状態で示す図である。なお、ここでは、配線用電子部品の第2の例或いは第3の例を用いるものとして説明するが、配線用電子部品の第1の例(図5参照)も同様に用いることができる。
 図32は、ガラス基板上に配線用電子部品を接続、固定した状態で示す図である。この接続は、図26を参照して前述したように行う。
 図33は、固定後、樹脂封止した状態で示す図である。図27を参照して前述したようにして、ガラス基板と薄膜テープの間の空間を満たすようにトランスファーモールドされ、或いは液状樹脂(材質は、例えばエポキシ系)を用いて樹脂封止される。
 図34は、支持板を剥離した後の状態で示す図である。支持板を剥離することにより、上側に露出した薄膜テープは、完成製品の保護膜として機能する。配線用電子部品の第1の例(図5参照)を用いた場合には、この保護膜は存在しない。配線用電子部品の第1の例を用いた場合であって、かつ保護膜を必要とする場合、この段階で保護膜を形成することができる。
 次に、図35に示すように、天地(上下)逆転させる。図35は、完成したイメージセンサチップパッケージを示す図である。図35の下側に位置するおもて面側においては、保護膜に穴を空け、開口により露出した配線と接続される外部接続用のバンプ電極を形成する。この後、個々のチップに切断して切り分ける個片化を経た後に、製品として完成させる。
 図30において上述したガラス基板に代えて、ヒートシンクとして機能する高放熱基板を用いることにより、高放熱型チップパッケージに具体化することができる。実施例3は、ヒートシンク、ヒートスプレッダー等として機能する高放熱基板を用いた点でのみ実施例2とは相違する(図示省略)。
 これによって、ヒートシンクとして機能する高放熱基板に、高放熱型のLSIチップが実装されて、貫通電極の必要なく、高放熱基板とは反対側のおもて面に外部接続用電極を形成した高放熱型チップパッケージが完成する。
 以上、本開示にて幾つかの実施の形態及び実施例を単に一例として詳細に説明したが、本発明の新規な教示及び有利な効果から実質的に逸脱せずに、その実施の形態には多くの改変例が可能である。
 

Claims (21)

  1. 半導体チップを含む回路素子を配置して、該回路素子と外部電極に接続される水平配線部及び垂直配線部が内在する電子デバイスパッケージに組み込んで用いるための配線用電子部品において、
     支持板と、該支持板の上に剥離可能の接着剤を用いて貼り付けられる2層の水平配線用下層金属及び水平配線用上層金属をパターニングすることにより形成される水平配線部と、該水平配線部に接続された垂直配線部により構成し、
     前記水平配線部及び垂直配線部は、少なくとも3層の金属層を積層した金属積層材を加工することにより形成し、前記水平配線用上層金属は、前記水平配線用下層金属とは異なるエッチングレートの金属から選ばれることから成る配線用電子部品。
  2. さらに、前記水平配線部を形成した前記金属積層材に貼り付ける薄膜テープを備え、前記支持板の上に貼り付ける際、この薄膜テープを剥離可能の接着剤を用いて貼り付ける請求項1に記載の配線用電子部品。
  3. 前記薄膜テープは、前記電子デバイスパッケージにおいて水平配線部を覆う保護膜として機能する請求項2に記載の配線用電子部品。
  4. 前記水平配線用下層金属及び前記水平配線用上層金属から形成される水平配線部パターン、及び垂直配線用金属から形成される垂直配線部パターンは、いずれもリソグラフィにより形成される請求項1に記載の配線用電子部品。
  5. 前記水平配線用下層金属と前記水平配線用上層金属の両方の水平配線部パターンは、同じパターンの重なる形となる請求項1に記載の配線用電子部品。
  6. 前記支持板として、板状のシリコン基板、ガラスのような絶縁体或いは導電体のいずれかを用いる請求項1に記載の配線用電子部品。
  7. 前記薄膜テープとして、一層の薄膜フィルム或いは接着剤により接着した2層以上の薄膜フィルムの絶縁基材を用いる請求項1に記載の配線用電子部品。
  8. 半導体チップを含む回路素子を配置して、該回路素子と外部電極に接続される水平配線部及び垂直配線部が内在する電子デバイスパッケージに組み込んで用いるための配線用電子部品の製造方法において、
     水平配線用下層金属と、水平配線用上層金属と、垂直配線用金属から成る少なくとも3層の金属層を積層した金属積層材を形成し、
     水平配線用下層金属のパターニングを行い、
     前記水平配線用下層金属とは異なるエッチングレートの金属から選ばれる水平配線用上層金属のパターニングを、前記水平配線用下層金属パターンをマスクとして行って、前記水平配線用下層金属と前記水平配線用上層金属からなる水平配線部パターンを形成し、
     前記水平配線部パターンを形成した前記金属積層材を、剥離可能の接着剤を用いて支持板の上に貼り付けた後、前記垂直配線用金属のパターニングを行って、前記水平配線部に接続された垂直配線部を形成することからなる配線用電子部品の製造方法。
  9. 前記水平配線部パターンを形成した前記金属積層材を前記支持板の上に貼り付ける際に、該支持板に貼り付ける前に、薄膜テープの上に貼り付け、その後、この薄膜テープを剥離可能の接着剤を用いて前記支持板の上に貼り付ける請求項8に記載の配線用電子部品の製造方法。
  10. 前記薄膜テープは、前記電子デバイスパッケージにおいて水平配線部を覆う保護膜として機能する請求項9に記載の配線用電子部品の製造方法。
  11. 前記水平配線用下層金属及び前記水平配線用上層金属から形成される水平配線部パターン、及び前記垂直配線用金属から形成される垂直配線部パターンは、いずれもリソグラフィにより形成される請求項8に記載の配線用電子部品の製造方法。
  12. 前記水平配線用下層金属と前記水平配線用上層金属の両方の水平配線部パターンは、同じパターンの重なる形となる請求項8に記載の配線用電子部品の製造方法。
  13. 前記支持板として、板状のシリコン基板、ガラスのような絶縁体或いは導電体のいずれかを用いる請求項8に記載の配線用電子部品の製造方法。
  14. 半導体チップを含む回路素子を配置して、該回路素子と外部電極に接続される水平配線部及び垂直配線部が内在する電子デバイスパッケージに組み込んで用いるための配線用電子部品の製造方法において、
     水平配線用下層金属と、水平配線用上層金属と、垂直配線用金属から成る少なくとも3層の金属層を積層した金属積層材を形成し、
     水平配線用上層金属とは異なるエッチングレートの金属から選ばれる水平配線用下層金属のパターニングを行い、
     水平配線用下層金属パターンを形成した金属積層材を、薄膜テープの上に接着剤を用いて貼り付け、
     この金属積層材を接着した薄膜テープを、支持板の上に剥離可能の接着剤を用いて貼り付けた後、前記垂直配線用金属のパターニング及び水平配線用上層金属のパターニングを行うことからなる配線用電子部品の製造方法。
  15. 半導体チップを含む回路素子を配置して、該回路素子と外部電極に接続される水平配線部及び垂直配線部が内在する電子デバイスパッケージに組み込んで用いるための配線用電子部品の製造方法において、
     水平配線用下層金属と、水平配線用上層金属と、垂直配線用金属から成る少なくとも3層の金属層を積層した金属積層材を形成し、
     水平配線用上層金属とは異なるエッチングレートの金属から選ばれる水平配線用下層金属のパターニングを行い、
     水平配線用下層金属パターンを形成した金属積層材を、薄膜テープの上に接着剤を用いて貼り付け、
     前記垂直配線用金属のパターニング及び水平配線用上層金属のパターニングを行ない、そして、
     このパターニングした金属積層材を接着した薄膜テープを、支持板の上に剥離可能の接着剤を用いて貼り付けることからなる配線用電子部品の製造方法。
  16. 半導体チップを含む回路素子を配置して、該回路素子と外部電極に接続される水平配線部及び垂直配線部が内在する電子デバイスパッケージにおいて、
     配線用電子部品を、支持板と、該支持板の上に剥離可能の接着剤を用いて貼り付けられる2層の水平配線用下層金属及び前記水平配線用上層金属から形成される水平配線部、及び該水平配線部に接続された垂直配線部により構成し、
     前記水平配線部及び前記垂直配線部は、水平配線用下層金属と、該水平配線用下層金属とは異なるエッチングレートの金属から選ばれ、かつ前記水平配線用下層金属の配線パターンをマスクとしてパターニングされる水平配線用上層金属と、垂直配線用金属との少なくとも3層の金属層を積層した金属積層材を加工することにより形成され、
     前記配線用電子部品の前記垂直配線部を、基板上の配線層の所定位置に接続しかつ固定して樹脂封止した後、前記支持板を剥離することにより露出した前記水平配線部と接続される前記外部電極を形成したことから成る電子デバイスパッケージ。
  17. 前記配線用電子部品は、さらに、前記水平配線部を形成した前記金属積層材を貼り付けた薄膜テープを備え、前記支持板の上に貼り付ける際に、この薄膜テープを剥離可能の接着剤を用いて貼り付け、かつ、前記支持板を剥離することにより露出した前記薄膜テープを保護膜として用いる請求項16に記載の電子デバイスパッケージ。
  18. 配線層を有する前記基板がガラス基板又は光透過性の良い透明樹脂基板であり、該基板上に配置される回路素子がイメージセンサである請求項16に記載の電子デバイスパッケージ。
  19. 配線層を有する前記基板がヒートシンク或いはヒートスプレッダーとして機能する高放熱基板であり、該基板上に配置される回路素子が高放熱型のLSIチップである請求項16に記載の電子デバイスパッケージ。
  20. 半導体チップを含む回路素子を配置して、該回路素子と外部電極に接続される水平配線部及び垂直配線部が内在する電子デバイスパッケージの製造方法において、
     配線用電子部品を、支持板と、該支持板の上に剥離可能の接着剤を用いて貼り付けられる2層の水平配線用下層金属及び前記水平配線用上層金属から形成される水平配線部、及び該水平配線部に接続された垂直配線部により構成し、
     前記水平配線部及び前記垂直配線部は、水平配線用下層金属と、該水平配線用下層金属とは異なるエッチングレートの金属から選ばれ、かつ前記水平配線用下層金属の配線パターンをマスクとしてパターニングされる水平配線用上層金属と、垂直配線用金属との少なくとも3層の金属層を積層した金属積層材を加工することにより形成され、
     前記配線用電子部品の前記垂直配線部を、基板上の配線層の所定位置に接続しかつ固定して樹脂封止した後、前記支持板を剥離することにより露出した前記水平配線部と接続される前記外部電極を形成したことから成る電子デバイスパッケージの製造方法。
  21. 前記配線用電子部品は、さらに、前記水平配線部を形成した前記金属積層材に貼り付けた薄膜テープを備え、前記支持板の上に貼り付ける際に、この薄膜テープを剥離可能の接着剤を用いて貼り付け、かつ、前記支持板を剥離することにより露出した前記薄膜テープを保護膜として用いる請求項20に記載の電子デバイスパッケージの製造方法。
     
PCT/JP2009/006580 2008-12-10 2009-12-03 配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法 WO2010067548A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010541993A JP5429890B2 (ja) 2008-12-10 2009-12-03 配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2008314400 2008-12-10
JP2008-314400 2008-12-10
JP2009-056248 2009-03-10
JP2009056248 2009-03-10

Publications (1)

Publication Number Publication Date
WO2010067548A1 true WO2010067548A1 (ja) 2010-06-17

Family

ID=42242545

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/006580 WO2010067548A1 (ja) 2008-12-10 2009-12-03 配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法

Country Status (3)

Country Link
JP (1) JP5429890B2 (ja)
TW (1) TW201025516A (ja)
WO (1) WO2010067548A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016076617A (ja) * 2014-10-07 2016-05-12 新光電気工業株式会社 指紋認識用半導体装置、指紋認識用半導体装置の製造方法及び半導体装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05206599A (ja) * 1991-11-14 1993-08-13 Hitachi Chem Co Ltd 印刷配線板用金属箔とその製造法並びにこの金属箔を用いた配線板の製造法
JPH085664A (ja) * 1994-06-22 1996-01-12 Hitachi Chem Co Ltd 半導体装置用検査板とその製造方法
JPH1167823A (ja) * 1997-08-08 1999-03-09 Hitachi Chem Co Ltd バンプ付き配線基板及び半導体パッケ−ジの製造法
WO2000076279A1 (en) * 1999-06-03 2000-12-14 Toyo Kohan Co.,Ltd. Process for producing printed wiring board, ic card and printed wiring substrate
JP2006086339A (ja) * 2004-09-16 2006-03-30 Tdk Corp 多層基板及びその製造方法
WO2008065896A1 (fr) * 2006-11-28 2008-06-05 Kyushu Institute Of Technology Procédé de fabrication d'un dispositif semi-conducteur ayant une structure d'électrode à double face et dispositif semi-conducteur fabriqué par le procédé

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05206599A (ja) * 1991-11-14 1993-08-13 Hitachi Chem Co Ltd 印刷配線板用金属箔とその製造法並びにこの金属箔を用いた配線板の製造法
JPH085664A (ja) * 1994-06-22 1996-01-12 Hitachi Chem Co Ltd 半導体装置用検査板とその製造方法
JPH1167823A (ja) * 1997-08-08 1999-03-09 Hitachi Chem Co Ltd バンプ付き配線基板及び半導体パッケ−ジの製造法
WO2000076279A1 (en) * 1999-06-03 2000-12-14 Toyo Kohan Co.,Ltd. Process for producing printed wiring board, ic card and printed wiring substrate
JP2006086339A (ja) * 2004-09-16 2006-03-30 Tdk Corp 多層基板及びその製造方法
WO2008065896A1 (fr) * 2006-11-28 2008-06-05 Kyushu Institute Of Technology Procédé de fabrication d'un dispositif semi-conducteur ayant une structure d'électrode à double face et dispositif semi-conducteur fabriqué par le procédé

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016076617A (ja) * 2014-10-07 2016-05-12 新光電気工業株式会社 指紋認識用半導体装置、指紋認識用半導体装置の製造方法及び半導体装置

Also Published As

Publication number Publication date
JPWO2010067548A1 (ja) 2012-05-17
TW201025516A (en) 2010-07-01
JP5429890B2 (ja) 2014-02-26

Similar Documents

Publication Publication Date Title
JP2592038B2 (ja) 半導体チップ実装方法および基板構造体
US6706564B2 (en) Method for fabricating semiconductor package and semiconductor package
KR101193416B1 (ko) 3차원 실장 반도체 장치 및 그의 제조 방법
KR101150322B1 (ko) 반도체 칩 패키지 및 그 제조 방법
US8230591B2 (en) Method for fabricating an electronic device substrate
US8399776B2 (en) Substrate having single patterned metal layer, and package applied with the substrate , and methods of manufacturing of the substrate and package
JP3813402B2 (ja) 半導体装置の製造方法
KR100834657B1 (ko) 전자 장치용 기판 및 그 제조 방법, 및 전자 장치 및 그제조 방법
JP4400802B2 (ja) リードフレーム及びその製造方法並びに半導体装置
JP2019512168A (ja) シリコン基板に埋め込まれたファンアウト型の3dパッケージ構造
JP2005209689A (ja) 半導体装置及びその製造方法
US9635756B2 (en) Circuit board incorporating semiconductor IC and manufacturing method thereof
US6271057B1 (en) Method of making semiconductor chip package
JP2008252016A (ja) 基板およびその製造方法、回路装置およびその製造方法
US20040124516A1 (en) Circuit device, circuit module, and method for manufacturing circuit device
JP5665020B2 (ja) 配線用電子部品の製造方法
JP2010245157A (ja) 配線用部品及びその製造方法、並びに該配線用部品を組み込んで用いる電子デバイスパッケージ及びその製造方法
JP5429890B2 (ja) 配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法
JP5491722B2 (ja) 半導体装置パッケージ構造及びその製造方法
WO2010058595A1 (ja) 配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法
JP2010161101A (ja) 配線用電子部品及びその製造方法、並びに該配線用電子部品を組み込んで用いる電子デバイスパッケージ及びその製造方法
CN215266271U (zh) 基于铜箔载板的正反面芯片集成封装结构
JP5982414B2 (ja) 半導体装置パッケージ構造及びその製造方法
JP5115241B2 (ja) 電子部品の実装方法
CN113327900A (zh) 基于铜箔载板的高散热板级扇出封装结构及其制备方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09831656

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2010541993

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09831656

Country of ref document: EP

Kind code of ref document: A1