WO2009101783A1 - プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法 - Google Patents

プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法 Download PDF

Info

Publication number
WO2009101783A1
WO2009101783A1 PCT/JP2009/000495 JP2009000495W WO2009101783A1 WO 2009101783 A1 WO2009101783 A1 WO 2009101783A1 JP 2009000495 W JP2009000495 W JP 2009000495W WO 2009101783 A1 WO2009101783 A1 WO 2009101783A1
Authority
WO
WIPO (PCT)
Prior art keywords
sustain
sustain pulse
electrode
discharge
voltage
Prior art date
Application number
PCT/JP2009/000495
Other languages
English (en)
French (fr)
Inventor
Naoyuki Tomioka
Naoki Noguchi
Original Assignee
Panasonic Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corporation filed Critical Panasonic Corporation
Publication of WO2009101783A1 publication Critical patent/WO2009101783A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2946Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge by introducing variations of the frequency of sustain pulses within a frame or non-proportional variations of the number of sustain pulses in each subfield
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2942Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge with special waveforms to increase luminous efficiency
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes

Definitions

  • the present invention relates to a plasma display device and a plasma display panel driving method used for a wall-mounted television or a large monitor.
  • a typical AC surface discharge type panel as a plasma display panel (hereinafter abbreviated as “panel”) has a large number of discharge cells formed between a front plate and a back plate arranged to face each other.
  • a plurality of display electrode pairs each consisting of a pair of scan electrodes and sustain electrodes are formed in parallel with each other on the front glass substrate, and a dielectric layer and a protective layer are formed so as to cover the display electrode pairs.
  • the back plate has a plurality of parallel data electrodes on the back glass substrate, a dielectric layer so as to cover them, and a plurality of barrier ribs in parallel with the data electrodes formed on the back glass substrate.
  • a phosphor layer is formed on the side walls of the barrier ribs. Then, the front plate and the back plate are arranged opposite to each other so that the display electrode pair and the data electrode are three-dimensionally crossed and sealed, and a discharge gas containing, for example, 5% xenon is enclosed in the internal discharge space.
  • a discharge cell is formed at a portion where the display electrode pair and the data electrode face each other. In the panel having such a configuration, ultraviolet rays are generated by gas discharge in each discharge cell, and the phosphors of red (R), green (G) and blue (B) colors are excited and emitted by the ultraviolet rays, thereby performing color display. It is carried out.
  • a subfield method that is, a method of dividing a field into a plurality of subfields and performing gradation display by combining subfields to emit light is generally used.
  • Each subfield has an initialization period, an address period, and a sustain period.
  • address period an address pulse voltage is selectively applied to the discharge cells to be displayed to generate an address discharge to form wall charges (hereinafter, this operation is also referred to as “address”).
  • a sustain pulse voltage is alternately applied to the display electrode pair composed of the scan electrode and the sustain electrode, and a sustain discharge is generated in the discharge cell that has caused the address discharge, and the phosphor layer of the corresponding discharge cell emits light. To display an image.
  • initializing discharge is performed using a slowly changing voltage waveform, and further, initializing discharge is selectively performed on discharge cells that have undergone sustain discharge.
  • a driving method is disclosed in which the light emission that is not generated is reduced as much as possible to improve the contrast ratio.
  • an all-cell initializing operation for generating an initializing discharge in all discharge cells is performed, and in an initializing period of the other subfield.
  • black luminance the luminance of the black display area that changes depending on the light emission not related to the image display
  • High-contrast image display is possible (see, for example, Patent Document 1).
  • Patent Document 1 also describes a so-called narrow-width erasure discharge in which the pulse width of the last sustain pulse in the sustain period is made shorter than the pulse widths of the other sustain pulses and the potential difference due to wall charges between the display electrode pairs is reduced. Has been. By this narrow erase discharge, the address operation in the address period of the subsequent subfield can be stabilized, and a plasma display device with a high contrast ratio can be realized.
  • a plasma display device has been proposed in which the scanning electrodes and the sustain electrodes constituting the display electrode pairs are alternately replaced and arranged for each display electrode pair to improve the luminance (for example, see Patent Document 2).
  • the capacitance between the electrodes in the panel has increased with the increase in screen size and definition.
  • the increase in the interelectrode capacitance increases the reactive power consumed ineffectively without contributing to light emission when driving the panel, and thus contributes to an increase in power consumption.
  • the voltage change can be made in-phase between adjacent discharge cells during the sustain operation in the sustain period, so that the reactive power can be reduced. You can plan.
  • the plasma display device causes a sustain pulse to rise or fall by resonating a panel having a plurality of discharge cells each having a display electrode pair composed of a scan electrode and a sustain electrode, an interelectrode capacitance of the display electrode pair, and an inductor.
  • a sustaining period of a plurality of subfields having an initializing period, an addressing period, and a sustaining period provided in one field, having a power recovery circuit for performing falling and a clamp circuit for clamping the voltage of the sustaining pulse to a predetermined voltage
  • a sustain pulse generating circuit for generating a sustain pulse and alternately applying the sustain pulse to the display electrode pairs.
  • the sustain pulse generating circuit has a first sustain pulse as a reference and a rising edge steeper than the first sustain pulse. And generating at least two types of sustain pulses, the first sustain pulse and the second sustain pulse.
  • a first sustain pulse group configured such that the same number of first sustain pulses and second sustain pulses are applied to the scan electrode and the sustain electrode, respectively, and the first sustain pulse
  • a second sustain pulse group configured to continuously generate the same number of sustain pulses as one sustain pulse group is generated alternately.
  • the sustain discharge of strong light emission and the sustain discharge of weak light emission are generated in approximately the same number, the display brightness of each discharge cell is made uniform, the occurrence of uneven brightness is reduced, and the image display quality can be improved. It becomes possible.
  • FIG. 1 is an exploded perspective view showing a structure of a panel according to an embodiment of the present invention.
  • FIG. 2 is an electrode array diagram of the panel.
  • FIG. 3 is a drive voltage waveform diagram applied to each electrode of the panel.
  • FIG. 4 is a circuit block diagram of the plasma display device in one embodiment of the present invention.
  • FIG. 5 is a circuit diagram of a sustain pulse generating circuit according to one embodiment of the present invention.
  • FIG. 6 is a schematic waveform diagram showing an example of the sustain pulse in the embodiment of the present invention.
  • FIG. 7 is a schematic waveform diagram showing an example of the sustain pulse and the state of light emission at that time in the embodiment of the present invention.
  • FIG. 1 is an exploded perspective view showing a structure of a panel according to an embodiment of the present invention.
  • FIG. 2 is an electrode array diagram of the panel.
  • FIG. 3 is a drive voltage waveform diagram applied to each electrode of the panel.
  • FIG. 4 is a circuit block diagram of the plasma display device
  • FIG. 8 is a diagram showing the relationship between the discharge start voltage, the discharge intensity, and the light emission luminance in one embodiment of the present invention.
  • FIG. 9 is a characteristic diagram showing the relationship between the rising period of the sustain pulse and the light emission luminance in one embodiment of the present invention.
  • FIG. 10 is a schematic waveform diagram showing the waveform shapes of the first sustain pulse and the second sustain pulse in one embodiment of the present invention.
  • FIG. 11 is a schematic waveform diagram showing the configuration of the first sustain pulse group and the second sustain pulse group in one embodiment of the present invention.
  • FIG. 12 is a timing chart of the sustain pulse generation circuit when generating the first sustain pulse in the embodiment of the present invention.
  • FIG. 13 is a timing chart of the sustain pulse generation circuit when generating the second sustain pulse in the embodiment of the present invention.
  • Plasma display apparatus 10 Panel 21 Front substrate 22 Scan electrode 23 Sustain electrode 24 Display electrode pair 25,33 Dielectric layer 26 Protective layer 31 Back substrate 32 Data electrode 34 Partition 35 Phosphor layer 41 Image signal processing circuit 42 Data electrode drive circuit 43 Scan electrode drive circuit 44 Sustain electrode drive circuit 45 Timing generation circuit 50, 60 Sustain pulse generation circuit 51, 61 Power recovery circuit 52, 62 Clamp circuit Q11, Q12, Q13, Q14, Q21, Q22, Q23, Q24, Q26, Q27, Q28, Q29 Switching element C10, C20, C30 Capacitor L10, L20 Inductor D11, D12, D21, D22, D30 Diode
  • FIG. 1 is an exploded perspective view showing the structure of panel 10 according to an embodiment of the present invention.
  • a plurality of display electrode pairs 24 each including a scanning electrode 22 and a sustaining electrode 23 are formed on a glass front substrate 21.
  • a dielectric layer 25 is formed so as to cover the scan electrode 22 and the sustain electrode 23, and a protective layer 26 is formed on the dielectric layer 25.
  • the protective layer 26 has been used as a panel material in order to lower the discharge start voltage in the discharge cell, and has a large secondary electron emission coefficient and durability when neon (Ne) and xenon (Xe) gas is sealed. It is made of a material mainly composed of magnesium oxide (MgO) having excellent properties.
  • a plurality of data electrodes 32 are formed on the rear substrate 31, a dielectric layer 33 is formed so as to cover the data electrodes 32, and a grid-like partition wall 34 is formed thereon.
  • a phosphor layer 35 that emits light of each color of red (R), green (G), and blue (B) is provided on the side surface of the partition wall 34 and on the dielectric layer 33.
  • the front substrate 21 and the rear substrate 31 are arranged to face each other so that the display electrode pair 24 and the data electrode 32 intersect each other with a minute discharge space interposed therebetween, and the outer periphery thereof is sealed with a sealing material such as glass frit.
  • a sealing material such as glass frit.
  • a mixed gas of neon and xenon is sealed as a discharge gas in the internal discharge space.
  • a discharge gas having a xenon partial pressure of about 10% is used in order to improve luminous efficiency.
  • the discharge space is partitioned into a plurality of sections by partition walls 34, and discharge cells are formed at the intersections between the display electrode pairs 24 and the data electrodes 32. These discharge cells discharge and emit light to display an image.
  • the structure of the panel 10 is not limited to the above-described structure, and may be, for example, provided with a stripe-shaped partition wall.
  • the mixing ratio of the discharge gas is not limited to the above-described numerical values, and may be other mixing ratios.
  • FIG. 2 is an electrode array diagram of panel 10 according to an embodiment of the present invention.
  • the panel 10 includes n scan electrodes SC1 to SCn (scan electrodes 22 in FIG. 1) and n sustain electrodes SU1 to SUn (sustain electrodes 23 in FIG. 1) that are long in the row direction.
  • M data electrodes D1 to Dm data electrodes 32 in FIG. 1) that are long in the column direction are arranged.
  • M ⁇ n are formed.
  • a region where m ⁇ n discharge cells are formed becomes a display region of the panel 10.
  • the positional relationship between scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn is alternated for each display electrode pair 24.
  • Scan electrode-sustain electrode-sustain electrode-scan electrode-scan electrode-sustain electrode-sustain electrode-... (Hereinafter, such an electrode array is referred to as “ABBA electrode structure”.)
  • ABBA electrode structure Scan electrode-sustain electrode-sustain electrode-scan electrode-scan electrode-sustain electrode-sustain electrode-...
  • the plasma display device performs gradation display by subfield method, that is, by dividing one field into a plurality of subfields and controlling light emission / non-light emission of each discharge cell for each subfield.
  • Each subfield has an initialization period, an address period, and a sustain period.
  • initializing discharge is generated in the initializing period, and wall charges necessary for subsequent address discharge are formed on each electrode.
  • the initializing operation at this time is an all-cell initializing operation in which initializing discharge is generated in all discharge cells, and an initializing discharge is selectively generated only in the discharge cells that have undergone sustain discharge in the immediately preceding subfield. There is a selective initialization operation.
  • an address discharge is selectively generated in the discharge cells that should emit light in the subsequent sustain period to form wall charges.
  • a number of sustain pulses proportional to the luminance weight are alternately applied to the display electrode pair 24 to generate a sustain discharge in the discharge cells that have generated the address discharge, thereby causing light emission.
  • the proportionality constant at this time is called “luminance magnification”.
  • one field is composed of 10 subfields (first SF, second SF,..., 10th SF), and each subfield is, for example, (1, 2, 3, 6, 11, 18). , 30, 44, 60, 80).
  • the all-cell initialization operation is performed in the initialization period of the first SF
  • the selective initialization operation is performed in the initialization period of the second SF to the tenth SF.
  • the light emission not related to the image display is only the light emission due to the discharge of the all-cell initialization operation in the first SF, and the black luminance that is the luminance of the black display area that does not generate the sustain discharge is weak in the all-cell initialization operation. Only the emission of light makes it possible to display an image with high contrast.
  • the sustain period of each subfield the number of sustain pulses obtained by multiplying the luminance weight of the subfield by a predetermined luminance magnification is applied to each display electrode pair 24.
  • the number of subfields and the luminance weight of each subfield are not limited to the above values, and the subfield configuration may be switched based on an image signal or the like.
  • a period for operating a power recovery circuit described later to raise the sustain pulse (hereinafter referred to as “rise period”). Further, the length of the period (hereinafter referred to as “falling period”) for operating the power recovery circuit to control the sustain pulse is controlled. Thereby, luminance unevenness in the panel 10 is reduced, and the display luminance of each discharge cell is made uniform to improve the image display quality in the panel 10.
  • the outline of the drive voltage waveform and the configuration of the drive circuit will be described, and then the sustain pulse in the present embodiment will be described.
  • FIG. 3 is a waveform diagram of drive voltage applied to each electrode of panel 10 in one embodiment of the present invention.
  • FIG. 3 shows a driving voltage waveform of two subfields, that is, a first subfield (first SF) which is a subfield for performing an all-cell initializing operation (hereinafter referred to as “all-cell initializing subfield”).
  • first SF a subfield for performing an all-cell initializing operation
  • second SF which is a subfield (referred to as “selective initialization subfield”) in which a selective initialization operation is performed, but the drive voltage waveforms in the other subfields are almost the same. is there.
  • scan electrode SCi, sustain electrode SUi, and data electrode Dk in the following represent electrodes selected from the respective electrodes based on image data.
  • the first SF which is an all-cell initialization subfield, will be described.
  • 0 (V) is applied to data electrode D1 through data electrode Dm and sustain electrode SU1 through sustain electrode SUn, respectively, and sustain electrode SU1 through sustain electrode is applied to scan electrode SC1 through scan electrode SCn.
  • a first ramp voltage (hereinafter referred to as “up-ramp voltage”) that gently rises from voltage Vi1 that is equal to or lower than the discharge start voltage to voltage Vi2 that exceeds the discharge start voltage is applied to electrode SUn.
  • the up-ramp voltage is generated with a slope of about 1.3 V / ⁇ sec.
  • the negative wall voltage above scan electrode SC1 through scan electrode SCn and the positive wall voltage above sustain electrode SU1 through sustain electrode SUn are weakened, and the positive wall voltage above data electrode D1 through data electrode Dm is used for the write operation. It is adjusted to a suitable value. Thus, the all-cell initializing operation for performing the initializing discharge on all the discharge cells is completed.
  • a drive voltage waveform in which the first half of the initialization period is omitted may be applied to each electrode. That is, voltage Ve1 is applied to sustain electrode SU1 through sustain electrode SUn and 0 (V) is applied to data electrode D1 through data electrode Dm, respectively, and a voltage that is equal to or lower than the discharge start voltage (for example, 0 V) is applied to scan electrode SC1 through scan electrode SCn. (V)) is applied to the down-ramp voltage that gradually falls toward the voltage Vi4.
  • the initializing operation in which the first half is omitted is a selective initializing operation in which initializing discharge is performed on the discharge cells that have undergone the sustain operation in the sustain period of the immediately preceding subfield.
  • a positive address pulse voltage Vd is applied to selectively generate an address discharge in each discharge cell.
  • voltage Ve2 is applied to sustain electrode SU1 through sustain electrode SUn
  • voltage Vc is applied to scan electrode SC1 through scan electrode SCn.
  • a positive write pulse voltage Vd is applied to.
  • the voltage difference at the intersection between the data electrode Dk and the scan electrode SC1 is the difference between the wall voltage on the data electrode Dk and the wall voltage on the scan electrode SC1 due to the difference between the externally applied voltages (Vd ⁇ Va). It becomes the sum and exceeds the discharge start voltage. As a result, a discharge is generated between data electrode Dk and scan electrode SC1.
  • the voltage difference between sustain electrode SU1 and scan electrode SC1 is the difference between externally applied voltages (Ve2-Va) and sustain electrode SU1.
  • the difference between the upper wall voltage and the wall voltage on the scan electrode SC1 is added.
  • the sustain electrode SU1 and the scan electrode SC1 are not easily discharged but are likely to be discharged. Can do.
  • the discharge generated between data electrode Dk and scan electrode SC1 can be triggered to generate a discharge between sustain electrode SU1 and scan electrode SC1 in the region intersecting with data electrode Dk.
  • an address discharge occurs in the discharge cell to emit light, a positive wall voltage is accumulated on scan electrode SC1, a negative wall voltage is accumulated on sustain electrode SU1, and a negative wall voltage is also accumulated on data electrode Dk. Accumulated.
  • a sustain discharge occurs between scan electrode SCi and sustain electrode SUi, and phosphor layer 35 emits light due to the ultraviolet rays generated at this time. Then, a negative wall voltage is accumulated on scan electrode SCi, and a positive wall voltage is accumulated on sustain electrode SUi. Further, a positive wall voltage is accumulated on the data electrode Dk. In the discharge cells in which no address discharge has occurred during the address period, no sustain discharge occurs, and the wall voltage at the end of the initialization period is maintained.
  • sustain pulses of the number obtained by multiplying the luminance weight by the luminance magnification are applied alternately to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn, and a potential difference is given between the electrodes of display electrode pair 24.
  • the sustain discharge is continuously performed in the discharge cells that have caused the address discharge in the address period.
  • a ramp voltage that gradually increases from 0 (V) as the base potential toward voltage Vers (hereinafter referred to as “erase ramp voltage”) is applied to scan electrode SC1 through scan electrode SCn. Is applied. As a result, a weak discharge is continuously generated, and some or all of the wall voltages on scan electrode SCi and sustain electrode SUi are erased while the positive wall voltage on data electrode Dk remains.
  • a weak discharge is generated between sustain electrode SUi and scan electrode SCi of the discharge cell in which the sustain discharge has occurred. This weak discharge is continuously generated while the voltage applied to scan electrode SC1 through scan electrode SCn increases.
  • the voltage applied to scan electrode SC1 through scan electrode SCn is lowered to 0 (V) as the base potential.
  • the charged particles generated by the weak discharge are accumulated as wall charges on the sustain electrode SUi and the scan electrode SCi so as to reduce the voltage difference between the sustain electrode SUi and the scan electrode SCi.
  • the wall voltage between scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn remains the positive voltage applied to data electrode Dk, and the voltage applied to scan electrode SCi. It is reduced to the extent of the difference between the discharge start voltages, that is, (voltage Vers ⁇ discharge start voltage).
  • the last discharge in the sustain period generated by the erase ramp voltage is referred to as “erase discharge”.
  • Subsequent sub-field operations are substantially the same as those described above except for the number of sustain pulses in the sustain period, and a description thereof will be omitted.
  • the above is the outline of the drive voltage waveform applied to each electrode of panel 10 in the present embodiment.
  • the scan electrode and the scan electrode are adjacent to each other, and the sustain electrode and the sustain electrode are adjacent to each other. Therefore, the change in sustain pulse voltage can be made in-phase between adjacent discharge cells, and reactive power can be reduced. For example, it has been confirmed by the inventors that reactive power can be reduced by about 25% compared to driving a panel having an ABAB electrode structure.
  • FIG. 4 is a circuit block diagram of plasma display device 1 according to one embodiment of the present invention.
  • the plasma display apparatus 1 includes a panel 10, an image signal processing circuit 41, a data electrode drive circuit 42, a scan electrode drive circuit 43, a sustain electrode drive circuit 44, a timing generation circuit 45, and a power supply circuit that supplies necessary power to each circuit block. (Not shown).
  • the image signal processing circuit 41 converts the input image signal sig into image data indicating light emission / non-light emission for each subfield.
  • the timing generation circuit 45 generates various timing signals for controlling the operation of each circuit block based on the horizontal synchronization signal H and the vertical synchronization signal V, and supplies them to each circuit block. As described above, in the present embodiment, the “rising period” at the rising edge of the sustain pulse is controlled, and the timing generation circuit 45 sends the corresponding timing signal to the scan electrode drive circuit 43 and the sustain electrode drive. Output to the circuit 44.
  • Scan electrode drive circuit 43 includes an initialization waveform generating circuit (not shown) for generating an initialization waveform voltage to be applied to scan electrode SC1 through scan electrode SCn in the initialization period, and scan electrode SC1 through scan electrode in the sustain period.
  • Scan electrode drive circuit 43 drives each of scan electrode SC1 through scan electrode SCn based on the timing signal.
  • the data electrode drive circuit 42 converts the image data for each subfield into signals corresponding to the data electrodes D1 to Dm, and drives the data electrodes D1 to Dm based on the timing signals.
  • Sustain electrode drive circuit 44 includes sustain pulse generation circuit 60 and a circuit for generating voltage Ve1 and voltage Ve2, and drives sustain electrode SU1 to sustain electrode SUn based on a timing signal.
  • FIG. 5 is a circuit diagram of sustain pulse generation circuit 50 and sustain pulse generation circuit 60 in one embodiment of the present invention.
  • the interelectrode capacitance of the panel 10 is shown as Cp, and the circuit for generating the scan pulse and the initialization voltage waveform is omitted.
  • the sustain pulse generation circuit 50 includes a power recovery circuit 51 and a clamp circuit 52.
  • the power recovery circuit 51 and the clamp circuit 52 include a scan pulse generation circuit (not shown because it is in a short-circuit state during the sustain period).
  • the electrodes are connected to scan electrode SC1 through scan electrode SCn, which is one end of interelectrode capacitance Cp of panel 10.
  • the power recovery circuit 51 has a power recovery capacitor C10, a switching element Q11, a switching element Q12, a backflow prevention diode D11, a backflow prevention diode D12, and a resonance inductor L10.
  • the inter-electrode capacitance Cp and the inductor L10 are LC-resonated to rise and fall the sustain pulse.
  • the power recovery circuit 51 drives the scan electrodes SC1 to SCn by LC resonance without being supplied with power from the power source, the power consumption is ideally zero.
  • the power recovery capacitor C10 has a sufficiently large capacity compared to the interelectrode capacity Cp, and is charged to about Vs / 2, which is half of the voltage value Vs, so as to serve as a power source for the power recovery circuit 51.
  • the clamp circuit 52 includes a switching element Q13 for clamping scan electrode SC1 to scan electrode SCn to voltage Vs, and a switching element Q14 for clamping scan electrode SC1 to scan electrode SCn to a base potential of 0 (V). have. Scan electrode SC1 through scan electrode SCn are connected to power supply VS via switching element Q13 and clamped to voltage Vs, and scan electrode SC1 through scan electrode SCn are grounded via switching element Q14 to 0 (V). Clamp. Therefore, the impedance at the time of voltage application by the clamp circuit 52 is small, and a large discharge current due to strong sustain discharge can flow stably.
  • Sustain pulse generation circuit 50 is connected to power recovery circuit 51 by clamping switching element Q11, switching element Q12, switching element Q13, and switching element Q14 in accordance with a timing signal output from timing generation circuit 45.
  • the circuit 52 is operated to generate a sustain pulse waveform.
  • the switching element Q11 is turned on to cause the interelectrode capacitance Cp and the inductor L10 to resonate, and the power recovery capacitor C10 scans the scanning electrode through the switching element Q11, the diode D11, and the inductor L10. Power is supplied to SC1 through scan electrode SCn.
  • switching element Q13 is turned on, and the circuit for driving scan electrode SC1 through scan electrode SCn is switched from power recovery circuit 51 to clamp circuit 52. Scan electrode SC1 through scan electrode SCn are clamped to voltage Vs.
  • the switching element Q12 is turned on to resonate the interelectrode capacitance Cp and the inductor L10, and the interelectrode capacitance Cp is used for power recovery through the inductor L10, the diode D12, and the switching element Q12.
  • the power is recovered in the capacitor C10.
  • switching element Q14 is turned on, and a circuit for driving scan electrode SC1 through scan electrode SCn is connected from power recovery circuit 51 to clamp circuit 52.
  • the scan electrodes SC1 to SCn are clamped to 0 (V) which is the base potential.
  • sustain pulse generating circuit 50 generates a sustain pulse.
  • these switching elements can be configured using generally known elements such as MOSFETs and IGBTs.
  • Sustain pulse generation circuit 60 has substantially the same configuration as sustain pulse generation circuit 50, and includes a power recovery circuit 61 and a clamp circuit 62.
  • Sustain electrode SU1 to sustain electrode SUn which are one end of interelectrode capacitance Cp of panel 10, are provided. It is connected to the.
  • the power recovery circuit 61 includes a power recovery capacitor C20, a switching element Q21, a switching element Q22, a backflow prevention diode D21, a backflow prevention diode D22, and a resonance inductor L20.
  • the sustain electrode SU1 to the sustain electrode The electric power when driving SUn is collected and reused.
  • Clamp circuit 62 has switching element Q23 for clamping sustain electrode SU1 through sustain electrode SUn to voltage Vs, and switching element Q24 for clamping sustain electrode SU1 through sustain electrode SUn to the ground potential (0 (V)). .
  • the operation of sustain pulse generating circuit 60 is the same as that of sustain pulse generating circuit 50, and therefore description thereof is omitted.
  • FIG. 5 also shows a power supply VE1 that generates voltage Ve1, switching element Q26 and switching element Q27 for applying voltage Ve1 to sustain electrode SU1 through sustain electrode SUn, power supply ⁇ VE that generates voltage ⁇ Ve, and reverse flow
  • VE1 that generates voltage Ve1
  • switching element Q26 and switching element Q27 for applying voltage Ve1 to sustain electrode SU1 through sustain electrode SUn
  • ⁇ VE that generates voltage ⁇ Ve
  • a switching element Q28 and a switching element Q29 for accumulating the voltage ⁇ Ve on the voltage Ve1 to obtain the voltage Ve2 are shown. .
  • the switching element Q26 and the switching element Q27 are turned on to connect the sustain electrode SU1 to the sustain electrode SUn to the positive voltage via the diode D30, the switching element Q26, and the switching element Q27. Ve1 is applied. At this time, the switching element Q28 is turned on and charged so that the voltage of the capacitor C30 becomes the voltage Ve1.
  • the switching element Q26 and the switching element Q27 are kept conductive, the switching element Q28 is cut off, and the switching element Q29 is turned on to apply the voltage ⁇ Ve to the voltage of the capacitor C30.
  • the voltage Ve1 + ⁇ Ve that is, the voltage Ve2 is applied to the sustain electrodes SU1 to SUn. At this time, the current from the capacitor C30 to the power source VE1 is cut off by the function of the backflow preventing diode D30.
  • the circuit that applies the voltage Ve1 and the voltage Ve2 is not limited to the circuit illustrated in FIG. 5.
  • the power source that generates the voltage Ve1 the power source that generates the voltage Ve2, and the respective voltages are used.
  • a plurality of switching elements for applying to sustain electrode SU1 to sustain electrode SUn can be used to apply each voltage to sustain electrode SU1 to sustain electrode SUn at a necessary timing.
  • the period of LC resonance between the inductor L10 of the power recovery circuit 51 and the interelectrode capacitance Cp of the panel 10 and the period of LC resonance between the inductor L20 of the power recovery circuit 61 and the interelectrode capacitance Cp (hereinafter referred to as “resonance period”). Can be obtained by the calculation formula “2 ⁇ (LCp)”, where L is the inductance of the inductor L10 and the inductor L20.
  • the inductor L10 and the inductor L20 are set so that the resonance period in the power recovery circuit 51 and the power recovery circuit 61 is 2000 nsec.
  • this numerical value is only an example in the embodiment. What is necessary is just to set to the optimal value according to the characteristic of a panel, the specification of a plasma display apparatus, etc.
  • the panel 10 has an ABBA electrode structure in order to reduce reactive power.
  • the discharge cell having this ABBA electrode structure it is easy to cause variations in discharge. Confirmed by the person.
  • the applied sustain pulses are in phase, and as a result, the effect of reducing reactive power can be obtained.
  • the electric field applied between the discharge cells adjacent in the column direction is smaller than in the discharge cell of the ABAB electrode structure, and the charge easily moves to the discharge cells adjacent in the row direction. The amount of charge transfer between the discharge cells increases. Thereby, in the discharge cell having the ABBA electrode structure, it is considered that the variation in wall charges becomes large and the variation in discharge is likely to occur.
  • ground potential is denoted as “GND”.
  • FIG. 6 is a schematic waveform diagram showing an example of the sustain pulse in one embodiment of the present invention.
  • driving by the power recovery circuit is sufficiently performed as shown in FIG. 6, driving with reduced power consumption can be performed.
  • FIG. 7 is a schematic waveform diagram showing an example of the sustain pulse and the state of light emission at that time in the embodiment of the present invention.
  • the waveform shown in FIG. 7 shows the voltage observed at scan electrode SCi and sustain electrode SUi during the sustain period of the subfield having a relatively high lighting rate when driven by the sustain pulse shown in FIG. It is a waveform which shows an example of a change, and is a waveform which shows the intensity of light emission at that time.
  • the sustain pulse when the sustain pulse is raised by the power recovery circuit, for example, as shown at time A in the drawing, when the voltage obtained by adding the wall voltage to the sustain pulse voltage exceeds the discharge start voltage, the first time Discharge occurs. At this time, in a subfield with a relatively high lighting rate, a large amount of discharge current flows instantaneously due to this discharge, and therefore the sustain pulse voltage temporarily drops. Thereafter, when the power recovery circuit is switched to the clamp circuit and the sustain pulse voltage is clamped to the voltage Vs, for example, as shown at time B in the drawing, a second discharge occurs. However, since a part of wall charges is consumed by the first discharge, the second discharge is not a strong discharge. For this reason, the accumulated wall charges are reduced as compared with the case where a strong discharge is generated.
  • FIG. 8 is a diagram showing the relationship between the discharge start voltage, the discharge intensity, and the light emission luminance in one embodiment of the present invention.
  • the discharge start voltage when the discharge start voltage is relatively low, the intensity of the discharge generated at the first time becomes large as shown at time A in FIG. It was confirmed that the intensity of the electric discharge generated at the time became small as shown at time B in FIG.
  • the discharge start voltage is relatively high, the intensity of the first discharge is small as shown at time point C in FIG. 7, and the second discharge intensity is at time point D in FIG. It was confirmed that the emission luminance became relatively strong as shown in FIG.
  • the discharge intensity is also affected by the discharge delay (the time delay from when the applied voltage to the discharge cell exceeds the discharge start voltage until the actual discharge occurs). It was done.
  • Dispersion of discharge intensity is considered to occur due to the change in the discharge start voltage and discharge delay.
  • changes in the discharge start voltage and the discharge delay are considered to occur due to the discharge intensity of the immediately preceding sustain discharge, the movement of wall charges from the adjacent discharge cells, the local concentration unevenness of the discharge gas, and the like.
  • the movement of wall charges from adjacent cells is likely to occur, and the change of the discharge start voltage and the discharge delay is likely to occur.
  • the discharge intensity is likely to vary.
  • a relatively strong discharge is generated in one discharge cell and a strong light emission is generated.
  • a relatively weak discharge is generated in another discharge cell and the light emission is weakened. The inventors have confirmed that the phenomenon is likely to occur. Such a phenomenon is recognized as luminance unevenness and contributes to deterioration of image display quality.
  • the present inventor examined how the relationship between the “rising period” of the sustain pulse and the light emission luminance changes depending on whether the discharge start voltage is high or low.
  • FIG. 9 is a characteristic diagram showing the relationship between the “rising period” of the sustain pulse and the light emission luminance in one embodiment of the present invention, and shows the “rising period of the sustain pulse when the discharge start voltage is high and low. It is a figure which shows how the relationship between light emission luminance changes.
  • the horizontal axis represents the “rising period” of the sustain pulse
  • the vertical axis represents the light emission luminance. Note that the unit (%) on the vertical axis is a ratio of the emission luminance relative to the predetermined emission luminance of 100%. The larger the numerical value, the higher the emission luminance.
  • FIG. 9 is a characteristic diagram showing the relationship between the “rising period” of the sustain pulse and the light emission luminance in one embodiment of the present invention, and shows the “rising period of the sustain pulse when the discharge start voltage is high and low. It is a figure which shows how the relationship between light emission luminance changes.
  • the horizontal axis represents the “rising period” of the sustain pulse
  • the vertical axis represents the
  • the emission luminance is maximized when the “rise period” is set to 800 nsec, and when the discharge start voltage is low, as shown in FIG. ”Was 700 nsec, and the light emission luminance was maximized.
  • the emission intensity can be made constant.
  • a driving method such as changing the “rise period” of the sustain pulse in accordance with the change in the discharge start voltage is not realistic.
  • the human eye has a characteristic that when the luminance change is repeated in a short time, the change is averaged and sensed. That is, even if the emission luminance varies due to the variation in the discharge intensity, if the discharge can be controlled to alternately repeat the strong light emission and the weak light emission, the apparent luminance unevenness can be reduced.
  • the sustain pulse is generated so that strong light emission and weak light emission are alternately repeated.
  • FIG. 10 is a schematic waveform diagram showing the waveform shapes of the first sustain pulse and the second sustain pulse in one embodiment of the present invention.
  • a first sustain pulse serving as a reference and a second sustain pulse having a rising edge steeper than that of the first sustain pulse are generated.
  • the first sustain pulse is generated with a “rise period” of about 600 nsec
  • the second sustain pulse is generated with a “rise period” of about 450 nsec.
  • the second sustain pulse has a steeper rise than the first sustain pulse.
  • the “falling period” is the same between the first sustain pulse and the second sustain pulse, and is about 800 nsec.
  • the “rising period” of the sustain pulse is controlled by controlling the driving time of the power recovery circuit in the sustain pulse generating circuit, and details thereof will be described later.
  • the first sustain pulse group composed of a plurality of sustain pulses obtained by combining the first sustain pulse and the second sustain pulse, and the second sustain pulse that is generated continuously.
  • the sustain pulse groups are alternately generated.
  • FIG. 11 is a schematic waveform diagram showing the configuration of the first sustain pulse group and the second sustain pulse group in one embodiment of the present invention.
  • the first sustain pulse group includes a first sustain pulse, a second sustain pulse, a first sustain pulse, a first sustain pulse, and a second sustain pulse.
  • the second sustain pulse, the second sustain pulse, and the first sustain pulse are generated in this order, and are applied alternately to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn.
  • the second sustain pulse group generates the first sustain pulse eight times in succession, and alternately applies it to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn. To do.
  • the first sustain pulse group generates a lot of strong light emission sustain discharges
  • the second sustain pulse group generates a lot of weak light emission sustain discharges. It was confirmed that the number of occurrences of the sustain discharge with strong light emission and the number of occurrences of the sustain discharge with weak light emission can be made substantially equal by making the sustain pulse group and the second sustain pulse group continuous. Then, by generating the sustain pulse with such a pattern, it was confirmed that the image display quality was improved by reducing the luminance unevenness.
  • an operation for turning on and off the switching element is expressed as “off”, and an operation for turning on the switching element is expressed as “ON” and a signal for turning off in the drawing as “OFF”.
  • 12 and 13 are described using the positive electrode waveform, but the present invention is not limited to this.
  • the embodiment in the negative waveform is omitted, the expression “rising” in the positive waveform in the following description is replaced with “falling” in the negative waveform. The same effect can be obtained even with this waveform.
  • one cycle of the sustain pulse repetition cycle hereinafter, abbreviated as “sustain cycle” is divided into four periods, and each period will be described.
  • FIG. 12 is a timing chart of sustain pulse generation circuit 50 when the first sustain pulse is generated in one embodiment of the present invention. Note that here, the first sustain pulse is divided into four periods of a period T11, a period T21, a period T3, and a period T4.
  • Period T11 At time t1, switching element Q11 is turned on. Then, charge starts to move from scan electrode SC1 to scan electrode SCn through switching element Q11, diode D11, and inductor L10 from power recovery capacitor C10, and the voltage of scan electrode SC1 to scan electrode SCn begins to rise. Since inductor L10 and interelectrode capacitance Cp form a resonance circuit, the voltage of scan electrode SC1 through scan electrode SCn rises to near Vs at the time when about half of the resonance period has elapsed from time t1. . In this embodiment, the time period T11 during which driving by the power recovery circuit is performed, that is, the “rise period” of the first sustain pulse is set to 600 nsec.
  • switching element Q13 is turned on at time t21 when 600 nsec has elapsed from time t1.
  • scan electrode SC1 through scan electrode SCn are connected to power supply VS through switching element Q13, scan electrode SC1 through scan electrode SCn are clamped at voltage Vs.
  • the voltage difference between scan electrode SCi and sustain electrode SUi exceeds the discharge start voltage in the discharge cell in which the address discharge has occurred, and sustain discharge occurs.
  • the clamping period to the power source VS is too short, the wall voltage formed with the sustain discharge is insufficient, and the sustain discharge cannot be continuously generated.
  • the length is too long, the sustain cycle becomes long, and the necessary number of sustain pulses cannot be applied to the display electrode pair. Therefore, in practice, it is desirable to set the clamp period to the power source VS to about 800 nsec to 1500 nsec. In the present embodiment, the period T21 is set to about 1000 nsec.
  • Period T3 (Period T3) Switching element Q12 is turned on at time t3. Then, charges start to move from scan electrode SC1 to scan electrode SCn to capacitor C10 through inductor L10, diode D12, and switching element Q12, and the voltage of scan electrode SC1 to scan electrode SCn starts to drop.
  • the time of the period T3 during which driving by the power recovery circuit is performed that is, the “falling period” of the first sustain pulse is set to 800 nsec.
  • switching element Q14 is turned on at time t4 when 800 nsec has elapsed from time t3. Then, scan electrode SC1 through scan electrode SCn are directly grounded through switching element Q14, so that scan electrode SC1 through scan electrode SCn are clamped to 0 (V).
  • the first sustain pulse serving as a reference is generated in this way.
  • FIG. 13 is a timing chart of sustain pulse generation circuit 50 when the second sustain pulse is generated in one embodiment of the present invention.
  • the second sustain pulse is described as being divided into four periods of a period T12, a period T22, a period T3, and a period T4.
  • the operations in the period T3 and the period T4 are performed in the period T3 in the first sustain pulse, The description is omitted because it is similar to the period T4.
  • Period T12 At time t1, switching element Q11 is turned on. Then, charge starts to move from scan electrode SC1 to scan electrode SCn through switching element Q11, diode D11, and inductor L10 from power recovery capacitor C10, and the voltage of scan electrode SC1 to scan electrode SCn begins to rise.
  • the time of the period T21 during which driving by the power recovery circuit is performed that is, the “rise period” of the second sustain pulse is set to 450 nsec shorter than the period T11 of the first sustain pulse.
  • the rise of the second sustain pulse is made steeper than that of the first sustain pulse.
  • Period T22 (Period T22) Then, switching element Q13 is turned on at time t22 when 450 nsec has elapsed from time t1. Then, since scan electrode SC1 through scan electrode SCn are directly connected to power supply VS through switching element Q13, scan electrode SC1 through scan electrode SCn are clamped at voltage Vs, and a sustain discharge is generated.
  • the period T22 is set longer than the period T21 by the amount corresponding to the shorter “rise period” than the first sustain pulse to be about 1200 nsec, and the first sustain pulse and the second sustain pulse are set. The pulse does not change the length of one cycle from the rising edge to the falling edge.
  • the second sustain pulse that rises sharper than the first sustain pulse is generated.
  • the sustain pulse generating circuit 50 on the scan electrode SC1 to scan electrode SCn side has been described, but the sustain pulse generating circuit 60 on the sustain electrode SU1 to sustain electrode SUn side is also operated in the same manner.
  • the above is the operation of the sustain pulse generation circuit for generating the first sustain pulse and the second sustain pulse in the present embodiment, and as described above, by controlling the drive time by the power recovery circuit, Sustain pulses with different rising edges are generated.
  • the specific numerical values such as the “rising period” of the first sustain pulse and the “rising period” of the second sustain pulse shown in the above description are merely examples of the present embodiment. Absent.
  • the present embodiment is not limited to the numerical values described above, and may be optimally set according to the panel characteristics, the specifications of the plasma display device, and the like.
  • the first sustain pulse group composed of a plurality of sustain pulses obtained by combining the first sustain pulse and the second sustain pulse, and the second sustain pulse that continuously generates the first sustain pulse.
  • the pulse groups By alternately generating the pulse groups, it is possible to generate the sustain discharge of strong light emission and the sustain discharge of weak light emission in substantially the same number, thereby making the display brightness of each discharge cell uniform and uneven brightness. Occurrence can be reduced and image display quality can be improved.
  • the first sustain pulse group is composed of eight sustain pulses, that is, four first sustain pulses and four second sustain pulses, and the second sustain pulse group is continuous.
  • Each sustain pulse group shown here is merely an example, and may be set optimally as appropriate.
  • the same number of first sustain pulses and second sustain pulses are generated in the first sustain pulse group, and the first sustain pulse group is supplied to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn.
  • the first sustain pulse and the second sustain pulse are applied in the same number, and the second sustain pulse group includes only the first sustain pulse by the same number as the sustain pulse in the first sustain pulse group.
  • the present invention is not limited to an example in which one sustain pulse group is configured by eight sustain pulses, and one sustain pulse group may be configured by more sustain pulses or fewer sustain pulses.
  • the present invention when generating 8 sustain pulses in the first sustain pulse group, the first sustain pulse, the second sustain pulse, the first sustain pulse, the first sustain pulse, the first sustain pulse, the first sustain pulse, Although the configuration in which the second sustain pulse, the second sustain pulse, the second sustain pulse, and the first sustain pulse are generated in this order has been described, the present invention is not limited to this generation order. What is necessary is just to set optimally according to etc.
  • the effect of reducing luminance unevenness also varies depending on the lighting rate of the discharge cells (the proportion of discharge cells that generate a sustain discharge). This is because the output impedance of the power recovery circuit is larger than the output impedance of the clamp circuit, so the waveform shape of the “rising period” is changed by changing the proportion of discharge cells to be lit (also referred to as “lighting cells”). This is because of changes. Therefore, the lighting rate is detected, and the configuration of the first sustain pulse group and the second sustain pulse group and the lengths of the “rising period” and the “falling period” are changed according to the detected lighting rate. You may comprise.
  • the configuration in which one pattern composed of eight sustain pulses is repeatedly generated has been described.
  • the sustain period in which the total number of sustain pulses is less than 16 all the sustain pulses are the same. Or may be set arbitrarily according to the specifications of the plasma display device.
  • scan electrode SC1 to scan electrode SCn are divided into a first scan electrode group and a second scan electrode group, and an address period is set for each of the scan electrodes belonging to the first scan electrode group.
  • a panel driving method by so-called two-phase driving comprising: a first address period in which a scan pulse is applied to the first scan period; and a second address period in which a scan pulse is applied to each of the scan electrodes belonging to the second scan electrode group.
  • the configuration in which the erase ramp voltage is applied to scan electrode SC1 through scan electrode SCn has been described.
  • the erase ramp voltage may be applied to sustain electrode SU1 through sustain electrode SUn.
  • an erasing discharge may be generated not by an erasing ramp voltage but by a so-called narrow erasing pulse.
  • the power recovery circuits 51 and 61 have been described with a configuration in which one inductor is commonly used for the rise and fall of the sustain pulse.
  • the rise and rise of the sustain pulse are performed using a plurality of inductors.
  • a different inductor may be used for the lower end.
  • the present invention is useful as a plasma display device and a panel driving method because it can reduce unevenness in brightness and improve image display quality even in a panel with a large screen, high brightness, and high definition. .

Abstract

 輝度ムラを低減してプラズマディスプレイ装置の画像表示品質を向上させる。そのために、電力回収回路とクランプ回路とを有し、維持期間において維持パルスを発生させて表示電極対に交互に印加する維持パルス発生回路を備え、維持パルス発生回路は、基準となる第1の維持パルスと、第1の維持パルスよりも立ち上がりを急峻にした第2の維持パルスとの少なくとも2種類の維持パルスを発生させるとともに、第1の維持パルスと第2の維持パルスとを同数発生させかつ走査電極と維持電極とに第1の維持パルスと第2の維持パルスとがそれぞれ同数ずつ印加されるように構成した第1の維持パルス群と、第1の維持パルスを第1の維持パルス群における維持パルス数と同数だけ連続して発生させるように構成した第2の維持パルス群とを、交互に発生させる。

Description

プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
 本発明は、壁掛けテレビや大型モニターに用いられるプラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法に関する。
 プラズマディスプレイパネル(以下、「パネル」と略記する)として代表的な交流面放電型パネルは、対向配置された前面板と背面板との間に多数の放電セルが形成されている。前面板は、1対の走査電極と維持電極とからなる表示電極対が前面ガラス基板上に互いに平行に複数対形成され、それら表示電極対を覆うように誘電体層および保護層が形成されている。背面板は、背面ガラス基板上に複数の平行なデータ電極と、それらを覆うように誘電体層と、さらにその上にデータ電極と平行に複数の隔壁とがそれぞれ形成され、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。そして、表示電極対とデータ電極とが立体交差するように前面板と背面板とが対向配置されて密封され、内部の放電空間には、例えば分圧比で5%のキセノンを含む放電ガスが封入されている。ここで表示電極対とデータ電極とが対向する部分に放電セルが形成される。このような構成のパネルにおいて、各放電セル内でガス放電により紫外線を発生させ、この紫外線で赤色(R)、緑色(G)および青色(B)の各色の蛍光体を励起発光させてカラー表示を行っている。
 パネルを駆動する方法としては、サブフィールド法、すなわち、1フィールドを複数のサブフィールドに分割した上で、発光させるサブフィールドの組み合わせによって階調表示を行う方法が一般に用いられている。
 各サブフィールドは、初期化期間、書込み期間および維持期間を有する。初期化期間では初期化放電を発生し、続く書込み動作に必要な壁電荷を各電極上に形成するとともに、書込み放電を安定して発生させるためのプライミング粒子(放電のための起爆剤=励起粒子)を発生させる。書込み期間では、表示を行うべき放電セルに選択的に書込みパルス電圧を印加して書込み放電を発生させ壁電荷を形成する(以下、この動作を「書込み」とも記す)。そして維持期間では、走査電極と維持電極とからなる表示電極対に交互に維持パルス電圧を印加し、書込み放電を起こした放電セルで維持放電を発生させ、対応する放電セルの蛍光体層を発光させることにより画像表示を行う。
 また、サブフィールド法の中でも、緩やかに変化する電圧波形を用いて初期化放電を行い、さらに維持放電を行った放電セルに対して選択的に初期化放電を行うことで、階調表示に関係しない発光を極力減らしコントラスト比を向上させた駆動方法が開示されている。
 具体的には、複数のサブフィールドのうち、1つのサブフィールドの初期化期間においては全ての放電セルに初期化放電を発生させる全セル初期化動作を行い、他のサブフィールドの初期化期間においては直前の維持期間で維持放電を行った放電セルにのみ初期化放電を発生させる選択初期化動作を行う。このように駆動することによって、画像の表示に関係のない発光に依存して変化する黒表示領域の輝度(以下、「黒輝度」と略記する)は全セル初期化動作における微弱発光だけとなり、コントラストの高い画像表示が可能となる(例えば、特許文献1参照)。
 特許文献1には、維持期間における最後の維持パルスのパルス幅を他の維持パルスのパルス幅よりも短くし、表示電極対間の壁電荷による電位差を緩和する、いわゆる細幅消去放電についても記載されている。この細幅消去放電によって、続くサブフィールドの書込み期間における書込み動作を安定させ、コントラスト比の高いプラズマディスプレイ装置を実現することができる。
 また、表示電極対を構成する走査電極と維持電極とを表示電極対毎に交互に入れ替えて配列し、輝度の向上を図ったプラズマディスプレイ装置が提案されている(例えば、特許文献2参照)。
 近年、パネルの大画面化、高精細化にともないパネルにおける電極間容量が増大している。電極間容量の増大は、パネルを駆動する際に発光に寄与することなく無効に消費される無効電力を増加させるため、消費電力を増大させる一因となる。
 例えば、上述した特許文献2に開示されている電極構造を有するパネルでは、維持期間における維持動作の際に、隣接する放電セル間で電圧変化を同相にすることができるため、無効電力の削減を図ることができる。
 しかしながら、このような電極構造を有するパネルでは、放電のばらつきが発生しやすく、特に、大画面化、高精細化されて駆動インピーダンスが増大し駆動波形にリンギング等の波形歪が生じやすいパネルでは、放電のばらつきが大きくなりやすく、輝度ムラと呼ばれる輝度のばらつきを生じる恐れがあることがわかった。
 また、近年では、パネルの大型化、高輝度化、高精細化にともない、プラズマディスプレイ装置におけるさらなる表示品質の向上が望まれている。
特開2000-242224号公報 特開平8-212933号公報
 本発明のプラズマディスプレイ装置は、走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたパネルと、表示電極対の電極間容量とインダクタとを共振させて維持パルスの立ち上がりまたは立ち下がりを行う電力回収回路と維持パルスの電圧を所定の電圧にクランプするクランプ回路とを有し、1フィールド内に設けた初期化期間と書込み期間と維持期間とを有する複数のサブフィールドの維持期間において維持パルスを発生させて表示電極対に交互に印加する維持パルス発生回路とを備え、維持パルス発生回路は、基準となる第1の維持パルスと、第1の維持パルスよりも立ち上がりを急峻にした第2の維持パルスとの少なくとも2種類の維持パルスを発生させるとともに、第1の維持パルスと第2の維持パルスとを同数発生させ、かつ走査電極と維持電極とに第1の維持パルスと第2の維持パルスとがそれぞれ同数ずつ印加されるように構成した第1の維持パルス群と、第1の維持パルスを第1の維持パルス群における維持パルス数と同数だけ連続して発生させるように構成した第2の維持パルス群とを、交互に発生させることを特徴とする。
 これにより、強い発光の維持放電と弱い発光の維持放電とをほぼ同数にして発生させ、各放電セルの表示輝度を均一化させて輝度ムラの発生を軽減し、画像表示品質を向上させることが可能となる。
図1は、本発明の一実施の形態におけるパネルの構造を示す分解斜視図である。 図2は、同パネルの電極配列図である。 図3は、同パネルの各電極に印加する駆動電圧波形図である。 図4は、本発明の一実施の形態におけるプラズマディスプレイ装置の回路ブロック図である。 図5は、本発明の一実施の形態における維持パルス発生回路の回路図である。 図6は、本発明の一実施の形態における維持パルスの一例を示す概略波形図である。 図7は、本発明の一実施の形態における維持パルスの一例とそのときの発光の様子を示す概略波形図である。 図8は、本発明の一実施の形態における放電開始電圧と放電強度および発光輝度との関係を示す図である。 図9は、本発明の一実施の形態における維持パルスの立ち上がり期間と発光輝度との関係を示す特性図である。 図10は、本発明の一実施の形態における第1の維持パルスおよび第2の維持パルスの波形形状を示す概略波形図である。 図11は、本発明の一実施の形態における第1の維持パルス群および第2の維持パルス群の構成を示す概略波形図である。 図12は、本発明の一実施の形態における第1の維持パルスを発生させるときの維持パルス発生回路のタイミングチャートである。 図13は、本発明の一実施の形態における第2の維持パルスを発生させるときの維持パルス発生回路のタイミングチャートである。
符号の説明
 1  プラズマディスプレイ装置
 10  パネル
 21  前面基板
 22  走査電極
 23  維持電極
 24  表示電極対
 25,33  誘電体層
 26  保護層
 31  背面基板
 32  データ電極
 34  隔壁
 35  蛍光体層
 41  画像信号処理回路
 42  データ電極駆動回路
 43  走査電極駆動回路
 44  維持電極駆動回路
 45  タイミング発生回路
 50,60  維持パルス発生回路
 51,61  電力回収回路
 52,62  クランプ回路
 Q11,Q12,Q13,Q14,Q21,Q22,Q23,Q24,Q26,Q27,Q28,Q29  スイッチング素子
 C10,C20,C30  コンデンサ
 L10,L20  インダクタ
 D11,D12,D21,D22,D30  ダイオード
 以下、本発明の実施の形態におけるプラズマディスプレイ装置について、図面を用いて説明する。
 (実施の形態)
 図1は、本発明の一実施の形態におけるパネル10の構造を示す分解斜視図である。ガラス製の前面基板21上には、走査電極22と維持電極23とからなる表示電極対24が複数形成されている。そして走査電極22と維持電極23とを覆うように誘電体層25が形成され、その誘電体層25上に保護層26が形成されている。
 また、保護層26は、放電セルにおける放電開始電圧を下げるために、パネルの材料として使用実績があり、ネオン(Ne)およびキセノン(Xe)ガスを封入した場合に2次電子放出係数が大きく耐久性に優れた酸化マグネシウム(MgO)を主成分とする材料から形成されている。
 背面基板31上にはデータ電極32が複数形成され、データ電極32を覆うように誘電体層33が形成され、さらにその上に井桁状の隔壁34が形成されている。そして、隔壁34の側面および誘電体層33上には赤色(R)、緑色(G)および青色(B)の各色に発光する蛍光体層35が設けられている。
 これら前面基板21と背面基板31とは、微小な放電空間を挟んで表示電極対24とデータ電極32とが交差するように対向配置され、その外周部をガラスフリット等の封着材によって封着されている。そして、内部の放電空間には、ネオンとキセノンの混合ガスが放電ガスとして封入されている。なお、本実施の形態では、発光効率を向上させるためにキセノン分圧を約10%とした放電ガスを用いている。放電空間は隔壁34によって複数の区画に仕切られており、表示電極対24とデータ電極32とが交差する部分に放電セルが形成されている。そしてこれらの放電セルが放電、発光することにより画像が表示される。
 なお、パネル10の構造は上述したものに限られるわけではなく、例えばストライプ状の隔壁を備えたものであってもよい。また、放電ガスの混合比率も上述した数値に限られるわけではなく、その他の混合比率であってもよい。
 図2は、本発明の一実施の形態におけるパネル10の電極配列図である。パネル10には、行方向に長いn本の走査電極SC1~走査電極SCn(図1の走査電極22)およびn本の維持電極SU1~維持電極SUn(図1の維持電極23)が配列され、列方向に長いm本のデータ電極D1~データ電極Dm(図1のデータ電極32)が配列されている。そして、1対の走査電極SCi(i=1~n)および維持電極SUiと1つのデータ電極Dj(j=1~m)とが交差した部分に放電セルが形成され、放電セルは放電空間内にm×n個形成されている。そして、m×n個の放電セルが形成された領域がパネル10の表示領域となる。
 また、パネル10においては、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとの位置関係が表示電極対24毎に交番するように、具体的には、・・・-走査電極-走査電極-維持電極-維持電極-走査電極-走査電極-維持電極-維持電極-・・・となるように配列している(以下、このような電極配列を「ABBA電極構造」と呼称する。なお、比較のため、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとの位置関係が表示電極対24毎に変化せず、・・・-走査電極-維持電極-走査電極-維持電極-・・・と配列された電極構造を、「ABAB電極構造」と呼称する)。
 そして、図1、図2に示したように、走査電極SCiと維持電極SUiとは互いに平行に対をなして形成されているために、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとの間に電極間容量Cpが存在する。しかし、本実施の形態では、パネル10をABBA電極構造としているので、維持期間における維持動作の際に隣接する放電セル間で電圧変化を同相にすることができ、無効電力を削減することができる。
 次に、パネル10を駆動するための駆動電圧波形とその動作の概要について説明する。本実施の形態におけるプラズマディスプレイ装置は、サブフィールド法、すなわち1フィールドを複数のサブフィールドに分割し、サブフィールド毎に各放電セルの発光・非発光を制御することによって階調表示を行う。それぞれのサブフィールドは、初期化期間、書込み期間および維持期間を有する。
 各サブフィールドにおいて、初期化期間では初期化放電を発生し、続く書込み放電に必要な壁電荷を各電極上に形成する。加えて、初期化放電は放電遅れを小さくし書込み放電を安定して発生させるためのプライミング粒子(放電のための起爆剤=励起粒子)を発生させるという働きを持つ。このときの初期化動作には、全ての放電セルで初期化放電を発生させる全セル初期化動作と、直前のサブフィールドで維持放電を行った放電セルだけで選択的に初期化放電を発生させる選択初期化動作とがある。
 書込み期間では、後に続く維持期間において発光させるべき放電セルで選択的に書込み放電を発生し壁電荷を形成する。そして維持期間では、輝度重みに比例した数の維持パルスを表示電極対24に交互に印加して、書込み放電を発生した放電セルで維持放電を発生させて発光させる。このときの比例定数を「輝度倍率」と呼ぶ。
 本実施の形態では、1フィールドを10のサブフィールド(第1SF、第2SF、・・・、第10SF)で構成し、各サブフィールドはそれぞれ、例えば(1、2、3、6、11、18、30、44、60、80)の輝度重みを持つものとする。そして、第1SFの初期化期間では全セル初期化動作を行い、第2SF~第10SFの初期化期間では選択初期化動作を行うものとする。これにより、画像の表示に関係のない発光は第1SFにおける全セル初期化動作の放電にともなう発光のみとなり、維持放電を発生させない黒表示領域の輝度である黒輝度は全セル初期化動作における微弱発光だけとなって、コントラストの高い画像表示が可能となる。また、各サブフィールドの維持期間においては、そのサブフィールドの輝度重みに所定の輝度倍率を乗じた数の維持パルスを表示電極対24のそれぞれに印加する。
 しかし、本実施の形態は、サブフィールド数や各サブフィールドの輝度重みが上記の値に限定されるものではなく、また、画像信号等にもとづいてサブフィールド構成を切換える構成であってもよい。
 なお、本実施の形態では、維持パルスを立ち上げるために後述する電力回収回路を動作させる期間(以下、「立ち上がり期間」と呼称する)。また、維持パルスを立ち下げるために電力回収回路を動作させる期間(以下、「立ち下がり期間」と呼称する)の長さを制御している。これにより、パネル10における輝度ムラを低減し、各放電セルの表示輝度を均一化させてパネル10における画像表示品質を向上させている。以下、駆動電圧波形の概要および駆動回路の構成について説明し、続いて、本実施の形態における維持パルスについて説明する。
 図3は、本発明の一実施の形態におけるパネル10の各電極に印加する駆動電圧波形図である。図3には、2つのサブフィールドの駆動電圧波形、すなわち全セル初期化動作を行うサブフィールド(以下、「全セル初期化サブフィールド」と呼称する)である第1サブフィールド(第1SF)と、選択初期化動作を行うサブフィールド(「選択初期化サブフィールド」と呼称する)である第2サブフィールド(第2SF)とを示しているが、他のサブフィールドにおける駆動電圧波形もほぼ同様である。また、以下における走査電極SCi、維持電極SUi、データ電極Dkは、各電極の中から画像データにもとづき選択された電極を表す。
 まず、全セル初期化サブフィールドである第1SFについて説明する。
 第1SFの初期化期間前半部では、データ電極D1~データ電極Dm、維持電極SU1~維持電極SUnにそれぞれ0(V)を印加し、走査電極SC1~走査電極SCnには、維持電極SU1~維持電極SUnに対して放電開始電圧以下の電圧Vi1から、放電開始電圧を超える電圧Vi2に向かって緩やかに上昇する第1の傾斜電圧(以下、「上りランプ電圧」と呼称する)を印加する。
 なお、本実施の形態では、この上りランプ電圧を約1.3V/μsecの勾配にして発生させている。
 この上りランプ電圧が上昇する間に、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUn、データ電極D1~データ電極Dmとの間でそれぞれ微弱な初期化放電が持続して起こる。そして、走査電極SC1~走査電極SCn上部に負の壁電圧が蓄積されるとともに、データ電極D1~データ電極Dm上部および維持電極SU1~維持電極SUn上部には正の壁電圧が蓄積される。この電極上部の壁電圧とは、電極を覆う誘電体層上、保護層上、蛍光体層上等に蓄積された壁電荷により生じる電圧を表す。
 初期化期間後半部では、維持電極SU1~維持電極SUnには正の電圧Ve1を印加し、データ電極D1~データ電極Dmには0(V)を印加し、走査電極SC1~走査電極SCnには、維持電極SU1~維持電極SUnに対して放電開始電圧以下となる電圧Vi3から放電開始電圧を超える電圧Vi4に向かって緩やかに下降する傾斜電圧(以下、「下りランプ電圧」と呼称する)を印加する。この間に、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUn、データ電極D1~データ電極Dmとの間でそれぞれ微弱な初期化放電が持続して起こる。そして、走査電極SC1~走査電極SCn上部の負の壁電圧および維持電極SU1~維持電極SUn上部の正の壁電圧が弱められ、データ電極D1~データ電極Dm上部の正の壁電圧は書込み動作に適した値に調整される。以上により、全ての放電セルに対して初期化放電を行う全セル初期化動作が終了する。
 なお、図3の第2SFの初期化期間に示したように、初期化期間の前半部を省略した駆動電圧波形を各電極に印加してもよい。すなわち、維持電極SU1~維持電極SUnに電圧Ve1を、データ電極D1~データ電極Dmに0(V)をそれぞれ印加し、走査電極SC1~走査電極SCnに放電開始電圧以下となる電圧(例えば、0(V))から電圧Vi4に向かって緩やかに下降する下りランプ電圧を印加する。これにより前のサブフィールドの維持期間で維持放電を起こした放電セルでは微弱な初期化放電が発生し、走査電極SCi上部および維持電極SUi上部の壁電圧が弱められる。また直前の維持放電によってデータ電極Dk(k=1~m)上部に十分な正の壁電圧が蓄積されている放電セルでは、この壁電圧の過剰な部分が放電され書込み動作に適した壁電圧に調整される。一方、前のサブフィールドで維持放電を起こさなかった放電セルについては放電することはなく、前のサブフィールドの初期化期間終了時における壁電荷がそのまま保たれる。このように前半部を省略した初期化動作は、直前のサブフィールドの維持期間で維持動作を行った放電セルに対して初期化放電を行う選択初期化動作となる。
 続く書込み期間では、走査電極SC1~走査電極SCnに対しては順次走査パルス電圧を印加し、データ電極D1~データ電極Dmに対しては発光させるべき放電セルに対応するデータ電極Dk(k=1~m)に正の書込みパルス電圧Vdを印加して、各放電セルに選択的に書込み放電を発生させる。
 書込み期間では、まず維持電極SU1~維持電極SUnに電圧Ve2を、走査電極SC1~走査電極SCnに電圧Vcを印加する。
 そして、1行目の走査電極SC1に負の走査パルス電圧Vaを印加するとともに、データ電極D1~データ電極Dmのうち1行目に発光させるべき放電セルのデータ電極Dk(k=1~m)に正の書込みパルス電圧Vdを印加する。このときデータ電極Dk上と走査電極SC1上との交差部の電圧差は、外部印加電圧の差(Vd-Va)にデータ電極Dk上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなり放電開始電圧を超える。これにより、データ電極Dkと走査電極SC1との間に放電が発生する。また、維持電極SU1~維持電極SUnに電圧Ve2を印加しているため、維持電極SU1上と走査電極SC1上との電圧差は、外部印加電圧の差である(Ve2-Va)に維持電極SU1上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなる。このとき、電圧Ve2を、放電開始電圧をやや下回る程度の電圧値に設定することで、維持電極SU1と走査電極SC1との間を、放電には至らないが放電が発生しやすい状態とすることができる。これにより、データ電極Dkと走査電極SC1との間に発生する放電を引き金にして、データ電極Dkと交差する領域にある維持電極SU1と走査電極SC1との間に放電を発生させることができる。こうして、発光させるべき放電セルに書込み放電が起こり、走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。
 このようにして、1行目に発光させるべき放電セルで書込み放電を起こして各電極上に壁電圧を蓄積する書込み動作が行われる。一方、書込みパルス電圧Vdを印加しなかったデータ電極D1~データ電極Dmと走査電極SC1との交差部の電圧は放電開始電圧を超えないので、書込み放電は発生しない。以上の書込み動作をn行目の放電セルに至るまで行い、書込み期間が終了する。
 続く維持期間では、まず走査電極SC1~走査電極SCnに正の維持パルス電圧Vsを印加するとともに維持電極SU1~維持電極SUnにベース電位となる接地電位、すなわち0(V)を印加する。すると書込み放電を起こした放電セルでは、走査電極SCi上と維持電極SUi上との電圧差が、維持パルス電圧Vsに走査電極SCi上の壁電圧と維持電極SUi上の壁電圧との差が加算されたものとなり、放電開始電圧を超える。
 そして、走査電極SCiと維持電極SUiとの間に維持放電が起こり、このとき発生した紫外線により蛍光体層35が発光する。そして走査電極SCi上に負の壁電圧が蓄積され、維持電極SUi上に正の壁電圧が蓄積される。さらにデータ電極Dk上にも正の壁電圧が蓄積される。書込み期間において書込み放電が起きなかった放電セルでは維持放電は発生せず、初期化期間の終了時における壁電圧が保たれる。
 続いて、走査電極SC1~走査電極SCnにはベース電位となる0(V)を、維持電極SU1~維持電極SUnには維持パルス電圧Vsをそれぞれ印加する。すると、維持放電を起こした放電セルでは、維持電極SUi上と走査電極SCi上との電圧差が放電開始電圧を超えるので、再び維持電極SUiと走査電極SCiとの間に維持放電が起こる。その結果、維持電極SUi上に負の壁電圧が蓄積され、走査電極SCi上に正の壁電圧が蓄積される。以降同様に、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとに交互に輝度重みに輝度倍率を乗じた数の維持パルスを印加し、表示電極対24の電極間に電位差を与えることにより、書込み期間において書込み放電を起こした放電セルで維持放電が継続して行われる。
 そして、維持期間の最後には、走査電極SC1~走査電極SCnに、ベース電位となる0(V)から電圧Versに向かって緩やかに上昇する傾斜電圧(以下、「消去ランプ電圧」と呼称する)を印加する。これにより、微弱な放電を持続して発生させ、データ電極Dk上の正の壁電圧を残したまま、走査電極SCiおよび維持電極SUi上の壁電圧の一部または全部を消去している。
 具体的には、維持電極SU1~維持電極SUnを0(V)に戻した後、ベース電位となる0(V)から放電開始電圧を超える電圧Versに向かって上昇する消去ランプ電圧を、上りランプ電圧よりも急峻な勾配、例えば約10V/μsecの勾配で発生させ、走査電極SC1~走査電極SCnに印加する。すると、維持放電を起こした放電セルの維持電極SUiと走査電極SCiとの間で微弱な放電が発生する。そして、この微弱な放電は、走査電極SC1~走査電極SCnへの印加電圧が上昇する期間、持続して発生する。そして、上昇する電圧があらかじめ定めた所定電位である電圧Versに到達したら、走査電極SC1~走査電極SCnに印加する電圧をベース電位となる0(V)まで降下させる。
 このとき、この微弱な放電で発生した荷電粒子は、維持電極SUiと走査電極SCiとの間の電圧差を緩和するように、維持電極SUi上および走査電極SCi上に壁電荷となって蓄積されていく。これにより、データ電極Dk上の正の壁電荷を残したまま、走査電極SC1~走査電極SCn上と維持電極SU1~維持電極SUn上との間の壁電圧は、走査電極SCiに印加した電圧と放電開始電圧の差、すなわち(電圧Vers-放電開始電圧)の程度まで弱められる。以下、この消去ランプ電圧によって発生させる維持期間の最後の放電を「消去放電」と呼称する。
 続くサブフィールドの動作は、維持期間の維持パルスの数を除いて上述の動作とほぼ同様であるため説明を省略する。以上が、本実施の形態におけるパネル10の各電極に印加する駆動電圧波形の概要である。
 なお、本実施の形態では、上述したように、パネル10をABBA電極構造にしているため、隣接する放電セルでは、走査電極と走査電極とが隣り合い、維持電極と維持電極とが隣り合う。したがって、隣接する放電セル間で、維持パルス電圧の変化を同相にすることができ、無効電力を削減することができる。例えば、ABAB電極構造を有するパネルを駆動する場合と比較して、無効電力を約25%削減できることが発明者により確認された。
 次に、本実施の形態におけるプラズマディスプレイ装置の構成について説明する。図4は、本発明の一実施の形態におけるプラズマディスプレイ装置1の回路ブロック図である。プラズマディスプレイ装置1は、パネル10、画像信号処理回路41、データ電極駆動回路42、走査電極駆動回路43、維持電極駆動回路44、タイミング発生回路45および各回路ブロックに必要な電源を供給する電源回路(図示せず)を備えている。
 画像信号処理回路41は、入力された画像信号sigをサブフィールド毎の発光・非発光を示す画像データに変換する。
 タイミング発生回路45は、水平同期信号Hおよび垂直同期信号Vにもとづき各回路ブロックの動作を制御する各種のタイミング信号を発生し、それぞれの回路ブロックへ供給する。そして、上述したように、本実施の形態においては、維持パルスの立ち上がりにおける「立ち上がり期間」を制御しており、タイミング発生回路45は、それに応じたタイミング信号を走査電極駆動回路43および維持電極駆動回路44に出力する。
 走査電極駆動回路43は、初期化期間において走査電極SC1~走査電極SCnに印加する初期化波形電圧を発生するための初期化波形発生回路(図示せず)、維持期間において走査電極SC1~走査電極SCnに印加する維持パルスを発生するための維持パルス発生回路50、複数の走査ICを備え書込み期間において走査電極SC1~走査電極SCnに印加する走査パルス電圧を発生するための走査パルス発生回路(図示せず)を有する。そして、走査電極駆動回路43は、タイミング信号にもとづいて各走査電極SC1~走査電極SCnをそれぞれ駆動する。
 データ電極駆動回路42は、サブフィールド毎の画像データを各データ電極D1~データ電極Dmに対応する信号に変換し、タイミング信号にもとづいて各データ電極D1~データ電極Dmを駆動する。
 維持電極駆動回路44は、維持パルス発生回路60および電圧Ve1、電圧Ve2を発生するための回路を備え、タイミング信号にもとづいて維持電極SU1~維持電極SUnを駆動する。
 次に、維持パルス発生回路50、維持パルス発生回路60の詳細とその動作について説明する。図5は、本発明の一実施の形態における維持パルス発生回路50、維持パルス発生回路60の回路図である。なお、図5にはパネル10の電極間容量をCpとして示し、走査パルスおよび初期化電圧波形を発生させる回路は省略している。
 維持パルス発生回路50は、電力回収回路51とクランプ回路52とを備えており、電力回収回路51およびクランプ回路52は、走査パルス発生回路(維持期間中は短絡状態となるため図示せず)を介してパネル10の電極間容量Cpの一端である走査電極SC1~走査電極SCnに接続されている。
 電力回収回路51は、電力回収用のコンデンサC10、スイッチング素子Q11、スイッチング素子Q12、逆流防止用のダイオードD11、逆流防止用のダイオードD12、共振用のインダクタL10を有している。そして、電力回収回路51では、電極間容量CpとインダクタL10とをLC共振させて維持パルスの立ち上がりおよび立ち下がりを行う。このように、電力回収回路51は電源から電力を供給されることなくLC共振によって走査電極SC1~走査電極SCnの駆動を行うため、理想的には消費電力が0となる。なお、電力回収用のコンデンサC10は電極間容量Cpに比べて十分に大きい容量を持ち、電力回収回路51の電源として働くように、電圧値Vsの半分の約Vs/2に充電されている。
 クランプ回路52は、走査電極SC1~走査電極SCnを電圧Vsにクランプするためのスイッチング素子Q13と、走査電極SC1~走査電極SCnをベース電位である0(V)にクランプするためのスイッチング素子Q14とを有している。そして、スイッチング素子Q13を介して走査電極SC1~走査電極SCnを電源VSに接続して電圧Vsにクランプし、スイッチング素子Q14を介して走査電極SC1~走査電極SCnを接地して0(V)にクランプする。したがって、クランプ回路52による電圧印加時のインピーダンスは小さく、強い維持放電による大きな放電電流を安定して流すことができる。
 そして、維持パルス発生回路50は、タイミング発生回路45から出力されるタイミング信号によりスイッチング素子Q11、スイッチング素子Q12、スイッチング素子Q13、スイッチング素子Q14の導通と遮断とを切換えることによって電力回収回路51とクランプ回路52とを動作させ、維持パルス波形を発生させる。
 例えば、維持パルス波形を立ち上げる際には、スイッチング素子Q11をオンにして電極間容量CpとインダクタL10とを共振させ、電力回収用のコンデンサC10からスイッチング素子Q11、ダイオードD11、インダクタL10を通して走査電極SC1~走査電極SCnに電力を供給する。そして、走査電極SC1~走査電極SCnの電圧が電圧Vsに近づいた時点で、スイッチング素子Q13をオンにして、走査電極SC1~走査電極SCnを駆動する回路を電力回収回路51からクランプ回路52に切換え、走査電極SC1~走査電極SCnを電圧Vsにクランプする。
 逆に、維持パルス波形を立ち下げる際には、スイッチング素子Q12をオンにして電極間容量CpとインダクタL10とを共振させ、電極間容量CpからインダクタL10、ダイオードD12、スイッチング素子Q12を通して電力回収用のコンデンサC10に電力を回収する。そして、走査電極SC1~走査電極SCnの電圧が0(V)に近づいた時点で、スイッチング素子Q14をオンにして、走査電極SC1~走査電極SCnを駆動する回路を電力回収回路51からクランプ回路52に切換え、走査電極SC1~走査電極SCnをベース電位である0(V)にクランプする。
 このようにして、維持パルス発生回路50は、維持パルスを発生させる。なお、これらのスイッチング素子は、MOSFETやIGBT等の一般に知られた素子を用いて構成することができる。
 維持パルス発生回路60は、維持パルス発生回路50とほぼ同様の構成であり、電力回収回路61とクランプ回路62とを備え、パネル10の電極間容量Cpの一端である維持電極SU1~維持電極SUnに接続されている。電力回収回路61は、電力回収用のコンデンサC20、スイッチング素子Q21、スイッチング素子Q22、逆流防止用のダイオードD21、逆流防止用のダイオードD22、共振用のインダクタL20を有し、維持電極SU1~維持電極SUnを駆動するときの電力を回収して再利用する。クランプ回路62は、維持電極SU1~維持電極SUnを電圧Vsにクランプするためのスイッチング素子Q23および維持電極SU1~維持電極SUnを接地電位(0(V))にクランプするためのスイッチング素子Q24を有する。なお、維持パルス発生回路60の動作は維持パルス発生回路50と同様であるので説明を省略する。
 また、図5には、電圧Ve1を発生する電源VE1と、電圧Ve1を維持電極SU1~維持電極SUnに印加するためのスイッチング素子Q26、スイッチング素子Q27と、電圧ΔVeを発生する電源ΔVEと、逆流防止用のダイオードD30と、電圧Ve1に電圧ΔVeを積み上げるためのチャージポンプ用のコンデンサC30と、電圧Ve1に電圧ΔVeを積み上げて電圧Ve2とするためのスイッチング素子Q28、スイッチング素子Q29とを示している。
 例えば、図3に示した電圧Ve1を印加するタイミングでは、スイッチング素子Q26、スイッチング素子Q27を導通させて維持電極SU1~維持電極SUnにダイオードD30、スイッチング素子Q26、スイッチング素子Q27を介して正の電圧Ve1を印加する。なお、このときスイッチング素子Q28を導通させ、コンデンサC30の電圧が電圧Ve1になるように充電しておく。また、図3に示した電圧Ve2を印加するタイミングでは、スイッチング素子Q26、スイッチング素子Q27は導通させたまま、スイッチング素子Q28を遮断させるとともにスイッチング素子Q29を導通させてコンデンサC30の電圧に電圧ΔVeを重畳し、維持電極SU1~維持電極SUnに電圧Ve1+ΔVe、すなわち電圧Ve2を印加する。このとき、逆流防止用のダイオードD30の働きにより、コンデンサC30から電源VE1への電流は遮断される。
 なお、電圧Ve1、電圧Ve2を印加する回路については、図5に示した回路に限定されるものではなく、例えば、電圧Ve1を発生させる電源と、電圧Ve2を発生させる電源と、それぞれの電圧を維持電極SU1~維持電極SUnに印加するための複数のスイッチング素子とを用いて、それぞれの電圧を必要なタイミングで維持電極SU1~維持電極SUnに印加する構成とすることもできる。
 なお、電力回収回路51のインダクタL10とパネル10の電極間容量CpとのLC共振の周期、および電力回収回路61のインダクタL20と同電極間容量CpとのLC共振の周期(以下、「共振周期」と記す)は、インダクタL10、インダクタL20のインダクタンスをそれぞれLとすれば、計算式「2π√(LCp)」によって求めることができる。そして、本実施の形態では、電力回収回路51、電力回収回路61における共振周期が2000nsecになるようにインダクタL10、インダクタL20を設定しているが、この数値は実施の形態における一例に過ぎず、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適な値に設定すればよい。
 次に、維持期間における駆動電圧波形の詳細について説明する。
 上述したように、本実施の形態においては、無効電力を削減するためにパネル10をABBA電極構造にしているが、このABBA電極構造にした放電セルでは、放電のばらつきが発生しやすいことが発明者により確認された。
 これは、次のような理由によるものと考えられる。ABBA電極構造では同種の電極同士が隣り合う(走査電極-走査電極、または維持電極-維持電極)ため、印加される維持パルスが同相となり、その結果、無効電力を削減する効果を得ることができる。しかし、一方で、ABBA電極構造は、ABAB電極構造の放電セルと比較して列方向に隣接する放電セル間にかかる電界が小さくなり、行方向に隣接する放電セルに電荷が移動しやすくなって放電セル間で電荷の移動量が増える。これにより、ABBA電極構造にした放電セルでは、壁電荷のばらつきが大きくなり、放電のばらつきが発生しやすいと考えられる。
 そして、壁電荷のばらつきが大きくなると、放電の発生に必要な印加電圧のばらつきも大きくなり、放電にばらつきが生じる。次に、壁電荷がばらつくことで発生する放電のばらつきの一例について、図面を用いて説明する。なお、以下の説明に用いる図面では、接地電位を「GND」と記す。
 図6は、本発明の一実施の形態における維持パルスの一例を示す概略波形図である。例えば、図6に示すような、電力回収回路による駆動を十分に行う維持動作では、消費電力を抑えた駆動を行うことができる。
 一方、電力回収回路の出力インピーダンスは、クランプ回路の出力インピーダンスと比較して大きいため、点灯させるべき放電セルの割合が増えて駆動時の負荷が大きくなると、放電が不安定に発生する場合がある。
 図7は、本発明の一実施の形態における維持パルスの一例とそのときの発光の様子を示す概略波形図である。なお、図7に示す波形は、図6に示した維持パルスによる駆動を行ったときに、点灯率が比較的高いサブフィールドの維持期間で、走査電極SCi、維持電極SUiにおいて観測される電圧の変化の一例を示す波形であり、そのときの発光の強さを示す波形である。
 まず、電力回収回路によって維持パルスが立ち上げられると、例えば図面の時点Aのときに示すように、維持パルス電圧に壁電圧が加算された電圧が放電開始電圧を超えた時点で、1回目の放電が発生する。このとき、点灯率が比較的高いサブフィールドでは、この放電により瞬間的に大量の放電電流が流れるため、維持パルス電圧は一時的な電圧降下を生じる。その後、電力回収回路からクランプ回路に切換えられ維持パルス電圧が電圧Vsにクランプされると、例えば図面の時点Bのときに示すように、2回目の放電が発生する。ただし、1回目の放電により壁電荷の一部が消費されるため、2回目の放電は強い放電にはならない。そのため、強い放電が発生した場合と比較して、蓄積される壁電荷も少なくなる。
 また、壁電荷が少ない状態で印加される維持パルスでは、電力回収回路による維持パルスの立ち上げ時においては、図面のCに示すように、放電が発生しないか、あるいはたとえ放電が発生しても非常に弱い放電にしかならない。したがって、上述した図面の時点Aのときに示すような維持パルスの立ち上げ時における1回目の放電による壁電荷の消費といった現象はほとんど発生しない。そのため、その後、電力回収回路からクランプ回路に切換えられ維持パルス電圧が電圧Vsにクランプされたときに、図面の時点Dのときに示すように、非常に強い放電が発生する。
 また、図面の時点Dのときに示したような強い放電は、放電セル内に十分な壁電荷を蓄積させる。
 このように、同じ波形形状の維持パルスを印加しても、放電強度にばらつきが発生することが確認された。そして、放電強度のばらつきには、次のような関係があることがわかった。
 図8は、本発明の一実施の形態における放電開始電圧と放電強度および発光輝度との関係を示す図である。発明者が検討を行った結果、図8に示すように、放電開始電圧が比較的低いときには、1回目に発生する放電の強度は図7の時点Aのときに示すように大きくなり、2回目に発生する放電の強度は図7の時点Bのときに示すように小さくなって、発光輝度は比較的弱くなることが確認された。また、放電開始電圧が比較的高いときには、1回目に発生する放電の強度は図7の時点Cのときに示すように小さくなり、2回目に発生する放電の強度は図7の時点Dのときに示すように大きくなって、発光輝度は比較的強くなることが確認された。また、図示はしないが、放電強度には、放電遅れ(放電セルへの印加電圧が放電開始電圧を超えてから実際に放電が発生するまでの時間遅れのこと)も影響していることが確認された。
 放電強度のばらつきは、この放電開始電圧および放電遅れの変化が原因で発生すると考えられる。また、放電開始電圧および放電遅れの変化は、直前の維持放電の放電強度、隣接する放電セルからの壁電荷の移動、放電ガスの局所的な濃度ムラ等により発生すると考えられる。特に、ABBA電極構造を有するパネル10では隣接セルからの壁電荷の移動が発生しやすく、放電開始電圧および放電遅れの変化が発生しやすい。
 したがって、ABBA電極構造を有するパネル10では、放電強度にばらつきが発生しやすい。そして、ABBA電極構造を有するパネル10では、ある放電セルにおいては比較的強い放電が多く発生して強い発光が生じ、別の放電セルでは逆に比較的弱い放電が多く発生して発光が弱まるといった現象が発生しやすいことが発明者によって確認された。このような現象は輝度ムラとして認識され、画像表示品質を劣化させる一因となる。
 また、本発明者は、放電開始電圧が高いときと低いときとで、維持パルスの「立ち上がり期間」と発光輝度との関係がどのように変化するかを調べた。
 図9は、本発明の一実施の形態における維持パルスの「立ち上がり期間」と発光輝度との関係を示す特性図であり、放電開始電圧が高いときと低いときとで、維持パルスの「立ち上がり期間」と発光輝度との関係がどのように変化するかを示す図である。図9において、横軸は維持パルスの「立ち上がり期間」を表し、縦軸は発光輝度を表す。なお、縦軸の単位(%)は、発光輝度を、所定の発光輝度を100%として相対比率化したものであり、数値が大きいほど発光輝度が大きいことを表す。また、図9には、放電開始電圧が高いときの維持パルスの「立ち上がり期間」と発光輝度との関係を実線で示し、放電開始電圧が低いときの維持パルスの「立ち上がり期間」と発光輝度との関係を破線で示した。
 そして、本発明者が行った実験からは、図9に示すように放電開始電圧が高いときには、「立ち上がり期間」を800nsecにしたときに発光輝度が最大となり、放電開始電圧が低いときには「立ち上がり期間」を700nsecにしたときに発光輝度が最大となるといった結果が得られた。
 したがって、放電開始電圧の変化に合わせて維持パルスの「立ち上がり期間」を変更することができれば、発光強度を一定にすることは可能である。しかし、放電開始電圧の変化を検知することは極めて困難であり、放電開始電圧の変化に合わせて維持パルスの「立ち上がり期間」を変更するといった駆動方法は現実的ではない。
 一方、人間の眼は輝度変化が短時間に繰り返されると、その変化を平均化して感知するといった特性を有する。すなわち、放電強度のばらつきによる発光輝度のばらつきが発生したとしても、強い発光と弱い発光とを交互に繰り返すように放電を制御することができれば、見た目の輝度ムラを軽減することは可能である。
 そこで、本実施の形態では、強い発光と弱い発光とが交互に繰り返されるように維持パルスを発生させるものとする。
 図10は、本発明の一実施の形態における第1の維持パルスおよび第2の維持パルスの波形形状を示す概略波形図である。本実施の形態では、基準となる第1の維持パルスと、第1の維持パルスよりも立ち上がりを急峻にした第2の維持パルスとを発生させる。そして、第1の維持パルスは「立ち上がり期間」を約600nsecにして発生させ、第2の維持パルスは「立ち上がり期間」を約450nsecにして発生させる。こうして、第2の維持パルスを第1の維持パルスよりも急峻な立ち上がりとしている。なお、「立ち下がり期間」は、第1の維持パルスと第2の維持パルスとで互いに等しく、ともに約800nsecとする。
 なお、本実施の形態では、維持パルス発生回路における電力回収回路の駆動時間を制御することで維持パルスの「立ち上がり期間」を制御しているが、その詳細については後述する。
 そして、本実施の形態では、第1の維持パルスと第2の維持パルスとを組み合わせた複数の維持パルスからなる第1の維持パルス群と、第1の維持パルスを連続して発生させる第2の維持パルス群とを交互に発生させる。
 図11は、本発明の一実施の形態における第1の維持パルス群および第2の維持パルス群の構成を示す概略波形図である。
 本実施の形態では、第1の維持パルス群を、図11に示すように、第1の維持パルス、第2の維持パルス、第1の維持パルス、第1の維持パルス、第2の維持パルス、第2の維持パルス、第2の維持パルス、第1の維持パルス、の順番で発生させ、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとに交互に印加する。また、第2の維持パルス群は、図11に示すように、第1の維持パルスを8回連続で発生させ、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとに交互に印加する。
 そして、このように維持パルスを発生させることで、第1の維持パルス群では強い発光の維持放電を多く発生させ、第2の維持パルス群では弱い発光の維持放電を多く発生させ、第1の維持パルス群と第2の維持パルス群とを連続させることで、強い発光の維持放電の発生回数と弱い発光の維持放電の発生回数とをほぼ同数にすることができることが確認された。そして、このようなパターンで維持パルスを発生させることで、輝度ムラの低減による画像表示品質の向上を確認することができた。
 次に、第1の維持パルスおよび第2の維持パルスを発生させるための維持パルス発生回路の動作について、図12、図13を用いて説明する。
 なお、以下の説明においてスイッチング素子を導通させる動作をオン、遮断させる動作をオフと表記し、図面にはスイッチング素子をオンさせる信号を「ON」、オフさせる信号を「OFF」と表記する。また、図12、図13では、正極の波形を用いて説明をするが、本発明はこれに限られるものではない。例えば、負極の波形における実施の形態例は省略するが、以下の説明の正極の波形において「立ち上がり」と表現しているものを、負極の波形においては「立ち下がり」に読みかえることで、負極の波形であっても同様の効果を得ることができるものである。また、ここでは、維持パルスの繰り返し周期(以下、「維持周期」と略記する)の1周期分を4つの期間に分割し、それぞれの期間について説明する。
 まず、基準となる第1の維持パルスについて説明する。図12は、本発明の一実施の形態における第1の維持パルスを発生させるときの維持パルス発生回路50のタイミングチャートである。なお、ここでは第1の維持パルスを期間T11、期間T21、期間T3、期間T4の4つの期間に分けて説明する。
 (期間T11)
 時刻t1でスイッチング素子Q11をオンにする。すると、電力回収用のコンデンサC10からスイッチング素子Q11、ダイオードD11、インダクタL10を通して走査電極SC1~走査電極SCnへ電荷が移動し始め、走査電極SC1~走査電極SCnの電圧が上がり始める。インダクタL10と電極間容量Cpとは共振回路を形成しているので、時刻t1から共振周期の約1/2の時間が経過した時刻において走査電極SC1~走査電極SCnの電圧はVs付近まで上昇する。そして、本実施の形態においては、電力回収回路による駆動を行う期間T11の時間、すなわち第1の維持パルスの「立ち上がり期間」を、600nsecとしている。
 (期間T21)
 そして、時刻t1から600nsecが経過した時刻t21でスイッチング素子Q13をオンにする。
 すると、走査電極SC1~走査電極SCnはスイッチング素子Q13を通して電源VSへ接続されるため、走査電極SC1~走査電極SCnは電圧Vsにクランプされる。走査電極SC1~走査電極SCnが電圧Vsにクランプされると、書込み放電を起こした放電セルでは走査電極SCiと維持電極SUiとの間の電圧差が放電開始電圧を超え、維持放電が発生する。なお、この電源VSへのクランプ期間が短すぎると、維持放電にともなって形成される壁電圧が不足し、維持放電を継続して発生させることができなくなる。逆に、長すぎると維持周期が長くなってしまい、必要な数の維持パルスを表示電極対に印加できなくなる。そのため実用的には電源VSへのクランプ期間を800nsec~1500nsec程度に設定することが望ましい。そして、本実施の形態においては、期間T21を約1000nsecに設定している。
 (期間T3)
 時刻t3でスイッチング素子Q12をオンにする。すると、走査電極SC1~走査電極SCnからインダクタL10、ダイオードD12、スイッチング素子Q12を通してコンデンサC10に電荷が移動し始め、走査電極SC1~走査電極SCnの電圧が下がり始める。そして、本実施の形態では、電力回収回路による駆動を行う期間T3の時間、すなわち第1の維持パルスの「立ち下がり期間」を、800nsecとしている。
 (期間T4)
 そして、時刻t3から800nsecが経過した時刻t4でスイッチング素子Q14をオンにする。すると、走査電極SC1~走査電極SCnはスイッチング素子Q14を通して直接に接地されるため、走査電極SC1~走査電極SCnは0(V)にクランプされる。
 本実施の形態では、このようにして、基準となる第1の維持パルスを発生させている。
 次に、第1の維持パルスよりも立ち上がりを急峻にした第2の維持パルスについて説明する。図13は、本発明の一実施の形態における第2の維持パルスを発生させるときの維持パルス発生回路50のタイミングチャートである。
 なお、ここでは、第2の維持パルスを期間T12、期間T22、期間T3、期間T4の4つの期間に分けて説明するが、期間T3、期間T4の動作は第1の維持パルスにおける期間T3、期間T4と同様であるため説明を省略する。
 (期間T12)
 時刻t1でスイッチング素子Q11をオンにする。すると、電力回収用のコンデンサC10からスイッチング素子Q11、ダイオードD11、インダクタL10を通して走査電極SC1~走査電極SCnへ電荷が移動し始め、走査電極SC1~走査電極SCnの電圧が上がり始める。そして、第2の維持パルスにおいては、電力回収回路による駆動を行う期間T21の時間、すなわち第2の維持パルスの「立ち上がり期間」を、第1の維持パルスの期間T11よりも短い450nsecとしている。こうして、第2の維持パルスの立ち上がりを第1の維持パルスよりも急峻にしている。
 (期間T22)
 そして、時刻t1から450nsecが経過した時刻t22でスイッチング素子Q13をオンにする。すると、走査電極SC1~走査電極SCnはスイッチング素子Q13を通して直接に電源VSへ接続されるため、走査電極SC1~走査電極SCnは電圧Vsにクランプされ、維持放電が発生する。なお、第2の維持パルスでは、第1の維持パルスよりも「立ち上がり期間」を短くした分だけ期間T22を期間T21よりも長く設定して約1200nsecとし、第1の維持パルスと第2の維持パルスとで立ち上がりから立ち下がりまでの1周期の長さが変わらないようにしている。
 本実施の形態では、このようにして、第1の維持パルスよりも急峻な立ち上がりの第2の維持パルスを発生させている。
 なお、図12、図13では、走査電極SC1~走査電極SCn側の維持パルス発生回路50について説明したが、維持電極SU1~維持電極SUn側の維持パルス発生回路60も同様の動作とする。
 以上が、本実施の形態における第1の維持パルスおよび第2の維持パルスを発生させるための維持パルス発生回路の動作であり、上述したように、電力回収回路による駆動時間を制御することで、立ち上がりの異なる維持パルスを発生させている。
 なお、上述の説明で示した第1の維持パルスの「立ち上がり期間」や第2の維持パルスの「立ち上がり期間」等の具体的な各数値は、本実施の形態における一例を挙げたものに過ぎない。本実施の形態は何ら上述した数値に限定されるものではなく、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適に設定すればよい。
 以上説明したように、第1の維持パルスと第2の維持パルスとを組み合わせた複数の維持パルスからなる第1の維持パルス群と、第1の維持パルスを連続して発生させる第2の維持パルス群とを交互に発生させることで、強い発光の維持放電と弱い発光の維持放電とをほぼ同数にして発生させることができ、これにより各放電セルの表示輝度を均一化させて輝度ムラの発生を軽減し、画像表示品質を向上させることが可能となる。
 なお、本実施の形態では、第1の維持パルス群を8つの維持パルス、すなわち4つの第1の維持パルスと4つの第2の維持パルスとで構成し、第2の維持パルス群を連続した8つの第1の維持パルスで構成する説明をしたが、本発明は何らこの構成に限定されるものではない。ここに示した各維持パルス群は単なる一例に過ぎず、適宜最適に設定すればよい。本実施の形態においては、第1の維持パルス群は第1の維持パルスと第2の維持パルスとを同数発生させ、かつ走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとに第1の維持パルスと第2の維持パルスとがそれぞれ同数ずつ印加されるように構成し、第2の維持パルス群は第1の維持パルスのみを第1の維持パルス群における維持パルス数と同数だけ連続して発生させる構成とすればよい。こうすることで、上述した効果と同様の効果が得ることができる。したがって、8つの維持パルスで1つの維持パルス群を構成する例に限定されるものではなく、より多くの維持パルス、あるいはより少ない維持パルスで1つの維持パルス群を構成してもかまわない。
 また、本実施の形態では、第1の維持パルス群で8回の維持パルスを発生させるときに、第1の維持パルス、第2の維持パルス、第1の維持パルス、第1の維持パルス、第2の維持パルス、第2の維持パルス、第2の維持パルス、第1の維持パルス、の順番で発生させる構成を説明したが、何らこの発生順番に限定されるものではなく、パネルの特性等に応じて最適に設定すればよい。
 なお、上述した効果と「立ち上がり期間」の長さとの関係は共振周期によって変化するため、「立ち上がり期間」の長さは共振周期に応じて最適に設定することが望ましい。
 なお、輝度ムラを低減する効果は、放電セルの点灯率(維持放電を発生させる放電セルの割合)に応じても変化する。これは、電力回収回路の出力インピーダンスが、クランプ回路の出力インピーダンスと比較して大きいため、点灯させるべき放電セル(「点灯セル」とも記す)の割合が変化することで「立ち上がり期間」の波形形状が変化するためである。したがって、点灯率を検出し、検出した点灯率に応じて、第1の維持パルス群および第2の維持パルス群の構成や、「立ち上がり期間」および「立ち下がり期間」の長さを変更するように構成してもよい。
 なお、本実施の形態では、8つの維持パルスから構成される1つのパターンを2回繰り返し発生させる構成を説明したが、維持パルスの総数が16未満の維持期間においては、全ての維持パルスを同一の波形形状としてもよく、あるいは、プラズマディスプレイ装置の仕様等に応じて任意に設定してもよい。
 なお、本実施の形態において示した第1の維持パルス群および第2の維持パルス群の構成、「立ち上がり期間」および「立ち下がり期間」の長さ等の具体的な各数値は、実験に用いた表示電極対数1080対の42インチのパネルの特性にもとづき設定したものであって、単なる一例を示したものに過ぎない。本実施の形態はこれらの数値に何ら限定されるものではなく、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適に設定することが望ましい。また、これらの各数値は、上述した効果を得られる範囲でのばらつきを許容するものとする。
 なお、本実施の形態は、走査電極SC1~走査電極SCnを第1の走査電極群と第2の走査電極群とに分割し、書込み期間を、第1の走査電極群に属する走査電極のそれぞれに走査パルスを印加する第1の書込み期間と、第2の走査電極群に属する走査電極のそれぞれに走査パルスを印加する第2の書込み期間とで構成する、いわゆる2相駆動によるパネルの駆動方法にも適用させることができ、上述と同様の効果を得ることができる。
 なお、本実施の形態では、消去ランプ電圧を走査電極SC1~走査電極SCnに印加する構成を説明したが、消去ランプ電圧を維持電極SU1~維持電極SUnに印加する構成とすることもできる。あるいは、消去ランプ電圧ではなく、いわゆる細幅消去パルスにより消去放電を発生させる構成としてもよい。
 なお、本実施の形態では、電力回収回路51、61において、維持パルスの立ち上がりと立ち下がりとで1つのインダクタを共通に用いる構成を説明したが、複数のインダクタを用い、維持パルスの立ち上がりと立ち下がりとで異なるインダクタを使用する構成としてもかまわない。
 本発明は、大画面化、高輝度化、高精細化されたパネルにおいても、輝度ムラを低減して画像表示品質を向上することができるので、プラズマディスプレイ装置およびパネルの駆動方法として有用である。

Claims (3)

  1. 走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたプラズマディスプレイパネルと、
    前記表示電極対の電極間容量とインダクタとを共振させて維持パルスの立ち上がりまたは立ち下がりを行う電力回収回路と前記維持パルスの電圧を所定の電圧にクランプするクランプ回路とを有し、1フィールド内に設けた初期化期間と書込み期間と維持期間とを有する複数のサブフィールドの前記維持期間において前記維持パルスを発生させて前記表示電極対に交互に印加する維持パルス発生回路とを備え、
    前記維持パルス発生回路は、基準となる第1の維持パルスと、前記第1の維持パルスよりも立ち上がりを急峻にした第2の維持パルスとの少なくとも2種類の維持パルスを発生させるとともに、
    前記第1の維持パルスと前記第2の維持パルスとを同数発生させ、かつ前記走査電極と前記維持電極とに前記第1の維持パルスと前記第2の維持パルスとがそれぞれ同数ずつ印加されるように構成した第1の維持パルス群と、前記第1の維持パルスを前記第1の維持パルス群における維持パルス数と同数だけ連続して発生させるように構成した第2の維持パルス群とを、交互に発生させることを特徴とするプラズマディスプレイ装置。
  2. 前記プラズマディスプレイパネルは、前記走査電極と前記維持電極との位置関係が前記表示電極対毎に交番するように前記走査電極および前記維持電極を配列したことを特徴とする請求項1に記載のプラズマディスプレイ装置。
  3. 走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたプラズマディスプレイパネルを、
    前記表示電極対の電極間容量とインダクタとを共振させて維持パルスの立ち上がりまたは立ち下がりを行う電力回収回路および前記維持パルスの電圧を電源電圧またはベース電位にクランプするクランプ回路を用い、1フィールド内に設けた初期化期間と書込み期間と維持期間とを有する複数のサブフィールドの前記維持期間において前記維持パルスを発生させて前記表示電極対に交互に印加して駆動するプラズマディスプレイパネルの駆動方法であって、
    基準となる第1の維持パルスと、前記第1の維持パルスよりも立ち上がりを急峻にした第2の維持パルスとの少なくとも2種類の維持パルスを発生させるとともに、
    前記第1の維持パルスと前記第2の維持パルスとを同数発生させ、かつ前記走査電極と前記維持電極とに前記第1の維持パルスと前記第2の維持パルスとがそれぞれ同数ずつ印加されるように構成した第1の維持パルス群と、前記第1の維持パルスを前記第1の維持パルス群における維持パルス数と同数だけ連続して発生させるように構成した第2の維持パルス群とを、交互に発生させることを特徴とするプラズマディスプレイパネルの駆動方法。
PCT/JP2009/000495 2008-02-14 2009-02-09 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法 WO2009101783A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008032839 2008-02-14
JP2008-032839 2008-02-14

Publications (1)

Publication Number Publication Date
WO2009101783A1 true WO2009101783A1 (ja) 2009-08-20

Family

ID=40956817

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/000495 WO2009101783A1 (ja) 2008-02-14 2009-02-09 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Country Status (1)

Country Link
WO (1) WO2009101783A1 (ja)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1165514A (ja) * 1997-08-21 1999-03-09 Nec Corp プラズマディスプレイパネルの駆動方法
JP2001013913A (ja) * 1999-06-30 2001-01-19 Hitachi Ltd 放電式表示装置及びその駆動方法
JP2003263127A (ja) * 2002-03-11 2003-09-19 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
JP2003323150A (ja) * 2002-04-30 2003-11-14 Sony Corp プラズマ表示装置の駆動方法
JP2005338120A (ja) * 2004-05-24 2005-12-08 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2007010702A (ja) * 2005-06-28 2007-01-18 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
JP2007304260A (ja) * 2006-05-10 2007-11-22 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1165514A (ja) * 1997-08-21 1999-03-09 Nec Corp プラズマディスプレイパネルの駆動方法
JP2001013913A (ja) * 1999-06-30 2001-01-19 Hitachi Ltd 放電式表示装置及びその駆動方法
JP2003263127A (ja) * 2002-03-11 2003-09-19 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
JP2003323150A (ja) * 2002-04-30 2003-11-14 Sony Corp プラズマ表示装置の駆動方法
JP2005338120A (ja) * 2004-05-24 2005-12-08 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2007010702A (ja) * 2005-06-28 2007-01-18 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
JP2007304260A (ja) * 2006-05-10 2007-11-22 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Similar Documents

Publication Publication Date Title
JP5177139B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5104759B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2007091514A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2008309918A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR101126870B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
JP5045665B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5228317B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5115062B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5062169B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5115063B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5136414B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5130855B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2009101783A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2008209841A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5062168B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JPWO2007094292A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4923621B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイパネルの駆動装置
JPWO2007094291A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5176446B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5130854B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2012058436A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2008209840A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5092377B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2009069561A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2009192654A (ja) プラズマディスプレイ装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09709758

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09709758

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP