WO2006132269A1 - トレンチ型mosfet及びその製造方法 - Google Patents

トレンチ型mosfet及びその製造方法 Download PDF

Info

Publication number
WO2006132269A1
WO2006132269A1 PCT/JP2006/311413 JP2006311413W WO2006132269A1 WO 2006132269 A1 WO2006132269 A1 WO 2006132269A1 JP 2006311413 W JP2006311413 W JP 2006311413W WO 2006132269 A1 WO2006132269 A1 WO 2006132269A1
Authority
WO
WIPO (PCT)
Prior art keywords
trench
layer
doped drain
mosfet
conductivity type
Prior art date
Application number
PCT/JP2006/311413
Other languages
English (en)
French (fr)
Inventor
Alberto O Adan
Original Assignee
Sharp Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kabushiki Kaisha filed Critical Sharp Kabushiki Kaisha
Priority to US11/795,037 priority Critical patent/US7705396B2/en
Publication of WO2006132269A1 publication Critical patent/WO2006132269A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66431Unipolar field-effect transistors with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions

Definitions

  • the present invention relates to a structure of a semiconductor device and a manufacturing method thereof, and particularly useful for application to a power supply device such as a DC-DC comparator or a high-side load drive.
  • the present invention relates to a trench type MOSFET (Metal Oxide Semiconductor Field Effect Transistor) and a manufacturing method thereof.
  • trench MOSFETs vertical trench MOSFETs
  • trench MOSs vertical trench MOSFETs
  • FIGS. 7 (a) to 7 (f) are cross-sectional views showing a manufacturing process of a conventional typical N-channel 'trench MOSFET (see, for example, Non-Patent Document 1).
  • Two key parameters for trench MOSFETs are: (a) breakdown voltage (hereinafter referred to as “BVdss” t, as appropriate), and (b) ON resistance (hereinafter referred to as “R” as appropriate). And U.)
  • FIG 8 shows the physical layout of each part of the MOSFET and the resistance of each part to the ON resistance.
  • Rs is the resistance value of the diffusion and contact resistance in the source part
  • Rch is the resistance value of the channel part of the induced MOSFET (induced MOSFET)
  • Race is the overlap of the gate and drain.
  • the resistance value, Rdrift indicates the resistance value of the low-dope drain part
  • Rsub indicates the resistance value of the highly doped drain part (substrate).
  • the technique for reducing the specific ON resistance in the conventional trench MOSFET depends on reducing the cell pitch.
  • the depth and shape of the trench can be optimized as shown in FIG. 10 (see, for example, Patent Document 1).
  • FIG. 11 shows a MOSFET structure and a doping profile for suppressing the breakdown voltage drop at the corner of the trench (for example, see Patent Document 2).
  • Patent Document 1 US Pat. No. 5,168,331 (published on December 1, 1992)
  • Patent Document 2 US Pat. No. 4,893,160 (published on January 9, 1990)
  • Patent Document 3 JP-A-8-23092 (published on January 23, 1996)
  • Patent Document 4 Japanese Patent Laid-Open No. 11-354794 (published December 24, 1999)
  • Patent Document 5 Japanese Patent Laid-Open No. 2003-324197 (published on November 14, 2003)
  • the present invention has been made in view of the above-mentioned problems, and the object of the present invention is to provide the characteristics required for trench MOSFETs such as a reduction in ON resistance and an increase in breakdown voltage. It is to realize an improved trench MOSFET structure without incurring any other problems.
  • the following technical means (a) to (c) and combinations thereof are used as main means for lowering the ON resistance of the trench MOSFET.
  • a buried channel is provided on the side wall and bottom surface of the trench portion.
  • SiGe is used as the buried channel. This can increase channel mobility. Furthermore, it is possible to increase the breakdown voltage of the trench MOSFET and simultaneously reduce the resistance of the drift portion.
  • the drift portion has a gradient doping concentration characteristic. This optimizes the tradeoff between the ON resistance and the breakdown voltage.
  • the trench MOSFET of the present invention has a high-doped drain portion that is a first conductivity type, a low-doped drain portion that is a first conductivity type, and a second conductivity type.
  • the channel body portion and the source portion force which is the first conductivity type are provided with a channel layer which is the first conductivity type on the bottom surface and the side wall surface on the semiconductor substrate formed adjacent in this order.
  • a trench MOSFET in which a trench is formed, and a gate electrode is provided in the trench.
  • the channel layer has a first polarity of a voltage supplied to the gate electrode with respect to the source. It is characterized by being a fully depleted SiGe layer when it is polar and not depleted when it is opposite to the first polarity.
  • the ON resistance of the trench MOSFET can be lowered.
  • the channel layer is a SiGe layer
  • strain is generated in the crystal structure of the channel layer, so that the movement of carriers in the channel layer is further facilitated, that is, Carrier mobility can be improved.
  • This facilitates carrier movement in the channel layer and lowers the resistance, so that the ON resistance of the trench MOSFET can be lowered.
  • the channel layer that can be controlled as described above according to the polarity of the voltage supplied to the gate electrode in the trench part can be realized by adjusting the thickness of the channel layer and the doping amount.
  • the doping amount is in the range of 1 X 10 16 cm 3 or more and 1 X 10 18 cm 3 or less.
  • a channel layer having the above properties can be realized.
  • the lightly doped drain portion has an impurity doping concentration N (x) at a distance X of the PN junction force with the channel body portion, expressed by the following formula (1):
  • N (x) N [l + (x / a) v ] (1)
  • Bing concentration, a is the length of the lightly doped drain, and V is a parameter (constant) representing the slope of the doping concentration characteristics. ) Is preferred.
  • the lightly doped drain portion has the doping concentration N of the impurity in the lightly doped drain portion
  • the length a of the low-doped drain portion is 1 ⁇ m or more and 5 ⁇ m or less, or the doping concentration N force i X 10 15 or more 1 X 10
  • the length a of the low-doped drain portion is 1 ⁇ m or more and 10 ⁇ m or less, and the gradient parameter v is 10 or more and 20 or less.
  • the mobility of carriers in the lightly doped drain portion can be improved, and the ON resistance of the trench MOSFET can be lowered.
  • length a of the low-doped drain portion is the distance between the boundary surface with the channel body portion and the boundary surface with the channel body portion in the low-doped drain portion. The same unit as the distance x of the PN junction force with the part is used.
  • the SiGe layer preferably has a Ge concentration of more than 0% and not more than 50%.
  • the Ge content concentration of the SiGe layer means the ratio (molar concentration) of Ge atoms contained in the entire SiGe layer.
  • the first conductivity type is a P-type semiconductor and the second conductivity type force-type semiconductor is the previous one, and the SiGe layer is doped with an electron acceptor.
  • the SiGe layer is doped with an electron acceptor.
  • P-type semiconductor having such a configuration can enjoy the effects of the above-described configuration more greatly than an N-type semiconductor in terms of improving carrier mobility. For this reason, it is preferable to use a P-type semiconductor as described above in order to reduce the ON resistance of trench type MOSFET! /.
  • the trench MOSFET of the present invention described above may be configured such that the semiconductor substrate is silicon.
  • the trench MOSFET of the present invention described above includes a highly doped drain portion that is a first conductivity type, a low doped drain portion that is a first conductivity type, a channel body portion that is a second conductivity type, and A method of manufacturing a trench MOSFET in which a trench part is provided on a semiconductor substrate in which a source part of the first conductivity type is formed adjacent to each other in this order, on the bottom surface and side wall surface of the trench part, It can be manufactured by a manufacturing method including a step of forming a channel layer of the first conductivity type made of a SiGe layer.
  • the channel layer is a SiGe layer in the trench MOSFET according to the present invention
  • the carrier mobility can be made higher than the conventional one.
  • the ON resistance of the trench MOSFET can be reduced.
  • the threshold voltage for controlling the channel layer can be lowered and the ON resistance can be lowered.
  • FIG. 1 is a sectional view schematically showing a P-channel 'trench MOSFET according to an embodiment of the present invention.
  • FIG. 2 is a graph showing a doping profile of impurities in a vertical direction of a trench MOSFET according to an embodiment of the present invention.
  • FIG. 3 is a graph showing another impurity doping profile in the vertical direction of the trench MOSFET according to the embodiment of the present invention.
  • FIG. 4 (a) is a cross-sectional view showing a schematic configuration of the trench MOSFET in each stage, for explaining the manufacturing process of the trench MOSFET according to the embodiment of the present invention in stages.
  • FIG. 4 (b) is a cross-sectional view showing a schematic configuration of the trench MOSFET at each stage, for explaining stepwise the manufacturing process of the trench MOSFET according to the embodiment of the present invention.
  • FIG. 4 (c) is a cross-sectional view showing a schematic configuration of the trench MOSFET in each stage, for explaining the manufacturing process of the trench MOSFET according to the embodiment of the present invention in stages.
  • FIG. 4 (d) is a cross-sectional view showing a schematic configuration of the trench MOSFET in each stage, for explaining stepwise the manufacturing process of the trench MOSFET according to the embodiment of the present invention.
  • FIG. 5 is a schematic perspective view for explaining the arrangement of channel body diffusion portions provided in the trench MOSFET according to the embodiment of the present invention.
  • FIG. 6 A graph showing the effect of tilted doping concentration characteristics of the epitaxial layer on the drift resistance.
  • FIG. 7 (a) is a schematic cross-sectional view showing a manufacturing process of a conventional trench MOSFET, showing a stage in which an Epi (n-epi) layer and a body part (diffusion part, p-base) are fabricated. .
  • FIG. 7 (b) is a schematic cross-sectional view showing a manufacturing process of a conventional trench type MOSFET
  • FIG. 7 (c) is a schematic cross-sectional view showing a manufacturing process of a conventional trench MOSFET, showing a stage where a trench structure in which an etching portion is defined by the opening structure of FIG. 7 (b) is manufactured.
  • FIG. 7 (d) is a schematic cross-sectional view showing a conventional trench MOSFET manufacturing process, showing a stage where polysilicon is deposited on the trench structure and then etched back.
  • ⁇ 7 (e)] is a schematic cross-sectional view showing the manufacturing process of a conventional trench MOSFET, showing the stage where N + (source part) and P + (body part) are implanted by etching the oxide .
  • FIG. 7 (£) is a schematic cross-sectional view showing a manufacturing process of a conventional trench MOSFET, showing a stage in which an interlayer dielectric is deposited and metallization is performed.
  • FIG. 8 is a cross-sectional view showing the structure of a conventional P-channel trench MOSFET and the structure of an ON resistance.
  • FIG. 9 is a cross-sectional view showing a conventional P-channel trench MOSFET and a periodic structure and cell pitch.
  • FIG. 11 is a cross-sectional view showing the structure of a MOSFET structure and a doping profile for suppressing the breakdown voltage from decreasing at the corner of the trench.
  • Body part (channel body part)
  • Source diffusion section Source section
  • the trench MOSFET of the present embodiment is a trench MOSFET that is formed on a semiconductor substrate, and is appropriately applied to a semiconductor wafer (in this embodiment, the entire device in which the trench MOSFET is formed) , “Semiconductor wafer” or simply “wafer”), a highly doped drain portion of the first conductivity type (P-type in the present embodiment) formed on the bottom side of the semiconductor substrate so as to be in contact with the highly doped drain portion.
  • a low-doped drain portion (drift portion) which is the first conductivity type formed, and a second conductive type (N-type in this embodiment) formed between the low-doped portion and the source portion.
  • the channel body portion is formed so as to be in contact with the channel body portion which is the second conductivity type, and is formed on the uppermost surface of the semiconductor substrate.
  • Trench A MOSFET gate-induced channel formed on a vertical wall (inner side surface) and a trench portion in which the bottom portion of the trench portion reaches the low-doped drain portion from the uppermost surface of the semiconductor substrate.
  • a channel layer is provided to cover the vertical wall and bottom surface of the wrench portion.
  • a gate electrode is deposited in the trench portion, and the gate-induced channel is located between the gate electrode and the channel layer.
  • FIG. 1 is a cross-sectional view showing a schematic structure of a trench MOSFET according to an embodiment of the present invention.
  • the trench MOSFET according to the present embodiment has an epitaxial layer (low doped drain portion) 2 that functions as a drift portion on a highly doped substrate (highly doped drain portion) 1. Is formed.
  • the body part (channel body part) 3 of the trench type MOSFET is of the conductivity type (polarity) opposite to the drift part 2.
  • the epitaxial layer 2 is grown on the highly doped substrate 1 so that the impurity content is continuously reduced from the substrate 1 to the body portion 3.
  • the epitaxial layer 2 has a graded doping concentration in which the content ratio of impurities continuously decreases toward the substrate 1 force body portion 3.
  • the impurity doped into the epitaxial layer 2 is not particularly limited as long as it can make the epitaxial layer 2 P-type.
  • the body part 3 has a body controller for applying a potential to the body part 3. Hold the tact part.
  • the body contact portion is free from a potential different from that to which the same potential as the source diffusion portion 7 is applied.
  • the trench type MOSFET is guided by the gate electrode 6 deposited inside and the gate insulator (gate induced channel) 5 formed on the inner side surface (vertical wall).
  • the source diffusion portion (source portion) 7 is in contact with the upper metal layer 8.
  • the drain 9 is formed by metallization on the bottom side of the trench MOSFET (the side opposite to the upper metal layer 8).
  • the upper metal layer 8 side is referred to as a surface side
  • the drain 9 side is referred to as a bottom side.
  • the trench part 16 is formed from the bottom side of the trench MOSFET of the present embodiment from the surface side of the semiconductor substrate in which the substrate 1, the epitaxial layer 2, the body part 3, and the source diffusion part 7 are stacked in this order.
  • the diffusion layer 7 and the body portion 3 are formed so as to reach the epitaxial layer 2.
  • the bottom and side surfaces of the trench portion 16 are covered with a SiGe channel layer (SiGe layer) 4. That is, the trench portion 16 has a structure covered with the channel layer 4 embedded in the semiconductor substrate.
  • FIGS. 4 (a) to 4 (d) are cross-sectional views showing a schematic configuration of the trench MOSFET at each stage, for explaining the manufacturing process of the trench MOSFET of the present embodiment step by step. is there.
  • the first substrate 1 made of silicon, typically, a P-doped 500 m to which the resistivity is in the range of 0.01 ⁇ ⁇ cm to 0.005 ⁇ ⁇ cm. Thickness of 650 m is used. However, after the trench type MOSFET is fabricated, the thickness of the substrate 1 is reduced to about 100 ⁇ m to 150 ⁇ m from the back lapping.
  • An epitaxial layer (Epi layer) 2 is formed by epitaxially growing a P layer doped lower than the substrate 1 on the substrate 1 which is a P + substrate.
  • the thickness Xepi and the resistance value p epi of the epitaxial layer 2 formed in this way may be set according to the final electrical characteristics required for the trench MOSFET. Typically, trench type In order to lower the ON resistance of the MOSFET, the resistance of the epitaxial layer 2 should be lowered. There is a tradeoff between the low resistance of the epitaxial layer 2 and the breakdown voltage. There is a relationship.
  • FIG. 2 shows the doping characteristics (doping profile) of the epitaxial layer 2 in the trench MOSFET of the present embodiment.
  • the impurity concentration ratio of the epitaxial layer 2 decreases continuously from the substrate 1 toward the body portion 3. That is, the epitaxial layer 2 has a gradient doping concentration characteristic in which the doping concentration continuously changes. For this reason, the ON resistance at a specific breakdown voltage can be lowered by optimizing the gradient doping concentration characteristics.
  • the epitaxial layer 2 preferably has the gradient doping concentration characteristics shown in FIG. 2, but may have the doping characteristics shown in FIG. 3 without changing the impurity content.
  • Body portion 3 of the trench MOSFET of the present embodiment is an N-type semiconductor, and phosphorous is used so that the doping concentration is in the range of 5 ⁇ 10 16 to 7 ⁇ 10 17 [atomsZcm 3 ] on the silicon surface. It is created by implanting atoms.
  • N-type body part 3 realizes ⁇ -junction with epitaxial layer 2 at a depth ⁇ in the range of 2 ⁇ m to 5 ⁇ m, depending on the electrical characteristics of the trench MOSFET Designed as such. For example, for a trench MOSFET operating at 40V, the epitaxial layer 2 is typically designed such that Xn is in the range of 2.5 ⁇ m to 3 ⁇ m.
  • SiO layer 21 and CVD oxide layer 22 are made of
  • an etching mask is formed by stacking the SiO layer 21 and the CVD oxide layer 22.
  • Etching is used to form the trench 16.
  • the depth of the trench portion 16 is typically in the range of about 1.5 / ⁇ ⁇ to 5 / ⁇ ⁇ so as to cover the trench portion 16.
  • the depth of the portion functioning as a channel body is slightly shallower than the depth of the trench portion 16.
  • the width of the trench part 16 is usually 0.5 111 to 3 111.
  • the bottom of the trench portion 16 is located at substantially the same position as the boundary between the body portion 3 and the epitaxial layer 2.
  • the exposed inner surface (bottom surface and side wall surface) of the epitaxial layer force trench portion 16 doped with Ge atoms is grown to a thickness of lOOnm to 200 nm.
  • the epitaxial layer is doped with boron atoms to form the channel layer 4.
  • the P-type doped channel layer 4 is formed. Then, a PN junction is formed between the channel layer 4 formed in this way and the body portion 3 which is an N-type semiconductor.
  • the thickness of the channel layer 4 and the degree of boron doping may be determined as appropriate according to the threshold voltage of the trench MOSFET.
  • the SiGe layer which is an epitaxial layer formed so as to contain Ge atoms, can be deposited on the inner surface of the trench portion 16 by various methods, and the deposition method is particularly limited. is not.
  • a vertically deposited CVD (Chemical Vapor Deposition) reaction can be used with SiH and GeH gases.
  • a strained SiGe layer can be formed, so that the hole mobility of the channel layer 4 is increased. be able to.
  • Non-Patent Document 2 T. Manku et al., “Drift Hole Mobility in Strained and Unstrained Doped Si Ge Alloys J, IEEE Transactions, on Electron Devices, vol. 40, no. 11, p.l l-x x
  • Non-Patent Document 3 DKNayak et al., “High-Mobility Strained-Si PMOSFET's”, IEEE Transactions on Electron Devices, vol. 43, no. 10, pl709-1715, Oct. 1996.
  • Gate oxide (SiO 2) is formed to a thickness corresponding to the maximum operating voltage of the trench MOSFET.
  • the trench 16 is filled with the material of the gate electrode 6.
  • polysilicon which is a typical material, is used as the material of the gate electrode 6.
  • POC1 was used as a doping source for doping polysilicon together with phosphorus.
  • the upper end surface of the polysilicon gate electrode 26 is covered with the oxide layer 27 to isolate the gate electrode 6.
  • the SiO layer 21 and the CVD oxide layer are used.
  • the oxide layer 27 on the gate electrode 6 Force formed by the oxide layer 27 on the gate electrode 6 in the state where the physical layer 22 is also present. Actually, in the state where the oxide layer 27 is formed, the epitaxial layer 21 and the acid layer 21 are formed on the wafer. There is no chemical layer 27.
  • FIG. 5 is a schematic perspective view of the trench MOSFET of the present embodiment for explaining the arrangement of the channel body diffusion portion 10.
  • the source diffusion portion 7 and the channel body diffusion portion 10 can be formed by a well-known method using photoresist masking and ion implantation.
  • the P + type source diffusion 7 has a concentration (dose of about 1 X 10 15 to 3 X 10 15 so that a ⁇ junction is formed at a depth between 0.2 ⁇ ⁇ and 0.5 ⁇ m. )
  • a P type dopant (UB + or BF +)
  • the channel body diffusion portion 10 has a concentration of about 1 10 15 to 3 10 15 so that a junction is formed at a depth between 0.2 m and 0.5 m.
  • N type dopant 31 P + or 75 As + is implanted.
  • an interlayer insulator layer, a contact 11, and an upper metal layer 8 are formed by a typical IC device manufacturing method known in the art.
  • the source diffusion section 7 may be made of a key compound.
  • the trench MOSFET according to the present embodiment includes the channel layer 4 embedded in the semiconductor substrate, which also has boron-doped (P-type) SiGe layer force. There are effects a) to (c).
  • the channel layer 4 By configuring the channel layer 4 with a SiGe layer, the carrier mobility of the channel layer 4 can be increased, so that the ON resistance can be reduced.
  • the channel layer 4 provided between the gate electrode 6 and the body part 3 enables higher mobility than that of the induced channel formed at the Si—SiO boundary as in the prior art.
  • a low threshold voltage can be obtained even when a gate electrode (gate oxide) having a large thickness, which is necessary when a trench MOSFET is applied to a power supply device, is used.
  • the thickness required for the gate electrode 6 that is a gate oxide is about lOOnm.
  • the channel layer 4 embedded in the body substrate may have a boron loading of 1 ⁇ 10 12 [ionsZcm 2 ] or more and 4 ⁇ 10 12 [ionsZcm 2 ] or less.
  • the structure of the epitaxial layer 2 may be configured as follows. As a result, the ON resistance of the trench MOSFET can be reduced by minimizing the resistance due to the epitaxial layer 2.
  • the drift resistance in the epitaxial layer 2 can be reduced by setting the doping concentration characteristics of the epitaxial layer 2 to the gradient concentration profile as shown in FIG.
  • Bing concentration a is the length of the lightly doped drain
  • V is a parameter (constant) representing the slope of the doping concentration characteristics.
  • the resistance of the epitaxial layer 2 changes with a constant breakdown voltage BVdss.
  • the lowering of the ON resistance and the increase of the breakdown voltage are functions that are contrary to each other.
  • optimization of the above-mentioned function is realized by using the impurity concentration of the epitaxial layer 2 as a gradient concentration profile. That is, the body layer 3 side force of the epitaxial layer 2 is also directed toward the substrate 1 side so that the impurity concentration gradually increases. With this configuration, as shown in FIG. 6, an epitaxial layer 2 having a low and stable drift resistance value is realized.
  • the graded doping concentration characteristics as described above can be obtained by carefully selecting the initial conditions for forming the epitaxial layer 2 and the doping concentration, and considering the temperature cycle and boron diffusion.
  • the trench MOSFET of the present invention can be applied to applications such as switching.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

 P型半導体である基板(1)、P型半導体であるエピタキシャル層(2)、N型半導体であるボディ部(3)、及びP型半導体であるソース拡散部(7)が、この順に隣接して形成された半導体基板上に、トレンチ部(16)が設けられたトレンチ型MOSFETであって、トレンチ部(16)の底面及び側壁面に、P型半導体であるSiGe層よりなるチャネル層(4)を備えているから、チャネル層(4)におけるキャリアの移動が容易となり、トレンチ型MOSFETのON抵抗を低くすることができる。これにより、ブレークダウン電圧を低下させることなく、ON抵抗を低下させることができるトレンチ型MOSFETを実現できる。

Description

明 細 書
トレンチ型 MOSFET及びその製造方法
技術分野
[0001] 本発明は、半導体装置の構造及びその製造方法に関し、特に DC— DCコンパ一 タゃ、ハイサイド'ロードドライブ (high- side load drive)のような電源装置への応用に 有用な、トレンチ型 MOSFET (Metal Oxide Semiconductor Field Effect Transistor) 及びその製造方法に関するものである。
背景技術
[0002] 従来、垂直型のトレンチ型 MOSFET (以下、適宜「トレンチ MOS」 t 、う)は、その 構造的な効率が良ぐ ON抵抗が低いという利点があるため、電源制御用の電子装 置として広く用いられて ヽる。
[0003] 図 7 (a)〜図 7 (f)は、従来の典型的な N—チャネル 'トレンチ型 MOSFETの製造 工程を示す断面図である(例えば、非特許文献 1参照)。トレンチ型 MOSFETにお ける 2つの重要なパラメータ(key parameter)としては、 (a)ブレークダウン電圧(以下 、適宜「BVdss」 t 、う。)、及び (b) ON抵抗 (以下、適宜「R 」と 、う。)が挙げられる
ON
[0004] MOSFETを構成する各部分の物理的な配置、及び ON抵抗に対する各部分の抵 抗を図 8に示す。同図において、 Rsはソース部における拡散及び接触抵抗の抵抗値 を、 Rchは誘起された状態の MOSFET (induced MOSFET)チャネル部の抵抗値を、 Raceはゲートとドレインとのオーバーラップ(acumulation)の抵抗値を、 Rdriftは低ドー プドレイン部の抵抗値を、 Rsubは高ドープドレイン部(基板)の抵抗値を、それぞれ示 している。
[0005] MOSFETの ON抵抗 (R )と図 8に示した各部分の抵抗との間には、下記の式で
ON
示される関係が成り立つている。
R = Rsub + Rch + Race + Rdrift + Rsub
ON
高いブレークダウン電圧 (BVdss)を得るためには、一般に、ドリフト部にドープする 不純物の濃度を低くする必要がある。しかし、ドリフト部にドープする不純物の濃度を 低くすれば、 Rdriftが高くなるから、 MOSFET全体としての ON抵抗 (R )が増加す
ON
る。このように、 R と BVdssとの間には、二律背反(トレードオフ)の関係がある。
ON
[0006] 従来のトレンチ型 MOSFETにおける、特定の ON抵抗(specific ON resistance)を 小さくするための技術は、図 9に示すように、セルピッチを小さくすることに依存するも のである。また、ブレークダウン電圧を増大させるための技術としては、トレンチの深さ 及び形状を、例えば、図 10に示すもののように最適化することが挙げられる(例えば 、特許文献 1参照)。また、トレンチのコーナー部におけるブレークダウン電圧の低下 を抑制するための、 MOSFET構造及びドーピングプロファイルを図 11示す(例えば 、特許文献 2参照)。
[0007] また、トレンチ型 MOSFETに関する、上記した文献以外の従来技術としては、特 許文献 3に記載の半導体およびその製造方法、特許文献 4に記載の p—チャネル'ト レンチ型 MOSFET、及び特許文献 5に記載の半導体装置およびその製造方法など が挙げられる。
特許文献 1 :米国特許第 5, 168, 331号明細書(1992年 12月 1日公開) 特許文献 2 :米国特許第 4, 893, 160号明細書(1990年 1月 9日公開)
特許文献 3:特開平 8 - 23092号公報(1996年 1月 23日公開)
特許文献 4 :特開平 11— 354794号公報(1999年 12月 24日公開)
特許文献 5:特開 2003 - 324197号公報(2003年 11月 14日公開)
特干文献 1: Krishna Shenai奢,「Optimized Trench MOSFET Technologies for Pow er DevicesJ ,ΙΕΕΕ Transactions on Electron Devices, vol. 39, no. 6, pl435— 1443, Ju ne 1992年
発明の開示
[0008] し力しながら、トレンチ型 MOSFETに関する上記の従来技術には、以下に記す (a ) (b)のような問題点がある。
(a) ON抵抗を低下させるための主な手段であるセルピッチの微細化は、フォトリソグ ラフィー Zエッチング工程により制限される。
(b)ブレークダウン電圧の増大には、特別なトレンチ形状及び Z又は追加的な製造 工程を必要とするから、製造工程の複雑化、製造コストの増大、及び生産性の低下を 招来する。
[0009] 本発明は、上記の問題点に鑑みてなされたものであり、その目的は、 ON抵抗の低 下やブレークダウン電圧の増大といったトレンチ型 MOSFETに要求される特性を、 上記した問題点を招来することなく向上させたトレンチ型 MOSFETの構造を実現す ることである。
[0010] 本発明のトレンチ型 MOSFETにおいては、トレンチ型 MOSFETの ON抵抗を低 下させるための主な手段として、下記の技術手段 (a)〜(c)及びこれらの組み合わせ を用いている。
(a)トレンチ部の側壁及び底面に埋め込みチャネルを設ける。これにより、ゲート電圧 により空乏領域の空乏を制御できるから、トレンチ型 MOSFETの ON抵抗を低くする ことができる。
(b)上記埋め込みチャネルとして SiGeを用いる。これにより、チャネルの移動度を増 大させることができる。さらにまた、トレンチ型 MOSFETのブレークダウン電圧を増大 させると同時にドリフト部の抵抗を減少させることができる。
(c)ドリフト部が傾斜ドーピング濃度特性を備える。これにより、 ON抵抗とブレークダ ゥン電圧との間の二律背反 (トレードオフ)の関係を最適化することができる。
[0011] 本発明のトレンチ型 MOSFETは、上記の課題を解決するために、第 1の導電タイ プである高ドープドレイン部、第 1の導電タイプである低ドープドレイン部、第 2の導電 タイプであるチャネルボディ部、及び第 1の導電タイプであるソース部力 この順に隣 接して形成された半導体基板上に、底面及び側壁面に、第 1の導電タイプであるチ ャネル層を備えているトレンチ部が形成されており、当該トレンチ部内にゲート電極が 設けられているトレンチ型 MOSFETであって、上記チャネル層は、上記ゲート電極 に供給される電圧の前記ソース部に対する極性が、第 1の極性である場合に完全空 乏化となり、第 1の極性と反対極性の場合に空乏化しない SiGe層であることを特徴と している。
[0012] 上記の構成により、トレンチ型 MOSFETの ON抵抗を低くすることができる。すなわ ち、前記チャネル層が SiGe層であることにより、チャネル層の結晶構造に歪み(strai n)が生じるから、チャネル層におけるキャリアの移動をさらに容易すること、すなわち キャリアの移動度を向上させることができる。このため、チャネル層におけるキャリアの 移動が容易となって、抵抗が低下するから、トレンチ型 MOSFETの ON抵抗を低く することが可能となる。
[0013] また、トレンチ型 MOSFETの拡散領域の非空乏部として、トレンチ部の側壁面及 び底面を覆うチャネル層が形成されている。このため、この半導体基板に埋め込まれ たチャネル層と上記チャネルボディ部との間に PN接合を形成することができる。
[0014] 前記トレンチ部内のゲート電極に供給される電圧の極性によって、上記のように制 御することができるチャネル層は、チャネル層の厚み及びドーピング量を調整するこ とにより実現できる。例えば、チャネル層の厚みを 50nm以上、 200nm以下の範囲内と した場合、ドーピング量を 1 X 1016cm3以上、 1 X 1018cm3以下の範囲内とすることにより
、上記の性質を備えたチャネル層を実現することができる。
前記低ドープドレイン部は、前記チャネルボディ部との PN接合部力 の距離 Xにお ける不純物のドーピング濃度 N (x)が、下記の式(1)
N (x) =N〔l + (x/a)v〕 · · · (1)
o
(ここで、 Xは低ドープドレイン部とチャネルボディ部との PN接合部力もの距離であり、 Nは x=0すなわちチャネルボディ部との接合部における低ドープドレイン部のドー
0
ビング濃度であり、 aは低ドープドレイン部の長さであり、 Vはドーピング濃度特性の傾 斜を表すパラメータ(定数)である。 )で表されるものであることが好ま 、。
[0015] また、前記低ドープドレイン部における不純物のドーピング濃度 N (X)が上記の式( 1)で表されるものである場合、前記低ドープドレイン部は、前記ドーピング濃度 Nが
0
1 X 1015以上 1 X 1017以下の範囲内であり、前記低ドープドレイン部の長さ aが 1 μ m 以上 5 μ m以下であるもの、あるいは、前記ドーピング濃度 N力 i X 1015以上 1 X 10
0
17以下の範囲内であり、前記低ドープドレイン部の長さ aが 1 μ m以上 10 μ m以下で あり、前記傾斜パラメータ vが 10以上 20以下であるものであることが好ましい。
[0016] 上記の構成により、低ドープドレイン部におけるキャリアの移動度を向上させ、トレン チ型 MOSFETの ON抵抗を低くすることができる。
なお、上記「低ドープドレイン部の長さ a」は、低ドープドレイン部における、チャネル ボディ部との境界面と、チャネルボディ部との境界面との距離であり、チャネルボディ 部との PN接合部力 の距離 xと同じ単位が用いられる。
[0017] また、前記 SiGe層は、 Ge濃度が 0%より大きぐ 50%以下であることが好ましい。こ こで、 SiGe層の Ge含有濃度とは、 SiGe層全体に含まれている Ge原子の割合 (モル 濃度)のことをいう。
[0018] 本発明のトレンチ型 MOSFETは、前記第 1の導電タイプが P型半導体であり、前 期第 2の導電タイプ力 型半導体であり、上記 SiGe層は電子受容体がドープされた ものであることが好ましい。このような構成のいわゆる P型半導体は、キャリアの移動 度改善という点において、上記説明した構成の効果を、 N型半導体よりも大きく享受 することができる。このため、上記のように P型半導体とすることは、トレンチ型 MOSF ETの ON抵抗の低くするために好まし!/、。
[0019] また、電源用としてトレンチ型 MOSFET用い、ある一定の電圧において負荷を大 電流でドライブするような場合、回路構成上、 P型半導体の MOSFETを用いることが 多いが、 P型半導体はこのような用途に好適である。
[0020] また、上述した本発明のトレンチ型 MOSFETは、前記半導体基板がシリコンである 構成としてもよい。
[0021] 上記説明した本発明のトレンチ型 MOSFETは、第 1の導電タイプである高ドープド レイン部、第 1の導電タイプである低ドープドレイン部、第 2の導電タイプであるチヤネ ルボディ部、及び第 1の導電タイプであるソース部が、この順に隣接して形成された 半導体基板上に、トレンチ部が設けられたトレンチ型 MOSFETの製造方法であって 、上記トレンチ部の底面及び側壁面に、 SiGe層よりなる第 1の導電タイプであるチヤ ネル層を形成する工程を含む製造方法により製造することができる。
[0022] 本発明に係るトレンチ型 MOSFETは、以上のように、上記チャネル層が SiGe層で であるから、キャリア移動度を従来よりも高くすることができる。これにより、トレンチ型 MOSFETの ON抵抗を低下させることができる。また、チャネル層が半導体基板に 埋め込まれているから、チャネル層を制御するためのスレツショルド電圧(threshold V oltages)を低くして、 ON抵抗を低下させることができる。
[0023] 上記した効果によって得られる、より一般的な効果としては、サイズが小さぐ安価な トレンチ型 MOSFETを実現できることが挙げられる。 図面の簡単な説明
[図 1]本発明の実施の形態である P—チャネル 'トレンチ型 MOSFETの概略を示す 断面図である。
[図 2]本発明の実施の形態のトレンチ型 MOSFETの垂直方向における、不純物のド 一ビングプロファイルを示すグラフである。
[図 3]本発明の実施の形態のトレンチ型 MOSFETの垂直方向における、別の不純 物のドーピングプロファイルを示すグラフである。
[図 4(a)]本発明の実施の形態のトレンチ型 MOSFETの製造工程を段階的に説明す る、各段階におけるトレンチ型 MOSFETの概略構成を示す断面図である。
[図 4(b)]本発明の実施の形態のトレンチ型 MOSFETの製造工程を段階的に説明す る、各段階におけるトレンチ型 MOSFETの概略構成を示す断面図である。
[図 4(c)]本発明の実施の形態のトレンチ型 MOSFETの製造工程を段階的に説明す る、各段階におけるトレンチ型 MOSFETの概略構成を示す断面図である。
[図 4(d)]本発明の実施の形態のトレンチ型 MOSFETの製造工程を段階的に説明す る、各段階におけるトレンチ型 MOSFETの概略構成を示す断面図である。
[図 5]本発明の実施の形態であるトレンチ型 MOSFETの備えるチャネルボディ拡散 部の配置を説明するための概略斜視図である。
[図 6]ェピタキシャル層の傾斜したドーピング濃度特性が、ドリフト抵抗に及ぼす影響 を示すグラフである。
[図 7(a)]従来のトレンチ型 MOSFETの製造工程を示す概略断面図であり、 Epi (n— epi)層とボディ部(拡散部、 p-base)が作製された段階を示している。
[図 7(b)]従来のトレンチ型 MOSFETの製造工程を示す概略断面図であり、 SiOの
2 開口構造が作製された段階を示している。
[図 7(c)]従来のトレンチ型 MOSFETの製造工程を示す概略断面図であり、図 7 (b) の開口構造によりエッチング部が規定されたトレンチ構造が作製された段階を示して いる。
[図 7(d)]従来のトレンチ型 MOSFETの製造工程を示す概略断面図であり、トレンチ 構造部にポリシリコンを堆積した後エッチバックされた段階を示している。 圆 7(e)]従来のトレンチ型 MOSFETの製造工程を示す概略断面図であり、酸ィ匕物を エッチングし N+ (ソース部)と P+ (ボディ部)とを打ち込んだ段階を示して 、る。
[図 7(£)]従来のトレンチ型 MOSFETの製造工程を示す概略断面図であり、層間の絶 縁体を堆積し(Interlevel dielectric deposition)メタライゼーシヨンを行った段階を示し ている。
[図 8]従来の Pチャネルトレンチ型 MOSFETにつ 、て、その構造と ON抵抗の構造と を示している断面図である。
[図 9]従来の Pチャネルトレンチ型 MOSFETにつ!/、て、周期的な構造及びセルピッ チを示している断面図である。
圆 10]トレンチの深さ及び形状を最適化することにより、ブレークダウン電圧を増大さ せる従来の Pチャネルトレンチ型 MOSFETの構造を示す断面図である。
[図 11]トレンチのコーナー部におけるブレークダウン電圧が低下することを抑制する ための、 MOSFET構造及びドーピングプロファイルの構成を示す断面図である。 符号の説明
1 基板 (高ドープドレイン部)
2 ェピタキシャル層(低ドープドレイン部)
3 ボディ部(チャネルボディ部)
4 チャネル層
5 ゲート絶縁体 (ゲート誘起チャネル)
6 ゲート電極
7 ソース拡散部 (ソース部)
16 トレンチ部
発明を実施するための最良の形態
本欄においては、本発明の新規なトレンチ型 MOSFET及びその製造方法につい て詳細に説明することとする。本実施の形態においては、本発明を P型トレンチ型 M OSFETに適用した場合を説明する。し力しながら、本発明の属する技術の分野に おける通常の知識を有する者であれば、本発明力 型のトレンチ型 MOSFETに限ら れず、 N型のトレンチ型 MOSFETにも同様に適用可能であることが容易に理解でき るであろう。
[0027] 本実施の形態のトレンチ型 MOSFETは、半導体基板に形成されたトレンチ型 MO SFETであって、半導体ウェハ(本実施の形態では、トレンチ型 MOSFETが形成さ れている装置全体について、適宜、「半導体ウェハ」又は単に「ウェハ」という。)の底 側に形成された第 1の導電タイプ (本実施形態では P型)である高ドープドレイン部と 、上記高ドープドレイン部と接するように形成された第 1の導電タイプである低ドープ ドレイン部(ドリフト部)と、上記低ドープ部とソース部との間に形成された第 2の導電タ イブ (本実施形態では N型)であるチャネルボディ部と、第 2の導電タイプであるチヤ ネルボディ部と接触するように形成されており、半導体基板の最上面に形成されて 、 る第 1の導電タイプである高ドープソース部と、上記トレンチ部の垂直壁(内側面)上 に形成されて 、る MOSFETゲート誘起チャネルと、半導体基板の最上面からトレン チ部の底部が上記低ドープドレイン部に達しているトレンチ部とを備えており、当該ト レンチ部の垂直壁及び底面を覆うようにチャネル層が設けられている。そして、上記ト レンチ部内には、ゲート電極が堆積されており、上記ゲート誘起チャネルが当該ゲー ト電極と上記チャネル層との間に位置して 、る。
[0028] 本発明の一実施形態について、以下、図に基づいて説明する。
図 1は、本発明の実施形態であるトレンチ型 MOSFETの概略構造を示す断面図で ある。同図に示すように、本実施の形態のトレンチ型 MOSFETは、高度にドープさ れた基板 (高ドープドレイン部) 1上に、ドリフト部として機能するェピタキシャル層(低 ドープドレイン部) 2が形成されている。トレンチ型 MOSFETのボディ部(チヤネルボ ディ部) 3は、ドリフト部 2とは反対の導電タイプ (極性)のものである。また、ェピタキシ ャル層 2は、基板 1からボディ部 3に向力ぃ、不純物の含有割合が連続的に減少する ように、高ドープの基板 1上に成長させている。つまり、ェピタキシャル層 2は、基板 1 力 ボディ部 3に向力つて不純物の含有割合が連続的に減少する、傾斜したドーピ ング濃度(graded doping concentration)を備えている。なお、ェピタキシャル層 2にド ープする不純物は、ェピタキシャル層 2を P型にできるものであればよぐ特に限定さ れるものではない。
[0029] また、図示しないが、ボディ部 3は、当該ボディ部 3に電位を与えるためのボディコン タクト部を持って 、る。本発明のトレンチ型 MOSFETをパワー素子として用いる場合 には、一般に、ボディコンタクト部には、ソース拡散部 7と同じ電位が与えられる力 異 なる電位を与免ることちでさる。
[0030] トレンチ部 16には、その内部に堆積されたゲート電極 6と、その内側面 (垂直壁)に 形成されたゲート絶縁体(ゲート誘起チャネル) 5とよってトレンチ型 MOSFETの誘 導がなされる。
[0031] ソース拡散部(ソース部) 7は、上部金属層 8と接触して 、る。ドレイン 9は、トレンチ 型 MOSFETの底側(上部金属層 8とは反対側)に、メタライゼーシヨンにより形成され ている。なお、本実施の形態では、以下、上部金属層 8側を表面側といい、ドレイン 9 側を底側という。
[0032] トレンチ部 16は、本実施のトレンチ型 MOSFETの底側から、基板 1、ェピタキシャ ル層 2、ボディ部 3、及びソース拡散部 7の順に積層されてなる半導体基板の表面側 から、ソース拡散部 7及びボディ部 3を貫通してェピタキシャル層 2に到達するように 形成されている。そして、トレンチ部 16の底面及び側面は、 SiGeのチャネル層(SiG e層) 4により覆われている。すなわち、トレンチ部 16は、半導体基板に埋設されたチ ャネル層 4により覆われた構造となっている。
[0033] 図 4 (a)〜図 4 (d)は、本実施の形態のトレンチ型 MOSFETの製造工程を段階的 に説明するための、各段階におけるトレンチ型 MOSFETの概略構成を示す断面図 である。
まず、最初のシリコンよりなる基板 1としては、典型的には、その抵抗率が 0. 01 Ω . c m〜0. 005 Ω . cmの範囲内となるように P型ドープされた、 500 m〜650 mの厚 みのものが用いられる。ただし、トレンチ型 MOSFETが作製された後に、ノックラッピ ング(back lapping)〖こより、基板 1の厚みは約 100 μ m〜150 μ mにまで減少させら れる。
[0034] P+基板である基板 1上に、当該基板 1よりも低くドープされた P層をェピタキシャル 成長させることにより、ェピタキシャル層( Epi layer) 2を形成する。このようにして形成 されるェピタキシャル層 2の厚み Xepi、及び抵抗値 p epiは、トレンチ型 MOSFETに 求められる最終的な電気的特性によって設定すればよい。典型的には、トレンチ型 MOSFETの ON抵抗を低下させるためには、ェピタキシャル層 2の抵抗を低くする べきである力 ェピタキシャル層 2の低抵抗ィ匕とブレークダウン電圧との間には二律 背反 (トレードオフ)の関係がある。
[0035] 本実施の形態のトレンチ型 MOSFETにおける、ェピタキシャル層 2のドーピング特 性 (ドーピングプロファイル)を図 2に示す。同図に示すように、本実施の形態のトレン チ型 MOSFETは、ェピタキシャル層 2のドーピング濃度特性力 基板 1からボディ部 3に向かい、不純物の含有割合が連続的に減少している。すなわち、ェピタキシャル 層 2は、ドーピング濃度が連続的に変化する傾斜ドーピング濃度特性を備えて 、る。 このため、当該傾斜ドーピング濃度特性を最適化することにより、特定のブレークダウ ン電圧における ON抵抗を低くすることができる。なお、ェピタキシャル層 2は、図 2に 示した傾斜ドーピング濃度特性のものであることが好ま 、が、不純物の含有割合が 変化しな 、、図 3に示すドーピング特性のものとしてもよ 、。
[0036] 本実施の形態のトレンチ型 MOSFETのボディ部 3は N型半導体であり、シリコン表 面において 5 X 1016〜7 X 1017〔atomsZcm3〕の範囲のドーピング濃度となるように 、リン原子を打ち込む (implant)ことによって作製される。 N型のボディ部 3は、トレンチ 型 MOSFETの電気的特性によって異なる力 2 μ m〜5 μ mの範囲内の深さ Χηに おいて、ェピタキシャル層 2との間の ΡΝ接合が実現されるように設計される。例えば 、 40Vで作動するトレンチ型 MOSFETであれば、ェピタキシャル層 2は、典型的に は Xnが 2. 5 μ m〜3 μ mの範囲となるように設計される。
[0037] 図 4 (a)に示すように、ボディ部 3の上側(ウェハの最上層)には、 SiO層 21と CVD
2
酸化物層 22とが堆積されている。これら SiO層 21及び CVD酸化物層 22は、トレン
2
チ部 16を規定するために、公知のフォトエッチング技術を用いてパターユングされる 。このように、 SiO層 21と CVD酸化物層 22とが積み重なつたものをエッチングマスク
2
として用いエッチングすることにより、トレンチ部 16が形成される。
[0038] 本実施の形態のトレンチ型 MOSFETにおいては、典型的にはトレンチ部 16の深 さは約 1. 5 /ζ πι〜5 /ζ πιの範囲内であり、トレンチ部 16を覆うように設けられるチヤネ ル層 4 (図 1参照)のうち、チャネル部(channel body)として機能する部分の深さは、ト レンチ部 16の深さよりも若干浅いものとなっている。また、トレンチ部 16の幅は、通常 、 0. 5 111〜3 111の範囲内とされる。トレンチ部 16の底は、ボディ部 3とェピタキシャ ル層 2との境界と略同じ位置に位置している。
[0039] 図 4 (a)に示すように、トレンチ部 16をエッチングにより形成した後に、表面酸化物( SiO )を熱により成長させて 5ηπ!〜 10nmとした後に、当該表面酸ィ匕物を取り除く。こ
2
れにより、トレンチ部 16を形成するエッチング工程により半導体の垂直方向の表面に 生じたダメージを取り除くことができる。続いて、本実施の形態では、 Ge原子がドープ されたェピタキシャル層力 トレンチ部 16の露出した内側表面 (底面及び側壁面)に 、 lOOnmから 200nmの厚みとなるように成長させられる。そして、当該ェピタキシャ ル層に、ボロン原子がドープされてチャネル層 4となる。
[0040] 上記のようにして、図 4 (b)に示したように、 P型ドープされたチャネル層 4が形成さ れる。そして、このようにして形成されたチャネル層 4と、 N型半導体であるボディ部 3 との間に、 PN接合が形成されることとなる。チャネル層 4の厚み、及びボロンドーピン グの程度は、トレンチ型 MOSFETのスレツショルド電圧に応じて、適宜決定すればよ い。
[0041] 上記の Ge原子を含むように形成されたェピタキシャル層である SiGe層は、種々の 方法によって、トレンチ部 16の内側表面に堆積することができ、その堆積方法は特に 限定されるものではない。例えば、垂直に堆積するの CVD (Chemical vapor depositi on)反応物(vertical CVD reactor)を、 SiHと GeHガスと共に用いる方法が挙げら
4 4
れる。上記のように、 SiGe層を形成する際に用いる Geの量を制御することにより、歪 んだ (strained) SiGe層を形成することができるから、チャネル層 4の正孔移動度を増 大させることができる。
[0042] 具体的には、上記 SiGe層の Ge含有率を 20%〜40% (モル0 /0)とすることにより、 4 0%以上の正孔移動度の増強 (増加)が得られる。このことは、下記の非特許文献 2 及び 3に報告されている。
〔非特許文献 2〕 T. Mankuら著, 「Drift Hole Mobility in Strained and Unstrained Do ped Si Ge AlloysJ , IEEE Transactions, on Electron Devices, vol. 40, no. 11, p.l l-x x
990-1996, Nov. 1993年.
〔非特許文献 3〕 D.K.Nayakら著, 「High- Mobility Strained- Si PMOSFET' s」, IEEE Transactions on Electron Devices, vol. 43, no. 10, pl709- 1715, Oct. 1996年. ゲート酸化物(SiO )をトレンチ型 MOSFETの最高作動電圧に応じた厚みまで成
2
長させた後に、トレンチ部 16をゲート電極 6の材料で満たす。本実施の形態では、ゲ ート電極 6の材料としては、典型的な材料であるポリシリコンを用いた。また、リンと共 にポリシリコンをドープするためのドーピング源として、 POC1を用いた。
3
[0043] 上記のようにドーピングを行った後、ウェハの平坦な表面力 ポリシリコンを取り除く ためにポリシリコンの平坦ィ匕を行った。これにより、ゲート電極 6を構成するポリシリコ ンは、トレンチ部 16を満たす部分のみに残されることとなる。図 4 (c)に示す状態から 、 SiO層 21と CVD酸化物層 22との積層物を取り除いた後に、ウェハ全体を酸化す
2
ることにより、ポリシリコンのゲート電極 26の上端面を酸ィ匕層 27で覆って、ゲート電極 6を孤立させる。なお、図 4 (c)では、説明の便宜のために SiO層 21及び CVD酸ィ匕
2
物層 22も存在している状態でゲート電極 6上に酸ィ匕層 27が形成している力 実際は 、酸ィ匕層 27が形成された状態においては、ウェハ上にェピタキシャル層 21及び酸 化層 27は存在していない。
[0044] 図 5は、チャネルボディ拡散部 10の配置を説明するための、本実施の形態のトレン チ型 MOSFETの概略斜視図である。ソース拡散部 7とチャネルボディ拡散部 10は、 よく知られた公知のフォトレジストマスキング及びイオン打ち込み(ion implantation)を 用いた方法によって形成することができる。 P+型であるソース拡散部 7は、 0. 2 β ΐΆ 〜0. 5 μ mの間の深さにおいて ΡΝ接合が形成されるように、約 1 X 1015〜3 X 1015 の濃度 (dose)となるように P型のドーパント(UB+、又は BF +)を打ち込んで形成され
2
る。同様にして、チャネルボディ拡散部 10は、 0. 2 m〜0. 5 mの間の深さにお いて接合が形成されるように、約1 1015〜3 1015の濃度となるょぅに、 N型のドー パント (31P+、又は75 As+)を打ち込んで形成される。
[0045] 上記の工程の代わりに、 P型のソース拡散部 7、及び N型のチャネルボディ拡散部 1
0には、サリサイド工程(silicidation process)を用いることができる。
[0046] 最後に、層間の絶縁体層、コンタクト 11、及び上部金属層 8 (図 1参照)が、従来公 知の典型的な IC装置の製造方法により形成される。
[0047] バックラッピングにより、ウェハを 100 μ m〜150 μ mの厚みにまで薄くした後に、メ タライゼーシヨン堆積 (stack)力 ウェハ裏面(基板 1)になされ、 430°Cのフォーミング ガス (forming gas)中での 10分間の処理により合金化(alloy)される。
[0048] 本実施の形態の装置のソース拡散部 7におけるソース拡散抵抗をさらに低くするに は、このソース拡散部 7をケィ素化合物により構成してもよい。
[0049] 以上のように、本実施の形態のトレンチ型 MOSFETは、ボロンがドープされた(P 型) SiGe層力もなる、半導体基板に埋め込まれたチャネル層 4を備えているから、下 記 (a)〜(c)の効果を奏する。
(a)チャネル層 4を SiGe層により構成することにより、チャネル層 4のキャリア移動度を 高くすることができるから、 ON抵抗を低下させることが可能である。
(b)ゲート電極 6とボディ部 3との間に設けられたチャネル層 4により、従来のように Si -SiO境界に形成された誘起チャネルよりも、高い移動度とすることが可能となる。
2
(c)トレンチ型 MOSFETを電源装置へ適用する場合に必要となる、厚みの大きなゲ ート電極 (ゲート酸ィ匕物)とした場合においても、低いスレツショルド電圧を得ることが できる。
[0050] すなわち、特に、 Vmax=80Vという高い作動電圧を支持するための P型トレンチ 型 MOSFETの場合、ゲート酸化物であるゲート電極 6に必要な厚さは約 lOOnmと なる。この場合、トレンチ型 MOSFETのスレツショルド電圧 V を 2Vとするには、半導 th
体基板に埋設されたチャネル層 4は、ボロンの添力卩量を 1 X 1012〔ionsZcm2〕以上 4 X 1012〔ionsZcm2〕以下の範囲とすればよい。
[0051] 本実施の形態のトレンチ型 MOSFETにおいて、ドリフト部であるェピタキシャル層 2の抵抗を最小化するためには、ェピタキシャル層 2の構造を下記のように構成すれ ばよい。これにより、トレンチ型 MOSFETの ON抵抗のうち、ェピタキシャル層 2によ るものを最小にして ON抵抗を低下させることが可能である。
[0052] 本実施の形態では、ェピタキシャル層 2のドーピング濃度特性を、図 2に示したよう な傾斜濃度プロファイルとすることにより、ェピタキシャル層 2におけるドリフト抵抗を 低下させることができる。このような、ェピタキシャル層 2の推測されるドリフト部のドー ビング濃度特性は、以下の式(1)により表すことができる。なお、この式(1)は、経験 的に求められたものである。 N (x) =N 〔l + (x/a)v〕 · · · (1)
o
(ここで、 xは低ドープドレイン部とチャネルボディ部との PN接合部力もの距離であり、 Nは x=0すなわちチャネルボディ部との接合部における低ドープドレイン部のドー
0
ビング濃度であり、 aは低ドープドレイン部の長さであり、 Vはドーピング濃度特性の傾 斜を表すパラメータ (定数)である。 )
上記の式(1)中のドーピングパラメータ (N、 a、及び V)を変化させることにより、特
0
定のブレークダウン電圧 BVdssに対して、ェピタキシャル層 2の抵抗が変化する。図
6は、ブレークダウン電圧 BVdss = 50Vの条件の下で、 N = 1 X 1016〔at/cm3〕、 a o
=4 m〕とし、ドーピングパラメータのうち、ドーピング濃度 N及びドーピング濃度
0
特性の傾斜を表すパラメータ Vを変化させた場合における、ェピタキシャル層 2のドリ フト抵抗 Rdriftを示して!/、る。
[0053] 基板 1との境界面におけるェピタキシャル層 2のドーピング濃度 N = 1 X 1016 [at/
0
cm3]、ェピタキシャル層 2の長さ(厚み、幅) Ldrift=4〔 μ m〕、 Rdrift〜0. 5〔m Ω . c m2] t 、う条件の下にお 、て得られた結果を図 6に示す。
[0054] 同図の結果から v=4、 Rdrift〜 0.37 mW.cm2とすることにより、ェピタキシャル層 2 における抵抗を 25%低下させることができることが分かる。
[0055] トレンチ型 MOSFETにおいては、 ON抵抗の低抵抗化とブレークダウン電圧の向 上とは、お互いに反目する機能である。これに対し、本実施の形態のトレンチ型 MO SFETでは、ェピタキシャル層 2の不純物濃度を傾斜濃度プロファイルとすることによ り、上記反目する機能の最適化を実現している。すなわち、ェピタキシャル層 2のボ ディ部 3側力も基板 1側に向力つて、不純物濃度が徐々に増加するよう構成としてい る。この構成により、図 6に示すように、低く且つ安定したドリフト抵抗値を有するェピ タキシャル層 2が実現されて 、る。
[0056] 上記のような傾斜ドーピング濃度特性は、ェピタキシャル層 2を形成する際の最初 の条件、及びドーピング濃度を注意深く選定し、温度サイクルとボロン拡散を考慮す ること〖こよって得られる。
[0057] 本発明は上述した実施形態に限定されるものではなぐ請求項に示した範囲で種 々の変更が可能である。すなわち、請求項に示した範囲で適宜変更した技術的手段 を組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。 産業上の利用の可能性
本発明のトレンチ型 MOSFETは、スイッチング等の用途に適用することができる

Claims

請求の範囲
[1] 第 1の導電タイプである高ドープドレイン部、第 1の導電タイプである低ドープドレイ ン部、第 2の導電タイプであるチャネルボディ部、及び第 1の導電タイプであるソース 部が、この順に隣接して形成された半導体基板上に、底面及び側壁面に、第 1の導 電タイプであるチャネル層を備えているトレンチ部が形成されており、当該トレンチ部 内にゲート電極が設けられて 、るトレンチ型 MOSFETであって、
上記チャネル層は、上記ゲート電極に供給される電圧の前記ソース部に対する極 性が、第 1の極性である場合に完全空乏化となり、第 1の極性と反対極性の場合に空 乏化しない SiGe層であることを特徴とするトレンチ型 MOSFET。
[2] 前記低ドープドレイン部は、前記チャネルボディ部との PN接合部力もの距離 Xにお ける不純物のドーピング濃度 N (x)が、下記の式(1)
N (x) =N
o〔l + (x/a)v〕 · · · (1)
(ここで、 Xは低ドープドレイン部とチャネルボディ部との PN接合部力もの距離であり、 Nは x=0すなわちチャネルボディ部との接合部における低ドープドレイン部のドー
0
ビング濃度であり、 aは低ドープドレイン部の長さであり、 Vはドーピング濃度特性の傾 斜を表すパラメータ (定数)である。 )
で表されるものであることを特徴とする請求項 1に記載のトレンチ型 MOSFET。
[3] 前記低ドープドレイン部は、前記ドーピング濃度 Nが 1 X 1015以上 1 X 1017以下の
0
範囲内であり、前記低ドープドレイン部の長さ aが 1 m以上 5 μ m以下であり、前記 傾斜パラメータ Vが 2以上 5以下であることを特徴とする請求項 2に記載のトレンチ型 MOSFET0
[4] 前記低ドープドレイン部は、前記ドーピング濃度 Nが 1 X 1015以上 1 X 1017以下の
0
範囲内であり、前記低ドープドレイン部の長さ aが 1 m以上 10 m以下であり、前記 傾斜パラメータ Vが 10以上 20以下であることを特徴とする請求項 2に記載のトレンチ 型 MOSFET。
[5] 前記第 1の導電タイプが P型半導体であり、前期第 2の導電タイプが N型半導体で あり、上記 SiGe層は電子受容体がドープされたものであることを特徴とする請求項 1 乃至 4の!、ずれ力 1項に記載のトレンチ型 MOSFET。
[6] 前記半導体基板がシリコンである請求項 1乃至 5のいずれか 1項に記載のトレンチ 型 MOSFET。
[7] 第 1の導電タイプである高ドープドレイン部、第 1の導電タイプである低ドープドレイ ン部、第 2の導電タイプであるチャネルボディ部、及び第 1の導電タイプであるソース 部が、この順に隣接して形成された半導体基板上に、トレンチ部が設けられたトレン チ型 MOSFETの製造方法であって、
上記トレンチ部の底面及び側壁面に、 SiGe層よりなるチャネル層を形成する工程 を含むことを特徴とする製造方法。
PCT/JP2006/311413 2005-06-08 2006-06-07 トレンチ型mosfet及びその製造方法 WO2006132269A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US11/795,037 US7705396B2 (en) 2005-06-08 2006-06-07 Trench type MOSFET and method of fabricating the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005-168789 2005-06-08
JP2005168789A JP2006344759A (ja) 2005-06-08 2005-06-08 トレンチ型mosfet及びその製造方法

Publications (1)

Publication Number Publication Date
WO2006132269A1 true WO2006132269A1 (ja) 2006-12-14

Family

ID=37498468

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/311413 WO2006132269A1 (ja) 2005-06-08 2006-06-07 トレンチ型mosfet及びその製造方法

Country Status (5)

Country Link
US (1) US7705396B2 (ja)
JP (1) JP2006344759A (ja)
CN (1) CN100565920C (ja)
TW (1) TW200703646A (ja)
WO (1) WO2006132269A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9202881B2 (en) * 2007-08-10 2015-12-01 Infineon Technologies Ag Semiconductor component with dynamic behavior

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101548386B (zh) * 2006-12-04 2011-11-09 三垦电气株式会社 绝缘栅型场效应晶体管及其制造方法
US7989882B2 (en) 2007-12-07 2011-08-02 Cree, Inc. Transistor with A-face conductive channel and trench protecting well region
JP5526496B2 (ja) * 2008-06-02 2014-06-18 サンケン電気株式会社 電界効果半導体装置及びその製造方法
CN102122617B (zh) * 2010-01-08 2012-08-22 中芯国际集成电路制造(上海)有限公司 金属氧化物半导体场效应管的制造方法
KR101131892B1 (ko) * 2010-03-31 2012-04-03 주식회사 하이닉스반도체 매립 게이트를 갖는 반도체 장치 및 그의 제조 방법
US8816429B2 (en) 2011-07-07 2014-08-26 Fairchild Semiconductor Corporation Charge balance semiconductor devices with increased mobility structures
TW201421683A (zh) 2012-11-23 2014-06-01 Anpec Electronics Corp 具有低米勒電容之金氧半場效電晶體元件及其製作方法
US9331197B2 (en) * 2013-08-08 2016-05-03 Cree, Inc. Vertical power transistor device
US10600903B2 (en) 2013-09-20 2020-03-24 Cree, Inc. Semiconductor device including a power transistor device and bypass diode
US10868169B2 (en) 2013-09-20 2020-12-15 Cree, Inc. Monolithically integrated vertical power transistor and bypass diode
TWI520343B (zh) * 2014-08-20 2016-02-01 敦南科技股份有限公司 雙溝槽式的功率半導體元件及其製造方法
US20160372558A1 (en) * 2015-06-18 2016-12-22 Sanken Electric Co., Ltd. High Voltage Vertical FPMOS Fets
CN105185833B (zh) * 2015-09-25 2020-01-03 国网智能电网研究院 一种隐埋沟道碳化硅沟槽栅MOSFETs器件及其制备方法
CN107507773B (zh) * 2016-06-14 2021-09-17 格科微电子(上海)有限公司 优化cmos图像传感器晶体管结构的方法
CN107452807A (zh) * 2017-08-21 2017-12-08 电子科技大学 一种低导通电阻的pmos器件
CN107527820A (zh) * 2017-08-21 2017-12-29 电子科技大学 一种pmos器件的制作方法
CN108520898A (zh) * 2018-04-02 2018-09-11 北京绿能芯创电子科技有限公司 具有可调变起始电压的Mosfet组件及其制造方法
US10797131B2 (en) * 2018-04-05 2020-10-06 Pakal Technologies, Inc. Enhancements to cell layout and fabrication techniques for MOS-gated devices
JP7021063B2 (ja) * 2018-12-10 2022-02-16 株式会社東芝 半導体装置
JP7376516B2 (ja) * 2019-02-07 2023-11-08 ローム株式会社 半導体装置
CN109920778B (zh) * 2019-03-27 2024-02-06 北京燕东微电子科技有限公司 半导体结构及其测试方法
CN110739303B (zh) * 2019-10-30 2020-11-06 珠海迈巨微电子有限责任公司 集成ESD防护的Trench VDMOS器件及制造方法
CN116190424B (zh) * 2022-10-25 2024-03-15 北京超弦存储器研究院 一种半导体器件及其制作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1126761A (ja) * 1997-07-07 1999-01-29 Nec Corp ディプレッション型半導体装置及びその製造方法
JP2001313392A (ja) * 2000-02-23 2001-11-09 Denso Corp パワーmosfet
JP2003017696A (ja) * 2001-06-29 2003-01-17 Toshiba Corp 半導体装置
JP2005064520A (ja) * 2003-08-13 2005-03-10 Internatl Rectifier Corp トレンチ側壁にひずみ層を有するトレンチ型mosゲート素子

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6381978A (ja) 1986-09-26 1988-04-12 Hitachi Ltd 半導体集積回路装置
US4893160A (en) 1987-11-13 1990-01-09 Siliconix Incorporated Method for increasing the performance of trenched devices and the resulting structure
US5168331A (en) 1991-01-31 1992-12-01 Siliconix Incorporated Power metal-oxide-semiconductor field effect transistor
JPH0823092A (ja) 1994-07-06 1996-01-23 Mitsubishi Electric Corp 半導体装置およびその製造方法
US6768168B1 (en) * 1995-03-14 2004-07-27 Mitsubishi Denki Kabushiki Kaisha Insulated gate semiconductor device with low on voltage and manufacturing method thereof
GB2321337B (en) * 1997-01-21 2001-11-07 Plessey Semiconductors Ltd Improvements in or relating to semiconductor devices
CN1166002C (zh) 1998-04-23 2004-09-08 国际整流器有限公司 P沟道槽型金属氧化物半导体场效应晶体管结构
JP2001094094A (ja) 1999-09-21 2001-04-06 Hitachi Ltd 半導体装置およびその製造方法
JP2003324197A (ja) 2002-04-30 2003-11-14 Rohm Co Ltd 半導体装置およびその製造方法
DE112005002418B4 (de) * 2004-10-07 2017-01-05 Fairchild Semiconductor Corporation Leistungstransistoren mit MOS-Gate und konstruierter Bandlücke
US7504691B2 (en) * 2004-10-07 2009-03-17 Fairchild Semiconductor Corporation Power trench MOSFETs having SiGe/Si channel structure

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1126761A (ja) * 1997-07-07 1999-01-29 Nec Corp ディプレッション型半導体装置及びその製造方法
JP2001313392A (ja) * 2000-02-23 2001-11-09 Denso Corp パワーmosfet
JP2003017696A (ja) * 2001-06-29 2003-01-17 Toshiba Corp 半導体装置
JP2005064520A (ja) * 2003-08-13 2005-03-10 Internatl Rectifier Corp トレンチ側壁にひずみ層を有するトレンチ型mosゲート素子

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9202881B2 (en) * 2007-08-10 2015-12-01 Infineon Technologies Ag Semiconductor component with dynamic behavior
US9257512B2 (en) 2007-08-10 2016-02-09 Infineon Technologies Ag Semiconductor component with dynamic behavior
US9559167B2 (en) 2007-08-10 2017-01-31 Infineon Technologies Ag Semiconductor component with dynamic behavior

Also Published As

Publication number Publication date
CN101147265A (zh) 2008-03-19
TW200703646A (en) 2007-01-16
JP2006344759A (ja) 2006-12-21
US20080149963A1 (en) 2008-06-26
CN100565920C (zh) 2009-12-02
US7705396B2 (en) 2010-04-27

Similar Documents

Publication Publication Date Title
WO2006132269A1 (ja) トレンチ型mosfet及びその製造方法
US7595530B2 (en) Power semiconductor device with epitaxially-filled trenches
KR100658435B1 (ko) 트렌치형 mosfet 및 그 제조방법
US9466700B2 (en) Semiconductor device and method of fabricating same
KR101900843B1 (ko) 감소된 온-저항을 가지는 트렌치 전력 mosfet
WO2006132284A1 (ja) トレンチ型mosfet及びその製造方法
TWI393214B (zh) 形成具有槽電荷補償區的半導體裝置的方法
JP4741187B2 (ja) ドープカラムを含む高電圧電力mosfet
US20140103428A1 (en) Trench superjunction mosfet with thin epi process
CN111243961A (zh) 半导体结构及其制造方法
US20080272395A1 (en) Enhanced hole mobility p-type jfet and fabrication method therefor
WO2010044226A1 (ja) 半導体装置およびその製造方法
WO2007015500A1 (ja) トレンチ型misfet
JP4990458B2 (ja) 自己整合されたシリコンカーバイトlmosfet
WO2008137304A1 (en) Jfet device with improved off-state leakage current and method of fabrication
US8748980B2 (en) U-shape RESURF MOSFET devices and associated methods of manufacturing
JP6249571B2 (ja) 適応電荷平衡mosfet技法
CN111276540A (zh) 沟槽栅功率mosfet及其制造方法
CN114664934B (zh) 一种含有场板的dmos晶体管及其制作方法
WO2012034515A1 (en) High-voltage mos device and method for manufacturing the same
WO2008137317A1 (en) Semiconductor device having strain-inducing substrate and fabrication methods thereof
CN111276544A (zh) 一种优化电特性的dmos及其制造方法
JP2005175011A (ja) 電界効果型トランジスタ及びその製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200680008906.1

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 11795037

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 06757120

Country of ref document: EP

Kind code of ref document: A1