WO2003107470A1 - バッテリパック及びバッテリ残容量算出方法 - Google Patents

バッテリパック及びバッテリ残容量算出方法 Download PDF

Info

Publication number
WO2003107470A1
WO2003107470A1 PCT/JP2003/007436 JP0307436W WO03107470A1 WO 2003107470 A1 WO2003107470 A1 WO 2003107470A1 JP 0307436 W JP0307436 W JP 0307436W WO 03107470 A1 WO03107470 A1 WO 03107470A1
Authority
WO
WIPO (PCT)
Prior art keywords
capacity
value
integrated
integrated value
battery
Prior art date
Application number
PCT/JP2003/007436
Other languages
English (en)
French (fr)
Inventor
之雄 土谷
秀幸 佐藤
田代 圭
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to DE60331195T priority Critical patent/DE60331195D1/de
Priority to US10/486,448 priority patent/US6972545B2/en
Priority to JP2004514175A priority patent/JP4525347B2/ja
Priority to EP03733378A priority patent/EP1571729B1/en
Priority to KR1020047002082A priority patent/KR101031722B1/ko
Publication of WO2003107470A1 publication Critical patent/WO2003107470A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/48Accumulators combined with arrangements for measuring, testing or indicating the condition of cells, e.g. the level or density of the electrolyte
    • H01M10/486Accumulators combined with arrangements for measuring, testing or indicating the condition of cells, e.g. the level or density of the electrolyte for measuring temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/44Methods for charging or discharging
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/44Methods for charging or discharging
    • H01M10/443Methods for charging or discharging in response to temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M50/00Constructional details or processes of manufacture of the non-active parts of electrochemical cells other than fuel cells, e.g. hybrid cells
    • H01M50/50Current conducting connections for cells or batteries
    • H01M50/569Constructional details of current conducting connections for detecting conditions inside cells or batteries, e.g. details of voltage sensing terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M50/00Constructional details or processes of manufacture of the non-active parts of electrochemical cells other than fuel cells, e.g. hybrid cells
    • H01M50/50Current conducting connections for cells or batteries
    • H01M50/572Means for preventing undesired use or discharge
    • H01M50/574Devices or arrangements for the interruption of current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M50/00Constructional details or processes of manufacture of the non-active parts of electrochemical cells other than fuel cells, e.g. hybrid cells
    • H01M50/50Current conducting connections for cells or batteries
    • H01M50/572Means for preventing undesired use or discharge
    • H01M50/574Devices or arrangements for the interruption of current
    • H01M50/581Devices or arrangements for the interruption of current in response to temperature
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries

Definitions

  • the present invention relates to a battery pack used as a power source for an electronic device such as a video camera, a mobile phone, or a personal computer, and a method for calculating the remaining battery capacity of the battery pack.
  • Battery packs used as power supplies for electronic devices include, for example, calculation of remaining battery capacity, microcomputers for performing communication with electronic devices powered by battery packs, microcomputer peripheral circuits, and microcomputers.
  • a battery cell state detection circuit necessary for calculating the remaining battery capacity a non-volatile memory storing data necessary for calculating the remaining battery capacity, and the like are provided.
  • the remaining battery capacity calculated by the microcomputer is displayed, for example, converted into time.
  • the remaining battery capacity of the battery pack described above is the current that flows when charging and discharging. It can be indicated by the capacity integrated value Y obtained by integration.
  • the integrated capacity value Y is a reference value every time the battery pack is charged / discharged (hereinafter referred to as a reference capacity integrated value). It is obtained by resetting to 0 and integrating the current value with reference to the reference capacity integrated value Y0.
  • the reference capacity integrated value Y for example, when the battery pack at the time of shipment is charged, the capacity integrated value when the battery is charged to 90% of the full charge is adopted.
  • the current value IX is stored in a non-volatile memory together with the reference capacity integrated value ⁇ 0, and when the battery pack is charged at a constant voltage during use and the current value reaches IX, the capacity integrated value ⁇ is integrated into the reference capacity. There is a method to reset the value to 0.
  • the battery pack described above has a capacity that decreases with time, that is, deteriorates.
  • a difference occurs between the remaining battery capacity calculated by Micro Computer and the actual remaining battery capacity of the battery pack.
  • Causes of battery pack deterioration include the number of times the battery pack has been charged and discharged, and the conditions under which the battery pack is used and stored.
  • the number of times the battery pack has been charged and discharged can be known by, for example, a method disclosed in Japanese Patent Application Laid-Open No. Hei 9-1243718. Therefore, the battery It is possible to correct the integrated capacity value Y based on the number of times the battery has been charged and discharged.
  • Japanese Patent Application Laid-Open Publication No. 2000-260488 discloses a method of calculating the remaining battery charge according to a temperature change.
  • the degree of deterioration of the battery pack is measured by the so-called 5-hour method.
  • the 5-hour method is a method of measuring the deterioration of a battery pack by charging the battery pack from an empty state to a fully charged state and discharging the battery over a period of about 5 hours.
  • the charging time varies depending on the capacity of the battery.
  • the battery pack "NP-FC10" (product name) used in a digital camera manufactured by Sony Corporation takes about three hours to charge. -As mentioned above, it takes about 8 hours to actually measure the degree of deterioration of the battery pack. In other words, when the degree of deterioration of the battery pack is actually measured and the capacity is corrected based on the determined degree of deterioration, it takes a long time to correct the capacity. In order to actually measure the degree of deterioration of the battery pack by the method described above, it is necessary to charge and discharge the battery pack once. Therefore, by actually measuring the degree of deterioration of the battery pack, the deterioration of the battery pack is further promoted.
  • An object of the present invention is to solve the problems of the conventional battery pack as described above. It is an object of the present invention to provide a novel battery pack and a method for calculating the remaining battery charge that can be performed.
  • Another object of the present invention is to make it possible to easily correct a decrease in capacity based on not only the number of times of charge / discharge, but also on use conditions and storage conditions, etc.
  • An object of the present invention is to provide a battery pack capable of detecting a capacity and a method for calculating a remaining battery capacity.
  • the internal impedance of a battery pack that uses rechargeable battery cells increases as it degrades. Therefore, when a new battery pack is charged at constant voltage, a large amount of current flows at the start of charging due to the low internal impedance, the amount of current flowing during charging decreases rapidly, and the charging time is short (the charging is completed in h). On the other hand, when a deteriorated battery pack is charged at a constant voltage, the current flowing at the start of charging is small due to the high internal impedance, and the amount of current flowing during charging decreases slowly, resulting in a long charging time (h 2 ). Cost.
  • the present inventors have diligently studied to achieve the above-mentioned object, and as shown in FIG. 1, in a deteriorated battery pack, when charging, the charging current changes as shown in B in FIG.
  • the charging current changes as indicated by A in Fig. 1, so the integrated amount of current that flows after the charging current reaches the reference current value IX is equal to the new battery pack. It was found that the number increased with a deteriorated battery pack.
  • a battery pack includes: a battery pack to be charged and discharged; a current detection means for detecting a current flowing when the battery cell is charged and discharged; A capacity integrated value calculating means for calculating the integrated capacity value by integrating, and a reset for resetting the integrated capacity value to a reference capacity integrated value when the current detected by the current detecting means reaches a predetermined value.
  • the current integration is performed on the basis of the current integration. If the integrated value of the capacity calculated by the capacity integrating means is less than the maximum integrated value of the capacity, The integrated capacity value is used as the remaining battery capacity data, and the capacity calculated by the current When the integrated value of the amount is equal to or greater than the integrated value of the maximum capacity, the integrated value of the maximum capacity is regarded as the remaining battery capacity.
  • a battery pack includes: a battery pack to be charged and discharged; a current detection means for detecting a current flowing when the battery cell is charged and discharged; A capacity integrated value calculating means for calculating an integrated capacity value by integration, and a reset means for resetting the capacity integrated value to a reference capacity integrated value when the current detected by the current detecting means reaches a predetermined value.
  • Storage means for storing the reference capacity integrated value, and reference capacity integrated value correction means for correcting the reference capacity integrated value based on the number counted by the arrival number counting means. The current is integrated based on the reference capacity integrated value to calculate the integrated capacity value, and the integrated capacity value is used as the remaining battery capacity data.
  • the battery remaining capacity calculation method is the battery remaining capacity calculation method for a battery pack attached to an external device, wherein a current flowing when a battery cell provided in the battery pack is charged and discharged is detected.
  • a current detection step a capacity integrated value calculation step of calculating the capacity integrated value by integrating the current, a reset step of resetting the capacity integrated value to the reference capacity integrated value when the current reaches a predetermined value,
  • the current is integrated based on the reference integrated capacity value.
  • the integrated capacity value calculation step is performed.
  • the integrated capacity value calculated in the integrated value calculation step is smaller than the maximum integrated capacity value
  • the integrated capacity value calculated in the integrated capacity value calculation step is regarded as battery remaining capacity data, and calculated in the integrated capacity value calculation step.
  • the maximum integrated capacity value is used as the remaining battery capacity data.
  • Another method for calculating the remaining battery charge is a method for calculating the remaining battery capacity of a battery pack mounted on an external device, comprising detecting a current flowing when a battery cell provided in the battery pack is charged and discharged.
  • the reset step of resetting the integrated capacity value to the reference integrated capacity value and the integrated capacity value calculated in the integrated capacity value calculation step are stored in the storage means.
  • a reference capacity integrated value correction step is provided. In the capacity integrated value calculation step, current integration is performed based on the reference capacity integrated value to calculate a capacity integrated value, and this capacity integrated value is used as battery remaining capacity data.
  • FIG. 1 is a diagram showing a change in the integrated capacity value when the battery pack is charged in a state of advanced deterioration.
  • FIG. 2 is a block diagram showing a specific configuration of the battery pack according to the present invention.
  • FIG. 3 is a diagram showing the change in the integrated capacity value, the maximum integrated capacity value, and the integrated reference capacity value when the battery pack is charged in a new state.
  • FIG. 4 is a diagram showing a change in the integrated capacity value when the battery pack is charged.When the value of the current flowing through the seventh resistor becomes IX, the integrated capacity value is reset to the reference integrated capacity value.
  • FIG. '
  • FIG. 5 is a diagram showing a change in the amount of current flowing through the seventh resistor when the battery pack receives a constant voltage.
  • FIG. 6 is a diagram showing that the microcomputer outputs the maximum capacity integrated value as the remaining battery capacity data when the integrated capacity value is equal to or larger than the maximum capacity integrated value.
  • FIG. 7 is a diagram illustrating a change in the remaining battery capacity data when the reference capacity integrated value is corrected based on the number of times of arrival.
  • FIG. 8 is a flowchart showing a processing flow when the microcomputer counts the number of times of arrival.
  • FIG. 9 is a flowchart showing a processing flow when the microcomputer corrects the reference capacity integrated value.
  • Fig. 10 is a diagram showing the change in the remaining battery capacity data when the microcomputer corrects the reference capacity integrated value Y0 based on the number of times of charge and discharge in addition to the number of times of arrival. ' It is a figure showing change of a standard capacity integrated value. BEST MODE FOR CARRYING OUT THE INVENTION
  • a battery pack and a battery remaining capacity calculation method according to the present invention will be described in detail with reference to the drawings.
  • a battery pack 1 includes a battery cell 2 to be charged and discharged, a charge and discharge current detection circuit 3 to detect a current to be charged and discharged to and from a battery cell 2, and a communication circuit 4.
  • the battery pack 1 is used as a power source of an electronic device such as a video camera, a mobile phone, or a personal computer by being connected to or built in the electronic device.
  • the positive terminal of the battery cell 2 is connected to the positive terminal TM + of the battery pack 1, and the negative terminal of the battery cell 2 is connected to the negative terminal TM ⁇ of the battery pack 1 via a seventh resistor described later. Have been.
  • the charge / discharge current detection circuit 3 detects a current flowing when charging / discharging the battery pack 1 and supplies the current to the microcomputer 5.
  • the charge / discharge current detection circuit 3 is a charge current detection unit including a first resistor 11, a second resistor 12, a third resistor 13, a first switching transistor 14, and a charge current operational amplifier 15.
  • a discharge current detector 26 comprising a fourth resistor 21, a fifth resistor 22, a sixth resistor 23, a second switching transistor 24, and a discharge current operational amplifier 25; 7 resistance 2 7.
  • the detailed operation of the charge / discharge current detection circuit 3 will be described later.
  • the communication circuit 4 includes a data input buffer amplifier 31 and a data output buffer amplifier. Pump 32.
  • the data input buffer amplifier 31 is connected to the data input terminal 51 provided in the microcomputer 5, and the data output buffer amplifier 32 is connected to the data output terminal 52 provided in the microcomputer 5. It has been.
  • the communication circuit 4 outputs the data Sout output from the data output terminal 52 through the data output buffer amplifier 32.
  • the data output from the communication circuit 4 is supplied to an external device (not shown) such as an electronic device. Further, the communication circuit 4 supplies the data Sin supplied from the external device to the data input terminal 51 via the data input buffer amplifier 31.
  • the microcomputer 5 generates data indicating the state of the battery pack 1.
  • the microcomputer 5 calculates the integrated capacity value Y indicating the remaining capacity of the battery pack 1 by integrating the currents detected by the charge / discharge current detection circuit 3.
  • the microphone computer 5 counts the number of times the battery pack 1 has been charged and discharged. Further, the microcomputer 5 performs communication with the external device, such as outputting battery remaining capacity data to the external device. The details of the microcomputer 5 will be described later.
  • the microcomputer power supply 6 serves as a power supply for the microcomputer 5.
  • Microcomputer power supply 6 includes a series regulator and a reset circuit.
  • the microcomputer power supply 6 is connected to a power supply terminal 53 provided on the microcomputer 5, and supplies power V to the microcomputer 5 via the power supply terminal 53.
  • the temperature sensor 7 includes, for example, a temperature detection sensor.
  • the temperature sensor 7 is disposed near or in contact with the battery cell 2, and a temperature detection value D T of the temperature sensor 7 is supplied to a temperature detection input terminal 54 of the microcomputer 5. Therefore, the microcomputer 5 can know the temperature of the battery cell 2 based on the detected temperature value DT supplied to the temperature detection input terminal 54.
  • the voltage detection circuit 8 is a voltage dividing resistor including an eighth resistor 35 and a ninth resistor 36, and detects the voltage between the terminals of the battery cell 2 by using the voltage dividing resistor.
  • the voltage detection value DV from the voltage detection circuit 8 is applied to the voltage detection input terminals 55 of the microcomputer 5. Supplied. Therefore, the microcomputer 5 can know the voltage between the terminals of the battery cell 2 based on the voltage detection value DV supplied to the voltage detection input terminal 55.
  • the non-volatile memory 9 stores a maximum capacity integrated value Ym, a reference capacity integrated value Y0, and a reference current value IX.
  • the nonvolatile memory 9 is connected to a cycle data input terminal 56 provided in the microcomputer 5.
  • the maximum capacity integrated value Ym, the reference capacity integrated value Y0, and the reference current value Ix stored in the nonvolatile memory 9 are input to the cycle data input terminal 56.
  • As the maximum capacity integrated value Y m a value slightly larger than the capacity of the new battery pack 1 as shown in FIG. 3 is adopted.
  • the reference capacity integrated value Y a capacity integrated value that is 90% of a full charge is adopted as the capacity integrated value Ys when a new battery pack 1 that has not been charged yet at the time of shipment is charged. are doing.
  • the reference current value Ix a new battery pack 1 that has not been charged at the time of shipment is charged and the integrated capacity value Y becomes the integrated reference capacity value Y 0. The current value I at the time of is adopted.
  • the 2-input NAND gate 10 one of the two input terminals is connected to the output terminal of the charging current operational amplifier 15 and the other is connected to the output terminal of the discharging current operational amplifier 25. I have.
  • the two-input NAND gate 10 has an output terminal connected to the power supply terminal 53 via the first resistor 37. The 2-input NAND gate switches the operation mode of the microcomputer.
  • the non-inverting input terminal of the charging current operational amplifier 15 is connected to the negative electrode of the battery cell 2 via the third resistor 13 and the seventh resistor 27, and the inverting input terminal is a negative feedback for setting the amplification factor.
  • the second resistor 12 and the first resistor 11 are connected.
  • the charging current operational amplifier 15 is connected to the charging current detection input terminal 57. Therefore, from the output terminal of the charging current operational amplifier 15, the current flowing through the battery pack 1 during charging is calculated as the ratio of the resistance of the first resistor 11 to the resistance of the second resistor 12.
  • the amplified voltage value is output accordingly.
  • the output voltage value is supplied to the charging current detection input terminal 57.
  • the non-inverting input terminal of the discharge current operational amplifier 25 is connected to the negative electrode of the battery cell 2 via the sixth resistor 23 and the seventh resistor 27, and the inverting input terminal is a negative feedback for setting the amplification factor.
  • the fifth resistor 22 and the fourth resistor 21 are connected.
  • the discharge current operational amplifier 25 is connected to a discharge current detection input terminal 58. Therefore, from the output terminal of the discharge current operational amplifier 25, the value of the current flowing through the battery pack 1 at the time of discharging is calculated as the ratio of the resistance of the fourth resistor 21 to the resistance of the fifth resistor 22.
  • the amplified voltage value is output according to.
  • the output voltage value is connected to the discharge current detection input terminal 58.
  • the first switching transistor 14 is composed of, for example, a field-effect transistor, the gate is connected to the switching control output terminal 59 of the microcomputer 5, and the first resistor 11 is connected between the drain and the source. I have. Therefore, when the signal level from the switching control output terminal 59 of the microcomputer 5 becomes, for example, a high (H) level, the first switching transistor 14 is turned on, and the resistance value of the first resistor 11 becomes Only the resistance of the first switching transistor 14, which is almost zero, becomes large, and the amplification factor of the charging current operational amplifier 15 becomes large.
  • H high
  • the first switching transistor 14 turns off, and the amplification factor of the charging current operational amplifier 15 becomes The amplification factor according to the ratio between the resistance value of the first resistor 11 and the resistance value of the second resistor 12, that is, an amplification factor smaller than when the first switching transistor 14 is ON. Become.
  • the second switching transistor 24 is also formed of, for example, a field effect transistor, the gate is connected to the switching control output terminal 60 of the microcomputer 5, and the fourth resistor 21 is connected between the drain and the source. I have. Therefore, when the signal level from the switching control output terminal 60 of the microcomputer 5 becomes, for example, a high (H) level, the second switching transistor 24 turns on, and the resistance value of the fourth resistor 21 becomes Only the resistance of the second switching transistor 24 becomes almost zero, and the amplification factor of the discharge current operational amplifier 25 becomes large.On the other hand, the signal level from the switching control output terminal 60 of the microcomputer 5 becomes large.
  • H high
  • the amplification factor of the charging current operational amplifier 25 is the amplification factor according to the ratio of the resistance value of the fourth resistor 21 to the resistance value of the fifth resistor 22, that is, the second amplification factor.
  • the gain becomes smaller than when the switching transistor 24 is ON.
  • the microcomputer 5 always monitors the levels of the charge current detection input terminal 57 and the discharge current detection input terminal 58 during the normal operation mode (Run).
  • the level of the discharge current detection input terminal 58 is equal to or higher than a certain level, the signal levels of the switching control output terminals 59 and 60 are both set to the "L" level.
  • both the first switching transistor 14 and the second switching transistor 24 become OFF, and the amplification factors of the charging current operational amplifier 15 and the discharging current operational amplifier 25 are both reduced. Therefore, in the normal operation mode (run time), the microcomputer 5 uses the output values from the charging current operational amplifier 15 and the discharging current operational amplifier 25 whose amplification factor has been reduced, and performs charging.
  • the value of the current flowing in the battery pack 1 can be measured. Therefore, the integrated value of the charging and discharging current can be calculated by measuring the value of the current flowing during charging and discharging.
  • the charge current operational amplifier 15 whose amplification factor is reduced and the discharge current The output from the operational amplifier 25 also decreases. That is, the levels of the charge current detection input terminal 57 and the discharge current detection input terminal 58 also decrease.
  • the microcomputer 5 determines that there is no load if the levels of the charge current detection input terminal 57 and the discharge current detection input terminal 58 become lower than a certain level and this state continues for a certain period of time, and conserves power. Mode (sleep mode). In this power saving mode, the power consumption is smaller than in the above-mentioned normal operation mode, so that it is possible to save energy in the circuit.
  • the signal levels of the switching control output terminals 59 and 60 are both set to the high (H) level.
  • both the first switching transistor 14 and the second switching transistor 24 are turned ON, and the amplification values of the charging current operational amplifier 15 and the discharging current operational amplifier 25 become large. Therefore, the number of microcomputers 5 in the power saving mode is increased.
  • Using the output values from the charging current operational amplifier 15 and the discharging current operational amplifier 25 with the width factor of dog it is possible to measure the minute current value flowing through the battery pack 1 during charging or discharging.
  • the charging current operational amplifier 15 whose amplification factor is reduced and the discharging current are reduced.
  • the output value from the current operational amplifier 25 also increases.
  • two-level input NAND gate 1 0 two input terminals of both becomes High Level, therefore, the output of a two input NAND gate 1 0 is thus c as a mouth first level is supplied to the interrupt input terminal
  • the microcomputer 5 releases the power saving mode and shifts to the normal operation mode.
  • the battery pack 1 consumes less power in the power saving mode than in the normal operation mode, and thus can save energy in the circuit.
  • the switching control output SW1 in which the microcomputer 5 is inputted to the switching control output terminal 59 controls ON / OFF of the first switching 1 and the language switch 14 to perform the switching control.
  • Switching control output SW 2 input to output terminal 60 controls the second switching transistor 24 ⁇ NZOFF control to switch the amplification factor of charge current operational amplifier 15 and discharge current operational amplifier 25. This makes it possible to detect the minute current value in the power saving mode and measure the current value in the normal operation mode in the above configuration.
  • the charge current detection input terminal 57 of the microcomputer 5 is connected to the output terminal of the charge current operational amplifier 15, and the discharge current detection input terminal 58 is connected to the output terminal of the discharge current operational amplifier 25.
  • the interrupt input terminal 63 of the microcomputer 5 is a two-input NAND gate 10 output terminal in which each output terminal of the charging current operational amplifier 15 and the discharging current operational amplifier 25 is connected to two input terminals. Further, the output terminal of the two-input NAND gate 10 is connected to the power supply terminal 53 via the tenth resistor 37. Furthermore, microcomputer 5 is connected to the output terminal 72 of the voltage detection circuit 8, the cycle data input terminal 56 is connected to the output terminal 73 of the nonvolatile memory 9, and the ground terminal 62 is connected to the negative terminal of the battery cell 2. It is connected.
  • the microcomputer 5 calculates the integrated capacity value Y based on the integrated reference capacity value Y0 stored in the non-volatile memory 9 and calculates the remaining battery capacity data based on the integrated capacity value Y. I do. Further, the microcomputer 5 outputs the calculated remaining battery capacity data to the external device. Further, the microcomputer 5 corrects the reference capacity integrated value Y0 based on the number of times that the capacity integrated value Y reaches the maximum capacity integrated value Ym and the number of times that the battery pack 1 is charged and discharged.
  • Microcomputer 5 calculates the integrated capacity value Y by integrating the current values. As shown in FIG. 4, the microcomputer 5 performs charging at a constant voltage and charging current I. Every time the current value of the current becomes IX, the integrated capacity value Y is reset to the integrated reference capacity value Y0 to calculate the integrated capacity value Y. When the integrated capacity value Y is less than the maximum integrated capacity value Ym, the microcomputer 5 sets the calculated integrated capacity value Y as battery remaining capacity data, and the integrated capacity value Y is equal to or greater than the maximum integrated capacity value Ym. Sometimes, the maximum capacity integrated value Y m is used as the remaining battery capacity data.
  • the internal impedance of the battery cell 2 increases as the battery pack 1 deteriorates. That is, when a new battery pack 1 is charged at a constant voltage, the internal impedance of the battery cell 2 is low, so that a large amount of current flows through the seventh resistor 27 at the start of charging, as indicated by A in FIG. The amount of flowing and flowing current decreases quickly, and the charging ends at a predetermined time (h. On the other hand, when the deteriorated battery pack 1 is charged at a constant voltage, the internal impedance of the battery cell 2 is high. At the start of charging, the current flowing through the seventh resistor 27 is small, and the amount of flowing current decreases slowly. As shown by B in FIG. 5, the time (h 2 ) longer than the predetermined time (hi) until the end of charging is ) Is required.
  • the battery pack 1 when the deteriorated battery pack 1 is charged at a constant voltage, the battery is not charged to 90% of the full charge when the current value becomes IX. Also, poor When the battery pack 1 is charged at a constant voltage, the amount of current flowing through the seventh resistor 27 after the current value becomes IX becomes larger than that of the new battery pack 1.
  • the microcomputer 5 resets the integrated capacity value Y to the reference integrated capacity value Y 0 every time the current value reaches IX after constant-voltage charging, and calculates the integrated capacity value Y.
  • the deteriorated battery pack 1 changes the integrated capacity value as indicated by D in FIG. 1
  • the new battery pack 1 changes the integrated capacity value as indicated by C in FIG. That is, in the deteriorated battery pack 1, the integrated capacity value Y at the time of full charge becomes larger than that of the new battery pack 1.
  • the maximum capacity integrated value Ym is set to a value slightly larger than the capacity integrated value Y when the new battery pack 1 is fully charged. Therefore, as the battery pack 1 deteriorates, the integrated capacity value Y at full charge becomes larger than the maximum integrated capacity value Ym, and reaches the maximum integrated capacity value Ym.
  • the microcomputer 5 outputs the maximum capacity integrated value Ym to the external device as battery remaining capacity data when the integrated capacity value Y is equal to or greater than the maximum capacity integrated value Ym, so that the output battery is output.
  • the remaining battery capacity data of the pack 1 is as shown by E in FIG. 6, and it is possible to prevent the capacity from being significantly increased as compared with the capacity of the new battery pack 1. Therefore, for example, when displaying the remaining capacity of the battery pack 1 in an electronic device, it is possible to prevent the displayed remaining capacity of the battery pack from becoming significantly larger than when the new battery pack 1 is fully charged. Become.
  • the microcomputer 5 corrects the reference capacity integrated value Y0 based on the number of times that the capacity integrated value Y reaches the maximum capacity integrated value Ym (hereinafter, referred to as the number of times of arrival).
  • the current flowing through the seventh resistor 27 at the start of charging decreases due to the high internal impedance of the battery cell 2, and the amount of flowing current slows down.
  • the current value becomes IX the battery is not charged to 90% of the full charge.
  • the actual capacity integrated value when the current value becomes IX becomes the reference capacity integrated value Y It is smaller than 0.
  • the integrated capacity value Y at the time of full charge becomes larger than the maximum integrated capacity value Ym, and the number of times of reaching the maximum integrated capacity value Ym increases. That is, the number of times that the battery pack 1 has reached indicates the degree of deterioration of the battery pack 1.
  • the reference capacity correction value Y 0 is corrected every time the battery pack 1 reaches 10 times, and the reference capacity correction value Y 0 is corrected to 95% of the value before correction.
  • the battery pack 1 can correct the remaining battery capacity data based on the actual capacity of the battery pack 1. Therefore, the battery pack 1 can correct the remaining battery capacity data based not only on the number of times of charge / discharge but also on deterioration due to storage conditions and use conditions. That is, in the battery pack 1, the remaining battery capacity data can be corrected so as to be close to the actual remaining battery capacity of the battery pack 1, as shown by F in FIG.
  • the maximum integrated capacity value Ym is stored as external battery capacity data in an external device.
  • the reference capacity integrated value Y 0 based on the number of times of arrival, the reference capacity correction value Y in which the remaining battery capacity output from the microcomputer 5 is more accurately corrected. h, which is closer to the actual remaining battery capacity of the battery pack 1.
  • the reference capacity integrated value Y 0 corrected based on the number of times of arrival is stored in the nonvolatile memory 9 in advance.
  • step ST1 it is detected whether or not a charging current is flowing through the seventh resistor 27.
  • the process proceeds to step ST2, and when the charging current is not flowing, counting the number of times of arrival is ended.
  • step ST2 it is detected whether or not the integrated capacity value Y is less than the maximum integrated capacity value Ym.
  • the integrated capacity value Y is less than the maximum integrated capacity value Ym, 6
  • step ST3 it is detected whether or not the maximum capacity integrated value Ym has been reached for the first time after discharging.
  • the process proceeds to step ST4.
  • the maximum capacity integrated value Ym has not been reached for the first time after discharging, counting the number of times reached ends.
  • step ST4 the number of counters for counting the number of times of arrival is increased by one.
  • the microcomputer 5 corrects the reference capacity integrated value Y 0 based on the number of times of charging and discharging of the battery pack 1.
  • the causes of the deterioration of the battery pack 1 include the number of times the battery pack 1 has been charged and discharged, and the use and storage conditions of the battery pack 1. Therefore, for example, every time the number of times of charging and discharging of the battery pack 1 increases by 50 times, the value of the reference capacity integrated value Y 0 is corrected to 95% of the value before correction, for example, the number of times of charging and discharging of the battery pack 1 is increased.
  • the reference capacity integrated value Y 0 based on the above, it becomes possible to correct the remaining capacity of the battery pack 1 so as to be closer to the actual remaining capacity.
  • a method of counting the number of times the battery pack 1 has been charged / discharged for example, a method described in Japanese Patent Application Laid-Open No. 9-243713 is mentioned.
  • the method of correcting the reference capacity integrated value Y0 is as described below.
  • step ST11 it is determined whether or not the value of the current flowing through the seventh resistor 27 is IX.
  • the process proceeds to step ST12, and when the value of the current flowing through the seventh resistor 27 is not IX, the correction of the reference capacitance integrated value Y0 ends. .
  • step ST12 it is determined whether or not the number of times of arrival is the number of times of correcting the reference capacity integrated value Y0.
  • the process proceeds to step ST13, and when the number of times of arrival is not the number of times for correcting the reference value integrated value Y0, the process proceeds to step ST14.
  • step ST 13 the reference capacity integrated value Y 0 is corrected based on the number of times of arrival. After that, the process proceeds to step ST14.
  • step ST14 it is determined whether or not the number of times of charging / discharging is the number of times of correcting the reference capacity integrated value Y0. If the number of charge / discharge is the number of times for correcting the reference capacity integrated value Y 0, the process proceeds to step ST 15. If the number of times of charge / discharge is not the number of times for correcting the reference capacity integrated value Y 0, the reference capacity integrated value Y 0 is corrected. To end.
  • step ST5 the reference capacity integrated value Y0 is corrected based on the number of times of charging and discharging, and then the correction of the reference capacity integrated value Y0 is terminated.
  • the configuration has been described in which only the reference capacity integrated value Y0 is corrected, but in addition, the maximum capacity integrated value Ym may be corrected.
  • the value of the maximum capacity integrated value Ym can be, for example, set to the value of the reference capacity integrated value Y0 plus about 15%, and corrected in accordance with the correction of the reference capacity integrated value Y0.
  • the battery pack 1 is configured such that the microcomputer 5 corrects the reference capacity integrated value Y0 based on the number of times of arrival and the number of times of charging and discharging to obtain the corrected reference capacity integrated value Yh. Have been. Therefore, as shown in G in Fig. 10, battery pack 1 corrects the remaining battery capacity data calculated by microcomputer 5 more precisely to bring it closer to the actual remaining battery capacity of battery pack 1. It becomes possible.
  • the microcomputer 5 corrects the reference capacity integrated value Y0. That is, the battery pack 1 can correct remaining battery capacity data by changing software, and can correct remaining battery capacity data without increasing costs.
  • the maximum capacity integrated value Ym is stored in the non-volatile memory 7, and the microcomputer 5 determines whether the calculated capacity integrated value Y is less than the maximum capacity integrated value Ym.
  • the calculated integrated capacity value Y is used as remaining battery capacity data.
  • the maximum integrated capacity value Ym is used as remaining battery capacity data. Therefore, the battery pack 1 can prevent the battery remaining capacity data output from the microcomputer 5 from being significantly increased as compared with the capacity of the new battery pack 1.
  • microcomputer 5 corrects reference capacity integrated value Y0 based on the number of times of arrival.
  • the remaining battery capacity data can be corrected based on the degree of deterioration of the battery pack 1. Therefore, the battery pack 1 can correct the remaining battery capacity data based on deterioration due to storage conditions and use conditions as well as the number of times of charge and discharge, and the battery remaining capacity data calculated by the microcomputer 5 can be corrected. It is possible to make a more accurate correction so as to be closer to the actual remaining battery capacity of the battery pack 1.
  • the reference capacity integrated value correction means corrects the reference capacity integrated value based on the number of times the capacity integrated value reaches the maximum capacity integrated value.
  • the pack can correct the remaining battery capacity data based on the degree of deterioration. That is, in the battery pack according to the present invention, the remaining battery capacity data can be corrected based on not only the number of times of charge / discharge but also deterioration due to storage conditions and use conditions. It can be set to a value close to the remaining battery capacity at the time.
  • the method for calculating the remaining battery capacity according to the present invention includes the step of calculating the integrated capacity value calculated in the integrated capacity value calculating step when the integrated capacity value calculated in the integrated capacity value calculating step is smaller than the maximum integrated capacity value.
  • the integrated capacity value calculated in the integrated capacity value calculation step is larger than the maximum integrated capacity value, the maximum integrated capacity value is used as the remaining battery capacity data. Therefore, according to the method for calculating the remaining battery charge according to the present invention, it is possible to prevent the output of the remaining battery capacity data from being significantly increased as compared with the capacity of the new battery pack.
  • the reference capacity integrated value stored in the storage means based on the number counted in the number-of-arrival count step. Has been corrected. Therefore, in the battery remaining capacity calculation method according to the present invention, it is possible to correct the battery remaining capacity data based on not only the number of times of charge / discharge but also deterioration due to storage conditions and use conditions. Evening can be set to a value close to the actual remaining battery capacity.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Secondary Cells (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Abstract

 本発明は、充電可能なバッテリセルの残容量を算出する機能を備えたバッテリパックであり、バッテリパックに内蔵したマイクロコンピュータ(5)は、算出した容量積算値Yが最大容量積算値Ym未満であるときには容量積算値Yをバッテリ残容量データとし、算出した容量積算値Yが最大容量積算値Ym以上であるときには最大容量積算値Ymをバッテリ残容量データとする。また、マイクロコンピュータ(5)は、容量積算値Yが最大容量積算値Ymに到達した回数に基づいて基準容量積算値Y0を補正する。

Description

明細書 バッテリパック及びパッテリ残容量算出方法 技術分野 本発明は、 ビデオカメラ、 携帯用電話機、 あるいはパーソナルコンピュータな どの電子機器の電源として使用されるバッテリパック及びこのバッテリパックの バッテリ残量算出方法に関する。
本出願は、 日本国において 200 2年 6月 1 2日に出願された日本特許出願番 号 20 0 2— 1 7 1 82 8、 200 2年 8月 22日に出願された日本特許出願番 号 20 02— 242 6 5 0を基礎として優先権を主張するものであり、 この出願 は参照することにより、 本出願に援用される。 景技術 従来、 リチウムイオン電池、 N i C d電池、 ニッケル水素電池などの充電を可 能とした二次電池であるバッテリセルを備えるバッテリパックが用いられている c この種のバッテリパックは、 例えばビデオカメラ、 携帯用電話機、 あるいはパー ソナルコンピュータなどの電子機器の電源として使用されている。
電子機器の電源として用いられるパッテリパックには、 例えば、 バッテリ残容 量の計算ゃバッテリパックを電源としている電子機器との間の通信を行うための マイクロコンピュータ、 マイクロコンピュータの周辺回路、 マイクロコンピュー 夕によつてバッテリ残容量を算出するために必要なバヅテリセルの状態検出回路, バッテリ残容量を算出するために必要なデータが記憶されている不揮発性メモリ などが内蔵されている。
バッテリパックが用いられる電子機器は、 マイクロコンピュー夕が算出したバ ッテリ残容量を、 例えば時間などに換算して表示している。
上述したパッテリパックのバッテリ残容量は、 充放電したときに流れる電流を 積算して得られた容量積算値 Yによつて示すことができる。
容量積算値 Yは、 例えば特開平 9 一 2 8 5 0 2 6号公報に記載されているよう に、 パッテリパックが充放電される毎に基準値 (以下、 基準容量積算値と称す る。 ) Y 0にリセットされ、 当該基準容量積算値 Y 0を基準として電流値が積算 されることによって得られる。
基準容量積算値 Y 0としては、 例えば、 出荷時のパッテリパックを充電したと きに、 満充電の 9 0 %まで充電されたときの容量積算値が採用される。 この種の パッテリパックにおいて、 容量積算値 Yを基準容量積算値 Y 0にリセットする方 法としては、 出荷前にパッテリパックを定電圧充電して容量積算値 Y =基準容量 積算値 Υ 0となったときの電流値 I Xを基準容量積算値 Υ 0と共に不揮発性メモ リに記憶しておき、 使用時にバッテリパックを定電圧充電して電流値が I Xとな つたときに、 容量積算値 Υを基準容量積算値 Υ 0にリセットする方法が挙げられ る。
上述したバッテリパックは、 時間が経過するにつれて容量が減少すること、 す なわち劣化することが知られている。 バッテリパックが劣化すると、 マイクロコ ンピュ一夕が算出したバッテリ残容量とバッテリパックにおける実際のバッテリ 残容量との間に差が生じてしまう。
したがって、 ノ ッテリパックが劣化したときには、 マイクロコンピュータが算 出した容量積算値 Υを補正する必要が生じる。
容量積算値 Υを補正する方法としては、 バッテリパックを劣化させる原因に基 づいて、 例えば所定の係数と容量積算値 Υとを乗算することなどによって、 補正 する方法が考えられる。
バッテリパックを劣化させる原因としては、 バッテリパックが充放電した回数 や、 バッテリパックの使用及び保存条件などが挙げられる。
バッテリパックは、 バッテリパックが充放電した回数が多いほど劣化が進むこ とが知られている。 例えば、 リチウムイオン電池においては、 5 0 0回の充放電 を行うことで容量が 6 0 %となることが知られている。
パッテリパックが充放電した回数は、 例えば特開平 9一 2 4 3 7 1 8号公報に 開示された方法などによって知ることが可能である。 したがって、 パッテリパッ クが充放電した回数に基づいて容量積算値 Yを補正することは可能となる。
バッテリパックは、 使用条件や保存条件によつて劣化の進み方が変わることが 知られている。 パッテリパックは、 例えば連続して長時間使用したときや低温下 で使用したときなどには、 劣化し易いことが知られている。 特開 2 0 0 0— 2 6 0 4 8 8号公報には、 温度変化に応じたバッテリ残容量の算出方法が開示されて いる。
しかし、 バッテリパックの使用条件や保存条件を全て把握することは困難であ る。 したがって、 パッテリパックの使用条件や保存条件に基づいて容量積算値 Υ を補正することは困難となる。
容量積算値 Υを補正する他の方法として、 劣化したバッテリパックの劣化具合 を実際に測定して、 判明した劣化具合に基づいて補正する方法も考えられる。 バッテリパックの劣化具合は、 所謂 5時間法によって測定する。 5時間法は、 バッテリパックを空の状態から満充電の状態まで充電した後に、 5時間程度の時 間をかけて放電させることにより、 バッテリパックの劣化具合を測定する方法で ある。
充電時間は、 バッテリの容量により異なるが、 例えばソニー (株) 製のデジ夕 ルカメラで用いられているバッテリパック "NP-FC 10" (商品名) では約 3時間を かけて充電 て-いる。 - 上述したように、 バッテリパックの劣化具合を実際に測定すると約 8時間の時 間がかかってしまう。 すなわち、 パッテリパックの劣化具合を実際に測定して、 判明した劣化具合に基づいて容量を補正すると、 容量を補正するために長い時間 を要する。 以上説明した方法によってバッテリパックの劣化具合を実際に測定す るためには、 バッテリパックの充放電を 1回行う必要が生じる。 したがって、 バ ッテリパックの劣化具合を実際に測定することによって、 バッテリパックの劣化 をさらに促すこととなる。 発明の開示 本発明の目的は、 上述したような従来のパッテリパックが有する問題点を解消 することができる新規なバッテリパック及びバッテリ残容量算出方法を提供する ことにある。
本発明の他の目的は、 充放電回数だけでなく使用条件及び保存条件などに基づ いた容量の減少を簡便に補正することが可能であり、 実際の残容量と極めて近い 値であるバッテリ残容量を検出することが可能であるバッテリパック及びバッテ リ残容量算出方法を提供することにある。
充電を可能としたバッテリセルを用いたバッテリパックは、 劣化するに従って 内部インピーダンスが大きくなる。 したがって、 新品のバッテリパックを定電圧 充電したときには、 内部インピーダンスが低いために、 充電開始時に多くの電流 が流れ、 充電中に流れる電流の量が速く減少し、 短い充電時間 (h で充電が終 わる。 一方、 劣化したバッテリパックを定電圧充電したときには、 内部インピー ダンスが高いために、 充電開始時に流れる電流は少なく、 充電中に流れる電流の 量の減少は遅く、 長い充電時間 (h 2 ) を要する。
本願発明者等は、 上述した目的を達成するために鋭意検討を重ね、 図 1に示す ように、 劣化したバッテリパックでは、 充電するときに図 1中 Bに示すように充 電電流が変化し、 新品のバッテリパックでは、 充電するときに図 1中 Aに示すよ うに充電電流が変化することから、 充電電流が基準電流値 I Xとなった後に流れ る電流の積算量が、 新品のバッテリパックよりも劣化したバッテリパックで多く なることを見出した。
本発明に係るバッテリパックは、 外部機器に装着されるバッテリパックにおい て、 充放電されるバッテリセルと、 バッテリセルが充放電されているときに流れ る電流を検出する電流検出手段と、 電流を積算することによって容量積算値を算 出する容量積算値算出手段と、 電流検出手段によって検出される電流が所定の値 となったときに、 容量積算値を基準容量積算値にリセッ卜するリセッ卜手段と、 最大容量積算値及び基準容量積算値を記憶する記憶手段と、 容量積算値に基づい てバッテリ残容量データを算出するデータ算出手段とを備え、 容量積算値算出手 段は基準容量積算値を基準として電流の積算を行い、 デ一夕算出手段は、 容量積 算手段が算出した容量積算値が最大容量積算値未満であるときには電流積算手段 が算出した容量積算値をバッテリ残容量データとし、 電流積算手段が算出した容 量積算値が最大容量積算値以上であるときには当該最大容量積算値をバッテリ残 容量デ一夕とする。
本発明に係るバッテリパックは、 外部機器に装着されるバッテリパックにおい て、 充放電されるバッテリセルと、 バッテリセルが充放電されているときに流れ る電流を検出する電流検出手段と、 電流を積算することによって容量積算値を算 出する容量積算値算出手段と、 電流検出手段によって検出される電流が所定の値 となったときに、 容量積算値を基準容量積算値にリセッ卜するリセット手段と、 基準容量積算値を記憶する記憶手段と、 到達回数カウント手段が数えた回数に基 づいて上記基準容量積算値を補正する基準容量積算値補正手段とを備え、 容量積 算値算出手段は基準容量積算値を基準として電流の積算を行って容量積算値を算 出し、 当該容量積算値をバッテリ残容量データとする。
本発明に係るパッテリ残量の算出方法は、 外部機器に装着されるバッテリパッ クのバッテリ残容量算出方法において、 バッテリパックに備えられたバッテリセ ルが充放電されているときに流れる電流を検出する電流検出ステップと、 電流を 積算することによって容量積算値を算出する容量積算値算出ステップと、 電流が 所定の値となったときに容量積算値を基準容量積算値にリセットするリセットス テツプと、 容量積算値に基づいてバッテリ残容量データを算出するデータ算出ス テツプとを備え、 容量積算値算出ステップでは基準容量積算値を基準として電流 の積算を行い、 データ算出ステツプでは上記容量積算値算出ステップにおいて算 出された容量積算値と記憶手段に対して記憶されている最大容量積算値とを比較 し、 容量積算値算出ステップにおいて算出された容量積算値が最大容量積算値よ りも小さいときには容量積算値算出ステップにおいて算出された容量積算値をバ ッテリ残容量データとし、 容量積算値算出ステップにおいて算出された容量積算 値が最大容量積算値よりも大きいときには最大容量積算値をバッテリ残容量デー 夕とする。
本発明に係る他のバッテリ残量の算出方法は、 外部機器に装着されるバッテリ パックのパッテリ残容量算出方法において、 バッテリパックに備えられたバッテ リセルが充放電されているときに流れる電流を検出する電流検出ステップと、 電 流を積算することによって容量積算値を算出する容量積算値算出ステップと、 電 流が所定の値となったときに容量積算値をリセットして基準容量積算値とするリ セットステップと、 容量積算値算出ステップにおいて算出された容量積算値が、 記憶手段に対して記憶されている最大容量積算値に到達した回数を数える到達回 数カウントステップと、 到達回数カウントステップにおいて数えられた回数に基 づいて、 記憶手段に対して記憶されている基準容量積算値を補正する第 1の基準 容量積算値補正ステップとを備え、 容量積算値算出ステップでは基準容量積算値 を基準として電流の積算を行って容量積算値を算出し、 この容量積算値をバッテ リ残容量データとする。
本発明の更に他の目的、 本発明によって得られる具体的な利点は、 以下におい て図面を参照して説明される実施の形態の説明から一層明らかにされるであろう t 図面の簡単な説明 図 1は、 バッテリパックを劣化が進んだ状態で充電したときの容量積算値の変 化を示す図である。
図 2は、 本発明に係るバッテリパックの具体的構成を示すブロック図である。 図 3は、 バッテリパックを新品の状態で充電したときの容量積算値の変化と、 最大容量積算値と、 基準容量積算値とを示す図である。
図 4は、 バッテリパックを充電したときの容量積算値の変化を示す図であり、 第 7の抵抗に流れる電流の値が I Xとなったときに、 容量積算値を基準容量積算 値にリセットしている状態を示す図である。 '
図 5は、 バッテリパックを定電圧受電したときの、 第 7の抵抗に流れる電流量 の変化を示す図である。
図 6は、 容量積算値が最大容量積算値以上のときに、 マイクロコンピュータが 最大容量積算値をバッテリ残容量データとして出力することを示す図である。 図 7は、 到達回数に基づいて基準容量積算値を補正したときのバッテリ残容量 データの変化を示す図である。
図 8は、 マイクロコンピュー夕が到達回数を数えるときの処理の流れを示すフ ローチャートである。 図 9は、 マイクロコンピュ一夕が基準容量積算値を補正するときの処理の流れ を示すフローチヤ一卜である。
図 1 0は、 マイクロコンピュータが到達回数に加えて充放電回数に基づいて基 準容量積算値 Y 0を補正したときのバッテリ残容量データの変化を表す図である' 図 1 1は、 補正による基準容量積算値の変化を示す図である。 発明を実施するための最良の形態 以下、 本発明に係るバッテリパック及びパッテリ残容量算出方法を図面を参照 しながら詳細に説明する。
本発明に係るバッテリパック 1は、 図 2に示すように、 充放電されるパッテリ セル 2と、 バッテリセルに 2に充放電される電流を検出する充放電電流検出回路 3と、 通信回路 4と、 マイク口コンピュータ 5と、 マイクロコンピュータ用電源 6と、 温度センサ 7と、 電圧検出回路 8と、 不揮発性メモリ 9と、 2入力 N A N Dゲート 1 0とを備える。
バッテリパック 1は、 例えばビデオカメラ、 携帯用電話機、 あるいはパーソナ ルコンピュータなどの電子機器に接続若しくは内蔵されることによって、 この電 子機器の電源として使用される。
本発明に係るバッテリパック 1は、 バッテリセル 2の正極がバッテリパック 1 のプラス端子 T M +に、 バッテリセル 2の負極が後述する第 7の抵抗を介してバ ッテリパック 1のマイナス端子 T M—に接続されている。
充放電電流検出回路 3は、 パッテリパック 1を充放電したときに流れる電流を 検出し、 マイクロコンピュータ 5に対して供給する。 充放電電流検出回路 3は、 第 1の抵抗 1 1、 第 2の抵抗 1 2、 第 3の抵抗 1 3、 第 1のスイッチングトラン ジスタ 1 4、 充電電流用オペアンプ 1 5を備える充電電流検出部 1 6と、 第 4の 抵抗 2 1、 第 5の抵抗 2 2、 第 6の抵抗 2 3、 第 2のスイッチングトランジスタ 2 4、 放電電流用オペアンプ 2 5からなる放電電流検出部 2 6と、 第 7の抵抗 2 7とを備える。 なお、 充放電電流検出回路 3の詳細な動作については後述する。 通信回路 4は、 データ入力用バッファアンプ 3 1と、 データ出力用バッファァ ンプ 3 2とを備える。 データ入力用バッファアンプ 3 1はマイクロコンピュー夕 5に備えられたデータ入力端子 5 1に接続されており、 データ出力用バッファァ ンプ 3 2はマイクロコンピュータ 5に備えられたデータ出力端子 5 2に接続され ている。 通信回路 4は、 データ出力端子 5 2から出力されたデータ S ou tを、 デ一 夕出力用バッファアンプ 3 2を介して出力する。 通信回路 4から出力されたデ一 夕は、 例えば電子機器などの外部機器 (図示せず。 ) へ供給される。 また、 通信 回路 4は、 外部機器から供給されたデータ S inを、 データ入力用バッファアンプ 3 1を介して、 デ一夕入力端子 5 1に供給する。
マイクロコンピュー夕 5は、 バッテリパック 1の状態を示すデータを生成する。 マイクロコンピュータ 5は、 充放電電流検出回路 3が検出した電流を積算するこ とによって、 バッテリパック 1の残容量を示す容量積算値 Yを算出する。 このマ イク口コンピュータ 5は、 バッテリパック 1が充放電した回数をカウントする。 さらに、 マイクロコンピュータ 5は、 外部機器に対してパッテリ残容量データを 出力するなど、 外部機器との間で通信を行う。 なお、 マイクロコンピュータ 5の 詳細については、 後述する。
マイクロコンピュータ電源 6は、 マイクロコンピュータ 5の電源となる。 マイ クロコンピュータ電源 6は、 シリーズレギユレ一夕やリセット回路などを備えて いる。 マイクロコンピュータ電源 6は、 マイクロコンピュータ 5に備えられた電 源端子 5 3に接続されており、 電源端子 5 3を介してマイクロコンピュー夕 5に 電源 Vを供給する。
温度センサ 7は、 例えば温度検出用サ一ミス夕などからなる。 温度センサ 7は、 バッテリセル 2の近傍あるいはバッテリセル 2に接した位置に配置されており、 温度センサ 7の温度検出値 D Tがマイクロコンピュー夕 5の温度検出入力端子 5 4に供給される。 したがって、 マイクロコンピュータ 5は、 温度検出入力端子 5 4に供給された温度検出値 D Tに基づいて、 バッテリセル 2の温度を知ることが できる。
電圧検出回路 8は、 第 8の抵抗 3 5及び第 9の抵抗 3 6からなる分圧抵抗であ り、 この分圧抵抗によりバッテリセル 2の端子間電圧を検出する。 電圧検出回路 8からの電圧検出値 D Vが、 マイクロコンピュータ 5の電圧検出入力端子 5 5に 供給されている。 したがって、 マイクロコンピュ一夕 5は、 電圧検出入力端子 5 5に供給された電圧検出値 D Vに基づいて、 バッテリセル 2の端子間電圧を知る ことができる。
不揮発性メモリ 9は、 最大容量積算値 Y mと、 基準容量積算値 Y 0と、 基準電 流値 I Xとを記憶している。 不揮発性メモリ 9は、 マイクロコンピュータ 5に備 えられたサイクルデータ入力端子 5 6と接続されている。 不揮発性メモリ 9に記 憶されている最大容量積算値 Y mと、 基準容量積算値 Y 0と、 基準電流値 I xと は、 サイクルデ一夕入力端子 5 6に入力される。 最大容量積算値 Y mとしては、 図 3に示すような、 新品であるバッテリパック 1の容量よりも僅かに大きい値が 採用される。 本発明では、 基準容量積算値 Y 0として出荷時に未だ充電が行われ ていない新品のバッテリパック 1を充電したときの容量積算値 Y sに、 満充電の 9 0 %となる容量積算値を採用している。 また、 本発明に係るバッテリパック 1 では、 基準電流値 I xとしては、 出荷時の充電が行われていない新品のバッテリ パック 1を充電して容量積算値 Yが基準容量積算値 Y 0となったときの電流値 I を採用している。
2入力 N A N Dゲ一ト 1 0は、 2つの入力端子のうち一方が充電電流用ォペア ンプ 1 5の出力端子と接続しており、 他方が放電電流用オペアンプ 2 5の出力端 子と接続している。 2入力 N A N Dゲート 1 0は、 出力端子が第 1 0の抵抗 3 7 を介して電源端子 5 3に接続されている。 2入力 N A N Dゲートは、 マイクロコ ンピュー夕 5の動作モ一ドを切り替える。
次に、 充放電電流検出回路 3について詳細に説明する。
充電電流用オペアンプ 1 5の非反転入力端子は、 第 3の抵抗 1 3及び第 7の抵 抗 2 7を介してバッテリセル 2の負極と接続され、 反転入力端子は増幅率設定用 の負帰還抵抗たる第 2の抵抗 1 2並びに第 1の抵抗 1 1と接続されている。 また, 充電電流用オペアンプ 1 5は、 充電電流検出入力端子 5 7と接続されている。 し たがって、 充電電流用オペアンプ 1 5の出力端子からは、 充電時にパッテリパッ ク 1内に流れる電流値を第 1の抵抗 1 1の抵抗値と第 2の抵抗 1 2の抵抗値との 比に応じて増幅した電圧値が出力される。 出力された電圧値は、 充電電流検出入 力端子 5 7に供給される。 放電電流用オペアンプ 2 5の非反転入力端子は、 第 6の抵抗 2 3及び第 7の抵 抗 2 7を介してバッテリセル 2の負極と接続され、 反転入力端子は増幅率設定用 の負帰還抵抗たる第 5の抵抗 2 2並びに第 4の抵抗 2 1と接続されている。 また、 放電用電流オペアンプ 2 5は、 放電電流検出入力端子 5 8に接続されている。 し たがって、 放電電流用オペアンプ 2 5の出力端子からは、 放電時にバッテリパッ ク 1内に流れる電流値を第 4の抵抗 2 1の抵抗値と第 5の抵抗 2 2の抵抗値との 比に応じて増幅した電圧値が出力される。 出力された電圧値は、 放電電流検出入 力端子 5 8に接続されている。
第 1のスィツチングトランジスタ 1 4は、 例えば電界効果トランジスタからな り、 ゲートがマイクロコンピュータ 5のスィツチング制御出力端子 5 9と接続さ れ、 ドレインとソース間に第 1の抵抗 1 1が接続されている。 したがって、 マイ クロコンピュータ 5のスィッチング制御出力端子 5 9からの信号レベルが例えば ハイ ( H ) レベルとなったときには、 第 1のスイッチングトランジスタ 1 4が O Nし、 第 1の抵抗 1 1による抵抗値はほぼ 0となる第 1のスイッチングトランジ スタ 1 4の抵抗のみとなり、 充電電流用オペアンプ 1 5の増幅率は大となる。 一 方、 マイクロコンピュータ 5のスイッチング制御出力端子 5 9からの信号レベル が例えばロー ( L ) レベルとなったときには、 第 1のスイッチングトランジスタ 1 4は O F Fし、 充電電流用オペアンプ 1 5の増幅率は第 1の抵抗 1 1の抵抗値 と第 2の抵抗 1 2の抵抗値との比に応じた増幅率、 すなわち、 第 1のスィッチン グトランジスタ 1 4が O Nしているときよりも小さい増幅率となる。
また、 第 2のスイッチングトランジスタ 2 4も例えば電界効果トランジスタか らなり、 ゲートがマイクロコンピュータ 5のスィツチング制御出力端子 6 0と接 続され、 ドレインとソース間に第 4の抵抗 2 1が接続されている。 したがって、 マイクロコンピュータ 5のスィツチング制御出力端子 6 0からの信号レベルが例 えばハイ ( H ) レベルとなったときには、 第 2のスイッチングトランジスタ 2 4 が O Nし、 第 4の抵抗 2 1による抵抗値はほぼ 0となる第 2のスィツチングトラ ンジスタ 2 4の抵抗のみとなり、 放電電流用オペアンプ 2 5の増幅率は大となる, 一方、 マイクロコンピュータ 5のスイッチング制御出力端子 6 0からの信号レべ ルが例えばロー (L ) レベルとなったときには、 第 2のスイッチングトランジス 夕 2 4は O F Fし、 充電電流用オペアンプ 2 5の増幅率は第 4の抵抗 2 1の抵抗 値と第 5の抵抗 2 2の抵抗値との比に応じた増幅率、 すなわち、 第 2のスィッチ ングトランジスタ 2 4が O Nしているときよりも小さい増幅率となる。
ここで、 マイクロコンピュータ 5は、 通常動作モード時 (R u n時) には常に 充電電流検出入力端子 5 7と放電電流検出入力端子 5 8のレベルを監視しており、 充電電流検出入力端子 5 7及び放電電流検出入力端子 5 8のレベルが一定レベル 以上となっているときには、 スイッチング制御出力端子 5 9、 6 0の信号レベル を共に口一 (L ) レベルとなす。 これにより、 第 1のスイッチングトランジスタ 1 4及び第 2のスイッチングトランジスタ 2 4は共に O F Fとなり、 充電電流用 オペアンプ 1 5及び放電電流用オペアンプ 2 5の増幅率は共に小さくなる。 した がって、 通常動作モード時 (R u n時) のマイクロコンピュータ 5は、 増幅率が 小となされた充電電流用オペアンプ 1 5及び放電電流用オペアンプ 2 5からの出 力値を用いて、 充電時又は放電時に、 バッテリパック 1内に流れる電流値を測定 可能となる。 したがって、 充放電時に流れる電流値が測定されることにより充放 電電流積算値が計算できる。
一方、 通常動作モード時 (R u n時) に、 バッテリパック 1内に流れる充放電 電流値が所定値以下の微少電流になると、 増幅率が小となされている充電電流用 オペアンプ 1 5及び放電電流用オペアンプ 2 5からの出力も小さくなる。 すなわ ち、 充電電流検出入力端子 5 7及び放電電流検出入力端子 5 8のレベルも小さく なる。 マイクロコンピュータ 5は、 充電電流検出入力端子 5 7及び放電電流検出 入力端子 5 8のレベルが一定レベル以下になり、 この状態が一定時間続いたなら ば、 無負荷状態であると判断して省電力モード (スリープモード) に移行する。 この省電力モード時には、 上記通常動作モード時に比べて消費電力が小さくなり、 したがって、 回路の省エネルギ化が可能となる。
この省電力モードになったときのマイクロコンピュータ 5は、 スイッチング制 御出力端子 5 9、 6 0の信号レベルを共にハイ (H ) レベルとなす。 これにより、 第 1のスイッチングトランジスタ 1 4及び第 2のスイッチングトランジスタ 2 4 は共に O Nになり、 充電電流用オペアンプ 1 5及び放電電流用オペアンプ 2 5の 増幅値は大となる。 したがって、 省電力モードのマイクロコンピュータ 5は、 増 幅率が犬となされた充電電流用オペアンプ 1 5及び放電電流用オペアンプ 2 5か らの出力値を用いて、 充電時又は放電時にバッテリパック 1に流れる微少電流値 が測定可能となる。
ここで、 省電力モードとなっているときに、 バッテリパック 1内に流れる放充 電電流値が所定値以上の電流値になると、 増幅率が小となされている充電電流用 オペアンプ 1 5及び放電電流用オペアンプ 2 5からの出力値も共に大きくなる。 すなわち、 2入力 N A N Dゲート 1 0の 2つの入力端子のレベルは、 共にハイレ ベルとなり、 したがって、 2入力 N A N Dゲート 1 0の出力は口一レベルとなる c このように、 割り込み入力端子に供給されている 2入力 N A N Dゲート 1 0の出 カレベルが口一レベルになると、 マイクロコンピュータ 5は、 省電力モードを解 除して通常動作モードに移行する。
以上説明したように、 バッテリパック 1は、 省電力モード時には通常動作モー ド時と比較して消費電力が小さいために、 回路の省エネルギ化を図ることができ る。 また、 バッテリパック 1は、 マイクロコンピュ一夕 5がスイッチング制御出 力端子 5 9に入力されるスィツチング制御出力 S W 1にて第 1のスィツチング 1、 ランジス夕 1 4を O N / O F F制御し、 スィツチング制御出力端子 6 0に入力さ れるスィッチング制御出力 S W 2にて第 2のスイッチングトランジスタ 2 4を〇 N Z O F F制御することにより、 充電電流用オペアンプ 1 5及ぴ放電電流用オペ アンプ 2 5の増幅率を切り替え可能となし、 これにより、 省電力モード時の微少 電流値の検出と、 通常動作モード時の電流値の測定とを上記構成で兼用可能とな している。
次に、 マイクロコンピュー夕 5について詳細に説明する。
マイクロコンピュー夕 5の充電電流検出入力端子 5 7は充電電流用オペアンプ 1 5の出力端子と接続され、 放電電流検出入力端子 5 8は放電電流用オペアンプ 2 5の出力端子と接続されている。 また、 マイクロコンピュータ 5の割り込み入 力端子 6 3は、 充電電流用オペアンプ 1 5及び放電電流用オペアンプ 2 5の各出 力端子が 2つの入力端子に接続された 2入力 N A N Dゲート 1 0の出力端子と接 続され、 さらに、 この 2入力 N A N Dゲート 1 0の出力端子は、 第 1 0の抵抗 3 7を介して電源端子 5 3と接続されている。 さらにまた、 マイクロコンピュータ 5の温度検出入力端子 5 4は電圧検出回路 8の出力端子 7 2と接続され、 サイク ルデータ入力端子 5 6は不揮発性メモリ 9の出力端子 7 3と、 グランド端子 6 2 はパッテリセル 2の負極と接続されている。
マイクロコンピュータ 5は、 不揮発性メモリ 9に対して記憶された基準容量積 算値 Y 0に基づいて容量積算値 Yを算出し、 当該容量積算値 Yに基づいてバッテ リ残容量デ一夕を算出する。 また、 マイクロコンピュータ 5は、 算出したバッテ リ残容量デ一夕を外部機器に対して出力する。 さらに、 マイクロコンピュータ 5 は、 容量積算値 Yが最大容量積算値 Y mに到達した回数及びパッテリパック 1が 充放電した回数に基づいて、 基準容量積算値 Y 0を補正する。
マイクロコンピュー夕 5は、 電流値を積算することで容量積算値 Yを算出して いる。 なお、 マイクロコンピュータ 5は、 図 4に示すように、 定電圧充電して充 電電流 I。の電流値が I Xとなる毎に容量積算値 Yを基準容量積算値 Y 0にリセッ 卜して、 容量積算値 Yを算出している。 また、 マイクロコンピュータ 5は、 容量 積算値 Yが最大容量積算値 Y m未満であるときには算出した容量積算値 Yをパッ テリ残容量データとし、 容量積算値 Yが最大容量積算値 Y m以上であるときには 最大容量積算値 Y mをバッテリ残容量データとする。
マイクロコンピュー夕 5において算出される容量積算値 Yが最大容量積算値 Y m以上となる原理は、 以下に説明する通りとなる。
本発明に係るバッテリパック 1においては、 劣化するに従ってバッテリセル 2 の内部インピーダンスが大きくなる。 すなわち、 新品のバッテリパック 1を定電 圧充電をしたときには、 バッテリセル 2の内部インピーダンスが低いため、 図 5 中の Aに示すように、 充電開始時に第 7の抵抗 2 7に多くの電流が流れ、 流れる 電流の量は速やかに減少し、 所定の時間 (h で充電が終了する。 一方、 劣化し たバッテリパック 1を定電圧充電したときには、 バッテリセル 2の内部インピー ダンスが高いために、 充電開始時に第 7の抵抗 2 7に流れる電流は少なく、 流れ る電流の量の減少が遅く、 図 5中 Bで示すように、 充電終了まで上記所定の時間 ( h i ) より長い時間 (h 2 ) を要する。
したがって、 劣化したバッテリパック 1を定電圧充電したときには、 電流値が I Xとなったときに満充電の 9 0 %まで充電されていない状態となる。 また、 劣 化したパッテリパック 1を定電圧充電したときには、 電流値が I Xとなった後に 流れる第 7の抵抗 2 7を流れる電流の量が、 新品のバッテリパック 1と比較して 多くなる。
以上説明した理由により、 マイクロコンピュータ 5が、 定電圧充電して電流値 が I Xとなる毎に容量積算値 Yを基準容量積算値 Y 0にリセットして、 容量積算 値 Yを算出すると、 充電時には、 劣化したバッテリパック 1は、 図 1中 Dに示す ように容量積算値が変化し、 新品のパッテリパック 1は、 図 1中 Cに示すように 容量積算値が変化する。 すなわち、 劣化したバッテリパック 1では、 満充電のと きの容量積算値 Yが新品のバッテリパック 1と比較して大きな値となる。 最大容 量積算値 Y mは、 新品のバッテリパック 1が満充電となったときの容量積算値 Y よりも僅かに大きい値に設定されている。 したがって、 バッテリパック 1は、 劣 化が進むと、 満充電のときの容量積算値 Yが最大容量積算値 Y mよりも大となり, 最大容量積算値 Y mに到達する。
したがって、 マイクロコンピュータ 5は、 容量積算値 Yが最大容量積算値 Y m 以上となったときに最大容量積算値 Y mをパッテリ残容量データとして外部機器 に対して出力することで、 出力されるバッテリパック 1のバッテリ残容量データ が、 図 6中 Eに示す通りとなり、 新品のバッテリパック 1の容量と比較して著し く多くなることを防ぐことが可能となる。 したがって、 例えば電子機器において バッテリパック 1の残容量を表示するなどときに、 表示されるバッテリパックの 残容量が新品のバッテリパック 1を満充電したときよりも著しく多くなることを 防ぐことが可能となる。
また、 マイクロコンピュータ 5は、 容量積算値 Yが最大容量積算値 Y mに到達 した回数 (以下、 到達回数と称する。 ) に基づいて、 基準容量積算値 Y 0を補正 する。
上述したように、 劣化したパッテリパック 1ではバッテリセル 2の内部インピ —ダンスが高いために、 充電開始時に第 7の抵抗 2 7に流れる電流が少なくなり, 流れる電流の量の減少が遅くなるために、 電流値が I Xとなったときには満充電 の 9 0 %まで充電されていない状態となる。 すなわち、 バッテリパック 1は、 劣 化が進む程、 電流値が I Xとなったときの実際の容量積算値が基準容量積算値 Y 0と比較して小さくなる。
一方、 バッテリパック 1は、 劣化が進むと満充電のときの容量積算値 Yが最大 容量積算値 Y mよりも大となり、 最大容量積算値 Y mに到達する回数も多くなる。 すなわち、 バッテリパック 1の到達回数は、 バッテリパック 1の劣化具合を示し ている。
したがって、 例えばパッテリパック 1の到達回数が 1 0回増加する毎に基準容 量補正値 Y 0の値を補正して補正前の値の 9 5 %とするなど、 到達回数に基づい て基準容量積算値 Y 0を補正することで、 バッテリパック 1は、 バッテリ残容量 データを、 実際のバッテリパック 1の容量に基づいて補正することが可能となる。 したがって、 パッテリパック 1は、 充放電回数だけではなく保存条件や使用条件 による劣化に基づいて、 バッテリ残容量データを補正することが可能となる。 す なわち、 バッテリパック 1においては、 図 7中 Fに示すように、 バッテリ残容量 データを、 実際のバッテリパック 1のバッテリ残容量に近くなるように補正する ことが可能となる。
また、 バッテリパック 1では、 容量積算値 Yが最大容量積算値 Y m以上となつ たときに最大容量積算値 Y mをバッテリ残容量データとして外部機器に対して記 憶することによるバッテリ残容量データの補正と、 到達回数に基づいた基準容量 積算値 Y 0の補正との両方を行うことで、 マイクロコンピュータ 5が出力するバ ッテリ残容量デ一夕がさらに正確に補正された基準容量補正値 Y hとされ、 さら に実際のバッテリパック 1のバッテリ残容量に近い値となる。
なお、 本発明では、 到達回数に基づいて補正される基準容量積算値 Y 0は、 予 め不揮発性メモリ 9に記憶されている。
マイクロコンピュータ 5において到達回数を数える方法は、 以下に説明する通 りとなる。
図 8に示すように、 先ず、 ステツプ S T 1において、 第 7の抵抗 2 7に充電電 流が流れているか否かを検出する。 充電電流が流れているときにはステップ S T 2へ進み、 充電電流が流れていないときには到達回数を数えることを終了する。 次に、 ステップ S T 2において、 容量積算値 Yが最大容量積算値 Y m未満であ るか否かを検出する。 容量積算値 Yが最大容量積算値 Y m未満であるときには到 6
16 達回数を数えることを終了し、 容量積算値 Yが最大容量積算値 Y m以上であると きにはステツプ S T 3に進む。
次に、 ステップ S T 3において、 放電後に初めて最大容量積算値 Y mに到達し たか否かを検出する。 放電後に初めて最大容量積算値 Y mに到達したときにはス テツプ S T 4に進み、 放電後に初めて最大容量積算値 Y mに到達していないとき には到達回数を数えることを終了する。
そして、 ステップ S T 4において、 到達回数を数えるカウンタの数を 1つ増や す。
さらに、 マイクロコンピュータ 5は、 パッテリパック 1の充放電回数に基づい て基準容量積算値 Y 0を補正する。
バッテリパック 1が劣化する原因としては、 バッテリパック 1が充放電した回 数や、 バッテリパック 1の使用及び保存条件などが挙げられる。 したがって、 例 えばバッテリパック 1の充放電回数が 5 0回増加する毎に基準容量積算値 Y 0の 値を補正して補正前の値の 9 5 %とするなど、 バッテリパック 1の充放電回数に 基づいて基準容量積算値 Y 0を補正することで、 バッテリパック 1の残容量をさ らに実際の残容量に近くなるように補正することが可能となる。 なお、 バッテリ パック 1が充放電した回数を数える方法としては、 例えば特開平 9 - 2 4 3 7 1 8号公報に記載された方法が挙げられる。
バッテリパック 1において、 基準容量積算値 Y 0を補正する方法は、 以下に説 明する通りとなる。
図 9に示すように、 先ず、 ステップ S T 1 1において、 第 7の抵抗 2 7に流れ る電流の値が I Xであるか否かを判断する。 第 7の抵抗 2 7に流れる電流の値が I Xであるときにはステップ S T 1 2へ進み、 第 7の抵抗 2 7に流れる電流の値 が I Xではないときには基準容量積算値 Y 0の補正を終了する。
次に、 ステップ S T 1 2において、 到達回数が基準容量積算値 Y 0を補正する 回数であるか否かを判断する。 到達回数が基準容量積算値 Y 0を補正する回数で あるときにはステップ S T 1 3へ進み、 到達回数が基準容量積算値 Y 0を補正す る回数ではないときにはステツプ S T 1 4へ進む。
ステップ S T 1 3においては、 到達回数に基づいて基準容量積算値 Y 0を補正 した後に、 ステップ S T 1 4へ進む。
また、 ステップ S T 1 4において、 充放電回数が基準容量積算値 Y 0を補正す る回数であるか否かを判断する。 充放電回数が基準容量積算値 Y 0を補正する回 数であるときにはステップ S T 1 5へ進み、 充放電回数が基準容量積算値 Y 0を 補正する回数ではないときには基準容量積算値 Y 0の補正を終了する。
そして、 ステップ S T 5において、 充放電回数に基づいて基準容量積算値 Y 0 を補正した後、 基準容量積算値 Y 0の補正を終了する。
なお、 上述の例においては、 基準容量積算値 Y 0のみを補正する構成として説 明したが、 これに加え、 最大容量積算値 Y mを補正してもよい。 この場合、 最大 容量積算値 Y mの値は、 例えば、 基準容量積算値 Y 0の値プラス 1 5 %程度とし て、 基準容量積算値 Y 0の補正に応じて補正する構成とすることができる。 以上説明したように、 バッテリパック 1は、 マイクロコンピュータ 5が、 到達 回数に加えて充放電回数に基づいて基準容量積算値 Y 0を補正して補正後の基準 容量積算値 Y hを得るようにしているいる。 したがって、 バッテリパック 1は、 図 1 0中 Gに示すように、 マイクロコンピュータ 5が算出するバッテリ残容量デ —夕をさらに正確に補正して、 実際のバッテリパック 1のバッテリ残容量にさら に近づけることが可能となる。
また、 バッテリパック 1は、 マイクロコンピュータ 5が基準容量積算値 Y 0を 補正している。 すなわち、 パッテリパック 1は、 ソフトウェアを変更することに よってバッテリ残容量データを補正することが可能となり、 コストアップするこ となくバッテリ残容量データを補正することが可能となる。
なお、 図 1 1に示すように、 基準容量積算値 Y 0の補正には、 下限を設けるこ とが好ましい。 基準容量積算値 Y 0の補正に下限を設けることにより、 容量積算 値 Yに対する過剰な補正を防止することができる。
以上説明したように、 バッテリパック 1は、 不揮発性メモリ 7に最大容量積算 値 Y mが記憶されており、 マイクロコンピュータ 5は、 算出した容量積算値 Yが 最大容量積算値 Y m未満であるときには算出した容量積算値 Yをバッテリ残容量 データとし、 算出した容量積算値 Yが最大容量積算値 Y m以上であるときには最 大容量積算値 Y mをバッテリ残容量データとする。 したがって、 パッテリパック 1は、 マイクロコンピュータ 5が出力するバッテリ残容量データが、 新品のバッ テリパック 1の容量と比較して著しく多くなることを防ぐことが可能となる。 また、 バッテリパック 1においては、 マイクロコンピュータ 5が、 到達回数に 基づいて基準容量積算値 Y 0を補正している。 すなわち、 バッテリパック 1にお いては、 バッテリ残容量データを、 バッテリパック 1の劣化具合に基づいて補正 することが可能となる。 したがって、 バッテリパック 1は、 充放電回数だけでは なく保存条件や使用条件による劣化に基づいて、 バッテリ残容量データを補正す ることが可能となり、 マイクロコンピュータ 5が算出するバッテリ残容量デ一夕 をさらに正確に補正して、 実際のバッテリパック 1のバッテリ残容量にさらに近 づけることが可能となる。
なお、 本発明は、 図面を参照して説明した上述の実施例に限定されるものでは なく、 添付の請求の範囲及びその主旨を逸脱することなく、 様々な変更、 置換又 はその同等のものを行うことができることは当業者にとって明らかである。 産業上の利用可能性 上述したように、 本発明に係るバッテリパックでは、 データ算出手段が、 容量 積算値算出手段によって算出された容量積算値が最大容量積算値未満であるとき には容量積算値算出手段によって算出された容量積算値をパッテリ残容量データ とし、 容量積算値算出手段によって算出された容量積算値が最大容量積算値以上 であるときには最大容量積算値をバッテリ残容量データとする。 したがって、 本 発明に係るバッテリパックにおいては、 パッテリ残容量データが新品のバッテリ パックの容量と比較して著しく多くなることを防ぐことが可能となる。
本発明に係るバッテリパックにおいては、 基準容量積算値補正手段が、 容量積 算値が最大容量積算値に到達した回数に基づいて基準容量積算値を補正している < したがって、 本発明に係るバッテリパックは、 劣化具合に基づいてバッテリ残容 量データを補正することが可能となる。 すなわち、 本発明に係るバッテリパック においては、 充放電回数だけではなく保存条件や使用条件による劣化に基づいて, バッテリ残容量データを補正することが可能となり、 バッテリ残容量データを実 際のバッテリ残容量に近い値とすることが可能となる。
さらに、 本発明に係るパッテリ残量の算出方法は、 容量積算値算出ステップに おいて算出された容量積算値が最大容量積算値よりも小さいときには容量積算値 算出ステップにおいて算出された容量積算値をバッテリ残容量データとし、 容量 積算値算出ステップにおいて算出された容量積算値が最大容量積算値よりも大き いときには最大容量積算値をバッテリ残容量データとする。 したがって、 本発明 に係るバッテリ残量の算出方法によれば、 出力されるパッテリ残容量データが新 品のバッテリパックの容量と比較して著しく多くなることを防ぐことが可能とな る。
さらにまた、 本発明に係るバッテリ残量の算出方法は、 第 1の基準容量積算値 補正ステップにおいて、 到達回数カウントステツプにおいて数えられた回数に基 づいて記憶手段に記憶されている基準容量積算値を補正している。 したがって、 本発明に係るバッテリ残容量の算出方法においては、 充放電回数だけではなく保 存条件や使用条件による劣化に基づいて、 パッテリ残容量データを補正すること が可能となり、 バッテリ残容量デ一夕を実際のバッテリ残容量に近い値とするこ とが可能となる。

Claims

請求の範囲
1 . 外部機器に装着されるバッテリパックにおいて、
充放電されるパッテリセルと、
上記バッテリセルが充放電されているときに流れる電流を検出する電流検出手 段と、
上記電流を積算することによって容量積算値を算出する容量積算値算出手段と、 上記電流検出手段によって検出される電流が所定の値となったときに、 容量積 算値を基準容量積算値にリセットするリセット手段と、
最大容量積算値及び上記基準容量積算値を記憶する記憶手段と、
上記容量積算値に基づいてバッテリ残容量デー夕を算出するデータ算出手段と を備え、
上記容量積算値算出手段は、 上記基準容量積算値を基準として電流の積算を行 い、
上記データ算出手段は、 上記容量積算手段が算出した容量積算値が上記最大容 量積算値未満であるときには上記電流積算手段が算出した容量積算値をバッテリ 残容量データとし、 上記電流積算手段が算出した容量積算値が上記最大容量積算 値以上であるときには当該最大容量積算値をバッテリ残容量データとすることを 特徴とするバッテリパック。
2 . 上記容量積算値算出手段によつて算出された容量積算値が上記最大容量積算 値に到達した回数を数える到達回数カウント手段と、
上記到達回数カウント手段が数えた回数に基づいて上記基準容量積算値を補正 する基準容量積算値補正手段と
を備えることを特徴とする請求の範囲第 1項記載のバッテリパック。
3 . 上記基準容量積算値補正手段によって補正された基準容量積算値は、 所定の 値以上であることを特徵とする請求の範囲第 2項記載のパッテリパック。
4 . 上記バッテリ残容量デ一夕を上記外部機器に対して出力するデータ出力手段 を備えることを特徴とする請求の範囲第 1項記載のバッテリパック。
5 . 上記バッテリセルが充放電された回数を数える充放電回数カウント手段を備 え、
上記基準容量積算値補正手段は、 上記充放電回数カウント手段が数えた回数に 基づいて上記基準容量積算値を補正する
ことを特徴とする請求の範囲第 1項記載のパッテリパック。
6 . 外部機器に装着されるパッテリパックにおいて、
充放電されるバッテリセルと、
上記バッテリセルが充放電されているときに流れる電流を検出する電流検出手 段と、
上記電流を積算することによって容量積算値を算出する容量積算値算出手段と、 上記電流検出手段によって検出される電流が所定の値となったときに、 容量積 算値を基準容量積算値にリセットするリセット手段と、
最大容量積算値及び上記基準容量積算値を記憶する記憶手段と、
容量積算値が上記最大容量積算値に到達した回数を数える到達回数カウント手 段と、
上記到達回数カウント手段が数えた回数に基づいて上記基準容量積算値を補正 する基準容量積算値補正手段とを備え、
上記容量積算値算出手段は上記基準容量積算値を基準として電流の積算を行つ て容量積算値を算出し、 当該容量積算値をバッテリ残容量データとすることを特 徴とするバッテリパック。
7 . 上記基準容量積算値補正手段によって補正された基準容量積算値は、 所定の 値以上であることを特徴とする請求の範囲第 6項記載のバッテリパック。
8 . 上記バッテリ残容量デー夕を上記外部機器に対して出力するデータ出力手段 を備えることを特徴とする請求の範囲第 6項記載のバッテリパック。
9 . 上記バッテリセルが充放電された回数を数える充放電回数カウント手段を備 え、
上記基準容量積算値補正手段は、 上記充放電回数カウント手段が数えた回数に 基づいて上記基準容量積算値を補正する
ことを特徴とする請求の範囲第 6項記載のパッテリパック。
1 0 . 外部機器に装着されるバッテリパックのバッテリ残容量算出方法において、 上記バッテリパックに備えられたバッテリセルが充放電されているときに流れ る電流を検出する電流検出ステップと、
上記電流を積算することによって容量積算値を算出する容量積算値算出ステツ プと、
上記電流が所定の値となったときに上記容量積算値を基準容量積算値にリセッ トするリセットステップと、
上記容量積算値に基づいてバッテリ残容量デ一夕を算出するデータ算出ステツ プとを備え、
上記容量積算値算出ステップでは上記基準容量積算値を基準として電流の積算 を行い、
上記デ一夕算出ステップでは上記容量積算値算出ステップにおいて算出された 容量積算値と記憶手段に対して記憶されている最大容量積算値とを比較し、 上記 容量積算値算出ステップにおいて算出された容量積算値が上記最大容量積算値よ りも小さいときには上記容量積算値算出ステツプにおいて算出された容量積算値 をバッテリ残容量データとし、 上記容量積算値算出ステップにおいて算出された 容量積算値が上記最大容量積算値よりも大きいときには上記最大容量積算値をバ ッテリ残容量データとする
ことを特徴とするバッテリ残容量算出方法。
1 1 . 上記容量積算値算出ステップにおいて算出された容量積算値が上記最大容 量積算値に到達した回数を数える到達回数カウントステップと、
上記到達回数カウントステップにおいて数えられた回数に基づいて上記基準容 量積算値を補正する第 1の基準容量積算値補正ステップとを備える
ことを特徴とする請求の範囲第 1 0項記載のパッテリ残容量算出方法。
1 2 . 上記第 1の基準容量積算値補正ステップで補正された基準容量積算値は、 所定の値以上であることを特徴とする請求の範囲第 1 1項記載のバッテリ残容量 算出方法。
1 3 . 上記バッテリ残容量データを上記外部機器に対して出力するデータ出カス テツプを備えることを特徴とする請求の範囲第 1 0項記載のパッテリ残容量算出 方法。
1 4 . 上記パッテリセルが充放電された回数を数える充放電回数カウントステツ プと、
上記充放電回数カウント手段が数えた回数に基づいて上記基準容量積算値を補 正する第 2の基準容量積算値補正ステップとを備える
ことを特徴とする請求の範囲第 1 0項記載のバッテリ残容量算出方法。
1 5 . 上記第 2の基準容量積算値補正ステップで補正された基準容量値は、 所定 の値以上であることを特徴とする請求の範囲第 1 4項記 のバッテリ残容量算出 方法。
1 6 . 外部機器に装着されるバッテリパックのバッテリ残容量算出方法において、 上記バッテリパックに備えられたバッテリセルが充放電されているときに流れ る電流を検出する電流検出ステツプと、
上記電流を積算することによって容量積算値を算出する容量積算値算出ステツ プと、
上記電流が所定の値となったときに上記容量積算値をリセットして基準容量積 算値とするリセットステップと、
上記容量積算値算出ステップにおいて算出された容量積算値が、 記憶手段に対 して記憶されている最大容量積算値に到達した回数を数える到達回数カウントス テツフと、
上記到達回数カウントステップにおいて数えられた回数に基づいて、 記憶手段 に対して記憶されている基準容量積算値を補正する第 1の基準容量積算値補正ス テツプとを備え、
上記容量積算値算出ステップでは上記基準容量積算値を基準として電流の積算 を行って容量積算値を算出し、 当該容量積算値をバッテリ残容量データとするこ とを特徴とするバッテリ残容量算出方法。
1 7 . 上記第 1の基準容量積算値補正ステップで補正された基準容量積算値は、 所定の値以上であることを特徴とする請求の範囲第 1 6項記載のパッテリ残容量 算出方法。
1 8 . 上記バッテリ残容量データを上記外部機器に対して出力するデータ出カス テツプを備えることを特徴とする請求の範囲第 1 6項記載のバッテリ残容量算出 方法。
1 9 . 上記バッテリセルが充放電された回数を数える充放電回数カウントステツ プと、
上記充放電回数カウントステツプにおいて数えられた回数に基づいて、 記憶手 段に対して記憶されている基準容量積算値を補正する第 2の基準容量積算値補正 ステップとを備える
ことを特徴とする請求の範囲第 1 6項記載のバッテリ残容量算出方法。
2 0 . 上記第 2の基準容量積算値補正ステップで補正された基準容量積算値は、 所定の値以上であることを特徴とする請求の範囲第 1 9項記載のパッテリ残容量 算出方法。
PCT/JP2003/007436 2002-06-12 2003-06-11 バッテリパック及びバッテリ残容量算出方法 WO2003107470A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE60331195T DE60331195D1 (de) 2002-06-12 2003-06-11 Batteriepack und verfahren zur berechnung der verbleibenden batteriekapazität
US10/486,448 US6972545B2 (en) 2002-06-12 2003-06-11 Battery pack and battery remaining power calculating method
JP2004514175A JP4525347B2 (ja) 2002-06-12 2003-06-11 バッテリパック及びバッテリ残容量算出方法
EP03733378A EP1571729B1 (en) 2002-06-12 2003-06-11 Battery pack and battery remaining power calculating method
KR1020047002082A KR101031722B1 (ko) 2002-06-12 2003-06-11 배터리팩 및 배터리 잔류 용량 산출 방법

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2002-171828 2002-06-12
JP2002171828 2002-06-12
JP2002-242650 2002-08-22
JP2002242650 2002-08-22

Publications (1)

Publication Number Publication Date
WO2003107470A1 true WO2003107470A1 (ja) 2003-12-24

Family

ID=29738375

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/007436 WO2003107470A1 (ja) 2002-06-12 2003-06-11 バッテリパック及びバッテリ残容量算出方法

Country Status (7)

Country Link
US (1) US6972545B2 (ja)
EP (1) EP1571729B1 (ja)
JP (1) JP4525347B2 (ja)
KR (1) KR101031722B1 (ja)
CN (1) CN1276539C (ja)
DE (1) DE60331195D1 (ja)
WO (1) WO2003107470A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006248265A (ja) * 2005-03-08 2006-09-21 Auto Network Gijutsu Kenkyusho:Kk 車両用電源システム
JP2009044895A (ja) * 2007-08-10 2009-02-26 Sony Corp バッテリパック、電子機器、および残容量表示導出方法

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4123184B2 (ja) * 2004-04-27 2008-07-23 ソニー株式会社 二次電池の残容量算出方法および電池パック
JP3838258B2 (ja) * 2005-03-10 2006-10-25 ソニー株式会社 バッテリー残量表示方法
JP4764144B2 (ja) * 2005-11-18 2011-08-31 株式会社東芝 情報処理装置およびプロセッサ制御方法
JP4910423B2 (ja) * 2006-02-27 2012-04-04 ソニー株式会社 バッテリパック、電子機器、およびバッテリ残量検出方法
EP2048735B1 (en) * 2007-10-09 2012-08-08 Saft Charge management method for a battery
CN101566872B (zh) * 2008-04-23 2010-12-15 环隆电气股份有限公司 具有省电功能的嵌入式电子装置及其省电方法
JP2013502687A (ja) * 2009-08-21 2013-01-24 マヒンドラ レバ エレクトリック ビークルズ プライベート リミテッド エネルギ貯蔵システムの予備エネルギの算定及び使用
JP5174104B2 (ja) * 2010-09-01 2013-04-03 三洋電機株式会社 二次電池の充電方法及びパック電池
JP2012127744A (ja) 2010-12-14 2012-07-05 Sony Corp 電子機器、バッテリパック及びバッテリパックの容量算出方法
CN103197249A (zh) * 2012-01-06 2013-07-10 安凯(广州)微电子技术有限公司 低功耗电池电量检测电路
KR101822824B1 (ko) * 2012-09-21 2018-01-29 한국전력공사 전력저장시스템의 충방전 분배장치 및 그 방법
CN103257323B (zh) * 2013-06-03 2016-03-23 清华大学 一种锂离子电池剩余可用能量的估计方法
JP2015154593A (ja) * 2014-02-14 2015-08-24 ソニー株式会社 充放電制御装置、電池パック、電子機器、電動車両および充放電制御方法
CN106680729B (zh) * 2017-01-04 2019-01-29 重庆长安汽车股份有限公司 一种电池剩余能量估算方法及系统
CN107093776A (zh) * 2017-04-11 2017-08-25 歌尔科技有限公司 电池的自动校正方法和装置、电池和无人机
KR102439041B1 (ko) 2020-08-14 2022-09-02 주식회사 한국파워셀 신경망 기반의 배터리 셀 불량 및 화재 사전 진단 방법 및 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5949217A (en) * 1997-01-30 1999-09-07 Sanyo Electric Co., Ltd. Method to determine remaining capacity of a rechargeable battery
JP2001231179A (ja) * 2000-02-15 2001-08-24 Hitachi Maxell Ltd 電池容量検出方法および装置並びに電池パック
US20010022518A1 (en) * 2000-03-13 2001-09-20 Kaoru Asakura Capacity estimation method, degradation estimation method and degradation estimation apparatus for lithium-ion cells, and lithium-ion batteries
JP2002171828A (ja) 2000-12-07 2002-06-18 Takenaka Komuten Co Ltd 屋根構造及び植栽屋根形成方法
JP2002242650A (ja) 2001-02-19 2002-08-28 Honda Motor Co Ltd エンジン用気液分離装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3031852C2 (de) * 1980-06-28 1983-11-10 Lucas Industries Ltd., Birmingham, West Midlands Verfahren zum Ermitteln des Ladezustandes einer Akkumulatorenbatterie
US5629604A (en) * 1992-11-13 1997-05-13 Zenith Data Systems Corporation Computer power supply system
JPH08136626A (ja) * 1994-09-16 1996-05-31 Seiko Epson Corp バッテリー残存容量計及びバッテリー残存容量の演算方法
US5606242A (en) * 1994-10-04 1997-02-25 Duracell, Inc. Smart battery algorithm for reporting battery parameters to an external device
JP3275592B2 (ja) * 1994-11-16 2002-04-15 スズキ株式会社 電動車両のバッテリ残存容量算出装置
US6501249B1 (en) * 1999-10-13 2002-12-31 Xicor, Inc. Battery management system
JP3547686B2 (ja) * 2000-04-03 2004-07-28 日本電信電話株式会社 リチウムイオン電池の容量推定方法、劣化判定方法および劣化判定装置ならびにリチウムイオン電池パック
JP3370047B2 (ja) * 2000-04-03 2003-01-27 日本電信電話株式会社 リチウムイオン電池の容量推定方法、劣化判定方法および劣化判定装置ならびにリチウムイオン電池パック

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5949217A (en) * 1997-01-30 1999-09-07 Sanyo Electric Co., Ltd. Method to determine remaining capacity of a rechargeable battery
JP2001231179A (ja) * 2000-02-15 2001-08-24 Hitachi Maxell Ltd 電池容量検出方法および装置並びに電池パック
US20010022518A1 (en) * 2000-03-13 2001-09-20 Kaoru Asakura Capacity estimation method, degradation estimation method and degradation estimation apparatus for lithium-ion cells, and lithium-ion batteries
JP2002171828A (ja) 2000-12-07 2002-06-18 Takenaka Komuten Co Ltd 屋根構造及び植栽屋根形成方法
JP2002242650A (ja) 2001-02-19 2002-08-28 Honda Motor Co Ltd エンジン用気液分離装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1571729A4

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006248265A (ja) * 2005-03-08 2006-09-21 Auto Network Gijutsu Kenkyusho:Kk 車両用電源システム
JP4708817B2 (ja) * 2005-03-08 2011-06-22 株式会社オートネットワーク技術研究所 車両用電源システム
JP2009044895A (ja) * 2007-08-10 2009-02-26 Sony Corp バッテリパック、電子機器、および残容量表示導出方法
JP2012095532A (ja) * 2007-08-10 2012-05-17 Sony Corp 電子機器

Also Published As

Publication number Publication date
KR101031722B1 (ko) 2011-04-29
JP4525347B2 (ja) 2010-08-18
US20040212349A1 (en) 2004-10-28
EP1571729A1 (en) 2005-09-07
EP1571729A4 (en) 2008-07-09
JPWO2003107470A1 (ja) 2005-10-20
EP1571729B1 (en) 2010-02-03
DE60331195D1 (de) 2010-03-25
CN1547786A (zh) 2004-11-17
KR20050008633A (ko) 2005-01-21
CN1276539C (zh) 2006-09-20
US6972545B2 (en) 2005-12-06

Similar Documents

Publication Publication Date Title
WO2003107470A1 (ja) バッテリパック及びバッテリ残容量算出方法
US7737660B2 (en) Hybrid battery and full charge capacity calculation method thereof
JP3508384B2 (ja) バッテリ充電装置及び方法、並びにバッテリパック
TWI249870B (en) Battery apparatus and discharge controlling method of battery apparatus
US8207705B2 (en) Charging apparatus and charging method
US6804100B2 (en) Method and apparatus for protection of batteries
US9627920B2 (en) Battery pack and charging method thereof
US8519716B2 (en) Battery pack, semiconductor integrated circuit, remaining capacity correction method, and storage medium
US7425814B2 (en) Battery pack and remaining battery power calculation method
WO2007099898A1 (ja) バッテリパック、電子機器、およびバッテリ残量検出方法
JP2013083612A (ja) 電池状態計測方法及び電池状態計測装置
JPH09247852A (ja) バッテリパック及びバッテリの制御方法
JP4074596B2 (ja) 充電電池あるいは充電電池パック
JP4764971B2 (ja) 電池の残量計測装置
JPH11195435A (ja) 充電装置
JP3925507B2 (ja) 二次電池の充電方法および電池パック
KR100781792B1 (ko) 2차전지 잔량 측정용 집적회로
JP4016881B2 (ja) 電池の残量計測装置
JP4086008B2 (ja) 二次電池の残容量率算出方法および電池パック
JP3401517B2 (ja) 電池パック電源装置
JPH09243718A (ja) バッテリパック及びバッテリ状態の表示方法
JP5601214B2 (ja) 電池容量補正装置及び電池容量補正方法
JP2008275524A (ja) 電池パックおよび残容量算出方法
JP3475641B2 (ja) バッテリパック及びバッテリ残容量データの出力方法
JP2004364419A (ja) 充電装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR

WWE Wipo information: entry into national phase

Ref document number: 2004514175

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2003733378

Country of ref document: EP

Ref document number: 10486448

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020047002082

Country of ref document: KR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 20038009269

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 2003733378

Country of ref document: EP