TWI831415B - 厚膜電阻元件的製作方法 - Google Patents

厚膜電阻元件的製作方法 Download PDF

Info

Publication number
TWI831415B
TWI831415B TW111138864A TW111138864A TWI831415B TW I831415 B TWI831415 B TW I831415B TW 111138864 A TW111138864 A TW 111138864A TW 111138864 A TW111138864 A TW 111138864A TW I831415 B TWI831415 B TW I831415B
Authority
TW
Taiwan
Prior art keywords
semi
layer
finished product
protective layer
thick film
Prior art date
Application number
TW111138864A
Other languages
English (en)
Other versions
TW202416302A (zh
Inventor
葉秀蘭
曾俊偉
Original Assignee
天二科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 天二科技股份有限公司 filed Critical 天二科技股份有限公司
Priority to TW111138864A priority Critical patent/TWI831415B/zh
Application granted granted Critical
Publication of TWI831415B publication Critical patent/TWI831415B/zh
Publication of TW202416302A publication Critical patent/TW202416302A/zh

Links

Images

Landscapes

  • Apparatuses And Processes For Manufacturing Resistors (AREA)

Abstract

一種厚膜電阻元件,包含一絕緣材料構成的基板、分別形成於該基板正面與背面的多個正電極、多個背電極、一形成於該基板的正面且由銅、鎳構成的電阻層、一披覆於該電阻層的保護層單元、二個分別形成於該基板的端面,用以連接該等正電極與背電極的側邊導體,及一包覆該等側邊導體、該等正電極及背電極的鍍層單元。本發明透過以卑金屬作為該電阻層的構成材料,而可減低該厚膜電阻元件的生產成本。此外,本發明還提供該厚膜電阻元件的製作方法。

Description

厚膜電阻元件的製作方法
本發明是有關於一種電阻元件的製作方法,特別是指一種厚膜電阻元件的製作方法。
電阻元件作為被動元件之一而被廣泛地配置於各類電子產品中,該電阻元件大致包含一基材、一設置於該基材上的電阻,以及多個位於該基材兩側且分別與該電阻連接的端電極。且依據電阻的結構態樣不同,可形成例如厚膜電阻元件、薄膜電阻元件,或是繞線電阻元件等不同種類的電阻元件。其中,以該厚膜電阻元件為例,其電阻是以印刷方式設置於該基材上,且為厚度介於數微米至數十微米的膜層結構,而有利於承受較高的電壓及功率。此外,由於該厚膜電阻元件的製程簡便,且在電阻結構的設計上較為彈性,因此,適用於批量生產的小型電子元件。然而,厚膜電阻元件之電阻通常選自釕、銀,或鈀等貴金屬材料,使該厚膜電阻元件的生產成本較高。
因此,本發明的目的,即在提供一種厚膜電阻元件的製作方法。
於是本發明厚膜電阻元件的製作方法,包含一基板成型步驟、一電極形成步驟、一電阻形成步驟、一惰性氣體燒結步驟、一修阻步驟、一保護層形成步驟、一燒結步驟、一第一分割步驟、一側邊導體成型步驟、一第二分割步驟,及一電鍍步驟。
該基板成型步驟提供一由絕緣材料構成,具有彼此相對的一正面,及一背面的箔片,於該箔片上形成彼此間隔而成陣列排列的多條縱向溝槽,及多條位於任兩相鄰的縱向溝槽之間且彼此間隔的橫向溝槽,而於該箔片上形成多個由該等縱向溝槽與該等橫向溝槽共同定義而成,且成陣列排列的基板,其中,每一縱向溝槽沿一第一方向延伸,每一橫向溝槽沿一與該第一方向垂直的第二方向延伸。
該電極形成步驟是以導電材料於每一基板的背面形成多個分別位於相對的兩側邊的背電極,以及於該正面形成多個位於該等背電極的投影範圍的正電極,且該等背電極分別鄰靠於與該基板相鄰的縱向溝槽。
該電阻形成步驟是以導電材料於該等基板的正面形成與該等正電極連接的電阻層,以取得一第一半成品,其中,該電阻層 的組成材料包括銅及鎳。
該惰性氣體燒結步驟是將該第一半成品置於一含有惰性氣體的燒結爐中進行燒結,以取得一第二半成品。
該修阻步驟是以雷射方式移除該第二半成品的電阻層的部分結構。
該保護層形成步驟是於該修阻步驟後,以絕緣材料形成一覆蓋於經電阻修值過的該電阻層上的保護層單元,以取得一第三半成品。
該第一分割步驟是沿著該等縱向溝槽進行切割,得到多個第四半成品,每一第四半成品具有多個沿該第一方向排列的基板,且每一基板具有連接該基板的正面及該背面並對外裸露的端面。
該側邊導體成型步驟是以導電材料於任一第四半成品的該等基板露出的端面分別形成用以連接該等正電極與該等背電極的側邊導體,以取得一第五半成品。
該第二分割步驟是將該第五半成品沿該等橫向溝槽進行切割,得到多個各自獨立的電阻半成品。
該電鍍步驟是以電鍍方式於每一電阻半成品形成包覆該等側邊導體、該等正電極,及該等背電極的鍍層單元,以取得多個厚膜電阻元件。
又,本發明的另一目的,即在提供一種厚膜電阻元件。
於是,本發明厚膜電阻元件,包含一基板、一電極單元、一電阻層、一保護層單元、二側邊導體,及一鍍層單元。
該基板由絕緣材料構成,具有彼此相對的一正面、一背面,及一連接該正面及該背面的端面。
該電極單元由導電材料構成,包括多個形成於該基板的正面,且分別位於相對兩側邊的正電極,及多個形成於該背面且與該等正電極的投影範圍彼此對應的背電極。
該電阻層形成於該基板的正面,且與該等正電極連接,該電阻層的組成材料包括銅,及鎳。
該保護層單元由絕緣材料構成,且覆蓋於該電阻層。
該等側邊導體由導電材料構成,形成於該基板的端面,且鄰近於形成有該等正電極及該等背電極的該兩側邊,用以分別連接該等正電極與該等背電極。
該鍍層單元由導電材料構成,用以包覆該等側邊導體及該電極單元。
本發明的功效在於:利用卑金屬材料(銅、鎳)作為該電阻層的構成材料,並利用含有惰性氣體的燒結爐進行燒結,以避免該電阻層在燒結過程中發生與該燒結爐中的氣氛發生化學反應,而可取代習知由貴金屬材料構成的電阻層,進而降低該厚膜電阻元件 的生產成本。
200:厚膜電阻元件
2:基板
21:正面
22:背面
23:端面
20:箔片
201:縱向溝槽
202:橫向溝槽
3:電極單元
31:正電極
32:背電極
4:電阻層
41:修阻溝
5:保護層單元
51:第一保護層
52:第二保護層
53:標記圖案
6:側邊導體
7:鍍層單元
71:第一電鍍層
72:第二電鍍層
300:第一半成品
400:第二半成品
500:第三半成品
600:第四半成品
700:第五半成品
800:電阻半成品
S1:基板成型步驟
S2:電極形成步驟
S3:電阻形成步驟
S4:惰性氣體燒結步驟
S5:修阻步驟
S6:保護層形成步驟
S7:第一分割步驟
S8:側邊導體成型步驟
S9:第二分割步驟
S10:電鍍步驟
X:第一方向
Y:第二方向
本發明之其他的特徵及功效,將於參照圖式的實施方中清楚地呈現,其中:圖1是一剖視示意圖,說明以本發明厚膜電阻元件的一實施例;圖2是一流程圖,說明本發明厚膜電阻元件的製作方法的一實施例;圖3是一示意圖,說明於該製作方法的基板成型步驟中所製得的一箔片;及圖4~6是一流程示意圖,說明該厚膜電阻元件的製作方法,且該流程示意圖是對應於圖3之IV-IV割面線的剖視結構。
在本發明被詳細描述前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。此外,要說明的是,本發明圖式僅為表示元件間的結構及/或位置相對關係,與各元件的實際尺寸並不相關。
參閱圖1,本發明厚膜電阻元件,包含一基板2、一電極單元3、一電阻層4、一保護層單元5、二側邊導體6,及一鍍層單 元7。
該基板2由絕緣材料構成,具有彼此相對的一正面21、一背面22,及一連接該正面21及該背面22的端面23。在本實施例中,該基板2由陶瓷材料構成,並選自氧化鋁。
該電極單元3由導電材料構成,包括多個形成於該基板2的正面21,且分別位於相對兩側邊的正電極31,及多個形成於該背面22且與該等正電極31的投影範圍彼此對應的背電極32。在本實施例中,是以該電極單元3具有兩個分別位於該基板2相對兩側邊的正電極31,以及兩個對位於該等正電極31的背電極32為例作說明,且該等正電極31及該等背電極32選自銅。然,實際實施時,該等正電極31及該等背電極32的材料選擇,及數量並不以前述之舉例為限。
該電阻層4形成於該基板2的正面21,且部分覆蓋於位在該兩側邊的該等正電極31而與該等正電極31連接,該電阻層4由卑金屬材料構成,且其組成材料包括銅及鎳。較佳地,該電阻層4之構成材料的銅及鎳的重量比為1:1。在本實施例中,該電阻層4的厚度介於7μm至15μm,並具有一條自該電阻層4表面向下延伸形成且沿該電阻層4表面直向延伸而成長條狀的修阻溝41,且該修阻溝41的深度約等於該電阻層4的厚度,利用該修阻溝41的成型可調整該電阻層4的電阻值。
要說明的是,該修阻溝41的深度、形狀,及數量等依產品設計需求可以有不同變化,例如可於該電阻層4表面形成多條間隔排列的修阻溝41,或是形成一條成圓弧形狀的修阻溝41等,只要可利用該修阻溝41的成型以調整該電阻層4的電阻值即可,並不以前述之舉例為限。
該保護層單元5覆蓋於該電阻層4上,用以提供保護作用以避免該電阻層4在後續封裝(Package)製程中受到毀損,包括依序覆蓋於該電阻層4上的一第一保護層51、一第二保護層52,及多個標記圖案53。該第一保護層51及該第二保護層52選自絕緣材料,且可為相同或不同。該等標記圖案53可經由印刷或是雷射等方式形成於該絕緣材料(該第二保護層52)表面。其中,該等標記圖案53可以為字碼、幾何圖案,或是其它圖案,且該等標記圖案53的結構態樣、材料,及數量依實際需求及依其使用的製程方式而可以有不同變化。
於本實施例中,是以該保護層單元5具有雙層絕緣結構,且該第一保護層51及該第二保護層52選自環氧樹脂,而該等標記圖案53是利用印刷方式而於該第二保護層52表面形成多數由絕緣材料(如環氧樹脂)構成且間隔排列地標記圖案53為例。然而,實際實施時,該保護層單元5也可僅具有單層保護層,且標記圖案53也可僅為一個,其數量或形式並不以圖式所示為限。此外,當該等標 記圖案53為利用雷射方式形成時,則是由直接自該絕緣材料(該第二保護層52)表面向下形成的圖案化凹槽所構成,而無須再使用其它材料。
要說明的是,在一些實施例中,也可以視需求而無須形成該等標記圖案53。
該等側邊導體6由導電材料構成,形成於該基板2的端面23,且鄰近於形成有該等正電極31及該等背電極32的該兩側邊,用以分別連接相應的該等正電極31與該等背電極32,使位於該基板2同一側邊的正電極31與背電極32彼此電連接,且該等側邊導體6可選自鎳、鉻或是鎳鉻合金。
該鍍層單元7由導電材料構成,用以包覆該等側邊導體6及該電極單元3,可選自鎳或錫。在本實施例中,該鍍層單元7為多層結構,並包括一第一電鍍層71,及一第二電鍍層72,且該第一電鍍層71的構成材料不同於該第二電鍍層72的構成材料。在本實施例中,是以該第一電鍍層71由鎳構成,該第二電鍍層72由錫構成為例。
茲配合圖2至圖6說明本發明厚膜電阻元件的製作方法,用以製得如圖1所示的厚膜電阻元件200,該製作方法包含一基板成型步驟S1、一電極形成步驟S2、一電阻形成步驟S3、一惰性氣體燒結步驟S4、一修阻步驟S5、一保護層形成步驟S6、一第一分 割步驟S7、一側邊導體成型步驟S8、一第二分割步驟S9,及一電鍍步驟S10。
參閱圖2與圖3,該基板成型步驟S1提供一由絕緣材料構成,具有彼此相對的一正面21及一背面22的箔片20,並以雷射切割方式於該箔片20上形成彼此間隔而成陣列排列的多條縱向溝槽201,及多條位於任兩相鄰的縱向溝槽201之間的橫向溝槽202,而於該箔片20上形成多個由該等縱向溝槽201與該等橫向溝槽202共同定義而成,且成陣列排列的基板2。其中,每一縱向溝槽201沿一第一方向X延伸,每一橫向溝槽202沿一與該第一方向X垂直的第二方向Y延伸。在本實施例中,該等縱向溝槽201與該等橫向溝槽202為自該箔片20的正面21向下延伸形成的刻痕,以作為後續供該第一分割步驟S7及第二分割步驟S9的分割線。
要說明的是,該等縱向溝槽201與該等橫向溝槽202依據製程方式或是該箔片20的材料選擇不同而有不同的深度。在一些實施例中,該等縱向溝槽201與該等橫向溝槽202為貫穿該箔片20,且該等橫向溝槽202不與相鄰的縱向溝槽201彼此連通。
續參閱圖2與圖4,該電極形成步驟S2是以導電材料經由印刷或是塗佈方式於每一基板2的背面22形成兩個分別位於該基板2相對兩側邊的背電極32,以及於該正面21形成兩個與該等背電極32的投影範圍彼此對應的正電極31,且該兩側邊鄰靠於與該基板2 相鄰的該等縱向溝槽201。
該電阻形成步驟S3是以導電材料經由印刷或是塗佈方式於每一基板2的正面21形成與該等正電極31連接,且厚度介於7μm至15μm的該電阻層4,以取得一第一半成品300。該電阻層4由卑金屬構成,其組成材料包括銅及鎳。較佳地,該銅與鎳的重量比為1:1。
該惰性氣體燒結步驟S4是將該第一半成品300置於一含有惰性氣體的燒結爐(圖未示)中進行燒結,以取得一第二半成品400。在本實施例中,是將該第一半成品300置於一含有氮氣(N2)的燒結爐中,且控制令該燒結爐中的氧氣含量不大於10ppm,接著以介於890℃至910℃的燒結溫度進行燒結,使該電阻層4與該基板2之間發生熔結以提升該電阻層4與該基板2間的接合力,進而固化該電阻層4。此外,透過將該第一半成品300置於充滿惰性氣體之氣氛的燒結爐中進行燒結,可防止由卑金屬(銅及/或鎳)構成的該電阻層4在燒結的過程中與該燒結爐中的氣氛發生化學反應,導致該電阻層4的電性不符合預期。較佳地,於該惰性氣體燒結步驟S4的燒結溫度為900。℃。
該修阻步驟S5是以雷射方式移除該第二半成品400的電阻層4的部分結構,以在該電阻層4上形成沿該第一方向X直向延伸且貫穿該電阻層4的該修阻溝41,而可經由該修阻溝41的成型對該 電阻層4進行電阻修值,使其電阻值符合預期。
配合參閱圖2與圖5,該保護層形成步驟S6是於該修阻步驟S5後,以絕緣材料經由印刷方式形成依序覆蓋於該經電阻修值過的電阻層4上的由環氧樹脂構成的該第一保護層51,及由環氧樹脂構成的該第二保護層52,且該第一保護層51部分填入該修阻溝41,以防止該保護層單元5與該電阻層4間產生空隙。之後,以環氧樹脂經由印刷方式於該保護層單元5的表面上形成間隔排列的該等標記圖案53,並在形成該等標記圖案53後,以熱處理方式(製程溫度約為200℃)固化該保護層單元5,提升該電阻層4與該保護層單元5間的接合力,以取得一第三半成品500。
在其它實施例中,該等標記圖案53也可以為經由雷射方式移除該保護層單元5表面的部分結構,而形成的圖案化凹槽(圖未示),或是,也可依需求無須形成該等標記圖案53,而於該保護層單元5形成後直接以熱處理方式進行固化。此外,該熱處理方式的參數條件(例如製程溫度、環境氣氛,以及加熱時間等)會依據該保護層單元5的材料組成、厚度而不同,其具體的製程步驟以及參數細節如何調整已為相關領域者所知悉,在此不多加贅述。
該第一分割步驟S7是沿著該第三半成品500的該等縱向溝槽201(見圖3)進行切割,得到多個彼此獨立的第四半成品600,且每一第四半成品600具有多個沿該第一方向X排列的基板2,且令 每一基板2沿該第一方向X的端面23對外露出。
配合參閱圖2與圖6,該側邊導體成型步驟S8是以導電材料經由濺鍍方式於任一第四半成品600(見圖5)的該等基板2露出的端面23分別形成用以連接該等正電極31與該等背電極32的該等側邊導體6,以取得一第五半成品700。在本實施例中,該等側邊導體6可選自鎳、鉻或是鎳鉻合金。
該第二分割步驟S9是將該第五半成品700沿該等橫向溝槽202(見圖3)進行切割,得到多個如圖6所示且為各自獨立的電阻半成品800。
該電鍍步驟S10是以電鍍方式於每一電阻半成品上800形成包覆該等側邊導體6、該等正電極31,及該等背電極32的鍍層單元7,以取得多個如圖1所示的厚膜電阻元件200。且該鍍層單元7包括自該等側邊導體6及該電極單元3表面依序形成由鎳構成的該第一電鍍層71,及由錫構成的該第二電鍍層72。
最後,可將以前述製作方法所取得的厚膜電阻元件200進行一封裝製程(Package)。首先,利用一電阻測量器測量該等厚膜電阻元件200的電阻值,並進行外觀品質的篩選,進而篩除電阻值不符合預期,或是外觀不良(例如其標記圖案53毀損,或是該鍍層單元7的披覆度不完整等)的厚膜電阻元件200,即可將經篩選後的該等厚膜電阻元件200進行後續的封裝製程,以確保本製作方法 的厚膜電阻元件200具有較高的良率。
綜上所述,本發明厚膜電阻元件200利用卑金屬材料(銅、鎳)作為該電阻層4的構成材料,且於該惰性氣體燒結步驟S4中經由燒結以固化該電阻層4的過程中,利用氮氣作為燒結爐的氣氛,可防止該電阻層4在燒結固化的過程中發生化學反應,而能取代習知由貴金屬材料構成的電阻層,進而降低該厚膜電阻元件200的生產成本,故確實能達成本發明的目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
200:厚膜電阻元件
2:基板
21:正面
22:背面
23:端面
3:電極單元
31:正電極
32:背電極
4:電阻層
41:修阻溝
5:保護層單元
51:第一保護層
52:第二保護層
53:標記圖案
6:側邊導體
7:鍍層單元
71:第一電鍍層
72:第二電鍍層

Claims (6)

  1. 一種厚膜電阻元件的製作方法,包含:一基板成型步驟,提供一由絕緣材料構成,具有彼此相對的一正面,及一背面的箔片,於該箔片上形成彼此間隔而成陣列排列的多條縱向溝槽,及多條位於任兩相鄰的縱向溝槽之間且彼此間隔的橫向溝槽,而於該箔片上形成多個由該等縱向溝槽與該等橫向溝槽共同定義而成,且成陣列排列的基板,其中,每一縱向溝槽沿一第一方向延伸,每一橫向溝槽沿一與該第一方向垂直的第二方向延伸;一電極形成步驟,以導電材料於每一基板的背面形成多個分別位於相對的兩側邊的背電極,以及於該正面形成多個位於該等背電極的投影範圍的正電極,且該等背電極分別鄰靠於與該基板相鄰的縱向溝槽;一電阻形成步驟,以導電材料於該等基板的正面形成與該等正電極連接的電阻層,以取得一第一半成品,其中,該電阻層的組成材料包括銅及鎳;一惰性氣體燒結步驟,將該第一半成品置於一含有惰性氣體的燒結爐中進行燒結,以取得一第二半成品;一修阻步驟,以雷射方式移除該第二半成品的電阻層的部分結構;一保護層形成步驟,於該修阻步驟後,以絕緣材料形成一覆蓋於經電阻修值過的該電阻層上的保護層單元,以取得一第三半成品; 一第一分割步驟,沿著該等縱向溝槽進行切割,得到多個第四半成品,每一第四半成品具有多個沿該第一方向排列的基板,且每一基板具有連接該基板的正面及該背面並對外裸露的端面;一側邊導體成型步驟,以導電材料於任一第四半成品的該等基板露出的端面分別形成用以連接該等正電極與該等背電極的側邊導體,以取得一第五半成品;一第二分割步驟,將該第五半成品沿該等橫向溝槽進行切割,得到多個各自獨立的電阻半成品;及一電鍍步驟,以電鍍方式於每一電阻半成品形成包覆該等側邊導體、該等正電極,及該等背電極的鍍層單元,以取得多個厚膜電阻元件。
  2. 如請求項1所述的厚膜電阻元件的製作方法,其中,於該電阻層的組成材料,該銅及鎳的重量比為1:1。
  3. 如請求項1所述的厚膜電阻元件的製作方法,其中,於該惰性氣體燒結步驟,是將該第一半成品置於一含有氮氣的燒結爐中,以介於890℃至910℃的燒結溫度進行燒結。
  4. 如請求項1所述的厚膜電阻元件的製作方法,其中,該保護層形成步驟是先以絕緣材料形成一覆蓋該電阻層的保護層後,再於該保護層的表面以印刷方式或是雷射方式形成至少一標記圖案,以得到該保護層單元。
  5. 如請求項1所述的厚膜電阻元件的製作方法,其中,該保護層單元包括依序覆蓋於該電阻層上的一第一保護層,及一第二保護層,可選自絕緣材料,且該第一保護層及該第 二保護層的構成材料彼此可為相同或不同。
  6. 如請求項1所述的厚膜電阻元件的製作方法,其中,該鍍層單元包括一第一電鍍層,及一第二電鍍層,可選自鎳,或錫,且該第一電鍍層的構成材料不同於該第二電鍍層的構成材料。
TW111138864A 2022-10-13 2022-10-13 厚膜電阻元件的製作方法 TWI831415B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW111138864A TWI831415B (zh) 2022-10-13 2022-10-13 厚膜電阻元件的製作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111138864A TWI831415B (zh) 2022-10-13 2022-10-13 厚膜電阻元件的製作方法

Publications (2)

Publication Number Publication Date
TWI831415B true TWI831415B (zh) 2024-02-01
TW202416302A TW202416302A (zh) 2024-04-16

Family

ID=90824582

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111138864A TWI831415B (zh) 2022-10-13 2022-10-13 厚膜電阻元件的製作方法

Country Status (1)

Country Link
TW (1) TWI831415B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201011783A (en) * 2008-09-05 2010-03-16 Yageo Corp Chip resistor and method for making the same
CN113871117A (zh) * 2021-09-29 2021-12-31 东莞市东思电子技术有限公司 一种油位传感器用低成本长寿命厚膜电阻板及其制作方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201011783A (en) * 2008-09-05 2010-03-16 Yageo Corp Chip resistor and method for making the same
CN113871117A (zh) * 2021-09-29 2021-12-31 东莞市东思电子技术有限公司 一种油位传感器用低成本长寿命厚膜电阻板及其制作方法

Similar Documents

Publication Publication Date Title
KR100498876B1 (ko) 칩형태의네트워크저항기및그제조방법
US7782173B2 (en) Chip resistor
CA2028043C (en) Chip form of surface mounted electrical resistance and its manufacturing method
CN101271750B (zh) 电子器件及其制造方法
CN105765671B (zh) 电阻元件及其制造方法
KR100328255B1 (ko) 칩 부품 및 그 제조방법
CN107359033A (zh) 芯片电阻器及其制造方法
WO1998047157A1 (fr) Resistance et procede de fabrication de cette derniere
JP2018133554A (ja) 抵抗素子、その製造方法、並びに抵抗素子アセンブリー
TWI831415B (zh) 厚膜電阻元件的製作方法
US9832877B2 (en) Collective substrate for resistor devices
EP0059102B1 (en) Crossover construction of thermal-head
JP2000306711A (ja) 多連チップ抵抗器およびその製造方法
US7601920B2 (en) Surface mount composite electronic component and method for manufacturing same
CN100482037C (zh) 印刷电路板的嵌入式薄膜电阻制造方法
TW202416302A (zh) 厚膜電阻元件的製作方法
CN118053639A (zh) 厚膜电阻元件及其制作方法
JP6706942B2 (ja) 部品内蔵型回路基板
JP2806802B2 (ja) チップ抵抗器
JP2000030902A (ja) チップ型抵抗器とその製造方法
CN113826173B (zh) 电阻器
TWI817476B (zh) 晶片電阻器及晶片電阻器之製造方法
JP2022114984A (ja) チップ抵抗器及びチップ抵抗器の製造方法
JP3229473B2 (ja) チップ抵抗器の製造方法
JP2006196840A (ja) 配線基板およびその製造方法