TWI830115B - 封裝結構及其製造方法 - Google Patents

封裝結構及其製造方法 Download PDF

Info

Publication number
TWI830115B
TWI830115B TW111100702A TW111100702A TWI830115B TW I830115 B TWI830115 B TW I830115B TW 111100702 A TW111100702 A TW 111100702A TW 111100702 A TW111100702 A TW 111100702A TW I830115 B TWI830115 B TW I830115B
Authority
TW
Taiwan
Prior art keywords
package
dielectric
packaging
component
pattern
Prior art date
Application number
TW111100702A
Other languages
English (en)
Other versions
TW202307978A (zh
Inventor
謝秉穎
鄭禮輝
王卜
盧思維
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202307978A publication Critical patent/TW202307978A/zh
Application granted granted Critical
Publication of TWI830115B publication Critical patent/TWI830115B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3675Cooling facilitated by shape of device characterised by the shape of the housing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4871Bases, plates or heatsinks
    • H01L21/4882Assembly of heatsink parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/52Mounting semiconductor bodies in containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06524Electrical connections formed on device or on substrate, e.g. a deposited or grown layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06589Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/171Frame
    • H01L2924/1715Shape

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

一種封裝結構包括第一/第二/第三封裝組件、上覆於第一封裝組件並相對於第二封裝組件的熱介面材料結構、設置在第三封裝組件上並藉由熱介面材料結構與第一封裝組件熱耦合的散熱元件。第一封裝組件包括多個半導體晶粒和包封半導體晶粒的絕緣包封體,第二封裝組件插設於第一和第三封裝組件之間,並且半導體晶粒與第三封裝組件藉由第二封裝組件電性耦合。熱介面材料結構包括介電擋壩及包括導電材料的多個導熱構件,導熱構件設置在被介電擋壩所圍住的區域內並上覆於半導體晶粒。另提供封裝結構的製造方法。

Description

封裝結構及其製造方法
本發明的實施例是有關於一種封裝結構及其製造方法,具體來說是有關於一種包括具有介電擋壩的熱介面材料結構的封裝結構及其製造方法。
隨著電子產品不斷地微型化,封裝結構的散熱已成為封裝技術的重要議題。在一些實施例中,熱介面材料(thermal interface material)可設置在半導體晶粒的背側和散熱器之間。在這樣的安排下,根據所使用的熱介面材料類型,可能會發生損壞。舉例來說,由於散熱器、半導體晶粒和熱介面材料之間熱膨脹係數(coefficient of thermal expansion)的差異,可能會產生熱機械應力。此外,裂縫可能會出現在剛性型的熱介面材料本身裡面或出現在半導體晶粒中,而油膏型的熱介面材料可能會在溫度循環期間出現熱效能的下降。因此,不斷努力開發形成具有更好的可靠度和效能的封裝結構的新機制。
根據一些實施例,封裝結構包括第一封裝組件、插設於 所述第一封裝組件和第三封裝組件之間的第二封裝組件、上覆於所述第一封裝組件並相對於所述第二封裝組件的熱介面材料結構、以及設置在所述第三封裝組件上並藉由所述熱介面材料結構與所述第一封裝組件熱耦合的散熱元件。第一封裝組件包括多個半導體晶粒和包封所述半導體晶粒的絕緣包封體。所述半導體晶粒與所述第三封裝組件藉由所述第二封裝組件電性耦合。所述熱介面材料結構包括介電擋壩及多個導熱構件,所述導熱構件包括導電材料,並且上覆於所述半導體晶粒的所述導熱構件設置在被所述介電擋壩所圍住的區域內。
根據一些實施例,封裝結構包括封裝基底、裝置封裝、熱介面材料結構和設置在所述封裝基底上並將所述裝置封裝容納在其中的散熱元件。所述裝置封裝包括耦合到中介物並由絕緣包封體包封的多個半導體晶粒。所述封裝基底與所述半導體晶粒藉由和所述中介物電性耦合。所述熱介面材料結構包括在空間上彼此分離並上覆於所述半導體晶粒的多個導熱構件。所述裝置封裝與所述散熱元件藉由所述熱介面材料結構熱耦合。
根據一些實施例,封裝結構中的製造方法至少包括以下步驟。將裝置封裝耦合到封裝基底,其中所述裝置封裝包括被絕緣包封體包封並電性耦合到所述封裝基底的多個半導體晶粒。在與所述封裝基底相對的所述裝置封裝上形成第一介電圖案,其中所述第一介電圖案包括對應於所述裝置封裝的所述半導體晶粒的多個開口。在所述裝置封裝的所述半導體晶粒上和所述第一介電圖案的所述開口中形成導熱材料。將散熱元件放置在所述裝置封裝和所述封裝基底之上,所述散熱元件接觸所述第一介電圖案和 所述導熱材料。對所述第一介電圖案和所述導熱材料執行熱處理製程以形成將所述散熱元件耦合到所述裝置封裝的熱介面材料結構。
10:裝置封裝
10t、120a、420s:上表面
40:第四封裝組件
45:裝置連接件
50:第五封裝組件
100:第一封裝組件
110:半導體晶粒
110D、LD:側向尺寸
110a、200a:第一側
110b、200b:第二側
110s、300s、410s、430s、SW:側壁
112:晶粒連接件
114:內連線層
116、214:半導體基底
120:絕緣包封體
200:第二封裝組件
211:導電端子
212:內連線結構
216:導電穿孔
218、312a:導電圖案
300:第三封裝組件
300b:底側
300t:頂側
305:罩幕層
311:接觸墊
312:跡線層
312b:導通孔
312c:介電層
320:外部端子
400A、400A’、400B、400C、400D、400E、400F:熱介面材料結構
405、410、410’:導電層
410T、420T、420T’、430T、510T:厚度
420、420’、610、620:第一介電構件
420A、420B、420C:第一介電圖案
420IW、420IW’、420i:內側壁
420OW、510s:外側壁
420m:下表面
420p、620p:外突出部
420q:內突出部
430、430’、630:導熱構件
430A、430B、430C、630A:導電材料圖案
510:第二介電構件
510A:第二介電圖案
520:封蓋
520e:端部
620b:底面
620t:頂面
A、B、C、D:虛線框
GP1:側向距離
GP2、GP3:間隙
OP1、OP2、OP3:開口
PS1、PS1’、PS2、PS3、PS4、PS5:封裝結構
R1:第一區
R2:第二區
R3:第三區
U1、U2、U3:點膠單元
UF1、UF2:底膠層
當結合圖式閱讀時,自以下詳細描述最佳地理解本揭露內容的態樣。應注意,根據業界中的標準慣例,各種特徵未按比例繪製。事實上,出於論述清楚起見,可任意地增加或減小各種特徵的尺寸。
圖1A-1E是根據一些實施例的製造封裝結構的各個階段的示意性剖視圖。
圖1F是根據一些實施例的封裝結構的示意性剖視圖。
圖2A是根據一些實施例在圖1B中所示出的結構的示意性俯視圖。
圖2B是根據一些實施例在圖1C中所示出的結構的示意性俯視圖。
圖2C是根據一些實施例在圖1D中所示出的虛線框A的示意性放大圖。
圖2D是根據一些實施例在圖1D中所示出的虛線框B的示意性放大圖。
圖3是根據一些實施例的封裝結構的另一個實施方式的一部分的示意性放大圖。
圖4A是根據一些實施例在圖1C中所示出的結構的另一個實施方式的示意性俯視圖。
圖4B是根據一些實施例的封裝結構的另一個實施方式的一部分的示意性放大圖。
圖5是根據一些實施例在圖1C中所示出的結構的另一個實施方式的示意性俯視圖。
圖6A-6C是根據一些實施例的製造封裝結構的各個階段的示意性剖視圖。
圖7是根據一些實施例在圖6C中所示出的虛線框C的示意圖性放大圖。
圖8A是根據一些實施例的封裝結構的示意性剖視圖。
圖8B是根據一些實施例在圖8A中所示出的虛線框D的示意性放大圖。
圖9A-9B是根據一些實施例的製造封裝結構的各個階段的示意性剖視圖。
圖10是根據一些實施例的封裝結構的示意性剖視圖。
以下揭露內容提供諸多不同的實施例或實例,用於實施本揭露的不同特徵。下文闡述構件及排列的具體實例以簡化本揭露。當然,這些僅為範例,其目的不在於限制本揭露範圍。舉例而言,在以下說明中第一特徵形成於第二特徵「之上」或形成於第二特徵「上」,可包括第一特徵與第二特徵被形成為直接接觸的實施例,亦可包括第一特徵與第二特徵之間形成有額外特徵使得所述第一特徵與所述第二特徵不直接接觸的實施例。另外,本揭 露可在各個範例中重複使用元件編號及/或字母。這樣的重複是為了簡化及清晰描述本揭露,而非用以限定各種實施例及/或配置之間的關係。
此外,為了方便說明,本文中可能使用例如「位於...之下」、「位於...下方」、「下部的」、「位於...上方」、「上部的」等空間相對性用語來描述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。除了圖中所繪示的定向之外,所述空間相對性用語亦涵蓋裝置在使用或操作中的不同定向。設備可以具有其他定向(旋轉90度或處於其他定向),其所使用的空間相對性描述語亦可用同樣的方式解讀。
本揭露也可以包括其他特徵及製程。舉例來說,可以包括測試結構以輔助3D封裝或3DIC裝置的驗證測試。舉例來說,測試結構可以包括形成在重佈線層中或基底上的測試墊,測試墊可以用來測試3D封裝或3DIC,使用探針及/或探針卡等。驗證測試可以在中間結構以及最終結構上進行。另外,本文中所揭露的結構及方法可以與結合了已知良好晶粒的中間驗證的測試方法合併使用,以提高良率並降低成本。
圖1A-1E是根據一些實施例的製造封裝結構的各個階段的示意性剖視圖,圖2A是根據一些實施例在圖1B中所示出的結構的示意性俯視圖,圖2B是根據一些實施例在圖1C中所示出的結構的示意性俯視圖,圖2C是根據一些實施例在圖1D中所示出的虛線框A的示意性放大圖,並且圖2D是根據一些實施例在圖1D中所示出的虛線框B的示意性放大圖。
參照圖1A,第一封裝組件100可設置在第二封裝組件200上,第一封裝組件100和第二封裝組件200的疊層可安裝在第三封裝組件300上且第二封裝組件200插設於第一封裝組件100和第三封裝組件300之間。在一些實施例中,第一封裝組件100和第二封裝組件200可統稱為裝置封裝10。舉例來說,第一封裝組件100包括並排設置並被絕緣包封體120包封的多個半導體晶粒110。在一些實施例中,半導體晶粒110藉由第二封裝組件200彼此電性耦合。
各個半導體晶粒110可包括面向第二封裝組件200的第一側110a、與第一側110a相對的第二側110b以及連接到第一側110a和第二側110b的側壁110s。在一些實施例中,半導體晶粒110包括分佈在第一側110a的晶粒連接件112(例如微型凸塊(micro-bump)、具有或不具有頂蓋層的金屬柱、受控塌陷晶片連接(controlled collapse chip connection,C4)凸塊、或其類似物)以用於與第二封裝組件200電氣連接。各個半導體晶粒110可包括(或可不包括)內連線層114,其用於將形成在半導體基底116上/中的主動/被動裝置(未示出)連接到晶粒連接件112。半導體基底116可指一或多種半導體材料,其包括但不限於塊材矽、半導體晶圓、矽鍺基底、絕緣層覆矽(silicon-on-insulator,SOI)基底或其類似物。可使用其他半導體材料包括第三族、第四族和第五族元素。在一些實施例中,內連線層114包括多個介電子層、形成在介電子層中的金屬線以及形成在上面的和下面的金屬線之間的導通孔。須注意的是,此處所示的半導體晶粒110的架構和數量僅用於說明目的,根據產品的需求可採用任何其他的半導體 晶粒的架構和數量。
繼續參照圖1A,在一些實施例中,各個半導體晶粒110可具有單一功能(例如邏輯晶粒、處理器晶粒(如中央處理單元(central processing unit,CPU)晶粒、圖形處理單元(graphics processing unit,GPU)晶粒、專用積體電路(application-specific integrated circuit,ASIC)晶粒等)、記憶體晶粒(如動態隨機存取記憶體(dynamic random-access memory,DRAM)晶粒、靜態隨機存取記憶體(static random-access memory,SRAM)晶粒、堆疊式記憶體模組、高頻寬記憶體(high-bandwidth memory,HBM)晶粒等)、射頻晶粒、混合訊號晶粒、輸入輸出(I/O)晶粒、其組合及/或其類似物)。舉例來說,半導體晶粒110可形成在裝置晶圓(未示出)中,所述裝置晶圓包括不同的晶粒區,所述晶粒區被單體化而形成多個裝置晶粒。在單體化之後,半導體晶粒110安裝在第二封裝組件200的預定的位置上。在一些實施例中,半導體晶粒110可具有不同的尺寸(如佔用區域面積)並且具有不同的功能。舉例來說,半導體晶粒110中的至少一個可形成為具有多種功能的晶粒堆疊(如系統晶片(system-on-chip)或其類似物)。舉例來說,半導體晶粒110包括一個介面模組,所述介面模組將處理器模組橋接到記憶體模組並在它們之間轉換指令。作為另一種選擇,半導體晶粒110可具有相同/相似的尺寸。根據產品需求,可使用其他類型的半導體晶粒。
在一些實施例中,絕緣包封體120至少沿著半導體晶粒110中的側壁110s延伸作為保護。絕緣包封體120可以是或可包括模製化合物、環氧樹脂、成型底膠(molding underfill)及/或其 類似物,並可應用壓縮成型、轉注成形等方式。舉例來說,絕緣包封體120形成在第二封裝組件200之上,並且半導體晶粒110可被絕緣包封體120掩埋或覆蓋。在一些實施例中,將絕緣包封體120減薄以暴露出半導體晶粒110的背面(如第二側110b)。減薄製程可藉由化學機械研磨(chemical-mechanical polishing,CMP)製程、研磨製程、蝕刻製程、其組合及/或其類似者來進行。在一些實施例中,在減薄製程之後,絕緣包封體120的上表面120a和半導體晶粒110的背面(如第二側110b)可以是大致上齊平的。
在一些實施例中,底膠層UF1形成在各個半導體晶粒110和第二封裝組件200的間隙之間以側向地覆蓋晶粒連接件116和第二封裝組件200的電氣連接。在一些實施例中,在第二封裝組件200和已覆晶安裝至第二封裝組件200的半導體晶粒110之間點上足量的底膠材料,並且底膠層UF1的一部分可爬升到至少部分覆蓋半導體晶粒110的側壁110s。絕緣包封體120可在形成底膠層UF1之後形成,而使得未被底膠層UF1遮蔽的半導體晶粒110的側壁110的其餘部分可被絕緣包封體120所覆蓋。作為另一種選擇,省略底膠層UF1,而半導體晶粒110和第二封裝組件200之間的間隙可被絕緣包封體120所覆蓋。
繼續參照圖1A,可在半導體晶粒110的背面(如第二側110b)上形成導電層410。在一些實施例中,導電層410形成在半導體晶粒110上並延伸以覆蓋絕緣包封體120的上表面120a。根據一些實施例,導電層410可被稱為背側金屬層。在一些實施例中,在執行單體化製程以將裝置封裝10彼此分離之前,導電層410先形成在第一封裝組件100上。作為另一種選擇,導電層410在 單體化成裝置封裝10之後才形成。導電層410可以包括鈦(Ti)、銅(Cu)、鎳(Ni)、釩(V)、鋁(Al)、鈷(Co)、金(Au)、銀(Ag)、不銹鋼、或具有相對高熱導率的其他合適的導電材料。導電層410可以是或可包括一層或多層導電材料。舉例來說,導電層410任選地包括晶種材料子層(如鈦/銅薄層),其允許隨後沉積的導電材料黏附於其上。在一些實施例中,導電層410由化學氣相沉積(chemical-vapor deposition,CVD)、電漿增強型化學氣相沉積(plasma enhanced CVD,PECVD)、物理氣相沉積(physical vapor deposition,PVD)、原子層沉積(atomic layer deposition,ALD)、電鍍、蒸發、濺鍍及/或其他合適的製程。舉例來說、導電層410中的厚度410T在約100埃(Å)和約5微米(μm)的範圍之間。作為另一種選擇,導電層410可形成為上覆於半導體晶粒110的零星的導電圖案,或者如稍後將在其他實施例中所描述的可省略導電層410。
繼續參照圖1A,第二封裝組件200可包括(或可不包括)主動裝置及/或被動裝置。在一些實施例中,第二封裝組件200作為中介物。舉例來說,第二封裝組件200包括在第二封裝組件200的第一側200a上的內連線結構212。內連線結構212可包括多個介電層、嵌入在介電層中的導電圖案、以及內連兩個垂直相鄰層的導電圖案的導通孔。在一些其他實施例中,內連線結構形成在與第一側200a相對的第二側200b以用於電性連接半導體晶粒110。作為另一種選擇,內連線結構形成在第一側200a和第二側200b。在一些實施例中,第二封裝組件200包括分佈在第一側200a並連接內連線結構212和第三封裝組件300的多個導電端子211。 導電端子211可以是或可包括受控塌陷晶片連接(C4)凸塊、金屬柱、化學鍍鎳鈀浸金(electroless nickel-electroless palladium-immersion gold,ENEPIG)技術所形成的凸塊、焊球、球柵陣列(ball-grid-array,BGA)連接件及/或其類似物。
在一些實施例中,內連線結構212形成在半導體基底214上。半導體基底214的材料可類似於半導體基底116的材料或可由其他合適的材料形成。第二封裝組件200可包括穿透半導體基底214的多個導電穿孔216以在半導體基底214的相對兩側之間提供垂直電氣連接。舉例來說,導電穿孔216電性連接到內連線結構212的導電圖案並且朝向第一封裝組件100延伸,以連接在第二封裝組件200的第二側200b的導電圖案218(如接觸墊)。第一封裝組件110的晶粒連接件112可與導電圖案218的一側物理和電性接觸,而導電穿孔216連接到導電圖案218的另一側。第二封裝組件200可選地包括形成在半導體基底214上的介電層以覆蓋導電圖案218(如接觸墊)用以作為保護,而絕緣包封體120(和底膠層UF1,如果有底膠層UF1的話)可形成在介電層上。
在一些其他實施例中,第二封裝組件200形成為扇出型重佈線結構,其中可省略半導體基底214和導電穿孔216或可用其他一或多個內連線層代替。在這種情況下,第一封裝組件和第二封裝組件統稱為積體扇出型封裝。須注意的是,此處所示的第二封裝組件200僅用於說明目的,並可在第二封裝組件200中佈置更多或更少的組件。在一些實施例中,第二封裝組件200和設置在其上的第一封裝組件100以晶圓形式形成,然後藉由單體化製程而被單體化,從而將第一封裝組件和第二封裝組件的疊層分 離成多個裝置封裝10。以此方式,第一封裝組件100的外側壁與第二封裝組件200的外側壁是大致上齊平的。舉例來說,在單體化之後所得的包括第一封裝組件100和第二封裝組件200的裝置封裝10具有邊緣,所述邊緣由內連線結構212、半導體基底214和絕緣包封體120的連續側壁SW所形成。
仍參照圖1A,第三封裝組件300可與第二封裝組件200的導電端子211物理和電性接觸。舉例來說,在單體化之後,所得的裝置封裝10可藉由回焊製程或其他合適的一或多種技術來安裝到第三封裝組件300的頂側300t上。在一些實施例中,底膠層UF2形成在第二封裝組件200和第三封裝組件300的間隙之間,以包圍導電端子211作為保護。在一些實施例中,點上足量的底膠材料,並且底膠層UF2的一部分可爬升到至少部分覆蓋第二封裝組件200的側壁SW甚至覆蓋到第一封裝組件100。作為另一種選擇,省略底膠層UF2。
在一些實施例中,第三封裝組件300包括接觸墊311用以使導電端子211著落於其上。可選地形成罩幕層305(如阻焊層或其類似物)以部分覆蓋接觸墊311以防止橋接並保護下面的導電圖案。舉例來說,接觸墊311形成在跡線層312上,所述跡線層312包括嵌入於介電層312c中的導電圖案312a(如導線和導墊)和導通孔312b。在一些實施例中,第三封裝組件300是層壓封裝基底,其中導電圖案嵌入在層壓介電層中。在一些實施例中,第三封裝組件300是增層封裝基底,其包括核心層(未示出;例如BT樹脂、FR-4、陶瓷、玻璃、塑料、膠帶、增層膜或其他支撐材料)、增層在核心層的相對兩側上的導電圖案、以及穿過核心層以 連接在核心層的相對兩側上的導電圖案的穿孔。在一些實施例中,具體取決於產品的要求,封裝基底是多層電路板(如印刷電路板(printed circuit board,PCB))或其他類型的基底。
仍參照圖1A,包括第二封裝組件200和第一封裝組件100的裝置封裝10可佈置在第三封裝組件300的第一區R1中。在一些實施例中,第四封裝組件40接合到第三封裝組件300的第二區R2內,其中第一區R1可被第二區R2包圍。第四封裝組件40可以是或可包括積體被動裝置(integrated passive device,IPD)、積體電壓調節器(integrated voltage regulator,IVR)、主動元件及/或其類似物。在一些實施例中,第四封裝組件40藉由著落在第三封裝組件300的接觸墊311上的裝置連接件45而安裝在第三封裝組件300上。可使用第三和第四封裝組件之間的其他類型的連接。須注意的是,圖1A示出兩個第四封裝組件40僅用於說明目的,第四封裝組件40的數量和架構不構成對本揭露的限制。
參照圖1B並進一步參照圖2A,可在第一封裝組件100之上形成具有開口OP1的第一介電圖案420A。在一些實施例中,第一介電圖案420A藉由點膠單元U1(如印刷機、注射器、泵機台等)而被分配在導電層410的指定的區域上。由點膠單元U1所提供的材料可以是固態、油膏、凝膠等形式。在一些實施例中,第一介電圖案420A為帶有開口OP1的黏合膜並可藉由適合的貼膜製程來形成以物理性地黏附到導電層410。第一介電圖案420A的材料可以是或可包括一或多種聚合物材料如聚醯亞胺(polyimide,PI)、聚苯并噁唑(polybenzoxazole,PBO)、環氧基材料、二氧化矽基材料(silica-based material)、丙烯酸基材料 (acrylic-based material)等。在一些實施例中,第一介電圖案420A可以是或可包括光敏性材料、層壓材料或熱黏合材料等。應注意的是,任何合適的介電材料、任何合適的應用方法和任何合適的厚度都可用於第一介電圖案420A。
導電層410可部分地被第一介電圖案420A覆蓋並實體地插設於絕緣包封體120和第一介電圖案420A之間。第一介電圖案420A的開口OP1可以可觸及的方式顯露出導電層410的部分。開口OP1的尺寸可對應於下面的半導體晶粒110。在一些實施例中,每一個開口OP1對應於任一個半導體晶粒110。各個開口OP1的開口尺寸(如側向尺寸LD)可對應於下面的半導體晶粒110的側向尺寸110D(如長度或寬度)。在一些實施例中,側向尺寸LD大致上與下面的半導體晶粒110的側向尺寸110D相等。作為另一種選擇,各個開口OP1的側向尺寸LD大致上大於或小於下面的半導體晶粒110的側向尺寸110D。在其他實施例中,開口OP1具有相同的尺寸。作為另一種選擇,開口尺寸可小於半導體晶粒及/或半導體晶粒中的至少一個可對應於多於一個開口。
繼續參照圖1B,可在第三封裝組件300上形成第二介電圖案510A。第二介電圖案510A的材料可類似於第一介電圖案420A的材料。舉例來說,第二介電圖案510A包括具有黏性凝膠或液態材料的熱黏合劑。可使用其他類型的黏合劑。在一些實施例中,第一介電圖案420A和第二介電圖案510A在相同的步驟中藉由點膠單元U1由相同的材料形成。作為另一種選擇,第一介電圖案420A和第二介電圖案510A由不同的介電材料形成。第二介電圖案510A可在第一介電圖案420A形成之前先形成或之後才形 成。第二介電圖案510A的厚度510T可大致上與第一介電圖案420A的厚度420T相同(或不同),其取決於產品的需求而不解釋為對本公開的限制。
在一些實施例中,第二介電圖案510A形成在第三封裝組件300的罩幕層305的任何期望的區域上,所述區域允許隨後安裝的組件黏附於其上。舉例來說,第二介電圖案510A形成在第三區R3內,其中第一區R1可以是第三封裝組件300的中心區,第三區R3可以是第三封裝組件300的外圍區,並且第二區R2可以在第一區R1和第三區R3之間。在一些實施例中,第二介電圖案510A的外側壁510s可從第三封裝組件300的外側壁300s側向地偏移側向距離GP1。側向距離GP1可以是非0的,並可根據設計需求而採用任何合適的值。第二介電圖案510A可形成為沿著圍繞第三封裝組件300的頂側300t的周邊的環。舉例來說,裝置封裝10和第四封裝組件40可被第二介電圖案510A大致上包圍。
在一些實施例中,第二介電圖案510A形成為帶有間隙GP2的不連續的環,如圖2A所示。舉例來說,第二介電圖案510A具有形成部分的環狀的多個側邊,並且側邊的末端可藉由間隙GP2彼此間隔開,以便在接下來的封蓋連接步驟期間排氣。作為另一種選擇,第二介電圖案510A可形成為連續的環。須注意的是,圖1B所示的第二介電圖案510A的形狀和架構僅用於說明目的,並不構成對本公開的限制。
參照圖1C並進一步參照圖2B,導電材料圖案430A可形成在第一介電圖案420A的開口OP1內以與導電層410接觸。導電材料圖案430A可被視為包含金屬的熱介面材料,所述包含金屬 的熱介面材料與導電層410物理性和熱接觸。舉例來說,導電層410有助於將導電材料圖案430A連接到各個半導體晶粒110的背面(如圖1A中所示的第二側110b)。在一些實施例中,導電材料圖案430A是含焊料的層。舉例來說,導電材料圖案430A包括銀、銅、錫、金屬合金、其組合或具有相對高熱導率的任何合適的材料。在一些實施例中,導電材料圖案430A具有大於約40W/m.K的熱導率甚至是大於50W/m.K的熱導率。舉例來說,導電材料圖案430A的熱導率的範圍大約在50W/m.K到250W/m.K之間。
導電材料圖案430A可包括黏性凝膠或液態材料(如銀膏或焊料膏及/或其類似物)並可用點膠單元U2藉由點膠製程(dispensing process)來形成。在一些實施例中,由導電膏(如銀膏、焊料膏等)製成的導電材料圖案430A在一溫度下加熱至足夠的時間以將導電顆粒燒結(sinter)成一體的導電層。在燒結過程中,所述一體的導電層(如銀層)與下面的導電層410接合。導電材料圖案430A可由任何合適的沉積製程形成或將導電圖案附接到導電層410。
在一些實施例中,在導電材料圖案430A的形成過程中,第一介電圖案420A起到了擋壩結構的作用,以防止導電材料圖案430A擴散或溢出。在導電材料圖案430A形成之後,導電材料圖案430A的厚度430T可小於(或大致上等於)第一介電圖案420A的厚度420T。在導電層410是含銅的層而導電材料圖案430A是含焊料的層的一些實施例中,金屬間化合物(intermetallic compound)IMC可形成在導電層410和導電材料圖案430A之間。金屬間化合物IMC可存在或可不存在,其取決於導電層410和導 電材料圖案430A的材料和量,因此,金屬間化合物IMC在圖1C中顯示為虛線以表示其可形成也可不形成。
參照圖1D並參照圖1C,封蓋520可貼合到裝置封裝10和第三封裝組件300。在放置封蓋520之後,第三封裝組件300和封蓋520可定義出空腔,裝置封裝10在所述空腔內耦合到第三封裝組件300。在一些實施例中,封蓋520大致上小於第三封裝組件300,儘管在其他實施例中,封蓋520具有與第三封裝組件300大致上相似的尺寸。應注意的是,根據產品的需求,封蓋520在可行的情況下可採用各種形狀和尺寸。封蓋520可以是剛性的足以保護裝置封裝10和第三封裝組件300。在一些實施例中,封蓋520可抵消由裝置封裝10和第三封裝組件300之間的熱膨脹係數(coefficients of thermal expansion,CTE)引起的失配所施加的力。
在一些實施例中,封蓋520配置為從裝置封裝10所產生的熱量散佈到更大的面積及/或散發來自裝置封裝10的熱量。封蓋520可以是藉由例如放置製程而放置在裝置封裝10之上的散熱元件(如散熱件、散熱器、或其類似物)。封蓋520的材料可以是或可包括銅、鋁、金、鋼、不銹鋼、金屬合金、其組合及/或具有高熱導率的其他合適的材料。在一些實施例中,封蓋520是一體成型的元件。作為另一種選擇,封蓋520包括不止一個構件,所述構件可以是相同或不同的材料,舉例來說,封蓋可包括黏附到第三封裝組件的加強件以及黏附到所述加強件的上部板件。
在一些實施例中,一旦放置了封蓋520之後,便可執行接合步驟(例如熱)。無論是藉由加熱及/或其他方式,封蓋520的接合可能需要於存在及/或不存在壓縮應力及/或合適的機械應 力的情況下硬化導電材料圖案430A、第一介電圖案420A和第二介電圖案510A。舉例來說,夾具(未示出)用於在封蓋520和第三封裝組件300之間施加力。作為另一種選擇,夾合力可被替換,其取決於採用何種方式將力施加到封蓋520上。舉例來說,封蓋520可朝向導電材料圖案430A、第一介電圖案420A和第二介電圖案510A施壓,使得導電材料圖案430A和第一介電圖案420A將裝置封裝10物理性地連接到封蓋520,並使第二介電圖案510A將第三封裝組件300物理性地連接到封蓋520。
在一些實施例中,在接合期間,熱處理製程(如固化或其類似者)在約150℃和約200℃之間的製程溫度下進行約1小時至約3小時的持續時間。舉例來說,在對封蓋520施加力的過程中,將第一介電圖案420A和第二介電圖案510A固化(cure)並固體化(solidify),以分別形成第一介電構件420和第二介電構件510。在一些實施例中,在相同的步驟期間,導電材料圖案430A被固化而形成多個導熱構件430。作為另一種選擇,根據所使用的一或多種導電材料的類型對導電材料圖案430A分別進行熱處理。
繼續參照圖1D並進一步參照圖2C,在接合完成之後,可藉由導熱構件430將裝置封裝10的第一封裝組件100熱耦合到封蓋520。舉例來說,各個導熱構件430將上面的封蓋520金屬鍵合到下面的導電層410。在一些實施例中,金屬間化合物IMC形成在封蓋520和導熱構件430之間。金屬間化合物IMC可存在也可不存在於導熱構件430的相對兩側,因此,在此處將金屬間化合物IMC繪示為虛線。第一介電構件420可圍繞各個導熱構件430的周邊以將它們保持在預定的區域內。取決於第一介電構件420 的材料,第一介電構件420可利於封蓋520和第一封裝組件100之間的熱耦接。導電層410、第一介電構件420和導熱構件430可統稱為熱介面材料(thermal interface material,TIM)結構400A,所述熱介面材料結構400A插設於封蓋520和裝置封裝10之間以增強兩者之間的熱耦接。
仍參照圖1D和圖2C,在壓在封蓋520上的壓力下,第一介電圖案420A變形,並且在形成之後,第一介電構件420可具有從約10μm到約200μm的厚度420T’範圍。第一介電構件420的厚度420T’可以是第一介電構件420的插設於封蓋520和導電層410之間的部分。第一介電構件420的其他部分可具有更大的厚度,因為第一介電構件420的外圍可延伸以覆蓋裝置封裝10甚至覆蓋到底膠層UF2,將於後續描述其他實施例。舉例來說,第一介電構件420可具有延伸超過導電層410的邊界的外突出部420p。在一些實施例中,在壓在封蓋520上的壓力下,第一介電圖案420A傾向於向外突出超過裝置封裝10及/或導電層410所定義的範圍。在一些實施例中,外突出部420p向下延伸以覆蓋導電層410的側壁410s。外突出部420p可(或可不)超出導電層410的側壁410s以覆蓋裝置封裝10的側壁SW的至少一部分(如絕緣包封體120的側壁)。第一介電構件420的剖面形狀可包括但不限於橢圓形、卵形、矩形、帶有輕微彎曲側的矩形、帶有兩個凸形彎曲側的矩形或其他拉長的形狀。舉例來說,第一介電構件420的外側壁420OW是曲率的絕對值大於0的曲面。
在一些實施例中,第一介電圖案420A向內突出以與導電材料圖案430A鄰接。舉例來說,第一介電構件420具有內突出部 420q,所述內突出部420q與外突出部420p相對並側向地朝導熱構件430延伸。物理連接到導熱構件430的第一介電構件420的內側壁420IW可包括具有曲率的絕對值大於0的彎曲的輪廓。在一些實施例中,內側壁420IW的曲率可與外側壁420OW的曲率不同。在剖視圖,各個導熱構件430的側壁430s和第一介電構件420的內側壁420IW可以是凸面和凹面的搭配並可彼此互補。
仍參照圖1D並進一步參照圖2D,在接合完成之後,第三封裝組件300可藉由第二介電構件510物理性地耦合到封蓋520。根據第二介電構件510的材料,封蓋520可藉由第二介電構件510熱耦合到第三封裝組件300。在一些實施例中,封蓋520壓入第二介電圖案510A中,封蓋520的至少端部520e可嵌入第二介電構件510中。在一些實施例中,只有端部520e的下表面附著在第二介電構件510上。在一些實施例中,在壓在封蓋520上的壓力下,第二介電構件510變形以向外延展超過封蓋520的端部520e的寬度。第二介電構件510的外側壁510s可以是具有曲率的絕對值大於0的曲面。在一些實施例中,封蓋520和下面的第二介電構件510位於由第三封裝組件300的側壁300s所定義的邊界內。
參照圖1E,多個外部端子320可形成在第三封裝組件300的底側300b上。裝置封裝10可藉由第三封裝組件300電性耦合到外部端子320。外部端子320可著落在分佈在第三封裝組件300的底側300b的接合墊上。第三封裝組件300和外部端子320可統稱為封裝基底。外部端子320可以是或可包括焊球、球柵陣列(ball grid array,BGA)、金屬柱或其他合適的連接件,並可由導電材料 製成,例如焊料、銅、金、銀、金屬合金、其組合或其他合適的導電材料。在一些實施例中,外部端子320被配置為電性耦合到外部系統(未示出)並向/從外部系統傳輸訊號(及/或電力)。舉例來說,外部端子320是在附接封蓋520之後形成的,因此用於形成外部端子320的製程所產生的熱量可藉由封蓋520消散。作為另一種選擇,可在附接封蓋520之前形成外部端子320,或可省略外部端子320。
在一些實施例中,第五封裝組件50電性耦合到第三封裝組件300的底側300b且在外部端子320的陣列旁邊。舉例來說,第五封裝組件50使用表面黏著技術(surface mount technology,SMT)製程或其他合適的一或多種技術安裝在第三封裝組件300上。在一些實施例中,第五封裝組件50被稱為表面黏著裝置,其包括一個或多個被動元件(如電容、電阻器、感應器等或其組合)。第五封裝組件50可不包括(或可包括)例如電晶體的主動裝置。作為另一種選擇,省略第五封裝組件50。須說明的是,此處所示的第五封裝組件50的數量和架構僅用於說明目的,並不構成對本公開的限制。第五封裝組件50可在形成外部端子320之前或之後安裝到第三封裝組件300上。至此,封裝結構PS1的製造大致上完成。
繼續參照圖1E,封裝結構PS1包括熱介面材料結構400A,其用於減少封蓋520和裝置封裝10之間可發生的熱阻。熱介面材料結構400A包括用於連接封蓋520的導熱構件430和上覆於裝置封裝10的導電層410並且還在封蓋520和下面的結構之間提供有效的導熱路徑。側向地環繞導熱構件430並插設於封蓋520 和上覆於裝置封裝10的導電層410之間的第一介電構件420可作為擋壩結構以將導熱構件430彼此隔離。第一介電構件420可以是可靠的黏著層以將封蓋520黏附到下面的結構。在一些實施例中,第一介電構件420作為緩衝層,以用於吸收封蓋520和裝置封裝10之間的熱機械應力。可以理解的是,剛性型的熱介面材料(例如焊料)可能無法吸收封蓋520和裝置封裝10之間的熱機械應力,因此,在熱循環的過程中,分層(delamination)或裂縫可能會出現在剛性型的熱介面材料中。藉由將導熱構件430形成為獨立分離的組件並將第一介電構件420形成為緩衝層以包圍導熱構件430,可獲得具有良好散熱效率和可靠度的封裝結構PS1。
圖1F是根據一些實施例的封裝結構的示意性剖視圖。圖1F中所示的封裝結構PS1’可類似於圖1E中所示的封裝結構PS1,類似的參考標號用於表示類似組件,為簡潔起見可省略詳細的描述。參照圖1F和參照圖1E,封裝結構PS1和PS1’之間的區別包括熱介面材料結構400A’的第一介電構件610。
在一些實施例中,第一介電構件610從封蓋520和導電層410之間的間隙延伸並覆蓋沿裝置封裝10的側壁到底膠層UF2的至少一部分。舉例來說,當形成如圖1B所述的第一介電圖案時,介電材料可藉由點膠單元點在底膠層UF2和導電層410的頂面上。以此方式,熱介面材料結構400A’的第一介電構件610可覆蓋裝置封裝10的上部側壁,而底膠層UF2覆蓋裝置封裝10的下部側壁。
圖3是根據一些實施例的封裝結構的另一個實施方式的一部分的示意性放大圖。圖3所示的結構可類似於圖2C所示的結 構,並且使用相同的附圖標號來表示相同的組件。參照圖3並進一步參照圖2C,圖2C和圖3中所示的結構的差異包括熱介面材料結構400B的第一介電構件620。舉例來說,導電層410、第一介電構件620和導熱構件430統稱為熱介面材料結構400B,其中第一介電構件620是由帶有開口的片材製成。片材可以是或可包括複合聚合物片材,其包括添加劑(如石墨、碳奈米管(carbon nanotube,CNT)、或其類似物)。可使用其他合適的附著膜。在一些實施例中,片材附著在導電層410上以形成第一介電圖案,然後導電材料圖案形成在片材的開口內。在封蓋520的接合期間,片材可被擠壓以向外突出超過下面的結構。
繼續參照圖3,第一介電構件620包括外突出部620p,所述外突出部620p側向地延伸超過下面的導電層410的側壁。第一介電構件620的外突出部620p可在遠離相鄰的導熱構件430的方向上延伸。舉例來說,外突出部620p可向下懸著而不物理性地接觸封蓋520及/或底層結構。在一些實施例中,第一介電構件620的頂面620t的外圍(如外突出部620p的頂面)在空間上與封蓋520分隔開。第一介電構件620的底面620b外圍(如外突出部620p的底面)可從下面的結構的範圍延伸並可與導電層410的側壁410s和裝置封裝10的側壁SW在空間上分隔開。根據一些實施例,任何合適的剖面形狀(如帶有一或多個略微彎曲的側邊的矩形、帶有兩個凸形彎曲側邊的矩形、橢圓形、卵形或其類似者)可用於實現第一介電構件620。
圖4A是根據一些實施例在圖1C中所示出的結構的另一個實施方式的示意性俯視圖,而圖4B是根據一些實施例的封裝結 構的另一個實施方式的一部分的示意性放大圖。圖4A中所示的結構可類似於圖2B中所示的結構,圖4B中所示的結構可類似於圖2C中所示的結構,並且類似的參考標號用於表示類似的組件。
參照圖4A並進一步參照圖1C和2B,圖4A和2B所示結構的區別在於第一介電圖案420B的開口尺寸可小於圖2B所示的第一介電圖案420A的尺寸。在一些實施例中,第一介電圖案420B的開口OP2排列在半導體晶粒110所定義的範圍內的所期望的位置,如俯視圖所示。須注意的是,半導體晶粒110以虛線繪示是表示那些半導體晶粒110是設置在第一介電圖案420B的下面。設置在第一介電圖案420B的開口OP2內的導電材料圖案430B可位於各個半導體晶粒110正上方上。舉例來說,在俯視圖中,導電材料圖案430B的表面積小於由相應的半導體晶粒110的範圍所定義的面積。導電材料圖案430B的材料可類似於前面段落中所描述的導電材料圖案430A的材料,為簡潔起見而不再重複細節。
參照圖4B並進一步參照圖4A和圖2C,封蓋520可藉由過熱介面材料結構400C接合到裝置封裝10。熱介面材料結構400C可包括導電層410、上覆於導電層410的導熱構件430’和與導熱構件430’鄰接的第一介電構件420’。舉例來說,在形成如圖4A中所示的第一介電圖案420B和導電材料圖案430B之後,封蓋520藉由前面段落中所描述的方法設置在其上。在封蓋520的附接過程中,第一介電圖案420B被擠壓變形而形成第一介電構件420’。第一介電構件420’可類似於圖2C中所描述的第一介電構件420,為簡潔起見而不再重複詳細描述。
第一介電構件420’和420的區別在於相對於半導體晶 粒110的側壁110來說,第一介電構件420’的邊界位置。舉例來說,第一介電構件420’的內側壁420IW’位於半導體晶粒110所定義的範圍之上和之內。作為另一種選擇,第一介電構件的內側壁可與半導體晶粒的側壁大致上齊平,或可從半導體晶粒的側壁側向地偏移,其取決於產品的需求。須說明的是,第一介電構件的開口尺寸不構成對本公開的限制,只要形成在開口中的所得的導熱構件有效地散熱並減少裝置封裝10的熱阻。
圖5是根據一些實施例在圖1C中所示出的結構的另一個實施方式的示意性俯視圖。圖5中所示的結構可類似於圖4A中所示的結構,並且使用相同的附圖標號來表示相同的組件。參照圖5並進一步參照圖4A,圖5和圖4A所示結構的區別包括第一介電圖案420C的開口的配置。舉例來說,第一介電圖案420C提供具有圓形俯視圖形狀的開口OP3。須注意的是,第一介電圖案420C的開口可具有任何俯視形狀,其包括例如矩形、正方形、圓形、橢圓形、多邊形及其組合等。開口OP3和半導體晶粒110可一一對應或可不一一對應。舉例來說,形成多於個一開口OP3對應於半導體晶粒110中較大的一個。
在一些實施例中,開口OP3部分地或完全地位在對應於半導體晶粒110的熱點區上。舉例來說,熱量可能被限制在裝置封裝的一些區域內,從而導致局部溫度尖峰,那些區則被稱為熱點區。導電材料圖案430C可形成在開口OP3中以位於半導體晶粒110的熱點區的正上方。以此方式,由導電材料圖案430C形成的導熱構件可在裝置封裝和封蓋之間提供有效的熱傳導。導電材料圖案430C的材料可與前面段落中所描述的導電材料圖案430A 的材料相似,為簡潔起見而不再重複細節。可理解的是,開口的形狀、數量和架構僅用於說明目的,可實施其他的形狀、數量、架構以滿足特定應用的設計標準。
圖6A-6C是根據一些實施例的製造封裝結構的各個階段的示意性剖視圖,圖7是根據一些實施例在圖6C中所示出的虛線框C的示意圖性放大圖。除非另有說明,這些實施例中的材料和元件的形成方法和在前面段落中的實施例中用相同的參考標號表示的元件本質上是一樣的。
參照圖6A,圖6A中所示的結構與圖1B中所示的結構相似,除了導電層410’是共形地形成在第一介電圖案420A上。舉例來說,第一介電圖案420A在形成導電層410’之前就先形成。在一些實施例中,第一介電圖案420A直接形成在裝置封裝10的上表面10t上,其中上表面10t可以是與主動表面(例如在圖中標記的第二封裝組件200的第一側200a)相對的非主動表面。舉例來說,第一介電圖案420A形成在絕緣包封體120的上表面120a上,並且第一介電圖案420A的開口OP1可以可觸及的方式暴露出各個半導體晶粒110的背面(例如第二側110b)的至少一部分。應當理解的是,第一介電圖案420A可以用本公開其他處所描述的其他的第一介電圖案來代替。第二介電圖案510A可以在與形成第一介電圖案420A的相同的步驟中形成在第三封裝組件300上。作為另一種選擇,可以在形成第一介電圖案420A之前或之後形成第二介電圖案510A。
在一些實施例中,在形成第一介電圖案420A之後,導電層410’可使用例如濺鍍或其他合適的製程形成在第一介電圖案 420A上。導電層410’的材料可類似於圖1A中所描述的導電層410。舉例來說,導電層410’可形成在各個開口OP1中以與各個半導體晶粒110的背面(例如第二側110b)直接接觸。在一些實施例中,導電層410’可毯覆式地覆蓋第一介電圖案420A的內側壁420i並可進一步延伸以覆蓋第一介電圖案420A的上表面420s。
參照圖6B,導電材料圖案430A可形成在導電層410’上並在第一介電圖案420A的開口OP1內。導電材料圖案430A的材料和形成製程可與圖1C中所描述的導電材料圖案430A的材料和形成製程相似,為簡潔起見而不再重複詳細描述。導電層410’可在厚度方向上插設於裝置封裝10的導電材料圖案430A和半導體晶粒110之間。在一些實施例中,導電層410’在長度(或寬度)方向上插設於導電材料圖案430A和第一介電圖案420A之間。
參照圖6C和圖7,提供了封裝結構PS2。舉例來說,在形成導電材料圖案430A之後,後續的製程可類似於圖1D-1E中所描述的製程。封蓋520可放置在第三封裝組件300的頂側300t上並藉由第二介電圖案510A所形成的第二介電構件510來與第三封裝組件300的頂側300t黏合。舉例來說,熱介面材料結構400D包括導電層410’、由第一介電圖案420A形成的第一介電構件420以及由導電材料圖案430A形成的導熱構件430。導熱構件430可熱介接和物理性地介接封蓋520和裝置封裝10兩者。在一些實施例中,導電層410’和上覆的第一介電構件420也提供了封蓋520和裝置封裝10之間足夠的附著力。安裝封蓋520之後,外部端子320和第五封裝組件50可選地形成在第三封裝組件300的底側300b上。
繼續參照圖7,在封蓋520的接合期間,第一介電圖案420A被擠壓變形而形成具有突出部的第一介電構件420(如在圖2C中所描述的420p和420q)。形成在第一介電構件420的內側壁420IW上的導電層410’可變形成在剖視圖中有曲線輪廓並與第一介電構件420的內側壁420IW共形。在一些實施例中,在安裝封蓋520之後,導電層410’插設在封蓋520和第一介電構件420的上表面420s之間。在一些實施例中,第一介電構件420的外突出部420p在剖視圖中可有一個圓角側並可超出導電層4100’而與封蓋520直接接觸並覆蓋裝置封裝10的側壁SW。作為另一種選擇,第一介電構件由片材聚合物所製成,並且第一介電構件的突出部可因重力而垂下,如圖3所示。在一些實施例中,第一介電構件420替換為圖1F中所示的第一介電構件610。
圖8A是根據一些實施例的封裝結構的示意性剖視圖,圖8B是根據一些實施例在圖8A中所示出的虛線框D的示意性放大圖。圖8A中所示的封裝結構PS3可類似於圖6C中所示的封裝結構PS2,圖8B中所示的放大圖可類似於圖7中所示的放大圖,為簡潔起見而不再重複詳細描述。類似的參考標號用於表示類似的組件。
參照圖8A-8B並進一步參照圖6C和圖7,封裝結構PS3和封裝結構PS2的區別包括熱介面材料結構400E的架構。舉例來說,熱介面材料結構400E包括第一介電構件420、設置在第一介電構件420的開口OP1中的導熱構件430、以及共形地設置在開口OP1中以將各個導熱構件430與第一介電構件420分開的導電層405。在一些實施例中,在形成導電層405時,第一介電圖案的 上表面被罩幕層(未示出)覆蓋,使得導電層405可共形地形成在第一介電圖案的開口中。可在第一介電圖案的開口中形成導電材料圖案之前去除罩幕層。作為另一種選擇,在導電材料圖案形成之後和將封蓋520接合到裝置封裝10之前,去除罩幕層。
在一些實施例中,封裝結構PS3的導電層405只在第一介電構件420的開口形成,因此第一介電構件420的內側壁420IW和半導體晶粒110的背面(例如第二側110b)被導電層405覆蓋。第一介電構件420的上表面420s可與封蓋520直接接觸,並且第一介電構件420的下表面420m可與裝置封裝10中下面的第一封裝組件100的絕緣包封體120直接接觸。在一些實施例中,第一介電構件的下表面可進一步延伸以與半導體晶粒的背面的部分物理性地接觸。在一些實施例中,第一介電構件420替換為圖1F中所示的第一介電構件610。但第一介電構件可用本公開中其他地方所描述的任一個第一介電構件代替。
圖9A-9B是根據一些實施例的製造封裝結構的各個階段的示意性剖視圖。除非另有說明,這些實施例中的材料和元件的形成方法和在前面段落中的實施例中用相同的參考標號表示的元件本質上是一樣的。
參照圖9A並進一步參照圖1B,圖9A中所示的結構可類似於圖1B中所示的結構,除了省略圖1B中的導電層410,並且導電材料圖案630A的材料與圖1B的導電材料圖案430A的材料不同。舉例來說,第一介電圖案420A形成在裝置封裝10的上表面10t上。在一些實施例中,第一介電圖案420A與絕緣包封體120的上表面120a直接接觸。第一介電圖案420A可進一步延伸以與 半導體晶粒110的背面(例如第二側110b)的至少一部分物理性地接觸。半導體晶粒110的背面(例如第二側110b)的其餘部分可藉由第一介電圖案420A的開口OP1被可觸及地顯露出來。
在形成第一介電圖案420A之後,可在第一介電圖案420A的開口OP1中形成導電材料圖案630A。舉例來說,可選擇性地在被開口OP1顯露出來的半導體晶粒110的背面(例如第二側110b)上執行清潔製程,為導電材料圖案630A做準備。導電材料圖案630A可以是或可包括任何合適的熱介面材料以提供熱介面。舉例來說,導電材料圖案630A由金屬介面組成物製成,其包括鎵、銦、錫、鉍、銀、鉛及/或其合金等。導電材料圖案630A可包括金屬(或金屬合金)以外的材料,例如石墨或其類似物。舉例來說,導電材料圖案630A的黏度(viscosity)的範圍從0到約10000mPa.s。在一些實施例中,導電材料圖案630A包括鎵基底的合金,在25℃下測量的黏度範圍從約1.75mPa.s到約4mPa.s。但可使用任何合適的範圍和任何合適的金屬基底的合金。在一些實施例中,導電材料圖案630A是由液態金屬共晶合金(liquid metal eutectic alloy)組成的,其由鎵、銦和錫所組成。可使用其他一或多種金屬合金或低熔點合金。在一些實施例中,導電材料圖案630A包括一或多種導電材料在室溫或半導體晶粒110的工作溫度時處於液態。在一些實施例中,導電材料圖案630A具有優越的熱導率和較低的熔點。在一些實施例中,導電材料圖案430A的熱導率大於約15W/m.K,例如在約15W/m.K至約100W/m.K的範圍內或在約40W/m.K至約100W/m.K的範圍內。導電材料圖案630A的熔點可能低於室溫(例如25℃)及/或低於半導體晶粒110的操作溫度。 在一些實施例中,導電材料圖案630A的熔點低於20℃。應注意的是,取決於導電材料的含量,導電材料圖案630A可具有其他熔點值。
繼續參照圖9A,藉由使用點膠單元U3執行點膠製程而將導電材料圖案630A形成於第一介電圖案420A的開口OP1中。然而,可用其他合適的沉積製程來形成導電材料圖案630A。第一介電圖案420A的黏度可比導電材料圖案630A的黏度大幾百或十萬倍。舉例來說,第一介電圖案420A和導電材料圖案630A的黏度相差至少5000倍。第一介電圖案420A的厚度420T可大到足以阻止導電材料圖案630A溢出。舉例來說,第一介電圖案420A作為擋壩結構可阻止處於液態的導電材料圖案630A不擴散到預期的區域之外。應注意的是,第一介電構件可用本公開中其他處所描述的任一個第一介電構件代替。在一些實施例中,由液態金屬共晶合金所製成的導電材料圖案630A可不與下面的裝置封裝10形成永久鍵結。在半導體晶粒具有非共面的背面的一些實施例中,由液態金屬共晶合金製成的導電材料圖案630A提供所需的性質以與那些非共面的背面共形,並在封蓋和裝置封裝之間形成可靠的連接。
參照圖9B,提供了封裝結構PS4。舉例來說,在形成導電材料圖案630A之後,後續的製程可類似於圖1D-1E中所描述的製程。封蓋520可藉由從第二介電圖案510A(標記在圖9A中)所形成的第二介電構件510以與第三封裝組件300的頂側300t接合。在接合期間,第一介電圖案420A可被擠壓變形以形成具有突出部的第一介電構件420(例如圖2C中所示的420p和420q)。作 為另一種選擇,第一介電構件由片材聚合物製成並且第一介電構件的突出部可不與封蓋及/或裝置封裝物理性地接觸,如圖3所示。在一些實施例中,第一介電構件420替換為圖1F中所示的第一介電構件610。
在一些實施例中,在接合期間執行固化製程,製程溫度介於約125℃和約150℃之間進行約1小時至約3小時的持續時間。一旦固化之後,第三封裝組件300可藉由第二介電構件510物理性地連接且熱耦合到封蓋520。封蓋520和裝置封裝10可藉由包括導熱構件630和第一介電構件420的熱介面材料結構400F來耦合。舉例來說,由導電材料圖案630A(標記在圖9A中)所形成的導熱構件630在熱和物理上均介接封蓋520和裝置封裝10,並且導熱構件630可大大加快散熱的速度。在一些實施例中,被第一介電構件420包圍的導熱構件630保持液態。在這種情況下,裝置封裝10不會藉由導熱構件630而黏附到封蓋520。在一些實施例中,只有由第一介電圖案420A(標記在圖9A中)所形成的第一介電構件420提供封蓋520和裝置封裝10之間的黏合力。
在耦合封蓋520之後,外部端子320和第五封裝組件50可選擇性地形成在第三封裝組件300的底側300b上。在一些實施例中,封裝結構PS4使用液態金屬共晶合金作為熱介面材料層,從而有利於在裝置封裝10和封蓋520之間實現改進的熱耦接。封裝結構PS4的第一介電構件420可將各個導熱構件630隔離並限制導熱構件630以防止它們擴散。在一些實施例中,封裝結構PS4在操作期間,半導體晶粒110的溫度增加,導熱構件630可保持為液態。
圖10是根據一些實施例的封裝結構的示意性剖視圖。圖10中所示的封裝結構PS5可類似於圖1E中所示的封裝結構PS1,為簡潔起見而不再重複詳細描述,類似的附圖標號用於表示類似的組件。參照圖10並進一步參照圖1E,封裝結構PS5和封裝結構PS1的區別包括熱介面材料結構400G的架構。
在一些實施例中,熱介面材料結構400G包括導電層410和設置在導電層410上的導熱構件430,而熱介面材料結構400G可不具有第一介電構件。舉例來說,導熱構件430設置在裝置封裝10的半導體晶粒110之上,而導電層410插設於其兩者之間。導電層410可完全或部分覆蓋裝置封裝10。舉例來說,導電層410在裝置封裝10的上表面10t上連續地延伸。作為另一種選擇,導電層在各個半導體晶粒110的背面(如第二側110b)上斷斷續續地延伸。在一些其他實施例中,導電層覆蓋上表面10t中的預期的區域,所述區域對應於半導體晶粒110上的熱點區。
在一些實施例中,各個導熱構件430具有剖面形狀,其包括但不限於橢圓形、橢圓形、帶有凸形彎曲側的矩形或其他拉長的形狀。但導熱構件430在本公開的範圍內可具有任何形狀及/或形式。導熱構件430可藉由間隙GP3而在空間上彼此間隔開來。在一些實施例中,間隙GP3是空氣間隙。作為另一種選擇,額外的材料可完全或部分填充在相鄰的導熱構件430之間的間隙GP3中以用於物理性地隔離。導熱構件430作為離散的構件而可斷斷續續地設置在半導體晶粒110上而非連續地設置。以這種方式,可減少封蓋520和裝置封裝10之間的熱機械應力,從而消除分層和裂縫的問題。
根據一些實施例,封裝結構包括第一封裝組件、插設於所述第一封裝組件和第三封裝組件之間的第二封裝組件、上覆於所述第一封裝組件並相對於所述第二封裝組件的熱介面材料結構、以及設置在所述第三封裝組件上並藉由所述熱介面材料結構與所述第一封裝組件熱耦合的散熱元件。第一封裝組件包括多個半導體晶粒和包封所述半導體晶粒的絕緣包封體。所述半導體晶粒與所述第三封裝組件藉由所述第二封裝組件電性耦合。所述熱介面材料結構包括介電擋壩及多個導熱構件,所述導熱構件包括導電材料,並且上覆於所述半導體晶粒的所述導熱構件設置在被所述介電擋壩所圍住的區域內。
在一些實施例中,所述熱介面材料結構還包括導電層,導電層插設於所述第一封裝組件的所述半導體晶粒和所述導熱構件之間。在一些實施例中,所述導電層將所述熱介面材料結構的所述導熱構件與所述第一封裝組件的所述半導體晶粒分隔開並且與鄰接所述導熱構件的所述介電擋壩的內側壁共形。在一些實施例中,與所述第一封裝組件的所述半導體晶粒接觸的所述導熱構件包括黏度,所述黏度小於所述介電擋壩的黏度。在一些實施例中,所述導熱構件的所述導電材料包括焊料材料或含錫的低熔點共晶合金。在一些實施例中,所述熱介面材料結構的所述介電擋壩包括外突出部和內突出部,所述外突出部延伸超過所述第一封裝組件的表面,所述內突出部朝向所述導熱構件中相鄰的一者突出。在一些實施例中,封裝結構還包括黏合構件,黏合構件圍繞所述第一封裝組件和所述第二封裝組件的疊層並將封蓋耦合到所述第三封裝組件,其中所述黏合構件的材料和所述熱介面材料結 構的所述介電擋壩的材料大致相同。
根據一些實施例,封裝結構包括封裝基底、裝置封裝、熱介面材料結構和設置在所述封裝基底上並將所述裝置封裝容納在其中的散熱元件。所述裝置封裝包括耦合到中介物並由絕緣包封體包封的多個半導體晶粒。所述封裝基底與所述半導體晶粒藉由和所述中介物電性耦合。所述熱介面材料結構包括在空間上彼此分離並上覆於所述半導體晶粒的多個導熱構件。所述裝置封裝與所述散熱元件藉由所述熱介面材料結構熱耦合。
在一些實施例中,所述熱介面材料結構還包括介電擋壩,介電擋壩上覆於所述裝置封裝的所述絕緣包封體,並且所述介電擋壩環繞所述導熱構件且將所述導熱構件彼此隔離。在一些實施例中,所述熱介面材料結構的所述導熱構件包括液態金屬共晶合金,所述液態金屬共晶合金將所述散熱元件與所述裝置封裝的所述半導體晶粒熱耦合。在一些實施例中,所述熱介面材料結構的所述介電擋壩包括突出邊緣和內側壁,所述突出邊緣延伸超出所述裝置封裝的面向所述散熱元件的表面,所述內側壁具有彎曲的剖面輪廓並側向地朝向所述導熱構件中相鄰的一者突出。在一些實施例中,所述熱介面材料結構的所述導熱構件包括焊料材料,所述焊料材料將所述散熱元件金屬鍵合至上覆於所述裝置封裝的所述熱介面材料結構的導電層。在一些實施例中,封裝結構還包括黏合構件,斷斷續續地沿著所述封裝基底的周邊設置,並且將所述散熱元件藉由所述黏合構件接合到所述封裝基底。
根據一些實施例,封裝結構中的製造方法至少包括以下步驟。將裝置封裝耦合到封裝基底,其中所述裝置封裝包括被絕 緣包封體包封並電性耦合到所述封裝基底的多個半導體晶粒。在與所述封裝基底相對的所述裝置封裝上形成第一介電圖案,其中所述第一介電圖案包括對應於所述裝置封裝的所述半導體晶粒的多個開口。在所述裝置封裝的所述半導體晶粒上和所述第一介電圖案的所述開口中形成導熱材料。將散熱元件放置在所述裝置封裝和所述封裝基底之上,所述散熱元件接觸所述第一介電圖案和所述導熱材料。對所述第一介電圖案和所述導熱材料執行熱處理製程以形成將所述散熱元件耦合到所述裝置封裝的熱介面材料結構。
在一些實施例中,製造方法還包括在所述裝置封裝上形成所述第一介電圖案之前,形成導電層在所述裝置封裝的非主動表面上,所述非主動表面包括所述絕緣包封體的表面及所述半導體晶粒的背面,其中所述第一介電圖案形成在所述導電層上。在一些實施例中,製造方法還包括在所述半導體晶粒上形成所述第一介電圖案之前,形成導電層在所述半導體晶粒的背面上並共形地形成在所述第一介電圖案的所述開口中,其中所述導熱材料形成在所述導電層上。在一些實施例中,形成所述導熱材料包括執行點膠製程以在所述第一介電圖案的所述開口中形成所述導熱材料,其中所述導熱材料為液態。在一些實施例中,所述導熱材料包括低熔點共晶合金,並且在執行所述熱處理製程之後,所述導熱材料保持為液態。在一些實施例中,製造方法還包括對所述散熱元件施加力,其中所述第一介電圖案變形成向外突出超過所述裝置封裝的面向所述散熱元件的表面並朝向所述導熱材料突出。在一些實施例中,製造方法還包括在形成所述第一介電圖案時, 在所述封裝基底上形成第二介電圖案,其中對所述第二介電圖案執行所述熱處理製程以將設置在所述第二介電圖案上的所述散熱元件接合到所述封裝基底。
以上概略描述了幾個實施例的特徵,使得所屬技術領域中具有通常知識者可以更好地理解本揭露的各個面向。所屬技術領域中具有通常知識者應該理解的是,他們可以使用本揭露內容作為設計或修改其他製程及結構的基礎,以實現與本文說明的實施例相同的目的及/或達成相同的優點。所屬技術領域中具有通常知識者應該知道,等效的構成並不脫離本揭露的精神和範圍,因此在不背離本揭露的精神和範圍的情況下,可以進行各種改變、替換及變更。
10:裝置封裝
40:第四封裝組件
50:第五封裝組件
100:第一封裝組件
110:半導體晶粒
200:第二封裝組件
300:第三封裝組件
300b:底側
300t:頂側
320:外部端子
400A:熱介面材料結構
410:導電層
420:第一介電構件
430:導熱構件
510:第二介電構件
520:封蓋
PS1:封裝結構

Claims (10)

  1. 一種封裝結構,包括:第一封裝組件,包括多個半導體晶粒和包封所述半導體晶粒的絕緣包封體;第二封裝組件,插設於所述第一封裝組件和第三封裝組件之間,所述半導體晶粒與所述第三封裝組件藉由所述第二封裝組件電性耦合;熱介面材料結構,上覆於所述第一封裝組件並相對於所述第二封裝組件,所述熱介面材料結構包括:介電擋壩;及多個導熱構件,包括導電材料,設置在被所述介電擋壩所圍住的區域內,並上覆於所述半導體晶粒;以及散熱元件,設置在所述第三封裝組件上並藉由所述熱介面材料結構與所述第一封裝組件熱耦合。
  2. 如請求項1所述的封裝結構,其中所述熱介面材料結構還包括:導電層,插設於所述第一封裝組件的所述半導體晶粒和所述導熱構件之間。
  3. 如請求項1所述的封裝結構,其中所述導熱構件的所述導電材料包括焊料材料或含錫的低熔點共晶合金。
  4. 如請求項1所述的封裝結構,其中所述熱介面材料結構的所述介電擋壩包括外突出部和內突出部,所述外突出部延伸超過所述第一封裝組件的表面,所述內突出部朝向所述導熱構件中相鄰的一者突出。
  5. 一種封裝結構,包括:封裝基底;裝置封裝,設置在所述封裝基底上並且包括耦合到中介物並被絕緣包封體包封的多個半導體晶粒,所述封裝基底與所述半導體晶粒藉由所述中介物電性耦合;熱介面材料結構,設置在相對於所述封裝基底的所述裝置封裝上,所述熱介面材料結構包括在空間上彼此分離並上覆於所述半導體晶粒的多個導熱構件;以及散熱元件,設置在所述封裝基底上並將所述裝置封裝容納在其中,並且所述裝置封裝與所述散熱元件藉由所述熱介面材料結構熱耦合。
  6. 如請求項5所述的封裝結構,其中所述熱介面材料結構還包括:介電擋壩,上覆於所述裝置封裝的所述絕緣包封體,並且所述介電擋壩環繞所述導熱構件且將所述導熱構件彼此隔離。
  7. 如請求項6所述的封裝結構,其中所述熱介面材料結構的所述導熱構件包括液態金屬共晶合金,所述液態金屬共晶合金將所述散熱元件與所述裝置封裝的所述半導體晶粒熱耦合。
  8. 一種封裝結構的製造方法,包括:將裝置封裝耦合到封裝基底,其中所述裝置封裝包括被絕緣包封體包封並電性耦合到所述封裝基底的多個半導體晶粒;在與所述封裝基底相對的所述裝置封裝上形成第一介電圖案,其中所述第一介電圖案包括對應於所述裝置封裝的所述半導體晶粒的多個開口; 在所述裝置封裝的所述半導體晶粒上和所述第一介電圖案的所述開口中形成導熱材料;將散熱元件放置在所述裝置封裝和所述封裝基底之上,所述散熱元件接觸所述第一介電圖案和所述導熱材料;以及對所述第一介電圖案和所述導熱材料執行熱處理製程以形成將所述散熱元件耦合到所述裝置封裝的熱介面材料結構。
  9. 如請求項8所述的封裝結構的製造方法,還包括:在所述半導體晶粒上形成所述第一介電圖案之前,形成導電層在所述半導體晶粒的背面上並共形地形成在所述第一介電圖案的所述開口中,其中所述導熱材料形成在所述導電層上。
  10. 如請求項8所述的封裝結構的製造方法,其中所述導熱材料包括低熔點共晶合金,並且在執行所述熱處理製程之後,所述導熱材料保持為液態。
TW111100702A 2021-08-12 2022-01-07 封裝結構及其製造方法 TWI830115B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/401,296 US12033912B2 (en) 2021-08-12 2021-08-12 Package structure and manufacturing method thereof
US17/401,296 2021-08-12

Publications (2)

Publication Number Publication Date
TW202307978A TW202307978A (zh) 2023-02-16
TWI830115B true TWI830115B (zh) 2024-01-21

Family

ID=84271762

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111100702A TWI830115B (zh) 2021-08-12 2022-01-07 封裝結構及其製造方法

Country Status (3)

Country Link
US (2) US12033912B2 (zh)
CN (1) CN115440678A (zh)
TW (1) TWI830115B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117153705A (zh) * 2023-08-31 2023-12-01 环鸿电子(昆山)有限公司 电子封装模块及其制造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202125655A (zh) * 2019-12-25 2021-07-01 台灣積體電路製造股份有限公司 封裝結構及其製作方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7218000B2 (en) * 2003-06-27 2007-05-15 Intel Corporation Liquid solder thermal interface material contained within a cold-formed barrier and methods of making same
US8797057B2 (en) 2011-02-11 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. Testing of semiconductor chips with microbumps
US9443783B2 (en) 2012-06-27 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC stacking device and method of manufacture
US9299649B2 (en) 2013-02-08 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. 3D packages and methods for forming the same
US8993380B2 (en) 2013-03-08 2015-03-31 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for 3D IC package
US9281254B2 (en) 2014-02-13 2016-03-08 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming integrated circuit package
US9425126B2 (en) 2014-05-29 2016-08-23 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy structure for chip-on-wafer-on-substrate
US9496189B2 (en) 2014-06-13 2016-11-15 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked semiconductor devices and methods of forming same
US9461018B1 (en) 2015-04-17 2016-10-04 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out PoP structure with inconsecutive polymer layer
US9666502B2 (en) 2015-04-17 2017-05-30 Taiwan Semiconductor Manufacturing Company, Ltd. Discrete polymer in fan-out packages
US9735131B2 (en) 2015-11-10 2017-08-15 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-stack package-on-package structures
US20210066155A1 (en) * 2019-08-30 2021-03-04 Intel Corporation Microelectronics package comprising a package-on-package (pop) architecture with inkjet barrier material for controlling bondline thickness and pop adhesive keep out zone
US11450654B2 (en) * 2019-12-25 2022-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure and method of fabricating the same

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202125655A (zh) * 2019-12-25 2021-07-01 台灣積體電路製造股份有限公司 封裝結構及其製作方法

Also Published As

Publication number Publication date
US20240312864A1 (en) 2024-09-19
TW202307978A (zh) 2023-02-16
US12033912B2 (en) 2024-07-09
US20230048302A1 (en) 2023-02-16
CN115440678A (zh) 2022-12-06

Similar Documents

Publication Publication Date Title
US10804245B2 (en) Semiconductor structure and manufacturing method thereof
TWI773404B (zh) 半導體封裝
US20240087903A1 (en) Package structure
US8338935B2 (en) Thermally enhanced electronic package utilizing carbon nanocapsules and method of manufacturing the same
TWI509769B (zh) 堆疊式封裝裝置及成型一堆疊式封裝裝置之方法
US20130069218A1 (en) High density package interconnect with copper heat spreader and method of making the same
TW202002190A (zh) 半導體裝置封裝體及其製造方法
US10872831B2 (en) Method of forming a semiconductor package
US20240312864A1 (en) Package structure and manufacturing method thereof
US20230326881A1 (en) Semiconductor package with riveting structure between two rings and method for forming the same
TWI765601B (zh) 半導體裝置及製造方法
US20220359322A1 (en) Semiconductor package and method forming the same
TWI741388B (zh) 半導體封裝體及其製造方法
US11929293B2 (en) Semiconductor package with lid structure
US20240038617A1 (en) Package structure and manufacturing method thereof
CN220873554U (zh) 半导体封装
CN220510018U (zh) 半导体装置
CN220963302U (zh) 封装体装置
US20240071857A1 (en) Semiconductor device
CN109935557B (zh) 电子封装件及其制法
WO2022134789A1 (zh) 半导体封装方法及半导体封装结构
WO2014171403A1 (ja) 半導体装置