TWI829915B - 除電方法、基板處理方法及基板處理裝置 - Google Patents

除電方法、基板處理方法及基板處理裝置 Download PDF

Info

Publication number
TWI829915B
TWI829915B TW109112622A TW109112622A TWI829915B TW I829915 B TWI829915 B TW I829915B TW 109112622 A TW109112622 A TW 109112622A TW 109112622 A TW109112622 A TW 109112622A TW I829915 B TWI829915 B TW I829915B
Authority
TW
Taiwan
Prior art keywords
substrate
wafer
voltage
electrostatic chuck
charge amount
Prior art date
Application number
TW109112622A
Other languages
English (en)
Other versions
TW202044479A (zh
Inventor
荒金俊行
綱本哲
大﨑良規
佐藤雅紀
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202044479A publication Critical patent/TW202044479A/zh
Application granted granted Critical
Publication of TWI829915B publication Critical patent/TWI829915B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • H01L21/6833Details of electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32091Radio frequency generated discharge the radio frequency energy being capacitively coupled to the plasma
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23QDETAILS, COMPONENTS, OR ACCESSORIES FOR MACHINE TOOLS, e.g. ARRANGEMENTS FOR COPYING OR CONTROLLING; MACHINE TOOLS IN GENERAL CHARACTERISED BY THE CONSTRUCTION OF PARTICULAR DETAILS OR COMPONENTS; COMBINATIONS OR ASSOCIATIONS OF METAL-WORKING MACHINES, NOT DIRECTED TO A PARTICULAR RESULT
    • B23Q3/00Devices holding, supporting, or positioning work or tools, of a kind normally removable from the machine
    • B23Q3/15Devices for holding work using magnetic or electric force acting directly on the work
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/458Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for supporting substrates in the reaction chamber
    • C23C16/4582Rigid and flat substrates, e.g. plates or discs
    • C23C16/4583Rigid and flat substrates, e.g. plates or discs the substrate being supported substantially horizontally
    • C23C16/4586Elements in the interior of the support, e.g. electrodes, heating or cooling devices
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • C23C16/509Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges using internal electrodes
    • C23C16/5096Flat-bed apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32715Workpiece holder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67109Apparatus for thermal treatment mainly by convection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68742Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a lifting arrangement, e.g. lift pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/6875Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a plurality of individual support members, e.g. support posts or protrusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/14Measuring as part of the manufacturing process for electrical parameters, e.g. resistance, deep-levels, CV, diffusions by electrical means
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02NELECTRIC MACHINES NOT OTHERWISE PROVIDED FOR
    • H02N13/00Clutches or holding devices using electrostatic attraction, e.g. using Johnson-Rahbek effect

Abstract

本發明之課題在於,對基板之殘留吸附進行充分除電。 本發明提供一種除電方法,其具有如下步驟:以將基板載置於靜電吸盤之狀態向處理容器內導入氣體;一面提高直流電壓之絕對值一面將其施加至上述靜電吸盤之吸附電極,直至上述氣體開始放電為止;於上述氣體開始放電之後,施加到達上述基板之電荷量成為0或接近0之電荷中和區域的上述直流電壓之絕對值;以及於施加上述直流電壓之絕對值直至到達上述電荷中和區域為止之後,使上述基板自上述靜電吸盤脫離。

Description

除電方法、基板處理方法及基板處理裝置
本發明係關於一種除電方法及基板處理裝置。
例如,專利文獻1提出如下方法:於要使基板自靜電吸盤脫離時,根據供給至基板背面之傳熱氣體之壓力等監視結果求出靜電吸盤表面之殘留電荷量之大小與正負極性,以與殘留電荷量相同之大小將正負相反之電壓施加至吸盤電極,使基板脫離。 [先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2013-149935號公報
[發明所欲解決之問題]
然而,於算出殘留電荷量,以與所算出之殘留電荷量相同之大小將正負相反之電壓施加至吸盤電極之除電方法中,存在對因靜電吸盤之殘留電荷而致基板被殘留吸附之狀況的除電不充分之情形。
本發明提供一種可對基板之殘留吸附進行充分除電之技術。 [解決問題之技術手段]
根據本發明之一態樣,提供一種除電方法,其具有如下步驟:以將基板載置於靜電吸盤之狀態地向處理容器內導入氣體;一面提高直流電壓之絕對值一面將其施加至上述靜電吸盤之吸附電極,直至上述氣體開始放電為止;於上述氣體開始放電之後,施加到達上述基板之電荷量成為0或接近0之電荷中和區域的上述直流電壓之絕對值;以及於施加上述直流電壓之絕對值直至到達上述電荷中和區域為止之後,使上述基板自上述靜電吸盤脫離。 [發明之效果]
根據一觀點,可對基板之殘留吸附進行充分除電。
以下,參照圖式對用以實施本發明之形態進行說明。於各圖式中,存在對相同構成部分標註相同符號而省略重複說明之情形。
[基板處理裝置之構成] 首先,一面參照圖1一面對基板處理裝置1之構成之一例進行說明。圖1係表示一實施形態之基板處理裝置1之一例之剖面模式圖。本實施形態之基板處理裝置1係電容耦合型之平行平板基板處理裝置,具有大致圓筒形之處理容器10。處理容器10之內表面已被實施氧化鋁膜處理(陽極氧化處理)。處理容器10之內部成為藉由電漿而進行蝕刻處理或成膜處理等電漿處理之處理室。
載台20載置作為基板之一例之晶圓W。載台20例如由鋁(Al)、鈦(Ti)或碳化矽(SiC)等形成。載台20亦作為下部電極發揮功能。
於載台20之上側,設置有用以靜電吸附晶圓W之靜電吸盤22。靜電吸盤22為介電體之基材24之間夾著吸附電極23之構造。於吸附電極23經由開關37而連接有電源36。若自電源36向吸附電極23施加直流電壓(以下,亦稱為「HV電壓」),則藉由庫倫力而將晶圓W吸附於靜電吸盤22。
於靜電吸盤22之外周側之上部,以包圍晶圓W之外緣部之方式載置有圓環狀之邊緣環25(亦稱為聚焦環)。邊緣環25例如由矽形成,以將電漿朝向晶圓W之表面聚斂,使電漿處理之效率提高之方式發揮功能。
載台20由支持體21支持,藉此,載台20保持於處理容器10之底部。於支持體21之內部,亦可形成冷媒流路。又,亦可將傳熱氣體供給至晶圓W之背面。藉由使冷媒於冷媒流路中循環,將傳熱氣體供給至晶圓W之背面,而控制晶圓W之溫度。
自第1高頻電源32向載台20施加特定頻率之電漿產生用之高頻電力HF。又,自第2高頻電源34向載台20施加頻率較電漿產生用之高頻電力HF之頻率低的偏置電壓產生用之高頻電力LF。第1高頻電源32經由第1匹配器33而電性地連接於載台20。第2高頻電源34經由第2匹配器35而電性地連接於載台20。第1高頻電源32例如將100 MHz之高頻電力HF施加至載台20。第2高頻電源34例如將13.56 MHz之高頻電力LF施加至載台20。
第1匹配器33使第1高頻電源32之內部(或輸出)阻抗與負載阻抗匹配。第2匹配器35使第2高頻電源34之內部(或輸出)阻抗與負載阻抗匹配。再者,於本實施形態中,將第1高頻電力施加至載台20,但亦可施加至氣體簇射頭40。
氣體簇射頭40以經由被覆其外緣部之屏蔽環11而將處理容器10之頂壁之開口堵塞之方式安裝。氣體簇射頭40接地。氣體簇射頭40亦可由矽形成。氣體簇射頭40亦作為與載台20(下部電極)對向之對向電極(上部電極)發揮功能。
於氣體簇射頭40,形成有導入氣體之氣體導入口41。於氣體簇射頭40之內部,設置有用以擴散氣體之擴散室42。自氣體供給源50輸出之氣體經由氣體導入口41而供給至擴散室42,擴散後自多個氣體供給孔43導入至處理容器10之內部。
於處理容器10之底面形成有排氣口60,藉由連接於排氣口60之排氣裝置65而對處理容器10內進行排氣。藉此,可將處理容器10內維持為特定之真空度。於處理容器10之側壁設置有閘閥G。閘閥G於向處理容器10搬入晶圓W及自處理容器10搬出晶圓W時開閉。
於基板處理裝置1,設置有控制裝置整體之動作之控制部100。控制部100具有CPU(Central Processing Unit,中央處理單元)105、ROM(Read Only Memory,唯讀記憶體)110及RAM(Random Access Memory,隨機存取記憶體)115。CPU105根據儲存於RAM115等之記憶區域之製程配方,執行蝕刻等所需處理。於製程配方中,記載有製程時間、壓力(氣體之排出)、高頻電力或電壓、各種氣體流量、處理容器內溫度(上部電極溫度、處理容器之側壁溫度、晶圓W溫度、靜電吸盤溫度等)、冷媒之溫度等,其等為相對於製程條件之裝置之控制資訊。再者,表示該等程式或處理條件之製程配方亦可記憶於硬碟或半導體記憶體。又,製程配方亦可於收容在CD-ROM(compact disc read only memory,唯讀光碟)、DVD(Digital Versatile Disc,數位多功能光碟)等可攜性之可電腦讀取之記憶媒體中之狀態下設置於特定位置,而被讀出。
於搬送晶圓時,控制閘閥G之開閉。若將晶圓W自搬入搬出口19搬入至處理容器10,則晶圓W被自臂交接至推進銷90。推進銷90例如設置有3根(於圖1中僅顯示2根),貫通載台20,支持晶圓W。
推進銷90藉由銷驅動器82之驅動而上下移動。若推進銷90下降,將晶圓W載置於載台20,則自電源36向吸附電極23施加HV電壓,將晶圓W吸附並保持於靜電吸盤22。
自氣體供給源50向處理容器10內供給處理氣體。自第1高頻電源32向載台20施加第1高頻電力,自第2高頻電源34向載台20施加第2高頻電力。藉此,利用產生於晶圓W上方之電漿之作用與離子之提取而對晶圓W實施特定之電漿處理。
於電漿處理後,自電源36向吸附電極23施加特定之HV電壓,將晶圓W之電荷除電。藉此,晶圓W自靜電吸盤22脫離,自閘閥G搬出至處理容器10之外部。下一晶圓W之搬入、電漿處理及搬出亦同樣地進行。
[晶圓及上部電極間之放電] 一面參照圖2,一面對晶圓W及上部電極間之放電進行說明。圖2(a)表示晶圓W及上部電極間之放電之模式圖,圖2(b)表示晶圓W及上部電極間之等效電路。
若靜電吸盤22之表層因電漿等而變質,則於靜電吸盤22之表面逐漸蓄積殘留電荷,相應地晶圓W帶電。因此,會發生晶圓W之殘留吸附(圖2(b)之晶圓電荷量q),於將晶圓W脫離時對晶圓W之殘留電荷之除電不充分之情形時,會因推進銷90而使晶圓W發生斷裂等損傷。
因此,於本實施形態中,與晶圓W之除電程序一起,進行藉由調整晶圓W之電荷量(帶電量)而將靜電吸盤22表面之殘留電荷消除之處理(以下,亦稱為「脫離程序」)。藉此,避免於使晶圓W自靜電吸盤脫離時晶圓W發生損傷。
具體而言,於脫離程序中,如圖2(a)所示,首先,將氣體填充至晶圓W及上部電極(氣體簇射頭40)間。若於填充有氣體之狀態下自電源36向吸附電極23施加HV電壓,則晶圓W被施加電壓。由於上部電極接地連接,故而若對晶圓施加電壓,則晶圓與上部電極之間產生電位差。若提高施加至吸附電極23之HV電壓,則基於帕申定律(Paschen's law),根據處理容器10內之壓力,於電位差超過特定閾值時產生輝光放電。藉此,電子自上部電極朝向晶圓W移動。因此,藉由在開始輝光放電後控制HV電壓,可連續地控制電荷向晶圓W之供給及/或電荷自晶圓W之放電。從而,藉由調整晶圓W之電荷量,可將靜電吸盤22表面之殘留電荷消除。
如圖2(b)之等效電路所示,將自電源36施加至吸附電極23之HV電壓由V表示。將晶圓W與上部電極(大地)之間之電位差由晶圓電位VO 表示,將晶圓與吸附電極23之間之電位差由V1 表示。
又,將晶圓電荷量由q表示。將靜電吸盤22之靜電電容由C1 表示,將填充有氣體之晶圓及上部電極間之空間之靜電電容由CO 表示。又,將晶圓W及上部電極間之開始放電電壓設為Vth
V=VO +V1 ・・・(a) q=CO VO -C1 V1 ・・・(b) 自(a)式及(b)式導出(c)式。
VO =(C1 V-q)/(CO +C1 )・・・(c)
根據(c)式,若提高HV電壓之V,則晶圓電位VO 上升,若降低HV電壓之V,則晶圓電位VO 下降。然而,若晶圓電位VO 達到開始放電電壓,則於晶圓W及上部電極間產生放電,電子開始於晶圓W及上部電極間移動。若之後亦提高HV電壓,則電子自上部電極向晶圓W側移動,晶圓電荷量q增加。藉此,可對晶圓W進行供電。
[不存在殘留電荷時之晶圓電荷量之調整] 一面參照圖3,一面對靜電吸盤22不存在殘留電荷時之晶圓電荷量之調整進行說明。圖3係表示一實施形態之HV電壓之控制與晶圓電荷量之調整的一例之圖。圖3(a)表示相對於自電源36供給之HV電壓之晶圓電荷量,圖3(b)表示相對於HV電壓之晶圓電位。
於靜電吸盤22不存在殘留電荷時,若自圖3(a)所示之晶圓電荷量為「0」之狀態,如圖3之下側所示之(1)般提高HV電壓,則如圖3(b)所示,晶圓電位單調地上升。然後,於圖3之(2)所示之時序,晶圓電位達到開始放電電壓,開始DC(direct current,直流)放電後,晶圓電位之上升停止。以下,將圖3之(2)所示之開始放電電壓表述為Vth
產生DC放電,晶圓電位固定為開始放電電壓Vth ,根據HV電壓進行對於晶圓之放電或供電。藉由如圖3之(3)所示般將HV電壓控制為適當值,如圖3(a)之箭頭所示,可根據HV電壓連續地調整晶圓電荷量。又,於晶圓電荷量具有負值時,亦同樣地可根據HV電壓連續地調整晶圓電荷量。
[存在殘留電荷時之晶圓電荷量之調整] 其次,一面參照圖4,一面對靜電吸盤22存在殘留電荷時之晶圓電荷量之調整進行說明。圖4係表示一實施形態之晶圓之帶電(殘留電荷量)之正負與晶圓電荷量之調整的一例之圖。圖4(a)及(b)表示因存在於靜電吸盤22之殘留電荷使晶圓W帶負電(-5 μC)之情形時相對於HV電壓之晶圓電荷量及晶圓電位。圖4(c)及(d)表示因存在於靜電吸盤22之殘留電荷使晶圓W帶正電(5 μC)之情形時相對於HV電壓之晶圓電荷量及晶圓電位。
於晶圓W帶負電(-5 μC)之情形時,如圖4(a)之箭頭所示,若將HV電壓自開始輝光放電之開始放電電壓Vth 向正方向控制,則一番努力下終將到達電荷中和點P。於本說明書中,所謂「電荷中和點」,係指晶圓電荷量成為0之點,即,藉由控制HV電壓而利用對於晶圓之放電及/或供電來調整晶圓電荷量從而將靜電吸盤22之殘留電荷消除之點。
於晶圓W發生殘留吸附之情形時,為有電荷殘留於靜電吸盤22表面之狀態。其結果,靜電吸盤22之上之晶圓W成為具有與靜電吸盤22之殘留電荷正負相反之電荷的狀態。於本實施形態中,藉由控制HV電壓,而以晶圓具有之電荷量成為0之方式進行調整。
於晶圓W之殘留電荷量為負之情形時,將HV電壓向正方向控制。例如,圖4(a)中,由於晶圓W帶電-5 μC,故而將HV電壓向正方向控制。如此,自上部電極向晶圓W供給電子,將約700 V之HV電壓施加至吸附電極23時,晶圓電荷量成為0,由此成為靜電吸盤22之殘留電荷被消除之狀態。
相反,於晶圓W之殘留電荷量為正之情形時,將HV電壓向負方向控制。例如,圖4(c)中,由於晶圓W帶電5 μC,故而將HV電壓向負方向控制。如此,自晶圓W向上部電極釋放電子,將約-700 V之HV電壓施加至吸附電極23時,晶圓電荷量成為0,由此成為靜電吸盤22之殘留電荷被消除之狀態。
綜上所述,若使HV電壓V逐漸向正或負變化則一番努力下終將到達電荷中和點。藉由利用該HV電壓之控制來調整晶圓電荷量,可避免晶圓W之殘留吸附。再者,於圖4中,作為一例,將晶圓W及上部電極間之空間之靜電電容CO 設為100[pF],將靜電吸盤22之靜電電容C1 設為10[nF],將開始放電電壓Vth 設定為500[V]而進行模擬。
使HV電壓V循環地向正或負變化之控制之一例如圖5所示。圖5係表示將HV電壓V向正或負控制時之晶圓電荷量之一例之圖。 於(A)中,自晶圓電荷量為0之狀態將HV電壓向正方向控制,使HV電壓上升。 於(B)中,晶圓電位達到正開始放電電壓Vth ,開始放電,自上部電極向晶圓W供給負電荷(電子),晶圓電荷量(此處為負電荷量)增加。 於(C)中,降低HV電壓V。由於若降低HV電壓V則晶圓電位降低,故而不會產生放電。 於(D)中,晶圓電位達到負開始放電電壓-Vth ,開始放電,自晶圓W向上部電極釋放負電荷(電子)。 於(E)中,提高HV電壓V。由於若提高HV電壓V則晶圓電位提高,故而不會產生放電。 於(F)中,晶圓電位達到正開始放電電壓Vth ,開始放電,自上部電極向晶圓W供給負電荷(電子)。
[開始放電電壓] 其次,一面參照圖6,一面對開始放電電壓Vth 進行說明。圖6係表示一實施形態之相對於處理容器10內之壓力的放電電壓之一例之圖。圖6表示用以事前取得HV電壓之控制所使用之「開始放電電壓Vth 」之適當值的實驗結果之一例。圖6之橫軸為處理容器10內之壓力,縱軸為放電電壓。根據圖6之實驗結果,對如下問題進行推定:實際上要向處理容器10內供給何種程度之流量之氣體,將處理容器10內之壓力控制為何種程度,基於帕申定律才容易放電,即,才可使開始放電電壓Vth 變低。根據該實驗結果可知,於200~800 mTorr之範圍內,正側及負側任一側之放電電壓均較低。即,可知,藉由以處理容器10內之壓力成為200~800 mTorr之範圍內之方式供給氣體,開始放電電壓Vth 變低,從而變得容易調整晶圓電荷量。
[除電程序/脫離程序] 本實施形態之除電方法包含以上所說明之利用HV電壓之控制來調整晶圓電荷量之脫離程序。關於本實施形態之除電方法,參照圖7及圖8對除電程序及脫離程序之概略進行說明。圖7係表示一實施形態之除電程序及脫離程序之一例之時序圖。圖8係表示一實施形態之晶圓處理後之除電程序及脫離程序的執行循環之一例之圖。
如圖7所示,脫離程序於晶圓處理後之除電程序之後且為了使晶圓W自靜電吸盤22脫離而即將使推進銷90上升之前執行。如圖7所示,於除電程序中,使HV電壓斷開而將晶圓W於靜電吸盤22上之靜電吸附解除。於除電程序中,亦可於使HV電壓斷開之後,一面將惰性氣體供給至處理容器10內,一面施加與處理晶圓W時所施加之HV電壓正負相反且大小相同之HV電壓。
然後,若開始脫離程序,則以處理容器10內之壓力於200~800 mTorr之範圍內成為預先設定之值之方式,將特定氣體(惰性氣體等)供給至處理容器10內。藉此,可使HV電壓之控制中之開始放電電壓Vth 為適當值。
於脫離程序中,控制HV電壓來調整晶圓電荷量,藉此避免於除電程序後亦因靜電吸盤22表面之殘留電荷使得晶圓W帶正電或負電而產生之晶圓W之殘留吸附狀態。若將HV電壓設為V,則於晶圓電荷量之調整中加以控制之HV電壓由以下(d)式表示。 q=C1 V-(CO +C1 )Vth ・・・(d) 自(d)式導出(e)式。
[數1]
如圖4所示,關於晶圓電荷量之調整,於晶圓W帶負電之情形時,若將HV電壓向正方向控制,則一番努力下終將到達電荷中和點P。於晶圓W帶正電之情形時,若將HV電壓向負方向控制,則一番努力下終將到達電荷中和點P。於電荷中和點P,為靜電吸盤22表面之殘留電荷被消除,晶圓電荷量為0之狀態。藉由將HV電壓向電荷中和點P控制,而使晶圓W之電荷量為0,藉此可避免晶圓W脫離時晶圓W發生損傷。
再者,於脫離程序中,並不限定於將HV電壓向電荷中和點P控制。亦可於開始放電後逐漸施加HV電壓之絕對值直至到達晶圓W之電荷量成為0或接近0之電荷中和區域為止。電荷中和區域亦可為相對於電荷中和點P之電壓的特定範圍內。
例如,於吸附電極23與晶圓W之間之靜電電容C1 為10[nF]之情形時,亦可使HV電壓處於成為目標之電荷中和點之電壓±25[V]以內的電荷中和區域內。據此,於實際吸附晶圓W時,可使靜電吸盤22之殘留電荷量處於晶圓電荷量之1[%]以內。再者,於圖7之脫離程序中,亦可將HV電壓逐漸向電荷中和點P控制。
如圖8所示,於基板處理裝置1中處理晶圓W之處理循環中,首先,將晶圓W搬入至基板處理裝置1(步驟S1)。其次,自電源36將HV電壓施加至吸附電極23,使晶圓W靜電吸附於靜電吸盤22(步驟S2)。其次,將第1高頻電力及第2高頻電力施加至載台20,使自氣體供給源50供給之製程氣體電漿化,對晶圓W進行蝕刻等電漿處理(步驟S3)。
其次,使推進銷90上下移動而使晶圓W振動,測定此時於吸附電極23中流通之感應電流i3 (t),根據感應電流i3 (t)算出晶圓W之殘留電荷量Q,算出自殘留電荷量Q到達中和點之HV電壓(步驟S4)。以下,亦將自殘留電荷量Q到達中和點之HV電壓稱為「目標HV電壓」。感應電流i3 (t)之測定時序只要為晶圓W之電漿處理結束之後且執行除電程序之前即可。
於上次之晶圓處理後使推進銷90上升時所產生之轉矩之測定值為預先規定之第1閾值Tth1 以下之情形時,執行通常之除電程序(步驟S5)。另一方面,於上次之晶圓處理後使推進銷90上升時所產生之轉矩之測定值大於第1閾值Tth1 之情形時,判定為於通常之除電程序中有晶圓W破損之虞。然後,於該情形時,執行本實施形態之除電程序及脫離程序(步驟S6)。
步驟S5之通常之除電程序係使HV電壓斷開而將晶圓W於靜電吸盤22上之吸附解除。於脫離程序中,亦可一面將惰性氣體供給至處理容器10內,一面施加與處理晶圓W時所施加之HV電壓正負相反且大小相同之HV電壓。關於步驟S6之本實施形態之除電程序及脫離程序之詳細情況,將參照圖9於下文加以敍述。
其次,於步驟S5或步驟S6之處理後,使推進銷90上升,使晶圓W脫離(步驟S7)。此時,測定使推進銷90上升時所產生之轉矩。控制部100取得測定所得之轉矩之日誌資訊,監視其最大值如何變化,並在關於進行步驟S5或步驟S6中哪個處理之下一判定處理中使用。其次,搬出晶圓W(步驟S8),搬入下一晶圓W(步驟S1)。
一面參照圖9,一面對藉由以上執行循環而進行之使用針對每個晶圓W加以測量所得之感應電流i3 (t)之除電程序及脫離程序(步驟S6)更詳細地進行說明。圖9之處理主要由控制部100控制。
[除電方法(除電程序及脫離程序)] 圖9係表示一實施形態之包含除電方法(除電程序及脫離程序)之晶圓處理之一例的流程圖。本處理由控制部100之CPU105控制。本處理於使推進銷90上升時所產生之轉矩之測定值大於第1閾值Tth1 之情形時開始。但並不限定於此,亦可於晶圓之除電時對所有晶圓W進行本處理。於該情形時,對所有晶圓執行圖8之步驟S6,但不執行步驟S5。
首先,CPU105將晶圓W搬入至基板處理裝置1(步驟S11)。然後,CPU105使推進銷90下降,自電源36將特定之HV電壓施加至吸附電極23(HV接通),使晶圓W靜電吸附於靜電吸盤22(步驟S11)。其次,CPU105自氣體供給源50供給製程氣體,將第1高頻電力及第2高頻電力施加至載台20(RF接通),使氣體激發而電漿著火(步驟S12)。
其次,CPU105對晶圓W開始蝕刻等電漿處理(步驟S13),於進行特定之電漿處理之後,結束製程(步驟S14)。其次,CPU105使直流電壓HV向吸附電極23之施加停止(HV斷開)(步驟S15)。
其次,CPU105使推進銷90上下移動0.5 mm左右,使晶圓W振動(步驟S16)。藉此,於吸附電極產生感應電流i3 (t)。其次,CPU105將感應電流i3 (t)輸入至相位檢波器80,自相位檢波器80輸出感應電流I3 (步驟S17)。
其次,CPU105使用下述(17)式,根據感應電流I3 算出晶圓W之殘留電荷量Q(步驟S18)。其次,CPU105根據所算出之殘留電荷量Q算出用以到達電荷中和點之目標HV電壓(步驟S19)。
其次,CPU105將特定氣體供給至處理容器10內,將處理容器10內之壓力調整為例如200 mTorr~800 mTorr之範圍內之預先設定之壓力,產生放電(步驟S20)。其次,CPU105將到達電荷中和區域之目標HV電壓施加至吸附電極23,調整晶圓電荷量(步驟S21)。但是,於殘留電荷量Q為負之情形時,可使HV電壓向正方向逐漸上升直至成為目標HV電壓為止。又,於殘留電荷量Q為正之情形時,可使HV電壓向負方向逐漸下降直至成為目標HV電壓為止。如此,藉由控制HV電壓,可一番努力下終將到達晶圓W之殘留電荷被消除之電荷中和點P。
其次,CPU105使推進銷90上升,使晶圓W脫離(步驟S22)。其次,CPU105將晶圓W自處理容器10搬出(步驟S23),結束本處理。
如以上所說明,根據本實施形態之包含脫離程序之除電方法,藉由在使晶圓電荷量成為0或接近0之電荷中和區域控制HV電壓,可將靜電吸盤22之殘留電荷消除,使晶圓W不破損地脫離。
[殘留電荷量Q之測定方法] 最後,一面參照圖10及圖11,一面對殘留電荷量Q之測定方法之一例進行說明。圖10係表示一實施形態之藉由晶圓之位移而產生的感應電流之一例之圖。圖11係表示一實施形態之殘留電荷量之計算所使用的裝置模型之一例之圖。
於對晶圓W進行電漿處理之後要搬出晶圓W時,由於靜電吸盤22表面之殘留電荷之影響,晶圓W上積存有電荷。本實施形態中,於該狀態下使推進銷90上下移動。用以使推進銷90上下移動之信號(以下,稱為「參照信號」)由控制部100控制,被輸入至銷驅動器82。藉由銷驅動器82根據參照信號之輸入來驅動,使推進銷90移動。
如下所述,參照信號之振幅以距離換算後只要為1 mm以下即可,更佳為以距離換算後為0.5 mm以下。又,參照信號之頻率較佳為1 Hz以上10 Hz以下。
移動推進銷90,若晶圓W位移則流通感應電流。於圖10中,線B表示推進銷90之移動速度,線A表示對應於推進銷90之移動而流通之感應電流。若推進銷90之移動速度自0 mm/sec變化為5 mm/sec,開始頂推晶圓W,則開始流通與晶圓W之位移對應之感應電流,流通最大約-1.0[μA]左右之感應電流。此時,是流通負感應電流還是流通正感應電流由積存於晶圓W之電荷之正負決定。
此時,感應電流於與晶圓W對向之所有電極中流通。即,感應電流於吸附電極23、上部電極、處理容器10之內壁中流通。圖10所示係測量產生於吸附電極23之感應電流。於本實施形態中,設置有連接於吸附電極23之電流計46,藉由電流計46測定感應電流。
又,於圖10之例中,推進銷90之移動距離約為0.5 mm。即,藉由推進銷90之上下移動,晶圓W位移約0.5 mm左右。圖11之模型之左側表示晶圓W載置於載台20之狀態,模型之右側表示晶圓W藉由推進銷90自載台20略微提昇了約0.5 mm左右之狀態。晶圓W於未完全自靜電吸盤22脫離而是一部分因殘留吸附而吸附於靜電吸盤22之狀態下,被推進銷90頂推,而略微上升。
[相位檢波法] 感應電流與漏電流之相位錯開90°。因此,相位檢波器80將感應電流之直流電流與漏電流分離而輸出。於利用凱文法對金屬電極進行之電位測定中,以任意電位之電極間(例如,如電容般兩電極(雙極)直接與電源連接)之系統為對象。相對於此,本實施形態之基板處理裝置1中,晶圓W為浮游電極而處於電位無法特定之狀態,電位測定之條件為僅吸附電極23單極。因此,於本實施形態之基板處理裝置1中,無法使用凱文法來測定吸附電極23(單極)之電位。故而,於本實施形態中,必須根據晶圓W與靜電吸盤22之物理構造計算靜電電容C,將晶圓W之電位V與殘留電荷量Q結合起來。
若使用圖11之等效電路進行說明,則於凱文法中,可適應於圖11之內包晶圓W及基材24之上部電極(氣體簇射頭40)與吸附電極23兩電極(雙極)而測定兩電極間之電壓。然而,於凱文法中,無法測定晶圓W與吸附電極23(單極)之狀態。
另一方面,於本實施形態之測量方法中,可直接測定晶圓W與吸附電極23之狀態。晶圓W斷裂或飛迸之要因在於,靜電吸盤22表面之狀態變化導致晶圓W被殘留吸附。針對防止該晶圓W斷裂或飛迸之課題,於本實施形態之測量方法中,於使晶圓自靜電吸盤22脫離之前算出晶圓W之殘留電荷量Q,根據所算出之殘留電荷量Q算出目標HV電壓。
於本實施形態中,根據自相位檢波器80輸出之感應電流之直流電流算出殘留電荷量Q,根據所算出之殘留電荷量Q算出目標HV電壓。然後,藉由在脫離程序時施加目標HV電壓,能以無晶圓W之斷裂、晶圓W之飛迸等之狀態使晶圓自靜電吸盤22脫離。
[殘留電荷量之測量方法] 其次,對殘留電荷量Q之計算方法進行說明。所算出之殘留電荷量Q與圖2所示之晶圓電荷量q相同。於晶圓W帶電之情形時,若晶圓W移動則於上部電極及吸附電極23中流通感應電流。於吸附電極23中流通之感應電流由晶圓之電荷量及晶圓與地電位之間之靜電電容決定。晶圓與地電位之間之靜電電容由靜電吸盤22之構造與處理容器10之構造決定。因此,只要靜電吸盤22之構造與處理容器10之構造確定,則晶圓W與地電位之間之靜電電容可藉由計算而算出。故而,晶圓W之電荷量係以和晶圓與地電位之間之靜電電容對應的值為比例常數,而與感應電流成比例。
於圖11之模型中,若晶圓W移動則於吸附電極23中流通感應電流。其電流量由電流計46測量。求出吸附電極23之感應電流i3 (t)與晶圓W之殘留電荷量Q成比例之式。再者,以下各式中,於各變數所使用之下標為「1」之情形時,表示與上部電極相關之變數,於為「2」之情形時,表示與晶圓相關之變數,於為「3」之情形時,表示與靜電吸盤相關之變數。
首先,若將晶圓W之上下移動以時間函數表達,則利用推進銷90所實現之晶圓W之提昇距離h2 (t)藉由(1)式而算出。 h2 (t)=AO +A1 sin(ωt-ϕ)・・・(1) 此處,A1 為使銷振動時參照信號於空間次元之振幅(銷之上下移動之振幅),AO 為參照信號之振幅之偏移距(偏移距:振幅之中心值),ω為角振動數。
晶圓及上部電極間之距離h1 (t)藉由(2)式而算出。 h1 (t)=Hgap -Hwafer -h2 (t)=BO -AO -A1 sin(ωt-ϕ)・・・(2) 此處,Hgap 為上部電極表面與靜電吸盤表面之距離,Hwafer 為晶圓之厚度,BO 由Hgap -Hwafer 表示。
於晶圓之殘留電荷量Q不放電之情形時,電荷量固定。因此,根據庫侖定律,晶圓之殘留電荷量Q由(3)式表示。 Q=c(t)v(t)=const.・・・(3) 此處,c(t)為晶圓與大地之間之靜電電容,v(t)為晶圓與大地之間之電壓。
由於電荷僅在晶圓帶電,故而晶圓與大地之間之電壓v(t)藉由(4)式而算出。 v(t)=v1 (t)=v3 (t)・・・(4) 此處,v1 (t)為晶圓及上部電極間之電壓,v3 (t)為晶圓與吸附電極之間之電壓。
晶圓之殘留電荷量Q為於上部電極側感應之電荷q1 (t)與於吸附電極側感應之電荷q3 (t)之和。該關係如(5)式所示。 Q=q1 (t)+q3 (t)=q2 (t)・・・(5) q2 (t)表示晶圓之電荷。
晶圓與大地之間之靜電電容c(t)藉由(6)式而算出。 c(t)=(c1 (t)c2 (t)+c2 (t)C3 +C3 c1 (t))/(c2 (t)+C3 )・・・(6) c1 (t)為晶圓及上部電極間之靜電電容,c2 (t)為晶圓與靜電吸盤表面之間之靜電電容,C3 為靜電吸盤表面與吸附電極之間之由介電層充滿的間隙之靜電電容。
根據(3)式及(6)式,晶圓與大地之間之電壓v(t)藉由(7)式而算出。 v(t)=Q/c(t)=(c2 (t)+C3 )Q/(c1 (t)c2 (t)+c2 (t)C3 +C3 c1 (t))・・・(7) 自(5)式與(7)式導出(8)式。 Q=q1 (t)+q3 (t)=v(t)(c1 (t)c2 (t)+c2 (t)C3 +C3 c1 (t))/(c2 (t)+C3 )・・・(8) 各構件間等之靜電電容由(9)式~(13)式表示。 c1 (t)=εO ×Swafer /h1 (t)・・・(9) c1 (t)為晶圓及上部電極間之靜電電容,εO 為真空之相對介電常數,Swafer 為晶圓表面之面積,h1 (t)為晶圓及上部電極間之距離。
c2 (t)=εO ×Swafer /h2 (t)・・・(10) c2 (t)為晶圓與靜電吸盤表面之間之靜電電容,h2 (t)為晶圓與靜電吸盤表面之間之距離。
C3ESC ×εO ×Swafer /hESC ・・・(11) C3 為靜電吸盤表面與吸附電極之間之由介電層充滿的間隙之靜電電容,εESC 為靜電吸盤之材料之相對介電常數,hESC 為靜電吸盤表面與吸附電極之間之距離。 c23 (t)=εESC ×εO ×Swafer /(εESC ×h2 (t)+hESC )・・・(12) c23 (t)為晶圓與吸附電極之間之靜電電容,h2 (t)為晶圓之提昇距離。 c(t)=εO ×Swafer /h1 (t)+εESC ×εO ×Swafer /(εESC ×h2 (t)+hESC )・・・(13) c(t)為晶圓與大地之間之靜電電容。
若使用(2)式、(7)式、(9)式、(11)式,將(8)式展開,則導出求解於吸附電極側感應之電荷q3 (t)之(14)式。 q3 (t)=v(t)×(c1 (t)c2 (t)+c2 (t)C3 +C3 c1 (t))/(c2 (t)+C3 )-q1 (t) =v(t)×c2 (t)C3 /(c2 (t)+C3 ) =c2 (t)C3 Q/(c1 (t)c2 (t)+c2 (t)C3 +C3 c1 (t)) =Qh1 (t)/(εO ×Swafer /C3 +h1 (t)+h2 (t)) =Qh1 (t)/(hESCESC +h1 (t)+h2 (t)) =Q(BO -AO -A1 sin(ωt-ϕ))/(hESCESC +BO ) =Q(BO -AO )/(hESCESC +BO )-QA1 ×sin(ωt-ϕ)/(hESCESC +BO ) =QO -A×sin(ωt-ϕ)・・・(14) 其中,QO =Q(BO -AO )/(hESCESC +BO ),A=QA1 /(hESCESC +BO )。
使用(14)式,吸附電極之感應電流i3 (t)可藉由根據電流之定義將於吸附電極側感應之電荷q3 (t)微分之(15)式而算出。 i3 (t)=dq3 (t)/dt=d/dt(QO -Asin(ωt-ϕ))=-Aωcos(ωt-ϕ)・・・(15) 其結果,吸附電極之感應電流I3 藉由(16)式而算出。 I3 =Aω=QA1 ω/(hESCESC +BO )・・・(16) 若將吸附電極之感應電流i3 (t)輸入至相位檢波器80,將感應電流I3 自相位檢波器80輸出,則控制部100自相位檢波器80根據感應電流I3 使用式(17)算出晶圓W之殘留電荷量Q。 Q=[(hESCESC +BO )/A1 ω]×I3 ・・・(17) 藉由以上方法可算出殘留電荷量Q。
但殘留電荷量Q之計算方法並不限定於此,亦可使用其他方法。又,亦可不算出殘留電荷量Q,而是於脫離程序中,由CPU105採用試錯法(try and error)來決定HV電壓之正負控制方向。
例如,亦可監視晶圓電荷量,根據HV電壓之控制方向與監視值之關係,來判斷中和點處於正方向或負方向中哪個方向。例如,亦可如若將HV電壓向正方向控制時轉矩持續上升則將其重新向負方向控制般,採用試錯法控制HV電壓。
再者,亦可無圖2(b)所示之電流計44。但是,於電流計44配置於上部電極與大地之間之情形時,測定靜電吸盤22之靜電電容C1 時,電流計44之測定值之斜率與靜電電容C1 對應,故而根據電流計44之測定值之斜率可更正確地測定靜電電容C1 。靜電電容C1 幾乎不會於本實施形態之包含脫離程序之除電方法之控制中發生變化,即便偶爾出現靜電電容C1 於本控制中發生變化之情形,亦可根據電流計44之測定值掌握正確之靜電電容C1 。藉由更正確地測定靜電電容C1 ,可更正確地計算殘留電荷量Q等。
如以上所說明,根據本實施形態之除電方法及本實施形態之基板處理裝置1,可對靜電吸盤之殘留電荷進行充分除電。
此次所揭示之一實施形態之除電方法及基板處理裝置應被理解為所有方面皆為例示而並非限制性者。上述實施形態可於不脫離隨附之申請專利範圍及其主旨之前提下以各種形態進行變化及改良。上述複數個實施形態中所記載之事項可於不矛盾之範圍內採取其他構成,又,可於不矛盾之範圍內加以組合。
例如,於利用HV電壓對晶圓電荷量進行之調整中,係利用DC放電,但並不限定於此,亦可藉由高頻電力使氣體激發而產生電漿放電,利用電漿放電進行晶圓電荷量之調整。
本發明之基板處理裝置亦可應用於原子層沈積(Atomic Layer Deposition,ALD)裝置、及電容耦合電漿(Capacitively Coupled Plasma,CCP)、感應耦合電漿(Inductively Coupled Plasma,ICP)、徑向線縫隙天線(Radial Line Slot Antenna,RLSA)、電子迴旋加速器共振電漿(Electron Cyclotron Resonance Plasma,ECR)、螺旋波電漿(Helicon Wave Plasma,HWP)中任一類型之裝置。
又,列舉電漿處理裝置作為基板處理裝置之一例進行了說明,但基板處理裝置只要為對基板實施特定處理(例如,成膜處理、蝕刻處理等)之裝置即可,並不限定於電漿處理裝置。
1:基板處理裝置 10:處理容器 11:屏蔽環 20:載台(下部電極) 21:支持體 22:靜電吸盤 23:吸附電極 24:靜電吸盤之基材 25:邊緣環 32:第1高頻電源 33:第1匹配器 34:第2高頻電源 35:第2匹配器 36:電源 37:開關 40:氣體簇射頭(上部電極) 41:氣體導入口 42:擴散室 43:氣體供給孔 44:電流計 46:電流計 50:氣體供給源 65:排氣裝置 80:相位檢波器 81:電流放大器 82:銷驅動器 90:推進銷 100:控制部 105:CPU 110:ROM 111:RAM G:閘閥 W:晶圓
圖1係表示一實施形態之基板處理裝置之一例之剖面模式圖。 圖2(a)、(b)係表示一實施形態之晶圓及上部電極間之放電之模式圖及等效電路。 圖3(a)、(b)係表示一實施形態之HV電壓之控制與晶圓電荷量之調整的一例之圖。 圖4(a)~(d)係表示一實施形態之殘留電荷量之正負與晶圓電荷量之調整的一例之圖。 圖5係表示一實施形態之HV電壓之控制與晶圓電荷量的一例之圖。 圖6係表示一實施形態之放電電壓之一例之圖。 圖7係表示一實施形態之除電及脫離程序之一例之時序圖。 圖8係表示一實施形態之除電及脫離程序之執行循環的一例之圖。 圖9係表示一實施形態之包含除電程序及脫離程序之晶圓處理之一例的流程圖。 圖10係表示一實施形態之藉由晶圓之位移而產生的感應電流之一例之圖。 圖11係表示一實施形態之殘留電荷量之計算所使用的裝置模型之一例之圖。

Claims (18)

  1. 一種除電方法,其係於對吸附於靜電吸盤之基板的電漿處理之後執行之除電方法,且具有如下步驟:(a)解除了上述基板之向上述靜電吸盤之吸附後,上述基板載置於上述靜電吸盤之狀態下向處理容器內導入氣體;(b)將直流電壓一面提高其絕對值一面施加於上述靜電吸盤之吸附電極,直至藉由上述氣體之放電開始;(c)於上述(b)之後,施加到達上述基板之電荷量成為0或接近0之電荷中和區域的上述直流電壓;及(d)於上述(c)之後,使上述基板自上述靜電吸盤脫離。
  2. 如請求項1之除電方法,其進而具有如下步驟:(e)算出上述基板之殘留電荷量;及(f)基於上述(e)中所算出之上述殘留電荷量,算出於上述(c)中施加之上述直流電壓。
  3. 如請求項2之除電方法,其中於所算出之上述基板之殘留電荷量為負之情形時,將上述直流電壓向正方向控制,於所算出之上述基板之殘留電荷量為正之情形時,將上述直流電壓向負方向控制。
  4. 如請求項1至3中任一項之除電方法,其進而具有如下步驟:(g)測定於處理上述基板之後之脫離時提昇上述基板之推進銷之轉矩;及(h)基於上述(g)中所測定出之上述推進銷之轉矩,來判定是否執行上述除電方法之上述(a)至上述(d)。
  5. 如請求項2之除電方法,其中上述(e)係:使推進銷上下方向移動而使上述基板振動,藉此,使電流自上述吸附電極或向上述吸附電極流通,測定自上述吸附電極流通之上述電流之絕對值,基於上述電流之絕對值,算出上述殘留電荷量。
  6. 如請求項1之除電方法,其中上述(c)係:為了推定上述直流電壓之控制方向與上述基板之殘留電荷量之監視值的關係,監視上述殘留電荷量,基於上述關係,決定上述直流電壓。
  7. 如請求項1至3、5、6中任一項之除電方法,其中上述氣體為惰性氣體。
  8. 如請求項1至3、5、6中任一項之除電方法,其中 於(a)中,以上述處理容器內之壓力成為預先設定之200mTorr以上800mTorr以下之範圍之方式提供上述氣體。
  9. 一種基板處理方法,其具有如下步驟:將基板載置於處理容器內之靜電吸盤;將上述基板保持於上述靜電吸盤,對吸附電極施加第1直流電壓;對上述基板進行電漿處理;停止對上述吸附電極供給上述第1直流電壓;及對上述基板進行電荷中和,上述基板之電荷中和係藉由如請求項1至8中任一項之除電方法來執行。
  10. 一種基板處理裝置,其對基板進行處理,且具備:處理容器;靜電吸盤,其配置於上述處理容器內;及控制部;且上述控制部對包含如下之步驟進行控制:(a)在對吸附於上述靜電吸盤之基板的電漿處理後解除了上述基板之向上述靜電吸盤之吸附後,上述基板載置於上述靜電吸盤之狀態下向處理容器內導入氣體;(b)將直流電壓一面提高其絕對值一面施加於上述靜電吸盤之吸附電極,直至藉由上述氣體之放電開始;(c)於上述(b)之後,施加到達上述基板之電荷量成為0或接近0之電荷中和區域的上述直流電壓;及 (d)於上述(c)之後,使上述基板自上述靜電吸盤脫離。
  11. 如請求項10之基板處理裝置,其中上述控制部進而控制包含如下之步驟:(e)算出上述基板之殘留電荷量;及(f)基於上述(e)中所算出之上述殘留電荷量,算出於(c)中所施加之上述直流電壓。
  12. 如請求項11之基板處理裝置,其進而具備:推進銷,其提昇上述基板;及銷驅動器,其使上述推進銷上下移動;且上述(e)係:(e1)將參照信號輸入至上述銷驅動器;(e2)使用上述銷驅動器使上述推進銷上下移動而使上述基板振動;(e3)藉由使上述基板振動,而測定自上述吸附電極或向上述吸附電極流通之電流之絕對值;及(e4)基於上述電流之絕對值,算出上述殘留電荷量。
  13. 如請求項12之基板處理裝置,其中於上述(e2)中,上述推進銷之振幅為1mm以下。
  14. 如請求項12或13之基板處理裝置,其中於上述(e2)中,上述推進銷之移動時之頻率為1Hz以上10Hz以下。
  15. 如請求項12或13之基板處理裝置,其中於上述(e2)中,上述推進銷之移動時之速度自0mm/s到5mm/s變化。
  16. 如請求項12或13之基板處理裝置,其具有:電流計,其電性連接於上述吸附電極,且自上述吸附電極流通之電流係藉由上述電流計測定。
  17. 一種基板處理裝置,其具備:處理容器;載台,其配置於上述處理容器內,且包含下部電極及靜電吸盤;上部電極,其與上述載台對向;及控制部;且上述控制部構成為執行包含如下步驟之處理:(a)於上述靜電吸盤上載置基板,對上述靜電吸盤施加第1直流電壓;(b)藉由自製程氣體產生之電漿,對上述基板進行電漿處理;(c)停止上述第1直流電壓之施加;及(d)於對上述基板進行電漿處理之後,使上述基板自上述靜電吸盤脫離,且上述(d)包含:(d1)在上述基板載置於上述靜電吸盤之狀態下,向上述處理容器內導入氣體;及 (d2)對上述載台供給第2直流電壓或高頻電力,使在上述基板與上述上部電極之間產生放電。
  18. 如請求項17之基板處理裝置,其中上述(d2)包含:以到達上述基板之電荷量成為0或接近0之電荷中和區域之方式,調整上述第2直流電壓之絕對值或上述高頻電力之大小。
TW109112622A 2019-04-26 2020-04-15 除電方法、基板處理方法及基板處理裝置 TWI829915B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019086407A JP7340953B2 (ja) 2019-04-26 2019-04-26 除電方法、基板処理方法及び基板処理装置
JP2019-086407 2019-04-26

Publications (2)

Publication Number Publication Date
TW202044479A TW202044479A (zh) 2020-12-01
TWI829915B true TWI829915B (zh) 2024-01-21

Family

ID=72917285

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109112622A TWI829915B (zh) 2019-04-26 2020-04-15 除電方法、基板處理方法及基板處理裝置

Country Status (5)

Country Link
US (1) US11462431B2 (zh)
JP (1) JP7340953B2 (zh)
KR (1) KR20200125467A (zh)
CN (1) CN111863691A (zh)
TW (1) TWI829915B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102604456B1 (ko) * 2021-09-24 2023-11-23 주식회사 기가레인 웨이퍼 디척킹 방법
KR20230075632A (ko) * 2021-11-23 2023-05-31 피에스케이 주식회사 지지 유닛, 그리고 이를 포함하는 기판 처리 장치
CN117174646B (zh) * 2023-11-03 2024-03-12 南通莱欧电子科技有限公司 一种半导体生产用静电消除设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201112352A (en) * 2009-05-27 2011-04-01 Tokyo Electron Ltd Electrostatic adsorption electrode and its manufacturing method, and substrate processing device
JP2013149935A (ja) * 2011-12-20 2013-08-01 Tokyo Electron Ltd 離脱制御方法及びプラズマ処理装置
JP2018107265A (ja) * 2016-12-26 2018-07-05 東京エレクトロン株式会社 計測方法、除電方法及びプラズマ処理装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6236555B1 (en) 1999-04-19 2001-05-22 Applied Materials, Inc. Method for rapidly dechucking a semiconductor wafer from an electrostatic chuck utilizing a hysteretic discharge cycle
CN101872733B (zh) * 2009-04-24 2012-06-27 中微半导体设备(上海)有限公司 感测和移除被加工半导体工艺件的残余电荷的系统和方法
JP5923245B2 (ja) 2011-03-30 2016-05-24 東京エレクトロン株式会社 基板除去方法及び記憶媒体
JP7138418B2 (ja) 2017-09-04 2022-09-16 東京エレクトロン株式会社 脱離制御方法及びプラズマ処理装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201112352A (en) * 2009-05-27 2011-04-01 Tokyo Electron Ltd Electrostatic adsorption electrode and its manufacturing method, and substrate processing device
JP2013149935A (ja) * 2011-12-20 2013-08-01 Tokyo Electron Ltd 離脱制御方法及びプラズマ処理装置
JP2018107265A (ja) * 2016-12-26 2018-07-05 東京エレクトロン株式会社 計測方法、除電方法及びプラズマ処理装置

Also Published As

Publication number Publication date
CN111863691A (zh) 2020-10-30
KR20200125467A (ko) 2020-11-04
JP2020184551A (ja) 2020-11-12
US11462431B2 (en) 2022-10-04
US20200343124A1 (en) 2020-10-29
TW202044479A (zh) 2020-12-01
JP7340953B2 (ja) 2023-09-08

Similar Documents

Publication Publication Date Title
TWI764967B (zh) 計測方法、除電方法及電漿處理裝置
TWI829915B (zh) 除電方法、基板處理方法及基板處理裝置
JP4547182B2 (ja) プラズマ処理装置
CN108987233B (zh) 等离子体处理装置和静电吸附方法
JP7138418B2 (ja) 脱離制御方法及びプラズマ処理装置
US20150303092A1 (en) De-chuck control method and control device for plasma processing apparatus
JP2010212678A (ja) 電子チャックからの最適なウェハ除去方法
JP6224428B2 (ja) 載置台にフォーカスリングを吸着する方法
JP6132497B2 (ja) 離脱制御方法及びプラズマ処理装置
US20080242086A1 (en) Plasma processing method and plasma processing apparatus
US20190066982A1 (en) Measuring device, measurement method, and plasma processing device
US9253862B2 (en) Plasma processing method and plasma processing apparatus
JP6273188B2 (ja) プラズマ処理方法
US11658012B2 (en) Control method and plasma processing apparatus
TWI825247B (zh) 測定方法
US11664263B2 (en) Substrate processing method and substrate processing apparatus
KR20220091388A (ko) 플라스마 처리 장치 및 플라스마 처리 방법