TWI807619B - 半導體裝置的製造方法 - Google Patents

半導體裝置的製造方法 Download PDF

Info

Publication number
TWI807619B
TWI807619B TW111103561A TW111103561A TWI807619B TW I807619 B TWI807619 B TW I807619B TW 111103561 A TW111103561 A TW 111103561A TW 111103561 A TW111103561 A TW 111103561A TW I807619 B TWI807619 B TW I807619B
Authority
TW
Taiwan
Prior art keywords
layer
semiconductor
dielectric layer
sacrificial
forming
Prior art date
Application number
TW111103561A
Other languages
English (en)
Other versions
TW202240706A (zh
Inventor
沈書文
陳振平
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202240706A publication Critical patent/TW202240706A/zh
Application granted granted Critical
Publication of TWI807619B publication Critical patent/TWI807619B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6653Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66553Unipolar field-effect transistors with an insulated gate, i.e. MISFET using inside spacers, permanent or not
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Drying Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)
  • Bipolar Transistors (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Element Separation (AREA)

Abstract

在半導體裝置的製造方法中,形成鰭結構,鰭結構包含設置於底部鰭結構上方的第一半導體層和第二半導體層的堆疊層及位於堆疊層上方的硬遮罩層。在暴露的硬遮罩層和堆疊層的至少側壁上方形成犧牲包覆層。進行蝕刻操作,以移除犧牲包覆層的橫向部分,進而在暴露的硬遮罩層和堆疊層的側壁上留下犧牲包覆層。形成第一介電層及第二介電層,第二介電層的材料不同於第一介電層的材料。將第二介電層凹陷,且在凹陷的第二介電層上形成第三介電層,第三介電層的材料不同於第二介電層的材料。在蝕刻操作期間,在犧牲包覆層上方形成保護層。

Description

半導體裝置的製造方法
本發明實施例係有關於半導體技術,且特別是有關於半導體裝置的製造方法。
隨著半導體產業進展至奈米技術製程節點以追求更大的裝置密度、更高效能及更小成本,製造和設計方面的挑戰造就三維設計的發展,例如多閘極場效電晶體(field effect transistor,FET),多閘極場效電晶體包含鰭式場效電晶體(fin FET,FinFET)和全繞式閘極(gate-all-around,GAA)場效電晶體。在鰭式場效電晶體中,閘極電極相鄰於具有閘極介電層設置於其間的通道區的三個側面。由於閘極結構圍繞(環繞)三個表面上的鰭,因此電晶體本質上具有三個閘極來控制通過鰭或通道區的電流。不巧地,第四面(通道的底部)遠離閘極電極,因此不受靠近的閘極控制。相對地,在全繞式閘極場效電晶體中,閘極電極圍繞通道區的所有側面,允許通道區較完全的空乏(depletion),並因為較陡峭的次臨界電流擺幅(sub-threshold current swing;SS)和較小的汲極引致能障下降(drain induced barrier lowering;DIBL),造成短通道效應減弱。電晶體的尺寸持續縮減至次10-15nm科技節點,故需要進一步改善全繞式閘極場效電晶體。
在一些實施例中,提供半導體裝置的製造方法,此方法包含形成鰭結構,鰭結構包含設置於底部鰭結構上方的第一半導體層和第二半導體層的堆疊層及位於堆疊層上方的硬遮罩層;形成隔離絕緣層,使得隔離絕緣層暴露硬遮罩層和堆疊層;在硬遮罩層和堆疊層上方形成犧牲包覆層;進行蝕刻操作,以移除犧牲包覆層的橫向部分,進而在硬遮罩層和堆疊層的側壁上留下犧牲包覆層;在堆疊層和犧牲包覆層上方形成第一介電層;在第一介電層上方形成第二介電層,第二介電層的材料不同於第一介電層的材料;將第二介電層凹陷;以及在凹陷的第二介電層上形成第三介電層,第三介電層的材料不同於第二介電層的材料,進而形成壁鰭結構,其中在蝕刻操作期間,在犧牲包覆層上方形成保護層。
在一些實施例中,提供半導體裝置的製造方法,此方法包含形成複數個鰭結構,複數個鰭結構各包含設置於底部鰭結構上方的第一半導體層和第二半導體層的堆疊層及位於堆疊層上方的硬遮罩層;形成隔離絕緣層,使得隔離絕緣層暴露硬遮罩層和堆疊層;在硬遮罩層和堆疊層上方形成犧牲包覆層;進行蝕刻操作,以移除犧牲包覆層的橫向部分,進而在硬遮罩層和堆疊層的側壁上留下犧牲包覆層,其中在蝕刻操作期間,在犧牲包覆層上方形成保護層;形成第一介電層,第一介電層不完全填充鰭結構之間的空間;在第一介電層上方形成第二介電層,以完全填充鰭結構之間的空間,第二介電層的材料不同於第一介電層的材料;將第二介電層凹陷;在凹陷的第二介電層上形成第三介電層,第三介電層的材料不同於第二介電層的材料,進而形成壁鰭結構;移除硬遮罩層;在鰭結構上方形成犧牲閘極結構;在犧牲閘極結構的側壁及壁鰭結構的一部分的側壁上形成側壁間隙壁;在鰭結構上方相鄰於側壁間隙壁形成源極/汲極結構;在源極/汲極結構上方形成第四介電層;移除犧牲閘極結構;移除犧牲包覆層;移除第一半導體層;以及形成金屬閘極結構圍繞第二半導體層。
在另外一些實施例中,提供半導體裝置的製造方法,此方法包含形成複數個鰭結構,複數個鰭結構各具有半導體鰭、位於半導體鰭上的硬遮罩層、從隔離絕緣層突出的半導體鰭的上部;在硬遮罩層和半導體鰭上方形成犧牲包覆層;部分蝕刻犧牲包覆層的橫向部分;在犧牲包覆層上方形成保護層;移除犧牲包覆層的橫向部分的剩下部分,進而在硬遮罩層和半導體鰭的側壁上留下犧牲包覆層;形成第一介電層,以部分填充半導體鰭之間的空間;在第一介電層上方形成第二介電層,以完全填充空間,第二介電層的材料不同於第一介電層的材料;將第二介電層凹陷;以及在凹陷的第二介電層上形成第三介電層,第三介電層的材料不同於第二介電層的材料,進而在鰭結構之間形成壁鰭結構。
要瞭解的是以下的揭露內容提供許多不同的實施例或範例,以實施提供之主體的不同部件。以下敘述各個構件及其排列方式的特定範例,以求簡化揭露內容的說明。當然,這些僅為範例並非用以限定本發明。例如,元件之尺寸不限於本揭示之一實施方式之範圍或數值,但可取決於元件之處理條件及/或要求性質。此外,在隨後描述中在第二部件上方或在第二部件上形成第一部件之包括第一及第二部件形成為直接接觸之實施例,以及亦可包括額外部件可形成在第一及第二部件之間,使得第一及第二部件可不直接接觸之實施例。為簡單及清晰起見,不同部件可能任意地以不同的比例繪製出。
再者,為了方便描述圖式中一元件或部件與另一(複數)元件或(複數)部件的關係,可使用空間相關用語,例如“在...之下”、“下方”、“下部”、“上方”、“上部”及類似的用語。除了圖式所繪示的方位之外,空間相關用語也涵蓋裝置在使用或操作中的不同方位。所述裝置也可被另外定位(例如,旋轉90度或者位於其他方位),並對應地解讀所使用的空間相關用語的描述。此外,術語“由...製成”可意謂「包括」或「由...組成」。在本發明實施例中,除非另外描述,“A、B及C之一者”意謂著“A、B及/或C”(A、 B、C、A及B、A及C、B及C或A、B及C),並且並不意謂來自A之一個元件、來自B之一個元件及來自C之一個元件。
決定場效電晶體(field effect transistor,FET)(例如鰭式場效電晶體(fin FET,FinFET)以及全繞式閘極(gate-all-around,GAA)場效電晶體)的裝置效能的因素之一為磊晶源極/汲極結構的形狀。特別來說,當將鰭式場效電晶體或全繞式閘極場效電晶體的源極/汲極區凹陷,接著在凹口中形成磊晶源極/汲極層,蝕刻大致定義磊晶源極/汲極結構的形狀。再者,當兩相鄰鰭結構鄰近彼此,磊晶層不期望地合併在一起。在本發明實施例中,應用壁鰭結構(wall fin structure),以將相鄰的源極/汲極磊晶層物理及電性隔離,並用以定義源極/汲極磊晶層的形狀。優化的源極/汲極形狀可改善鰭式場效電晶體及全繞式閘極場效電晶體的開關電流比(Ion/Ioff Current ratio),且可改善裝置效能。
在本發明實施例中,源極/汲極代表源極及/或汲極。應當注意的是,在本發明實施例中,可互換使用源極和汲極,且源極和汲極的結構大致相同。
第1-24D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段。應當理解的是,可在第1-24D圖所示的製程之前、期間及之後提供額外的操作,且對於方法的其他實施例,可取代或消除以下描述的一些操作。可互換這些操作/製程的順序。
如第1A圖所示,第一半導體層20和第二半導體層25交替形成於半導體基底10上方。在一些實施例中,半導體基底10為結晶矽基底。在其他實施例中,半導體基底10包含其他元素半導體(例如鍺)、化合物半導體(包含第IV-IV族化合物半導體(例如SiC和SiGe)、第III-V族化合物半導體(例如GaAs、GaP、GaN、InP、InAs、InSb、GaAsP、AlGaN、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP))或前述之組合。在一實施例中,半導體基底10為絕緣層上覆矽(silicon-on-insulator,SOI)基底的矽層。
第一半導體層20和第二半導體層25由具有不同晶格常數的材料製成,且可包含一層或多層的Si、Ge、SiGe、GaAs、InSb、GaP、GaSb、InAlAs、InGaAs、GaSbP、GaAsSb 或InP。在一些實施例中,第一半導體層20和第二半導體層25由Si、Si化合物、SiGe、Ge或Ge化合物製成。在一實施例中,第一半導體層20為Si 1-xGe x,其中x等於或大於約0.2且等於或小於約0.6,且第二半導體層25為Si 1-yGe y,其中y小於x且等於或小於約0.1。在本發明實施例中,“M化合物”或“M基化合物”表示化合物的大部分為M。
第一半導體層20的厚度可等於或小於第二半導體層25的厚度,且在一些實施例中,第一半導體層20的厚度在約4nm至約30nm的範圍中,且在其他實施例中,第一半導體層20的厚度在約5nm至約20nm的範圍中。在一些實施例中,第二半導體層25的厚度在約4nm至約30nm的範圍中,且在其他實施例中,第二半導體層25的厚度在約5nm至約20nm的範圍中。第一半導體層20的厚度可彼此相同或不同,且第二半導體層25的厚度可彼此相同或不同。雖然第1A圖顯示三個第一半導體層20和三個第二半導體層25,但是數量不限於三個,在一些實施例中,第一半導體層20和第二半導體層25的數量可為1、2或大於3。
再者,在一些實施例中,頂部半導體層24磊晶形成於第一半導體層20和第二半導體層25的堆疊結構上方。在一些實施例中,頂部半導體層24為Si 1-zGe z,其中z等於或大於約0.2且等於或小於約0.7。在一些實施例中,z=x。頂部半導體層24的厚度大於第一半導體層20和第二半導體層25的每一者。在一些實施例中,頂部半導體層24的厚度在約10nm至約100nm的範圍中,且在其他實施例中,頂部半導體層24的厚度在約20nm至約50nm的範圍中。再者,在一些實施例中,由不同於頂部半導體層24的材料製成的蓋半導體層26磊晶形成於頂部半導體層24上。在一些實施例中,蓋半導體層26由Si製成,且具有厚度在約0.5nm至約10nm的範圍中。蓋半導體層26用於控制Ge從頂部半導體層24向外擴散,且在後續進行的化學機械研磨(chemical mechanical polishing,CMP)期間用以維持頂部半導體層24的表面的品質。
再者,包含一層或多層絕緣材料或非晶半導體材料(例如非晶矽)的硬遮罩層15形成於蓋半導體層26上方。在一些實施例中,硬遮罩層15包含第一硬遮罩層15A和第二硬遮罩層15B。在一些實施例中,第一硬遮罩層15A為具有厚度在約1nm至約20nm的範圍中的氧化矽,且第二硬遮罩層15B為具有厚度在約10nm至約100nm的範圍中的氮化矽。
在形成第1A圖所示的堆疊層之後,透過使用一個或多個微影和蝕刻操作形成鰭結構,如第2A圖所示。鰭結構可透過任何合適的方法來圖案化。舉例來說,舉例來說,鰭可透過使用一個或多個光微影製程(包含雙重圖案化或多重圖案化製程)來圖案化。一般來說,雙重圖案化或多重圖案化製程結合了光微影和自對準製程,以創造具有較小間距的圖案,舉例來說,此圖案具有比使用單一直接光微影製程可獲得的間距更小的圖案。舉例來說,在一實施例中,犧牲層形成於基底上方並透過使用光微影製程圖案化。間隔物透過使用自對準製程形成於圖案化犧牲層旁邊。接著,移除犧牲層,且可接著使用剩下的間隔物將硬遮罩層15圖案化。透過使用圖案化硬遮罩層作為蝕刻遮罩,將堆疊半導體層圖案化為鰭結構29,如第2A圖所示。在一些實施例中,頂部半導體層24和蓋半導體層26為硬遮罩層以及用於後續進行化學機械研磨製程時的蝕刻停止層的一部分。
在第2A圖中,鰭結構29沿Y方向延伸,並沿X方向排列。鰭結構的數量不限於第2A圖顯示的兩個,且可小至一個或三個或更多個。在一些實施例中,一個或多個虛設鰭結構形成於鰭結構29的兩側,以改善圖案化操作中的圖案保真度(pattern fidelity)。如第2A圖所示,第一和第二半導體層的交替堆疊物設置於底部鰭結構23上。
在一些實施例中,沿Y方向延伸的鰭結構29的上部的寬度在約5nm至約40nm的範圍中,且在其他實施例中,沿Y方向延伸的鰭結構29的上部的寬度在約10nm至約30nm的範圍中。
在一些實施例中,在形成第一半導體層和第二半導體層的交替堆疊物之前,第一底部半導體層22A磊晶形成於半導體基底10上。第一底部半導體層22A由不同於半導體基底10的材料製成。在一些實施例中,當半導體基底10為矽基底時,第一底部半導體層22A包含SiGe,其中鍺含量在約10%原子百分比(atomic%)至約60%原子百分比(Si 0.9Ge 0.1-Si 0.4Ge 0.6)。在一些實施例中,第一底部半導體層22A的厚度在約4nm至約30nm的範圍中,且在其他實施例中,第一底部半導體層22A的厚度在約5nm至約25nm的範圍中。
再者,第二底部半導體層22B磊晶形成於第一底部半導體層22A上方。第二底部半導體層22B由不同於第一底部半導體層22A的材料製成。在一些實施例中,當第一底部半導體層22A由SiGe製成時,第二底部半導體層22B包含Si或SiGe,其中第二底部半導體層22B的鍺含量小於第一底部半導體層22A,且大於0%原子百分比至約10%原子百分比。在一些實施例中,第二底部半導體層22B的厚度在約40nm至約200nm的範圍中,且在其他實施例中,第二底部半導體層22B的厚度在約50nm至約150nm的範圍中。
接著,如第1B圖所示,第一半導體層20和第二半導體層25交替形成於第二底部半導體層22B上方。相似於第2A圖,形成鰭結構29,如第2B圖所示。
在形成第2A圖所示的鰭結構29之後,一個或多個襯墊層18形成於鰭結構29上方,且包含一層或多層絕緣材料的絕緣材料層30形成於基底上方,以將具有襯墊層18的鰭結構29完全埋置於絕緣材料層30中。
用於襯墊層18和絕緣材料層30的絕緣材料可彼此相同或不同,且包含氧化矽、氮化矽、氮氧化矽(SiON)、SiOCN、SiOC、SiCN、氟摻雜矽酸鹽玻璃(fluorine-doped silicate glass,FSG)或低介電常數介電材料的一個或多個。在一些實施例中,襯墊層18由氧化矽或氮化矽製成,且絕緣材料層30由氧化矽製成。絕緣材料透過低壓化學氣相沉積(low pressure chemical vapor deposition,LPCVD)、電漿輔助化學氣相沉積(plasma enhanced CVD,PECVD)、可流動化學氣相沉積(flowable CVD,FCVD)及/或原子層沉積(atomic layer deposition,ALD)形成。在形成絕緣材料層30之後,可進行退火操作。接著,進行平坦化操作(例如化學機械研磨(CMP)方法及/或回蝕刻方法),使得硬遮罩層15(第二硬遮罩層15B)的上表面從絕緣材料層30暴露,如第3圖所示。
接著,如第4圖所示,將絕緣材料層30凹陷,以形成隔離絕緣層,以暴露鰭結構29的上部。在此操作,隔離絕緣層將鰭結構29彼此隔開,因此隔離絕緣層也被稱為淺溝槽隔離(shallow trench isolation,STI)。
在一些實施例中,將絕緣材料層30凹陷,直到暴露底部鰭結構23的上部。第一半導體層20為將後續移除的犧牲層,且第二半導體層25為將後續形成為半導體線或半導體片(奈米體或奈米結構),作為全繞式閘極場效電晶體的通道層。在一些實施例中,再將絕緣材料層30凹陷蝕刻期間或之後,移除襯墊層18、硬遮罩層15和蓋半導體層26,進而暴露頂部半導體層24,如第4圖所示。在一些實施例中,在透過凹陷蝕刻形成隔離絕緣層之後,進行濕清潔操作,以在頂部半導體層24的側面以及鰭結構的暴露部分中的第一和第二半導體層形成化學氧化層32(請參照第11D圖)。
在形成隔離絕緣層之後,犧牲包覆層35形成於鰭結構29的暴露部分上方,如第5圖所示。犧牲包覆層35包含一個或多個絕緣材料或半導體材料。在一些實施例中,犧牲包覆層35包含非晶或多晶半導體材料(例如Si、SiC、SiGe或Ge)。在某些實施例中,犧牲包覆層35為非晶SiGe,具有Ge濃度在約20%原子百分比至約40%原子百分比的範圍中。在一些實施例中,犧牲包覆層35的Ge濃度相同或相似於第一半導體層20的Ge濃度(濃度差異在± 5%內)。在一些實施例中,犧牲包覆層35的厚度在約5nm至約50nm的範圍中。如果犧牲包覆層35的厚度小於此範圍,形成金屬閘極的空間太小,且可能無法適當地形成金屬閘極結構的一些層。如果犧牲包覆層35的厚度大於此範圍,可能不足以使相鄰鰭結構之間電性隔離。在一些實施例中,在形成犧牲包覆層35之前,薄半導體層形成於鰭結構29的暴露部分上方。在一些實施例中,薄半導體層為非摻雜矽。在一些實施例中,非摻雜矽為結晶矽。在一些實施例中,薄半導體層的厚度在約2nm至約3nm的範圍中。在一些實施例中,犧牲包覆層35透過化學氣相沉積或原子層沉積順應性形成。在一些實施例中,犧牲包覆層35的沉積溫度小於或相似於第一半導體層20的沉積溫度。在一些實施例中,犧牲包覆層35的沉積溫度在約500 °C至約650 °C的範圍中。源氣體包含SiH 4、GeH 4和HCl的混合物,以H 2或N 2作為載氣。犧牲包覆層35控制隔離區域中的應力。
接著,如第6圖所示,進行一個或多個回蝕刻操作,以移除犧牲包覆層35的水平部分,使得暴露頂部半導體層24的上表面以及絕緣材料層30的上表面。在一些實施例中,在沉積-蝕刻操作之後,進行濕清潔製程,以移除殘留物。
第7A-7D圖顯示移除犧牲包覆層35的水平部分的回蝕刻操作的細節。
在一些實施例中,如第7A圖所示,使用CF 4和Ar的混合氣體進行穿透(breakthrough)電漿蝕刻。穿透蝕刻移除犧牲包覆層35的肩部。接著,進行主要電漿蝕刻,如第7B圖所示。在一些實施例中,使用Cl 2和N 2的混合氣體。在一些實施例中,主要電漿蝕刻的偏壓電壓大於穿透蝕刻的偏壓電壓。透過主要電漿蝕刻的偏壓電壓大於穿透蝕刻的偏壓電壓,更有效地移除犧牲包覆層35的水平部分。在一些實施例中,以射頻產生的電漿在約0.5MHz至2MHz的範圍中。在一些實施例中,主要蝕刻直到犧牲包覆層35的水平部分的厚度剩下約1nm至約2nm時停止。
在主要蝕刻之後,進行原子層處理製程,以形成在犧牲包覆層35上方形成保護層36,如第7C圖所示。在一些實施例中,保護層36包含犧牲包覆層35的氧化物(例如SiGe氧化物)。在一些實施例中,透過使用原子層處理以含氧氣體將犧牲包覆層35的表面直接氧化。在一些實施例中,含氧氣體為SO 2、NO 2、N 2O、CO 2、O 2或臭氧的一個或多個。在某些實施例中,使用SO 2。在一些實施例中,一起使用一個或多個載氣(例如H 2、N 2或Ar)與含氧氣體。在一些實施例中,透過使用電漿進行犧牲包覆層35的氧化。在一些實施例中,電漿氧化期間的基底溫度在約25 °C至約100 °C的範圍中,且在其他實施例中,電漿氧化期間的基底溫度在約40 °C至約80 °C的範圍中。在一些實施例中,保護層36的厚度在約1nm至約5nm的範圍中。當保護層36太薄時,保護層36無法在後續去腳(defooting)蝕刻操作中保護犧牲包覆層35的側壁,而當保護層36太厚時,需要不必要的長時間氧化製程,這可能使犧牲包覆層35及/或第一/第二半導體層的特性變弱。在其他實施例中,保護層36包含犧牲包覆層35的氮化物或氮氧化物(例如SiGe氮化物或SiGe氮氧化物)。
接著,如第7D圖所示,進行去腳蝕刻,以完全移除犧牲包覆層35形成於絕緣材料層30上的水平部分。在一些實施例中,去腳蝕刻使用Cl 2和N 2的混合氣體或CF 4和Ar的混合氣體。在一些實施例中,去腳蝕刻包含高偏壓模式(偏壓電壓在約250W至約350W的範圍中)以及低偏壓模式(偏壓電壓在約50W至約150W的範圍中)。由於犧牲包覆層35的側壁的底部不被保護層36覆蓋,因此蝕刻犧牲包覆層35的側壁的底部比犧牲包覆層35的側壁的中間部更多。因此,如第7E圖所示,寬度A為在最上方第二半導體層25與頂部半導體層24之間的界面測量的犧牲包覆層35的側壁的外表面之間的距離,寬度B為在犧牲包覆層35的側壁與絕緣材料層30的上表面之間的界面測量的犧牲包覆層35的側壁的外表面之間的距離,寬度A相似於寬度B。換句話說,在回蝕刻操作之後,犧牲包覆層35的側壁不具有尾部或基腳(尾部形狀)。在一些實施例中,在密集圖案中的B-A值在約0nm至約0.1nm的範圍中,其中相鄰鰭結構之間的空間在約40nm或更小。在其他實施例中,在密集圖案中的B-A值在約0.2nm至約0.8nm的範圍中。當相鄰鰭結構之間的空間在約100nm或更大時,在疏鬆圖案中的B-A值在約0.5nm至約1.0nm的範圍中。當不形成保護層36時,在疏鬆圖案中的B-A值為5nm或更大。在一些實施例中,在回蝕刻操作之後或在回蝕刻操作期間,犧牲包覆層35的側壁上的保護層36透過例如使用稀釋氫氟酸的濕蝕刻來完全移除。在其他實施例中,在密集圖案中,寬度A比寬度B大約0.1nm至約0.5nm。
之後,第一介電層40形成於鰭結構上方,且第二介電層45形成於第一介電層40上方,使得鰭結構完全埋置於第二介電層45中,如第8圖所示。第一介電層40包含一層或多層絕緣材料(例如氧化矽、氮氧化矽、氮化矽、SiOC、SiCN或SiOCN),此絕緣材料透過低壓化學氣相沉積(LPCVD)、電漿輔助化學氣相沉積或原子層沉積(ALD)或任何其他合適的膜形成方法形成。在某些實施例中,使用SiCN或SiOCN作為第一介電層40。在一些實施例中,如第8圖所示,第一介電層40順應性形成於鰭結構上方,使得在相鄰鰭結構之間形成空間。在一些實施例中,第一介電層40的厚度在約2.5nm至約20nm的範圍中,且在其他實施例中,第一介電層40的厚度在約5nm至約10nm的範圍中。
第二介電層45的材料不同於第一介電層40的材料。在一些實施例中,第二介電層45包含一層或多層絕緣材料(例如氧化矽、氮氧化矽、氮化矽、SiOC、SiCN或SiOCN),此絕緣材料透過低壓化學氣相沉積(LPCVD)、電漿輔助化學氣相沉積或原子層沉積(ALD)或任何其他合適的膜形成方法形成。在一些實施例中,第二介電層45由氮化矽或氧化矽製成。在一些實施例中,第二介電層45由包含第一層和第二層。第一層透過例如可流動化學氣相沉積製程,接著在惰性氣體環境中400°C至800°C的熱退火製程形成的氧化矽。第二層也可為透過電漿輔助化學氣相沉積製程形成的第二層。在一些實施例中,第二介電層45的厚度在約60nm至約500nm的範圍中。如第8圖所示,在一些實施例中,第二介電層45完全填充相鄰鰭結構之間的空間。在其他實施例中,空間的底部形成空隙。在一些實施例中,一個或多個額外的介電層形成於第一介電層40與第二介電層45之間。
在形成第二介電層45之後,進行平坦化製程(例如回蝕刻製程或化學機械研磨(CMP)製程),以將第二介電層45平坦化,並暴露頂部半導體層24的上表面。在一些實施例中,輕微蝕刻頂部半導體層24約5nm至約10nm。再者,進行一個或多個額外的回蝕刻操作,以將第二介電層45凹陷,如第9圖所示。將第二介電層45凹陷至和頂部半導體層24與最上方的一個第二半導體層25之間的界面大致等高(± 5nm)。在一些實施例中,之後,更修整(蝕刻)第一介電層40,以暴露犧牲包覆層35的一部分。
接著,如第10A-10D圖所示,第三介電層50形成於凹陷的第二介電層45上。第10A圖為沿X方向的剖面示意圖,第10B圖為沿對應於第10A圖的線Y1-Y1的Y方向的剖面示意圖,第10C圖為沿對應於第10A圖的線Y2-Y2的Y方向的剖面示意圖,且第10D圖為等角視圖。
第三介電層50的材料不同於第一介電層40和第二介電層45的材料。在一些實施例中,第三介電層50包含對於多晶矽或非晶SiGe蝕刻具有比第二介電層45更小的蝕刻速率的材料。在一些實施例中,第三介電層50包含高介電常數介電材料。在一些實施例中,第三介電層50包含具有比第二介電層45及/或第一介電層40更大的介電常數(k)的材料。
在一些實施例中,第三介電層50包含一層或多層非摻雜氧化鉿(例如HfO x,0 < x ≤ 2)、摻雜一個或多個其他元素的氧化鉿(例如HfSiO、HfSiON、HfTaO、HfTiO或HfZrO)、氧化鋯、氧化鋁、氧化鈦以及二氧化鉿-氧化鋁(HfO 2-Al 2O 3)合金。在某些實施例中,使用氧化鉿(HfO x)作為第三介電層50。第三介電層50可透過低壓化學氣相沉積(LPCVD)、電漿輔助化學氣相沉積或原子層沉積(ALD)或任何其他合適的膜形成方法形成。如第10A圖所示,第三介電層50完全填充相鄰鰭結構之間的空間。在形成第三介電層50完全覆蓋鰭結構之後,進行平坦化操作(例如回蝕刻製程或化學機械研磨製程),以將第三介電層50的上表面平坦化,以暴露頂部半導體層24的上表面,如第10A-10D圖所示。在一些實施例中,取決於裝置及/或製程需求,留在頂部半導體層24上的第三介電層50的厚度在約5nm至約100nm的範圍中,留在頂部半導體層24上的第三介電層50的寬度在約10nm至約80nm的範圍中。因此,壁鰭結構(wall fin structure)透過相鄰鰭結構之間的第一介電層40、第二介電層45、第三介電層50形成。在一些實施例中,在形成壁鰭結構之後,進行退火製程在溫度約800 °C至約1000 °C,退火製程的時間在約10秒至約60秒。
接著,如第11A-11D圖所示,頂部半導體層24透過一個或多個乾蝕刻操作或濕蝕刻操作移除。在第11A-11C圖至第23A-23C圖中,圖式“B”為沿對應於圖式“A”的線Y1-Y1的Y方向的剖面示意圖,而圖式“C”為沿對應於圖式“A”的線Y2-Y2的Y方向的剖面示意圖。第11D圖為上視(平面)圖。如第11A圖所示,形成具有透過犧牲包覆層35形成的側壁的凹槽。在移除頂部半導體層24之後,犧牲閘極介電層62形成於最上方的一個第二半導體層25、第一介電層40的側壁以及第三介電層50上,如第11A-11C圖所示。犧牲閘極介電層62包含一層或多層絕緣材料,例如氧化矽為主的材料。在一實施例中,使用化學氣相沉積形成氧化矽。犧牲閘極介電層62的厚度在約1nm至約5nm的範圍中。
再者,如第12A-12C圖所示,形成犧牲(虛設)閘極電極層64,且硬遮罩層66形成於犧牲閘極電極層64上。犧牲閘極電極層64毯覆式沉積於犧牲閘極介電層62上以及第三介電層50上方,使得第三介電層50完全埋置於犧牲閘極電極層64中。犧牲閘極電極層64包含矽,例如多晶矽或非晶矽。在一些實施例中,犧牲閘極電極層64的厚度在約100nm至約200nm的範圍中。在一些實施例中,對犧牲閘極電極層64進行平坦化操作。犧牲閘極介電層62和犧牲閘極電極層64透過使用化學氣相沉積來沉積(包含低壓化學氣相沉積及電漿輔助化學氣相沉積)、物理氣相沉積(physical vapor deposition,PVD)、原子層沉積或其他合適的製程。之後,硬遮罩層66形成於犧牲閘極電極層64上方。硬遮罩層66包含一層或多層的氮化矽層或氧化矽層。
接著,對硬遮罩層66和犧牲閘極電極層64進行圖案化操作,以形成犧牲閘極電極,如第13A-13C圖所示。在一些實施例中,犧牲閘極電極層64的寬度在約5nm至約30nm的範圍中,且在其他實施例中,犧牲閘極電極層64的寬度在約10nm至約20nm的範圍中。在一些實施例中,兩個或多個犧牲閘極電極沿Y方向排列。在某些實施例中,一個或多個虛設犧牲閘極電極形成於犧牲閘極電極的兩側,以改善圖案保真度。
再者,側壁間隙壁65形成於犧牲閘極電極層64上方,如第14A-14C圖所示。一個或多個絕緣層以順應性方式沉積,以分別在犧牲閘極電極的垂直表面(例如側壁)、水平表面以及頂部和第一介電層40的側壁上具有大致相等厚度。接著,透過使用非等向性蝕刻,形成側壁間隙壁65。在一些實施例中,側壁間隙壁65具有厚度在約3nm至約20nm的範圍中。側壁間隙壁65包含氮化矽、SiON、SiCN、SiOC、SiOCN或任何其他合適的介電材料的一個或多個。在一些實施例中,由於第三介電層50的高度比具有硬遮罩層的犧牲閘極電極層64的高度小很多,因此側壁間隙壁65在第一介電層40(在第三介電層50上)的側壁上的厚度小於側壁間隙壁65在犧牲閘極電極層64上的厚度,或沒有側壁間隙壁形成於第一介電層40(在第三介電層50上)的側壁上,如第14D圖所示。
接著,透過使用一個或多個蝕刻操作在源極/汲極區向下蝕刻第一半導體層20和第二半導體層25的堆疊結構,進而形成源極/汲極空間69,如第15A-15D圖所示。第15D圖為上視(平面)圖,其中為了簡單起見,省略一些層/元件。在一些實施例中,也部分蝕刻底部鰭結構23。在一些實施例中,在蝕刻期間,部分或完全移除犧牲包覆層35。在一些實施例中,當沒有或很薄的側壁間隙壁形成於第三介電層50上的第一介電層40的側壁上時,也在蝕刻期間移除犧牲包覆層35,以形成源極/汲極空間69。
再者,形成內部間隙壁,如第16A-16D圖及第17A-17C圖所示。在源極/汲極空間69中的Y方向中橫向蝕刻第一半導體層20,進而形成孔洞71A,如第16B圖所示。在一些實施例中,第一半導體層20的橫向蝕刻量在約0.5nm至約10nm的範圍中,且在其他實施例中,第一半導體層20的橫向蝕刻量在約1nm至約5nm的範圍中。
當第一半導體層20為SiGe且第二半導體層25為Si時,透過等向性蝕刻(例如濕蝕刻)可選擇性蝕刻第一半導體層20。在一些實施例中,濕蝕刻劑包含H 2O 2、CH 3COOH和HF的混合溶液,之後以H 2O清潔。在一些實施例中,混合溶液的蝕刻以及水清潔重複10次到20次。在一些實施例中,使用混合溶液的蝕刻時間在約1分鐘至約2分鐘。在一些實施例中,使用混合溶液的溫度在約60 ºC至約90 ºC。如第16D圖所示,擴展源極/汲極空間69,以沿Y方向具有孔洞71B。
接著,第四介電層順應性形成於源極/汲極空間69中第一半導體層20的蝕刻橫向末端上以及第二半導體層25的末端表面上。第四介電層包含氮化矽、氧化矽、SiON、SiCN、SiOC、SiOCN或任何其他合適的介電材料的一個或多個。在一些實施例中,第四介電層由不同於側壁間隙壁65的材料製成。第四介電層可透過原子層沉積或任何其他合適的方法形成。
在形成第四介電層之後,進行蝕刻操作,以部分移除第四介電層,進而形成內部間隙壁70,如第17B圖所示。在一些實施例中,內部間隙壁70的末端表面比第二半導體層25的末端表面凹陷更多。在一些實施例中,凹陷量在約0.2nm至約3nm的範圍中,且在其他實施例中,凹陷量在約0.5nm至約2nm的範圍中。在其他實施例中,凹陷量小於0.5nm,且可等於0(即內部間隙壁70的末端表面與第二半導體層25的末端表面彼此齊平)。在一些實施例中,在形成第四介電層之前,形成具有比第四介電層更小厚度的額外介電層,因此內部間隙壁70具有兩層結構。
如第17D圖所示,由與內部間隙壁70相同材料製成的第四介電層70A也形成於剩下的犧牲包覆層35上。在一些實施例中,第四介電層70A接觸第三介電層50並將相鄰的犧牲包覆層35隔開。此外,犧牲包覆層35的底部透過上述的去腳蝕刻充分移除,犧牲包覆層35的表面不暴露於源極/汲極空間69。
之後,如第18A-18D圖所示,源極/汲極磊晶層形成於源極/汲極空間69中。第18D圖為省略一些部件/元件的上視(平面)圖。源極/汲極磊晶層包含一層或多層用於n型場效電晶體的SiP、SiAs、SiCP、SiPAs及/或SiC以及用於p型場效電晶體的SiGe、GeSn及/或SiGeSn。在一些實施例中,半導體裝置包含具有彼此不同的源極/汲極磊晶層的p型場效電晶體和n型場效電晶體。在一些實施例中,n型場效電晶體包含磊晶層84N,磊晶層84N包含SiP、SiAs、SiCP、SiPAs及/或SiC,且p型場效電晶體包含磊晶層84P,磊晶層84P包含SiGe、GeSn及/或SiGeSn。在一些實施例中,對於p型場效電晶體,源極/汲極磊晶層摻雜硼(B)。在一些實施例中,源極/汲極磊晶層包含多層。在一些實施例中,源極/汲極磊晶層不接觸第18D圖顯示的第四介電層70A,留下空隙,且在其他實施例中,源極/汲極磊晶層接觸具有小空隙的第四介電層70A。在某些實施例中,源極/汲極磊晶層與第四介電層70A之間沒有形成空隙。
在一些實施例中,n型場效電晶體的源極/汲極磊晶層包含第一磊晶層82、第二磊晶層84和第三磊晶層86。在一些實施例中,第一磊晶層82由SiP、SiAs或SiAs:P或前述之組合製成。在一些實施例中,第一磊晶層82的P濃度在約0.5 × 10 19atoms/cm 3至約5× 10 20atoms/cm 3的範圍中,且在其他實施例中,第一磊晶層82的P濃度在約0.8 × 10 19atoms/cm 3至約2× 10 20atoms/cm 3的範圍中。在一些實施例中,第二磊晶層84由SiP製成。在一些實施例中,第二磊晶層84的P濃度大於第一磊晶層82的P濃度,且第二磊晶層84的P濃度在約1 × 10 21atoms/cm 3至約5× 10 21atoms/cm 3的範圍中。在其他實施例中,第二磊晶層84的P濃度在約12× 10 21atoms/cm 3至約4× 10 21atoms/cm 3的範圍中。在一些實施例中,第三磊晶層86由SiGeP製成。在一些實施例中,第三磊晶層86的P濃度等於或小於第二磊晶層84的P濃度,並大於第一磊晶層82的P濃度,且第三磊晶層86的P濃度在約0.5 × 10 21atoms/cm 3至約4× 10 21atoms/cm 3的範圍中。在其他實施例中,第三磊晶層86的P濃度在約1 × 10 21atoms/cm 3至約3× 10 21atoms/cm 3的範圍中。在一些實施例中,第三磊晶層86的Ge濃度在約0.5%原子百分比至約10%原子百分比的範圍中,且在其他實施例中,第三磊晶層86的Ge濃度在約1%原子百分比至約5%原子百分比的範圍中。
在一些實施例中,p型場效電晶體的源極/汲極磊晶層包含第一磊晶層82、第二磊晶層84和第三磊晶層86。第一磊晶層82由摻雜B的SiGe製成。在一些實施例中,第一磊晶層82的Ge含量在約15%原子百分比至約30%原子百分比的範圍中。在一些實施例中,第一磊晶層82的B濃度在約1 × 10 19atoms/cm 3至約1× 10 21atoms/cm 3的範圍中。在其他實施例中,第一磊晶層82的B濃度在約5 × 10 19atoms/cm 3至約5× 10 20atoms/cm 3的範圍中。在一些實施例中,第二磊晶層84由摻雜B的SiGe製成。在一些實施例中,第二磊晶層84 的Ge含量在約20%原子百分比至約35%原子百分比的範圍中。在一些實施例中,第二磊晶層84 的B濃度等於或大於第一磊晶層82的B濃度,且第二磊晶層84 的B濃度在約0.5 × 10 20atoms/cm 3至約1× 10 21atoms/cm 3的範圍中。在其他實施例中,第二磊晶層84 的B濃度在約1 × 10 20atoms/cm 3至約5× 10 20atoms/cm 3的範圍中。在一些實施例中,第三磊晶層86由摻雜B的SiGe製成。在一些實施例中,第三磊晶層86的Ge含量在約25%原子百分比至約60%原子百分比的範圍中。在一些實施例中,第三磊晶層86的平均Ge含量大於第二磊晶層84的Ge含量。在一些實施例中,第三磊晶層86的B濃度在約5 × 10 19atoms/cm 3至約5× 10 21atoms/cm 3的範圍中。在其他實施例中,第三磊晶層86的B濃度在約1 × 10 20atoms/cm 3至約3× 10 21atoms/cm 3的範圍中。源極/汲極磊晶層透過使用化學氣相沉積、原子層沉積或分子束磊晶(molecular beam epitaxy,MBE)的磊晶成長方法形成。
如第18A和18D圖所示,沿X方向將相鄰磊晶層隔開的壁結構包含作為側壁的第二介電層45、第三介電層、第一介電層40 以及第四介電層70A(內部間隙壁)。
在形成源極/汲極磊晶層之後,第五介電層90形成於源極/汲極磊晶層上方,如第19A-19C圖所示。第五介電層90包含氮化矽、氧化矽、SiON、SiOC、SiCN、SiOCN或任何其他合適的介電材料的一個或多個。接著,進行平坦化操作(例如化學機械研磨操作),以暴露犧牲閘極電極層64的上表面,如第19B和19C圖所示。
接著,移除犧牲閘極電極層64和犧牲閘極介電層62,如第20A-20C圖所示。第五介電層90在移除犧牲閘極結構期間保護源極/汲極磊晶層。犧牲閘極結構可透過使用電漿乾蝕刻及/或濕蝕刻移除。當犧牲閘極電極層64為多晶矽時,可使用濕蝕刻劑(例如四甲基氫氧化銨(Tetramethyl ammonium hydroxide,TMAH)溶液),以選擇性移除犧牲閘極電極層64。之後,使用電漿乾蝕刻及/或濕蝕刻移除犧牲閘極介電層62。
在移除犧牲閘極結構之後,犧牲包覆層35透過一個或多個乾蝕刻及/或濕蝕刻操作移除,如第21A-21C圖所示。
接著,移除第一半導體層20,進而形成第二半導體層25的線或片或半導體奈米體(通道區),如第22A-22D圖所示。第22D圖為上視(平面)圖。第一半導體層20可透過使用可相對於第二半導體層25選擇性蝕刻第一半導體層20的蝕刻劑來移除或蝕刻。如第22B圖所示,由於形成內部間隙壁70,因此第一半導體層20的蝕刻停止於內部間隙壁70。在一些實施例中,如第22D圖所示,完全移除犧牲包覆層35。
在一些實施例中,半導體裝置包含具有彼此不同的源極/汲極磊晶層的p型場效電晶體和n型場效電晶體。在一些實施例中,n型場效電晶體包含磊晶層84N,磊晶層84N包含SiP、SiAs、SiCP、SiPAs及/或SiC,且p型場效電晶體包含磊晶層84P,磊晶層84P包含SiGe、GeSn及/或SiGeSn。如上所述,第一半導體層20和犧牲包覆層35可透過SiGe形成。在此情況中,如果SiGe製成的犧牲包覆層35的任何部分暴露於源極/汲極空間,當移除第一半導體層20和犧牲包覆層35時,可能移除磊晶層84P的一部分或全部。然而,如上所述,由於SiGe製成的犧牲包覆層35沒有任何部分暴露於源極/汲極空間,因此可避免這種磊晶層耗損。
在釋放第二半導體層25的半導體線或片(通道區)之後,在每個通道區周圍形成閘極介電層102,且閘極電極層104形成於閘極介電層102上,如第23A-23D圖所示。第23D圖為將一些部件/層省略或透明的上視(平面)圖。在一些實施例中,n型全繞式閘極場效電晶體的閘極電極的結構及/或材料不同於p型全繞式閘極場效電晶體的閘極電極的結構及/或材料。第23E圖顯示當沒有側壁間隙壁形成於第一介電層40上時的結構,其中第一介電層40在第三介電層50上。
在某些實施例中,閘極介電層102包含一層或多層介電材料,例如氧化矽、氮化矽或高介電常數介電材料、其他合適的介電材料及/或前述之組合。高介電常數介電材料的範例包含HfO 2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、氧化鋯、氧化鋁、氧化鈦、二氧化鉿-氧化鋁(HfO 2-Al 2O 3)合金、其他合適的高介電常數介電材料及/或前述之組合。在一些實施例中,閘極介電層102包含形成於通道層與介電材料之間的界面層(未顯示)。閘極介電層102可透過化學氣相沉積、原子層沉積或任何合適的方法形成。在一實施例中,閘極介電層102可透過使用高順應性沉積製程(例如原子層沉積)形成,以確保閘極介電層102的形成在每個通道層周圍具有一致的厚度。在一實施例中,閘極介電層102的厚度在約1nm至約6nm的範圍中。
閘極電極層104形成於閘極介電層102上,以圍繞每個通道層。閘極電極層104包含一層或多層的導電材料,例如多晶矽、鋁、銅、鈦、鉭、鎢、鈷、氮化鉭、矽化鎳、矽化鈷、TiN、WN、TiAl、TiAlN、TaCN、TaC、TaSiN、金屬合金、其他合適的材料及/或前述之組合。
閘極電極層104可透過化學氣相沉積、原子層沉積、電鍍或其他合適的方法形成。接著,使用例如化學機械研磨將閘極介電層102和閘極電極層104平坦化,直到暴露第五介電層90和第三介電層50的頂表面。在一些實施例中,在平坦化操作之後,閘極電極層104凹陷,且蓋絕緣層(未顯示)形成於凹陷的閘極電極層104上方。蓋絕緣層包含一層或多層的氮化矽基材料,例如氮化矽。蓋絕緣層可透過沉積絕緣材料接著進行平坦化操作來形成。
在本發明某些實施例中,一個或多個功函數調整層(未顯示)設置於閘極介電層102與閘極電極層104之間。功函數調整層由導電材料製成,例如單一層的TiN、TaN、TaAlC、TiC、TaC、Co、Al、TiAl、HfTi、TiSi、TaSi或TiAlC或這些材料的兩個或更多個的多層。對於n型場效電晶體,使用TaN、TaAlC、TiN、TiC、Co、TiAl、HfTi、TiSi和TaSi的一個或多個作為功函數調整層。對於p型場效電晶體,使用TiAlC、Al、TiAl、TaN、TaAlC、TiN、TiC和Co的一個或多個作為功函數調整層。功函數調整層可透過原子層沉積、物理氣相沉積、化學氣相沉積、電子束蒸鍍或其他合適的製程形成。再者,功函數調整層可個別使用不同的金屬層形成用於n型通道場效電晶體和p型通道場效電晶體。
第24A-24D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段之一的各種視圖。第24A-24D圖分別對應第23A-23C和23E圖,除了第一底部半導體層22形成於第24A-24D圖中。
應當理解的是,場效電晶體更進行互補式金屬氧化物半導體(complementary metal oxide semiconductor,CMOS)製程,以形成各種部件,例如接點/導通孔、互連金屬層、介電層、保護層等。
如上所述,犧牲包覆層35(例如非晶SiGe)圍繞半導體奈米線或片,且被功函數金屬取代。在一些實施例中,當移除犧牲包覆層35,留下殘留物(SiGe殘留物)。為了避免SiGe殘留,由於U型的整體蝕刻輪廓,因此將包覆SiGe的輪廓製作地盡可能垂直。在一些實施例中,當蝕刻犧牲包覆層35時,使用用於SiGe包覆層的底部穿透製程,以解決結晶包覆SiGe方法的刻面問題。然而,在SiGe穿透製程之後,包覆非晶SiGe的基腳輪廓可能導致整體蝕刻留下SiGe殘留物,且最終片形成時可導致磊晶損壞。
在一些實施例中,本發明實施例的製程透過使用原子層處理形成保護層36,以在SiGe包覆的底部具有垂直輪廓,且在靠近包覆SiGe處有頸縮部件(好的孤立/密集負載(iso-dense loading)的副作用)以及比刻面更小的上方肩部損失。這些方法可避免在片形成(磊晶層形成)時的磊晶損壞,並改善孤立/密集負載效應。
應當理解的是,本文並不需要討論所有的優點,且不要求所有實施例或範例具有特定優點,且其他實施例或範例可提供不同的優點。
依據本發明實施例的一方面,提供半導體裝置的製造方法,其中形成鰭結構。鰭結構包含設置於底部鰭結構上方的第一半導體層和第二半導體層的堆疊層及位於堆疊層上方的硬遮罩層。形成隔離絕緣層,使得隔離絕緣層暴露硬遮罩層和堆疊層。在硬遮罩層和堆疊層的至少側壁上方形成犧牲包覆層。進行蝕刻操作,以移除犧牲包覆層的橫向部分,進而在暴露的硬遮罩層和堆疊層的側壁上留下犧牲包覆層。形成第一介電層,且在第一介電層上方形成第二介電層,第二介電層的材料不同於第一介電層的材料。將第二介電層凹陷,且在凹陷的第二介電層上形成第三介電層,第三介電層的材料不同於第二介電層的材料,進而形成壁鰭結構。在蝕刻操作期間,在犧牲包覆層上方形成保護層。在上述或以下實施例的一個或多個中,保護層為犧牲包覆層的材料的氧化物。在上述或以下實施例的一個或多個中,氧化物透過以SO 2或O 2的一者或多個處理犧牲包覆層的表面來形成。在上述或以下實施例的一個或多個中,處理包含電漿處理。在上述或以下實施例的一個或多個中,保護層在移除犧牲保護層的一些部分之後形成。在上述或以下實施例的一個或多個中,在完全移除設置於隔離絕緣層上的犧牲包覆層的橫向部分之前,形成保護層。在上述或以下實施例的一個或多個中,第一半導體層由SiGe製成,且第二半導體層由Si製成,且犧牲包覆層由SiGe製成。在上述或以下實施例的一個或多個中,犧牲包覆層為非晶或多晶。在上述或以下實施例的一個或多個中,硬遮罩層由SiGe製成。在上述或以下實施例的一個或多個中,第一介電層包含SiOC、SiCN或SiOCN的至少一個,第二介電層包含氮化矽、氧化矽或SiON的至少一個,且第三介電層包含氧化鉿、氧化鋯、氧化鋁或、氧化鈦的至少一個。
依據本發明實施例的另一方面,提供半導體裝置的製造方法,其中形成鰭結構。每個鰭結構包含設置於底部鰭結構上方的第一半導體層和第二半導體層的堆疊層及位於堆疊層上方的硬遮罩層。形成隔離絕緣層,使得隔離絕緣層暴露硬遮罩層和堆疊層。在暴露的硬遮罩層和堆疊層的至少側壁上方形成犧牲包覆層。進行蝕刻操作,以移除犧牲包覆層的橫向部分,進而在暴露的硬遮罩層和堆疊層的側壁上留下犧牲包覆層。在蝕刻操作期間,在犧牲包覆層上方形成保護層。形成第一介電層,使得第一介電層不完全填充鰭結構之間的空間。在第一介電層上方形成第二介電層,以完全填充鰭結構之間的空間,第二介電層的材料不同於第一介電層的材料。將第二介電層凹陷。在凹陷的第二介電層上形成第三介電層,第三介電層的材料不同於第二介電層的材料,進而形成壁鰭結構。移除硬遮罩層。形成犧牲閘極結構。在犧牲閘極結構的側壁及壁鰭結構的一部分的側壁上形成側壁間隙壁。形成源極/汲極結構。形成第四介電層。移除犧牲閘極結構。移除犧牲包覆層。移除第一半導體層。形成金屬閘極結構圍繞第二半導體層。在上述或以下實施例的一個或多個中,蝕刻操作包含:穿透蝕刻操作;在穿透蝕刻操作之後的主要蝕刻操作;在主要蝕刻操作之後的用於形成保護層的原子層處理;以及在原子層處理之後的去腳蝕刻操作。在上述或以下實施例的一個或多個中,原子層處理包括使用含氧氣體的電漿處理。在上述或以下實施例的一個或多個中,原子層處理在溫度25 °C至100 °C的範圍中進行。在上述或以下實施例的一個或多個中,在完全移除設置於隔離絕緣層上的犧牲包覆層的橫向部分之前,停止主要蝕刻操作,且去腳蝕刻操作完全移除設置於隔離絕緣層上的犧牲包覆層的橫向部分。在上述或以下實施例的一個或多個中,在去腳蝕刻操作之後,在硬遮罩層與堆疊層之間的界面測量之在硬遮罩層和堆疊層的側壁上的犧牲包覆層的外表面之間的第一寬度與在硬遮罩層與隔離絕緣層之間的界面測量之在硬遮罩層和堆疊層的側壁上的犧牲包覆層的外表面之間的第二寬度之間的差異在0.5nm至1.0nm的範圍中,其中第二寬度大於第一寬度。在上述或以下實施例的一個或多個中,犧牲包覆層由非晶SiGe製成,且形成犧牲包覆層的步驟包含在硬遮罩層和堆疊層上方及隔離絕緣層上順應性形成用於犧牲包覆層的一層;以及移除在硬遮罩層的頂部上及隔離絕緣層上的此層的一部分。在上述或以下實施例的一個或多個中,形成源極/汲極結構的步驟包含將鰭結構的源極/汲極區凹陷;將第一半導體層的末端橫向凹陷;以及在第一半導體層凹陷的末端上形成絕緣內部間隙壁;以及形成一個或多個半導體磊晶層。在凹陷期間,移除犧牲包覆層的至少一部分。
依據本發明實施例的另一方面,提供半導體裝置的製造方法,其中形成鰭結構。每個鰭結構具有半導體鰭、位於半導體鰭上的硬遮罩層、從隔離絕緣層突出的半導體鰭的上部。在硬遮罩層的至少側壁及每個半導體鰭的上部上方形成犧牲包覆層。部分蝕刻犧牲包覆層的橫向部分。在犧牲包覆層上方形成保護層。移除犧牲包覆層的橫向部分的剩下部分,進而在硬遮罩層和半導體鰭的側壁上留下犧牲包覆層。形成第一介電層,以部分填充半導體鰭之間的空間。在第一介電層上方形成第二介電層,以完全填充空間,第二介電層的材料不同於第一介電層的材料。將第二介電層凹陷。在凹陷的第二介電層上形成第三介電層,第三介電層的材料不同於第二介電層的材料,進而在鰭結構之間形成壁鰭結構。在上述或以下實施例的一個或多個中,犧牲包覆層由非晶或多晶的SiGe製成,且保護層為SiGe的氧化物。在上述或以下實施例的一個或多個中,保護層的厚度在1nm至5nm的範圍中。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更加了解本發明實施例。本技術領域中具有通常知識者應可理解,且可輕易地以本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本發明的發明精神與範圍。在不背離本發明的發明精神與範圍之前提下,可對本發明實施例進行各種改變、置換或修改。
10:半導體基底 15,66:硬遮罩層 15A:第一硬遮罩層 15B:第二硬遮罩層 18:襯墊層 20:第一半導體層 22,22A:第一底部半導體層 22B:第二底部半導體層 23:底部鰭結構 24:頂部半導體層 25:第二半導體層 26:蓋半導體層 29:鰭結構 30:絕緣材料層 32:化學氧化層 35:犧牲包覆層 36:保護層 40:第一介電層 45:第二介電層 50:第三介電層 62:犧牲閘極介電層 64:犧牲閘極電極層 65:側壁間隙壁 69:源極/汲極空間 70:內部間隙壁 71A,71B:孔洞 82:第一磊晶層 84:第二磊晶層 86:第三磊晶層 84N,84P:磊晶層 90:第五介電層 102:閘極介電層 104:閘極電極層 A,B:寬度
根據以下的詳細說明並配合所附圖式可以更加理解本發明實施例。應注意的是,根據本產業的標準慣例,圖示中的各種部件(feature)並未必按照比例繪製。事實上,可能任意的放大或縮小各種部件的尺寸,以做清楚的說明。 第1A、1B、2A、2B、3、4、5、6、7A、7B、7C、7D、7E、8和9圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的剖面示意圖。 第10A、10B、10C和10D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第11A、11B、11C和11D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第12A、12B和12C圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第13A、13B和13C圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第14A、14B、14C和14D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第15A、15B、15C和15D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第16A、16B、16C和16D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第17A、17B、17C和17D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第18A、18B、18C和18D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第19A、19B和19C圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第20A、20B和20C圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第21A、21B和21C圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第22A、22B、22C和22D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第23A、23B、23C、23D和23E圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。 第24A、24B、24C和24D圖顯示依據本發明一實施例之製造半導體全繞式閘極場效電晶體裝置的各階段的其中一者的剖面示意圖。
20:第一半導體層
23:底部鰭結構
24:頂部半導體層
30:絕緣材料層
35:犧牲包覆層
36:保護層
A,B:寬度

Claims (9)

  1. 一種半導體裝置的製造方法,包括:形成一鰭結構,該鰭結構包含設置於一底部鰭結構上方的一第一半導體層和一第二半導體層的一堆疊層及位於該堆疊層上方的一硬遮罩層;形成一隔離絕緣層,使得該隔離絕緣層暴露該硬遮罩層和該堆疊層;在該硬遮罩層和該堆疊層上方形成一犧牲包覆層;進行一蝕刻操作,以移除該犧牲包覆層的一橫向部分,進而在該硬遮罩層和該堆疊層的側壁上留下該犧牲包覆層;在該堆疊層和該犧牲包覆層上方形成一第一介電層;在該第一介電層上方形成一第二介電層,該第二介電層的材料不同於該第一介電層的材料;將該第二介電層凹陷;以及在凹陷的該第二介電層上形成一第三介電層,該第三介電層的材料不同於該第二介電層的材料,進而形成一壁鰭結構,其中在該蝕刻操作期間,在該犧牲包覆層上方形成一保護層,其中該保護層為該犧牲包覆層的材料的一氧化物。
  2. 如請求項1之半導體裝置的製造方法,其中該氧化物透過以SO2或O2的一個或多個處理該犧牲包覆層的表面來形成。
  3. 一種半導體裝置的製造方法,包括:形成複數個鰭結構,該複數個鰭結構各包含設置於一底部鰭結構上方的一第一半導體層和一第二半導體層的一堆疊層及位於該堆疊層上方的一硬遮罩層;形成一隔離絕緣層,使得該隔離絕緣層暴露該硬遮罩層和該堆疊層;在該硬遮罩層和該堆疊層上方形成一犧牲包覆層; 進行一蝕刻操作,以移除該犧牲包覆層的一橫向部分,進而在該硬遮罩層和該堆疊層的側壁上留下該犧牲包覆層,其中在該蝕刻操作期間,在該犧牲包覆層上方形成一保護層;形成一第一介電層,該第一介電層不完全填充該複數個鰭結構之間的一空間;在該第一介電層上方形成一第二介電層,以完全填充該複數個鰭結構之間的該空間,該第二介電層的材料不同於該第一介電層的材料;將該第二介電層凹陷;在凹陷的該第二介電層上形成一第三介電層,該第三介電層的材料不同於該第二介電層的材料,進而形成一壁鰭結構;移除該硬遮罩層;在該複數個鰭結構上方形成一犧牲閘極結構;在該犧牲閘極結構的側壁及該壁鰭結構的一部分的側壁上形成一側壁間隙壁;在該複數個鰭結構上方相鄰於該側壁間隙壁形成一源極/汲極結構;在該源極/汲極結構上方形成一第四介電層;移除該犧牲閘極結構;移除該犧牲包覆層;移除該第一半導體層;以及形成一金屬閘極結構圍繞該第二半導體層。
  4. 如請求項3之半導體裝置的製造方法,其中該蝕刻操作包括:一穿透蝕刻操作; 在該穿透蝕刻操作之後的一主要蝕刻操作;在該主要蝕刻操作之後的用於形成該保護層的一原子層處理;以及在該原子層處理之後的一去腳蝕刻操作。
  5. 如請求項4之半導體裝置的製造方法,其中:在完全移除設置於該隔離絕緣層上的該犧牲包覆層的該橫向部分之前,停止該主要蝕刻操作,且該去腳蝕刻操作完全移除設置於該隔離絕緣層上的該犧牲包覆層的該橫向部分。
  6. 如請求項5之半導體裝置的製造方法,其中在該去腳蝕刻操作之後,在該硬遮罩層與該堆疊層之間的一界面測量之在該硬遮罩層和該堆疊層的側壁上的該犧牲包覆層的外表面之間的一第一寬度與在該硬遮罩層與該隔離絕緣層之間的一界面測量之在該硬遮罩層和該堆疊層的側壁上的該犧牲包覆層的外表面之間的一第二寬度之間的差異在0.5nm至1.0nm的範圍中,其中該第二寬度大於該第一寬度。
  7. 如請求項4至6中任一項之半導體裝置的製造方法,其中:該犧牲包覆層由非晶SiGe製成,且形成該犧牲包覆層的步驟包括:在該硬遮罩層和該堆疊層上方及該隔離絕緣層上順應性形成用於該犧牲包覆層的一層;以及移除在該硬遮罩層的頂部上及該隔離絕緣層上的該層的一部分。
  8. 如請求項3至6中任一項之半導體裝置的製造方法,其中:形成該源極/汲極結構的步驟包括:將該複數個鰭結構的一源極/汲極區凹陷; 將該第一半導體層的一末端橫向凹陷;以及在該第一半導體層凹陷的該末端上形成一絕緣內部間隙壁;以及形成一或複數個半導體磊晶層,且在凹陷期間,移除該犧牲包覆層的至少一部分。
  9. 一種半導體裝置的製造方法,包括:形成複數個鰭結構,該複數個鰭結構各具有一半導體鰭、位於該半導體鰭上的一硬遮罩層、從一隔離絕緣層突出的該半導體鰭的一上部;在該硬遮罩層和該半導體鰭上方形成一犧牲包覆層;部分蝕刻該犧牲包覆層的一橫向部分;在該犧牲包覆層上方形成一保護層,其中該保護層為該犧牲包覆層的材料的一氧化物;移除該犧牲包覆層的該橫向部分的一剩下部分,進而在該硬遮罩層和該半導體鰭的側壁上留下該犧牲包覆層;形成一第一介電層,以部分填充該複數個鰭結構之間的一空間;在該第一介電層上方形成一第二介電層,以完全填充該空間,該第二介電層的材料不同於該第一介電層的材料;將該第二介電層凹陷;以及在凹陷的該第二介電層上形成一第三介電層,該第三介電層的材料不同於該第二介電層的材料,進而在該複數個鰭結構之間形成一壁鰭結構。
TW111103561A 2021-03-31 2022-01-27 半導體裝置的製造方法 TWI807619B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163168795P 2021-03-31 2021-03-31
US63/168,795 2021-03-31
US17/368,496 2021-07-06
US17/368,496 US11605727B2 (en) 2021-03-31 2021-07-06 Method of manufacturing a semiconductor device and a semiconductor device

Publications (2)

Publication Number Publication Date
TW202240706A TW202240706A (zh) 2022-10-16
TWI807619B true TWI807619B (zh) 2023-07-01

Family

ID=82627517

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111103561A TWI807619B (zh) 2021-03-31 2022-01-27 半導體裝置的製造方法

Country Status (3)

Country Link
US (1) US11605727B2 (zh)
CN (1) CN114864494A (zh)
TW (1) TWI807619B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11600695B2 (en) * 2020-05-29 2023-03-07 Taiwan Semiconductor Manufacturing Co., Ltd. Dielectric fins with air gap and backside self-aligned contact

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201626441A (zh) * 2012-09-28 2016-07-16 英特爾股份有限公司 溝渠侷限的磊晶成長裝置層
CN110718465A (zh) * 2018-07-12 2020-01-21 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
TW202044418A (zh) * 2016-03-24 2020-12-01 日商東京威力科創股份有限公司 半導體裝置之製造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105719969B (zh) * 2014-12-04 2019-01-22 中芯国际集成电路制造(上海)有限公司 鳍式场效应管的形成方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201626441A (zh) * 2012-09-28 2016-07-16 英特爾股份有限公司 溝渠侷限的磊晶成長裝置層
TW202044418A (zh) * 2016-03-24 2020-12-01 日商東京威力科創股份有限公司 半導體裝置之製造方法
CN110718465A (zh) * 2018-07-12 2020-01-21 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法

Also Published As

Publication number Publication date
CN114864494A (zh) 2022-08-05
TW202240706A (zh) 2022-10-16
US11605727B2 (en) 2023-03-14
US20220319928A1 (en) 2022-10-06
US20230215933A1 (en) 2023-07-06

Similar Documents

Publication Publication Date Title
CN108122772B (zh) 制造半导体器件的方法和半导体器件
TWI766994B (zh) 半導體裝置及其製造方法
US20240047526A1 (en) Semiconductor structure with nanostructure
CN106816381B (zh) 半导体装置及其制造方法
US10727344B2 (en) Method of manufacturing a semiconductor device with multilayered channel structure
US11923413B2 (en) Semiconductor structure with extended contact structure
US11942552B2 (en) Method of manufacturing a semiconductor device and a semiconductor device
US11862714B2 (en) Semiconductor device and manufacturing method thereof
TWI801933B (zh) 積體電路裝置及其製造方法
TWI795748B (zh) 半導體元件的製造方法及半導體元件
TWI780604B (zh) 半導體裝置及其製造方法
TWI807619B (zh) 半導體裝置的製造方法
CN114864495A (zh) 半导体装置的制造方法
US12002716B2 (en) Method of manufacturing a semiconductor device and a semiconductor device
TWI821993B (zh) 半導體裝置及其製造方法
US12002845B2 (en) Method of manufacturing a semiconductor device and a semiconductor device
US20230029393A1 (en) Method of manufacturing a semiconductor device and a semiconductor device
TWI795774B (zh) 填充結構及其製造方法
US20230369327A1 (en) Method of manufacturing semiconductor devices and semiconductor devices
CN113130655B (zh) 半导体器件及其制造方法
TW202410469A (zh) 半導體裝置及其形成方法
KR20240007613A (ko) 자가 정렬 콘택트를 위한 게이트 탑 유전체 구조체
TW202305896A (zh) 半導體裝置的製造方法
CN116978952A (zh) 半导体结构及其形成方法
TW202414794A (zh) 半導體裝置及其形成方法