TWI801873B - 半導體裝置的製造裝置及製造方法 - Google Patents

半導體裝置的製造裝置及製造方法 Download PDF

Info

Publication number
TWI801873B
TWI801873B TW110117828A TW110117828A TWI801873B TW I801873 B TWI801873 B TW I801873B TW 110117828 A TW110117828 A TW 110117828A TW 110117828 A TW110117828 A TW 110117828A TW I801873 B TWI801873 B TW I801873B
Authority
TW
Taiwan
Prior art keywords
wafer
mounting tool
bumps
semiconductor device
bump
Prior art date
Application number
TW110117828A
Other languages
English (en)
Other versions
TW202213574A (zh
Inventor
谷大輔
清水孝寛
宮本雅文
Original Assignee
日商新川股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商新川股份有限公司 filed Critical 日商新川股份有限公司
Publication of TW202213574A publication Critical patent/TW202213574A/zh
Application granted granted Critical
Publication of TWI801873B publication Critical patent/TWI801873B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/75251Means for applying energy, e.g. heating means in the lower part of the bonding apparatus, e.g. in the apparatus chuck
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/75252Means for applying energy, e.g. heating means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/753Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/75301Bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7555Mechanical means, e.g. for planarising, pressing, stamping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/759Means for monitoring the connection process
    • H01L2224/7592Load or pressure adjusting means, e.g. sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Apparatuses And Processes For Manufacturing Resistors (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)

Abstract

本發明的課題在於提供一種半導體裝置的製造裝置,其可於偵測凸塊的熔融時機的同時適當地保持凸塊的品質。半導體裝置的製造裝置10包括:載台12、安裝工具20、使所述安裝工具20於鉛垂方向上移動並對晶片100賦予載荷的加壓機構22、以及控制器16,所述控制器16構成為進行如下處理:第一處理,於所述晶片100著陸後且凸塊104熔融之前,利用所述安裝工具20對所述晶片100進行加熱,同時隨時更新所述加壓機構22的指令位置P*,以使位置偏差△P恆定;以及檢測處理,基於按壓載荷的減少來檢測所述凸塊的熔融。

Description

半導體裝置的製造裝置及製造方法
於本說明書中,揭示一種藉由將由安裝工具保持的晶片接合到基板來製造半導體裝置的製造裝置及製造方法。
自先前起,作為對基板安裝晶片的技術,已知有倒裝晶片接合機(flip chip bonder)。於倒裝晶片接合機中,在晶片的底面形成有被稱為凸塊的突起電極。而且,藉由安裝工具,將該晶片按壓到基板,同時對晶片進行加熱而使凸塊熔融,從而將晶片的凸塊接合到基板的電極。近年來,提出有若干用於在此種接合處理中檢測凸塊的熔融時機的技術。
例如,於專利文獻1中,揭示有如下技術:若由設置於熱壓接工具(對應於安裝工具)的載荷檢測部件獲得的載荷檢測值減少到規定值以下,則判斷為凸塊已熔融,並使熱壓接工具上升。根據所述技術,若可偵測到凸塊的熔融,則可立即轉移到下一動作、即熱壓接工具的上升。結果,與預先假定直至熔融為止的時間並持續加熱直至經過該假定時間為止的技術相比,可縮短熱壓接的時間,提高生產性。
[現有技術文獻]
[專利文獻]
[專利文獻1]日本專利特開平11-145197號公報
但是,於專利文獻1的技術中,在對晶片進行加熱加壓時,將安裝工具的位置保持為恆定。然而,安裝工具於凸塊熔融之前的期間內藉由熱膨脹而於軸向上延伸。於將安裝工具的位置保持為恆定的情況下,藉由該安裝工具的伸展,賦予到晶片的載荷逐漸增加。而且,藉此,凸塊有可能被過度壓扁。若凸塊被壓扁,則無法將作為晶片與基板的間隙的間隔(gap)保持為適當的值。另外,若凸塊被壓扁並於面方向上擴展,則亦有可能於與鄰接的凸塊之間產生短路不良。
即,於現有技術中,不能適當地保持凸塊的品質。因此,於本說明書中,揭示一種可於偵測凸塊的熔融時機的同時適當地保持凸塊的品質的半導體裝置的製造裝置及製造方法。
本說明書中所揭示的半導體裝置的製造裝置的特徵在於包括:載台,支撐基板;安裝工具,能夠對底面具有凸塊的晶片進行加熱並保持所述晶片;加壓機構,使所述安裝工具於鉛垂方向上移動並對所述晶片賦予載荷;以及控制器,控制所述安裝工具及所述加壓機構的驅動,所述控制器構成為進行如下處理:第一 處理,於使所述晶片著陸到所述基板後且所述凸塊熔融之前,利用所述安裝工具對所述晶片進行加熱,同時隨時更新所述加壓機構的鉛垂方向上的指令位置,以使作為所述加壓機構的指令位置與當前位置的差的位置偏差恆定;以及檢測處理,與所述第一處理同時進行,監視由所述加壓機構對所述晶片賦予的按壓載荷,並基於所述按壓載荷的減少來檢測所述凸塊的熔融。
該情況下,所述控制器亦可進而進行第二處理,所述第二處理中,於所述檢測處理中檢測到所述凸塊的熔融的時間點之後,隨時更新所述加壓機構的指令位置,以使作為所述晶片的底面與所述基板的間隙量的間隔量保持目標值。
該情況下,所述加壓機構亦可具有使所述安裝工具於鉛垂方向上移動的驅動馬達,所述控制器於所述檢測處理中將所述驅動馬達的電流值作為表示所述按壓載荷的參數來加以監視。
另外,所述控制器亦可於所述第一處理中算出自所述安裝工具的當前位置減去位置偏差的目標值後的值作為所述加壓機構的指令位置。
本說明書中所揭示的半導體裝置的製造方法的特徵在於包括:第一步驟,於使由安裝工具保持的晶片著落到由載台支撐的基板後且設置於所述晶片的底面的凸塊熔融之前,利用所述安裝工具對所述晶片進行加熱,同時隨時更新加壓機構的鉛垂方向上的指令位置,以使作為使所述安裝工具於鉛垂方向上移動的所述加壓機構的指令位置與當前位置的差的位置偏差恆定;以及 檢測步驟,與所述第一步驟同時進行,監視由所述加壓機構對所述晶片賦予的按壓載荷,並基於所述按壓載荷的減少,檢測所述凸塊的熔融。
該情況下,亦可進而包括第二步驟,所述第二步驟中,於所述檢測步驟中檢測到所述凸塊的熔融的時間點之後,隨時更新所述加壓機構的指令位置,以使作為所述晶片的底面與所述基板的間隙量的間隔量保持目標值。
根據本說明書中所揭示的技術,可於偵測凸塊的熔融時機的同時適當地保持凸塊的品質。
10:製造裝置
12:載台
14:接合頭
16:控制器
16a:處理器
16b:記憶體
18:XY載台
20:安裝工具
22:加壓機構
24:升降機構
30:驅動馬達
30a:定子
30b:動子
32:滑動軸
34:板簧
36:引導構件
38:基座構件
40:升降馬達
42:導螺桿
44:移動塊
46:移動體
48:導軌
50:線性標尺
100:半導體晶片
102:晶片主體
104:凸塊
110:基板
112:電極
G:間隔量
P*:指令位置
Pd:檢測位置
σa:熱膨脹量
△P:位置偏差
△P*:位置偏差的目標值
△Id:差分
△Id_def:基準值
Pg:標準位置
σg:標準位置
S10~S30:步驟
t1、t2、t3:時刻
圖1是表示半導體裝置的製造裝置的結構的影像圖。
圖2是表示半導體晶片的安裝形態的影像圖。
圖3是表示安裝半導體晶片時的各種參數的經時變化的圖表。
圖4是表示半導體裝置的製造方法的流程的流程圖。
圖5是表示半導體裝置的製造方法的流程的流程圖。
以下,參照圖式對半導體裝置的製造裝置10進行說明。 圖1是表示半導體裝置的製造裝置10的結構的影像圖。製造裝置10是藉由將作為電子零件的半導體晶片100以面朝下的狀態安裝到基板110上來製造半導體裝置的裝置。製造裝置10包括:具有安裝工具20的接合頭14、將半導體晶片100供給到安裝工具20的晶片供給部件(未圖示)、支撐基板110的載台12、使載台12於XY方向(水平方向)上移動的XY載台18、以及控制該些的驅動的控制器16等。
基板110被抽吸保持於載台12,且由設置於載台12的載台加熱器(未圖示)加熱。另外,半導體晶片100藉由晶片供給部件而被供給到安裝工具20。作為晶片供給部件的結構,可考慮各種結構,例如,可考慮如下般的結構:自載置於晶圓載台的晶圓,利用中轉臂拾取半導體晶片,並移送到中轉載台。該情況下,XY載台18將中轉載台移送到安裝工具20的正下方,安裝工具20自位於正下方的中轉載台拾取半導體晶片。
若由安裝工具20拾取了半導體晶片,則繼而藉由XY載台18將基板110移送到安裝工具20的正下方。若成為該狀態,則安裝工具20朝向基板110下降,將抽吸保持於末端的半導體晶片100壓接並安裝於基板110。
安裝工具20抽吸保持半導體晶片100,同時對該半導體晶片100進行加熱。因此,於安裝工具20,設置有與真空源連通的抽吸孔、或用於對半導體晶片100進行加熱的工具加熱器(均未圖示)等。於接合頭14,除了設置有此種安裝工具20以外,亦 進而設置有加壓機構22及升降機構24。
加壓機構22使安裝工具20於Z軸方向(即鉛垂方向)上移動,藉此將半導體晶片100推壓到基板110,並對該半導體晶片100施加按壓載荷。加壓機構22具有驅動馬達30、滑動軸32、板簧34、以及引導構件36。驅動馬達30是加壓機構22的驅動源,例如是音圈馬達(voice coil motor)。該驅動馬達30具有固著於移動體46的定子30a、以及相對於該定子30a而於Z軸方向上可動的動子30b。動子30b經由滑動軸32而機械地連結於安裝工具20。另外,滑動軸32經由能夠於Z軸方向上撓曲的板簧34而裝配於移動體46。進而,於移動體46,固著有引導構件36。滑動軸32插通至形成於該引導構件36的貫通孔中,並能夠沿著貫通孔滑動。
若對驅動馬達30施加電流,則動子30b相對於移動體46而於Z軸方向上移動。此時,滑動軸32及固著於滑動軸32的安裝工具20一邊使板簧34彈性變形,一邊與動子30b一起於Z軸方向上移動。該滑動軸32相對於定子30a的位移量由固著於引導構件36的線性標尺(linear scale)50等位置感測器偵測,並發送到控制器16。
升降機構24使安裝工具20及加壓機構22相對於基座構件38而於Z軸方向上升降。所述升降機構24具有升降馬達40作為驅動源。於該升降馬達40,經由聯結器(coupling)而連結有於軸向上延伸的導螺桿(lead screw)42,導螺桿42伴隨升降馬達40的驅動而自轉。於導螺桿42,螺合有移動塊44,該移動塊44 固著於驅動馬達30的定子30a的上表面。另外,於定子30a的側面,固著有移動體46。該移動體46能夠沿著固著於基座的導軌48滑動。若對升降馬達40施加電流,則導螺桿42自轉,伴隨於此,移動塊44於Z軸方向上升降。而且,藉由移動塊44升降,固著於該移動塊44的加壓機構22及安裝工具20亦升降。藉由升降機構24而產生的加壓機構22的升降量亦由感測器(例如裝配於升降馬達40的編碼器等)偵測,並發送到控制器16。
控制器16控制安裝工具20、加壓機構22、升降機構24、載台12、以及XY載台18的驅動。該控制器16是物理上具有處理器16a及記憶體16b的電腦。於該「電腦」中,亦包括將電腦系統組入到一個積體電路而成的微控制器。另外,所謂處理器16a,是指廣義的處理器,包括通用的處理器(例如,中央處理單元(Central Processing Unit,CPU)等)、或專用的處理器(例如,圖形處理單元(Graphics Processing Unit,GPU)、特殊應用積體電路(Application Specific Integrated Circuit,ASIC)、現場可程式閘陣列(Field Programmable Gate Array,FPGA)、可程式邏輯設備等)。另外,以下敘述的處理器16a的動作不僅由一個處理器完成,亦可由存在於物理上分開的位置的多個處理器協同完成。同樣地,記憶體16b亦無需於物理上為一個組件,亦可由存在於物理上分開的位置的多個記憶體構成。另外,記憶體16b亦可包括半導體記憶體(例如,隨機存取記憶體(Random Access Memory,RAM)、唯讀記憶體(Read Only Memory,ROM)、固體狀態驅動 器等)及磁碟(例如,硬碟驅動器等)的至少一個。
此處,簡單說明由控制器16進行的驅動馬達30的驅動控制。於對驅動馬達30進行驅動時,控制器16首先取得線性標尺50的檢測值作為安裝工具20的Z軸方向上的檢測位置Pd,取得線性標尺50的檢測值的微分值作為速度檢測值。然後,控制器16基於安裝工具20的Z軸方向上的檢測位置與指令位置的偏差即位置偏差來算出速度指令值,並基於該速度指令值與速度檢測值的偏差來算出扭矩指令值,將與扭矩指令值相應的電流施加到驅動馬達30。此處,於本例中,驅動馬達30是音圈馬達,並輸出與所施加的電流成比例的扭矩。因此,施加到驅動馬達30的電流值與施加到半導體晶片100的按壓載荷大致成比例。因此,於本例中,控制器16取得該驅動馬達30的電流值作為表示按壓載荷的參數。另外,控制器16根據安裝處理的流程,依次更新驅動馬達30的控制中利用的指令位置,對此將於後敘述。
接著,說明利用此種製造裝置10進行的半導體晶片100的安裝方法。圖2是表示半導體晶片100的安裝形態的影像圖。如圖2所示,於基板110的上表面,形成有多個電極112。另外,半導體晶片100具有多個自晶片主體102的底面突出且包含焊料等導電金屬的凸塊104。於安裝半導體晶片100時,在使該凸塊104與基板110的電極112接觸的狀態下,對半導體晶片100進行加熱,使凸塊104熔融。然後,藉由凸塊104熔融,而將凸塊104與電極112結合。再者,於圖2中雖未圖示,但亦可於晶片主體 102的底面進一步設置有熱硬化性樹脂層、例如非導電性膜的層等。
此處,於該安裝時,若於凸塊104熔融後亦持續按壓半導體晶片100,則熔融的凸塊有時會變形、被擠扁。該情況下,被擠扁並橫向擴展的凸塊104有可能於與鄰接的其他凸塊104之間導致短路不良。
因此,自先前起,便提出有如下技術:利用安裝工具20對半導體晶片100持續施加載荷,將安裝工具20產生恆定以上的下沈的時機檢測為凸塊104的熔融時機,以後,減輕對半導體晶片100施加的載荷。但是,於此種檢測安裝工具20的下沈的技術的情況下,不能正確地判別該下沈是由凸塊104的熔融引起的,還是由熔融前的凸塊104的破壞引起的。另外,於該現有技術中,由於安裝工具20暫時大幅下沈,因此熔融的凸塊104有可能被擠扁並橫向擴展。
因此,於專利文獻1中,並非使用安裝工具20的下沈量,而是若由設置於安裝工具20的載荷檢測部件獲得的載荷檢測值減少到規定位置以下,則判斷為凸塊104已熔融。根據所述技術,可於某種程度上抑制安裝工具20的下沈。但是,於專利文獻1中,自開始加熱起至凸塊104熔融為止的期間內,為了將安裝工具20的Z軸方向上的位置保持為恆定,並未使安裝工具20升降,未考慮到伴隨加熱的安裝工具20的熱膨脹。
即,於安裝半導體晶片100時,安裝工具20為了對半 導體晶片100進行加熱,而內置的工具加熱器升溫。伴隨該加熱,安裝工具20如圖2的雙點劃線所示般於其長軸方向上熱膨脹。因此,即便不使安裝工具20升降而是使其靜止,安裝工具20的末端面亦會因熱膨脹而向下方位移,按壓載荷增加。結果,於專利文獻1中,隨著熱膨脹加劇,按壓載荷增加,熔融前的凸塊104有可能被破壞,或者熔融的凸塊104有可能被過度地擠扁。另外,於專利文獻1的技術中,並未考慮到熱膨脹的影響,因此晶片主體102的底面與基板110的上表面的間隙即間隔量G有可能不能成為所期望的值。
於本說明書中,為了適當地檢測凸塊104的熔融,而監視施加到半導體晶片100的按壓載荷,並將按壓載荷急劇減少的時機檢測為凸塊104的熔融時機。另外,為了防止熔融前的凸塊104的破壞,而於凸塊104熔融之前的期間內,依次更新指令位置,以便即便安裝工具20熱膨脹,安裝工具20的當前位置與指令位置的偏差即位置偏差亦恆定。以下,參照圖3~圖5,說明半導體晶片100的安裝流程。
圖3是表示安裝半導體晶片100時的各種參數的經時變化的圖表,上段表示線性標尺50的檢測值,中段表示驅動馬達30的電流值,下段表示工具加熱器的驅動狀態。另外,圖4、圖5是表示半導體裝置的製造方法的流程的流程圖。
於將半導體晶片100安裝到基板110時,以半導體晶片100的凸塊104位於基板110的電極112的正上方的方式,載台 12與安裝工具20於水平方向上對準。圖4的流程圖是自該狀態開始。其後,控制器16驅動升降馬達40,使安裝工具20與加壓機構22一起以高速下降(S10)。若半導體晶片100接近基板110直至半導體晶片100與基板110之間殘留若干間隙的狀態(S12中為是(Yes)),則控制器16停止升降馬達40的驅動。圖3中的時刻t1表示該半導體晶片100接近基板110的時機。
若半導體晶片100接近基板110,則控制器16對驅動馬達30進行驅動,使安裝工具20以低速下降,直至凸塊104著落到電極112(S14)。具體而言,控制器16於檢測到著落之前,逐漸更新對驅動馬達30輸入的指令位置P*,以使安裝工具20逐漸靠近基板110。凸塊104的著落時機可基於檢測位置來判斷,亦可基於驅動馬達30的電流值來判斷。即,若凸塊104著落到電極112,則即便更新指令位置P*,檢測位置Pd亦不會變化。因此,亦可將提示檢測位置Pd的變化的時機判斷為著落時機。另外,若凸塊104與電極112相接,則半導體晶片100及安裝工具20自基板110受到反作用力。驅動馬達30要輸出與該反作用力相應的扭矩,因此驅動馬達30的電流值急劇增加。亦可將該電流值的急劇增加時機判斷為著落時機。於圖3中,在時刻t2檢測到著落。
若檢測到凸塊104的著落(S16中為是(Yes)),則執行第一處理(S18、S20),所述第一處理中,利用工具加熱器開始半導體晶片100的加熱,同時隨時更新驅動馬達30的指令位置P*,以使位置偏差△P恆定。即,控制器16於檢測到著落的時刻t2, 開啟搭載於安裝工具20的工具加熱器,開始半導體晶片100的加熱(S18)。另外,控制器16依照P*=Pd+σa-△P*的式子隨時更新驅動馬達30的指令位置P*。此處,Pd是安裝工具20的檢測位置。σa是每一次採樣時產生的安裝工具20的熱膨脹量。每一次採樣時的熱膨脹量σa預先藉由實驗等取得。另外,該每一次採樣時的熱膨脹量σa可為固定值,亦可為與時間經過或工具加熱器的溫度變化一起變化的可變值。Pd+σa為安裝工具20的當前位置。△P*是位置偏差△P的目標值,是值恆定的固定值。圖3中的虛線表示第一處理中使用的指令位置P*。
如此,藉由基於P*=Pd+σa-△P*的式子隨時更新指令位置P*,即便安裝工具20或半導體晶片100熱膨脹,亦可將位置偏差△P始終保持為恆定。而且,藉由將位置偏差△P保持為恆定,可將來自驅動馬達30的輸出扭矩、進而半導體晶片100的按壓載荷保持為大致恆定。藉此,可有效地防止破壞並擠扁熔融前的凸塊104的情況。
與第一處理同時進行,控制器16亦進行施加到半導體晶片100的按壓載荷的監視(S22)。由於按壓載荷與驅動馬達30的電流值Id大致成比例,因此控制器16將驅動馬達30的電流值Id作為表示按壓載荷的參數來加以監視。若繼續加熱的結果是凸塊104熔融,則安裝工具20自半導體晶片100受到的反作用力急劇降低,按壓載荷、進而電流值Id急劇降低。若產生該電流值Id的急劇降低,則控制器16判斷為產生了凸塊104的熔融。
具體而言,控制器16算出N次採樣前的電流值Id[i-N]與當前的電流值Id[i]的差分△Id=Id[i-N]-Id[i]。然後,控制器16將該差分△Id與規定的基準值△Id_def加以比較,若成為△Id≧△Id_def,則判斷為凸塊104已熔融。再者,N是1以上的整數。於圖3中,在時刻t3,判斷為已熔融。
再者,於本例中,由於將安裝工具20的指令位置P*設定於當前位置(Pd+σa)的更下方,因此於產生凸塊104的熔融、且來自半導體晶片100的反作用力降低的情況下,安裝工具20有時自當前位置(Pd+σa)向下方位移位置偏差的目標值△P*量,以到達指令位置P*。於該凸塊104熔融時的位移中,為了不會大幅擠扁凸塊104而將位置偏差的目標值△P*設定為充分小的值。
於判斷為凸塊104已熔融的情況下(S22中為是(Yes)),控制器16執行控制安裝工具20的位置的第二處理,以使間隔量G成為所期望的值(S24)。即,控制器16將驅動馬達30的指令位置P*隨時更新為P*=Pg+σg。此處,Pg是使安裝工具20著落到常溫狀態且間隔量G為所期望的值的半導體晶片100時的、安裝工具20的位置。以下,將該Pg稱為「標準位置」。該標準位置Pg是由間隔量G的值或半導體晶片100的尺寸值等預先算出的固定值。另外,σg是安裝工具20及半導體晶片100的熱膨脹量。該σg是根據時間或加熱器的溫度而變動的可變值。藉由利用所述指令位置P*=Pg+σg來控制安裝工具20的位置,可將間隔量G保持為所期望的值。另外,控制器16於適當的時機關閉工具加 熱器(S26)。其後,若經過對於使凸塊104硬化而言充分的冷卻時間(S28中為是(Yes)),則控制器16於解除半導體晶片100的抽吸後,驅動加壓機構22及升降機構24而使安裝工具20上升(S30)。
如藉由以上說明而明確般,於本例中,將驅動馬達30的電流值、進而按壓載荷急劇降低的時機檢測為凸塊104的熔融時機。藉由設為所述結構,可於不壓扁熔融的凸塊104的情況下正確地檢測凸塊104的熔融時機。另外,於第一處理中,隨時更新指令位置P*以使位置偏差△P恆定,因此即便產生熱膨脹,亦可將按壓載荷保持為恆定。結果,可有效地防止對熔融前的凸塊104施加過剩的載荷而破壞凸塊104的情況。
再者,迄今為止說明的結構是一例,只要進行於接地後且凸塊104熔融之前隨時更新加壓機構22的鉛垂方向上的指令位置P*以使位置偏差△P恆定的第一處理、以及將按壓載荷急劇減少的時機檢測為凸塊104的熔融時機的檢測處理,則亦可適宜變更其他結構。例如,於迄今為止的說明中,將驅動馬達30的電流值作為表示按壓載荷的參數來加以監視,但亦可於加壓機構22設置載荷感測器,監視該載荷感測器的檢測值。另外,於所述說明中,將對安裝工具20的檢測位置Pd加上每一次採樣時的熱膨脹量σa後的值處理為安裝工具20的當前位置,但若考慮到熱膨脹,亦可將其他值用作當前位置。例如,亦可預先藉由實驗等取得伴隨熱膨脹的安裝工具20的位移的分佈(profile),並根據該分佈求 出安裝工具20的當前位置。另外,於所述說明中,使用驅動馬達30作為加壓機構22的驅動源,但亦可使用其他驅動源、例如電池缸或油壓缸等。
10:半導體裝置的製造裝置
12:載台
14:接合頭
16:控制器
16a:處理器
16b:記憶體
18:XY載台
20:安裝工具
22:加壓機構
24:升降機構
30:驅動馬達
30a:定子
30b:動子
32:滑動軸
34:板簧
36:引導構件
38:基座構件
40:升降馬達
42:導螺桿
44:移動塊
46:移動體
48:導軌
50:線性標尺
100:半導體晶片
110:基板

Claims (6)

  1. 一種半導體裝置的製造裝置,其特徵在於包括:載台,支撐基板;安裝工具,能夠對底面具有凸塊的晶片進行加熱並保持所述晶片;加壓機構,使所述安裝工具於鉛垂方向上移動並對所述晶片賦予載荷;以及控制器,控制所述安裝工具及所述加壓機構的驅動,所述控制器構成為進行如下處理:第一處理,於使所述晶片著陸到所述基板後且所述凸塊熔融之前,利用所述安裝工具對所述晶片進行加熱,同時隨時更新所述加壓機構的鉛垂方向上的指令位置,以使作為所述加壓機構的指令位置與當前位置的差的位置偏差恆定,並且將所述位置偏差的目標值設定為足以至少防止擠扁凸塊的值;以及檢測處理,與所述第一處理同時進行,監視由所述加壓機構對所述晶片賦予的按壓載荷,並基於所述按壓載荷的減少來檢測所述凸塊的熔融。
  2. 如請求項1所述的半導體裝置的製造裝置,其中,所述控制器進而進行第二處理,所述第二處理中,於所述檢測處理中檢測到所述凸塊的熔融的時間點之後,隨時更新所述加壓機構的指令位置,以使作為所述晶片的底面與所述基板的間隙量的間隔量保持目標值。
  3. 如請求項1所述的半導體裝置的製造裝置,其中,所述加壓機構具有使所述安裝工具於鉛垂方向上移動的驅動馬達,所述控制器於所述檢測處理中將所述驅動馬達的電流值作為表示所述按壓載荷的參數來加以監視。
  4. 如請求項1至請求項3中任一項所述的半導體裝置的製造裝置,其中,所述控制器於所述第一處理中算出自所述安裝工具的當前位置減去位置偏差的目標值後的值作為所述加壓機構的指令位置。
  5. 一種半導體裝置的製造方法,其製造半導體裝置,所述製造方法的特徵在於包括:第一步驟,於使由安裝工具保持的晶片著落到由載台支撐的基板後且設置於所述晶片的底面的凸塊熔融之前,利用所述安裝工具對所述晶片進行加熱,同時隨時更新加壓機構的鉛垂方向上的指令位置,以使作為使所述安裝工具於鉛垂方向上移動的所述加壓機構的指令位置與當前位置的差的位置偏差恆定,並且將所述位置偏差的目標值設定為足以至少防止擠扁凸塊的值;以及檢測步驟,與所述第一步驟同時進行,監視由所述加壓機構對所述晶片賦予的按壓載荷,並基於所述按壓載荷的減少,檢測所述凸塊的熔融。
  6. 如請求項5所述的半導體裝置的製造方法,進而包括第二步驟,所述第二步驟中, 於所述檢測步驟中檢測到所述凸塊的熔融的時間點之後,隨時更新所述加壓機構的指令位置,以使作為所述晶片的底面與所述基板的間隙量的間隔量保持目標值。
TW110117828A 2020-06-15 2021-05-18 半導體裝置的製造裝置及製造方法 TWI801873B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-103333 2020-06-15
JP2020103333 2020-06-15

Publications (2)

Publication Number Publication Date
TW202213574A TW202213574A (zh) 2022-04-01
TWI801873B true TWI801873B (zh) 2023-05-11

Family

ID=79268052

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110117828A TWI801873B (zh) 2020-06-15 2021-05-18 半導體裝置的製造裝置及製造方法

Country Status (6)

Country Link
US (1) US20230230853A1 (zh)
JP (1) JP7320886B2 (zh)
KR (1) KR20230006011A (zh)
CN (1) CN115699277A (zh)
TW (1) TWI801873B (zh)
WO (1) WO2021256433A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11145197A (ja) * 1997-11-10 1999-05-28 Matsushita Electric Ind Co Ltd 半田バンプ付電子部品の熱圧着方法
TW501242B (en) * 2000-09-15 2002-09-01 Hitachi Ltd Semiconductor package and flip chip bonding method of semiconductor package
JP2003179100A (ja) * 2001-10-05 2003-06-27 Nec Corp 電子部品の製造装置および電子部品の製造方法
TW201421658A (zh) * 2012-11-16 2014-06-01 Sharp Kk 覆晶接合方法、及特徵爲包含該覆晶接合方法之固體攝像裝置之製造方法
TW201601274A (zh) * 2014-06-30 2016-01-01 庫利克和索夫工業公司 熱壓結合器及其操作方法,以及用於細間距覆晶組裝的互連方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09153525A (ja) * 1995-11-30 1997-06-10 Toshiba Corp ボンディング装置およびボンディング方法
JP3893226B2 (ja) * 1998-12-25 2007-03-14 松下電器産業株式会社 部品実装方法と装置
JP4260712B2 (ja) 2004-09-03 2009-04-30 パナソニック株式会社 電子部品実装方法及び装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11145197A (ja) * 1997-11-10 1999-05-28 Matsushita Electric Ind Co Ltd 半田バンプ付電子部品の熱圧着方法
TW501242B (en) * 2000-09-15 2002-09-01 Hitachi Ltd Semiconductor package and flip chip bonding method of semiconductor package
JP2003179100A (ja) * 2001-10-05 2003-06-27 Nec Corp 電子部品の製造装置および電子部品の製造方法
TW201421658A (zh) * 2012-11-16 2014-06-01 Sharp Kk 覆晶接合方法、及特徵爲包含該覆晶接合方法之固體攝像裝置之製造方法
TW201601274A (zh) * 2014-06-30 2016-01-01 庫利克和索夫工業公司 熱壓結合器及其操作方法,以及用於細間距覆晶組裝的互連方法

Also Published As

Publication number Publication date
CN115699277A (zh) 2023-02-03
TW202213574A (zh) 2022-04-01
JP7320886B2 (ja) 2023-08-04
US20230230853A1 (en) 2023-07-20
KR20230006011A (ko) 2023-01-10
JPWO2021256433A1 (zh) 2021-12-23
WO2021256433A1 (ja) 2021-12-23

Similar Documents

Publication Publication Date Title
JP5014151B2 (ja) チップ実装装置およびチップ実装方法
US20070181644A1 (en) Component mounting method and component mounting apparatus
JP2011254032A (ja) 電子部品実装装置及びその方法
US20140209582A1 (en) Systems and methods for forming apertures in microfeature workpieces
US20160336291A1 (en) Semiconductor device manufacturing apparatus and method
JPH09153525A (ja) ボンディング装置およびボンディング方法
TWI801873B (zh) 半導體裝置的製造裝置及製造方法
US10090273B2 (en) Apparatus and method for manufacturing semiconductor device
JP5533480B2 (ja) 電子部品の実装装置及び実装方法
TWI793766B (zh) 半導體裝置的製造裝置及製造方法
KR101591125B1 (ko) 칩 실장 장치
JP2012114382A (ja) ボンディング装置
JP7145555B2 (ja) 半導体装置の製造装置および製造方法
JPH09153522A (ja) ボンディング装置およびボンディング方法
JP2007214241A (ja) 半導体チップの実装方法及び半導体チップの実装装置
JP2014143442A (ja) チップ実装装置
JP2002110740A (ja) 半導体装置の実装方法及び実装装置
JP4732894B2 (ja) ボンディング方法及びボンディング装置
JP2006073873A (ja) 電子部品実装方法及び装置
JP6345819B2 (ja) チップ実装装置
JP6577764B2 (ja) 加圧加熱冷却装置及びフリップチップ実装装置並びにフリップチップ実装方法及び半導体装置の製造方法
KR20070022058A (ko) 부품 실장방법 및 부품 실장장치
JP2018129552A (ja) チップ実装装置
KR20090092441A (ko) 반도체 패키지 제조용 다이 본딩 장치 및 그 작동 제어방법