TWI798254B - 用於具有快速切換能力的電荷平衡半導體功率裝置之系統和方法 - Google Patents

用於具有快速切換能力的電荷平衡半導體功率裝置之系統和方法 Download PDF

Info

Publication number
TWI798254B
TWI798254B TW107131307A TW107131307A TWI798254B TW I798254 B TWI798254 B TW I798254B TW 107131307 A TW107131307 A TW 107131307A TW 107131307 A TW107131307 A TW 107131307A TW I798254 B TWI798254 B TW I798254B
Authority
TW
Taiwan
Prior art keywords
region
layer
regions
conductivity type
connection
Prior art date
Application number
TW107131307A
Other languages
English (en)
Other versions
TW201923974A (zh
Inventor
亞歷山大 波洛尼科
彼得 洛西
雷沙 甘迪
大衛 利林菲德
Original Assignee
美商通用電機股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商通用電機股份有限公司 filed Critical 美商通用電機股份有限公司
Publication of TW201923974A publication Critical patent/TW201923974A/zh
Application granted granted Critical
Publication of TWI798254B publication Critical patent/TWI798254B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • H01L21/046Making n or p doped regions or layers, e.g. using diffusion using ion implantation
    • H01L21/0465Making n or p doped regions or layers, e.g. using diffusion using ion implantation using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • H01L29/0634Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • H01L29/0623Buried supplementary region, e.g. buried guard ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/732Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/808Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a PN junction gate, e.g. PN homojunction gate
    • H01L29/8083Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Composite Materials (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Electronic Switches (AREA)
  • Networks Using Active Elements (AREA)

Abstract

一種製造半導體裝置的方法,包含經由離子佈植在半導體層中進行第一佈植,形成第一佈植區域,以及經由離子佈植在該半導體層中進行第二佈植,形成第二佈植區域。該第一和第二佈植彼此重疊且結合以形成延伸到該半導體層一預定深度的連接區域。

Description

用於具有快速切換能力的電荷平衡半導體功率裝置之系統和方法
本發明關於用於具有快速切換能力的電荷平衡半導體功率裝置之系統和方法。
本文所揭露的標的關於半導體功率裝置,並且更具體地,關於電荷平衡(CB)半導體功率裝置。
對於半導體功率裝置,超接面(也稱為電荷平衡)設計提供了若干優點。例如,相對於傳統的單極裝置設計,CB裝置表現出降低的電阻和降低的每單位面積的傳導損耗。然而,利用浮接區域的CB裝置的切換速度取決於半導體材料中載子的重組產生速率。對於一些半導體材料,如寬帶隙材料,重組產生速率可能相對較低並且可能致使相對低的切換速度。為了增加這種CB裝置的重組產生速率和切換速度,可以將點缺陷引入半導體材料中。然而,點缺陷可能增加裝置的漏電流。
與原始申請專利範圍的範圍相當的某些實施例總結如下。這些實施例不意於限制申請專利範圍的範圍,而是這些實施例僅意於提供所要求保護之標的的可能形式的簡要概述。實際上,申請專利範圍可以包含可以與下面闡述的實施例類似或不同的各種形式。
在一個實施例中,一種製造半導體裝置的方法包含:經由離子佈植在半導體層中進行第一佈植,以及經由離子佈植在該半導體層中進行第二佈植。該第一和第二佈植彼此重疊並結合以形成延伸穿過該半導體的連接區域。
在第二個實施例中,一種CB裝置包含:具有第一導電類型的裝置層、與該裝置層相鄰設置的具有該第一導電類型的第一電荷平衡(CB)層、具有第二導電類型的第一連接區域,其包含第一佈植與第二佈植彼此重疊的區域、藉由該第一佈植形成且相鄰於該連接區域的第一區域,以及藉由該第二佈植形成且相鄰於與該第一區域相對的該連接區域的第二區域。該裝置層包含設置在該裝置層的頂表面上、具有第二導電類型的頂部區域。該第一CB層包含具有該第二導電類型的第一複數個電荷平衡(CB)區域。該第一連接區域從該裝置層的該頂部區域延伸到該第一CB層的該第一複數個CB區域中的至少一個第一CB區域。
在第三實施例中,一種CB裝置包含至少一個具有第一導電類型的磊晶(磊晶)層,其包含具有第二導電類型的複數個電荷平衡(CB)區域,以形成至少一個電荷平衡(CB)層、具有第一導電類型的頂磊晶層,其與該至少一個CB層相鄰設置,以形成裝置層、具有該第二導電類型的連接區域,其藉由第一佈植與第二佈植彼此重疊來形成、相鄰於該連接區域且藉由該第一佈植形成的第一區域,和相對於該第一區域相鄰於該連接區域且藉由該第二佈植形成的第二區域。該複數個CB區域中之各者的厚度小於該至少一個CB層的厚度。該裝置層包含具有該第二導電類型的頂部區域。該連接區域從該裝置層的該頂部區域延伸到該至少一個CB層的該複數個CB區域中的至少一個。
下面將描述一或多個具體實施例。為了提供這些實施例的簡明描述,可能不在說明書中描述實際實現的所有特徵。應當理解,在任何此類實際實現的開發中,如在任何工程或設計計畫中,必須做出許多特定於實現的決策以實現開發者的特定目標,如遵守可能因實現而異的與系統相關和與商業相關的約束。此外,應該理解的是,這種開發工作可能是複雜且耗時的,但是對於受益於本揭露的普通技術人員來說仍然是設計、製造和生產的例行公事。
當介紹本揭露的各種實施例的元件時,冠詞「一」、「一個」、「該」和「所述」意於表示存在一或多個元件。用語「包含」,「包括」和「具有」意圖是包含性的,並且意味著可能存在所列元件之外的其它元件。此外,以下討論中的任何數值範例意圖是非限制性的,因此額外的數值、範圍和百分比係在所揭露的實施例的範圍內。
如本文所用,用語「層」是指以連續或不連續的方式設置在底層表面的至少一部分上的材料。此外,用語「層」不一定意味著所設置材料的均勻厚度,並且所設置的材料可以具有均勻或可變的厚度。此外,除非情境另有明確規定,否則本文所用的用語「層」是指單一層或複數層。此外,如本文所用,除非另有明確說明,用語「設置在...之上」是指直接彼此接觸設置或藉由在其間具有居間層而間接設置的層。本文所用的用語「相鄰」是指兩層連續設置並且彼此直接接觸。
在本揭露中,當層/區域被描述為在另一層或基板「上」時,應理解的是,層/區域可以彼此直接接觸或者在層和區域之間具有一個(或多個)層或特徵。此外,用語「在...之上」描述了層/區域彼此的相對位置,並且不一定意味著「在...的頂部之上」,因為上方或下方的相對位置取決於裝置對觀察者的取向。此外,為方便起見,使用「頂部」、「底部」、「上方」、「下方」、「上部」和這些用語的變體,除非另有說明,否則不需要任何特定的部件取向。考慮到這一點,如本文所用,用語「下部」、「中間」或「底部」是指相對更靠近基板層的特徵(例如,磊晶層),而用語「頂部」或「上部」是指距基板層相對最遠的特定特徵(例如,磊晶層)。
本發明的實施例關於製造垂直半導體電荷平衡(CB)裝置的設計和方法,其也可以是稱為半導體超接面(SJ)裝置。所揭露的設計和方法可用於製造CB裝置,如金屬氧化物半導體場效電晶體(MOSFET)、接面場效電晶體(JFET)、雙極接面電晶體(BJT)、二極體以及可以是用於中電壓(例如,2 kV至10 kV)和高電壓(例如,大於或等於10 kV或10 kV至20 kV)的功率轉換相關應用的其它裝置。此外,所揭露的設計和方法可用於製造寬帶隙CB裝置,如碳化矽(SiC)CB裝置、氮化鎵CB裝置、金剛石CB裝置、氮化鋁CB裝置、氮化硼CB裝置,以及使用一或多種寬帶隙半導體材料製造的其它CB裝置。
如下所述,所揭露的CB裝置包含使用重複的磊晶生長和摻雜物佈植步驟實現的多層漂移區域。如本文所用,用語「多層」以及對特定數量的層(例如,「兩層」、「三層」、「四層」)的參照指的是CB裝置的磊晶(epi)層的數量。所揭露的多層漂移區域設計包含具有第一導電類型的電荷平衡(CB)層(例如,n型CB層)。此外,這些CB層中之各者包含複數個電荷平衡(CB)區域,其是離散、埋藏、佈植的摻雜區域,其具有與重塑CB裝置的活動區域中的電場之CB層的其餘部分相反的導電類型。本文中將這些CB區域描述為「埋藏」,因為它們被設置在CB裝置的較低的磊晶層之內(例如,在設置在上部/裝置磊晶層和基板層之間的CB層內)並且不與裝置終端接觸。對於所揭露的CB裝置實施例,如下所述,這些CB層設計實現了低傳導損耗和高阻斷電壓,同時仍保持相對簡單的製造程序。
此外,如下所述,所揭露的CB裝置包含與CB區域具有相同導電類型的連接區域,並且該連接區域通常在CB層的CB區域和具有與設置在裝置的頂表面(例如,離基板層最遠)上或靠近的CB區域相同的導電類型之高摻雜區域(例如,頂部區域、第二導電區域、阱區域、本體接觸區域、接面阻障區域、本體區域、或終止區域)之間提供電連接(例如,垂直連接)。經由窄且深的連接區域來連接CB區域可以實現快速切換速度和高阻斷電壓。在本實施例中,連接區域可以由兩個有意未對準佈植的摻雜材料形成。因此,當CB裝置從關斷狀態轉變到導通狀態時,載子能夠經由連接區域從(一或多個)高摻雜區域直接流到CB區域。相反,在從導通狀態轉變到關斷狀態期間,載子能夠經由連接區域直接從CB區域流到高摻雜區域。因此,所揭露的CB裝置的切換性能與載子的重組產生速率無關,從而相較於具有相同電流/額定電壓的浮接CB區域的CB裝置,提供增加的切換速度和降低的切換和動態導通電阻損耗,而不會顯著增加漏電流。雖然以下討論關於MOSFET,但是所揭露的設計和方法也可以應用於接面場效電晶體(JFET)、雙極接面電晶體(BJT)、二極體(例如,接面阻障肖特基(JBS)二極體、合併PiN肖特基(MPS)二極體等)以及可以是用於中電壓(例如,2 kV至10 kV)和高電壓(例如,大於或等於10 kV或10 kV至20 kV)的功率轉換相關應用的其它CB裝置。
圖1是具有包含設置在多個電荷平衡(CB)層16上的裝置層14之漂移區域12的CB MOSFET裝置8的實施例的立體圖。可以理解,為了更清楚地說明,可以省略裝置8的某些部件以及下面討論的其它裝置、某些通常理解的設計元件(例如,頂部金屬化、鈍化、邊緣終止等)。
如下所述,圖1中所示的CB MOSFET裝置8的漂移區域12包含具有第一導電類型的一些磊晶層18(例如,n型磊晶層18),其形成CB MOSFET裝置8的裝置層14和CB層16。此外,在某些實施例中,磊晶層18各自具有可以相同或不同的摻雜濃度。雖然所示實施例包含三個磊晶層18(例如,18A、18B和18C),但是CB MOSFET裝置8可以包含任何合適數量的磊晶層18(例如,2、4、5、6或更多),以產生具有特定的所需電壓額定值的CB MOSFET裝置8。在一些實施例中,磊晶層18可以由一或多種寬帶隙半導體材料形成,如碳化矽、氮化鎵、金剛石、氮化鋁和/或氮化硼。可以使用磊晶過度生長的重複循環來製造磊晶層18。如圖所示,第一磊晶層18A係設置在基板層30上方並與其相鄰,第二磊晶層18B係設置在第一磊晶層18A上方並與其相鄰,而第三磊晶層18C係設置在磊晶層18B上方並與其相鄰。
所示CB MOSFET裝置8的裝置層14的頂表面10包含具有第二導電類型(例如,p阱區域20)並且鄰近於具有第一導電類型的源極區域22設置(例如,n型源極區域22)的阱區域20。介電質層24(也稱為閘極絕緣層或閘極介電質層)係與裝置層14相鄰設置,而閘極電極26係與介電質層24相鄰設置。此外,複數個CB層18係設置在基板層30(例如,半導體基板層、寬帶隙基板層)上,而汲極接點32係與基板層30相鄰設置在CB MOSFET裝置8的底部11上。
此外,如圖1所示,源極接點28係鄰近裝置層14的頂表面10設置,並且設置在裝置層14的源極區域22和阱區域20兩者的一部分上。為清楚起見,設置在源極接點28之下的CB MOSFET裝置8的源極區域22(例如,n型源極區域22)的部分在本文中可以是更具體地稱為CB MOSFET裝置8的源極接點區域34。類似地,CB MOSFET裝置8的阱區域20(例如,p型阱區域)的部分在本文中可以是更具體地稱為CB MOSFET裝置8的本體區域36(例如,p+本體區域36)。此外,本體區域36中設置在源極接點28下方並且與其相鄰(例如,覆蓋、直接電連接)的部分在本文中可以更具體地稱為本體接觸區域38(例如,CB MOSFET裝置8的p+本體接觸區域38)。
在導通狀態操作期間,合適的閘極電壓(例如,等於或高於CB MOSFET裝置8的臨限電壓(VTH ))可以致使在通道區域40中形成反轉層,以及在接面場效電晶體(JFET)區域42中增強導電路徑,由於載子的累積,允許電流從汲極接點32(例如,汲極電極、汲極終端)流到源極接點28(例如,源極電極、源極終端)。通道區域34通常可以定義為設置在閘極電極26和介電質層24下方的阱區域20的上部。
為了降低導通狀態電阻(Rds(on))和所得導通狀態導通損耗,CB MOSFET裝置8包含兩個CB層16A和16B,其各自包含複數個CB區域46。複數個CB區域46可包含任何在美國專利第9,735,237號(2015年6月26日提交,標題為「ACTIVE AREA DESIGNS FOR SILICON CARBIDE SUPER-JUNCTION POWER DEVICES」,其揭露的內容在此出於所有目的藉由參照的方式將其整體結合於此)中描述的特徵。可以理解,在其它實施例中,裝置層14可以包含其它佈植特徵(例如,特定於其它裝置結構/類型的特徵),而不會破壞本方法的功效。
CB區域46相對於CB層16A和16B的其餘部分48相反地摻雜。換句話說,對於具有n型CB層16(例如,n型SiC磊晶層18)的CB裝置10,CB區域46是p型的,而對於具有p型磊晶層18的CB裝置10,CB區域46是n型的。此外,在某些實施例中,CB層16A的CB區域46中的摻雜濃度和CB層16B的CB區域46中的摻雜濃度可以相同或不同。CB層16A和16B的CB區域46和其餘部分48通常各自被設計成基本上耗盡並且通常從反向偏壓下的電離摻雜物提供類似量(例如,基本上等量)的有效電荷(例如,每平方公分,對於裝置活動區域標準化)。所示的電荷平衡結構允許CB MOSFET裝置8實現高擊穿電壓和低導通電阻,因為p型半導體部分和n型半導體部分在標稱阻塞條件下都完全耗盡。
如圖所示,CB MOSFET裝置8的CB區域46被分開(例如,不垂直連接),並且不延伸穿過磊晶層18C和18B的整個厚度。例如,圖2(其為圖1所示的CB MOSFET裝置8的實施例的截面圖)顯示了磊晶層18A-C和CB區域46的尺寸。具體地,磊晶層18A、18B和18C分別具有厚度70A、70B和70C,在某些實施例中,其可以是相同或不同的。此外,所示CB MOSFET裝置8的CB層16A和16B中的CB區域46具有特定厚度72。應當理解,在一些實施例中,在不同的CB層16中,CB區域46的厚度72可以不同。CB區域46的厚度72分別小於CB層16A和16B的厚度70A和70B,因此,CB區域46不垂直連接磊晶層18A和18B(即,不延伸穿過整個厚度70A和70B)。可以理解,此特徵與其中電荷平衡區域是連續的其它CB裝置設計(例如,延伸穿過磊晶層18A和18B的整個厚度的連續垂直柱)形成對比。包含連續垂直電荷平衡柱的CB裝置能夠提供低傳導損耗和高阻斷電壓。然而,製造延伸穿過磊晶層18A和18B的厚度70A和70B的連續垂直電荷平衡柱對於具有低擴散係數的摻雜物的某些半導體材料可能是具有挑戰性的。例如,製造這種電荷平衡柱對於其中磊晶層18A和18B係由SiC(與矽(Si)相比,其具有低擴散係數的摻雜物)製造的實施例可能是具有挑戰性的。
例如,為了製造圖示的CB MOSFET裝置8,可以使用磊晶生長技術(例如,磊晶SiC生長技術)在基板層30的頂部上形成第一磊晶層18A,並且可以使用離子佈植在第一磊晶層18A中形成CB區域46,以產生第一CB層16A。此外,可以使用磊晶生長技術在第一磊晶層18A的頂部上形成第二磊晶層18B,並且可以使用離子佈植在第二磊晶層18B中形成CB區域46,以產生第二CB層16B。應當注意,磊晶生長/離子佈植步驟可以重複多次(例如,2、3、4、5或更多次),以產生具有任何合適數量的CB層16的CB MOSFET裝置8。此外,可以使用磊晶生長技術在第二磊晶層18B的頂部上形成最終磊晶層18C,並且可以適當地佈植特定特徵,以形成CB MOSFET裝置8的裝置層14。
此外,關於尺寸,每個CB區域46可以具有特定寬度74和特定間隔76。在某些實施例中,在不同的CB層16中,CB區域46的尺寸(例如,厚度72、寬度74和/或間隔76)可以是不同的。在不同的實施例中,CB區域46可以具有不同的橫截面形狀(例如,由佈植能量/劑量限定)。對於一些實施例,CB區域46的形狀可以基本上不沿Z軸變化。
此外,應當理解,磊晶層18的摻雜、CB區域46的摻雜、磊晶層18的厚度70、CB區域46的厚度72、CB區域46的寬度74,以及CB區域46之間的間隔76可以針對不同的實施例而變化,以實現CB MOSFET裝置8的所需電性能(例如,所需的阻斷電壓)。所揭露的CB MOSFET裝置8可以併入不同值的磊晶層18的摻雜、CB區域46的摻雜、磊晶層18的厚度70、CB區域46的厚度72、CB區域46的寬度74,以及CB區域46之間的間隔76,如同在審查中的美國申請案第14/752,446號(2015年6月26日提交,標題為「ACTIVE AREA DESIGNS FOR SILICON CARBIDE SUPER-JUNCTION POWER DEVICES」,其揭露的內容在此出於所有目的藉由參照的方式將其整體結合於此)所討論的,以實現CB MOSFET裝置8的所需阻斷電壓和漂移區域12的特定導通電阻的所需降低。
例如,在一些實施例中,可以選擇某些單元參數(例如,厚度70和磊晶層18的摻雜),以提供CB MOSFET裝置8的阻斷電壓,其在約1千伏(kV)和10kV、1kV和5kV,或任何其它合適的範圍之間。在某些實施例中,CB MOSFET裝置8的漂移區域12的特定導通電阻可以比非SJ/CB裝置(例如,沒有CB區域46的半導體功率裝置)的漂移區域的特定導通電阻小約40%至50%。此外,在一些實施例中,CB區域46和/或磊晶層18的摻雜濃度可在約5×1015 cm-3 和約5×1018 cm-3 、約2×1016 cm-3 和約1×1018 cm-3 ,或約5×1016 cm-3 和約5×1017 cm-3 之間。此外,在一些實施例中,可以藉由將CB區域46的摻雜濃度標準化到CB MOSFET裝置8的單位單元面積來計算CB區域46的有效片摻雜濃度可以小於或等於約1.1×1013 cm-2 。此外,在一些實施例中,CB區域46之間的間隔76可以在約0.25 µm(μm)至約10 μm之間、約0.5 μm至約8μm之間、約0.75 μm至約6μm之間,或約1μm至約3μm之間。
如上所述,CB MOSFET裝置8還可以包含降低切換損耗和提高切換速度的特徵。例如,圖3中所示的CB裝置80(例如,CB MOSFET裝置)的實施例包含:包含與CB區域46具有相同的導電類型(與磊晶層18相反的導電類型)的連接區域100,其被佈植到每個磊晶層18中。連接區域可以包含兩個或更多個有意未對準和重疊的佈植區域,其形成連接各種CB區域46的狹窄和深連接區域100(例如,匯流排/連接)。在某些實施例中,CB裝置80可以包含任何合適數量的連續區域100(其形式為連續的垂直柱或連續的垂直塊),其被佈植到磊晶層18A-C的部分中。特別是,所揭露的連接區域100係與和連接區域100和CB區域46的導電類型相同的一或多個高摻雜區域102(例如,頂部區域、第二導電區域、阱區域20、本體區域36、本體接觸區域38或接面阻障區域)相鄰設置。一或多個高摻雜區域102可以與CB裝置80(例如,阱區域20、本體區域36、本體接觸區域38或接面阻障區域)的裝置層14的頂表面10相鄰設置(例如,設置在其上、設置在其中、佈植在其中等)。此外,所揭露的連接區域100可以將設置在裝置層14中的至少一個高摻雜區域102連接到CB層16的複數個CB區域46中的至少一個。具體地,所揭露的連接區域100可以從一或多個高摻雜區域102(例如,從裝置層14的頂表面10附近的一或多個特徵)到CB層16的至少一個CB區域46垂直延伸。例如,連接區域100可以鄰接高摻雜區域102和至少一個CB區域46。在一些實施例中,連接區域100可以與高摻雜區域102和至少一個CB區域46重疊。
在一些實施例中,一或多個連接區域100可以具有深度104(例如,垂直尺寸、厚度),以到達最深的CB區域46(即,最靠近基板30並且距離裝置層14最遠的CB區域46)。此外,一或多個連接區域100的深度104可以使得連接區域100延伸到最深的CB區域46並且與其接觸(例如,鄰近設置)、延伸穿過(例如,重疊)最深的CB區域46的厚度72的一部分,或者延伸穿過(例如,重疊)最深的CB區域46的整個厚度72。例如,深度104可以大於或等於n-1 個磊晶層18的厚度70的總和,其中n 是CB裝置80中的磊晶層18的總數。
例如,在圖3所示的實施例中,連接區域100的深度104大於CB層16A和16B(即,下部兩個磊晶層18A和18B)的厚度70B和70C的總和。特別是,在所示實施例中,連接區域100從高摻雜區域102延伸(例如,鄰近並接觸設置),在這種情況下,高摻雜區域102是阱區域20。連接區域100延伸穿過第三磊晶層18C(即,穿過第三磊晶層18C的厚度70C)、穿過第二磊晶層18B(即,穿過第二磊晶層18B的厚度70B和第二CB層16B中的CB區域46的厚度72),並且穿過第一磊晶層18A的厚度70C的一部分(即,穿過第一CB層16A中的CB區域46的厚度72)。然而,應當理解,在其它實施例中,深度104可以使得連接區域100僅分別延伸穿過第二和第三磊晶層18B和18C的厚度70B和70C(即,連接區域100不延伸穿過底部CB層16A中的CB區域46),或者使得連接區域100僅延伸穿過底部CB層16A中的CB區域46的厚度72的一部分。
所述一或多個連接區域100可以藉由使用高能離子佈植將摻雜物(例如,硼、鋁、氮、磷)引入到CB裝置80的磊晶層18中來製造。單一連接區域可以包含多個未對準和/或重疊的佈植區域。在一些實施例中,可以用在約500 keV至約6 MeV之間的佈植加速能量來佈植摻雜物,以達成所欲的深度104。此外,在某些實施例中,可以使用高能量離子佈植以及高阻擋功率或高阻擋掩模(例如,絕緣體上矽(SOI)、多晶矽、厚氧化矽、如鉑、鉬、金的高Z金屬)來形成一或多個連接區域100。具體地,高阻擋功率掩模可以在磊晶生長之後放置在頂部磊晶層18C的頂表面10上,並且高阻擋功率掩模可以具有用於一或多個連接區域100的開口,同時覆蓋頂部磊晶層18C的頂部表面10中的其餘部分。如果單一連接區域100包含多個佈植區域,對於每次佈植,此程序可以重複多次。在這樣的實施例中,可以移除阻擋掩模並且在略微不同的位置施加新的阻擋掩模。在一些實施例中,可以在現有阻擋掩模的頂部添加新的阻擋掩模,而不移除現有的阻擋掩模。在一些實施例中,阻擋掩模可以稍微移位到新的佈植位置。此外,在不同實施​​例中,可以在高摻雜區域102(例如,阱區域20)之前或之後形成一或多個連接區域100。在一些實施例中,一或多個連接區域100可以至少部分地佈植在磊晶生長步驟之間(例如,在磊晶層18B中形成CB區域46之前或之後以及在下一磊晶層18C的磊晶生長之前佈植),使得可以使用較低能量的佈植來獲得合適的深度104。所得到的連接區域可以具有比阻擋掩模的最小孔徑特徵尺寸窄的寬度。
將CB區域46連接到一或多個高摻雜區域102(在這種情況下為阱區域20)的一或多個連接區域100通常減少切換損耗並增加CB裝置80的最大切換速度。具體地,在CB裝置80從關斷狀態(例如,阻斷狀態)轉換到導通狀態(例如,導通狀態)期間,來自阱區域20的載子可以經由一或多個連接區域100直接流到CB區域46,並且類似地,在CB裝置80從導通狀態轉換到關斷狀態期間,來自CB區域46的載子可經由一或多個連接區域100直接流到阱區域20。此外,與用於增加載子的重組產生速率的其它技術相反(如使用原位摻雜、中子輻射等將點缺陷/重組中心引入磊晶層18中),一或多個連接區域100可以減少切換損耗且增加CB裝置80的切換速度,而基本上不增加CB裝置80的漏電流。
在一些實施例中,具有一或多個連接區域100的CB裝置80的切換速度可以是沒有一或多個連接區域100的CB裝置的切換速度的約10和約2000倍之間、約25和約1000倍之間、約50和約750倍之間、約75和約500倍之間,或者約100和約250倍之間。在某些實施例中,包含一或多個連接區域100的CB裝置80的切換速度可以是至少1千赫茲(kHz)。在一些實施例中,CB MOSFET裝置8的切換速度可以在約75kHz和約150kHz之間、約85kHz和約125kHz之間,或者約95kHz和約105kHz之間。利用沒有所揭露的連接區域100的浮接CB區域的CB裝置可以具有小於約1kHz、小於約750Hz、小於約500Hz或小於約250Hz的切換速度。因此,所揭露的具有一或多個連接區域100的CB裝置80可以比利用沒有所揭露的連接區域100的浮接CB區域的CB裝置具有明顯更快的切換速度。
如上所述,一或多個高摻雜區域102(例如,頂部區域)可以相鄰於裝置層14的頂表面10設置。在一些實施例中,一或多個高摻雜區域102可以是或可包含阱區域20(例如,p型阱區域20)。在某些實施例中,一或多個高摻雜區域102可以是或可以包含本體區域36(例如,p+本體區域36)、本體接觸區域38(例如,p+本體接觸區域38)和/或接面阻障區域(例如,接面阻障肖特基(JBS)的接面阻障區域或合併的PiN肖特基(MPS)二極體)。也就是說,一或多個連接區域100可以相鄰於和/或可以延伸穿過(例如,重疊)阱區域20、本體區域36和/或本體接觸區域38的至少一部分。在一些實施例中,一或多個高摻雜區域102可具有約2×1016 cm-3 至約5×1020 cm-3 、約5×1016 cm-3 至約1×1019 cm-3 ,或約1×1017 cm-3 至約5×1018 cm-3 之間的摻雜濃度。在一些實施例中,高摻雜區域102通常可具有比CB區域46和/或連接區域100中的摻雜濃度大至少50%(例如,在約50%和200%之間或更多)的摻雜濃度。在某些實施例中,高摻雜區域102通常可具有至少1×1013 cm-2 /區域(例如,CB區域46和/或連接區域100)的厚度的摻雜濃度。在一些實施例中,高摻雜區域102通常可具有比CB區域46和/或連接區域100中的摻雜濃度大於約1個數量級和6個數量級之間的摻雜濃度。
如圖所示,連接區域100還包含寬度110。通常,較窄的連接區域100(即,較小的寬度110)幫助使裝置80實現更高的切換速度,而對裝置阻斷電壓無顯著影響。然而,製造約束可能限制佈植區域的尺寸,使得具有小於最小可行寬度的寬度110的佈植區域是不可實現的。然而,藉由形成具有兩個有意地未對準和重疊的佈植區域的連接區域100,重疊的寬度形成連接區域,該連接區域的寬度可以小於用於圖案化這種佈植的單一佈植區域或阻擋掩模特徵的最小寬度,從而實現更窄的連接區域。可以選擇連接區域100的寬度110和摻雜濃度,以維持具有CB區域46的CB層16(例如,下部磊晶層18A和18B)內的電荷平衡,以及實現CB裝置80的所需電性能(例如,所需的阻斷電壓)。例如,在一些實施例中,寬度110可以在約1 μm和約10 μm之間。如下面關於圖9至11更詳細地討論的,每個佈植區域可以在約2 μm寬和約7 μm寬之間。佈植區域之間的重疊可以在約0.5 μm和約4 μm之間。此外,連接區域100的摻雜濃度可以在約1×1016 cm-3 和約1×1017 cm-3 之間、約1×1016 cm-3 和約4×1016 cm-3 之間,或約4×1016 cm-3 和約1×1017 cm-3 之間。在一些實施例中,連接區域100的摻雜濃度可以等於或小於CB區域46的摻雜濃度。連接區域的摻雜濃度(例如,佈植區域之間的重疊)可以在約0.5倍的CB層18的摻雜濃度到約1.2倍的CB層18的摻雜濃度的範圍內。
在一些實施例中,CB區域46可以完全或部分地與連接區域100重疊。例如,如圖所示,CB區域46可以完全與連接區域100重疊,使得CB區域46延伸穿過連接區域100的寬度110。在一些實施例中,如圖4中的CB裝置120的實施例所示,CB區域46可以僅部分地延伸穿過連接區域100的寬度110。例如,CB區域46可以與連接區域100重疊小於連接區域100的寬度110之距離140。在一些實施例中,距離140可以大於或等於0.1 μm。在某些實施例中,距離140可以小於寬度110的一半。
儘管圖3和圖4中顯示的CB裝置80和120的實施例包含一個連接區域100,應當注意,CB裝置80和120可包含任何合適數量的連接區域100。
圖5顯示了包含CB區域46和連接區域100的CB裝置190的實施例的漂移區域12的橫截面圖。具體地,在所示實施例中,多層漂移區域12包含三個磊晶層18A、18B和18C,而CB區域46係形成在下部磊晶層18A和18B(即,CB層16A和16B)中。此外,在所示實施例中,連接區域100將兩個特定CB區域46A和46B與高摻雜區域102連接。此外,圖5包含等電位線200,其指示在反向偏壓條件下,CB裝置190的漂移區域12中存在的電場。電場的強度係表示為當線彼此接近時更強,而當等電位線200之間存在更大的間隔時電場的強度更弱。如圖5所示,對於所示實施例,等電位線200之間的間隔基本上不隨連接區域100的距離增加而改變。因此,連接區域100基本上不會改變或變化漂移區域12中的電場強度。因此,連接區域100可以藉由提供從高摻雜區域102到CB區域46的載子來增加CB裝置190的切換速度,而基本上不改變電場分佈並且不會因此降低CB裝置190的阻斷電壓。
圖6顯示了包含分段連接區域100的CB裝置220的實施例。如圖所示,連接區域100可以包含第一連接段222,其從高摻雜區域102延伸到第二CB層16B中的CB區域46。此外,連接區域100可以包含第二連接段224,其從第二CB層16B中的CB區域46延伸到第一CB層16A中的CB區域46。如圖所示,第一連接段222和第二連接段224不鄰接(例如,交錯、不垂直對齊)。特別是,第二連接段224與第一連接段222間隔開一距離226。應當注意,連接區域100可包含任何合適數量的連接段,如兩個、三個、四個、五個或者更多個,連接段可以在不同的CB層16中鄰接或不鄰接。此外,在一些實施例中,連接區域100可以包含延伸穿過同一CB層16中的多個CB區域46的連接段。例如,如圖7所示,連接區域100可以包含第一連接段240,其從高摻雜區域102延伸到第二CB層16B中的第一CB區域242。此外,連接區域100可以包含第二連接段244,其從第二CB層16B中的第一CB區域242和第二CB層16B中的第二CB區域246分別延伸到在第一CB層16A中的第三和第四CB區域248和250。此外,如圖所示,在一些實施例中,第一連接段240和第二連接段244可以不相鄰。在某些實施例中,第一連接段240和第二連接段244可以鄰接(例如,可以至少部分地彼此重疊)。
如先前討論的,具有較高縱橫比的(例如,較窄的)連接段240、244有助於致使裝置220實現更高的切換速度。然而,製造約束(例如,掩蔽技術)可能使比最小寬度更窄的佈植區域是不切實際的。為了實現有效地窄於製程限制寬度的連接段240、244,連接段240、244可以包含兩個未對準的重疊佈植區域。兩個佈植區域之間的重疊形成可以比最小佈植區域寬度窄的連接區域。高摻雜連接區域可以在任一側上由低摻雜區域側接,其中佈植區域不重疊。圖8-10顯示如何從多個未對準的重疊佈植區域形成連接區域或段。
圖8是CB裝置300的實施例的側截面圖,其中磊晶層包含第二導電類型的第一佈植區域304。如圖所示,第一阻擋掩模306被施加到磊晶層18的頂表面308。第一阻擋掩模306包含寬度310的孔308。離子佈植程序被用於摻雜磊晶層18的部分,形成區域304。具體地,離子係朝向磊晶層18加速。離子不會滲透到阻擋掩模306下方的磊晶層18的部分,但在有孔308處,離子行進穿過阻擋掩模306中的孔並且被佈植到磊晶層18中。當離子被佈植到磊晶層18中,磊晶層18的局部區域被摻雜,形成第一佈植區域304。第一佈植區域304具有寬度312,其可以是約等於在第一阻擋掩模306中的孔308的寬度310。在某些實施例中,第一佈植區域304可以具有在約2 μm寬和約7 μm寬之間的寬度312。例如,第一佈植區域304的寬度312可以是約2.0 μm、2.5 μm、3.0 μm、3.5 μm、4.0 μm、4.5 μm、5.0 μm、5.5 μm、6.0 μm、6.5 μm、或7.0 μm。接著移除第一阻擋掩模306。
圖9是圖8的CB裝置300的側截面圖,其具有與第一佈植區域304重疊的第二佈植區域350。如圖所示,一旦第一阻擋掩模被移除,則第二阻擋掩模352被施加到磊晶層18的頂表面308。第二阻擋掩模352具有擁有寬度356的孔354。第二阻擋掩模352的孔354的寬度356可以與第一阻擋掩模的孔的寬度相同或不同。第二阻擋掩模352的孔354可以與第一阻擋掩模的孔未對準、但是重疊。使用離子佈植程序來摻雜磊晶層18,形成具有寬度358的第二區域350。在一些實施例中,第二佈植區域350可以具有約2 µm寬和約7 µm寬之間的寬度358。例如,第一佈植區域304的寬度312可以是約2.0 µm、2.5 µm、3.0 µm、3.5 µm、4.0 µm、4.5 µm、5.0 µm、5.5 µm、6.0 µm、6.5 µm、或7.0 µm。此外,第一和第二佈植區域304、350彼此重疊一寬度362,形成連接區域364。寬度362可為約0.5 µm至約4 µm。例如,寬度362可以是約0.5 µm、1.0 µm、1.5 µm、2.0 µm、2.5 µm、3.0 µm、3.5 µm或4.0 µm。因為連接區域364的寬度362可以小於第一和第二阻擋掩模的最小孔寬度310、356,所以連接區域364可以具有比由單次佈植製成的連接區域更窄的寬度362,使得CB裝置300能夠達到更快的切換速度。一旦形成第二佈植區域350,就可以移除第二阻擋掩模352。
圖10是圖9的CB裝置300的側截面圖,其具有形成連接區域364之重疊的第一和第二佈植區域304、350。如圖所示,連接區域364具有寬度362,並延伸穿過摻雜區域的內部部分。連接區域364是第二導電類型的。在連接區域364的任一側上是低摻雜區域366。連接區域364的摻雜濃度可以在約0.5倍的CB層的摻雜濃度至約1.4倍的CB區域的摻雜濃度的範圍。例如,連接區域364可具有在約0.5×1016 cm-3 和5×1016 cm-3 之間的摻雜濃度。因此,藉由建立具有小於最小佈植區域寬度的寬度362的連接區域364,連接區域窄於其它可能,從而致使具有更高切換速度的CB裝置300。
磊晶區域18的摻雜濃度被稱為N1 (第一導電類型)。連接區域364中的第二類型的導電摻雜物的濃度稱為N2 。低摻雜區域366是第一導電類型或第二導電類型取決於N1N2 的比率。具體地,如果N 2/2大於N1 ,則低摻雜區域366具有第二導電類型。然而,如果N2 /2小於N1 ,則低摻雜區域366具有第一導電類型。這是假定未對準佈植物具有相同的摻雜分佈/濃度。
圖11是CB裝置400的實施例的漂移區域12的橫截面圖,其中低摻雜區域具有第二導電類型。在當前的實施例中,N2 /2大於N1 。多層漂移區域12包含三個磊晶層18A、18B和18C。CB區域46係形成在下部磊晶層18A和18B(即,CB層16A和16B)中。此外,在所示的實施例中,連接區域100將兩個特定CB區域46與高摻雜區域102連接。等電位線200表示在反向偏壓條件下CB裝置400的漂移區域12中存在的電場。當線彼此接近時,電場的強度較強,而當等電位線200彼此間隔開時,電場的強度較弱。在所示實施例中,等電位線200之間的間隔基本上不隨連接區域100的增加而改變。因此,連接區域100基本上不會改變或變化漂移區域12中的電場強度。從而,連接區域100和第二導電類型的相鄰低摻雜區域可以藉由從高摻雜區域102向CB區域46提供載子而不顯著改變電場分佈,並且不會因此降低CB裝置400的阻斷電壓來增加CB裝置400的切換速度。
圖12是CB裝置400的實施例的漂移區域12的橫截面圖,其中連接區域100的低摻雜區域具有第一導電類型。在此實施例中,N2 /2小於N1 。與圖11中所示的N2 /2大於N1 並且低摻雜區域具有第二導電類型的實施例相比,等電位線200相對不變。與圖11的等電位線200一樣,等電位線200之間的間隔基本上不隨連接區域100的增加而改變。因此,連接區域100基本上不會改變或變化漂移區域12中的電場強度。從而,連接區域100和第一導電類型的相鄰低摻雜區域可以藉由從高摻雜區域102向CB區域46提供載子而不顯著改變電場分佈,並且不會因此降低CB裝置400的阻斷電壓來增加CB裝置400的切換速度。
圖13是用於在CB裝置中產生一或多個連接區域的程序500的流程圖,該CB裝置包含多個有意未對準和重疊的佈植區域,形成在兩側由低摻雜區域側接的窄連接區域。在方塊502中,第一阻擋掩模被施加到磊晶層的頂表面。阻擋掩模包含對應於所需的第一佈植區域的寬度和位置的第一孔。所述第一孔可以是約2 µm寬和約7 µm寬之間。例如,第一孔可以是約2.0 µm、2.5 µm、3.0 µm、3.5 µm、4.0 µm、4.5 µm、5.0 µm、5.5 µm、6.0 µm、6.5 µm、或7.0 µm寬。
在方塊504中,第一離子佈植程序係用於摻雜磊晶層的部分,形成第二導電類型的第一佈植區域。具體地,離子朝向第一阻擋掩模加速。阻擋掩模阻擋了許多離子,但是在存在第一孔的情況下,離子穿過第一孔並進入磊晶層。當離子滲透到磊晶層中時,磊晶層的局部區域被摻雜,形成第一佈植區域。第一佈植區域的寬度近似等於第一阻擋掩模中的孔的寬度。例如,在一些實施例中,第一佈植區域可以具有在約2 μm寬和約7 μm寬之間的寬度。即,第一佈植區域的寬度可以是約2.0 µm、2.5 µm、3.0 µm、3.5 µm、4.0 µm、4.5 µm、5.0 µm、5.5 µm、6.0 µm、6.5 µm、或7.0 µm。接著移除第一阻擋掩模(方塊506)。
在方塊508中,第二阻擋掩模被施加到磊晶層的頂表面。阻擋掩模包含對應於所需的第二佈植區域的寬度和位置的第二孔,該第二佈植區域可以與第一佈植區域未對準並與第一佈植區域重疊。第二孔可以與第一孔的尺寸相同,或者具有與第一孔不同的尺寸。例如,第二孔可以在約2 μm寬和約7 μm寬之間。也就是說,該第二孔可以是約2.0 µm、2.5 µm、3.0 µm、3.5 µm、4.0 µm、4.5 µm、5.0 µm、5.5 µm、6.0 µm、6.5 µm、或7.0 µm寬。
在方塊510中,第二離子佈植程序係用於摻雜磊晶層的部分,形成第二導電類型的第二佈植區域。如同第一離子佈植程序,離子朝向第二阻擋掩模加速。雖然阻擋掩模阻擋了許多離子,離子穿過第二孔並進入磊晶層且摻雜磊晶層的局部區域,形成第二佈植區域。第二佈植區域的寬度近似等於第二阻擋掩模中的孔的寬度。例如,在一些實施例中,第二佈植區域可以具有在約2 μm寬和約7 μm寬之間的寬度。即,第二佈植區域的寬度可以是約2.0 µm、2.5 µm、3.0 µm、3.5 µm、4.0 µm、4.5 µm、5.0 µm、5.5 µm、6.0 µm、6.5 µm、或7.0 µm。
所述第一和第二佈植區域彼此重疊,形成延伸穿過所述連接區域的連接區域。所述連接區域的寬度的範圍可以從約0.5 µm至約4 µm。例如,所述連接區域的寬度可以是約0.5 µm、1.0 µm、1.5 µm、2.0 µm、2.5 µm、3.0 µm、3.5 µm、或4.0 µm。因為所述連接區域的寬度可以小於第一和第二阻擋掩模的最小孔徑寬度,所述連接區域可以比利用單一佈植區域製成的連接區域具有更窄的寬度,使得CB裝置能夠達到更快的切換速度。一旦形成第二佈植區域,就移除第二阻擋掩模(方塊512)。
本發明的技術功效包含降低CB裝置的切換損耗和增加切換速度之CB裝置設計。特別是,所揭露的CB裝置包含由兩個未對準和重疊的佈植區域構成的連接區域。所得到的連接區域係由兩個佈植區域的重疊形成。所述連接區域在兩側由第一和第二低摻雜區域側接,其中第一和第二佈植區域不重疊。藉由使用兩個未對準和重疊的佈植區域,所述連接區域可以比使用阻擋掩模(例如,具有比所得連接區域較大的孔之硬掩模)的單一佈植製成的類似連接區域窄。因此,所揭露的CB裝置相較於具有單一佈植區域的連接區域的現有CB裝置,實現了增加的切換速度,並且減少切換損耗。
本書面描述使用實例來揭露本發明,包含最佳模式,並且還使本領域的任何技術人員能夠實踐本發明,包含製造和使用任何裝置或系統,以及進行任何結合的方法。本發明的可專利範圍由申請專利範圍限定,並且可包含本領域技術人員想到的其它範例。如果這些其它範例具有與申請專利範圍的字面語言沒有不同的結構元件,或者如果它們包含與申請專利範圍的字面語言無實質差別的等效結構元件,則這些其它範例意圖在申請專利範圍的範圍內。
8‧‧‧CB MOSFET裝置10‧‧‧頂表面11‧‧‧底部12‧‧‧漂移區域14‧‧‧裝置層16‧‧‧電荷平衡(CB)層16A‧‧‧CB層16B‧‧‧CB層18‧‧‧磊晶層18A‧‧‧第一磊晶層18B‧‧‧第二磊晶層18C‧‧‧第三磊晶層20‧‧‧阱區域22‧‧‧源極區域24‧‧‧介電質層26‧‧‧閘極電極28‧‧‧源極接點30‧‧‧基板層32‧‧‧汲極接點34‧‧‧源極接點區域36‧‧‧本體區域38‧‧‧本體接觸區域40‧‧‧通道區域42‧‧‧接面場效電晶體(JFET)區域46‧‧‧CB區域46A‧‧‧CB區域46B‧‧‧CB區域48‧‧‧其餘部分70A‧‧‧厚度70B‧‧‧厚度70C‧‧‧厚度72‧‧‧厚度74‧‧‧寬度76‧‧‧間隔80‧‧‧CB裝置100‧‧‧連接區域102‧‧‧高摻雜區域104‧‧‧深度110‧‧‧寬度120‧‧‧CB裝置140‧‧‧距離190‧‧‧CB裝置200‧‧‧等電位線220‧‧‧CB裝置222‧‧‧第一連接段224‧‧‧第二連接段226‧‧‧距離240‧‧‧第一連接段242‧‧‧第一CB區域244‧‧‧第二連接段246‧‧‧第二CB區域248‧‧‧第三CB區域250‧‧‧第四CB區域300‧‧‧CB裝置304‧‧‧第一佈植區域306‧‧‧第一阻擋掩模308‧‧‧頂表面310‧‧‧寬度312‧‧‧寬度350‧‧‧第二佈植區域352‧‧‧第二阻擋掩模354‧‧‧孔356‧‧‧寬度358‧‧‧寬度362‧‧‧寬度364‧‧‧連接區域366‧‧‧低摻雜區域500‧‧‧程序502‧‧‧方塊504‧‧‧方塊506‧‧‧方塊508‧‧‧方塊510‧‧‧方塊512‧‧‧方塊
當參考圖式閱讀以下詳細描述時,將更好地理解本發明的這些和其它特徵、態樣和優點,附圖中相同的字符在整個圖式中表示相同的部分,其中:
圖1顯示了根據實施例的包含各具有複數個CB區域的複數個CB層的CB金屬氧化物半導體場效電晶體(MOSFET)裝置的立體圖;
圖2顯示了根據實施例的圖1的CB MOSFET裝置的漂移區域的橫截面圖;
圖3顯示了根據實施例的包含將CB層的CB區域鄰接到CB裝置的阱區域的連接區域的CB MOSFET裝置的立體圖;
圖4顯示了根據實施例的包含將CB層的CB區域鄰接到CB裝置的阱區域的連接區域的CB MOSFET裝置的立體圖;
圖5顯示了根據實施例的包含將CB層的CB區域鄰接到CB裝置的頂部區域的連接區域的CB裝置的漂移區域的橫截面圖,其中等電位線顯示在反向偏壓條件下的電場;
圖6是根據實施例的包含將CB層的CB區域鄰接到CB裝置的頂部區域的分段連接區域的CB裝置的立體圖;
圖7是根據實施例的包含將CB層的CB區域鄰接到CB裝置的頂部區域的分段連接區域的CB裝置的立體圖;
圖8是根據實施例的用於使用在具有第二導電類型的第一佈植區域的CB裝置中的磊晶層的實施例的側截面圖;
圖9是根據實施例的具有重疊於第一佈植區域的第二佈植區域的圖8的磊晶層的側截面圖;
圖10是根據實施例的具有重疊於第一和第二佈植區域的連接區域的圖9的CB裝置的側截面圖;
圖11是根據實施例的CB裝置的實施例的漂移區域的橫截面圖,其中該連接區域的第一和第二低摻雜區域具有第二導電類型,並且N2/2 >N1;
圖12是根據實施例的CB裝置的實施例的漂移區域的橫截面圖,其中該連接區域的第一和第二低摻雜區域具有第二導電類型,並且N2/2 <N1;以及
圖13是根據實施例的用於在CB裝置中建立一或多個連接區域的程序的流程圖,該CB裝置係由多個未對準和重疊佈植區域形成,具有由第一和第二低摻雜區域在任一側上側接的連接區域。
8‧‧‧CB MOSFET裝置
10‧‧‧頂表面
11‧‧‧底部
12‧‧‧漂移區域
14‧‧‧裝置層
16A‧‧‧CB層
16B‧‧‧CB層
18A‧‧‧第一磊晶層
18B‧‧‧第二磊晶層
18C‧‧‧第三磊晶層
20‧‧‧阱區域
22‧‧‧源極區域
24‧‧‧介電質層
26‧‧‧閘極電極
28‧‧‧源極接點
30‧‧‧基板層
32‧‧‧汲極接點
34‧‧‧源極接點區域
36‧‧‧本體區域
38‧‧‧本體接觸區域
40‧‧‧通道區域
42‧‧‧接面場效電晶體(JFET)區域
46‧‧‧CB區域
48‧‧‧其餘部分

Claims (13)

  1. 一種製造半導體裝置(300)的方法(500),包含:經由離子佈植在半導體層(18)中進行第一佈植(504),形成第一佈植區域(304),其中該半導體層包含頂部磊晶(epi)層,其中該頂部epi層設置在具有第一導電類型的至少一個epi層上,該至少一個epi層包括具有第二導電類型的複數個電荷平衡(CB)區域,以形成至少一個電荷平衡(CB)層;以及經由離子佈植在該半導體層(18)中進行第二佈植(510),形成與該第一佈植區域相對的第二佈植區域(350),其中該第一和第二佈植區域(304、350)彼此重疊;其中該第一和第二佈植區域(304、350)結合以形成延伸到該半導體層(18)中到該至少一個CB層的該複數個CB區域中的至少一個CB區域的連接區域(364)。
  2. 如申請專利範圍第1項的方法(500),包含:將第一阻擋掩模(306)施加(502)到該半導體層(18)的頂表面(308),其中該第一阻擋掩模(306)包含第一組的一或多個特徵(308);以及在進行該第一佈植之後,從該半導體層(18)的該頂表面(308)移除(506)該第一阻擋掩模(306)。
  3. 如申請專利範圍第2項的方法(500),包含: 將第二阻擋掩模(352)施加(508)到該半導體層(18)的該頂表面(308),其中該第二阻擋掩模(352)包含第二組的一或多個特徵(354);以及在進行該第二佈植之後,從該半導體層(18)的該頂表面(308)移除(512)該第二阻擋掩模(352)。
  4. 如申請專利範圍第1項的方法(500),其中該第一佈植區域(304)具有第二導電類型,而該第二佈植區域(350)具有該第二導電類型。
  5. 如申請專利範圍第1項的方法(500),其中該連接區域(364)具有該第一導電類型,而該第一和第二佈植區域(304、350)具有該第二導電類型。
  6. 如申請專利範圍第1項的方法(500),其中該半導體裝置(300)包含碳化矽(SiC)半導體裝置。
  7. 一種電荷平衡(CB)裝置(300),包含:具有第一導電類型的至少一個磊晶(epi)層,其包括具有第二導電類型的複數個電荷平衡(CB)區域,以形成至少一個電荷平衡(CB)層,其中該複數個CB區域中之各者的厚度小於該至少一個CB層的厚度;與該至少一個CB層相鄰設置、具有該第一導電類型的頂部磊晶層,其用以形成裝置層(14),其中該裝置層 (14)包括具有第二導電類型的頂部區域(20);以及包含連接區域的第一連接區域(240),其中第一佈植區域(304)與第二佈植區域(350)彼此重疊;藉由該第一佈植區域,相鄰於該連接區域(364)形成的第一區域;以及藉由該第二佈植區域,相鄰於與該第一區域相對的該連接區域(364)形成的第二區域;其中該連接區域(364)從該裝置層(14)的該頂部區域(20)延伸到該至少一個CB層(46)的該第一複數個CB區域(46)中的至少一個CB區域(46)。
  8. 如申請專利範圍第7項的CB裝置(300),其中該連接區域(364)具有該第二導電類型,而該第一和第二佈植區域(304、350)具有該第二導電類型。
  9. 如申請專利範圍第7項的CB裝置(300),其中該連接區域(364)的摻雜濃度在約0.5×1016cm-3和5×1016cm-3之間。
  10. 如申請專利範圍第7項的CB裝置(300),包含從該裝置層(14)的該頂部區域(20)延伸到該第一複數個CB區域(46)中的至少一個第二CB區域(46)的第二連接區域(364)。
  11. 如申請專利範圍第7項的CB裝置(300),其中該第一佈植區域(304)具有該第二導電類型,而該第二佈植區域 (350)具有該第一導電類型。
  12. 如申請專利範圍第7項的CB裝置(300),其中該裝置層(14)和該CB層(46)係由碳化矽(SiC)製成。
  13. 如申請專利範圍第7項的CB裝置(300),其中該CB裝置(300)係金屬氧化物半導體場效電晶體(MOSFET)、接面場效電晶體(JFET)、雙極接面電晶體(BJT)、絕緣閘極雙極電晶體(IGBT)或二極體。
TW107131307A 2017-09-21 2018-09-06 用於具有快速切換能力的電荷平衡半導體功率裝置之系統和方法 TWI798254B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201762561592P 2017-09-21 2017-09-21
US62/561,592 2017-09-21
US15/953,037 US10600649B2 (en) 2017-09-21 2018-04-13 Systems and method for charge balanced semiconductor power devices with fast switching capability
US15/953,037 2018-04-13

Publications (2)

Publication Number Publication Date
TW201923974A TW201923974A (zh) 2019-06-16
TWI798254B true TWI798254B (zh) 2023-04-11

Family

ID=65721112

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107131307A TWI798254B (zh) 2017-09-21 2018-09-06 用於具有快速切換能力的電荷平衡半導體功率裝置之系統和方法

Country Status (6)

Country Link
US (1) US10600649B2 (zh)
EP (1) EP3685433A4 (zh)
JP (1) JP7257390B2 (zh)
CN (1) CN111133567B (zh)
TW (1) TWI798254B (zh)
WO (1) WO2019060032A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11233157B2 (en) * 2018-09-28 2022-01-25 General Electric Company Systems and methods for unipolar charge balanced semiconductor power devices
US10937869B2 (en) * 2018-09-28 2021-03-02 General Electric Company Systems and methods of masking during high-energy implantation when fabricating wide band gap semiconductor devices

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6274904B1 (en) * 1998-09-02 2001-08-14 Siemens Aktiengesellschaft Edge structure and drift region for a semiconductor component and production method
US20130256846A1 (en) * 2011-04-20 2013-10-03 Richtek Technology Corporation Semiconductor Overlapped PN Structure and Manufacturing Method Thereof
US20150041884A1 (en) * 2013-08-09 2015-02-12 Samsung Electro-Mechanics Co., Ltd. Power semiconductor device and method of manufacturing the same

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW437099B (en) * 1997-09-26 2001-05-28 Matsushita Electronics Corp Non-volatile semiconductor memory device and the manufacturing method thereof
US5998833A (en) 1998-10-26 1999-12-07 North Carolina State University Power semiconductor devices having improved high frequency switching and breakdown characteristics
KR100297705B1 (ko) 1999-03-29 2001-10-29 김덕중 낮은 온저항과 높은 항복전압을 갖는 전력용 반도체소자
DE19943143B4 (de) 1999-09-09 2008-04-24 Infineon Technologies Ag Halbleiterbauelement für hohe Sperrspannungen bei gleichzeitig niedrigem Einschaltwiderstand und Verfahren zu dessen Herstellung
DE10306597B4 (de) 2003-02-17 2005-11-17 Infineon Technologies Ag Verfahren zum Herstellen einer Halbleiterstruktur mit erhöhter Durchbruchspannung durch tieferliegenden Subkollektorabschnitt
US8692324B2 (en) 2005-07-13 2014-04-08 Ciclon Semiconductor Device Corp. Semiconductor devices having charge balanced structure
US20080014693A1 (en) 2006-07-12 2008-01-17 General Electric Company Silicon carbide vertical mosfet design for fast switching applications
ITTO20070392A1 (it) * 2007-06-05 2008-12-06 St Microelectronics Srl Dispositivo di potenza a bilanciamento di carica comprendente strutture colonnari e avente resistenza ridotta
JP5472862B2 (ja) * 2009-03-17 2014-04-16 三菱電機株式会社 電力用半導体装置の製造方法
EP2530721A4 (en) 2010-01-29 2017-11-29 Fuji Electric Co., Ltd. Semiconductor device
US8278709B2 (en) 2010-10-05 2012-10-02 Himax Technologies Limited High voltage metal-oxide-semiconductor transistor with stable threshold voltage and related manufacturing method
US8698245B2 (en) 2010-12-14 2014-04-15 International Business Machines Corporation Partially depleted (PD) semiconductor-on-insulator (SOI) field effect transistor (FET) structure with a gate-to-body tunnel current region for threshold voltage (VT) lowering and method of forming the structure
JP2012169384A (ja) * 2011-02-11 2012-09-06 Denso Corp 炭化珪素半導体装置およびその製造方法
US8785279B2 (en) * 2012-07-30 2014-07-22 Alpha And Omega Semiconductor Incorporated High voltage field balance metal oxide field effect transistor (FBM)
KR101779237B1 (ko) 2013-06-04 2017-09-19 매그나칩 반도체 유한회사 반도체 전력소자 및 이를 제조하는 방법
US10199459B2 (en) * 2013-07-19 2019-02-05 Great Wall Semiconductor Corporation Superjunction with surrounding lightly doped drain region
US9293528B2 (en) * 2013-12-31 2016-03-22 Infineon Technologies Austria Ag Field-effect semiconductor device and manufacturing therefor
US10468479B2 (en) * 2014-05-14 2019-11-05 Infineon Technologies Austria Ag VDMOS having a drift zone with a compensation structure
US9831330B2 (en) 2015-03-05 2017-11-28 Infineon Technologies Americas Corp. Bipolar semiconductor device having a deep charge-balanced structure
US9881997B2 (en) * 2015-04-02 2018-01-30 Fuji Electric Co., Ltd. Semiconductor device and manufacturing method of semiconductor device
US9735237B2 (en) 2015-06-26 2017-08-15 General Electric Company Active area designs for silicon carbide super-junction power devices
US10243039B2 (en) 2016-03-22 2019-03-26 General Electric Company Super-junction semiconductor power devices with fast switching capability
JP6809071B2 (ja) * 2016-09-14 2021-01-06 富士電機株式会社 半導体装置および半導体装置の製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6274904B1 (en) * 1998-09-02 2001-08-14 Siemens Aktiengesellschaft Edge structure and drift region for a semiconductor component and production method
US20130256846A1 (en) * 2011-04-20 2013-10-03 Richtek Technology Corporation Semiconductor Overlapped PN Structure and Manufacturing Method Thereof
US20150041884A1 (en) * 2013-08-09 2015-02-12 Samsung Electro-Mechanics Co., Ltd. Power semiconductor device and method of manufacturing the same

Also Published As

Publication number Publication date
JP2020534693A (ja) 2020-11-26
EP3685433A1 (en) 2020-07-29
TW201923974A (zh) 2019-06-16
EP3685433A4 (en) 2021-06-16
US20190088479A1 (en) 2019-03-21
WO2019060032A1 (en) 2019-03-28
CN111133567B (zh) 2023-10-20
JP7257390B2 (ja) 2023-04-13
CN111133567A (zh) 2020-05-08
US10600649B2 (en) 2020-03-24

Similar Documents

Publication Publication Date Title
EP3433880B1 (en) Superjunction power semiconductor devices with fast switching capability
KR102216528B1 (ko) 주입된 측벽들을 가진 게이트 트렌치들을 갖는 전력 반도체 디바이스들 및 관련 방법들
KR102204272B1 (ko) 게이트 트렌치들 및 매립된 종단 구조체들을 갖는 전력 반도체 디바이스들 및 관련 방법들
CN103703565B (zh) 半导体装置
JP4635067B2 (ja) 半導体装置及びその製造方法
US9735237B2 (en) Active area designs for silicon carbide super-junction power devices
JP2003273355A (ja) 半導体素子およびその製造方法
JP2017005140A (ja) 絶縁ゲート型スイッチング装置とその製造方法
WO2012137659A1 (ja) 半導体装置およびその製造方法
KR102068842B1 (ko) 반도체 전력소자
JP2003101022A (ja) 電力用半導体素子
CN106057888B (zh) 半导体装置以及半导体装置的制造方法
CN104051540A (zh) 超级结器件及其制造方法
US11764257B2 (en) Systems and methods for junction termination of wide band gap super-junction power devices
TWI798254B (zh) 用於具有快速切換能力的電荷平衡半導體功率裝置之系統和方法
JP2006261562A (ja) 半導体装置
US20220102485A1 (en) Semiconductor device and manufacturing method of semiconductor device
US20230299131A1 (en) Superjunction semiconductor device
KR20220155692A (ko) 슈퍼정션 반도체 소자 및 제조방법