TWI791698B - 包括橋式晶粒的堆疊封裝 - Google Patents

包括橋式晶粒的堆疊封裝 Download PDF

Info

Publication number
TWI791698B
TWI791698B TW107143420A TW107143420A TWI791698B TW I791698 B TWI791698 B TW I791698B TW 107143420 A TW107143420 A TW 107143420A TW 107143420 A TW107143420 A TW 107143420A TW I791698 B TWI791698 B TW I791698B
Authority
TW
Taiwan
Prior art keywords
package
semiconductor die
die
sub
bridge
Prior art date
Application number
TW107143420A
Other languages
English (en)
Other versions
TW202011558A (zh
Inventor
成基俊
宋河坰
Original Assignee
南韓商愛思開海力士有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商愛思開海力士有限公司 filed Critical 南韓商愛思開海力士有限公司
Publication of TW202011558A publication Critical patent/TW202011558A/zh
Application granted granted Critical
Publication of TWI791698B publication Critical patent/TWI791698B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5381Crossover interconnections, e.g. bridge stepovers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • H01L2224/02331Multilayer structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02373Layout of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02381Side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13008Bump connector integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13016Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection

Abstract

一種堆疊封裝包括在垂直方向堆疊的多個子封裝。所述多個子封裝中的每一個包括具有多個垂直互連器的橋式晶粒和半導體晶粒。設置在包括在所述子封裝的第一子封裝中的第一橋式晶粒中的第一組垂直互連器和與所述第一組垂直互連器連接的其它垂直互連器構成第一電路徑,並且設置在包括在所述子封裝的第二子封裝中的第二橋式晶粒中的第二組垂直互連器和與所述第二組垂直互連器連接的其它垂直互連器構成第二電路徑。第一電路徑和第二電路徑彼此電隔離並且被設置成提供兩條單獨的電路徑。

Description

包括橋式晶粒的堆疊封裝
本公開內容總體上涉及半導體封裝技術,並且更具體地,涉及包括半導體晶粒和橋式晶粒的堆疊封裝。相關申請的交叉引用
本申請案主張於2018年8月31日提交的韓國專利申請第 10-2018-0103180號的優先權,該韓國專利申請案的全部內容以引用方式併入本文中。
最近,已經在各種電子系統中需要具有高密度且高速操作的半導體封裝。另外,已經開發出具有相對小的形狀因數的結構的半導體封裝。為了實現這種半導體封裝,已經對晶片堆疊技術集中投入了大量勞力。此外,為了實現厚度減小的半導體封裝,已經對晶圓級晶片堆疊封裝技術集中投入了大量勞力。
根據一實施方式,一種堆疊封裝包括第一子封裝至第四子封裝。所述第一子封裝包括彼此間隔開的第一左橋式晶粒、第一半導體晶粒和第一右橋式晶粒。所述第二子封裝堆疊在所述第一子封裝上,包括彼此間隔開的第二左橋式晶粒、第二半導體晶粒和第二右橋式晶粒。所述第三子封裝堆疊在所述第二子封裝上,包括彼此間隔開的第三左橋式晶粒、第三半導體晶粒和第三右橋式晶粒。所述第四子封裝堆疊在所述第三子封裝上,包括彼此間隔開的第四左橋式晶粒、第四半導體晶粒和第四右橋式晶粒。所述第一左橋式晶粒、所述第二左橋式晶粒、所述第三左橋式晶粒和所述第四左橋式晶粒分別包括用於連接的第一左垂直互連器和用於旁通的第一左垂直互連器、用於連接的第二左垂直互連器和用於旁通的第二左垂直互連器、用於連接的第三左垂直互連器和用於旁通的第三左垂直互連器以及用於連接的第四左垂直互連器和用於旁通的第四左垂直互連器。所述第一右橋式晶粒、所述第二右橋式晶粒、所述第三右橋式晶粒和所述第四右橋式晶粒分別包括用於連接的第一右垂直互連器和用於旁通的第一右垂直互連器、用於連接的第二右垂直互連器和用於旁通的第二右垂直互連器、用於連接的第三右垂直互連器和用於旁通的第三右垂直互連器以及用於連接的第四右垂直互連器和用於旁通的第四右垂直互連器。所述第四子封裝還包括第四左重分佈線,所述第四左重分佈線將所述用於連接的第四左垂直互連器電連接到所述第四半導體晶粒。所述用於旁通的第三左垂直互連器、所述用於旁通的第二左垂直互連器和所述用於旁通的第一左垂直互連器在垂直方向串聯連接到所述用於連接的第四左垂直互連器。所述用於連接的第四左垂直互連器以及所述用於旁通的第一左垂直互連器、所述用於旁通的第二左垂直互連器和所述用於旁通的第三左垂直互連器被設置成將所述第一半導體晶粒、所述第二半導體晶粒和所述第三半導體晶粒電旁通。
根據一實施方式,一種堆疊封裝包括多個子封裝。所述多個子封裝中的每一個包括:橋式晶粒,該橋式晶粒包括多個垂直互連器;以及半導體晶粒,該半導體晶粒被設置成與所述橋式晶粒間隔開。所述多個子封裝在垂直方向堆疊以提供多個電路徑,所述多個電路徑包括垂直地堆疊的所述多個垂直互連器。所述多個子封裝中的第一子封裝還包括第一重分佈線,所述第一重分佈線將與包括在所述第一子封裝中的所述半導體晶粒對應的第一半導體晶粒與設置在與包括在所述第一子封裝中的所述橋式晶粒對應的第一橋式晶粒中的所述垂直互連器對應的第一垂直互連器電連接。所述多個子封裝中的第二子封裝還包括第二重分佈線,所述第二重分佈線將與包括在所述第二子封裝中的所述半導體晶粒對應的第二半導體晶粒與設置在與包括在所述第二子封裝中的所述橋式晶粒對應的第二橋式晶粒中的所述垂直互連器對應的第二垂直互連器電連接。所述電路徑中的第一電路徑和第二電路徑彼此電隔離,以提供兩條分離的電路徑。所述第一電路徑包括所述多個垂直互連器當中的與所述第一垂直互連器在垂直方向連接的第一組垂直互連器。所述第二電路徑包括所述多個垂直互連器當中的與所述第二垂直互連器垂直地連接的第二組垂直互連器。
根據實施方式,一種堆疊封裝包括設置在重分佈結構上的橋式晶粒,其中,所述橋式晶粒包括第一組垂直互連器;以及設置在所述重分佈結構上的半導體晶粒,其中,所述半導體晶粒與所述橋式晶粒間隔開。所述多個子封裝可以垂直地堆疊以提供多個電通路,其中,每個電通路包括第二組垂直地堆疊的互連器。對於每個子封裝,重分佈結構可以提供從第一組垂直互連器到半導體晶粒的電通路。
本文中使用的術語可以對應於考慮到它們在實施方式中的功能而選擇的詞語,並且術語的含義可以被解釋為根據所述實施方式所屬的領域中的通常技術人士是不同的。如果被詳細地定義,則術語可以根據所述定義來解釋。除非另有定義,否則本文中使用的術語(包括技術術語和科學術語)具有所述實施方式所屬的領域中的通常技術人士通常理解的相同的含義。
應該理解,雖然在本文中可以使用術語“第一”、“第二”、“第三”等來描述各種元件,但是這些元件不應該受這些術語限制。這些術語僅用於將一個元件與另一個元件區分開,而不是用於僅定義元件本身或意指特定的順序。
還應該理解,當一元件或層被稱為在另一元件或層“上”、“上方”、“下”、“下方”或“外部”時,該元件或層可以直接與另一元件或層接觸,或者可以存在中間元件或層。用於描述元件或層之間的關係的其它詞語應該以類似的樣式來解釋(例如,“在…之間”與“直接在…之間”或者“相鄰”與“直接相鄰”)。
可以使用諸如“在…下方”、“在…下面”、“在…之下”、“在…上方”、“在…之上”、“頂”、“底”等這樣的空間相對術語來描述如例如圖中例示的一個元件和/或特徵與另一元件和/或特徵的關係。應該理解,空間上相對的術語旨在除了附圖中描繪的方位之外還涵蓋使用和/或操作中裝置的不同方位。例如,當將附圖中的裝置進行翻轉時,被描述為在其它元件或特徵下方或之下的元件隨後將被定向為在所述其它元件或特徵上方。裝置可以按其它方式來定向(旋轉90度或處於其它方位),並且相應解釋本文中使用的空間上相對的描述符。
半導體封裝可以包括諸如半導體晶粒或半導體晶粒這樣的電子裝置。可以通過使用晶粒鋸切處理將諸如晶圓這樣的半導體基板分成多個件來獲得半導體晶片或半導體晶粒。半導體晶片可以對應於記憶體晶片、邏輯晶片(包括特定應用積體電路(ASIC)晶片)或系統級晶片(SoC)。記憶體晶片可以包括整合在半導體基板上的動態隨機存取記憶體(DRAM)電路、靜態隨機存取記憶體(SRAM)電路、NAND型快閃記憶體電路、NOR型快閃記憶體電路、磁性隨機存取記憶體(MRAM)電路、電阻式隨機存取記憶體(ReRAM)電路、鐵電隨機存取記憶體(FeRAM)電路或相變隨機存取記憶體(PcRAM)電路。邏輯晶片可以包括整合在半導體基板上的邏輯電路。可以在諸如行動電話、與生物技術或健康護理關聯的電子系統或者可穿戴電子系統這樣的通信系統中採用半導體封裝。
在整篇說明書中,相同的元件符號指代相同的元件。即使沒有參照一幅圖提及或描述一元件符號,也可以參照另一幅圖提及或描述該元件符號。另外,即使在一幅圖中沒有示出一元件符號,也可以參照另一幅圖提及或描述該元件符號。
圖1和圖2例示了根據實施方式的堆疊封裝10。圖2是沿著圖1的線Y-Y’截取的平面圖。圖1是沿著圖2中的線X1-X1’截取的截面圖。圖3是例示了圖1的堆疊封裝10中包括的第一子封裝100的一部分的放大視圖。圖4是例示了圖1的堆疊封裝10中包括的第二子封裝200的放大視圖。
參照圖1,堆疊封裝10可被配置成包括多個子封裝,例如,依次堆疊的第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400。堆疊封裝10可具有第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400這四個子封裝在垂直方向堆疊的結構。在其它實施方式中,在垂直方向堆疊的子封裝的數量可以小於或大於四個。
第二子封裝200可以在垂直方向堆疊在第一子封裝100上。第三子封裝300和第四子封裝400可以依次堆疊在第二子封裝200的與第一子封裝100相對的表面上。可以在第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400之間設置內連接器510。內連接器510可以是將第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400彼此電連接或物理連接的連接構件。可使用焊料球或導電凸塊來實現內連接器510。
外連接器590可電連接到第一子封裝100。外連接器590可以用作將堆疊封裝10電連接到外部系統或另一電子模組的連接構件。可使用焊料球來實現外連接器590。由於外連接器590直接附接到第一子封裝100,因此即使在不使用諸如印刷電路板(PCB)這樣的任何封裝基板的情況下,也能實現堆疊封裝10。這會造成堆疊封裝10的厚度減小。
堆疊封裝10還可以包括填充層610,填充層610填充第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400之間的間隙。填充層610可以包括用於使第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400彼此電絕緣的介電材料。例如,填充層610可以包含被稱為底部填充材料的介電材料。填充層610可以延伸以覆蓋第二子封裝200的側表面、第三子封裝300的側表面和第四子封裝400的側表面。
堆疊封裝10還可以包括外模製層650,外模製層650覆蓋並保護第二子封裝200、第三子封裝300和第四子封裝400。外模製層650可以是覆蓋第一子封裝100的一部分以及第二子封裝200、第三子封裝300和第四子封裝400的整個部分的封裝層。可使用諸如環氧模塑化合物(EMC)材料這樣的封裝材料用模製製程在第一子封裝100上形成外模製層650。第一子封裝100可在模製過程期間用作基礎結構。
雖然圖1例示了外模製層650與填充層610不同的示例,但是在一些實施方式中可以使用模製底部填充層來同時形成外模製層650和填充層610。
參照圖1和圖3,第一子封裝100可以被作為設置在堆疊封裝10中的相對低的部分處的單個封裝單元提供。第一子封裝100可被配置成包括第一半導體晶粒110和覆蓋並保護第一半導體晶粒110的第一內模製層160。第一半導體晶粒110可以被設置在第一重分佈結構150上。第一左橋式晶粒120L和第一右橋式晶粒120R可以分別位於第一半導體晶粒110的兩側。第一左橋式晶粒120L和第一右橋式晶粒120R可以在第一重分佈結構150上設置成分別與第一半導體晶粒110的左側表面和右側表面分隔開。第一內模製層160可以被形成為填充第一半導體晶粒110、第一左橋式晶粒120L和第一右橋式晶粒120R之間的間隙,並且可以延伸以覆蓋第一半導體晶粒110、第一左橋式晶粒120L和第一右橋式晶粒120R。
參照圖3,第一半導體晶粒110可按面朝下的形狀設置在第一重分佈結構150上,使得第一半導體晶粒110的第一表面119面對第一重分佈結構150。如圖3中例示的,第一半導體晶粒110還可以包括位於第一重分佈結構150的相對側的第二表面118,並且還可以包括從第一表面119的邊緣延伸到第二表面118的邊緣的側表面117。第一半導體晶粒110的第一表面119可以是形成有第一半導體晶粒110的積體電路的作用表面。第一半導體晶粒110的第二表面118可以是第一半導體晶粒110的底表面或背側表面。第一表面119和第二表面118中的術語“第一”、“第二”等僅用於將一個元件與另一個元件區分開,而不是用於僅定義元件本身或意指特定的順序。
可以在第一半導體晶粒110的第一表面119上設置第一接觸襯墊111。第一接觸襯墊111可以用作使第一半導體晶粒110電連接到外部裝置的導電路徑。第一接觸襯墊111可以對應於設置在第一半導體晶粒110的兩個邊緣區域上的邊緣襯墊。
第一左橋式晶粒120L可以被設置成與第一半導體晶粒110的側表面117中的一個分隔開。第一左橋式晶粒120L可以被設置在第一重分佈結構150上,使得第一左橋式晶粒120L的主體的側表面127L(對應於第一左主體129L)面對第一半導體晶粒110的側表面117中的任一個。第一左橋式晶粒120L可以被配置成包括從第一左主體129L的頂表面128L突出的第一左柱凸塊125L。在第一左主體129L的頂表面128L和第一半導體晶粒110的第二表面118(即,頂表面)之間可存在位準差H。第一左橋式晶粒120L可以被設置成與第一半導體晶粒110的左側表面相鄰地設置,使得第一左橋式晶粒120L的第一左主體129L的頂表面128L和第一半導體晶粒110的第二表面118提供臺階結構。第一左橋式晶粒120L的第一左主體129L的厚度可以小於第一半導體晶粒110的厚度。第一左橋式晶粒120L的第一左主體129L的厚度可以對應於第一半導體晶粒110的厚度的40%至90%。第一左橋式晶粒120L的第一左主體129L的厚度可以對應於第一半導體晶粒110的厚度的約50%。
第一左橋式晶粒120L可以包括垂直地穿透第一左橋式晶粒120L的第一左主體129L的第一左穿通孔123L。第一左橋式晶粒120L的第一左主體129L可包含諸如矽材料這樣的半導體材料。由於第一左橋式晶粒120L的第一左主體129L包含半導體材料,因此可使用半導體製程(例如,矽製程)來形成第一左穿通孔123L。因此,第一左穿通孔123L可以被形成為具有細直徑D1的矽通孔(TSV)結構。TSV結構的直徑可以遠小於穿透EMC層的穿模通孔(TMV)的直徑。第一左穿通孔123L可以由導電金屬材料(例如,銅材料)形成。
由於第一左橋式晶粒120L的第一左主體129L比第一半導體晶粒110薄,因此垂直地穿透第一左橋式晶粒120L的第一左主體129L的第一左穿通孔123L的長度可以小於第一半導體晶粒110的厚度。例如,如果第一左橋式晶粒120L的第一左主體129L與第一半導體晶粒110一樣厚,因此垂直地穿透第一左橋式晶粒120L的第一左主體129L的第一左穿通孔123L可以被形成為具有與第一半導體晶粒110的厚度對應的長度。然而,由於在實施方式中第一左橋式晶粒120L的第一左主體129L比第一半導體晶粒110薄,因此垂直地穿透第一左橋式晶粒120L的第一左主體129L的第一左穿通孔123L可以具有與第一半導體晶粒110的厚度相比相對短的長度。
為了使第一左穿通孔123L具有隨著直徑相對減小而相對增大的長度,可能需要增大其中形成有第一左穿通孔123L的通孔的高寬比。然而,由於難以進行形成通孔的處理,導致在增大通孔的高寬比方面可能存在一些限制。換句話講,如果第一左橋式晶粒120L的第一左主體129L的厚度增大,則穿透第一左橋式晶粒120L的第一左主體129L的通孔的長度會增大並且通孔的直徑也會增加。也就是說,可能難以形成長度隨著直徑相對減小而相對增大的通孔。根據實施方式,由於第一左橋式晶粒120L的第一左主體129L具有與第一半導體晶粒110相比相對減小的厚度,因此將被填充第一左穿通孔123L的通孔可以具有相對減小的厚度。因此,第一左穿通孔123L可以被形成為具有細直徑D1。結果,能夠增加有限區域中形成的第一左穿通孔123L的數量。
另外,第一左通孔襯墊121L可以各自連接到第一左穿通孔123L的下端。第一左通孔襯墊121L可以被設置在第一左橋式晶粒120L的第一左主體129L的與第一左柱凸塊125L相對的底表面上。第一左通孔襯墊121L可以連接到第一左穿通孔123L,並且可以被形成為具有比第一左穿通孔123L的直徑大的直徑。第一左通孔襯墊121L可以由諸如銅和鋁這樣的金屬形成。
第一左柱凸塊125L可以各自連接到第一左穿通孔123L的上部。在平面圖上,第一左柱凸塊125L可以被設置成與第一左穿通孔123L交疊。第一左柱凸塊125L可以從第一左主體129L的頂表面128L突出以具有一定高度,使得第一左柱凸塊125L的側表面125L-S的下部面對第一半導體晶粒110的側表面117的上部。第一子封裝100的第一內模製層160可以被形成為覆蓋第一左主體129L的頂表面128L並且包圍第一左柱凸塊125L的側表面。第一內模製層160可以被形成為直接覆蓋第一左柱凸塊125L的側表面並且使第一左柱凸塊125L的頂表面125L-T暴露。第一內模製層160的頂表面160T和第一左主體129L的頂表面128L之間的距離L1可以大於第一內模製層160的頂表面160-T和第一半導體晶粒110的第二表面118之間的距離L2。
內連接器510可以接合到被第一內模製層160露出的第一左柱凸塊125L的頂表面125L-T。如圖1中例示的,內連接器510可以將第一左柱凸塊125L電連接到第二子封裝200。如圖3中例示的,第一左柱凸塊125L可以基本上穿透第一內模製層160的位於第一左橋式晶粒120L的第一左主體129L上的一部分。因此,第一左柱凸塊125L可以將第一左穿通孔123L的電路徑延伸至第一內模製層160的頂表面160T。
再次參照圖3,第一左主體129L可以包含半導體材料。因此,可以用半導體材料(例如,矽材料)填充第一左穿通孔123L之間的空間。相比之下,第一內模製層160可以包含絕緣材料。也就是說,可以用第一內模製層160的介電材料(例如,環氧模塑化合物(EMC)材料)填充第一左柱凸塊125L之間的空間。
由於第一左穿通孔123L穿透包含半導體材料的第一左主體129L,因此與第一左穿通孔123L穿透包含諸如EMC材料這樣的介電材料的基板的情況相比,第一左穿通孔123L中的每一個的阻抗值會增大。另外,如果單位區域中的第一左穿通孔123L的數量增加,則第一左穿通孔123L之間的距離會減小,從而更嚴重地引起第一左穿通孔123L之間的諸如串擾這樣的信號雜訊。第一左穿通孔123L之間的信號雜訊會影響高頻下的信號傳輸特性或信號完整性。根據實施方式,由於用與半導體材料相比介電常數相對低的諸如EMC材料這樣的介電層填充第一左柱凸塊125L之間的空間,因此能更有效地抑制第一左柱凸塊125L之間的串擾現象。在室溫並且頻率為1kHz下,矽材料可具有約11.68的介電常數,並且EMC材料可具有約3.7的介電常數。第一內模製層160和第一左主體129L之間的介電常數差會影響第一子封裝100的電特性。
第一左柱凸塊125L可以具有比第一左穿通孔123L的第一直徑D1大的第二直徑D2。由於與第一左穿通孔123L的直徑對應的第一直徑D1小於與第一左柱凸塊125L的直徑對應的第二直徑D2,因此第一左穿通孔123L之間的距離可以相對大於第一左柱凸塊125L之間的距離。因此,能高效地抑制第一左穿通孔123L之間的信號雜訊。
如上所述,為了抑制在第一左穿通孔123L之間產生信號雜訊,可能需要增大第一左穿通孔123L之間的距離。為了增大第一左穿通孔123L之間的距離,可能需要減小第一左穿通孔123L的第一直徑D1。如果用於形成第一左穿通孔123L的製程表現出一定且固定的高寬比,則為了獲得第一左穿通孔123L的細直徑,可能需要減小第一左橋式晶粒120L的第一左主體129L的厚度。根據實施方式,由於第一左橋式晶粒120L的第一左主體129L的厚度小於第一半導體晶粒110的厚度,因此第一左穿通孔123L可以被形成為具有與細直徑對應的第一直徑D1。因此,第一左穿通孔123L之間的距離可以增大,以抑制在第一左穿通孔123L之間產生信號雜訊。
第一左柱凸塊125L可以是包含銅材料的金屬柱凸塊。第一左柱凸塊125L的第二直徑D2可以在約20微米至約30微米的範圍內。相反,第一左穿通孔123L的第一直徑D1可以為約0.5微米。由於第一左柱凸塊125L被形成為具有與相對大的直徑對應的第二直徑D2,因此能夠使諸如焊料球或凸塊這樣的內連接器(圖1的510)與第一左柱凸塊125L的頂表面125L-T直接接合而沒有誤對準。也就是說,在不使用用於增大第一左柱凸塊125L的接觸面積的任何附加的導電襯墊的情況下,可以使內連接器(圖1的510)與第一左柱凸塊125L的頂表面125L-T直接接合。
參照圖1和圖3,雖然第一左橋式晶粒120L位於第一半導體晶粒110的左側,但是第一右橋式晶粒120R可以位於第一半導體晶粒110的右側。第一右橋式晶粒120R可以被實現為具有與第一左橋式晶粒120L基本上相同的形狀和相同的配置。第一右橋式晶粒120R可以被配置成包括與第一左主體129L對應的第一右主體129R、與第一左穿通孔123L對應的第一右穿通孔123R和與第一左柱凸塊125L對應的第一右柱凸塊125R。
再次參照圖1,第一內模製層160可以在第一重分佈結構150的表面上形成為覆蓋第一右橋式晶粒120R。第一內模製層160可以具有從堆疊在第一子封裝100上的第二子封裝200的側表面200S橫向突出的延伸部分160E,如圖1中例示的。由於第一子封裝100的第一內模製層160具有延伸部分160E,因此第一子封裝100的寬度可以大於堆疊在第一子封裝100上的第二子封裝200的寬度。因此,第一子封裝100可以用作基礎結構,而第二子封裝200堆疊在第一子封裝100上。
參照圖1和圖4,第二子封裝200可以被作為在垂直方向堆疊在堆疊封裝10中的第一子封裝100上的單個封裝單元提供。
第二子封裝200可以包括設置在第二重分佈結構250上的第二半導體晶粒210、第二左橋式晶粒220L和第二右橋式晶粒220R。第二左橋式晶粒220L可以位於第二半導體晶粒210的左側,第二右橋式晶粒220R可以位於第二半導體晶粒210的右側。
第二半導體晶粒210可以是具有與第一半導體晶粒110相似的形狀和功能的半導體晶粒。第二半導體晶粒210可以是具有與第一半導體晶粒110基本上相同的形狀和功能的記憶體半導體晶粒。第二接觸襯墊211可以被設置在第二半導體晶粒210的表面上,如同第一接觸襯墊111設置在第一半導體晶粒110上。第二接觸襯墊211可以對應於設置在第二半導體晶粒210的兩個邊緣區域上的邊緣襯墊。
參照圖1、圖3和圖4,第二左橋式晶粒220L和第二右橋式晶粒220R中的每一個可以具有與第一左橋式晶粒120L基本上相同的結構或配置。例如,第二左橋式晶粒220L可以被配置成包括與第一左主體129L對應的第二左主體229L、與第一左穿通孔123L對應的第二左穿通孔223L、與第一左柱凸塊125L對應的第二左柱凸塊225L和與第一左通孔襯墊121L對應的第二左通孔襯墊221L。
第二子封裝200可以被配置成包括第二內模製層260,第二內模製層260被設置成在第二重分佈結構250上以覆蓋並保護第二半導體晶粒210、第二左橋式晶粒220L和第二右橋式晶粒220R。第二內模製層260可以是與第一內模製層160基本上相同的材料。第二內模製層260可以被形成為填充設置在第二重分佈結構250上的第二半導體晶粒210、第二左橋式晶粒220L和第二右橋式晶粒220R之間的間隙。
參照圖2和圖3,第五半導體晶粒210-1可以與第二半導體晶粒210並排設置在第二重分佈結構250上。第五半導體晶粒210-1可以是具有與第二半導體晶粒210基本上相同的形狀和功能的半導體晶粒。第五半導體晶粒210-1可以是如同第二半導體晶粒210的DRAM晶粒。因為第五半導體晶粒210-1附加地與第二半導體晶粒210並排設置,所以第二子封裝200的總數據存儲容量可以基本上是第二半導體晶粒210的總數據存儲容量的兩倍。
如圖2中例示的,可以在第五半導體晶粒210-1的左側附加地設置第五左橋式晶粒220L-1,並且可以在第五半導體晶粒210-1的右側附加地設置第五右橋式晶粒220R-1。第五右橋式晶粒220R-1可以具有與第二右橋式晶粒220R基本上相同的結構,並且第五左橋式晶粒220L-1可以具有與第二左橋式晶粒220L基本上相同的結構。
雖然未在附圖中示出,但是因為第二子封裝200還包括第五半導體晶粒210-1、第五左橋式晶粒220L-1和第五右橋式晶粒220R-1,所以第一子封裝100、第三子封裝300和第四子封裝400中的每一個還可以包括附加的半導體晶粒以及附加的左橋式晶粒和右橋式晶粒。在這種情況下,能夠增大堆疊封裝10的容量。
再次參照圖1,第三子封裝300可以在垂直方向堆疊在第二子封裝200的與第一子封裝100相對的表面上。第三子封裝300可以被作為與第二子封裝200不同的單個封裝單元提供。第三子封裝300可以具有與第二子封裝200基本上相同的結構或形狀。例如,第三子封裝300可以被配置成包括在第三重分佈結構350上被設置成彼此分隔開的第三半導體晶粒310、第三左橋式晶粒320L和第三右橋式晶粒320R。
第四子封裝400可以在垂直方向堆疊在第三子封裝300的與第二子封裝200相對的表面上。第四子封裝400可以被作為與第三子封裝300不同的單個封裝單元提供。第四子封裝400可以具有與第二子封裝200基本上相同的結構或形狀。例如,第四子封裝400可以被配置成包括在第四重分佈結構450上被設置成彼此分隔開的第四半導體晶粒410、第四左橋式晶粒420L和第四右橋式晶粒420R。
再次參照圖1和圖3,第一子封裝100的第一重分佈結構150可以被配置成包括第一重分佈線151、第一重分佈襯墊153和外重分佈線155。第一重分佈線151、第一重分佈襯墊153和外重分佈線155可以由包括諸如鋁層、銅層或金層這樣的金屬層的導電層形成。
第一重分佈線151可以是用於將包括第一左橋式晶粒120L和第一右橋式晶粒120R的第一橋式晶粒120電連接到第一半導體晶粒110的導線。如圖3中例示的,雖然第一重分佈襯墊153被設置成與第一左通孔襯墊121L在垂直方向交疊並且與第一左通孔襯墊121L接觸,但是第一重分佈襯墊153可以是與第一半導體晶粒110電絕緣的隔離的導電圖案。
第一重分佈結構150可以包括第一介電層152,第一介電層152使第一半導體晶粒110的第一接觸襯墊111和第一左橋式晶粒120L的第一左通孔襯墊121L露出。第一重分佈線151和第一重分佈襯墊153可以被設置在第一介電層152的與第一半導體晶粒110相對的表面上。外重分佈線155可以是用於使第一重分佈線151的電路徑延長的導電圖案。第一重分佈結構150還可以包括第二介電層154,第二介電層154將第一重分佈線151和第一重分佈襯墊153彼此電隔離並且使第一重分佈線151中的每一條的一部分和第一重分佈襯墊153的一部分露出。外重分佈線155可以被設置在第二介電層154的底表面上,使得外重分佈線155的第一端分別與第一重分佈線151的被露出的部分或第一重分佈襯墊153的被露出的部分交疊。
外重分佈線155可以位於與第一重分佈線151和第一重分佈襯墊153不同的位準處。第一重分佈結構150還可以包括第三介電層156,第三介電層156將外重分佈線155彼此電隔離並且使外重分佈線155中的每一條的一部分露出。第一介電層152、第二介電層154和第三介電層156可以提供將第一重分佈線151、第一重分佈襯墊153和外重分佈線155彼此電隔離的介電結構。外重分佈線155的一部分可以通過穿透第三介電層156的孔露出,並且外連接器590可以附接或接合到外重分佈線155的被露出的部分。可以引入外重分佈線155來將第一重分佈線151或第一重分佈襯墊153的電路徑延伸至外連接器590。
再次參照圖1和圖4,第二子封裝200的第二重分佈結構250可以被配置成包括第二重分佈線251和第一重分佈襯墊153。第二重分佈線251可以是將第二半導體晶粒210電連接到第二橋式晶粒220的導電圖案。第二橋式晶粒220可以包括第二左橋式晶粒220L和第二右橋式晶粒220R。雖然圖1的第二重分佈襯墊253被設置成與第二左通孔襯墊221L在垂直方向交疊,但是第二重分佈襯墊253可以是與第二半導體晶粒210電絕緣的隔離的導電圖案。
第二重分佈結構250還可以包括第四介電層252,第四介電層252使第二半導體晶粒210的第二接觸襯墊211和第二左橋式晶粒220L的第二主體229L的第二左通孔襯墊221L露出。第二重分佈線251和第二重分佈襯墊253可以被設置在第四介電層252的與第二半導體晶粒210相對的表面上。第二重分佈結構250還可以包括第五介電層254,第五介電層254將第二重分佈線251和第二重分佈襯墊253彼此電隔離並且使第二重分佈線251中的每一條的一部分和第二重分佈襯墊253的一部分露出。內連接器510可以附接或接合到第二重分佈線251的被露出的部分或第二重分佈襯墊253的被露出的部分。
再次參照圖1,第三子封裝300和第四子封裝400可以分別包括第三重分佈結構350和第四重分佈結構450。第三重分佈結構350和第四重分佈結構450中的每一個可以具有與第二重分佈結構250相同的配置。例如,第三子封裝300的第三重分佈結構350可以被配置成包括第三重分佈線351和第三重分佈襯墊353。第三重分佈線351可以是將第三橋式晶粒320電連接到第三半導體晶粒310的導電圖案。第三橋式晶粒320可以包括第三左橋式晶粒320L和第三右橋式晶粒320R。第三重分佈襯墊353可以是與第三半導體晶粒310電絕緣的隔離的導電圖案。
第四子封裝400的第四重分佈結構450可以被配置成包括第四重分佈線451和第四重分佈襯墊453。第四重分佈線451可以是將第四橋式晶粒420電連接到第四半導體晶粒410的導電圖案。第四橋式晶粒420可以包括第四左橋式晶粒420L和第四右橋式晶粒420R。第四重分佈襯墊453可以是與第四半導體晶粒410電絕緣的隔離的導電圖案。
圖5是例示了包括在圖1的堆疊封裝10中的第一子封裝100中形成的第一電路徑E1和第一電力供應路徑P1的示意圖。此外,圖5示意性地例示了子封裝100、200、300和400的重分佈線151、251、351和451和重分佈襯墊153、253、353和453的佈置。圖6是沿著圖5中的線X2-X2’截取的堆疊封裝10的截面圖,並且圖7是沿著圖5中的線X3-X3’截取的堆疊封裝10的截面圖。
參照圖5,堆疊封裝10可以被配置成包括在垂直方向堆疊的第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400。第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400可以被配置成分別包括第一重分佈線151、第二重分佈線251、第三重分佈線351和第四重分佈線451。另外,第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400可以被配置成分別包括第一重分佈襯墊153、第二重分佈襯墊253、第三重分佈襯墊353和第四重分佈襯墊453。第一重分佈線151、第二重分佈線251、第三重分佈線351和第四重分佈線451以及第一重分佈襯墊153、第二重分佈襯墊253、第三重分佈襯墊353和第四重分佈襯墊453可以被設置成提供第一子封裝100的電路徑、第二子封裝200的電路徑、第三子封裝300的電路徑和第四子封裝400的電路徑。
參照圖5和圖6,第一子封裝100可以包括與第一重分佈線151中的一些對應的第一左重分佈線151L。第一左重分佈線151L可以將第一左橋式晶粒120L電連接到第一半導體晶粒110。第一左重分佈線151L可以是從第一半導體晶粒110延伸到第一左橋式晶粒120L的導電圖案。第一左重分佈線151L可以被設置成提供將第一半導體晶粒110電連接到第一左橋式晶粒120L的第一電路徑E1。第一電路徑E1可以包括傳輸諸如輸入/輸出(I/O)資料這樣的信號之信號線。雖然第一電路徑E1電連接到第一半導體晶粒110,但是第一電路徑E1可以與第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410電斷開並隔離。第一電路徑E1可以被設置成將第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410電旁通。
第一左重分佈線151L可以是將第一半導體晶粒110電連接到第一左橋式晶粒120L的用於連接的第一左垂直互連器120C-1的導電圖案。第一左重分佈線151L可以與第一左橋式晶粒120L的用於旁通的第一左垂直互連器120C-2電斷開並隔離。第一左重分佈襯墊153L可以被設置成與用於旁通的第一左垂直互連器120C-2在垂直方向交疊,並且可以耦接到用於旁通的第一左垂直互連器120C-2。第一左重分佈襯墊153L可以對應於第一重分佈襯墊153中的一些,並且可以是與第一左重分佈線151L電隔離的導電圖案。由於第一左重分佈襯墊153L與第一半導體晶粒110電隔離,因此與第一左重分佈襯墊153L接合的用於旁通的第一左垂直互連器120C-2也可以與第一半導體晶粒110電隔離。
第一左橋式晶粒120L可以包括多個第一左垂直互連器120C。第一左垂直互連器120C可以對應於包括第一左穿通孔123L和第一左柱凸塊125L的垂直電路徑或垂直互連路徑。第一左垂直互連器120C還可以包括與第一左穿通孔123L連接的第一左通孔襯墊121L。第一左垂直互連器120C中的一些可以對應於用於連接的第一左垂直互連器120C-1,並且第一左垂直互連器120C中的其它第一左垂直互連器可以對應於用於旁通的第一左垂直互連器120C-2。
在本說明書中,術語“垂直互連器”可以被解釋為包括在橋式晶粒中被設置成彼此耦接的穿通孔和柱凸塊的垂直電路徑。用於旁通的垂直互連器可以是諸如用於旁通的第一左垂直互連器120C-2的垂直互連器。用於旁通的垂直互連器可以被解釋為與包括在具有用於旁通的垂直互連器的子封裝中的半導體晶粒電斷開並隔離的垂直互連器。諸如用於連接的第一左垂直互連器120C-1這樣的用於連接的垂直互連器可以被解釋為與包括在具有用於連接的垂直互連器的子封裝中的半導體晶粒電連接的垂直互連器。
再次參照圖5和圖6,用於連接的第一左垂直互連器120C-1可以通過內連接器510電連接到設置在第二子封裝200中的第二左重分佈襯墊253L和用於旁通的第二左垂直互連器220C-2。用於旁通的第二左垂直互連器220C-2可以電連接到設置在第三子封裝300中的第三左重分佈襯墊353L和用於旁通的第三左垂直互連器320C-2。用於旁通的第三左垂直互連器320C-2可以電連接到設置在第四子封裝400中的第四左重分佈襯墊453L和用於旁通的第四左垂直互連器420C-2。第二左重分佈襯墊253L可以對應於第二重分佈襯墊(圖1的253)中的一些,並且第三左重分佈襯墊353L可以對應於第三重分佈襯墊(圖1的353)中的一些。此外,第四左重分佈襯墊453L可以對應於第四重分佈襯墊(圖1的453)中的一些。
第二左重分佈襯墊253L、第三左重分佈襯墊353L和第四左重分佈襯墊453L全都可以與第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410電斷開。因此,用於旁通的第二左垂直互連器220C-2、第三左垂直互連器320C-2和第四左垂直互連器420C-2全都也可以與第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410電斷開。因此,用於連接的第一左垂直互連器120C-1可以與第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410電斷開。與用於連接的第一左垂直互連器120C-1連接的第一左重分佈線151L可以與第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410電斷開,並且可以被設置成提供將第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410旁通的電路徑。
與用於連接的第一左垂直互連器120C-1在垂直方向連接的用於旁通的第二左垂直互連器220C-2、用於旁通的第三左垂直互連器320C-2和用於旁通的第四左垂直互連器420C-2可以電連接到第一電路徑E1。然而,用於旁通的第二左垂直互連器220C-2、用於旁通的第三左垂直互連器320C-2和用於旁通的第四左垂直互連器420C-2可以與第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410電斷開。因此,第一電路徑E1可以提供僅與第一半導體晶粒110電連接的信號路徑。
參照圖5和圖7,第一子封裝100可以包括與第一重分佈線151中的其它第一重分佈線對應的第一右重分佈線151R。第一右重分佈線151R可以將第一右橋式晶粒120R電連接到第一半導體晶粒110。第一右重分佈線151R可以是從第一半導體晶粒110延伸到第一右橋式晶粒120R的導電圖案。右橋式晶粒120R可以具有與第一左橋式晶粒(圖6的120L)相似的配置。然而,右橋式晶粒120R的內部配置可以被設計成與第一左橋式晶粒120L的內部配置不同。
第一右重分佈線151R可以被設置成提供將第一半導體晶粒110電連接到第一右橋式晶粒120R的第一電力供應路徑P1。第一電力供應路徑P1可以包括傳輸電源電壓的電力線和/或傳輸接地電壓的接地線。雖然第一電力供應路徑P1電連接到第一半導體晶粒110,但是第一電力供應路徑P1可以與第二半導體晶粒210和第三半導體晶粒310電斷開並隔離。第一電力供應路徑P1可以被設置成將第二半導體晶粒210和第三半導體晶粒310電旁通。在一些實施方式中,電通路可以是電力供應路徑。在其它實施方式中,電通路可以是電路徑。
第一右重分佈線151R可以是將第一半導體晶粒110電連接到第一右橋式晶粒120R的用於連接的第一右垂直互連器120C-3的導電圖案。第一右重分佈線151R可以與第一右橋式晶粒120R的用於旁通的第一右垂直互連器120C-4電斷開並隔離。第一右重分佈襯墊153R可以電耦接到用於旁通的第一右垂直互連器120C-4。第一右重分佈襯墊153R可以對應於第一重分佈襯墊153中的其它第一重分佈襯墊,並且可以是與第一右重分佈線151R電隔離的導電圖案。由於第一右重分佈襯墊153R與第一半導體晶粒110電隔離,因此與第一右重分佈襯墊153R接合的用於旁通的第一右垂直互連器120C-4也可以與第一半導體晶粒110電隔離。用於連接的第一右垂直互連器120C-3和用於旁通的第一右垂直互連器120C-4可以構成第一右垂直互連器120C-R。
用於連接的第一右垂直互連器120C-3可以通過內連接器510電連接到第二子封裝200的用於旁通的第二右垂直互連器220C-4。用於旁通的第二右垂直互連器220C-4可以電連接到第三子封裝300的用於旁通的第三右垂直互連器320C-4。與用於旁通的第二右垂直互連器220C-4連接的第二右重分佈襯墊253R可以對應於第二重分佈襯墊(圖1的253)中的一些,並且與用於旁通的第三右垂直互連器320C-4連接的第三右重分佈襯墊353R可以對應於第三重分佈襯墊(圖1的353)中的一些。
第二右重分佈襯墊253R和第三右重分佈襯墊353R全部可以與第二半導體晶粒210和第三半導體晶粒310電斷開。因此,用於旁通的第二右垂直互連器220C-4和用於旁通的第三右垂直互連器320C-4二者也可以與第二半導體晶粒210和第三半導體晶粒310電斷開。因此,用於連接的第一右垂直互連器120C-3可以與第二半導體晶粒210和第三半導體晶粒310電斷開。與用於連接的第一右垂直互連器120C-3連接的第一右重分佈線151R可以與第二半導體晶粒210和第三半導體晶粒310電斷開,並且可以被設置成提供將第二半導體晶粒210和第三半導體晶粒310旁通的電路徑。
圖8是例示了在包括在圖1的堆疊封裝10中的第一子封裝200中形成的第二電路徑E2和第二電力供應路徑P2的示意圖。圖9是沿著圖8中的線X4-X4’截取的堆疊封裝10的截面圖,並且圖10是沿著圖8中的線X5-X5’截取的堆疊封裝10的截面圖。
參照圖8和圖9,第二子封裝200可以包括與第二重分佈線251中的一些對應的第二左重分佈線251L。第二左重分佈線251L可以是將第二左橋式晶粒220L電連接到第二半導體晶粒210的導電圖案。第二左橋式晶粒220L可以被設置成與第一左橋式晶粒120L在垂直方向交疊,並且可以被配置成具有與第一左橋式晶粒120L相似的結構。第二左橋式晶粒220L可以通過第二左重分佈線251L電連接到第二半導體晶粒210,並且第二左重分佈線251L可以構成第二電力供應路徑P2。第二電力供應路徑P2可以包括向第二半導體晶粒210供應電源電壓的電力線和/或向第二半導體晶粒210供應接地電壓的接地線。雖然第二電力供應路徑P2電連接到第二半導體晶粒210,但是第二電力供應路徑P2可以與第一半導體晶粒110和第四半導體晶粒410電斷開並隔離。第二電力供應路徑P2可以被設置成將第一半導體晶粒110和第四半導體晶粒410電旁通。
第二左重分佈線251L可以是將第二半導體晶粒210電連接到設置在第二左橋式晶粒220L中的用於連接的第二左垂直互連器220C-1的導電圖案。第二左重分佈線251L可以與用於旁通的第二左垂直互連器220C-2電斷開並隔離。第二左重分佈襯墊253L可以耦接到用於旁通的第二左垂直互連器220C-2。第二左重分佈襯墊253L可以對應於第二重分佈襯墊253中的其它第二重分佈襯墊,並且可以是與第二左重分佈線251L電隔離的導電圖案。由於第二左重分佈襯墊253L與第二半導體晶粒210電隔離,因此與第二左重分佈襯墊253L接合的用於旁通的第二左垂直互連器220C-2也可以與第二半導體晶粒210電隔離。
用於連接的第二左垂直互連器220C-1可以電連接到用於旁通的第一左垂直互連器120C-2,並且用於旁通的第一左垂直互連器120C-2可以構成第二電力供應路徑P2。第一左重分佈襯墊153L可以耦接到用於旁通的第一左垂直互連器120C-2。包括第一左垂直互連器120C-2的第二電力供應路徑P2可以與第一半導體晶粒110電隔離。因此,用於連接的第二左垂直互連器220C-1可以與第一半導體晶粒110電隔離,以將第一半導體晶粒110電旁通。
參照圖8和圖10,第二子封裝200可以包括與第二重分佈線251中的其它第二重分佈線對應的第二右重分佈線251R。第二右重分佈線251R可以將第二右橋式晶粒220R電連接到第二半導體晶粒210。第二右重分佈線251R可以是從第二半導體晶粒210延伸到第二右橋式晶粒220R的導電圖案。第二右橋式晶粒220R可以具有與第二左橋式晶粒220L相似的配置。
第二右重分佈線251R可以被設置成提供將第二右橋式晶粒220R電連接到第二半導體晶粒210的第二電路徑E2。第二電路徑E2可以包括傳輸諸如輸入/輸出(I/O)資料這樣的信號之信號線。雖然第二電路徑E2電連接到第二半導體晶粒210,但是第二電路徑E2可以與第一半導體晶粒110、第三半導體晶粒310和第四半導體晶粒410電斷開並隔離。第二電路徑E2可以被設置成將第一半導體晶粒110、第三半導體晶粒310和第四半導體晶粒410電旁通。
第二右重分佈線251R可以是將第二半導體晶粒210電連接到設置在第二右橋式晶粒220R中的用於連接的第二右垂直互連器220C-3的導電圖案。第二右重分佈線251R可以與第二右橋式晶粒220R的用於旁通的第二右垂直互連器220C-4電斷開並隔離。第二右重分佈襯墊253R可以電耦接到用於旁通的第二右垂直互連器220C-4。用於旁通的第二右垂直互連器220C-4和第二右重分佈襯墊253R可以與第二半導體晶粒210電隔離,並且可以被設置成將第二半導體晶粒210電旁通。
用於連接的第二右垂直互連器220C-3可以電連接到第一子封裝100的用於旁通的第一右垂直互連器120C-4和第一右重分佈襯墊153R。用於旁通的第一右垂直互連器120C-4和第一右重分佈襯墊153R可以通過內連接器510電連接到第二右重分佈線251R。第二電路徑E2可以包括第二右重分佈線251R、用於旁通的第一右垂直互連器120C-4和第一右重分佈襯墊153R。由於用於旁通的第一右垂直互連器120C-4和第一右重分佈襯墊153R與第一半導體晶粒110電斷開並隔離,因此第二電路徑E2可以與第一半導體晶粒110電隔離。
用於連接的第二右垂直互連器220C-3可以電連接到第三子封裝300的用於旁通的第三右垂直互連器320C-4和第三右重分佈襯墊353R。由於用於旁通的第三右垂直互連器320C-4和第三右重分佈襯墊353R與第三半導體晶粒310電隔離,因此第二電路徑E2和用於連接的第二右垂直互連器220C-3可以與第三半導體晶粒310電隔離。
用於連接的第二右垂直互連器220C-3可以通過第三右重分佈襯墊353R和用於旁通的第三右垂直互連器320C-4電連接到第四子封裝400的第四右重分佈襯墊453R和用於旁通的第四右垂直互連器420C-4。由於第四右重分佈襯墊453R和用於旁通的第四右垂直互連器420C-4與第四半導體晶粒410電隔離,因此第二電路徑E2和用於連接的第二右垂直互連器220C-3可以與第四半導體晶粒410電隔離。
圖11是例示了在包括在圖1的堆疊封裝10中的第三子封裝300中形成的第三電路徑E3和第三電力供應路徑P3的示意圖。圖12是沿著圖11中的線X6-X6’截取的堆疊封裝10的截面圖,並且圖9是沿著圖8中的線X4-X4’截取的堆疊封裝10的截面圖。
參照圖11和圖12,第三子封裝300可以包括與第三重分佈線351中的一些對應的第三右重分佈線351R。第三右重分佈線351R可以將第三右橋式晶粒320R電連接到第三半導體晶粒310。第三右重分佈線351R可以是從第三半導體晶粒310延伸到第三右橋式晶粒320R的導電圖案。第三右橋式晶粒320R可以具有與第一左橋式晶粒120L相似的配置。
第三右重分佈線351R可以被設置成提供將第三右橋式晶粒320R電連接到第三半導體晶粒310的第三電路徑E3。第三電路徑E3可以包括傳輸諸如輸入/輸出(I/O)資料這樣的信號之信號線。雖然第三電路徑E3電連接到第三半導體晶粒310,但是第三電路徑E2可以與第一半導體晶粒110、第二半導體晶粒210和第四半導體晶粒410電斷開並隔離。
第三右重分佈線351R可以是將第三半導體晶粒310電連接到設置在第三右橋式晶粒320R中的用於連接的第三右垂直互連器320C-3的導電圖案。第三右重分佈線351R可以與用於旁通的第三右垂直互連器320C-4電斷開並隔離,如圖11中例示的。
參照圖12,第二子封裝200的用於旁通的第二右垂直互連器220C-4可以電連接到用於連接的第三右垂直互連器320C-3。第一子封裝100的用於旁通的第一右垂直互連器120C-4可以電連接到第二子封裝200的用於旁通的第二右垂直互連器220C-4。因此,第三電路徑E3還可以包括與用於連接的第三右垂直互連器320C-3連接的用於旁通的第一右垂直互連器120C-4和用於旁通的第二右垂直互連器220C-4。第三電路徑E3可以與第一半導體晶粒110和第二半導體晶粒210電隔離。
用於連接的第三右垂直互連器320C-3可以電連接到第四子封裝400的用於旁通的第四右垂直互連器420C-4和第四右重分佈襯墊453R。由於用於旁通的第四右垂直互連器420C-4和第四右重分佈襯墊453R與第四半導體晶粒410電隔離,因此第三電路徑E3和用於連接的第三右垂直互連器320C-3可以與第四半導體晶粒410電隔離。
參照圖9和圖11,第三子封裝300可以包括與第三重分佈線351中的其它第三重分佈線對應的第三左重分佈線351L。第三左重分佈線351L可以是將第三左橋式晶粒320L電連接到第三半導體晶粒310的導電圖案。第三左橋式晶粒320L可以具有與被設置成與第三左橋式晶粒320L在垂直方向交疊的第一左橋式晶粒120L相似的配置。第三左重分佈線351L可以被設置成提供將第三左橋式晶粒320L電連接到第三半導體晶粒310的第三電力供應路徑P3。第三電力供應路徑P3可以包括向第三半導體晶粒310供應電源電壓的電力線和/或向第三半導體晶粒310供應接地電壓的接地線。雖然第三電力供應路徑P3電連接到第三半導體晶粒310,但是第三電力供應路徑P3可以與第一半導體晶粒110和第四半導體晶粒410電斷開並隔離。
第三左重分佈線351L可以是將第三半導體晶粒310電連接到設置在第三左橋式晶粒320L中的用於連接的第三左垂直互連器320C-1的導電圖案。第三左重分佈線351L可以與用於旁通的第三左垂直互連器320C-2電斷開並隔離。第三左重分佈襯墊353L可以耦接到用於旁通的第三左垂直互連器320C-2。第三左重分佈襯墊353L可以對應於第三重分佈襯墊353中的其它第三重分佈襯墊,並且可以是與第三左重分佈線351L電隔離的導電圖案。由於第三左重分佈襯墊353L與第三半導體晶粒310電隔離,因此與第三左重分佈襯墊353L接合的用於旁通的第三左垂直互連器320C-2也可以與第三半導體晶粒310電隔離。
用於連接的第二左垂直互連器220C-1可以附加地連接到用於連接的第三左垂直互連器320C-1,以將第三電力供應路徑P3連接到第二電力供應路徑P2。由於第三電力供應路徑P3電連接到第二電力供應路徑P2,因此可以向第二半導體晶粒210和第三半導體晶粒310二者施加電源電壓。由於第二電力供應路徑P2與第一半導體晶粒110電隔離,因此第三電力供應路徑P3也可以與第一半導體晶粒110電隔離。
第四子封裝400的第四左重分佈襯墊453L和用於旁通的第四左垂直互連器420C-2可以附加地連接到用於連接的第三左垂直互連器320C-1。由於第四左重分佈襯墊453L和用於旁通的第四左垂直互連器420C-2與第四半導體晶粒410電隔離,因此用於連接的第三左垂直互連器320C-1以及第二電力供應路徑P2和第三電力供應路徑P3也可以與第四半導體晶粒410電隔離。
圖13是例示了在包括在圖1的堆疊封裝10中的第四子封裝400中形成的第四電路徑E4和第四電力供應路徑P4的示意圖。圖14是沿著圖13中的線X7-X7’截取的堆疊封裝10的截面圖,並且圖7是沿著圖5和圖13中的線X3-X3’截取的堆疊封裝10的截面圖。
參照圖13和圖14,第四子封裝400可以包括與第四重分佈線451中的一些對應的第四左重分佈線451L。第四左重分佈線451L可以是將第四左橋式晶粒420L電連接到第四半導體晶粒410的導電圖案。第四左橋式晶粒420L可以具有與第一左橋式晶粒120L相似的配置。
第四左重分佈線451L可以被設置成提供將第四左橋式晶粒420L電連接到第四半導體晶粒410的第四電路徑E4。第四電路徑E4可以包括傳輸諸如輸入/輸出(I/O)資料這樣的信號之信號線。雖然第四電路徑E4電連接到第四半導體晶粒410,但是第四電路徑E4可以與第一半導體晶粒110、第二半導體晶粒210和第三半導體晶粒310電斷開並隔離。
第四左重分佈線451L可以是將第四半導體晶粒410電連接到設置在第四左橋式晶粒420L中的用於連接的第四左垂直互連器420C-1的導電圖案。第四左重分佈線451L可以與用於旁通的第四左垂直互連器420C-2和第四左重分佈襯墊453L電斷開並隔離,如圖13中例示的。
在第四子封裝400上未堆疊至少一個附加的子封裝的實施方式中,堆疊封裝10可以被設計成沒有用於連接的第四左垂直互連器420C-1、用於旁通的第四左垂直互連器420C-2或第四左橋式晶粒420L。
參照圖14,用於連接的第四左垂直互連器420C-1可以與第三子封裝300的用於旁通的第三左垂直互連器320C-2對準並連接。用於旁通的第三左垂直互連器320C-2可以與第二子封裝200的用於旁通的第二左垂直互連器220C-2對準並連接。用於旁通的第二左垂直互連器220C-2可以與第一子封裝100的用於旁通的第一左垂直互連器120C-2對準並連接。因此,第四電路徑E4可以被配置成還包括與用於連接的第四左垂直互連器420C-1在垂直方向對準並連接的用於旁通的第一左垂直互連器120C-2、用於旁通的第二左垂直互連器220C-2和用於旁通的第三左垂直互連器320C-2。該第四電路徑E4可以與第一半導體晶粒110、第二半導體晶粒210和第三半導體晶粒310電隔離。
參照圖7和圖13,第四子封裝400可以包括與第四重分佈線451中的其它第四重分佈線對應的第四右重分佈線451R。第四右重分佈線451R可以是將第四右橋式晶粒420R電連接到第四半導體晶粒410的導電圖案。第四右橋式晶粒420R可以具有與第一右橋式晶粒120R相似的配置。第四右重分佈線451R可以被設置成提供將第四右橋式晶粒420R電連接到第四半導體晶粒410的第四電力供應路徑P4。第四電力供應路徑P4可以包括向第四半導體晶粒410供應電源電壓的電力線和/或向第四半導體晶粒410供應接地電壓的接地線。雖然第四電力供應路徑P4電連接到第四半導體晶粒410,但是第四電力供應路徑P4可以與第二半導體晶粒210和第三半導體晶粒310電斷開並隔離。
第四右重分佈線451R可以是將第四半導體晶粒410電連接到設置在第四右橋式晶粒420R中的用於連接的第四右垂直互連器420C-3的導電圖案。第四右重分佈線451R可以與用於旁通的第四右垂直互連器420C-4電斷開並隔離。第四右重分佈襯墊453R可以耦接到用於旁通的第四右垂直互連器420C-4。第四右重分佈襯墊453R可以對應於第四重分佈襯墊453中的其它第四重分佈襯墊,並且可以是與第四右重分佈線451R電隔離的導電圖案。由於第四右重分佈襯墊453R與第四半導體晶粒410電隔離,因此與第四右重分佈襯墊453R接合的用於旁通的第四右垂直互連器420C-4也可以與第四半導體晶粒410電隔離。
在第四子封裝400上未堆疊至少一個附加的子封裝的實施方式中,堆疊封裝10可以被設計成沒有用於連接的第四右垂直互連器420C-3、用於旁通的第四右垂直互連器420C-4或第四右橋式晶粒420R。
用於連接的第四右垂直互連器420C-3可以連接到第三子封裝300的用於旁通的第三右垂直互連器320C-4。用於旁通的第三右垂直互連器320C-4可以連接到第二子封裝200的用於旁通的第二右垂直互連器220C-4。用於旁通的第二右垂直互連器220C-4可以連接到第一子封裝100的用於連接的第一右垂直互連器120C-3。如此,第四電力供應路徑P4可以從用於連接的第四右垂直互連器420C-3延伸到用於連接的第一右垂直互連器120C-3,以電連接到第一電力供應路徑P1。
由於第四電力供應路徑P4電連接到第一電力供應路徑P1,因此可以向第一半導體晶粒110和第四半導體晶粒410二者施加電源電壓。由於第四電力供應路徑P4與第二半導體晶粒210和第三半導體晶粒310電隔離,因此第一電力供應路徑P1也可以與第二半導體晶粒210和第三半導體晶粒310電隔離。
第一右重分佈線151R可以將用於連接的第一右垂直互連器120C-3彼此電連接。因此,用於連接的第一右垂直互連器120C-3可以具有相同的電位。另外,第四右重分佈線451R可以將用於連接的第四右垂直互連器420C-3彼此電連接。因此,第四電力供應路徑P4可以被配置成包括用於連接的第一右垂直互連器120C-3、用於連接的第四右垂直互連器420C-3以及將用於連接的第一右垂直互連器120C-3連接到用於連接的第四右垂直互連器420C-3的用於旁通的第二右垂直互連器220C-4和用於旁通的第三右垂直互連器320C-4。
用於旁通的第三右垂直互連器320C-4和與用於旁通的第三右垂直互連器320C-4連接的用於旁通的第二右垂直互連器220C-4可以構成中間路徑,並且該中間路徑可以將第四電力供應路徑P4電連接到第一電力供應路徑P1。由於第四電力供應路徑P4通過中間路徑電連接到第一電力供應路徑P1,因此第一電力供應路徑P1和第二電力供應路徑P2之間的電阻值會因中間路徑而減小。該中間路徑可以被配置成包括多條導線,所述多條導線被平行設置以將第四電力供應路徑P4電連接到第一電力供應路徑P1。因此,能夠顯著地減小第一電力供應路徑P1和第二電力供應路徑P2之間的電阻值。
參照圖1,堆疊封裝10可以包括在垂直方向堆疊的第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400。第一子封裝100、第二子封裝200、第三子封裝300和第四子封裝400中的每一個可以被配置成包括橋式晶粒(圖5的120L和120R、圖8的220L和220R、圖11的320L和320R或圖13的420L和420R)和半導體晶粒(110、210、310或410)。
如圖5、圖6和圖7中例示的,第一子封裝100可以被配置成包括設置在第一橋式晶粒120L和120R中的用於連接的第一垂直互連器120C-1和120C-3以及將第一半導體晶粒110電連接到第一橋式晶粒120L和120R的第一重分佈線151L和151R。如圖8、圖9和圖10中例示的,第二子封裝200可以被配置成包括設置在第二橋式晶粒220L和220R中的用於連接的第二垂直互連器220C-1和220C-3以及將第二半導體晶粒210電連接到第二橋式晶粒220L和220R的第二重分佈線251L和251R。
如圖6中例示的,用於連接的第一左垂直互連器120C-1以及與用於連接的第一左垂直互連器120C-1串聯連接的用於旁通的第二左垂直互連器220C-2、用於旁通的第三左垂直互連器320C-2和用於旁通的第四左垂直互連器420C-2可以構成第一電路徑E1。如圖10中例示的,用於連接的第二右垂直互連器220C-3以及與用於連接的第二右垂直互連器220C-3在垂直方向連接的用於旁通的第一右垂直互連器120C-4、用於旁通的第三右垂直互連器320C-4和用於旁通的第四右垂直互連器420C-4可以構成第二電路徑E2。
如圖5和圖8中例示的,第一電路徑E1和第二電路徑E2可以彼此電隔離,以提供兩條單獨的電路徑。類似地,如圖11和圖13中例示的,第三電路徑E3和第四電路徑E4可以彼此電隔離,以提供兩條單獨的電路徑。
第一電路徑E1、第二電路徑E2、第三電路徑E3和第四電路徑E4可以連接到第一半導體晶粒110、第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410中的相應半導體晶粒。因此,第一半導體晶粒110、第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410中的每一個可以通過第一電路徑E1、第二電路徑E2、第三電路徑E3和第四電路徑E4中的任一條獨立地接收或輸出資料信號並且可以獨立地操作。也就是說,第一電路徑E1、第二電路徑E2、第三電路徑E3和第四電路徑E4可以提供與堆疊封裝10連接的四個單獨的資料傳輸通道。
在圖2中,第二子封裝200可以被配置成包括諸如第二半導體晶粒210和第五半導體晶粒210-1這樣的兩個半導體晶粒以及諸如第二左橋式晶粒220L、第二右橋式晶粒220R、第五左橋式晶粒220L-1和第五右橋式晶粒220R-1這樣的四個橋式晶粒。在一些實施方式中,第一子封裝100、第三子封裝300和第四子封裝400中的每一個也可以被配置成包括兩個半導體晶粒和四個橋式晶粒,如同第二子封裝200一樣。在這種情況下,堆疊封裝10可以包括大體上八條單獨的電路徑,以與八個資料傳輸通道一起操作。如此,堆疊封裝10可以被設置成使得第一半導體晶粒110、第二半導體晶粒210、第三半導體晶粒310和第四半導體晶粒410中的每一個具有與第一電路徑E1、第二電路徑E2、第三電路徑E3和第四電路徑E4中的任一條對應的獨立的資料傳輸通道。因此,堆疊封裝10可以用作能夠隨著I/O引腳的數量增加而以高速操作的高頻寬裝置。
根據上述實施方式,子封裝中的每一個可以被配置成包括至少一個橋式晶粒和至少一個半導體晶粒,並且所述子封裝可以在垂直方向堆疊以提供堆疊封裝。因此,堆疊封裝可以具有增大的存儲容量,並且還可以提高堆疊封裝的操作速度。
圖15是例示包括採用根據實施方式的堆疊封裝的記憶卡7800的電子系統的方塊圖。記憶卡7800包括諸如非揮發性記憶體裝置這樣的記憶體7810和記憶體控制器7820。記憶體7810和記憶體控制器7820可以存儲資料或者讀出已存儲的資料。記憶體7810和記憶體控制器7820中的至少一個可以包括根據所述實施方式的堆疊封裝。
記憶體7810可以包括應用了本公開的實施方式的技術的非揮發性記憶體裝置。記憶體控制器7820可以控制記憶體7810,使得回應於來自主機7830的讀/寫請求而讀出已存儲的資料或者存儲資料。
圖16是例示包括根據實施方式的堆疊封裝的電子系統8710的方塊圖。電子系統8710可以包括控制器8711、輸入/輸出裝置8712和記憶體8713。控制器8711、輸入/輸出裝置8712和記憶體8713可以通過提供供資料移動的路徑的匯流排8715而彼此耦接。
在一實施方式中,控制器8711可以包括一個或更多個微處理器、數位訊號處理器、微控制器和/或能夠執行與這些元件相同的功能的邏輯裝置。控制器8711或記憶體8713可以包括根據本公開的實施方式的堆疊封裝。輸入/輸出裝置8712可以包括從鍵區、鍵盤、顯示裝置、觸控式螢幕等當中選擇的至少一個。記憶體8713是用於存儲資料的裝置。記憶體8713可以存儲將由控制器8711執行的資料和/或命令等。
記憶體8713可以包括諸如DRAM這樣的揮發性記憶體裝置和/或諸如快閃記憶體這樣的非揮發性記憶體裝置。例如,可以將快閃記憶體安裝到諸如移動終端或臺式電腦這樣的資訊處理系統。快閃記憶體可以構成固態磁碟(SSD)。在這種情況下,電子系統8710可以將大量資料穩定地存儲在快閃記憶體系統中。
電子系統8710還可包括介面8714,介面8714被配置成向通信網路發送資料和從通信網路接收資料。介面8714可以是有線或無線類型。例如,介面8714可包括天線或者有線或無線收發器。
電子系統8710可以被實現為移動系統、個人電腦、工業電腦或執行各種功能的邏輯系統。例如,移動系統可以是個人數位助理(PDA)、可攜式電腦、平板電腦、行動電話、智慧型電話、無線電話、膝上型電腦、記憶卡、數位音樂系統和資訊發送/接收系統中的任一個。
如果電子系統8710是能夠執行無線通訊的設備,則電子系統8710可以被用於使用碼分多重存取(code division multiple access,CDMA)、全球行動通訊系統(global system for mobile communications,GSM)、北美數位行動電話(north American digital cellular,NADC)、增強時分多重存取(enhanced-time division multiple access,E-TDMA)、寬頻碼分多重存取(wideband code division multiple access,WCDAM)、CDMA2000、長期演進(long term evolution,LTE)或無線寬頻網際網路(wireless broadband Internet,Wibro)的技術的通信系統。
已經出於例示目的公開了本公開的實施方式。本領域的技術人士將領會,能夠在不脫離本公開和所附的申請專利範圍的範疇和精神的情況下進行各種修改、添加和替換。
10:堆疊封裝100:子封裝 / 第一子封裝110:第一半導體晶粒 / 半導體晶粒111:第一接觸襯墊117:側表面118:第二表面119:第一表面120:第一橋式晶粒120C:第一左垂直互連器120C-1:用於連接的第一垂直互連器 / 用於連接的第一左垂直互連器120C-2:用於旁通的第一左垂直互連器120C-3:用於連接的第一垂直互連器 / 用於連接的第一右垂直互連器120C-4:用於旁通的第一右垂直互連器120C-R:第一右垂直互連器120L:橋式晶粒 / 第一橋式晶粒 / 第一左橋式晶粒120R:橋式晶粒 / 第一橋式晶粒 / 第一右橋式晶粒121L:第一左通孔襯墊123L:第一左穿通孔123R:第一右穿通孔125L:第一左柱凸塊125L-S:側表面125L-T:頂表面125R:第一右柱凸塊127L:側表面128L:頂表面129L:第一左主體129R:第一右主體150:第一重分佈結構151:重分佈線 / 第一重分佈線151L:第一重分佈線 / 第一左重分佈線151R:第一重分佈線 / 第一右重分佈線152:第一介電層153:重分佈襯墊 / 第一重分佈襯墊153L:第一左重分佈襯墊153R:第一右重分佈襯墊154:第二介電層155:外重分佈線156:第三介電層160:第一內模製層160E:延伸部分160T:頂表面200:子封裝 / 第二子封裝200S:側表面210:第二半導體晶粒 / 半導體晶粒210-1:第五半導體晶粒211:第二接觸襯墊220:第二橋式晶粒220C-1:用於連接的第二垂直互連器 / 用於連接的第二左垂直互連器220C-2:用於旁通的第二左垂直互連器220C-3:用於連接的第二垂直互連器 / 用於連接的第二右垂直互連器220C-4:用於旁通的第二右垂直互連器220L:橋式晶粒 / 第二橋式晶粒 / 第二左橋式晶粒220L-1:第五左橋式晶粒220R:橋式晶粒 / 第二橋式晶粒 / 第二右橋式晶粒220R-1:第五右橋式晶粒221L:第二左通孔襯墊223L:第二左穿通孔225L:第二左柱凸塊229L:第二主體250:第二重分佈結構251:重分佈線 / 第二重分佈線251L:第二重分佈線251R:第二重分佈線252:第四介電層253:重分佈襯墊 / 第二重分佈襯墊253L:第二左重分佈襯墊253R:第二右重分佈襯墊254:第五介電層260:第二內模製層300:子封裝 / 第三子封裝310:第三半導體晶粒 / 半導體晶粒320:第三橋式晶粒320C-1:用於連接的第三左垂直互連器320C-2:用於旁通的第三左垂直互連器320C-3:用於連接的第三右垂直互連器320C-4:用於旁通的第三右垂直互連器320L:橋式晶粒 / 第三左橋式晶粒320R:橋式晶粒 / 第三右橋式晶粒350:第三重分佈結構351:重分佈線 / 第三重分佈線351L:第三左重分佈線351R:第三右重分佈線353:重分佈襯墊 / 第三重分佈襯墊353L:第三左重分佈襯墊353R:第三右重分佈襯墊400:子封裝 / 第四子封裝410:第四半導體晶粒 / 半導體晶粒420:第四橋式晶粒420C-1:用於連接的第四左垂直互連器420C-2:用於旁通的第四左垂直互連器420C-3:用於連接的第四右垂直互連器420C-4:用於旁通的第四右垂直互連器420L:橋式晶粒 / 第四左橋式晶粒420R:橋式晶粒 / 第四右橋式晶粒450:第四重分佈結構451:重分佈線 / 第四重分佈線451R:第四右重分佈線451L:第四左重分佈線453:重分佈襯墊 / 第四重分佈襯墊453L:第四左重分佈襯墊453R:第四右重分佈襯墊510:內連接器590:外連接器610:填充層650:外模製層7800:記憶卡7810:記憶體7820:記憶體控制器7830:主機8710:電子系統8711:控制器8712:輸入/輸出裝置8713:記憶體8714:介面8715:匯流排D1:細直徑 / 第一直徑D2:第二直徑E1:第一電路徑E2:第二電路徑E3:第三電路徑E4:第四電路徑H:位準差L1:距離L2:距離P1:第一電力供應路徑P2:第二電力供應路徑P3:第三電力供應路徑P4:第四電力供應路徑X1-X1’:線X2-X2’:線X3-X3’:線X4-X4’:線X5-X5’:線X6-X6’:線X7-X7’:線Y-Y’:線
圖1和圖2例示了根據實施方式的堆疊封裝。
圖3是例示了圖1的堆疊封裝中包括的第一子封裝的放大視圖。
圖4是例示了圖1的堆疊封裝中包括的第二子封裝的放大視圖。
圖5是例示了包括在圖1的堆疊封裝中的第一子封裝的第一電路徑和第一電力供應路徑的示意圖。
圖6是沿著圖5中的線X2-X2’截取的堆疊封裝的截面圖。
圖7是沿著圖5中的線X3-X3’截取的堆疊封裝的截面圖。
圖8是例示了包括在圖1的堆疊封裝中的第二子封裝的第二電路徑和第二電力供應路徑的示意圖。
圖9是沿著圖8中的線X4-X4’截取的堆疊封裝的截面圖。
圖10是沿著圖8中的線X5-X5’截取的堆疊封裝的截面圖。
圖11是例示了包括在圖1的堆疊封裝中的第三子封裝的第三電路徑和第三電力供應路徑的示意圖。
圖12是沿著圖11中的線X6-X6’截取的堆疊封裝的截面圖。
圖13是例示了包括在圖1的堆疊封裝中的第四子封裝的第四電路徑和第四電力供應路徑的示意圖。
圖14是沿著圖13中的線X7-X7’截取的堆疊封裝的截面圖。
圖15是例示採用包括根據實施方式的堆疊封裝的記憶卡的電子系統的方塊圖。
圖16是例示包括根據實施方式的堆疊封裝的電子系統的方塊圖。
10:堆疊封裝
100:子封裝/第一子封裝
110:第一半導體晶粒/半導體晶粒
120:第一橋式晶粒
120L:橋式晶粒/第一橋式晶粒/第一左橋式晶粒
120R:橋式晶粒/第一橋式晶粒/第一右橋式晶粒
123R:第一右穿通孔
125L:第一左柱凸塊
125R:第一右柱凸塊
129R:第一右主體
150:第一重分佈結構
151:重分佈線/第一重分佈線
153:重分佈襯墊/第一重分佈襯墊
155:外重分佈線
160:第一內模製層
160E:延伸部分
200:子封裝/第二子封裝
200S:側表面
210:第二半導體晶粒/半導體晶粒
220:第二橋式晶粒
220L:橋式晶粒/第二橋式晶粒/第二左橋式晶粒
220R:橋式晶粒/第二橋式晶粒/第二右橋式晶粒
221L:第二左通孔襯墊
250:第二重分佈結構
251:重分佈線/第二重分佈線
252:第四介電層
253:重分佈襯墊/第二重分佈襯墊
254:第五介電層
300:子封裝/第三子封裝
310:第三半導體晶粒/半導體晶粒
320:第三橋式晶粒
320L:橋式晶粒/第三左橋式晶粒
320R:橋式晶粒/第三右橋式晶粒
350:第三重分佈結構
351:重分佈線/第三重分佈線
353:重分佈襯墊/第三重分佈襯墊
400:子封裝/第四子封裝
410:第四半導體晶粒/半導體晶粒
420:第四橋式晶粒
420L:橋式晶粒/第四左橋式晶粒
420R:橋式晶粒/第四右橋式晶粒
450:第四重分佈結構
451:重分佈線/第四重分佈線
453:重分佈襯墊/第四重分佈襯墊
510:內連接器
590:外連接器
610:填充層
650:外模製層
X1-X1’:線
Y-Y’:線

Claims (25)

  1. 一種堆疊封裝,該堆疊封裝包括:第一子封裝,該第一子封裝被配置成包括彼此間隔開的第一左橋式晶粒、第一半導體晶粒和第一右橋式晶粒;第二子封裝,該第二子封裝堆疊在所述第一子封裝上,包括彼此間隔開的第二左橋式晶粒、第二半導體晶粒和第二右橋式晶粒;第三子封裝,該第三子封裝堆疊在所述第二子封裝上,包括彼此間隔開的第三左橋式晶粒、第三半導體晶粒和第三右橋式晶粒;以及第四子封裝,該第四子封裝堆疊在所述第三子封裝上,包括彼此間隔開的第四左橋式晶粒、第四半導體晶粒和第四右橋式晶粒,其中,所述第一左橋式晶粒、所述第二左橋式晶粒、所述第三左橋式晶粒和所述第四左橋式晶粒分別包括用於連接的第一左垂直互連器和用於旁通的第一左垂直互連器、用於連接的第二左垂直互連器和用於旁通的第二左垂直互連器、用於連接的第三左垂直互連器和用於旁通的第三左垂直互連器以及用於連接的第四左垂直互連器和用於旁通的第四左垂直互連器,其中,所述第一右橋式晶粒、所述第二右橋式晶粒、所述第三右橋式晶粒和所述第四右橋式晶粒分別包括用於連接的第一右垂直互連器和用於旁通的第一右垂直互連器、用於連接的第二右垂直互連器和用於旁通的第二右垂直互連器、用於連接的第三右垂直互連器和用於旁通的第三右垂直互連器以及用於連接的第四右垂直互連器和用於旁通的第四右垂直互連器,其中,所述第四子封裝還包括第四左重分佈線,所述第四左重分佈線將所述用於連接的第四左垂直互連器電連接到所述第四半導體晶粒,其中,所述用於旁通的第三左垂直互連器、所述用於旁通的第二左垂直互連器和所述用於旁通的第一左垂直互連器以串聯方式垂直地連接到所述用於連 接的第四左垂直互連器,並且其中,所述用於連接的第四左垂直互連器以及所述用於旁通的第一左垂直互連器、所述用於旁通的第二左垂直互連器和所述用於旁通的第三左垂直互連器被設置成將所述第一半導體晶粒、所述第二半導體晶粒和所述第三半導體晶粒電旁通。
  2. 如請求項1所述的堆疊封裝,其中,所述第三子封裝還包括第三右重分佈線,所述第三右重分佈線將所述用於連接的第三右垂直互連器電連接到所述第三半導體晶粒並且將所述第一半導體晶粒、所述第二半導體晶粒和所述第四半導體晶粒電旁通,其中,所述第二子封裝還包括第二右重分佈線,所述第二右重分佈線將所述用於連接的第二右垂直互連器電連接到所述第二半導體晶粒並且將所述第一半導體晶粒、所述第三半導體晶粒和所述第四半導體晶粒電旁通,並且其中,所述第一子封裝還包括第一左重分佈線,所述第一左重分佈線將所述用於連接的第一左垂直互連器電連接到所述第一半導體晶粒並且將所述第二半導體晶粒、所述第三半導體晶粒和所述第四半導體晶粒電旁通。
  3. 如請求項2所述的堆疊封裝,其中,將所述第四半導體晶粒電旁通之所述用於旁通的第四右垂直互連器、將所述第二半導體晶粒電旁通之所述用於旁通的第二右垂直互連器以及將所述第一半導體晶粒電旁通之所述用於旁通的第一右垂直互連器以串聯方式垂直地連接到所述用於連接的第三右垂直互連器。
  4. 如請求項1所述的堆疊封裝,其中,所述第四子封裝還包括第四右重分佈線,所述第四右重分佈線將所述用於連接的第四右垂直互連器電連接到所述第四半導體晶粒,其中,所述第一子封裝還包括第一右重分佈線,所述第一右重分佈線將所 述用於連接的第一右垂直互連器電連接到所述第一半導體晶粒,並且其中,將所述第三半導體晶粒電旁通之所述用於旁通的第三右垂直互連器和將所述第二半導體晶粒電旁通之所述用於旁通的第二右垂直互連器垂直地堆疊在所述用於連接的第四右垂直互連器和所述用於連接的第一右垂直互連器之間,以將所述第四右重分佈線電連接到所述第一右重分佈線。
  5. 如請求項4所述的堆疊封裝,其中,所述用於連接的第一右垂直互連器的數量是兩個或更多個,並且其中,所述第一右重分佈線延伸以將所述用於連接的第一右垂直互連器彼此電連接。
  6. 如請求項5所述的堆疊封裝,該堆疊封裝還包括外連接器,所述外連接器電連接到所述第一右重分佈線,以向所述堆疊封裝施加電源電壓。
  7. 如請求項6所述的堆疊封裝,其中,所述第一子封裝還包括外重分佈線,所述外重分佈線被設置在與所述第一右重分佈線不同的位準處,以將所述第一右重分佈線電連接到所述外連接器。
  8. 如請求項1所述的堆疊封裝,其中,所述第三子封裝還包括第三左重分佈線,所述第三左重分佈線將所述用於連接的第三左垂直互連器電連接到所述第三半導體晶粒,其中,所述第二子封裝還包括第二左重分佈線,所述第二左重分佈線將所述用於連接的第二左垂直互連器電連接到所述第二半導體晶粒,其中,所述用於連接的第二左垂直互連器垂直地連接到所述用於連接的第三左垂直互連器,並且其中,將所述第四半導體晶粒電旁通之所述用於旁通的第四左垂直互連器和將所述第一半導體晶粒電旁通之所述用於旁通的第一左垂直互連器分別垂直地連接到所述用於連接的第三左垂直互連器和所述用於連接的第二左垂直互連 器。
  9. 如請求項1所述的堆疊封裝,其中,所述用於連接的第一左垂直互連器包括:穿通孔,該穿通孔垂直地穿透與所述第一左橋式晶粒的主體對應的第一左主體;以及柱凸塊,該柱凸塊連接到所述穿通孔並且被設置成從所述第一左主體的頂表面突出。
  10. 如請求項9所述的堆疊封裝,其中,所述第一左主體的厚度小於所述第一半導體晶粒的厚度。
  11. 如請求項9所述的堆疊封裝,其中,所述第一子封裝還包括第一重分佈結構,其中所述第一左主體和所述第一半導體晶粒設置在所述第一重分佈結構上,並且其中,與所述第一左主體的頂表面與所述第一重分佈結構相距的距離相比,所述第一半導體晶粒的頂表面與所述第一重分佈結構相距的距離更遠。
  12. 如請求項9所述的堆疊封裝,其中,所述柱凸塊的側表面的一部分面對所述第一半導體晶粒的側表面。
  13. 如請求項9所述的堆疊封裝,其中,所述柱凸塊的直徑大於所述穿通孔的直徑。
  14. 如請求項9所述的堆疊封裝,其中,所述第一子封裝還包括第一內模製層,該第一內模製層覆蓋且保護所述第一左橋式晶粒、所述第一半導體晶粒和所述第一右橋式晶粒,並且其中,所述第一內模製層包圍所述柱凸塊的側表面並且將所述柱凸塊的頂表面露出。
  15. 如請求項14所述的堆疊封裝,其中,所述第一內模製層包括絕 緣層並且所述第一左主體包含半導體材料。
  16. 如請求項14所述的堆疊封裝,其中,所述第二子封裝還包括第二內模製層,該第二內模製層覆蓋且保護所述第二左橋式晶粒、所述第二半導體晶粒和所述第二右橋式晶粒,並且其中,所述第一內模製層橫向地延伸以從所述第二子封裝的所述第二內模製層的側表面突出。
  17. 如請求項16所述的堆疊封裝,該堆疊封裝還包括外模製層,該外模製層覆蓋所述第一內模製層的突出部分並且延伸以覆蓋所述第二子封裝和所述第三子封裝。
  18. 一種堆疊封裝,該堆疊封裝具有多個子封裝,每個子封裝包括:橋式晶粒,該橋式晶粒包括多個垂直互連器;以及半導體晶粒,該半導體晶粒被設置成與所述橋式晶粒間隔開,其中,所述多個子封裝垂直地堆疊以提供多個電路徑,所述多個電路徑包括垂直地堆疊的所述多個垂直互連器,其中,所述多個子封裝中的第一子封裝還包括第一重分佈線,所述第一重分佈線將與包括在所述第一子封裝中的所述半導體晶粒對應的第一半導體晶粒與設置在與包括在所述第一子封裝中的所述橋式晶粒對應的第一橋式晶粒中的所述垂直互連器對應的第一垂直互連器電連接,其中,所述多個子封裝中的第二子封裝還包括第二重分佈線,所述第二重分佈線將與包括在所述第二子封裝中的所述半導體晶粒對應的第二半導體晶粒與設置在與包括在所述第二子封裝中的所述橋式晶粒對應的第二橋式晶粒中的所述垂直互連器對應的第二垂直互連器電連接,其中,所述電路徑中的第一電路徑和第二電路徑彼此電隔離,以提供兩條 分離的電路徑,其中,所述第一電路徑包括所述多個垂直互連器當中的與所述第一垂直互連器垂直地連接的第一組垂直互連器,其中,所述第二電路徑包括所述多個垂直互連器當中的與所述第二垂直互連器垂直地連接的第二組垂直互連器,並且其中,所述第一電路徑電旁通所述第二半導體晶粒並且所述第二電路徑電旁通所述第一半導體晶粒。
  19. 如請求項18所述的堆疊封裝,其中,所述第一電路徑和所述第二電路徑提供傳輸輸入和輸出(I/O)信號的信號路徑。
  20. 如請求項18所述的堆疊封裝,其中,所述多個垂直互連器中的每一個包括:穿通孔,該穿通孔垂直地穿透所述橋式晶粒的橋式主體;以及柱凸塊,該柱凸塊連接到所述穿通孔並且被設置成從所述橋式主體的頂表面突出。
  21. 如請求項20所述的堆疊封裝,其中,所述橋式主體的厚度小於所述半導體晶粒的厚度。
  22. 如請求項20所述的堆疊封裝,其中,每個子封裝還包括重分佈結構,其中所述橋式晶粒和所述半導體晶粒設置在所述重分佈結構上,並且其中,與所述橋式晶粒的頂表面與所述重分佈結構相距的距離相比,所述半導體晶粒的頂表面與所述第一重分佈結構相距的距離更遠。
  23. 如請求項20所述的堆疊封裝,其中,所述柱凸塊的側表面的一部分面對所述半導體晶粒的側表面。
  24. 如請求項20所述的堆疊封裝,其中,所述柱凸塊的直徑大於所 述穿通孔的直徑。
  25. 如請求項20所述的堆疊封裝,其中,所述多個子封裝中的每一個還包括模製層,該模製層覆蓋且保護所述橋式晶粒和所述半導體晶粒,並且其中,所述模製層包圍所述柱凸塊的側表面並且將所述柱凸塊的頂表面露出。
TW107143420A 2018-08-31 2018-12-04 包括橋式晶粒的堆疊封裝 TWI791698B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180103180A KR102509052B1 (ko) 2018-08-31 2018-08-31 브리지 다이를 포함하는 스택 패키지
KR10-2018-0103180 2018-08-31

Publications (2)

Publication Number Publication Date
TW202011558A TW202011558A (zh) 2020-03-16
TWI791698B true TWI791698B (zh) 2023-02-11

Family

ID=69642340

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107143420A TWI791698B (zh) 2018-08-31 2018-12-04 包括橋式晶粒的堆疊封裝

Country Status (4)

Country Link
US (1) US10985106B2 (zh)
KR (1) KR102509052B1 (zh)
CN (1) CN110875296B (zh)
TW (1) TWI791698B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3449502B1 (en) 2016-04-26 2021-06-30 Linear Technology LLC Mechanically-compliant and electrically and thermally conductive leadframes for component-on-package circuits
US10497635B2 (en) 2018-03-27 2019-12-03 Linear Technology Holding Llc Stacked circuit package with molded base having laser drilled openings for upper package
US11410977B2 (en) 2018-11-13 2022-08-09 Analog Devices International Unlimited Company Electronic module for high power applications
US11398455B2 (en) * 2019-06-03 2022-07-26 Amkor Technology Singapore Holding Pte. Ltd. Semiconductor devices and related methods
US11495505B2 (en) 2019-06-03 2022-11-08 Amkor Technology Singapore Holding Pte. Ltd. Semiconductor devices and related methods
US11735533B2 (en) * 2019-06-11 2023-08-22 Intel Corporation Heterogeneous nested interposer package for IC chips
KR20210082030A (ko) 2019-12-24 2021-07-02 에스케이하이닉스 주식회사 인터포즈 브리지를 포함한 서브 패키지들이 스택된 반도체 패키지
KR20210090522A (ko) * 2020-01-10 2021-07-20 에스케이하이닉스 주식회사 인터포즈 브리지를 가진 모듈들이 스택된 반도체 패키지
KR20210107454A (ko) * 2020-02-24 2021-09-01 에스케이하이닉스 주식회사 인터포즈 브리지 및 반도체 다이들을 포함한 스택 모듈들이 스택된 반도체 패키지
US11239217B2 (en) * 2020-03-30 2022-02-01 Nanya Technology Corporation Semiconductor package including a first sub-package stacked atop a second sub-package
US11844178B2 (en) 2020-06-02 2023-12-12 Analog Devices International Unlimited Company Electronic component
KR20220014364A (ko) * 2020-07-23 2022-02-07 삼성전자주식회사 반도체 패키지
KR20220028741A (ko) * 2020-08-31 2022-03-08 에스케이하이닉스 주식회사 적층 반도체 칩을 포함하는 반도체 패키지
US11744021B2 (en) 2022-01-21 2023-08-29 Analog Devices, Inc. Electronic assembly

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200629523A (en) * 2004-09-27 2006-08-16 Formfactor Inc Stacked die module
US20120267776A1 (en) * 2011-04-20 2012-10-25 Shu-Liang Nin Chip stack package
US20150171015A1 (en) * 2013-12-18 2015-06-18 Ravindranath V. Mahajan Integrated circuit package with embedded bridge
US20160225744A1 (en) * 2015-01-29 2016-08-04 SK Hynix Inc. Semiconductor packages, methods of fabricating the same, memory cards including the same and electronic systems including the same
US20170018476A1 (en) * 2015-07-16 2017-01-19 Taiwan Semiconductor Manufacturing Company, Ltd. Die Packages and Methods of Manufacture Thereof
US20180005990A1 (en) * 2016-06-29 2018-01-04 Intel Corporation Multichip packaging for dice of different sizes
TW201803053A (zh) * 2016-07-14 2018-01-16 江國寧 扇出型多晶片堆疊封裝之電子裝置及形成該裝置之方法
TW201906129A (zh) * 2017-06-23 2019-02-01 南韓商三星電子股份有限公司 半導體封裝件及其製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6618267B1 (en) * 1998-09-22 2003-09-09 International Business Machines Corporation Multi-level electronic package and method for making same
JP5341337B2 (ja) * 2007-10-25 2013-11-13 スパンション エルエルシー 半導体装置及びその製造方法
US9818680B2 (en) * 2011-07-27 2017-11-14 Broadpak Corporation Scalable semiconductor interposer integration
KR101236798B1 (ko) 2011-02-16 2013-02-25 앰코 테크놀로지 코리아 주식회사 웨이퍼 레벨 적층형 반도체 패키지 제조 방법
KR101069441B1 (ko) * 2011-05-12 2011-09-30 앰코 테크놀로지 코리아 주식회사 반도체 패키지
KR101368793B1 (ko) * 2012-05-25 2014-03-03 주식회사 네패스 반도체 패키지 및 그 제조 방법
KR101445766B1 (ko) * 2012-10-30 2014-10-01 주식회사 네패스 반도체 패키지 및 그 제조 방법
US9287245B2 (en) * 2012-11-07 2016-03-15 Taiwan Semiconductor Manufacturing Company, Ltd. Contoured package-on-package joint
KR102122460B1 (ko) 2013-07-17 2020-06-12 삼성전자주식회사 반도체 패키지
US20160172292A1 (en) * 2014-12-16 2016-06-16 Mediatek Inc. Semiconductor package assembly

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200629523A (en) * 2004-09-27 2006-08-16 Formfactor Inc Stacked die module
US20120267776A1 (en) * 2011-04-20 2012-10-25 Shu-Liang Nin Chip stack package
US20150171015A1 (en) * 2013-12-18 2015-06-18 Ravindranath V. Mahajan Integrated circuit package with embedded bridge
US20170301625A1 (en) * 2013-12-18 2017-10-19 Intel Corporation Integrated circuit package with embedded bridge
US20160225744A1 (en) * 2015-01-29 2016-08-04 SK Hynix Inc. Semiconductor packages, methods of fabricating the same, memory cards including the same and electronic systems including the same
US20170018476A1 (en) * 2015-07-16 2017-01-19 Taiwan Semiconductor Manufacturing Company, Ltd. Die Packages and Methods of Manufacture Thereof
US20180005990A1 (en) * 2016-06-29 2018-01-04 Intel Corporation Multichip packaging for dice of different sizes
TW201803053A (zh) * 2016-07-14 2018-01-16 江國寧 扇出型多晶片堆疊封裝之電子裝置及形成該裝置之方法
TW201906129A (zh) * 2017-06-23 2019-02-01 南韓商三星電子股份有限公司 半導體封裝件及其製造方法

Also Published As

Publication number Publication date
CN110875296B (zh) 2023-07-14
US10985106B2 (en) 2021-04-20
CN110875296A (zh) 2020-03-10
US20200075490A1 (en) 2020-03-05
TW202011558A (zh) 2020-03-16
KR102509052B1 (ko) 2023-03-10
KR20200025587A (ko) 2020-03-10

Similar Documents

Publication Publication Date Title
TWI791698B (zh) 包括橋式晶粒的堆疊封裝
US9748201B2 (en) Semiconductor packages including an interposer
US10903131B2 (en) Semiconductor packages including bridge die spaced apart from semiconductor die
TWI810380B (zh) 包括橋接晶粒的系統級封裝件
US9324688B2 (en) Embedded packages having a connection joint group
US20200273799A1 (en) System-in-packages including a bridge die
KR20120035725A (ko) 칩 스택을 구비하는 반도체 장치, 반도체 시스템 및 그 제조 방법
US11201140B2 (en) Semiconductor packages including stacked sub-packages with interposing bridges
US11495545B2 (en) Semiconductor package including a bridge die
US11342315B2 (en) Stack packages including through mold via structures
CN112786565A (zh) 具有中介层桥的层叠封装
US11127687B2 (en) Semiconductor packages including modules stacked with interposing bridges
US10903196B2 (en) Semiconductor packages including bridge die
US11127722B2 (en) Stack packages including vertically stacked sub-packages with interposer bridges
US10998294B2 (en) Semiconductor packages having stacked chip structure
CN111883489A (zh) 包括扇出子封装件的层叠封装件
US11233033B2 (en) Semiconductor packages including chips stacked on a base module
CN112234045A (zh) 包括桥式晶片的半导体封装
CN111613601B (zh) 包括桥接晶片的半导体封装件
TWI836000B (zh) 包括橋接晶粒的半導體封裝件