TWI788765B - 半導體裝置及其形成方法 - Google Patents

半導體裝置及其形成方法 Download PDF

Info

Publication number
TWI788765B
TWI788765B TW110102577A TW110102577A TWI788765B TW I788765 B TWI788765 B TW I788765B TW 110102577 A TW110102577 A TW 110102577A TW 110102577 A TW110102577 A TW 110102577A TW I788765 B TWI788765 B TW I788765B
Authority
TW
Taiwan
Prior art keywords
passivation layer
region
forming
semiconductor device
substrate
Prior art date
Application number
TW110102577A
Other languages
English (en)
Other versions
TW202141657A (zh
Inventor
陳憲偉
陳英儒
陳明發
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202141657A publication Critical patent/TW202141657A/zh
Application granted granted Critical
Publication of TWI788765B publication Critical patent/TWI788765B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/74Making of localized buried regions, e.g. buried collector layers, internal connections substrate contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/585Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05657Cobalt [Co] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05684Tungsten [W] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Dicing (AREA)

Abstract

一種形成半導體裝置的方法包括:在半導體裝置的第一裝置區內的基底中形成第一電性組件;在第一電性組件之上形成電性耦合至第一電性組件的第一內連結構;在第一內連結構之上形成第一鈍化層,第一鈍化層自第一裝置區延伸至與第一裝置區相鄰的切割道區;在形成第一鈍化層之後,自切割道區移除第一鈍化層,而在第一裝置區中保留第一鈍化層的剩餘部分;以及在移除第一鈍化層之後沿切割道區進行切分。

Description

半導體裝置及其形成方法
本揭露是關於一種半導體裝置及其形成方法。
舉例而言,半導體裝置用於例如個人電腦、手機、數位照相機以及其他電子設備等各種電子應用中。半導體裝置通常藉由以下方式來製作:在半導體基底之上依序沈積絕緣材料層或介電材料層、導電材料層以及半導電材料層,並使用微影將各種材料層圖案化以在半導體基底上形成電路組件及元件。在單個半導體晶圓上,通常製造有數十或數百個積體電路(integrated circuit)。藉由沿切割道鋸切積體電路而單體化出個別晶粒。然後,例如是將個別晶粒分別地封裝於多晶片(multi-chip)模組中或其他類型的封裝中。
半導體行業藉由不斷減小最小特徵尺寸來不斷提高各種電子組件(例如,電晶體、二極體、電阻器、電容器等)的積體密度,此使得能夠將更多的組件整合至給定區域中。隨著在先進半導體製造節點中特徵尺寸不斷縮小,出現了必須解決的新挑戰。
本揭露的一態樣提供一種半導體裝置的形成方法,包括:在所述半導體裝置的第一裝置區內的基底形成第一電性組件;在所述第一電性組件之上形成電性耦合至所述第一電性組件的第一內連結構;在所述第一內連結構之上形成第一鈍化層,所述第一鈍化層自所述第一裝置區延伸至與所述第一裝置區相鄰的切割道區;在形成所述第一鈍化層之後,自所述切割道區移除所述第一鈍化層,而在所述第一裝置區中保留所述第一鈍化層的剩餘部分;以及在移除所述第一鈍化層之後,沿所述切割道區進行切分。
本揭露的另一態樣提供一種半導體裝置的形成方法,包括:在所述半導體裝置的第一裝置區及第二裝置區內的基底上分別形成第一內連結構及第二內連結構,其中所述半導體裝置的切割道區介置於所述第一裝置區與所述第二裝置區之間;在所述第一內連結構之上及在所述第二內連結構之上形成第一鈍化層,其中所述第一鈍化層自所述第一裝置區連續地延伸至所述第二裝置區;自所述切割道區移除所述第一鈍化層的第一部分;以及在自所述切割道區移除所述第一鈍化層之後,執行電漿切分製程以在所述切割道區中形成溝渠,所述溝渠自所述基底的面向所述第一鈍化層的第一側延伸至所述基底中。
本揭露的又一態樣提供一種半導體裝置,包括:基底; 電性組件,位於所述基底中;內連結構,位於所述基底之上且電性耦合至所述電性組件;密封環,位於所述內連結構周圍;第一鈍化層,位於所述內連結構及所述密封環之上;以及介電層,位於所述第一鈍化層之上,其中所述第一鈍化層的最靠近所述密封環的第一側壁與所述介電層的最靠近所述密封環的側壁之間存在第一側向距離。
100、100A、100B、100C、100D:半導體裝置
101:基底
101S、109S、111S、117S、121S:側壁
103:電性組件
104:密封環
105:導電線
106:內連結構
107:通孔
109、121、123:介電層
111、117:鈍化層
113、129:經圖案化遮罩
114、116、118、119:開口
115、125:導電接墊
115V:通孔部分
127:通孔
131:凹槽
140、140A、140B、140C、140D、150、150A、150B、150C、 150D:半導體晶粒
210:裝置區
220:密封環區
230:切分區
1000:方法
1010、1020、1030、1040、1050:步驟
WPA1:距離
WPA2:距離
WPD:寬度
結合附圖閱讀以下詳細說明,會最佳地理解本揭露的各個態樣。應注意,根據本行業中的標準慣例,各種特徵並非按比例繪製。事實上,為使論述清晰起見,可任意增大或減小各種特徵的尺寸。
圖1至圖6根據實施例繪示在各個製造階段處的半導體裝置的剖視圖。
圖7及圖8根據另一實施例繪示在各個製造階段處的半導體裝置的剖視圖。
圖9及圖10根據另一實施例繪示在各個製造階段處的半導體裝置的剖視圖。
圖11及圖12根據另一實施例繪示在各個製造階段處的半導體裝置的剖視圖。
圖13及圖14根據又一實施例繪示在各個製造階段處的半導體裝置的剖視圖。
圖15根據一些實施例繪示形成半導體裝置的方法的流程圖。
以下揭露內容提供用於實施本發明的不同特徵的諸多不同的實施例或實例。以下闡述組件及排列的具體實例以簡化本揭露。當然,該些僅為實例且不旨在進行限制。舉例而言,在以下說明中將第一特徵形成於第二特徵「之上」或第二特徵「上」可包括其中第一特徵及第二特徵被形成為直接接觸的實施例,且亦可包括其中第一特徵與第二特徵之間可形成有附加特徵、進而使得所述第一特徵與所述第二特徵可能不直接接觸的實施例。
此外,為易於說明,本文中可使用例如「位於...之下(beneath)」、「位於...下方(below)」、「下部的(lower)」、「位於...上方(above)」、「上部的(upper)」等空間相對性用語來闡述圖中所說明的一個元件或特徵與另一(其他)元件或特徵的關係。除圖中所繪示的定向之外,所述空間相對性用語還旨在囊括裝置在使用或操作中的不同定向。設備可具有其他定向(旋轉90度或處於其他定向)且同樣可對本文中所使用的空間相對性描述語加以相應解釋。在本文中的論述通篇,除非另有規定,否則相同或類似的參考編號在不同的圖中指代使用相同或類似的材料藉由相同或類似的製程而形成的相同或類似的組件。
在一些實施例中,一種形成半導體裝置的方法包括:在所述半導體裝置的裝置區內的基底中形成電性組件(例如,電晶 體、電阻器、電容器等);形成在所述電性組件之上且電性耦合至所述電性組件的內連結構;以及在所述內連結構之上形成鈍化層,所述鈍化層自所述裝置區延伸至與所述裝置區相鄰的切割道區。所述方法更包括在形成所述鈍化層之後,自所述切割道區移除所述鈍化層,而保留在所述裝置區中所述第一鈍化層的剩餘部分;以及在移除所述鈍化層之後沿所述切割道區進行切分(dicing)。在一些實施例中,所述鈍化層是含有氮化物的層且所述切分製程是電漿切分(plasma dicing)製程。電漿切分製程對含有氮化物的鈍化層的蝕刻速率可能非常低。藉由自所述切分區移除所述含有氮化物的鈍化層,所述電漿蝕刻製程可容易地蝕刻穿過所述半導體裝置,且無需厚遮罩層來保護半導體裝置的其他區域。
圖1至圖6根據實施例繪示在各個製造階段處的半導體裝置100的剖視圖。半導體裝置100可以是例如包括多個半導體晶粒的晶圓,所述晶圓稍後會被單體化以形成多個個別半導體晶粒。
參考圖1,半導體裝置100包括基底101、形成在基底101中或基底101上的電性組件103、以及形成在基底101之上且電性耦合至電性組件103的內連結構106。如圖1中所繪示,半導體裝置100可包括不同的區,例如裝置區210、密封環(seal ring)區220及切分區(亦可被稱為切割道區)230。在一些實施例中,功能電路(例如,包括電性組件103及對應內連結構106的積體電 路)形成在裝置區210中。密封環104形成在位於裝置區210周圍的密封環區220中。舉例而言,每一密封環104可形成在位於相應的裝置區210的周界周圍的密封環區220中。切分區230中的每一者設置在例如相鄰的密封環區220之間。在後續的切分製程期間,沿切分區230(例如,在切分區230中)執行切分以將晶圓單體化成多個個別半導體晶粒。注意為簡單起見,圖1可僅示出半導體裝置100的部分,而未說明半導體裝置100的所有細節。
基底101可以是半導體基底(例如經摻雜或未經摻雜的矽)或絕緣體上半導體(semiconductor-on-insulator,SOI)基底的主動層。半導體基底可包含其他半導體材料,例如鍺;包含碳化矽、鎵砷、磷化鎵、氮化鎵、磷化銦、砷化銦及/或銻化銦的化合物半導體;包含SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP的合金半導體;或其組合。亦可使用其他基底,例如多層基底或梯度基底(gradient substrate)。
可使用任何適合的形成方法在基底101中及/或基底101上形成電性組件103(例如電晶體、二極體、電容器、電阻器等),且可藉由內連結構106對電性組件103進行內連以形成功能電路。舉例而言,每一裝置區210中的電性組件103藉由所述裝置區210中的相應(例如,上覆)內連結構106進行內連以形成裝置區210中的積體電路晶粒的功能電路。
在一些實施例中,內連結構106中的每一者包括形成在位於半導體基底101之上的一或多個介電層中的金屬化圖案(例 如,導電特徵)。舉例而言,內連結構106可包括導電特徵,例如形成在多個介電層109中的導電線105及通孔107。在一些實施例中,介電層109包含適合的介電材料(例如氧化矽、氮化矽、氮氧化矽、其組合、其多個層等),且可使用適合的形成方法(例如,化學氣相沈積(chemical vapor deposition,CVD)、物理氣相沈積(physical vapor deposition,PVD)、層壓等)來形成。內連結構106的導電特徵(例如導電線105、通孔107)可由導電材料(例如銅)形成,且可由適合的形成方法(例如,單鑲嵌、雙鑲嵌、鍍覆等)形成。注意為簡單起見,圖1將介電層109說明為單個層,但應理解內連結構106的介電層109可包括多個介電層。
圖1更說明形成在密封環區220中的密封環104。如圖1中所說明,密封環104可包括形成在介電層109中的通孔層及導電線層。在一些實施例中,在與包括導電線105、通孔107的導電特徵相同的處理步驟中使用與此導電特徵相同的材料形成密封環104。在一些實施例中,在俯視圖中,每一密封環104環繞(例如,圍繞)相應的裝置區210。密封環104可保護裝置區210中的功能電路不受機械應力影響,且亦可在切分製程期間保護功能電路不因開裂或剝落而損壞。在一些實施例中,密封環104被電隔離,且因此不執行任何控制或訊號處理功能。
接下來,在圖1中,在內連結構106之上形成鈍化層111以為下伏的結構提供一定程度的保護。鈍化層111可由一或多種適合的介電材料形成,例如氧化矽、氮化矽、低介電常數介電質 (例如,摻雜碳的氧化物)、極低介電常數介電質(例如,摻雜多孔碳的二氧化矽)、該些材料的組合等。鈍化層111可通過例如CVD等製程形成,但可利用任何適合的製程。在示例性實施例中,鈍化層111由含有氮化物的材料(例如,氮化矽)形成。鈍化層111可毯覆式形成在內連結構106之上且因此鈍化層111起初可自第一裝置區210(例如,圖1中左側的裝置區210)連續地延伸至第二裝置區210(例如,圖1中右側的裝置區210),因此覆蓋裝置區210、密封環區220及切分區230中的介電層109的最上表面。
接下來,在鈍化層111之上形成經圖案化遮罩113,例如經圖案化光阻層。可使用經圖案化遮罩113作為蝕刻遮罩執行非等向性蝕刻製程(例如乾式蝕刻)以移除鈍化層111的一些部分。在非等向性蝕刻製程之後,在位於裝置區210中的鈍化層111中形成開口116以暴露出內連結構106的下伏導電特徵。另外,在位於切分區230中的鈍化層111中形成開口114以暴露出下伏介電層109。注意,在後續的處理中,使用導電材料填充開口116以形成隨後形成的導電接墊115的通孔部分115V(參見圖2),因此在俯視圖中開口116可具有適合的形狀,例如圓形形狀、橢圓形形狀、矩形形狀等。相比之下,形成開口114的目的是自切分區230移除鈍化層111的部分,以使得在後續的電漿切分製程中更容易將半導體裝置100單體化,所述電漿切分製程的細節在下文加以論述。因此,當自頂部進行觀察時(例如,在俯視圖中),開口114中的每一者是沿切分區230(例如,在切分區230中)延伸的 溝渠。因此,開口114亦可被稱為溝渠。在形成開口114、開口116之後,藉由適合的移除製程(例如灰化)移除經圖案化遮罩113。
接下來參考圖2,在裝置區210中在鈍化層111之上形成導電接墊115,且導電接墊115電性耦合至內連結構106的下伏導電特徵。導電接墊115可包含鋁,但作為另外一種選擇可使用其他材料(例如銅)。可藉由以下方式形成導電接墊115:在鈍化層111之上且在鈍化層111的開口116(參見圖1)中沈積(例如,使用濺鍍)導電材料(例如,鋁)層,然後通過適合的製程(例如,光微影及蝕刻技術)移除導電材料層的部分以形成導電接墊115。然而,可利用任何其他適合的製程來形成導電接墊115。在圖2的實例中,導電接墊115包括延伸至鈍化層111中以電性耦合至內連結構106的導電特徵的通孔部分115V。可使用導電接墊115來測試半導體裝置100的功能電路以識別已知良好晶粒(known good die,KGD)。
接下來,在鈍化層111、導電接墊115及內連結構106之上形成(例如,共形地形成)鈍化層117。鈍化層117可由一或多種適合的介電材料形成,例如氧化矽、氮化矽、低介電常數介電質(例如,摻雜碳的氧化物)、極低介電常數介電質(例如,摻雜多孔碳的二氧化矽)、該些材料的組合等。鈍化層117可通過例如CVD等製程形成,但可利用任何適合的製程。在示例性實施例中,鈍化層117由含有氮化物的材料(例如,氮化矽)形成。可毯覆 式形成鈍化層117,且因此鈍化層117起初可自第一裝置區210(例如,圖2中左側的裝置區210)連續地延伸至第二裝置區210(例如,圖2中右側的裝置區210),因此覆蓋導電接墊115、鈍化層111及切分區230中的介電層109的最上表面。
接下來,在鈍化層117之上形成經圖案化遮罩(例如,經圖案化光阻層),且執行非等向性蝕刻製程(例如乾式蝕刻)以移除鈍化層117的一些部分。在所述非等向性蝕刻製程之後,接著移除經圖案化遮罩層。在非等向性蝕刻製程之後,在位於裝置區210中的鈍化層117中形成開口118以暴露出導電接墊115。另外,自切分區230移除鈍化層117的一些部分,並形成開口119(例如,溝渠)以暴露出切分區230中的下伏介電層109。在圖2的實例中,鈍化層117的面向切分區230的側壁117S與鈍化層111的面向切分區230的相應側壁111S對齊(例如,沿同一垂直線),且開口119與開口114具有相同的尺寸。換言之,在俯視圖中,開口119中的每一者是與相應(例如,下伏)開口114交疊的溝渠。
接下來,在圖3中,使用適合的形成方法(例如CVD、PVD等)在圖2的結構之上形成介電層121(例如氧化矽)。可執行平坦化製程(例如,化學與機械平坦化(chemical and mechanical planarization,CMP))以達成介電層121的平整上表面。
接下來,在圖4中,使用適合的形成方法(例如CVD、PVD等)在介電層121之上形成介電層123(例如,氧化矽或氮 化矽)。在介電層123中形成導電接墊125,且形成延伸穿過介電層121及鈍化層117、鈍化層111的通孔127以將導電接墊125與內連結構106的導電特徵電性耦合。通孔127亦可被形成為將導電接墊125與導電接墊115電性耦合。可使用本領域中已知或所使用的適合方法由適合的導電材料(例如銅、金、鎢、鈷、其合金、其組合等)形成導電接墊125及通孔127。
在圖4的實例中,在鈍化層117的面向切分區230的相對側壁之間量測的距離WPA2與在鈍化層111的面向切分區230的相對側壁之間量測的距離WPA1相同。圖4中的虛線更說明切分區230中用於後續的電漿切分製程的切分路徑。在所說明的實施例中,切分路徑的寬度WPD小於距離WPA1或距離WPA2。在一些實施例中,寬度WPD與距離WPA1及距離WPA2之間的差小於2微米(例如,0<距離WPA1與寬度WPD的差值<2微米,且距離WPA1等於距離WPA2)。在本文中的論述中,距離WPA1亦可被稱為鈍化層111中的開口114的寬度,且距離WPA2亦可被稱為鈍化層117中的開口119的寬度。
接下來,在圖5中,在圖4的結構之上形成經圖案化遮罩129(例如,經圖案化光阻層)。接下來,沿切分區230中的切分路徑執行切分製程(例如,電漿切分製程)以形成凹槽131(例如,俯視圖中的溝渠)。電漿切分製程蝕刻半導體裝置100的由經圖案化遮罩129中的圖案(例如,開口)暴露出的部分。如圖5中所說明,凹槽131延伸穿過介電層123、介電層121、介電層109 且延伸至基底101中。凹槽131的底部位於基底101的上表面與下表面之間。換言之,凹槽131延伸至圖5中的基底101中但不延伸穿過圖5中的基底101。
在一些實施例中,電漿切分是乾式電漿製程(例如,深反應性離子蝕刻(Deep Reactive Ion Etching,DRIE)),其可在基底中蝕刻出極窄且深的垂直溝渠以分離出個別晶粒。可藉由電漿切分製程避免使用刀片進行切分所面臨的問題(例如,晶粒缺損或開裂),從而提高製造製程的良率。與使用刀片切分不同,電漿切分能避免或減少對晶圓表面及/或側壁的損壞,從而使得晶粒強度更佳、裝置可靠性提高且裝置壽命延長。由於電漿切分的切分路徑較窄,因此可使切分區較窄,因此使得能夠在晶圓中形成更多的晶粒以減小每個晶粒的生產成本。另外,可同時沿多個切分路徑執行電漿切分,因此增大製造製程的產出量。此外,藉由界定經圖案化遮罩129中的開口的形狀,使用電漿切分能容易地達成非矩形晶粒形狀。
在一些實施例中,鈍化層111、鈍化層117是含有氮化物的層,且使用電漿切分製程(例如,電漿蝕刻製程)對鈍化層111、鈍化層117進行蝕刻的速率是低的。若不自切分區230移除鈍化層111、鈍化層117,則可需要長的電漿蝕刻時間來蝕刻穿過鈍化層111、鈍化層117,此繼而需要極厚的經圖案化遮罩129(例如,厚的經圖案化光阻層)來保護晶圓的其他區域,例如裝置區210。由於光阻層的蝕刻速率高,因此可沒有足夠的光阻預算來適應所 需要的經圖案化遮罩129(例如,光阻層)的厚度。本揭露藉由自切分區230移除鈍化層111、鈍化層117而允許電漿切分製程以更快的速率蝕刻穿過半導體裝置100,從而不需要極厚的經圖案化遮罩129且增大製造製程的產量(throughput)。
接下來,在圖6中,減小基底101的厚度。可自基底101的後側(例如,背離內連結構106的一側)執行後側研磨製程(例如CMP)以減小基底101的厚度。在一些實施例中,當凹槽131延伸穿過(經薄化的)基底101時停止研磨製程,因此將半導體裝置100(例如,晶圓)分離成多個個別半導體晶粒(包括半導體晶粒140、半導體晶粒150)。在所說明的實施例中,每一半導體晶粒140、半導體晶粒150包括形成在基底101中的電性組件103、上覆的內連結構106、鈍化層111、鈍化層117、介電層121、介電層123、導電接墊115、導電接墊125及通孔127。注意為簡單起見,圖6僅說明半導體晶粒140、半導體晶粒150的一些部分(例如,與圖6中的凹槽131相鄰的部分)。
在圖6的實例中,鈍化層117的側壁117S與鈍化層111的相應側壁111S沿同一垂直線對齊,且側壁117S、側壁111S與介電層121的相應(例如,最靠近)側壁121S之間存在一定側向距離(例如,偏離)。在所說明的實施例中,側壁121S與基底101的相應(例如,最靠近)側壁101S沿同一垂直線對齊,且與介電層109的相應(例如,最靠近)側壁109S沿同一垂直線對齊。
圖7及圖8根據另一實施例繪示在各個製造階段處的半 導體裝置100A的剖視圖。圖7的半導體裝置100A類似於圖4的半導體裝置100,但圖7的實例中省略鈍化層111。圖7更說明具有寬度WPD的切分路徑,寬度WPD小於切分區230中的鈍化層117中的開口(例如,俯視圖中的溝渠)的寬度(距離WPA2)。圖8說明在電漿切分製程及後側薄化製程之後的半導體裝置100A,與圖6類似。半導體裝置100A被單體化成多個個別半導體晶粒,包括半導體晶粒140A及半導體晶粒150A。
圖9及圖10根據另一實施例繪示在各個製造階段處的半導體裝置100B的剖視圖。圖9的半導體裝置100B類似於圖4的半導體裝置100,但鈍化層117中的開口的寬度(距離WPA2)小於鈍化層111中的開口的寬度(距離WPA1),以使得鈍化層117覆蓋鈍化層111的側壁111S。在一些實施例中,在於鈍化層117(例如,參見圖2)中形成開口119的圖案化製程期間,將開口119的尺寸(例如,寬度)形成為小於鈍化層111的開口114的尺寸,此會形成圖9中所說明的鈍化層111、鈍化層117的形狀。圖9更說明具有寬度WPD的切分路徑,寬度WPD小於距離WPA2及距離WPA1。在一些實施例中,距離WPA1與距離WPA2之間的差小於1微米(例如,0<距離WPA1與距離WPA2的差值<1微米),且距離WPA2與寬度WPD之間的差小於2微米(例如,0<距離WPA2與寬度WPD的差值<2微米)。
圖10說明在電漿切分製程及後側薄化製程之後的半導體裝置100B,與圖6類似。將半導體裝置100B單體化成多個個別 半導體晶粒,包括半導體晶粒140B及半導體晶粒150B。在圖10的實例中,鈍化層117的側壁117S與鈍化層111的相應側壁111S之間存在一定側向距離(例如,偏離)。舉例而言,側壁117S較側壁111S更靠近介電層121的相應(例如,最靠近)側壁121S。在所說明的實施例中,側壁121S與基底101的側壁101S沿同一垂直線對齊,且與介電層109的相應(例如,最靠近)側壁109S沿同一垂直線對齊。
圖11及圖12根據另一實施例繪示在各個製造階段處的半導體裝置100C的剖視圖。圖11的半導體裝置100C類似於圖4的半導體裝置100,但鈍化層117中的開口的寬度(距離WPA2)大於鈍化層111中的開口的寬度(距離WPA1),以使得鈍化層117的側壁117S較鈍化層111的對應側壁111S更遠離切分區230。在一些實施例中,在於鈍化層117(例如,參見圖2)中形成開口119的圖案化製程期間,開口119的尺寸(例如,寬度)被形成為大於鈍化層111的開口114的尺寸,此會形成圖11中所說明的鈍化層111、鈍化層117的形狀。圖11更說明具有寬度WPD的切分路徑,寬度WPD小於距離WPA2及距離WPA1。在一些實施例中,距離WPA1與距離WPA2之間的差小於1微米(例如,0<距離WPA2與距離WPA1的差值<1微米),且距離WPA1與寬度WPD之間的差小於2微米(例如,0<距離WPA1與寬度WPD的差值<2微米)。
圖12說明在電漿切分製程及後側薄化製程之後的半導體 裝置100C,與圖6類似。將半導體裝置100C單體化成多個個別半導體晶粒,包括半導體晶粒140C及半導體晶粒150C。在圖12的實例中,鈍化層117的側壁117S與鈍化層111的相應側壁111S之間存在一定側向距離(例如,偏離)。舉例而言,側壁117S較側壁111S距介電層121的相應(例如,最靠近)側壁121S更遠。在所說明的實施例中,側壁121S與基底101的側壁101S沿同一垂直線對齊,且與介電層109的相應(例如,最靠近)側壁109S沿同一垂直線對齊。
圖13及圖14根據又一實施例繪示在各個製造階段處的半導體裝置100D的剖視圖。圖13的半導體裝置100D類似於圖4的半導體裝置100,但未自切分區230移除鈍化層111(因此留在切分區230中),且自切分區230移除鈍化層117。當鈍化層111的厚度小(例如,小於8000奈米)及/或鈍化層111由對於電漿切分製程而言具有高蝕刻速率(例如,高於200奈米/分鐘(nm/min)的蝕刻速率,例如處於約200奈米/分鐘與約1000奈米/分鐘之間的蝕刻速率)的材料形成時可使用此實施例,在此種種情形中僅在鈍化層117中形成具有距離WPA2的開口119(參見圖2中的標記)。圖13更說明具有較距離WPA2小的寬度WPD的切分路徑。在一些實施例中,距離WPA2與寬度WPD之間的差小於2微米(例如,0<距離WPA2與寬度WPD的差值<2微米)。
圖14說明在電漿切分製程及後側薄化製程之後的半導體裝置100D,與圖6類似。將半導體裝置100D單體化成多個個別 半導體晶粒,包括半導體晶粒140D及半導體晶粒150D。在圖14的實例中,鈍化層117的側壁117S與鈍化層111的側壁111S之間存在一定側向距離(例如,偏離)。舉例而言,側壁117S較側壁111S距介電層121的相應(例如,最靠近)側壁121S更遠。在所說明的實施例中,鈍化層111的側壁111S、介電層121的側壁121S、介電層109的側壁109S及基底101的側壁101S沿同一垂直線對齊。
圖15說明根據一些實施例的形成半導體裝置的方法1000的流程圖。應理解,圖15中所示的實施例方法僅是諸多可能的實施例方法的實例。熟習此項技術者應認識到諸多變化、替代形式及修改。舉例而言,可添加、移除、替換、重新排列或重複圖15中所說明的各種步驟。
參考圖15,在方塊1010處,在半導體裝置的第一裝置區內的基底中形成第一電性組件。在步驟1020處,在第一電性組件之上形成電性耦合至第一電性組件的第一內連結構。在步驟1030處,在第一內連結構之上形成第一鈍化層,所述第一鈍化層自第一裝置區延伸至與第一裝置區相鄰的切割道區。在步驟1040處,在形成第一鈍化層之後,自切割道區移除第一鈍化層,而在第一裝置區中保留第一鈍化層的剩餘部分。在步驟1050處,在移除第一鈍化層之後,沿切割道區執行切分製程。
實施例可達成許多優點。舉例而言,藉由移除切分區中的鈍化層111及/或鈍化層117,電漿切分製程更容易蝕刻穿過晶 圓的切分區,從而不需要形成厚的光阻層來保護晶圓的其他區域。此使得能夠使用電漿切分製程來將具有難以蝕刻(例如,含有氮化物)的鈍化層的晶圓單體化。由於可藉由電漿切分製程同時蝕刻多個切分區,因此電漿切分製程的使用能增大切分製程的產量(throughput)。藉由設計在電漿切分製程中使用的經圖案化遮罩層中的開口的形狀,可容易地形成非矩形形狀的晶粒。另外,電漿切分減少或避免對晶粒的損壞,此使得晶粒強度更大、裝置可靠性提高且裝置壽命延長。
根據實施例,一種形成半導體裝置的方法包括:在所述半導體裝置的第一裝置區內的基底形成第一電性組件;在所述第一電性組件之上形成電性耦合至所述第一電性組件的第一內連結構;在所述第一內連結構之上形成第一鈍化層,所述第一鈍化層自所述第一裝置區延伸至與所述第一裝置區相鄰的切割道區;在形成所述第一鈍化層之後,自所述切割道區移除所述第一鈍化層,而在所述第一裝置區中保留所述第一鈍化層的剩餘部分;以及在移除所述第一鈍化層之後,沿所述切割道區進行切分。在實施例中,在形成所述第一鈍化層之前,更包括:在位於所述第一裝置區與所述切割道區之間的第一密封環區中形成第一密封環。在實施例中,在自所述切割道區移除所述第一鈍化層之後,所述第一密封環區仍被所述第一鈍化層覆蓋。在實施例中,所述切分是沿所述切割道區中的切分路徑執行,其中所述切分路徑的寬度小於所述切割道區的寬度。在實施例中,所述切分在所述基底中 形成凹槽,其中所述凹槽的底部位於所述基底的面向所述第一內連結構的第一側與相對於所述第一側的第二側之間。在實施例中,所述切分是使用電漿切分製程執行。在實施例中,在所述切分之後,更包括:自所述基底的所述第二側減小所述基底的厚度,其中在減小所述基底的所述厚度之後,所述凹槽延伸穿過所述基底。在實施例中,在自所述切割道區移除所述第一鈍化層之後且在所述切分之前,更包括:形成導電接墊,所述導電接墊穿過所述第一鈍化層且電性耦合至所述第一內連結構的導電特徵;在所述導電接墊之上及在所述第一鈍化層之上形成第二鈍化層,其中所述第二鈍化層自所述第一裝置區延伸至所述切割道區;以及自所述切割道區移除所述第二鈍化層,而在所述第一裝置區中保留所述第二鈍化層的剩餘部分。在實施例中,在自所述切割道區移除所述第二鈍化層之後,所述第一鈍化層的面向所述切割道區的第一側壁與所述第二鈍化層的面向所述切割道區的第二側壁沿同一條線對齊。在實施例中,在自所述切割道區移除所述第二鈍化層之後,所述第一鈍化層的面向所述切割道區的第一側壁較所述第二鈍化層的面向所述切割道區的第二側壁更靠近所述切割道區。在實施例中,在自所述切割道區移除所述第二鈍化層之後,所述第一鈍化層的面向所述切割道區的第一側壁較所述第二鈍化層的面向所述切割道區的第二側壁距所述切割道區更遠。在實施例中,所述方法更包括:在所述基底中在所述半導體裝置的第二裝置區中形成第二電性組件,所述切割道區位於所述第一裝置區 與所述第二裝置區之間;以及在所述第二電性組件之上形成電性耦合至所述第二電性組件的第二內連結構,其中形成所述第一鈍化層包括將所述第一鈍化層形成為自所述第一裝置區連續地延伸至所述第二裝置區,其中在自所述切割道區移除所述第一鈍化層之後,所述第一鈍化層覆蓋所述第一內連結構的上表面且覆蓋所述第二內連結構的上表面。
根據實施例,一種形成半導體裝置的方法包括:在所述半導體裝置的第一裝置區及第二裝置區內的基底上分別形成第一內連結構及第二內連結構,其中所述半導體裝置的切割道區介置於所述第一裝置區與所述第二裝置區之間;在所述第一內連結構之上及在所述第二內連結構之上形成第一鈍化層,其中所述第一鈍化層自所述第一裝置區連續地延伸至所述第二裝置區;自所述切割道區移除所述第一鈍化層的第一部分;以及在自所述切割道區移除所述第一鈍化層之後,執行電漿切分製程以在所述切割道區中形成溝渠,所述溝渠自所述基底的面向所述第一鈍化層的第一側延伸至所述基底中。在實施例中,所述第一鈍化層由含有氮化物的材料形成。在實施例中,所述溝渠深入至所述基底中的深度小於所述基底的厚度。在實施例中,在執行所述電漿切分製程之後,更包括:自所述基底的背離所述第一鈍化層的第二側減小所述基底的所述厚度,以使得所述溝渠延伸穿過所述基底。在實施例中,在移除所述第一鈍化層的所述第一部分之後且在執行所述電漿切分製程之前,更包括:在所述第一鈍化層之上形成第二 鈍化層,所述第二鈍化層自所述第一裝置區連續地延伸至所述第二裝置區;以及自所述切割道區移除所述第二鈍化層的第二部分。在實施例中,在移除所述第二鈍化層的所述第二部分之後,所述第一鈍化層的面向所述切割道區的第一側壁與所述切割道區相距第一距離,且所述第二鈍化層的最靠近所述第一側壁的第二側壁與所述切割道區相距第二距離,其中所述第一距離不同於所述第二距離。
根據實施例,一種半導體裝置包括:基底;電性組件,位於所述基底中;內連結構,位於所述基底之上且電性耦合至所述電性組件;密封環,位於所述內連結構周圍;第一鈍化層,位於所述內連結構及所述密封環之上;以及介電層,位於所述第一鈍化層之上,其中所述第一鈍化層的最靠近所述密封環的第一側壁與所述介電層的最靠近所述密封環的側壁之間存在第一側向距離。在實施例中,所述半導體裝置更包括位於所述第一鈍化層與所述介電層之間的第二鈍化層,其中所述第二鈍化層的最靠近所述密封環的第二側壁與所述介電層的最靠近所述密封環的所述側壁之間存在第二側向距離,其中所述第一側向距離不同於所述第二側向距離。
以上概述了若干實施例的特徵,以使熟習此項技術者可更佳地理解本揭露的各個態樣。熟習此項技術者應知,其可容易地使用本揭露作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或達成與本文中所介紹的實施 例相同的優點。熟習此項技術者亦應認識到,該些等效構造並不背離本揭露的精神及範圍,而且他們可在不背離本揭露的精神及範圍的條件下對其作出各種改變、代替及變更。
1000:方法
1010、1020、1030、1040、1050:步驟

Claims (12)

  1. 一種形成半導體裝置的方法,包括:在所述半導體裝置的第一裝置內的基底中形成第一電性組件;在所述第一電性組件之上形成電性耦合至所述第一電性組件的第一內連結構;在所述第一內連結構之上形成第一鈍化層,所述第一鈍化層自所述第一裝置區延伸至與所述第一裝置區相鄰的切割道區;在形成所述第一鈍化層之後,在所述第一鈍化層中形成開口,其中形成所述開口包括自所述切割道區移除所述第一鈍化層,而所述第一鈍化層的剩餘部分保留在所述第一裝置區中;以及在移除所述第一鈍化層之後,沿所述切割道區進行切分,其中所述切分沿切分路徑執行,且所述切分路徑的寬度小於所述開口的寬度。
  2. 如請求項1所述的形成半導體裝置的方法,在形成所述第一鈍化層之前,更包括:在位於所述第一裝置區與所述切割道區之間的第一密封環區中形成第一密封環。
  3. 如請求項2所述的形成半導體裝置的方法,其中在自所述切割道區移除所述第一鈍化層之後,所述第一密封環區仍被所述第一鈍化層覆蓋。
  4. 如請求項1所述的形成半導體裝置的方法,其中所 述切分路徑的所述寬度小於所述切割道區的寬度。
  5. 如請求項1所述的形成半導體裝置的方法,其中所述切分在所述基底中形成凹槽,其中所述凹槽的底部位於所述基底的面向所述第一內連結構的第一側與相對於所述第一側的第二側之間。
  6. 如請求項5所述的形成半導體裝置的方法,在所述切分之後,更包括:自所述基底的所述第二側減小所述基底的厚度,其中在減小所述基底的所述厚度之後,所述凹槽延伸穿過所述基底。
  7. 如請求項1所述的形成半導體裝置的方法,在自所述切割道區移除所述第一鈍化層之後且在所述切分之前,更包括:形成導電接墊,所述導電接墊穿過所述第一鈍化層且電性耦合至所述第一內連結構的導電特徵;在所述導電接墊之上及在所述第一鈍化層之上形成第二鈍化層,其中所述第二鈍化層自所述第一裝置區延伸至所述切割道區;以及自所述切割道區移除所述第二鈍化層,而在所述第一裝置區中保留所述第二鈍化層的剩餘部分。
  8. 如請求項7所述的形成半導體裝置的方法,其中在自所述切割道區移除所述第二鈍化層之後,所述第一鈍化層的面向所述切割道區的第一側壁與所述第二鈍化層的面向所述切割道區的第二側壁沿同一條線對齊。
  9. 如請求項7所述的形成半導體裝置的方法,其中在自所述切割道區移除所述第二鈍化層之後,所述第一鈍化層的面向所述切割道區的第一側壁較所述第二鈍化層的面向所述切割道區的第二側壁更靠近所述切割道區。
  10. 如請求項7所述的形成半導體裝置的方法,其中在自所述切割道區移除所述第二鈍化層之後,所述第一鈍化層的面向所述切割道區的第一側壁較所述第二鈍化層的面向所述切割道區的第二側壁距所述切割道區更遠。
  11. 一種形成半導體裝置的方法,包括:在所述半導體裝置的第一裝置區及第二裝置區內的基底上分別形成第一內連結構及第二內連結構,其中所述半導體裝置的切割道區介置於所述第一裝置區與所述第二裝置區之間;在所述第一內連結構之上及在所述第二內連結構之上形成第一鈍化層,其中所述第一鈍化層自所述第一裝置區連續地延伸至所述第二裝置區;在所述第一鈍化層中形成開口,包括自所述切割道區移除所述第一鈍化層的第一部分;以及在自所述切割道區移除所述第一鈍化層之後,執行電漿切分製程以在所述切割道區中形成溝渠,所述溝渠自所述基底的面向所述第一鈍化層的第一側延伸至所述基底中,且所述溝渠的寬度小於所述開口的寬度。
  12. 一種半導體裝置,包括: 基底;電性組件,位於所述基底中;內連結構,位於所述基底之上且電性耦合至所述電性組件;密封環,位於所述內連結構周圍;第一鈍化層,位於所述內連結構及所述密封環之上;以及介電層,位於所述第一鈍化層之上,其中所述第一鈍化層的最靠近所述密封環的第一側壁與所述介電層的最靠近所述密封環的側壁之間存在第一側向距離。
TW110102577A 2020-04-27 2021-01-22 半導體裝置及其形成方法 TWI788765B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202063015780P 2020-04-27 2020-04-27
US63/015,780 2020-04-27
US17/006,365 2020-08-28
US17/006,365 US11699663B2 (en) 2020-04-27 2020-08-28 Passivation scheme design for wafer singulation

Publications (2)

Publication Number Publication Date
TW202141657A TW202141657A (zh) 2021-11-01
TWI788765B true TWI788765B (zh) 2023-01-01

Family

ID=78223259

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110102577A TWI788765B (zh) 2020-04-27 2021-01-22 半導體裝置及其形成方法

Country Status (4)

Country Link
US (3) US11699663B2 (zh)
KR (1) KR102524727B1 (zh)
DE (1) DE102020123369A1 (zh)
TW (1) TWI788765B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101630657A (zh) * 2008-07-15 2010-01-20 台湾积体电路制造股份有限公司 集成电路芯片及集成电路装置的制造方法
CN105448866A (zh) * 2014-08-20 2016-03-30 中芯国际集成电路制造(上海)有限公司 半导体器件结构及其制作方法
TWI689980B (zh) * 2019-03-20 2020-04-01 華邦電子股份有限公司 切割晶圓的方法及晶粒

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IN154896B (zh) 1980-07-10 1984-12-22 Westinghouse Electric Corp
DE3125284A1 (de) 1981-06-26 1983-01-13 Siemens AG, 1000 Berlin und 8000 München Verfahren zum herstellen von bauelementen aus halbleiterscheiben
EP0275588B1 (en) 1986-12-19 1993-11-10 Koninklijke Philips Electronics N.V. Method of fabricating a semiconductor device with reduced packaging stress
CN100377353C (zh) 2004-01-26 2008-03-26 雅马哈株式会社 半导体衬底
US7169691B2 (en) 2004-01-29 2007-01-30 Micron Technology, Inc. Method of fabricating wafer-level packaging with sidewall passivation and related apparatus
US8013425B2 (en) * 2008-05-13 2011-09-06 United Microelectronics Corp. Scribe line structure for wafer dicing and method of making the same
JP4974384B2 (ja) 2008-09-05 2012-07-11 株式会社テラミクロス 半導体装置の製造方法
US8580657B2 (en) 2008-09-23 2013-11-12 Taiwan Semiconductor Manufacturing Company, Ltd. Protecting sidewalls of semiconductor chips using insulation films
JP5532870B2 (ja) 2009-12-01 2014-06-25 富士通セミコンダクター株式会社 半導体装置の製造方法
US8310040B2 (en) 2010-12-08 2012-11-13 General Electric Company Semiconductor device package having high breakdown voltage and low parasitic inductance and method of manufacturing thereof
US8809120B2 (en) * 2011-02-17 2014-08-19 Infineon Technologies Ag Method of dicing a wafer
JP2013120767A (ja) 2011-12-06 2013-06-17 Renesas Electronics Corp 半導体装置の製造方法
US9196532B2 (en) * 2012-06-21 2015-11-24 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit packages and methods for forming the same
JP6313165B2 (ja) 2014-08-29 2018-04-18 日東電工株式会社 熱硬化性の封止用樹脂シート、セパレータ付き封止用シート、半導体装置、及び、半導体装置の製造方法
US10720360B2 (en) 2016-07-29 2020-07-21 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor die singulation and structures formed thereby
DE102018100002B4 (de) 2017-06-30 2021-10-14 Taiwan Semiconductor Manufacturing Co. Ltd. Geschützte Anschlussstruktur eines chipgrossen gehäusten Bauteils (Chip-Scale Package - CSP)

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101630657A (zh) * 2008-07-15 2010-01-20 台湾积体电路制造股份有限公司 集成电路芯片及集成电路装置的制造方法
CN105448866A (zh) * 2014-08-20 2016-03-30 中芯国际集成电路制造(上海)有限公司 半导体器件结构及其制作方法
TWI689980B (zh) * 2019-03-20 2020-04-01 華邦電子股份有限公司 切割晶圓的方法及晶粒

Also Published As

Publication number Publication date
US11699663B2 (en) 2023-07-11
US20210335722A1 (en) 2021-10-28
US11942436B2 (en) 2024-03-26
TW202141657A (zh) 2021-11-01
KR20210133110A (ko) 2021-11-05
DE102020123369A1 (de) 2021-10-28
US20220384261A1 (en) 2022-12-01
US20230369238A1 (en) 2023-11-16
KR102524727B1 (ko) 2023-04-21

Similar Documents

Publication Publication Date Title
US10629568B2 (en) Stacked integrated circuits with redistribution lines
US9059167B2 (en) Structure and method for making crack stop for 3D integrated circuits
TWI787612B (zh) 積體晶片結構及其形成方法
US11699694B2 (en) Method of manufacturing semiconductor package structure
KR20180053802A (ko) 기판 구조체 제조 방법 및 이를 이용하여 제조된 기판 구조체
KR102436170B1 (ko) 웨이퍼 본딩 방법
US20210111102A1 (en) Self-aligned contact openings for backside through substrate vias
US10115679B1 (en) Trench structure and method
US11545469B2 (en) Semiconductor package and manufacturing method thereof
US11164834B2 (en) Wafer structure and method for manufacturing the same, and chip structure
US20230275064A1 (en) Notched wafer and bonding support structure to improve wafer stacking
CN113517205A (zh) 半导体器件及其形成方法
TWI788765B (zh) 半導體裝置及其形成方法
US20230129760A1 (en) Protective wafer grooving structure for wafer thinning and methods of using the same
US20240153821A1 (en) Package structure having a stacked semiconductor dies with wavy sidewalls and method of forming the same
US11482474B2 (en) Forming a self-aligned TSV with narrow opening in horizontal isolation layer interfacing substrate
KR102642271B1 (ko) 집적 회로 패키지 및 방법
US11670549B2 (en) Semiconductor packages without debris
US11769716B2 (en) Semiconductor device and methods of forming the same
US20230163026A1 (en) Anti-fuse with laterally extended liner
CN117116906A (zh) 半导体结构及其形成方法
US20180108540A1 (en) Method of forming an interposer and a method of manufacturing a semiconductor package including the same
CN117637631A (zh) 封装结构、半导体管芯及其形成方法