TWI787588B - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI787588B
TWI787588B TW109106599A TW109106599A TWI787588B TW I787588 B TWI787588 B TW I787588B TW 109106599 A TW109106599 A TW 109106599A TW 109106599 A TW109106599 A TW 109106599A TW I787588 B TWI787588 B TW I787588B
Authority
TW
Taiwan
Prior art keywords
transistors
resistor
metal
group
metal interconnection
Prior art date
Application number
TW109106599A
Other languages
English (en)
Other versions
TW202101673A (zh
Inventor
康伯堅
周文昇
彭永州
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/796,668 external-priority patent/US11217526B2/en
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202101673A publication Critical patent/TW202101673A/zh
Application granted granted Critical
Publication of TWI787588B publication Critical patent/TWI787588B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/101Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including resistors or capacitors only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/07Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
    • H01L27/0705Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common comprising components of the field effect type
    • H01L27/0727Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common comprising components of the field effect type in combination with diodes, or capacitors or resistors
    • H01L27/0738Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common comprising components of the field effect type in combination with diodes, or capacitors or resistors in combination with resistors only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5228Resistive arrangements or effects of, or between, wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/0203Particular design considerations for integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/20Resistors
    • H01L28/24Resistors with an active material comprising a refractory, transition or noble metal, metal compound or metal alloy, e.g. silicides, oxides, nitrides

Abstract

半導體裝置包括多個電晶體及一電阻器。上述電晶體串聯連接於電源端及接地端之間,且上述電晶體的多個閘極端連接在一起。電阻器疊置在上述電晶體上方。電阻器連接在上述電晶體的一源極端及接地端之間。此外,半導體裝置的製造方法亦在此揭露。

Description

半導體裝置及其製造方法
本揭示是關於一種半導體裝置,且特別是關於一種包含串聯電晶體結構的半導體裝置。
隨者半導體科技逐步發展,積體電路(IC)已經轉移到小特徵尺寸,諸如8奈米、16奈米、12奈米、7奈米、5奈米及以下。有小特徵尺寸的半導體科技引起更多在半導體生產及設計之間的互動。對於半導體裝置,製造變異的影響將變得更重要。例如,當製造兩個有同一設計的電晶體時,存在在此等兩個電晶體之間的製造變異將導致在此等兩個電晶體之間的不匹配。此些變異可導致在兩個半導體電阻器之間比例的偏移。就此而言,一些關鍵性的性能指數諸如時序、雜訊及可靠度可被負面地影響。
本揭示內容的一實施例是關於一種半導體裝置,上述半導體裝置包含多個電晶體以及一電阻器。多個電晶體串聯連接在一電源端及一接地端之間,且多個電晶體的多 個閘極端連接在一起;以及一電阻器疊置在上述多個電晶體上方,上述電阻器連接在上述電晶體及上述接地端之間。
本揭示內容的一實施例是關於一種半導體裝置,上述半導體裝置包含一第一群組的多個電晶體、一第二群組的多個電晶體、一第一電阻器以及一第二電阻器。一第一群組的多個電晶體,串聯連接在一第一電源端與一第一接地端之間,且在上述第一群組中的上述多個電晶體的多個閘極端連接在一起;一第二群組的多個電晶體,串聯連接在一第二電源端及一第二接地端之間,且在上述第二群組中的上述多個電晶體的多個閘極端連接在一起及連接到在上述第一群組中上述多個電晶體的上述多個閘極端;一第一電阻器疊置在上述第一群組的上述多個第一電晶體上方,上述第一電阻器連接在上述第一群組的上述多個電晶體及上述第一接地端之間;以及一第二電阻器疊置在上述第二群組的上述多個電晶體上方,上述第二電阻器連接在上述第二群組的上述多個電晶體及上述第二接地端之間。
本揭示內容的一實施例是關於一種製造半導體裝置的方法,上述方法包含:藉由串聯連接在一第一電源端及一第一接地端之間的多個第一電晶體,及連接上述多個第一電晶體的多個閘極端,形成一第一等效電晶體;藉由串聯連接在一第二電源端及一第二接地端之間的多個第二電晶體,及連接上述多個第二電晶體的上述多個閘極端,形成一第二等效電晶體;形成一第一電阻器在上述第一等 效電晶體上方,上述第一電阻器連接在上述第一等效電晶體及上述第一接地端之間;以及形成一第二電阻器在上述第二等效電晶體上方,上述第二電阻器連接在上述第二等效電晶體及上述第二接地端之間。
100:半導體裝置
120:電晶體群組
121:主動區域
122:通道
140、140a(140)、140b(140)、140c(140):電阻器
160、260:負載
200:半導體裝置
220a:第一電晶體群組
220b:第二電晶體群組
240a:第一電阻器
240b:第二電阻器
280:電流源
300:方法
310、320、330、340:操作
PW:電源端
PW1:第一電源端
PW2:第二電源端
Vcore:核心操作電壓
Vmax:系統輸入/輸出(IO)電壓
Vres:電壓差
GND:接地端
GND1:第一接地端
GND2:第二接地端
MIC1:第一金屬互連結構
MIC2:第二金屬互連結構
MIC3:第三金屬互連結構
MIC4:第四金屬互連結構
MIC5:第五金屬互連結構
MIC6:第六金屬互連結構
aMIC:主動金屬互連結構
dMIC:虛設金屬互連結構
a140:主動薄膜電阻器
d140:虛設薄膜電阻器
Gst1、Gst2:閘極端
T1、T2、T3、Tn:電晶體
I1:輸入電流
I2:輸出電流
G:閘極
D:汲極
S:源極
A、B:線
A1:第一區
A2:第二區
A3:第三區
aA2、aA3:主動區域
dA2、dA3:非主動區域
APL:銲墊層
TML:頂部金屬層
MLk、ML1、ML2、ML3:金屬層
當結合隨附圖式閱讀時,自以下詳細描述將最佳地理解本揭示的態樣。應注意,根據工業中的標準實務,各個特徵並非按比例繪製。事實上,出於論述清晰的目的,可任意增加或減小各個特徵的尺寸。
第1圖係根據本揭示的各個實施例之示例性半導體裝置的佈局圖。
第2圖係根據一些實施例圖示電晶體群組的結構及在半導體裝置中的電阻器之頂視圖。
第3圖係根據本揭示的一些實施例沿著在第2圖中電晶體群組的剖面線之剖面圖。
第4A圖、第4B圖、第4C圖及第4D圖係根據本揭示的一些實施例沿著在第2圖中電阻器的電晶體群組及薄膜電阻器的另一剖面線之剖面圖。
第5A圖係根據一些實施例圖示在第2圖中於第二區的金屬互連結構之頂視圖。
第5B圖係根據一些實施例圖示在第2圖中於第二區的金屬互連結構之另一頂視圖。
第6A圖係根據一些實施例圖示在第2圖於第三區的電阻 器的薄膜電阻器之頂視圖。
第6B圖係根據一些實施例圖示在第2圖中於第三區的電阻器的薄膜電阻器之另一頂視圖。
第7圖係根據本揭示的各個實施例的半導體裝置的示例性佈局圖。
第8圖係根據一些實施例圖示用於製造半導體裝置的方法之流程圖。
以下揭示內容提供許多不同實施例或實例,以便實施所提供標的的不同特徵。下文描述部件及佈置的具體實例以簡化本揭示。當然,此等僅為實例且並不意欲為限制性。例如,以下描述中在第二特徵上方或第二特徵上形成第一特徵可包括以直接接觸形成第一特徵及第二特徵的實施例,且亦可包括在第一特徵與第二特徵之間形成額外特徵以使得第一特徵及第二特徵可不處於直接接觸的實施例。此外,本揭示可在各個實例中重複元件符號及/或字母。此重複係出於簡便性及清晰的目的且本身並不指示所論述的各個實施例及/或配置之間的關係。
本說明書中所用術語大體在使用每一術語的技術領域及特定上下文中具有其普通含義。本說明書中對實例的使用,包括本文論述的任何項的實例皆僅為說明性的,且絕不限制本揭示案或任何示例性術語的範疇及含義。同樣,本揭示案並非僅限於本說明書中給定的多個實施例。
將被理解的是,儘管本文可能使用術語「第一」、「第二」等來描述各個元件,但此等元件不應限定於此等術語。此等術語用以區別一個元件與另一個元件。例如,第一元件可被稱作第二元件,且類似地,第二元件亦可被稱作第一元件,此不背離此等實施例的範疇。如本文所使用,術語「及/或」包括相關所列物項中一或更多者的任何及全部組合。
本文中所使用之『包含』、『包括』、『具有』、『含有』、『涉及』及相似詞彙將理解為可變更的,亦即不限於不過意指包括。
綜觀此說明書中『一個實施例』、『一實施例』或『一些實施例』的參考意指敘述與實施例有關的特定特徵、結構、實施或特性包括在本揭示的至少一實施例中。因此,綜觀此說明書於各個地方『於一個實施例中』、『於一實施例中』或『於一些實施例中』之片語的使用未必全部參見相同實施例。並且,在一或多個實施例中特定特徵、結構、實施或特性可以任何合適方式組合。
有小特徵尺寸的半導體科技引起更多在半導體生產及設計之間的互動。例如,當製造電晶體時,電晶體上的製造變異可導致一些關鍵性的性能指數的偏移,諸如寄生電阻、時序、雜訊及可靠度。若電晶體的寄生電阻根據製造變異偏移,則流通過電晶體的操作電流將明顯地變化。於此揭示的一些實施例包括連接在電晶體的源極端及接地端之間的源極電阻器,並且會是利用源極電阻器抑制或減 少藉由電晶體的變異促使之操作電流的變異。
第1圖係根據本揭示各個實施例的半導體裝置的示例性佈局圖。如第1圖所示,半導體裝置100包括電晶體群組120(包括電晶體T1、T2、T3...Tn)、電阻器140及負載160。於一些實施例中,n係大於或相同於3的正整數。第1圖中半導體裝置100內電晶體T1~Tn的數量係出於例示性目的給定。電晶體T1~Tn的各個數量在本揭示的思及範疇內。
電晶體T1~Tn的實例包括,但不限制於金屬氧化物半導體場效電晶體(MOSFET)、互補式金屬氧化物半導體(CMOS)電晶體、雙極性電晶體(BJT)、高電壓電晶體、高頻率電晶體、P通道及/或N通道場效電晶體(PFETs/NFETs)等等、鰭式場效電晶體或有凸起的源極/汲極的平面金屬氧化物半導體電晶體。如示例性地顯示在第1圖中,電晶體T1~Tn係例示為金屬氧化物半導體場效電晶體(MOSFETs)。鰭片可藉由任何合適方法圖案化。例如,鰭片可使用一或多道微影製程圖案化,包括雙重圖形或多重圖形製程。一般而言,雙重圖形或多重圖形製程合併了微影及自對準製程,此雙重圖形或多重圖形製程允許欲產生的圖形具有例如間距比使用單個直接微影製程能得到的任何間距比還小。例如,於一個實施例中,犧牲層形成在基板上方且使用微影製程被圖案化。間隔部與使用自對準製程的圖案化犧牲層一起形成。接著移除犧牲層,且剩餘的間隔部可接著用於圖形化鰭片。
如第1圖所示,在電晶體群組120中的電晶體T1、T2、T3...Tn串聯連接在電源端PW及接地端GND之間。例如,電晶體T1的源極端S經由電阻器140連接到接地端GND;電晶體T1的汲極端D連接到電晶體T2的源極端S;電晶體T2的汲極端D連接到電晶體T3的源極端S;電晶體T3的汲極端D連接下述電晶體(第1圖未圖示)的源極端S等等。在串聯連接的電晶體T1~Tn之其他端,電晶體Tn的汲極端D經由負載160連接到電源端PW。
如第1圖所示,電晶體T1~Tn的閘極端藉由第一金屬互連結構MIC1連接在一起。在電晶體群組120中電晶體T1~Tn的閘極端堆疊在一起作為堆疊的閘極端Gst1。在電晶體群組120中串聯連接的電晶體T1~Tn將藉由堆疊閘極Gst1上的電位一起導通或關閉。由此,在電晶體群組120中電晶體T1~Tn會運作為一個等效電晶體。第一金屬互連結構MIC1設於金屬層之一者,諸如第一金屬層(M1)、第二金屬層(M2)、第三金屬層(M3)、第四金屬層(M4)、第五金屬層(M5)或類似者,此些金屬層疊置在電晶體群組120上方。
於一些實施例中,在電晶體群組120中電晶體T1~Tn的每一者具有類似尺寸或約相同尺寸。於一些實施例中,在電晶體群組120中電晶體T1~Tn的每一者具有根據製造製程標準從約1單元最小閘極長度到約5單元最小閘極長度之值域中的一閘極長度。若在電晶體群組120 中電晶體T1~Tn的每一者具有比5單元最小閘極長度長的閘極長度,則由電晶體群組120佔據的全部尺寸將太大。
如第1圖所示,電阻器140連接在電晶體群組120及接地端GND之間。更特別地,電阻器140的第一端藉由第二金屬互連結構MIC2連接到電晶體T1的源極端,及電阻器140的第二端藉由第三金屬互連結構MIC3連接到接地端GND。第二金屬互連結構MIC2及第三金屬互連結構MIC3佈置在至少一金屬層上,諸如第一金屬層(M1)、第二金屬層(M2)、第三金屬層(M3)、第四金屬層(M4)、第五金屬層(M5)或類似者,此些金屬層疊置在電晶體群120上方。
第2圖係根據一些實施例圖示在半導體裝置100中的電晶體群組120及電阻器140a的結構之頂視圖。關於第1圖的實施例,為了便於理解,在第2圖中的相似元件用相同的元件符號指定。
為了簡便性,電晶體群組120的三個電晶體T1、T2及T3在第2圖中標記。如第2圖示例性地所示的實施例,電晶體T1及T2在連續的主動區域121上彼此相鄰實現,且電晶體T2及T3在連續的主動區域121上彼此相鄰實現。類似地,電晶體群組120的其他電晶體(例如Tn)會是以相似方式實現。
第3圖係根據本揭示的一些實施例沿著A-A線在第2圖中電晶體群組120的剖面圖。關於第1圖及第2圖 的實施例,在第3圖中的相似元件為了便於理解用相同的元件符號指定。如第3圖所示,電晶體群組120包括安置在連續主動區域121的源極/汲極區域(S/D)及安置在連續主動區域121的頂部表面上之閘極電極(G)。閘極電極(G)的每一者設置在兩個相鄰源極/汲極區域(S/D)之間,並在通道122上方。
於一些實施例中,在電晶體群組120中電晶體閘極電極(G)由參雜多晶矽閘極或高介電質常數(HiK)金屬閘極實現。於一些實施例中,參雜多晶矽閘極或HiK金屬閘極的每一者的閘極圖樣密度係約5%到約30%。若閘極圖樣密度係低於5%,則在放入閘極圖樣中的區利用效率將是低的,且相同閘極圖樣將佔據更大面積。若閘極圖樣密度係低於30%,則兩個相鄰閘極圖樣將太接近彼此,且此等兩個閘極圖樣可具有干擾問題。在一些實施例中,全部在電晶體群組120中的電晶體之區域/物件被限制具有在約2um至10um平方搜尋/檢查窗口內的密度之約1%到約15%允許誤差間隙。密度的允許誤差間隙及搜尋/檢查窗口的尺寸取決於半導體裝置100的製造製程。若搜尋/檢查窗口的尺寸係比2um小,則製造製程將花很多時間在檢查半導體裝置100。若搜尋/檢查窗口的尺寸係比10um大,則平均效應可能發生(例如,上方密度方塊及下面密度方塊可經組合為合格方塊)及搜尋/檢查窗口可能包含太多多邊形或方塊。
在一些實施例中,在第1圖中電晶體群組120的 每一者的電晶體T1~Tn具有一閘極長度L(亦即,閘極長度L等同於第3圖所示的一個通道122的長度)。藉由第1圖中電晶體群組120形成的等效電晶體可具有等同於n×L的一等效閘極長度。換句話說,電晶體T1~Tn在電晶體群組120中在一起堆疊以形成有一等效閘極長度n×L的等效電晶體,此等效閘極長度n×L和n倍電晶體T1~Tn之各者閘極長度L一樣長。於一些案例中,有長的閘極長度(例如,n×L)的一個電晶體需要有相對高的電位的控制訊號。於此實施例中,第1圖所圖示的,有閘極長度L的電晶體T1~Tn的每一者會藉由相對低電位(與有長的閘極長度的一個電晶體相比)控制。
電阻器140安置在電晶體群組120上方。電阻器140包括至少一件薄膜電阻器。如第2圖示例性顯示的實施例,電阻器140包括薄膜電阻器140a、140b及140c的三件。在第2圖中電阻器140的薄膜電阻器140a~140c的數量係出於例示性目的給定。薄膜電阻器140a~140c的各個數量在本揭示的思及範疇內。薄膜電阻器140a~140c的每一者係形成在電晶體群組120上方的薄膜電阻器材料。在一些實施例中,薄膜電阻器140a~140c的每一者會是氮化鈦(TiN)薄膜電阻器,且氮化鈦(TiN)薄膜電阻器係能製造在有低變異及/或高準確度的超大型積體電路(VLSI)製程中。於其他實施例中,形成薄膜電阻器140a~140c的其他薄膜電阻器材料可能是諸如:鎳鉻(Ni-Cr)或其他電阻器材料。
第4A圖、第4B圖、第4C圖及第4D圖係根據本揭示的一些實施例沿著B-B線在第2圖中電阻器140的薄膜電阻器140a~140b及電晶體群組120之剖面圖。關於第1圖及第2圖的實施例,在第4A圖到第4D圖中的相似元件為了便於理解用相同的元件符號指定。
如第4A圖到第4D圖所示,金屬層ML1、ML2、ML3...及MLk的k個不同層存在疊置在電晶體群組120上方。注意的是,k係正整數。金屬層的各個數量在本揭示的思及範疇內。在第1圖中的第一金屬互連結構MIC1、第二金屬互連結構MIC2及第三金屬互連結構MIC3係佈置在第4A圖到第4D圖所示的至少一金屬層ML1、ML2、ML3...及MLk上。
如第4A圖到第4D圖所示,頂部金屬層TML及銲墊層APL存在設置在金屬層ML1~MLk上方。在一些實施例中,頂部金屬層TML疊置在用於保護下方金屬層的金屬層MLk的頂部上方。銲墊層APL疊置在頂部金屬層TML上方。在一些實施例中,利用銲墊層APL結合或連接外部半導體裝置100的連接針(未圖示)。
如第4A圖示例性所示的實施例,電阻器140的薄膜電阻器140a~140b疊置在電晶體群組120上方,並設置在第一金屬層ML1及第二金屬層ML2之間。
如第4B圖示例性所示的其他實施例,電阻器140的薄膜電阻器140a~140b疊置在電晶體群組120上方,並設置在第二金屬層ML2及第三金屬層ML3之間。
類似地,電阻器140的薄膜電阻器140a~140b會是設置在金屬層ML1-MLk的兩個相鄰層之間。電阻器140的各個位置在本揭示的思及範疇內。
如第4C圖示例性所示的其他實施例,電阻器140的薄膜電阻器140a~140b疊置在電晶體群組120上方,並設置在第k金屬層MLk及頂部金屬層TML之間。
如第4D圖示例性所示的其他實施例,電阻器140的薄膜電阻器140a~140b疊置在電晶體群組120上方,並設置在頂部金屬層TML及銲墊層APL之間。
換句話說,疊置在電晶體群組120上方的電阻器140會是設置在由金屬層ML1-MLk、頂部金屬層TML及銲墊層APL選定的任何兩個相鄰層之間。
如第2圖所示,在電晶體群組120中的電晶體在第一區A1中實現。在第1圖中的第一金屬互連結構MIC1、第二金屬互連結構MIC2及金屬互連結構MIC3實現在第2圖中的第二區A2。電阻器140的薄膜電阻器140a~140c實現在第2圖中的第三區A3。在一些實施例中,如第2圖所示,第二區A2的尺寸會是與第一區A1的尺寸相似,且第三區A3的尺寸會是比第一區A1及第二區A2的尺寸小。若其中設置電阻器140的第三區A3比電晶體群組120的第一區A1大,則電阻器140將影響設置其他主動部件(未圖示)附近。如第2圖及第4A圖及第4D圖所示,電阻器140安置在電晶體群組120上方,使得電阻器140不會佔據在半導體裝置的佈局上第一區 A1(用於容納電晶體群組120)外部的額外區。用於容納電阻器140的第三區A3全部與用於容納電晶體群組120的第一區A1重疊。換句話說,疊置在電晶體群組120上方形成的電阻器140會減少佈局設計中區資源的消耗。
化學機械研磨(CMP)製程中,圖樣密度係關鍵性的因素以實現針對層本身的平整度及性質,以及在層本身上方的其他層。在一些實施例中,電阻器140的第三區A3比金屬互連結構MIC1~MIC3的第二區A2小或由金屬互連結構MIC1~MIC3的第二區A2包圍,且第二區A2亦比電晶體群組120的第一區A1小,或亦由電晶體群組120的第一區A1包圍,使得下面層的圖樣密度之平整度會保證上部層的圖樣密度之平整度。在其他情況下,對應於電晶體群組120的電晶體層上的不同的圖樣密度將導致在電晶體層上的不同厚度;對應於金屬互連結構MIC1~MIC3的金屬層上的不同圖樣密度將導致在金屬層上的不同厚度;對應於電阻器140的電阻器層上的不同圖樣密度將使得在電阻器層上不同的厚度。若電阻器140用不同的圖樣密度及不同厚度實現在第二區A2或第三區A3上方,則電阻器層的高度可能不是常數,且電阻器140的電阻可因為兩個A2及A3的不均勻厚度變化。
第5A圖係根據一些實施例圖示在第2圖中第二區A2的金屬互連結構之頂視圖。關於第2圖的實施例,為了便於理解,在第5A圖中的相似元件,用相同的元件符號指定。
如第5A圖所示,第二區A2包括主動區域aA2及非主動區域dA2。非主動區域dA2設置於第二區A2的四個邊界邊緣周圍且包圍主動區域aA2。在第二區A2中形成存在多個金屬互連結構(包括主動金屬連aMIC及虛設金屬互連結構dMIC)。如第5A圖所示,在主動區域aA2中的金屬互連結構係主動金屬互連結構aMIC。利用在第5A圖中的主動金屬互連結構aMIC以實現如第1圖所圖示的實施例的第一金屬互連結構MIC1(用於連接在第1圖中電晶體T1~Tn的閘極端在一起)、第二金屬互連結構MIC2(用於連接在第1圖中電晶體T1的源極端至電阻器140)及第三金屬互連結構MIC3(用於連接在第1圖中的電阻器140至接地端GND)。未利用設置在至少部分非主動區域dA2的虛設金屬互連結構dMIC以形成在第1圖中第一金屬互連結構MIC1、第二金屬互連結構MIC2或第三金屬互連結構MIC3。在一些實施例中,實現虛設金屬互連結構dMIC以保證在其中金屬互連結構設置的此層上的平整度。
於第5A圖示例性顯示的此實施例中,主動金屬互連結構aMIC及虛設金屬互連結構dMIC沿著水平方向安置。在一些實施例中,根據製造製程標準,主動金屬互連結構aMIC及虛設金屬互連結構dMIC的每一者寬度係約最小線寬度的1單元到約最小線寬度的2單元。由於現代金屬/連接製程,有最小特徵寬度(例如,最小線寬度的1或2單元)的金屬路線將具有更好性質,諸如金屬路線上較 低電阻或金屬路線上較低電阻變異。在一些實施例中,主動金屬互連結構aMIC及虛設金屬互連結構dMIC的每一者金屬密度係約15%至約50%。由於現代金屬/連接製程,主動金屬互連結構aMIC及虛設金屬互連結構dMIC的前述金屬密度將促使更好性質,諸如金屬互連結構上較低電阻及金屬互連結構上較低電阻變異。在一些實施例中,主動金屬互連結構aMIC及虛設金屬互連結構dMIC的全部物件被限制在搜尋/檢查窗口內具有約1%至約15%允許誤差間隙。於一些實施例中,搜尋/檢查窗口的尺寸會是例如約2um至10um平方。在化學機械研磨(CMP)製程,圖樣密度係關鍵性的因素以實現針對層本身以及在層本身上方的其他層的平整度及性質。若搜尋/檢查窗口的尺寸係比2um小,則將花很多時間在檢查半導體裝置100。若搜尋/檢查窗口的尺寸係比10um大,則平均效應可能發生(例如,上方密度方塊及下面密度方塊可經組合為合格方塊),及搜尋/檢查窗口可包含太多多邊形或方塊。若允許誤差間隙配置在15%上方,則主動金屬互連結構aMIC及虛設金屬互連結構dMIC的層之平整度將是差的。此等層上的差平整度將導致金屬互連結構的差均勻性及金屬互連結構的電阻上的變異。
第5B圖係根據一些實施例圖示在第2圖中第二區A2的金屬互連結構之頂視圖。關於第2圖的實施例,為了便於理解,在第5B圖中的相似元件,用相同的元件符號指定。
如第5B圖所示,第二區A2包括主動區域aA2及非主動區域dA2。主動金屬連aMIC安置在主動區域aA2中,及虛設金屬互連結構dMIC安置在至少部分非主動區域dA2中。在第5B圖的實施例中,主動金屬互連結構aMIC及虛設金屬互連結構dMIC沿著垂直方向安置。
第6A圖係根據一些實施例圖示在第2圖中第三區A3的電阻器的薄膜電阻器之頂視圖。關於第2圖的實施例,為了便於理解,在第6A圖中的相似元件,用相同的元件符號指定。
如第6A圖所示,第三區A3包括主動區域aA3及非主動區域dA3。非主動區域dA3設置第二區A3的四個邊界邊緣周圍及包圍主動區域aA3。多個薄膜電阻器(包括主動薄膜電阻器a140及虛設薄膜電阻器d140)存在形成在第三區A3上。如第5A圖所示,在主動區域aA3中的薄膜電阻器係主動薄膜電阻器a140。利用在第6A圖中的主動薄膜電阻器a140以實現如第1圖所圖示的實施例的電阻器140。利用設置在至少部分非主動區域dA3中的虛設薄膜電阻器d140以形成在第1圖中的電阻器140。在一些實施例中,實現虛設薄膜電阻器d140以保證在其中薄膜電阻器設置的此層上的平整度。
於第5A圖示例性所示的此實施例中,主動薄膜電阻器a140及虛設薄膜電阻器d140沿著水平方向安置。在第6A圖示例性所示的一些實施例中,全部主動薄膜電阻器a140用同一尺寸形成,使得主動薄膜電阻器a140 之各者會提供一致的電阻。
第6B圖係根據一些實施例圖示在第2圖中第三區A3的電阻器的薄膜電阻器之頂視圖。關於第2圖的實施例,為了便於理解,在第6B圖中的相似元件,用相同的元件符號指定。
如第6B圖所示,第三區A3包括主動區域aA3及非主動區域dA3。主動薄膜電阻器a140安置在主動區域aA3中,且虛設薄膜電阻器d140安置在至少部分非主動區域dA3。在第6B圖的實施例中,主動薄膜電阻器a140及虛設薄膜電阻器d140沿著垂直方向安置。
如第1圖所示,電阻器140安置在電晶體群組120及接地端GND之間。假定在電晶體群組120及接地端GND之間的電阻器140不存在,使得系統輸入/輸出(IO)電壓Vmax(在電源端PW及接地端GND之間)將施行在負載160及電晶體群組120上。在沒有電阻器140的此假設,接通電源週期或啟動週期期間,電晶體T0的閘極偏壓(Vgs)將明顯地上昇至系統輸入/輸出(IO)電壓Vmax,電晶體T0的閘極偏壓(Vgs)將產生過衡電流在負載160及電晶體群組120上方。如第1圖所示,在電晶體群組120及接地端GND之間存在電阻器140。於第1圖所示的實施例中,當過衡電流在電阻器140上方流時,電阻器140將導致電流-電阻器降低(IR降低),其等同於第1圖所示的電壓差Vres,使得電晶體T0的閘極偏壓(Vgs)將迅速降低及接著回到穩定電壓,其等同於核心操作電壓Vcore, 或比核心操作電壓Vcore少。於此案例中,電阻器140會抑制電晶體T0上的偏壓溫度不穩定性(BTI)的壓力。電壓差Vres等同於在電阻器140上方的電壓降低,或橫越電阻器140的電壓降低。系統輸入/輸出(IO)電壓Vmax係用於電路的操作的最大電壓,或電路的最大供應電壓。當『核心裝置』或『薄膜氧化裝置』用於電路時,核心操作電壓Vcore等同於電路的供應電壓。當電流(I)流通過電阻器140(R)及核心電路(在其中施予核心操作電壓Vcore)時,電壓差Vres(亦即,在電阻器140上的電壓降)等同於I×R。由此,當核心操作電壓Vcore減少時,電流(I)傾向於相對增加,且電壓差Vres將相應地增加(Vres=I×R),以補償核心操作電壓Vcore的降低。由此,在一些實施例中,電壓差Vres會是被分配以匹配或補償系統輸入/輸出(IO)電壓Vmax或核心操作電壓Vcore的變異,使得負載160及電晶體群組120可操作在穩定電壓下。
第7圖係根據本揭示的各個實施例的半導體裝置的示例性佈局圖。如第7圖所示,半導體裝置200包括第一電晶體群組220a、第二電晶體群組220b、第一電阻器240a、第二電阻器240b、負載260及電流產生器280。
第一電晶體群組220a及第二電晶體群組220b的每一者包括n個電晶體T1~Tn。換句話說,第一電晶體群組220a包括n個電晶體T1~Tn,且第二電晶體群組220b包括另一n個電晶體T1~Tn。在一些實施例中,n係一大 於或相同於3的正整數。在第7圖中半導體裝置200的電晶體T1~Tn的數量係出於例示性目的給定。電晶體T1~Tn的各個數量在本揭示的思及範疇內。在第一電晶體群組220a及第二電晶體群組220b的每一者中的細節可參考如在第1圖、第2圖、第3圖、第4A圖至第4D圖及第5A圖至第5B圖圖示的實施例中所揭示的電晶體群組120。
電晶體T1~Tn的實例包括但不限制於金屬氧化物半導體場效電晶體(MOSFET)、互補式金屬氧化物半導體(CMOS)電晶體、雙極性電晶體(BJT)、高電壓電晶體、高頻率電晶體、P通道及/或N通道場效電晶體(PFETs/NFETs)等等、鰭式場效電晶體或有凸起源極/汲極的平面金屬氧化物半導體電晶體。如示例性地顯示在第7圖中,電晶體T1~Tn係例示為金屬氧化物半導體場效電晶體(MOSFETs)。
在第一電晶體群組220a中的電晶體T1~Tn串聯連接在第一電源端PW1及第一接地端GND1之間。在第一電晶體群組220a中電晶體T1~Tn的閘極端藉由第一金屬互連結構MIC1連接在一起。在第一電晶體群組220a中電晶體T1~Tn的閘極端堆疊在一起作為堆疊的閘極端Gst1。如第7圖所示,堆疊的閘極端Gst1亦通過電流產生器280連接到第一電源端PW1。在第一電晶體群組220a中串聯連接的電晶體T1~Tn將藉由堆疊的閘極Gst1上的電位一起導通或關閉。由此,在第一電晶體群組 220a中的電晶體T1~Tn可用作一個等效電晶體。第一金屬互連結構MIC1設於疊置在第一電晶體群組220a上方的金屬層之一者,諸如第一金屬層(M1)、第二金屬層(M2)、第三金屬層(M3)、第四金屬層(M4)、第五金屬層(M5)或類似者。
在一些實施例中,在第一電晶體群組220a中電晶體T1~Tn的每一者具有類似尺寸或約相同尺寸。於一些實施例中,在第一電晶體群組220a中的電晶體T1~Tn的每一者具有根據製造製程標準從約1單元的最小閘極長度至約5單元的最小閘極長度之值域中的一閘極長度。若在第一電晶體群組220a中電晶體T1~Tn的每一者具有比5單元最小閘極長度長的閘極長度,則由第一電晶體群組220a佔據的全部尺寸將太大。
如第7圖所示,第一電阻器240a連接在第一電晶體群組220a與第一接地端GND1之間。更特別地,第一電阻器240a的第一端藉由第二金屬互連結構MIC2連接到在第一電晶體群組220a中電晶體T1的源極端,及第一電阻器240a的第二端藉由第三金屬互連結構MIC3連接到第一接地端GND1。第二金屬互連結構MIC2及第三金屬互連結構MIC3佈置在疊置第一電晶體群組220a上方的至少一金屬層上,諸如第一金屬層(M1)、第二金屬層(M2)、第三金屬層(M3)、第四金屬層(M4)、第五金屬層(M5)或類似者。
在第二電晶體群組220b中的電晶體T1~Tn串聯 連接在第二電源端PW2及第二接地端GND2之間。在第二電晶體群組220b中電晶體T1~Tn的閘極端藉由第四金屬互連結構MIC4連接在一起。在第二電晶體群組220b中電晶體T1~Tn的閘極端堆疊在一起作為堆疊的閘極端Gst2。堆疊的閘極端Gst2連接到第一電晶體群組220a的堆疊的閘極端Gst1。在第二電晶體群組120b中串聯連接的電晶體T1~Tn將藉由堆疊的閘極Gst2上的電位一起導通或關閉。由此,在第二電晶體群組120b中的電晶體T1~Tn可用作一個等效電晶體。第四金屬互連結構MIC4設於疊置在第二電晶體群組220b上方金屬層之一者,諸如第一金屬層(M1)、第二金屬層(M2)、第三金屬層(M3)、第四金屬層(M4)、第五金屬層(M5)或類似者。
在一些實施例中,在第二電晶體群組120b中電晶體T1~Tn的每一者具有類似尺寸或約相同尺寸。
如第7圖所示,第二電阻器240b連接在第二電晶體群組120b及第二接地端GND2之間。更特別地,第二電阻器240b的第一端藉由第五金屬互連結構MIC5連接到在第二電晶體群組220b中電晶體T1的源極端,第二電阻器240b的第二端藉由第六金屬互連結構MIC6連接到第二接地端GND2。第五金屬互連結構MIC5及第六金屬互連結構MIC6佈置在疊置第二電晶體群組220b上方的至少一金屬層上,諸如第一金屬層(M1)、第二金屬層(M2)、第三金屬層(M3)、第四金屬層(M4)、第五金屬層(M5)或類似者。第四金屬互連結構MIC4、第五金屬互連 結構MIC5及第六金屬互連結構MIC6的配置可參考第2圖、第4A圖至第4D圖及第5A圖至第5B圖所示的第一金屬互連結構MIC1至第三金屬互連結構MIC3。
第一電阻器240a疊置在第一電晶體群組220a上方。第一電阻器240a連接在第一電晶體群組220a及第一接地端GND1之間。有關如何去實現第一電阻器240a的細節可參考第1圖、第2圖、第4A圖至第4D圖及第6A圖至第6B圖所示的電阻器140。
第二電阻器240b疊置在第二電晶體群組220b上方。第二電阻器240b連接在第二電晶體群組220b及第二接地端GND2之間。有關如何去實現第二電阻器240b的細節亦可參考第1圖、第2圖、第4A圖第4D圖及第6A圖至第6B圖所示的電阻器140。
如第7圖所示,電流源280連接在第一電源端PW1及第一電晶體群組220a之間。堆疊的閘極端Gst1及堆疊的閘極端Gst2連接在一起至電流源280。在一些實施例中,第一電晶體群組220a及第二電晶體群組220b在一起形成電流鏡。電流源280產生輸入電流I1至電流鏡中的第一電晶體群組220a,及電流鏡將產生輸出電流I2,流通過第二電晶體群組220b及負載260。
在理想的案例下,在電流鏡中第一電晶體群組220a的電晶體T1~Tn經製造具有在電流鏡中第二電晶體群組220b的電晶體T1~Tn的相同特徵(例如,尺寸、閘極長度、寬度、閾值電壓及參雜密度),輸出電流I2將相 同於輸入電流I1。若第一電晶體群組220a中的電晶體T1~Tn不能匹配第二電晶體群組220b中的電晶體T1~Tn,則此清況將促使在輸入電流I1及輸出電流I2之間的電流不匹配。
假定在第一電晶體群組120a及第一接地端GND1之間不存在電阻器,及在第二電晶體群組120b及第二接地端GND2之間不存在電阻器,使得有電流不匹配的輸出電流I2將流動通過負載260及第二電晶體群組220b。當在第一電晶體群組220a中的電晶體T1~Tn及在第二電晶體群組220b中的電晶體T1~Tn全部導通(例如,導電)時,輸出電流I2將是大電流,使得電流不匹配將相應地大。如第7圖所示,當在第二電晶體群組220b中的第一電晶體群組220a及電晶體T1~Tn全部導通時,第一電阻器240a及第二電阻器240b會限制輸入電流I1及輸出電流I2,以及使得抑制在輸入電流I1及輸出電流I2之間的不匹配。
第8圖係根據一些實施例圖示用於製造半導體裝置的方法300之流程圖。幫助在理解流程圖的情況下,在第8圖中的操作將用第7圖參考敘述。
在第8圖中執行操作S310,藉由在第一電源端PW1及第一接地端GND1之間串聯連接第一電晶體群組220a中的電晶體T1~Tn,且藉由用如第7圖中所圖示第一金屬互連結構MIC1,連接在第一電晶體群組220a中的電晶體T1~Tn的閘極端,以形成第一等效電晶體(例如, 在第7圖中的第一電晶體群組220a)。
在第8圖中執行操作S320藉由在第二電源端PW2及第二接地端GND2之間串聯連接第二電晶體群組220b中的電晶體T1~Tn,且藉由用如第7圖中所圖示的第四金屬互連結構MIC4,連接在第二電晶體群組220b中電晶體T1~Tn的閘極端,以形成第二等效電晶體(例如,在第7圖中的第二電晶體群組220b)。
在第8圖中執行操作S330以形成在第一等效電晶體(例如,第一電晶體群組220a)上方的第一電阻器240a。第一電阻器240a連接在第一等效電晶體(例如,第一電晶體群組220a)及第一接地端GND1之間。
在第8圖中執行操作S340以形成在第二等效電晶體(例如,第二電晶體群組220b)上方的第二電阻器240b。第二電阻器240b連接在第二等效電晶體(例如,第二電晶體群組220b)及第二接地端GND2之間。
在一些實施例中,第一電阻器240a及第二電阻器240b包括至少一件薄膜電阻器。薄膜電阻器可參考在第2圖5中示例性地所示的實施例的薄膜電阻器140a、140b及140c。在一些實施例中,薄膜電阻器的每一者會是氮化鈦(TiN)薄膜電阻器,且氮化鈦(TiN)薄膜電阻器在有低變異及/或高準確度的超大型積體電路(VLSI)製程中係能製造的。於其他實施例中,形成薄膜電阻器140a~140c的其他薄膜電阻器材料可能是諸如:鎳鉻(Ni-Cr)或其他電阻器材料。
形成第二金屬互連結構MIC2以連接在第一電晶體群組220a中電晶體T1之一者的源極端至第一電阻器240a的第一端。形成第三金屬互連結構MIC3以連接第一電阻器240a的第二端至第一接地端GND1。
形成第五金屬互連結構MIC5以連接在第二電晶體群組220b中電晶體T1之一者的源極端至第二電阻器240b的第一端。形成第六金屬互連結構MIC6以連接第二電阻器240b的第二端至第二接地端GND2。
在第8圖中利用方法300以製造如第7圖中所圖示的電流鏡。電流鏡包括安置在源極端及接地端之間的薄膜電阻器。薄膜電阻器有益抑制在電流鏡的輸入電流I1及輸出電流I2之間的電流不匹配。
在一些實施例中,第7圖所示的半導體裝置200的電流鏡及藉由第8圖所示的方法300形成的電流鏡會是利用在類比與數位轉換器(DAC)、鎖相迴路電路、記憶體介面電路、高速介面(例如,USB-typeC介面)、熱感測器、電壓調節器或任何需要穩定電流源的類比電路。
第一電阻器240a及第二電阻器240b的薄膜電阻器安置在第一電晶體群組220a及第二電晶體群組220b上方,使得第一電阻器240a及第二電阻器240b的薄膜電阻器不會佔據用於容納半導體裝置的佈局上的電晶體群組220a及220b的外部區之額外區。用於容納第一電阻器240a及第二電阻器240b的區全部地落在用於容納電晶體群組120的區內。換句話說,形成疊置在第一電晶體 群組220a及第二電晶體群組220b上方的電阻器140會減少佈局設計中區資源的消耗。
在類比與數位轉換器(DAC)中的應用,安置在類比與數位轉換器(DAC)中的電流鏡必須具有電流不匹配的低位準,以保證類比與數位轉換器(DAC)的精確性。為了實現電流不匹配的相同位準,若電流鏡由作為第一電晶體群組220a的一個單數大尺寸電晶體及另一作為第二電晶體群組220b的大尺寸電晶體實現,則此等兩個電晶體將佔據更大面積。與用兩個大尺寸電晶體實現第一電晶體群組220a及第二電晶體群組220b相比,由於第7圖所示半導體裝置20中的電晶體T1~Tn的每一者小得多,因此有堆疊電晶體T1~Tn的半導體裝置200會在16奈米科技節點具有約75%降低的佈局區。至於3奈米或5奈米科技節點,在半導體裝置200中的堆疊電晶體T1~Tn會甚至比較小,使得在第7圖所示的實施例中,用堆疊電晶體T1~Tn的半導體裝置200會節省更多佈局區。
在一些實施例中,半導體裝置包括電晶體及電阻器。電晶體串聯連接在電源端及接地端之間,且電晶體的閘極端連接在一起。電阻器疊置在電晶體上方,且電阻器連接在電晶體及接地端之間。
在一些實施例中,半導體裝置進一步包括第一金屬互連結構。第一金屬互連結構連接電晶體的閘極端。
在一些實施例中,半導體裝置進一步包括第二金屬互連結構及第三金屬互連結構。第二金屬互連結構連接電 晶體之一者的源極端至電阻器的第一端。第三金屬互連結構連接電阻器的第二端至接地端。
在一些實施例中,第一金屬互連結構、第二金屬互連結構及第三金屬互連結構由疊置在電晶體上方的複數個金屬互連層實現。
在一些實施例中,電阻器實現在金屬互連層中的兩者之間的一層。
在一些實施例中,電阻器實現在金屬互連層中的頂部金屬互連層及頂部金屬層之間的一層。
在一些實施例中,電阻器實現在頂部金屬層及銲墊層之間的一層。
在一些實施例中,電晶體形成在第一區內,及電阻器形成在與第一區重疊的第二區。
在一些實施例中,第二區比第一區小。
在一些實施例中,電阻器包括氮化鈦薄膜電阻器。
在一些實施例中,半導體裝置包括第一群組的多個電晶體、第二群組的多個電晶體、第一電阻器及第二電阻器。第一群組的多個電晶體串聯連接在第一電源端及第一接地端之間,且第一群組中的電晶體的閘極端連接在一起。第二群組的電晶體串聯連接在第二電源端及第二接地端之間。第二群組的多個電晶體的閘極端連接在一起。第二群組中的電晶體的閘極端連接到第一群組中的電晶體的閘極端。第一電阻器疊置在第一群組中的第一電晶體上方。第一電阻器連接在第一群組的第一電晶體及第一接地端之間。 第二電阻器疊置在第二群組中的第二電晶體上方。第二電阻器連接在第二群組中的第二電晶體及第二接地端之間。
在一些實施例中,第一電晶體的閘極端連接到在第一群組中串聯連接的電晶體中第一電晶體的汲極端。
在一些實施例中,半導體裝置進一步包括第一金屬互連結構、第二金屬互連結構及第三金屬互連結構。第一金屬互連結構連接在第一群組中電晶體的閘極端。第二金屬互連結構連接第一群組中的電晶體之一者的源極端至第一電阻器的第一端。第三金屬互連結構連接第一電阻器的第二端至第一接地端。
在一些實施例中,半導體裝置進一步包括第四金屬互連結構、第五金屬互連結構及第六金屬互連結構。第四金屬互連結構連接在第二群組電晶體的閘極端。第五金屬互連結構連接在第二群組中的電晶體之一者的源極端至第二電阻器的第一端。第六金屬互連結構連接第二電阻器的第二端至第二接地端。
在一些實施例中,第一群組中的電晶體及第二群組中的電晶體形成在第一區內,第一電阻器及第二電阻器形成在與第一區重疊的第二區。
在一些實施例中,第二區比第一區小。
在一些實施例中,第一電阻器及第二電阻器包含氮化鈦薄膜電阻器s。
在一些實施例中,方法包括下述操作。藉由在第一電源端及第一接地端之間串聯連接多個第一電晶體,且連 接第一電晶體的閘極端,形成第一等效電晶體。藉由在第二電源端及第二接地端之間串聯連接多個第二電晶體,且連接第二電晶體的閘極端,形成第二等效電晶體。第一電阻器形成在第一等效電晶體上方。第一電阻器連接在第一等效電晶體及第一接地端之間。第二電阻器形成在第二等效電晶體上方。第二電阻器連接在第二等效電晶體及第二接地端之間。
在一些實施例中,方法進一步包括下述操作。形成第一金屬互連結構以連接第一等效電晶體中的電晶體的閘極端。形成第二金屬互連結構以連接在第一等效電晶體中的電晶體之一者的源極端至第一電阻器的第一端。形成第三金屬互連結構以連接第一電阻器的第二端至第一接地端。
在一些實施例中,方法進一步包括下述操作。形成第四金屬互連結構以連接第二等效電晶體中的電晶體的閘極端。形成第五金屬互連結構以連接第二等效電晶體中的電晶體之一者的源極端至第二電阻器的第一端。形成第六金屬互連結構以連接第二電阻器的第二端至第二接地端。
上文概述若干實施例的特徵,使得熟習此項技術者可更好地理解本揭示的態樣。熟習此項技術者應瞭解,可輕易使用本揭示作為設計或修改其他製程及結構的基礎,以便執行本文所介紹的實施例的相同目的及/或實現相同優點。熟習此項技術者亦應認識到,此類等效構造並未脫離本揭示的精神及範疇,且可在不脫離本揭示的精神及範 疇的情況下產生本文的各種變化、取代及更改。
100:半導體裝置
120:電晶體群組
140:電阻器
160:負載
S:源極
D:汲極
G:閘極
Vcore:核心操作電壓
Vmax:系統輸入/輸出(IO)電壓
Vres:電壓差
MIC1:第一金屬互連結構
MIC2:第二金屬互連結構
MIC3:第三金屬互連結構
Gst1:閘極端
T1、T2、T3、Tn:電晶體
GND:接地端
PW:電源端

Claims (10)

  1. 一種半導體裝置,包含:複數個電晶體,串聯連接在一電源端及一接地端之間,且該些電晶體的複數個閘極端連接在一起;以及一電阻器,疊置在該些電晶體上方,且位於疊置在該些電晶體上方的相鄰兩個金屬層之間,該電阻器連接在該些電晶體及該接地端之間。
  2. 如請求項1所述之半導體裝置,更包含:一第一金屬互連結構,其中該第一金屬互連結構連接該些電晶體的該些閘極端。
  3. 如請求項2所述之半導體裝置,更包含:一第二金屬互連結構,其中該第二金屬互連結構連接該些電晶體之一者的一源極端至該電阻器的一第一端;以及一第三金屬互連結構,其中該第三金屬互連結構連接該電阻器的一第二端至該接地端。
  4. 如請求項3所述之半導體裝置,其中該第一金屬互連結構、該第二金屬互連結構及該第三金屬互連結構由疊置在該些電晶體上方的複數個金屬互連層實現。
  5. 如請求項4所述之半導體裝置,其中該電阻器實現在該些金屬互連層中的兩者之間的一層。
  6. 如請求項4所述之半導體裝置,其中該電阻器實現在該些金屬互連層中的一頂部金屬互連層及一頂部金屬層之間的一層。
  7. 如請求項4所述之半導體裝置,其中該電阻器實現在一頂部金屬層及一銲墊層之間的一層。
  8. 一種半導體裝置,包含:一第一群組的複數電晶體,串聯連接在一第一電源端與一第一接地端之間,且在該第一群組中的該些電晶體的複數個閘極端連接在一起;一第二群組的複數電晶體,串聯連接在一第二電源端及一第二接地端之間,且在該第二群組中的該些電晶體的複數個閘極端連接在一起及連接到在該第一群組中該些電晶體的該些閘極端;一第一電阻器,疊置在該第一群組的該些電晶體上方,該第一電阻器連接在該第一群組的該些電晶體及該第一接地端之間;以及一第二電阻器,疊置在該第二群組的該些電晶體上方,該第二電阻器連接在該第二群組的該些電晶體及該第二接地端之間。
  9. 如請求項8所述之半導體裝置,更包含: 一第一金屬互連結構,其中該第一金屬互連結構連接在該第一群組中的該些電晶體的該些閘極端;一第二金屬互連結構,其中該第二金屬互連結構連接在該第一群組的該些電晶體之一者的一源極端至該第一電阻器的一第一端;一第三金屬互連結構,其中該第三金屬互連結構連接該第一電阻器的一第二端至該第一接地端;一第四金屬互連結構,其中該第四金屬互連結構連接在該第二群組的該些電晶體的該些閘極端;一第五金屬互連結構,其中該第五金屬互連結構連接在該第二群組中的該些電晶體之一者的該源極端至該第二電阻器的一第一端;以及一第六金屬互連結構,其中該第六金屬互連結構連接該第二電阻器的一第二端至該第二接地端。
  10. 一種製造半導體裝置的方法,包含:藉由串聯連接在一第一電源端及一第一接地端之間的複數個第一電晶體,及連接該些第一電晶體的複數個閘極端,形成一第一等效電晶體;藉由串聯連接在一第二電源端及一第二接地端之間的複數個第二電晶體,及連接該些第二電晶體的該些閘極端,形成一第二等效電晶體;形成一第一電阻器在該第一等效電晶體上方,該第一電阻器連接在該第一等效電晶體及該第一接地端之間;以及 形成一第二電阻器在該第二等效電晶體上方,該第二電阻器連接在該第二等效電晶體及該第二接地端之間。
TW109106599A 2019-02-28 2020-02-27 半導體裝置及其製造方法 TWI787588B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962812181P 2019-02-28 2019-02-28
US62/812,181 2019-02-28
US16/796,668 2020-02-20
US16/796,668 US11217526B2 (en) 2019-02-28 2020-02-20 Semiconductor device with source resistor and manufacturing method thereof

Publications (2)

Publication Number Publication Date
TW202101673A TW202101673A (zh) 2021-01-01
TWI787588B true TWI787588B (zh) 2022-12-21

Family

ID=72236251

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109106599A TWI787588B (zh) 2019-02-28 2020-02-27 半導體裝置及其製造方法

Country Status (3)

Country Link
KR (1) KR102403383B1 (zh)
CN (1) CN111627906B (zh)
TW (1) TWI787588B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11217526B2 (en) * 2019-02-28 2022-01-04 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device with source resistor and manufacturing method thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010050410A1 (en) * 1999-12-22 2001-12-13 Aswell Cecil James High sheet MOS resistor method and apparatus
TW200921910A (en) * 2007-11-05 2009-05-16 Himax Tech Ltd Control circuit for a bandgap circuit
US20120261747A1 (en) * 2011-04-18 2012-10-18 Park Joosung Semiconductor devices and methods of fabricating the same
US20150171860A1 (en) * 2013-11-13 2015-06-18 Skyworks Solutions, Inc. Circuits and methods for improved quality factor in a stack of transistors

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5644194A (en) * 1979-09-19 1981-04-23 Toshiba Corp Memory device
DE3227536A1 (de) * 1982-01-20 1983-07-28 Robert Bosch Gmbh, 7000 Stuttgart Darlington-transistorschaltung
JP2806503B2 (ja) * 1988-11-11 1998-09-30 三菱電機株式会社 半導体素子の短絡保護回路
JP2002124639A (ja) * 2000-08-09 2002-04-26 Seiko Instruments Inc 半導体装置及びその製造方法
JP4976624B2 (ja) * 2000-09-01 2012-07-18 セイコーインスツル株式会社 相補型mos半導体装置およびその製造方法
JP2006040947A (ja) * 2004-07-22 2006-02-09 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
EP1857907B1 (en) * 2006-04-28 2009-08-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8742819B2 (en) * 2012-09-25 2014-06-03 Texas Instruments Incorporated Current limiting circuitry and method for pass elements and output stages
US8719759B1 (en) * 2013-02-27 2014-05-06 Taiwan Semiconductor Manufacturing Co., Ltd. Area optimized series gate layout structure for FINFET array
JP6531447B2 (ja) * 2015-03-20 2019-06-19 富士電機株式会社 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010050410A1 (en) * 1999-12-22 2001-12-13 Aswell Cecil James High sheet MOS resistor method and apparatus
TW200921910A (en) * 2007-11-05 2009-05-16 Himax Tech Ltd Control circuit for a bandgap circuit
US20120261747A1 (en) * 2011-04-18 2012-10-18 Park Joosung Semiconductor devices and methods of fabricating the same
US20150171860A1 (en) * 2013-11-13 2015-06-18 Skyworks Solutions, Inc. Circuits and methods for improved quality factor in a stack of transistors

Also Published As

Publication number Publication date
CN111627906B (zh) 2024-02-23
KR102403383B1 (ko) 2022-06-02
TW202101673A (zh) 2021-01-01
KR20200105626A (ko) 2020-09-08
CN111627906A (zh) 2020-09-04

Similar Documents

Publication Publication Date Title
US7598541B2 (en) Semiconductor device comprising transistor pair isolated by trench isolation
US6732334B2 (en) Analog MOS semiconductor device, manufacturing method therefor, manufacturing program therefor, and program device therefor
JP2013149648A (ja) 半導体装置とその製造方法
JP2005167039A (ja) 半導体装置
JP5695734B2 (ja) 半導体装置
TWI787588B (zh) 半導體裝置及其製造方法
US6737912B2 (en) Resistance division circuit and semiconductor device
US20230260902A1 (en) Semiconductor device with source resistor
JP5004251B2 (ja) Sramセル及びsram装置
JP2002343873A (ja) 半導体装置
US7212031B2 (en) Semiconductor device and manufacturing method of the same
JP2006313814A (ja) 半導体装置
JP2007214285A (ja) 半導体装置
JP2008041986A (ja) 半導体集積回路装置
JPS5864047A (ja) マスタ−スライス半導体集積回路装置
JP3618323B2 (ja) アナログmos半導体装置、その製造方法、製造プログラム及びプログラム装置
GB2106320A (en) Semiconductor integrated injection logic circuit device and fabrication method thereof
JP2004327540A (ja) 半導体装置及びその製造方法
JPH04118964A (ja) 薄膜トランジスタ
JP5093224B2 (ja) 半導体集積回路
JP6188134B2 (ja) 半導体装置
JPH1074917A (ja) マスタスライス方式集積回路装置およびその配線方法
JP2007258232A (ja) 半導体集積回路装置
JPH0470783B2 (zh)
JP2005191230A (ja) 半導体装置