TWI784292B - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI784292B
TWI784292B TW109123686A TW109123686A TWI784292B TW I784292 B TWI784292 B TW I784292B TW 109123686 A TW109123686 A TW 109123686A TW 109123686 A TW109123686 A TW 109123686A TW I784292 B TWI784292 B TW I784292B
Authority
TW
Taiwan
Prior art keywords
insulating film
wiring
semiconductor device
plug
layer
Prior art date
Application number
TW109123686A
Other languages
English (en)
Other versions
TW202111902A (zh
Inventor
飯島純
田上政由
北村政幸
若月啓
Original Assignee
日商鎧俠股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商鎧俠股份有限公司 filed Critical 日商鎧俠股份有限公司
Publication of TW202111902A publication Critical patent/TW202111902A/zh
Application granted granted Critical
Publication of TWI784292B publication Critical patent/TWI784292B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76804Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics by forming tapered via holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76871Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
    • H01L21/76876Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers for deposition from the gas phase, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • H01L23/53266Additional layers associated with refractory-metal layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region

Abstract

實施形態是提供可抑制配線與插塞的反應之半導體裝置及其製造方法。 若根據一實施形態,則半導體裝置是具備:第1基板,及被設在前述第1基板上的邏輯電路。 前述裝置是更具備: 被設在前述邏輯電路的上方,延伸於第1方向,在與前述第1方向交叉的第2方向彼此隔開間隔而設,含銅的複數的配線;及 被設在前述邏輯電路的上方且前述複數的配線下的第1絕緣膜。 前述裝置是更具備: 被設在前述第1絕緣膜內,延伸於與前述第1及第2方向交叉的第3方向,含鎢,且與前述複數的配線之中的1條的第1配線電性連接的插塞;及 被設在前述第1絕緣膜與前述插塞之間的第2絕緣膜。

Description

半導體裝置及其製造方法
本發明的實施形態是有關半導體裝置及其製造方法。 [關聯申請案] 本申請案是享受以日本專利申請案2019-167476號(申請日:2019年9月13日)作為基礎申請案的優先權。本申請案是藉由參照此基礎申請案而包含基礎申請案的全部的內容。
在配線上形成導孔插塞(Via Plug)時,有配線的材料與導孔插塞的材料容易反應的情況。此情況,需要抑制配線的材料與導孔插塞的材料的反應。
實施形態是在於提供一種可抑制配線與插塞的反應之半導體裝置及其製造方法。 若根據一實施形態,則半導體裝置是具備:第1基板,及被設在前述第1基板上的邏輯電路。 前述裝置是更具備: 被設在前述邏輯電路的上方,延伸於第1方向,在與前述第1方向交叉的第2方向彼此隔開間隔而設,含銅的複數的配線;及 被設在前述邏輯電路的上方且前述複數的配線下的第1絕緣膜。 前述裝置是更具備: 被設在前述第1絕緣膜內,延伸於與前述第1及第2方向交叉的第3方向,含鎢,且與前述複數的配線之中的1條的第1配線電性連接的插塞;及 被設在前述第1絕緣膜與前述插塞之間的第2絕緣膜。
以下,參照圖面說明本發明的實施形態。在圖1~圖19中,對於相同的構成附上相同的符號,省略重複的說明。 (第1實施形態) 圖1是表示第1實施形態的半導體裝置的構造的剖面圖。 本實施形態的半導體裝置是如圖1(a)或圖1(b)所示般,具備:基板1、第1層間絕緣膜2、複數的配線3、第2層間絕緣膜4、第3層間絕緣膜5、絕緣膜6及導孔插塞7。第2層間絕緣膜4及第3層間絕緣膜5是第1絕緣膜的例子,絕緣膜6是第2絕緣膜的例子,導孔插塞7是插塞的例子。此導孔插塞7是具備:第1層的例子的第1金屬層7a、及第2層的例子的第2金屬層7b。 圖1(a)是表示導孔插塞7在配線3上不引起位移而形成時的半導體裝置,圖1(b)是表示導孔插塞7在配線3上引起位移而形成時的半導體裝置。以下,參照圖1(a)來說明本實施形態的半導體裝置的構造。此說明中,圖1(b)也適當參照。 基板1是例如矽(Si)基板等的半導體基板。圖1(a)是顯示與基板1的表面平行而彼此垂直的X方向及Y方向,及與基板1的表面垂直的Z方向。在本說明書中,以+Z方向作為上方向處理,以-Z方向作為下方向處理。-Z方向是亦可與重力方向一致,或亦可不與重力方向一致。Y方向是第1方向的例子,X方向是與第1方向交叉的第2方向的例子,Z方向是與第1及第2方向交叉的第3方向的例子。 第1層間絕緣膜2是被形成於基板1上。第1層間絕緣膜2是例如矽氧化膜(SiO2 膜)。第1層間絕緣膜2是亦可被直接形成於基板1上,或亦可隔著其他的層來形成於基板1上。 複數的配線3是含在被設於基板1的上方的相同的配線層內,被形成於第1層間絕緣膜2內。圖1(a)是顯示2條的配線3作為一例。該等的配線3是延伸於Y方向,在X方向彼此隔開間隔而配置。本實施形態的複數的配線3是含銅(Cu)的金屬配線,例如Cu配線。 第2層間絕緣膜4及第3層間絕緣膜5是依序被形成於第1層間絕緣膜2上及該等的配線3上。第2層間絕緣膜4是例如矽碳氮化膜(SiCN膜)。第3層間絕緣膜5是例如矽氧化膜。 絕緣膜6與導孔插塞7是在第2及第3層間絕緣膜4、5內,被形成於任一條的配線3上。圖1(a)是表示被形成於左的配線3上的絕緣膜6及導孔插塞7。圖1(a)的左的配線3是第1配線的例子。本實施形態的導孔插塞7是在左的配線3上延伸於Z方向。本實施形態的絕緣膜6是含鋁(Al)及氧(O)的金屬膜,例如鋁氧化膜(Al2 O3 膜)。另一方面,導孔插塞7是例如含第1金屬層7a及第2金屬層7b。本實施形態的第1金屬層7a是含鎢(W)的金屬層,例如W襯層。又,本實施形態的第2金屬層7b是含鎢(W)的金屬層,例如W插塞材層。如此,本實施形態的導孔插塞7是是例如成為W層。此情況,第1金屬層7a(W襯層)與第2金屬層7b(W插塞材層)是亦可形成彼此無法區別的狀態。 本實施形態的絕緣膜6與導孔插塞7是如後述般,藉由在第2及第3層間絕緣膜4、5內形成到達任一條的配線3的通孔,在通孔內依序形成絕緣膜6、第1金屬層7a及第2金屬層7b而形成。其結果,導孔插塞7是在第2及第3層間絕緣膜4、5內隔著絕緣膜6而形成,第2金屬層7b是在第2及第3層間絕緣膜4、5內隔著絕緣膜6及第1金屬層7a而形成。 但,本實施形態的絕緣膜6是被選擇性地形成於第2及第3層間絕緣膜4、5的表面與配線3的表面之中,第2及第3層間絕緣膜4、5的表面。圖1(a)的絕緣膜6是被形成第2及第3層間絕緣膜4、5的側面,但在配線3的上面是未被形成。更正確,圖1(a)的絕緣膜6是只接觸於左的配線3的上面的一部分,在左的配線3的上面的全面是未被形成。 其結果,本實施形態的導孔插塞7是被形成為接觸於此配線3的上面,與配線3電性連接。圖1(a)的導孔插塞7是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜6而形成,在此配線3的上面不隔著絕緣膜6而形成。 具體而言,圖1(a)的第1金屬層7a是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜6而形成,在左的配線3的上面不隔著絕緣膜6而形成。進一步,圖1(a)的第2金屬層7b是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜6及第1金屬層7a而形成,在左的配線3的上面隔著第1金屬層7a而形成。 本實施形態的導孔插塞7是被形成於具有與導孔插塞7的插塞直徑同程度的寬度的配線3上,但亦可被形成於具有比導孔插塞7的插塞直徑更大的寬度的配線3上。例如,導孔插塞7是亦可被形成於構成配線3的金屬焊墊(Cu焊墊)上。另一方面,配線3是亦可設為接點插塞或導孔插塞等的金屬插塞(Cu插塞),導孔插塞7是亦可被形成於此金屬插塞上。 在此,說明有關圖1(b)的絕緣膜6及導孔插塞7。圖1(b)是在第2及第3層間絕緣膜4、5內形成通孔時,通孔會對於左的配線3引起位移。因此,絕緣膜6會在第1層間絕緣膜2的表面也被形成。進一步,第1金屬層7a會在左的配線3的側面也被形成。其結果,第2金屬層7b會在第2及第3層間絕緣膜4、5的側面或第1層間絕緣膜2的表面隔著絕緣膜6及第1金屬層7a而形成,在左的配線3的上面及側面隔著第1金屬層7a而形成。本實施形態的半導體裝置是亦可具有圖1(a)所示的構造,或亦可具有圖1(b)所示的構造。 本實施形態的半導體裝置是怎樣的半導體裝置皆可,例如亦可為三維半導體記憶體。此情況,三維半導體記憶體是亦可貼合包含記憶格陣列的陣列晶片及包含CMOS電路的電路晶片而形成。又,圖1(a)或圖1(b)的配線3與導孔插塞7是亦可被設在陣列晶片內,或亦可被設在電路晶片內。又,本實施形態的半導體裝置是亦可具備基板1。在後述的第3實施形態說明如此的半導體裝置的例子。 圖2~圖7是表示第1實施形態的半導體裝置的製造方法的剖面圖。圖2(a)與圖2(b)是分別為對應於圖1(a)與圖1(b)的剖面圖。這有關圖3(a)~圖7(b)也同樣。以下,參照圖2(a)、圖3(a)、圖4(a)等來說明本實施形態的半導體裝置的製造方法。在此說明之中,圖2(b)、圖3(b)、圖4(b)等也適當參照。 首先,在基板1上形成第1層間絕緣膜2,在第1層間絕緣膜2內形成複數的配線3,在第1層間絕緣膜2上及該等的配線3上依序形成第2層間絕緣膜4及第3層間絕緣膜5(圖2(a))。其次,在第2及第3層間絕緣膜4、5內形成到達任一條的配線3的通孔H1(圖2(a))。其結果,此配線3的上面會露出於通孔H1內。此配線3是例如Cu配線。通孔H1是開口部的例子。在圖2(b)中,通孔H1會對於配線3引起位移,配線3的上面及側面會露出於通孔H1內。 其次,在通孔H1內形成絕緣膜6(圖3(a))。絕緣膜6是例如Al2 O3 膜。本實施形態是藉由LAM來將Al2 O3 膜的絕緣膜6形成於通孔H1的表面。藉此,可將絕緣膜6選擇性地形成於第2及第3層間絕緣膜4、5的表面與配線3的表面之中,第2及第3層間絕緣膜4、5的表面。在圖3(b)中,可將絕緣膜6選擇性地形成於第1、第2及第3層間絕緣膜2、4、5的表面。 其次,在通孔H1內隔著絕緣膜6來形成B2 H6 層7c(圖4(a))。B是表示硼,H是表示氫。B2 H6 層7c是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜6而形成,在配線3的上面不經由絕緣膜6而形成。在圖4(b)中,B2 H6 層7c會在配線3的側面也被形成。 其次,藉由WF6 氣體來還原B2 H6 層7c,藉此將B2 H6 層7c置換成第1金屬層7a(圖5(a))。W是表示鎢,F是表示氟。第1金屬層7a是例如W襯層。第1金屬層7a是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜6而形成,在配線3的上面不隔著絕緣膜6而形成。在圖5(b)中,第1金屬層7a會在配線3的側面也被形成。 其次,藉由CVD(Chemical Vapor Deposition),在基板1的全面形成第2金屬層7b(圖6(a))。其結果,第2金屬層7b會在通孔H1內隔著絕緣膜6及第1金屬層7a而形成。第2金屬層7b是例如W插塞材層。第2金屬層7b是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜6及第1金屬層7a而形成,在配線3的上面隔著第1金屬層7a而形成。在圖6(b)中,第2金屬層7b會在配線3的側面也隔著第1金屬層7a而形成。 其次,藉由CMP(Chemical Mechanical Polishing)來使第2金屬層7b的表面平坦化(圖7(a))。其結果,通孔H1外的第2金屬層7b、第1金屬層7a及絕緣膜6會被除去,在通孔H1內形成導孔插塞7。本實施形態的導孔插塞7是藉由被形成為接觸於配線3,被電性連接至配線3。這在圖7(b)也同樣。 然後,在基板1上形成各種的層間絕緣膜、配線層、插塞層等。如此,製造本實施形態的半導體裝置。 如以上般,本實施形態的導孔插塞7是藉由鎢(W)所形成,且被直接形成於藉由銅(Cu)所形成的配線3上。以下,參照圖1(a)或圖6(a)等來說明有關如此的導孔插塞7的進一步的詳細。 一般,使用鎢來形成導孔插塞時,導孔插塞是被形成為包含TiN膜(鈦氮化膜)的勢壘金屬層及W層的插塞材層。此情況,若在Cu配線上形成此導孔插塞,則Cu配線與TiN膜會容易反應,成為問題。 於是,在本實施形態中,在通孔H1內隔著Al2 O3 膜(絕緣膜6)來形成W層(導孔插塞7)(圖6(a))。藉此,可不使用TiN膜,形成W層,可迴避Cu配線與TiN膜會反應的問題。進一步,可將藉由TiN膜來實現的機能予以藉由Al2 O3 膜來實現。進一步,藉由在第2及第3層間絕緣膜4、5的表面等選擇性地形成絕緣膜6,可將W層形成為接觸於Cu配線,可將W層電性連接至Cu配線。 又,圖1(b)的情況,由於導孔插塞7對於配線3引起位移,因此恐有左的配線3與右的配線3經由導孔插塞7而短路之虞。然而,在本實施形態中,由於在導孔插塞7與右的配線3之間形成絕緣膜6,因此可抑制如此的短路。 如以上般,本實施形態的半導體裝置是在含Cu的配線3上具備含Al及O的絕緣膜6及含W的導孔插塞7。因此,若根據本實施形態,則可抑制配線3與導孔插塞7的反應。 另外,絕緣膜6是亦可設為Al2 O3 膜以外的絕緣膜。在第2實施形態中說明如此的絕緣膜6的一例。 (第2實施形態) 圖8是表示第2實施形態的半導體裝置的構造的剖面圖。 本實施形態的半導體裝置是如圖8(a)或圖8(b)所示般,具備:基板1、第1層間絕緣膜2、複數的配線3、第2層間絕緣膜4、第3層間絕緣膜5、絕緣膜8及導孔插塞9。第2層間絕緣膜4與第3層間絕緣膜5是第1絕緣膜的例子,絕緣膜8是第2絕緣膜的例子,導孔插塞9是插塞的例子。此導孔插塞9是具備:第1層的例子的第1金屬層9a,及第2層的例子的第2金屬層9b。本實施形態的基板1、第1層間絕緣膜2、複數的配線3、第2層間絕緣膜4及第3層間絕緣膜5的詳細是與第1實施形態的該等同樣。 圖8(a)是表示導孔插塞9在配線3上不引起位移地形成時的半導體裝置,圖8(b)是表示導孔插塞9在配線3上引起位移而形成時的半導體裝置。以下,參照圖8(a)來說明本實施形態的半導體裝置的構造。在此說明之中,圖8(b)也適當參照。另外,有關與第1實施形態共通的事項時省略說明。 絕緣膜8與導孔插塞9是在第2及第3層間絕緣膜4、5內,被形成於任一條的配線3上。圖8(a)是表示被形成於左的配線3上的絕緣膜8及導孔插塞9。圖8(a)的左的配線3是第1配線的例子。本實施形態的導孔插塞9是在左的配線3上延伸於Z方向。本實施形態的絕緣膜8是含矽(Si)及氧(O)的矽系絕緣膜,例如矽氧化膜(SiO2 膜)。另一方面,導孔插塞9是例如包含第1金屬層9a及第2金屬層9b。本實施形態的第1金屬層9a是含鎢(W)的金屬層,例如W襯層。又,本實施形態的第2金屬層9b是含鎢(W)的金屬層,例如W插塞材層。如此,本實施形態的導孔插塞9是與第1實施形態的導孔插塞7同樣,例如成為W層。此情況,第1金屬層9a(W襯層)與第2金屬層9b(W插塞材層)是亦可形成彼此無法區別的狀態。 本實施形態的絕緣膜8與導孔插塞9是如後述般,藉由在第2及第3層間絕緣膜4、5內形成到達任一條的配線3的通孔,在通孔內依序形成絕緣膜8、第1金屬層9a及第2金屬層9b而形成。其結果,導孔插塞9是在第2及第3層間絕緣膜4、5內隔著絕緣膜8而形成,第2金屬層9b是在第2及第3層間絕緣膜4、5內隔著絕緣膜8及第1金屬層9a而形成。 但,本實施形態的絕緣膜8是被形成於第2及第3層間絕緣膜4、5的表面及配線3的表面之後,從配線3的表面除去。因此,圖8(a)的絕緣膜8是被形成於第2及第3層間絕緣膜4、5的側面,但在配線3的上面是未被形成。更正確,圖8(a)的絕緣膜6是只接觸於左的配線3的上面的一部分,在左的配線3的上面的全面是未被形成。 其結果,本實施形態的導孔插塞9是被形成為接觸於此配線3的上面,與配線3電性連接。圖8(a)的導孔插塞9是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜8而形成,在此配線3的上面不隔著絕緣膜8而形成。 具體而言,圖8(a)的第1金屬層9a是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜8而形成,在左的配線3的上面不隔著絕緣膜8而形成。進一步,圖8(a)的第2金屬層9b是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜8及第1金屬層9a而形成,在左的配線3的上面隔著第1金屬層9a而形成。 在此,說明有關圖8(b)的絕緣膜8及導孔插塞9。圖8(b)是在第2及第3層間絕緣膜4、5內形成通孔時,通孔會對於左的配線3引起位移。因此,絕緣膜8會在第1層間絕緣膜2的側面也被形成。進一步,第1金屬層9a會在左的配線3的側面也被成。其結果,第2金屬層9b會在第2及第3層間絕緣膜4、5的側面或第1層間絕緣膜2的側面隔著絕緣膜8及第1金屬層9a而形成,在左的配線3的上面及側面經由第1金屬層9a而形成。另外,請留意圖8(b)的絕緣膜8是從第1層間絕緣膜2的上面被除去。本實施形態的半導體裝置是亦可具有圖8(a)所示的構造,或亦可具有圖8(b)所示的構造。 本實施形態的半導體裝置是怎樣的半導體裝置皆可,例如亦可為三維半導體記憶體。此情況,三維半導體記憶體是亦可貼合包含記憶格陣列的陣列晶片及包含CMOS電路的電路晶片而形成。又,圖8(a)或圖8(b)的配線3與導孔插塞7是亦可被設在陣列晶片內,或亦可被設在電路晶片內。又,本實施形態的半導體裝置是亦可具備基板1。在後述的第3實施形態說明如此的半導體裝置的例子。 圖9~圖14是表示第2實施形態的半導體裝置的製造方法的剖面圖。圖9(a)與圖9(b)是分別對應於圖8(a)與圖8(b)的剖面圖。這有關圖10(a)~圖14(b)也同樣。以下,參照圖9(a)、圖10(a)、圖11(a)等來說明本實施形態的半導體裝置的製造方法。在此說明之中,圖9(b)、圖10(b)、圖11(b)等也適當參照。另外,有關與第1實施形態共通的事項是省略說明。 首先,在基板1上形成第1層間絕緣膜2,在第1層間絕緣膜2內形成複數的配線3,在第1層間絕緣膜2上及該等的配線3上依序形成第2層間絕緣膜4及第3層間絕緣膜5(圖9(a))。其次,在第2及第3層間絕緣膜4、5內形成到達任一條的配線3的通孔H2(圖9(a))。其結果,在通孔H2內露出此配線3的上面。此配線3是例如Cu配線。通孔H2是開口部的例子。在圖9(b)中,通孔H2會對於配線3引起位移,在通孔H2內露出配線3的上面及側面。 其次,在通孔H2內形成絕緣膜8(圖10(a))。絕緣膜8是例如SiO2 膜。在本實施形態中,藉由CVD來將SiO2 膜的絕緣膜8形成於通孔H2的表面。其結果,絕緣膜8會被形成於第2及第3層間絕緣膜4、5的表面及配線3的表面。在圖10(b)中,絕緣膜8會被形成於第1、第2及第3層間絕緣膜2、4、5的表面及配線3的表面。 其次,藉由RIE(Reactive Ion Etching),從通孔H2的底部除去絕緣膜8(圖11(a))。其結果,從通孔H2內的配線3的上面除去絕緣膜8,配線3的上面會露出於通孔H2內。在圖11(b)中,從通孔H2內的配線3的上面及側面或第1層間絕緣膜2的上面除去絕緣膜8,在通孔H2內露出配線3的上面及側面或第1層間絕緣膜2的上面。 其次,在基板1的全面共形(conformal)地形成第1金屬層9a(圖12(a))。其結果,第1金屬層9a是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜8而形成,在配線3的露出的上面不隔著絕緣膜8而形成。第1金屬層9a是例如W襯層。在圖12(b)中,第1金屬層9a會在配線3的露出的側面也被形成。 其次,藉由CVD,在基板1的全面形成第2金屬層9b(圖13(a))。其結果,第2金屬層9b會在通孔H2內隔著絕緣膜8及第1金屬層8a來形成。第2金屬層9b是例如W插塞材層。第2金屬層9b是在第2及第3層間絕緣膜4、5的側面隔著絕緣膜8及第1金屬層9a來形成,在配線3的上面隔著第1金屬層9a來形成。在圖13(b)中,第2金屬層9b會在配線3的側面也隔著第1金屬層9a來形成。 其次,藉由CMP,使第2金屬層9b的表面平坦化(圖14(a))。其結果,通孔H2外的第2金屬層9b、第1金屬層9a及絕緣膜8會被除去,在通孔H2內形成有導孔插塞9。本實施形態的導孔插塞9是被形成為接觸於配線3,藉此被電性連接至配線3。這在圖14(b)也同樣。 另外,本實施形態是亦可形成單一的W層來形成導孔插塞9,而取代依序形成第1W層(第1金屬層9a)及第2W層(第2金屬層9b)來形成導孔插塞9。此情況,形成第1及第2W層的2次的工程會被置換成形成單一的W層的1次的工程。 然後,在基板1上形成各種的層間絕緣膜、配線層、插塞層等。如此,製造本實施形態的半導體裝置。 如以上般,本實施形態的導孔插塞9是藉由鎢(W)所形成,且被直接形成於藉由銅(Cu)所形成的配線3上。以下,參照圖8(a)或圖13(a)等,說明有關如此的導孔插塞9的進一步的詳細。 本實施形態是在通孔H2內隔著SiO2 膜(絕緣膜8)來形成W層(導孔插塞9)(圖13(a))。藉此,可不使用TiN膜,形成W層,可取代Al2 O3 膜,使用SiO2 膜來實現與第1實施形態同樣的效果。進一步,從配線3的表面除去絕緣膜9之後,在配線3上形成插塞9,藉此可形成為將W層接觸於Cu配線,可將W層電性連接至Cu配線。 如以上般,本實施形態的半導體裝置是在含Cu的配線3上具備:含Si及O的絕緣膜8,及含W的導孔插塞9。因此,若根據本實施形態,則可抑制配線3與導孔插塞9的反應。另外,絕緣膜8是亦可作為SiO2 膜以外的絕緣膜。 (第3實施形態) 圖15是表示第3實施形態的半導體裝置的構造的剖面圖。圖15的半導體裝置是貼合陣列晶片C1及電路晶片C2的三維記憶體。 陣列晶片C1是具備:含有被三維地配置的複數的記憶格的記憶格陣列11、記憶格陣列11上的絕緣膜12、及記憶格陣列11下的層間絕緣膜13。絕緣膜12是例如矽氧化膜或矽氮化膜。層間絕緣膜13是例如矽氧化膜,或包含矽氧化膜及其他的絕緣膜的層疊膜。 電路晶片C2是被設在陣列晶片C1下。符號S是表示陣列晶片C1與電路晶片C2的貼合面。電路晶片C2是具備:層間絕緣膜14,及層間絕緣膜14下的基板15。層間絕緣膜14是例如矽氧化膜,或包含矽氧化膜及其他的絕緣膜的層疊膜。基板15是例如矽基板等的半導體基板。圖15是顯示與基板15的表面平行而彼此垂直的X方向及Y方向,及與基板15的表面垂直的Z方向。Y方向是第1方向的例子,X方向是與第1方向交叉的第2方向的例子,Z方向是與第1及第2方向交叉的第3方向的例子。 陣列晶片C1是具備複數的字元線WL及源極線SL,作為記憶格陣列11內的複數的電極層。圖15是表示記憶格陣列11的階梯構造部21。各字元線WL是經由接點插塞22來與字元配線層23電性連接。貫通複數的字元線WL的各柱狀部CL是經由導孔插塞24來與位元線BL電性連接,且與源極線SL電性連接。源極線SL是包含:半導體層的第1層SL1,及金屬層的第2層SL2。符號V是表示被設在位元線BL下的導孔插塞。 電路晶片C2是具備複數的電晶體31。各電晶體31是具備:在基板15上隔著閘極絕緣膜而設的閘極電極32,及被設在基板15內的未圖示的源極擴散層及汲極擴散層。又,電路晶片C2是具備:被設在該等的電晶體31的源極擴散層或汲極擴散層上的複數的接點插塞33,及被設在該等的接點插塞33上,含有複數的配線的配線層34,以及被設在配線層34上,含有複數的配線的配線層35。 電路晶片C2是更具備:被設在配線層35上,含有複數的配線的配線層36,及被設在配線層36上的複數的導孔插塞37,以及被設在該等的導孔插塞37上的複數的金屬焊墊38。金屬焊墊38是例如Cu(銅)層或Al(鋁)層。電路晶片C2是作為控制陣列晶片C1的動作的控制電路(邏輯電路)機能。此控制電路是藉由電晶體31等所構成,被電性連接至金屬焊墊38。 陣列晶片C1是具備:被設在金屬焊墊38上的複數的金屬焊墊41,及被設在金屬焊墊41上的複數的導孔插塞42。又,陣列晶片C1是具備:被設在該等的導孔插塞42上,含有複數的配線的配線層43,及被設在配線層43上,含有複數的配線的配線層44。金屬焊墊41是例如Cu層或Al層。上述的導孔插塞V是被含在配線層43中。 陣列晶片C1是更具備:被設在配線層44上的複數的導孔插塞45、被設在該等的導孔插塞45上或絕緣膜12上的金屬焊墊46、及被設在金屬焊墊46上或絕緣膜12上的鈍化膜47。金屬焊墊46是例如Cu層或Al層,作為圖15的半導體裝置的外部連接焊墊(接合焊墊)機能。鈍化膜47是例如矽氧化膜等的絕緣膜,具有使金屬焊墊46的上面露出的開口部P。金屬焊墊46是可經由此開口部P而藉由接合線、焊錫球、金屬凸塊等來連接至安裝基板或其他的裝置。 圖16是表示第3實施形態的柱狀部CL的構造的剖面圖。 如圖16所示般,記憶格陣列11是具備被交替地層疊於層間絕緣膜13(圖15)上的複數的字元線WL及複數的絕緣層51。字元線WL是例如W(鎢)層。絕緣層51是例如矽氧化膜。 柱狀部CL是依序含有區塊絕緣膜52、電荷蓄積層53、隧道絕緣膜54、通道半導體層55及核心絕緣膜56。電荷蓄積層53是例如矽氮化膜,在字元線WL及絕緣層51的側面隔著來形成區塊絕緣膜52。電荷蓄積層53是亦可為多晶矽層等的半導體層。通道半導體層55是例如多晶矽層,在電荷蓄積層53的側面隔著隧道絕緣膜54來形成。區塊絕緣膜52、隧道絕緣膜54、及核心絕緣膜56是例如矽氧化膜或金屬絕緣膜。 圖17是表示第3實施形態的半導體裝置的製造方法的剖面圖。圖17是表示含有複數的陣列晶片C1的陣列晶圓W1,及含有複數的電路晶片C2的電路晶圓W2。陣列晶圓W1是亦被稱為記憶體晶圓,電路晶圓W2是亦被稱為CMOS晶圓。 請留意圖17的記憶體晶圓W1的方向是與圖15的陣列晶片C1的方向相反。本實施形態是藉由貼合陣列晶圓W1及電路晶圓W2來製造半導體裝置。圖17是表示為了貼合而反轉方向之前的記憶體晶圓W1,圖15是表示為了貼合而反轉方向來貼合及切割之後的陣列晶片C1。 在圖17中,符號S1是表示記憶體晶圓W1的上面,符號S2是表示電路晶圓W2的上面。請留意記憶體晶圓W1是具備被設在絕緣膜12下的基板16。基板16是例如矽基板等的半導體基板。基板15是第1基板的例子,基板16是第2基板的例子。 在本實施形態中,首先,如圖17所示般,在記憶體晶圓W1的基板16上形成記憶格陣列11、絕緣膜12、層間絕緣膜13、階梯構造部21、金屬焊墊41等,在電路晶圓W2的基板15上形成層間絕緣膜14、電晶體31、金屬焊墊38等。例如,在基板16上依序形成導孔插塞45、配線層44、配線層43、導孔插塞42、及金屬焊墊41。並且,在基板15上依序形成接點插塞33、配線層34、配線層35、配線層36、導孔插塞37及金屬焊墊38。其次,藉由機械性壓力來貼合陣列晶圓W1及電路晶圓W2。藉此,接合層間絕緣膜13及層間絕緣膜14。其次,將陣列晶圓W1及電路晶圓W2以400℃退火。藉此,接合金屬焊墊41及金屬焊墊38。 然後,藉由CMP(Chemical Mechanical Polishing)來使基板15薄膜化,藉由CMP來除去基板16之後,將陣列晶圓W1及電路晶圓W2予以切斷成複數的晶片。如此,製造圖15的半導體裝置。另外,金屬焊墊46與鈍化膜47是例如在基板15的薄膜化及基板16的除去之後,被形成於絕緣膜12上。 另外,本實施形態是貼合陣列晶圓W1及電路晶圓W2,但亦可取而代之貼合陣列晶圓W1彼此間。參照圖15~圖17前述的內容或參照圖18及圖19後述的內容是在陣列晶圓W1彼此間的貼合也可適用。 又,圖15是表示層間絕緣膜13與層間絕緣膜14的境界面,或金屬焊墊41與金屬焊墊38的境界面,但一般上述的退火後是該等的境界面不再觀察。然而,該等的境界面的位置是可藉由例如檢測出金屬焊墊41的側面或金屬焊墊38的側面的傾斜,或金屬焊墊41的側面與金屬焊墊38的位移來推定。 又,第1實施形態的半導體裝置的構造或第2實施形態的半導體裝置的構造是可適用於第3實施形態的陣列晶片C1。以下,參照圖18或圖19來說明如此的構造的例子。 圖18是表示第3實施形態的半導體裝置的構造的第1例的剖面圖。 此例的半導體裝置是將第1實施構造的半導體裝置的構造適用於第3實施形態的陣列晶片C1而實現者。圖18(a)是表示導孔插塞7對於配線3不引起位移而形成時的半導體裝置,圖18(b)是表示導孔插塞7對於配線3上引起位移而形成時的半導體裝置。由於本實施形態的半導體裝置是經由貼合陣列晶圓W1及電路晶圓W2而製造,因此請留意圖18(a)及圖18(b)的陣列晶片C1的方向是與圖1(a)及圖1(b)的半導體裝置的方向相反。 以下,參照圖18(a)來說明本實施形態的半導體裝置的構造,但此說明是在圖18(b)也可適用。 在製造本實施形態的半導體裝置時,首先實施圖2~圖7的工程,而製作具有圖1(a)所示的構造的陣列晶圓W1。此時,第1層間絕緣膜2、複數的配線3、第2層間絕緣膜4、第3層間絕緣膜5、絕緣膜6及導孔插塞7是取代基板1而形成於基板16上。其次,如參照圖17說明般,貼合此陣列晶圓W1及電路晶圓W2,然後進行切割等。如此,製造圖18(a)的半導體裝置。 另外,此例的配線3與導孔插塞7是例如圖15所示的位元線BL與導孔插塞V。圖1(a)是在配線3上形成導孔插塞7,但請留意圖15或圖18(a)是在配線3(位元線BL)下形成導孔插塞7(導孔插塞V)。 圖19是表示第3實施形態的半導體裝置的構造的第2例的剖面圖。 此例的半導體裝置是將第2實施構造的半導體裝置的構造適用於第3實施形態的陣列晶片C1而實現者。圖19(a)是表示導孔插塞9對於配線3不引起位移而形成時的半導體裝置,圖19(b)是表示導孔插塞9對於配線3上引起位移而形成時的半導體裝置。由於本實施形態的半導體裝置是經由貼合陣列晶圓W1及電路晶圓W2而製造,因此請留意圖19(a)及圖19(b)的陣列晶片C1的方向是與圖8(a)及圖8(b)的半導體裝置的方向相反。 以下,參照圖19(a)來說明本實施形態的半導體裝置的構造,但此說明是在圖19(b)也可適用。 在製造本實施形態的半導體裝置時,首先實施圖9~圖14的工程,製作具有圖8(a)所示的構造之陣列晶圓W1。此時,第1層間絕緣膜2、複數的配線3、第2層間絕緣膜4、第3層間絕緣膜5、絕緣膜8及導孔插塞9是取代基板1而形成於基板16上。其次,如參照圖17說明般,貼合此陣列晶圓W1及電路晶圓W2,然後進行切割等。如此,製作圖19(a)的半導體裝置。 另外,此例的配線3與導孔插塞9是例如圖15所示的位元線BL與導孔插塞V。圖8(a)是在配線3上形成導孔插塞9,但請留意在圖15或圖19(a)是在配線3(位元線BL)下形成導孔插塞9(導孔插塞V)。 以上般,本實施形態的半導體裝置是在含Cu的配線3下,具備:含Al及O的絕緣膜6,及含W的導孔插塞7,或具備:含Si及O的絕緣膜8,及含W的導孔插塞9。因此,若根據本實施形態,則可抑制配線3與導孔插塞7、9的反應。 以上,說明了本發明的實施形態,但該等的實施形態是作為例子提示者,不是意圖限定發明的範圍者。在本說明書說明的新穎的裝置及方法是可在其他各種的形態實施。對於在本說明書說明的裝置及方法的形態,可在不脫離發明的主旨範圍內進行各種的省略、置換、變更。所附的申請專利範圍及其均等的範圍是含在發明的範圍或主旨的如此形態或變形例。
1:基板 2:第1層間絕緣膜 3:配線 4:第2層間絕緣膜 5:第3層間絕緣膜 6:絕緣膜 7:導孔插塞 7a:第1金屬層 7b:第2金屬層 7c:B2 H6 層 8:絕緣膜 9:導孔插塞 9a:第1金屬層 9b:第2金屬層 11:記憶格陣列 12:絕緣膜 13:層間絕緣膜 14:層間絕緣膜 15:基板 16:基板 21:階梯構造部 22:接點插塞 23:字元配線層 24:導孔插塞 31:電晶體 32:閘極電極 33:接點插塞 34:配線層 35:配線層 36:配線層 37:導孔插塞 38:金屬焊墊 41:金屬焊墊 42:導孔插塞 43:配線層 44:配線層 45:導孔插塞 46:金屬焊墊 47:鈍化膜 51:絕緣層 52:區塊絕緣膜 53:電荷蓄積層 54:隧道絕緣膜 55:通道半導體層 56:核心絕緣膜
[圖1(a)、(b)]是表示第1實施形態的半導體裝置的構造的剖面圖。 [圖2(a)]~[圖7(b)]是表示第1實施形態的半導體裝置的製造方法的剖面圖。 [圖8(a)、(b)]是表示第2實施形態的半導體裝置的構造的剖面圖。 [圖9(a)]~[圖14(b)]是表示第2實施形態的半導體裝置的製造方法的剖面圖。 [圖15]是表示第3實施形態的半導體裝置的構造的剖面圖。 [圖16]是表示第3實施形態的柱狀部的構造的剖面圖。 [圖17]是表示第3實施形態的半導體裝置的製造方法的剖面圖。 [圖18(a)、(b)]是表示第3實施形態的半導體裝置的構造的第1例的剖面圖。 [圖19(a)、(b)]是表示第3實施形態的半導體裝置的構造的第2例的剖面圖。
2:第1層間絕緣膜
3:配線
4:第2層間絕緣膜
5:第3層間絕緣膜
6:絕緣膜
7:導孔插塞
7a:第1金屬層
7b:第2金屬層
15:基板
47:鈍化膜
C1:陣列晶片
C2:電路晶片

Claims (18)

  1. 一種半導體裝置,其特徵係具備:第1基板;電晶體,其係被設在前述第1基板上;複數的配線,其係被設在前述電晶體的上方,延伸於第1方向,在與前述第1方向交叉的第2方向彼此隔開間隔而設,含銅;第1絕緣膜,其係被設在前述複數的配線之中的1條的第1配線的上面的上方;插塞,其係被設在前述第1絕緣膜內,延伸於與前述第1及第2方向交叉的第3方向,含鎢,且接觸於前述第1配線而設;及第2絕緣膜,其係被設在前述第1絕緣膜與前述插塞之間,前述第2絕緣膜,係含鋁及氧。
  2. 如請求項1記載的半導體裝置,其中,前述第2絕緣膜,係含矽及氧。
  3. 如請求項1或2記載的半導體裝置,其中,前述第2絕緣膜,係接觸於前述第1配線。
  4. 如請求項1或2記載的半導體裝置,其中,前述第2絕緣膜,係被設在前述第1絕緣膜的側面。
  5. 如請求項1或2記載的半導體裝置,其中,前述插塞,係接觸於前述第1配線。
  6. 如請求項1或2記載的半導體裝置,其 中,前述插塞,係在前述第1絕緣膜的側面隔著前述第2絕緣膜而設,在前述第1配線的表面不隔著前述第2絕緣膜而設。
  7. 一種半導體裝置,其特徵係具備:第1基板;電晶體,其係被設在前述第1基板上;複數的配線,其係被設在前述電晶體的上方,延伸於第1方向,在與前述第1方向交叉的第2方向彼此隔開間隔而設,含銅;第1絕緣膜,其係被設在前述複數的配線之中的1條的第1配線的上面的上方;插塞,其係被設在前述第1絕緣膜內,延伸於與前述第1及第2方向交叉的第3方向,含鎢,且與前述第1配線接觸而設;及第2絕緣膜,其係被設在前述第1絕緣膜與前述插塞之間,前述插塞,係包含:第1層,其係在前述第1絕緣膜內隔著前述第2絕緣膜而設,含鎢;及第2層,其係在前述第1絕緣膜內隔著前述第2絕緣膜與前述第1層而設,含鎢。
  8. 如請求項7記載的半導體裝置,其中,前述第2絕緣膜,係含矽及氧。
  9. 如請求項7或8記載的半導體裝置,其 中,前述第2絕緣膜,係接觸於前述第1配線。
  10. 如請求項7或8記載的半導體裝置,其中,前述第2絕緣膜,係被設在前述第1絕緣膜的側面。
  11. 如請求項7或8記載的半導體裝置,其中,前述插塞,係接觸於前述第1配線。
  12. 如請求項7或8記載的半導體裝置,其中,前述插塞,係在前述第1絕緣膜的側面隔著前述第2絕緣膜而設,在前述第1配線的表面不隔著前述第2絕緣膜而設。
  13. 如請求項7記載的半導體裝置,其中,前述第2層,係在前述第1絕緣膜的側面隔著前述第2絕緣膜與前述第1層而設,在前述第1配線的表面隔著前述第1層而設。
  14. 一種半導體裝置的製造方法,其特徵係包含:在第1基板上形成電晶體;在第2基板的上方,形成延伸於第1方向,在與前述第1方向交叉的第2方向彼此隔開間隔而設,含銅的複數的配線,在前述複數的配線之中的1條的第1配線上形成第1絕緣膜,在前述第1絕緣膜形成到達前述配線的開口部,在前述開口部內形成第2絕緣膜,在前述開口部內,隔著前述第2絕緣膜,形成延伸於 與前述第1及第2方向交叉的第3方向,含鎢,且接觸於前述第1配線而設的插塞,藉由貼合前述第1基板及前述第2基板,在前述電晶體的上方配置前述複數的配線、前述第1絕緣膜、前述第2絕緣膜及前述插塞。
  15. 如請求項14記載的半導體裝置的製造方法,其中,前述第2絕緣膜,係含鋁及氧。
  16. 如請求項14或15記載的半導體裝置的製造方法,其中,前述第2絕緣膜,係前述第1絕緣膜的表面與前述第1配線的表面之中,被選擇性地形成於前述第1絕緣膜的表面。
  17. 如請求項14記載的半導體裝置的製造方法,其中,前述第2絕緣膜,係含矽及氧。
  18. 如請求項14或17記載的半導體裝置的製造方法,其中,更包含:在前述開口部內形成前述第2絕緣膜之後,從前述開口部的底部除去前述第2絕緣膜,使前述第1配線的表面露出於前述開口部內,前述插塞,係被形成於前述第1配線的前述露出的表面。
TW109123686A 2019-09-13 2020-07-14 半導體裝置及其製造方法 TWI784292B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-167476 2019-09-13
JP2019167476A JP2021044502A (ja) 2019-09-13 2019-09-13 半導体装置およびその製造方法

Publications (2)

Publication Number Publication Date
TW202111902A TW202111902A (zh) 2021-03-16
TWI784292B true TWI784292B (zh) 2022-11-21

Family

ID=74861765

Family Applications (2)

Application Number Title Priority Date Filing Date
TW109123686A TWI784292B (zh) 2019-09-13 2020-07-14 半導體裝置及其製造方法
TW111127139A TW202243170A (zh) 2019-09-13 2020-07-14 半導體裝置及其製造方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW111127139A TW202243170A (zh) 2019-09-13 2020-07-14 半導體裝置及其製造方法

Country Status (4)

Country Link
US (1) US11355512B2 (zh)
JP (1) JP2021044502A (zh)
CN (1) CN112510011B (zh)
TW (2) TWI784292B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060131754A1 (en) * 2003-07-18 2006-06-22 Nec Corporation Semiconductor device having trench interconnection and manufacturing method of semiconductor device
TW201841344A (zh) * 2017-01-20 2018-11-16 日商索尼半導體解決方案公司 半導體裝置
TW201924030A (zh) * 2017-09-19 2019-06-16 日商東芝記憶體股份有限公司 半導體記憶體

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4232215B2 (ja) * 1998-04-27 2009-03-04 ソニー株式会社 半導体装置の製造方法
JP3400353B2 (ja) 1998-05-28 2003-04-28 株式会社東芝 半導体装置の製造方法
KR100278657B1 (ko) * 1998-06-24 2001-02-01 윤종용 반도체장치의금속배선구조및그제조방법
JP2003007850A (ja) * 2001-06-18 2003-01-10 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP2009135219A (ja) * 2007-11-29 2009-06-18 Renesas Technology Corp 半導体装置およびその製造方法
JP2009147137A (ja) 2007-12-14 2009-07-02 Toshiba Corp 半導体装置およびその製造方法
JP2010135633A (ja) * 2008-12-05 2010-06-17 Toshiba Corp 半導体装置及び半導体装置の製造方法
US8916424B2 (en) * 2012-02-07 2014-12-23 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9343357B2 (en) 2014-02-28 2016-05-17 Qualcomm Incorporated Selective conductive barrier layer formation
US9633941B2 (en) * 2015-08-21 2017-04-25 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device structure and method for forming the same
JP7304335B2 (ja) * 2017-08-21 2023-07-06 長江存儲科技有限責任公司 Nandメモリデバイスおよびnandメモリデバイスを形成するための方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060131754A1 (en) * 2003-07-18 2006-06-22 Nec Corporation Semiconductor device having trench interconnection and manufacturing method of semiconductor device
TW201841344A (zh) * 2017-01-20 2018-11-16 日商索尼半導體解決方案公司 半導體裝置
TW201924030A (zh) * 2017-09-19 2019-06-16 日商東芝記憶體股份有限公司 半導體記憶體

Also Published As

Publication number Publication date
JP2021044502A (ja) 2021-03-18
CN112510011B (zh) 2024-04-09
TW202243170A (zh) 2022-11-01
US20210082944A1 (en) 2021-03-18
TW202111902A (zh) 2021-03-16
CN112510011A (zh) 2021-03-16
US11355512B2 (en) 2022-06-07

Similar Documents

Publication Publication Date Title
TWI725489B (zh) 半導體裝置及其製造方法
TWI711164B (zh) 半導體裝置及其製造方法
TWI782794B (zh) 半導體裝置
TWI757836B (zh) 半導體裝置及其製造方法
TWI770401B (zh) 半導體裝置及其製造方法
TWI782400B (zh) 半導體裝置及其製造方法
TWI782396B (zh) 半導體裝置及其製造方法
WO2020039574A1 (ja) 半導体装置およびその製造方法
TW202133369A (zh) 半導體裝置及其製造方法
TWI786514B (zh) 半導體裝置
JP2020155485A (ja) 半導体装置およびその製造方法
TWI784292B (zh) 半導體裝置及其製造方法
TWI787842B (zh) 半導體裝置及其製造方法
TW202315066A (zh) 半導體裝置及其製造方法
JP2023001787A (ja) 半導体装置およびその製造方法
CN113380757B (zh) 半导体装置
JP2021136273A (ja) 半導体装置およびその製造方法