TWI777847B - 虛擬靜態隨機存取記憶體 - Google Patents
虛擬靜態隨機存取記憶體 Download PDFInfo
- Publication number
- TWI777847B TWI777847B TW110141436A TW110141436A TWI777847B TW I777847 B TWI777847 B TW I777847B TW 110141436 A TW110141436 A TW 110141436A TW 110141436 A TW110141436 A TW 110141436A TW I777847 B TWI777847 B TW I777847B
- Authority
- TW
- Taiwan
- Prior art keywords
- input
- delay
- signal
- precharge
- control unit
- Prior art date
Links
Images
Landscapes
- Storage Device Security (AREA)
- Static Random-Access Memory (AREA)
Abstract
提供可以提升資料傳送速度的虛擬靜態隨機存取記憶體。虛擬靜態隨機存取記憶體,在第一操作中經過從輸入指令以及列位址開始之初期延遲後,進行對應被輸入之列位址以及行位址的記憶胞之資料的輸入或輸出,包括控制部,在滿足特定條件時,將在前述第一操作後的第二操作中的延遲控制為比前述初期延遲更短。
Description
本發明係有關虛擬靜態隨機存取記憶體(pseudo-Static Random Access Memory,pSRAM)。
pSRAM是包括與靜態隨機存取記憶體(Static Random Access Memory,SRAM)有相容性的介面的半導體記憶裝置(例如專利文獻1: 特開2020-135914號公報)。
第1(a)圖為顯示輸入讀取指令時,習知的pSRAM內的訊號的時程之一例的時間圖。第1(b)圖為顯示輸入寫入指令時,習知的pSRAM內的訊號的時程的時間圖。此處以pSRAM為和時脈訊號同步接收訊號的時脈同步型pSRAM,亦為位址資料多工介面型的pSRAM的情況作為一例展示。位址資料多工介面型的pSRAM具有被配置為輸入每個位址訊號以及資料訊號的位址資料端子。pSRAM被配置為:在晶片選擇訊號CS#從無效(高位準)轉移到有效(低位準)時,開始讀取或寫入操作,晶片選擇訊號CS#從有效(低位準)轉移到無效(高位準)時,結束讀取或寫入操作,進行預充電。
晶片選擇訊號CS#與從無效(高位準)轉移到有效(低位準)後的外部時脈訊號CLK的第1時脈到第3時脈的各時脈同步,經由位址資料端子輸入指令(CMD)、列位址(RA)以及行位址(CA)。具體而言,在外部時脈訊號CLK的第1時脈的上升邊緣輸入指令(CMD),在外部時脈訊號CLK的第2時脈的上升邊緣以及下降邊緣輸入列位址(RA),在外部時脈訊號CLK的第3時脈的上升邊緣以及下降邊緣輸入行位址(CA)。另外,以每個時脈邊緣輸入8位元之訊號的情況作為一例展示。
在第1(a)圖中,字元線(WL)在列位址被輸入後變得活化(高位準),行選擇線(CSL)在行位址(CA)被輸入後被切換。接著,經過從輸入指令(CMD)以及列位址(RA)開始之初期延遲後,讀取對應輸入的列位址(RA)以及行位址(CA)的記憶胞之資料,作為資料輸出。另外,字元線(WL)在晶片選擇訊號CS#從有效(低位準)轉移到無效(高位準)時被預充電。,初期延遲被表示為tCK(tCK顯示時脈週期)×延遲數N(N為1以上的整數,顯示延遲數),以延遲數為8(N=8)的情況作為一例展示。另外,延遲數與外部時脈訊號CLK之頻率相依,外部時脈訊號CLK的頻率越高,延遲數會變得越大。
在第1(b)圖中,字元線(WL) 在列位址被輸入後變得活化(高位準)。接著,在經過從輸入指令(CMD)以及列位址(RA)開始之初期延遲後輸入寫入資料時,切換行選擇線(CSL)。在寫入操作中的初期延遲的長度,與在讀取操作中的初期延遲的長度相等。另外,字元線(WL)在晶片選擇訊號CS#從有效(低位準)轉移到無效(高位準)時被預充電。
由於到經過各操作中的初期延遲為止,無法輸入或輸出讀取或寫入資料,無法縮短各操作的時間,因此有資料傳送速度無法提升之困難。
本發明提供一種虛擬靜態隨機存取記憶體,在第一操作中,經過從輸入指令以及列位址開始之初期延遲後,進行對應被輸入之列位址以及行位址的記憶胞之資料的輸入或輸出,包括:控制部,在滿足特定條件時,將在前述第一操作後的第二操作中的延遲控制為比前述初期延遲更短。
根據本發明的虛擬靜態隨機存取記憶體,可以提升資料傳送速度。
(第一實施型態)
第2圖為顯示有關本發明之第一實施型態的pSRAM構成例的方塊圖。本實施型態之pSRAM,被配置為在第一操作中,經過從輸入指令以及列位址開始之初期延遲後,進行對應被輸入之列位址以及行位址的記憶胞之資料的輸入或輸出。本實施型態之pSRAM包括控制部10以及記憶胞陣列20。控制部10以及記憶胞陣列20可以各自由專用的硬體裝置或邏輯電路構成。記憶胞陣列20包括被配置為行列狀的複數個記憶胞。
控制部10在滿足特定條件時,將在第一操作後的第二操作中的延遲控制為比前述初期延遲更短。在本實施型態中,特定條件包括在第一操作中輸入特定指令,該特定指令用以使在第二操作中的延遲比初期延遲更短。在本實施型態中,特定指令包括用以指示不進行對應被輸入之列位址之字元線的預充電的指令。在本實施型態中,特定指令包括讀取或寫入指令。
本實施型態的pSRAM是和時脈訊號(例如外部時脈訊號CLK)同步輸入或輸出訊號的時脈同步型虛擬靜態隨機存取記憶體。由於指令訊號、位址訊號以及資料訊號與時脈訊號(為外部時脈訊號CLK)同步輸入或輸出,從輸入指令訊號以及位址訊號,到輸入或輸出資料訊號為止的期間的延遲長度,可以根據時脈週期數被設定。
本實施型態的pSRAM是位址資料多工介面型的虛擬靜態隨機存取記憶體,具有被配置為輸入每個位址訊號以及資料訊號的位址資料端子。由於每個位址訊號以及資料訊號不是經由獨立的端子,而是經由共通的端子(位址資料端子)被輸入,因此,可以控制為在操作中不輸入其他操作的指令、位址以及資料,可以根據被輸入第一操作及/或第二操作中之其他操作,抑制進行延遲之控制。
控制部10包括:指令解碼器101、列控制部102、延遲計數器103、行控制部104、預充電訊號生成部105、預充電控制部106以及延遲訊號生成部107。
指令解碼器101,在來自外部輸入的晶片選擇訊號CS#從無效(高位準)變化為有效(低位準)時,與外部時脈訊號CLK同步,解碼經由位址資料端子輸入的指令CMD(如第6(a)圖所示),生成內部指令。生成之內部指令包含例如活化訊號ACT、讀取訊號RD、寫入訊號WR等。雖然圖式中未顯示,指令解碼器101生成作為內部指令的更新訊號等。
列控制部102根據從指令解碼器101輸入的活化訊號ACT,控制記憶胞陣列20內的對應之記憶胞的活性化/非活性化。舉例而言,列控制部102在有效(高位準)的活化訊號ACT從指令解碼器101輸入時,經由位址資料端子輸入的列位址RA(如第6(a)所示),使用以活性化(使之活化)對應的字元線的訊號WL有效(高位準),並輸出到記憶胞陣列20。另外,列控制部102在有效(高位準)的活化訊號ACT從指令解碼器101輸入時,使用以活性化(使之活化)感應放大器的訊號SA有效,並輸出到記憶胞陣列20。
列控制部102在有效(高位準)的預充電訊號PRE從預充電控制部106輸入時,在操作結束後(晶片選擇訊號CS#從有效(低位準)變化為無效(高位準)後),使訊號WL無效(低位準),並輸出到記憶胞陣列20。因此,被活性化的字元線在操作結束後被非活性化,進行該字元線之預充電動作。另一方面,列控制部102在無效(低位準)之預充電訊號PRE從預充電控制部106輸入時,在操作結束後也將訊號WL以有效(高位準)的狀態輸出到記憶胞陣列20字元線之活性化狀態也被維持,不進行該字元線之預充電。
延遲計數器103在讀取訊號RD或寫入訊號WR從指令解碼器101輸入時,計數從外部輸入的外部時脈訊號CLK之脈衝數(雙態觸發數)。接著,延遲計數器103計數之脈衝數達到特定的延遲值時,將經由位址資料端子輸入的訊號CAS輸出到行控制部104,該訊號CAS用以指定被輸入的行位址CA(如第6(a)圖所示)。
延遲計數器103被配置為根據從延遲訊號生成部107輸入的訊號NLTNCY,設定計數之延遲值。舉例而言,訊號NLTNCY有效(高位準)時,延遲計數器103判別延遲為初期延遲,將計數之延遲值設定為對應初期延遲之值。另外,訊號NLTNCY無效(低位準)時,延遲計數器103判別延遲為比初期延遲更短之短延遲,將計數之延遲值設定為對應短延遲之值(比對應初期延遲之值更小的值)。
對應初期延遲之值以及對應短延遲之值之間的關係之一例顯示於第3圖,對應初期延遲之值以及對應短延遲之值在每個時脈周期(tCK)被設定。另外,在各時脈周期中,初期延遲之值(外部時脈訊號CLK之時脈數)被設定為比短延遲之值(外部時脈訊號CLK之時脈數)更大的值。再者,對應初期延遲之值以及對應短延遲之值,時脈周期越短(外部時脈訊號CLK之頻率越高)被設定得越大。另外,可以將顯示像這樣的關係的資訊,記憶於例如記憶pSRAM之運作模式之資訊(例如叢發長度等)的模式暫存器等,並藉由延遲計數器103進行參照。
另外,延遲計數器103在延遲為初期延遲時(訊號NLTNCY有效(高位準)時),從指令CMD以及列位址RA輸入後之外部時脈(在第6(a)圖所示的例子中為第3時脈)開始計數時脈的脈衝數。再者,延遲計數器103在延遲為短延遲時(訊號NLTNCY無效(低位準)時),從指令CMD以及行位址CA輸入後之外部時脈(在第6(a)圖所示的例子中為第4時脈)開始計數時脈的脈衝數。
行控制部104在訊號CAS從延遲計數器103輸入時,使用以活性化(使其活化)由訊號CAS指定之行位址CA對應的行選擇線的訊號有效(高位準),輸出到記憶胞陣列20。
預充電訊號生成部105,根據經由位址資料端子輸入之指令CMD,生成顯示是否進行經由位址資料端子輸入之列位址RA對應的字元線之預充電可否訊號PREEN,輸出到預充電控制部106。具體而言,預充電訊號生成部105在操作中的第一個外部時脈訊號CLK(在第6(a)圖中顯示為1stCLK),以及在第一個外部時脈訊號CLK的上升邊緣輸入的8位元訊號ADQ[7:0]之中的ADQ5位元的值輸入時,生成預充電可否訊號PREEN,輸出到預充電控制部106。
第4圖為顯示指令CMD之位元分配之一例的示意圖。指令CMD由在操作中第一個外部時脈訊號CLK之上升邊緣輸入的8位元訊號ADQ[7:0]之中的ADQ7位元、ADQ6位元以及ADQ5位元之3個位元構成。ADQ7位元為用以指定指令類型(讀取指令或寫入指令) 的位元。ADQ7位元值為1時,指令CMD為讀取指令,ADQ7位元值為0時,指令CMD為寫入指令。ADQ6位元為用以指定指令之處理對象(記憶胞或暫存器) 的位元。ADQ6位元值為1時,對暫存器進行指令處理,ADQ6位元值為0時,對記憶胞進行指令處理。ADQ5位元為用以指示是否進行對應經由位址資料端子輸入之列位址RA的字元線之預充電的位元。ADQ5位元值為1時,由指令CMD指示不進行字元線之預充電,ADQ5位元值為0時,由指令CMD指示進行字元線之預充電。
第5(a)圖說明預充電訊號生成部105之構成。預充電訊號生成部105包括移位暫存器105a以及反向器105b。移位暫存器105a在操作中第一個外部時脈訊號CLK(1stCLK)作為時脈訊號輸入時,鎖存在第一個外部時脈訊號CLK的上升邊緣輸入的8位元訊號ADQ[7:0]之中的ADQ5位元並輸出。反向器105b邏輯反轉從移位暫存器105a輸出的訊號,將邏輯反轉後的訊號作為預充電可否訊號PREEN,輸出到預充電控制部106以及延遲訊號生成部107。另外,在移位暫存器105a的/CLR端子施加例如由控制部10內的其他電路生成的重置訊號enable。
預充電控制部106在預充電可否訊號PREEN顯示進行預充電時(預充電可否訊號PREEN為有效(高位準)時),控制進行對應被輸入之列位址的字元線的預充電。在本實施型態中,預充電控制部106在晶片選擇訊號CS#有效(低位準)時,根據從預充電訊號生成部105輸入之預充電可否訊號PREEN生成預充電訊號PRE,將生成之預充電訊號PRE輸出到列控制部102。舉例而言,預充電可否訊號PREEN為有效(高位準)時(進行預充電時),預充電控制部106使預充電訊號PRE有效(高位準),輸出到列控制部102。另外,預充電可否訊號PREEN為無效(低位準)時(不進行預充電時),預充電控制部106使預充電訊號PRE無效(低位準),輸出到列控制部102。
延遲訊號生成部107在預充電可否訊號PREEN顯示不進行預充電時(預充電可否訊號PREEN為無效(低位準)時),將第二操作中的延遲控制為比初期延遲更短(設為短延遲)。在本實施型態中,延遲訊號生成部107根據從預充電訊號生成部105輸入之預充電可否訊號PREEN生成訊號NLTNCY,將被生成的訊號NLTNCY輸出到延遲計數器103。另外,在本實施型態中,延遲訊號生成部107為本發明之「延遲控制部」的一例。
第5(b)圖說明延遲訊號生成部107之構成。延遲訊號生成部107包括移位暫存器107a以及反向器107b、107C及107d。移位暫存器107a在由反向器107c邏輯反轉的晶片選擇訊號CS#作為時脈訊號輸入時,輸出由反向器107b邏輯反轉的預充電可否訊號PREEN。反向器107d邏輯反轉從移位暫存器107a輸出之訊號,將被邏輯反轉的訊號作為訊號NLTNCY輸出到延遲計數器103。另外,在移位暫存器107a的/CLR端子施加例如由控制部10內的其他電路生成的重置訊號enable。
如上述構成的控制部10被配置為:在前面的操作(第一操作)中被存取的字元線被活性化的狀態(預充電可否訊號PREEN無效(低位準)的狀態)下,在後面的操作(第二操作)中該字元線被存取時,使在後面的操作中輸入的位址中的列位址RA無效,藉由僅使行位址CA有效,使後面的操作中的延遲比初期延遲更短。
第6(a)圖為顯示設定初期延遲的狀態下,輸入讀取指令時pSRAM內的訊號之時程之一例之時間圖,第6(b)圖為顯示設定短延遲的狀態下,輸入讀取指令時pSRAM內的訊號之時程之一例之時間圖。
首先,說明第6(a)圖所示的運作。假設的情況為:在讀取操作(第一操作)開始前,預充電可否訊號PREEN為有效(高位準)(進行預充電),訊號NLTNCY為有效(高位準)(在讀取操作中的延遲為初期延遲)。
藉由使晶片選擇訊號CS#有效(低位準),讀取操作開始後,與外部時脈訊號CLK同步地輸入指令CMD時,預充電訊號生成部105根據指令CMD生成預充電可否訊號PREEN。另外,假設指令CMD為沒有預充電(ADQ5位元之值為1)之讀取指令,預充電訊號生成部105使預充電可否訊號PREEN無效(低位準),輸出到預充電控制部106以及延遲訊號生成部107。
另一方面,延遲訊號生成部107之移位暫存器107a因為在輸入到時脈端子的訊號(晶片選擇訊號CS#的邏輯反轉訊號)已經為有效(高位準)的狀態,不鎖存從預充電訊號生成部105輸出的預充電可否訊號PREEN的邏輯反轉訊號。因此,延遲訊號生成部107將有效(高位準)之訊號NLTNCY輸出到延遲計數器103。
延遲計數器103在有效(高位準)之訊號NLTNCY輸入時,判別在此讀取操作中的延遲為初期延遲,計數外部時脈訊號CLK的脈衝數,直到達到對應初期延遲的值為止。另外,列控制部102在初期延遲的期間,活性化對應輸入的列位址RA的字元線。
接著,外部時脈訊號CLK之脈衝數在達到對應初期延遲的值時,延遲計數器103將訊號CAS輸出到行控制部104,可以讀取對應輸入的列位址RA以及行位址CA的記憶胞的資料。另外,藉由使晶片選擇訊號CS#無效(高位準)結束讀取操作。另外,在此讀取操作中,由於輸入沒有預充電(ADQ5位元之值為1)的讀取指令,不進行對應輸入之列位址RA的字元線之預充電,使字元線維持活性化的狀態。
接著說明第6(b)圖所示之運作。假設在第6(a)圖所示之讀取操作之後,進行第6(b)圖所示之讀取操作(第二操作),讀取操作開始前,預充電可否訊號PREEN為無效(低位準),訊號NLTNCY為有效(高位準)。另外,由於在後面的讀取操作中,列位址RA之輸入變得無效,在被輸入的列位址之中省略列位址RA。
藉由使晶片選擇訊號CS#有效(低位準),讀取操作開始後,與外部時脈訊號CLK同步地輸入指令CMD時,預充電訊號生成部105根據指令CMD生成預充電可否訊號PREEN,假設指令CMD為有預充電(ADQ5位元之值為0)之讀取指令,預充電訊號生成部105使預充電可否訊號PREEN有效,輸出到預充電控制部106以及延遲訊號生成部107。
另一方面,延遲訊號生成部107之移位暫存器107a在晶片選擇訊號CS#有效(低位準)之時序,鎖存預充電可否訊號PREEN之邏輯反轉訊號。另外,在晶片選擇訊號CS#有效(低位準)之時序中,預充電可否訊號PREEN為低位準,預充電可否訊號PREEN的邏輯反轉訊號為高位準,延遲訊號生成部107將無效(低位準)之訊號NLTNCY輸出到延遲計數器103。
延遲計數器103在無效(低位準)之訊號NLTNCY輸入時,判別此讀取操作中的延遲為短延遲,計數外部時脈訊號CLK的脈衝數,直到達到對應短延遲的值為止。
接著,外部時脈訊號CLK之脈衝數在達到對應短延遲的值時,延遲計數器103將訊號CAS輸出到行控制部104,可以讀取對應此讀取操作(第二操作) 中輸入的行位址CA的記憶胞的資料。另外,藉由使晶片選擇訊號CS#無效(高位準)結束讀取操作。另外,在後面的讀取操作(第二操作)中,由於輸入有預充電(ADQ5位元之值為0)的讀取指令,進行對應第一操作中輸入之列位址RA的字元線之預充電。
如此一來,在前面的讀取操作(第一操作)中輸入特定指令(沒有預充電之讀取或寫入指令)時,可以使後面的讀取操作(第二操作)中的延遲比初期延遲更短。因此,由於可以縮短後面的讀取操作之時間,可以提升後面的讀取操作中的資料傳送速度。
(第二實施型態)
本實施型態之pSRAM,雖然在第一操作中輸入特定指令時,使第二操作中的延遲比初期延遲更短這一點,與第一時施型態相同,然而在特定指令包含暫存器寫入指令與第一實施型態不同。
暫存器寫入指令如第7圖所示,由指令及位址,以及寫入模式暫存器的模式暫存器(MR)資料構成。MR資料包含顯示是否進行預充電之一個以上之位元數的資訊。另外,暫存器寫入指令如在第一實施型態中的說明,在操作中第1個外部時脈訊號CLK的上升邊緣輸入的8位元訊號ADQ[7:0]之中的ADQ6位元之值設定為1的指令。
控制部10之預充電訊號生成部105在輸入暫存器寫入指令時,取得寫入模式暫存器之有關預充電之資訊。接著,預充電訊號生成部105在顯示進行預充電的資訊寫入模式暫存器時,使預充電可否訊號PREEN有效(高位準),輸出到預充電控制部106以及延遲訊號生成部107。另外,預充電訊號生成部105在顯示不進行預充電的資訊寫入模式暫存器時,使預充電可否訊號PREEN無效(低位準),輸出到預充電控制部106以及延遲訊號生成部107。
控制部10之延遲訊號生成部107在第一操作中暫存器寫入指令被寫入的情況下,在第一操作後面的第二操作(讀取或寫入操作)結束時(晶片選擇訊號CS#的上升邊緣)鎖存預充電可否訊號PREEN,將被鎖存的訊號作為訊號NLTNCY輸出到延遲計數器103。
第8圖顯示有關本實施型態的pSRAM內的訊號之時程之一例之時間圖。另外,與第一實施同樣地,假設在各操作中存取相同的列位址。
在時刻t1前的時序中,以預充電可否訊號PREEN為有效(高位準)(進行預充電)、訊號NLTNCY為有效(高位準)(在讀取操作中,延遲為初期延遲)作為一例進行說明。
在時刻t1輸入沒有預充電的暫存器寫入指令時,預充電訊號生成部105參照寫入至模式暫存器之有關預充電的資訊後,使預充電可否訊號PREEN無效(低位準),輸出到預充電控制部106以及延遲訊號生成部107。另外,由於不是鎖存預充電可否訊號PREEN之時序,延遲訊號生成部107將有效(高位準)之訊號NLTNCY輸出到延遲計數器103。
在時刻t2讀取或寫入操作開始時,延遲計數器103,根據有效(高位準)之訊號NLTNCY,將操作中的延遲設定為初期延遲。接著,藉由使晶片選擇訊號CS#無效(高位準),讀取或寫入操作結束時,延遲訊號生成部107鎖存無效(低位準)之預充電可否訊號PREEN,將無效(低位準)之訊號NLTNCY輸出到延遲計數器103。
在時刻t3讀取或寫入操作開始時,延遲計數器103根據無效(低位準)之訊號NLTNCY,將在操作中的延遲設定為短延遲。因此,此讀取或寫入操作的時間變得比前面的讀取或寫入操作更短。
在時刻t4輸入有預充電的暫存器寫入指令時,預充電訊號生成部105參照寫入模式暫存器的有關預充電之資訊後,使預充電可否訊號PREEN有效(高位準),輸出到預充電控制部106以及延遲訊號生成部107。另外,由於不是鎖存預充電可否訊號PREEN之時序,延遲訊號生成部107將無效(低位準)之訊號NLTNCY輸出到延遲計數器103。
在時刻t5讀取或寫入操作開始時,延遲計數器103根據無效(低位準)之訊號NLTNCY,將在操作中的延遲設定為短延遲。接著,藉由使晶片選擇訊號CS#無效(高位準)結束讀取或寫入操作時,延遲訊號生成部107鎖存有效(高位準)之預充電可否訊號PREEN,將有效(高位準)之訊號NLTNCY輸出到延遲計數器103。
在時刻t6讀取或寫入操作開始時,延遲計數器103根據有效(高位準)之訊號NLTNCY,將操作中的延遲設定為初期延遲。
如此一來,依據在特定的操作(第一操作)中輸入的暫存器寫入指令,可以將後面的操作(第二操作)中的延遲設定為初期延遲或短延遲。
(第三實施型態)
在本實施型態中,雖然在控制部10滿足特定條件時,將在第二操作中的延遲設定為比初期延遲更短這一點與上述各實施型態相同,然而特定條件包含在第一操作與第二操作中輸入相同列位址RA,與上述各實施型態不同。
控制部10被配置為在滿足特定條件時,在第二操作以後的每一個連續的操作中輸入相同列位址RA的期間,控制每一個連續的操作中的延遲比初期延遲更短。
第9圖為顯示有關本實施型態的pSRAM構成例的方塊圖。控制部10包括:指令解碼器101;列控制部102;延遲計數器103;行控制部104;列位址[n]鎖存部108,鎖存在第n個(n為1以上的整數)操作中輸入的列位址RA;列位址[n-1]鎖存部109,鎖存在第n-1個操作中輸入的列位址RA;比較器110以及反向器111。指令解碼器101、列控制部102、延遲計數器103以及行控制部104之構成,與第一實施型態相同。
列位址[n]鎖存部108在每次操作時鎖存在操作中輸入的列位址RA。接著,列位址[n]鎖存部108將顯示鎖存之列位址RA之值的訊號RA[n]輸出到列位址[n-1]鎖存部109、比較器110以及記憶胞陣列20。
列位址[n-1]鎖存部109在每次從列位址[n]鎖存部108輸入訊號RA[n]時,鎖存輸入之訊號RA[n],以及該訊號RA[n]的前一個操作中作為RA[n]被輸入的訊號RA[n-1]。接著,列位址[n-1]鎖存部109將訊號RA[n-1]輸出到比較器110。
比較器110比較從列位址[n]鎖存部108輸入的訊號RA[n]之值以及從列位址[n-1]鎖存部109輸入的訊號RA[n-1]之值。接著,比較器110在兩者的值相等時,使顯示比較結果的訊號RACMP有效(高位準)並輸出到反向器111,使預充電訊號PRE無效(低位準)並輸出到列控制部102。另一方面,比較器110在兩者的值相異時,使顯示比較結果的訊號RACMP無效(低位準)並輸出到反向器111,使預充電訊號PRE有效(高位準)並輸出到列控制部102。
反向器111將從比較器110輸出的訊號RACMP邏輯反轉,將邏輯反轉後的訊號作為NLTNCY輸出到延遲計數器103。意即,反向器111在顯示比較結果的訊號RACMP顯示第n操作中被輸入之列位址(訊號RA[n]之值)以及第n-1操作中被輸入之列位址(訊號RA[n-1]之值)為相同列位址時(訊號RACMP為有效(高位準)時),藉由將無效(低位準)之訊號NLTNCY輸出到延遲計數器103,將第n操作中的延遲控制為比初期延遲更短(設為短延遲)。另外,在本實施型態中,反向器111為本發明之「延遲控制部」的一例。
第10圖為顯示有關本實施型態的pSRAM內的訊號之時程之一例的時間圖。假設在時刻t11之前的操作中,對具有0之值的列位址RA進行存取,在對該列位址RA的字元線被活性化的狀態下,預充電訊號PRE為無效(低位準),訊號NLTNCY為有效(高位準)。
在時刻t11中下一個操作開始,具有1之值的列位址RA被輸入時,列位址[n]鎖存部108將具有1之值的訊號RA[n]輸出到列位址[n-1]鎖存部109、比較器110以及記憶胞陣列20。另一方面,列位址[n-1]鎖存部109在具有1之值的訊號RA[n]被輸入時,將具有0之值的訊號[n-1]輸出到比較器110。
比較器110比較訊號RA[n]之值與訊號RA[n-1]之值,因為兩者之值有差異,使訊號RACMP無效(低位準)並輸出到反向器111,使預充電訊號PRE有效(高位準)並輸出到列控制部102。此時,列控制部102使對應前面的操作中被輸入的列位址RA的字元線(對應具有0之值的列位址RA的字元線)預充電,活性化對應具有1之值的列位址RA的字元線。
另外,延遲計數器103根據有效(高位準)之訊號NLTNCY,將操作中的延遲設定為初期延遲。另外,在操作結束後,維持對應具有1之值的列位址RA的字元線的活性化狀態。
在時刻t12中下一個操作開始,具有1之值的列位址RA被輸入時,列位址[n]鎖存部108將具有1之值的訊號RA[n]輸出到列位址[n-1]鎖存部109、比較器110以及記憶胞陣列20。另一方面,列位址[n-1]鎖存部109在具有1之值的訊號RA[n]被輸入時,將具有1之值的訊號[n-1]輸出到比較器110。
比較器110比較訊號RA[n]之值與訊號RA[n-1]之值,因為兩者之值相等,使訊號RACMP有效(高位準)並輸出到反向器111,使預充電訊號PRE無效(低位準)並輸出到列控制部102。
另外,延遲計數器103根據無效(低位準)之訊號NLTNCY,將操作中的延遲設定為短延遲,操作之時間變得比前面的操作更短。
在時刻t13中下一個操作開始,具有1之值的列位址RA被輸入時,由於被輸入的列位址RA的值,與前一個操作中被輸入的RA的值相等,進行與前一個操作相同的運作,也將操作中的延遲設定為短延遲。
在時刻t14中下一個操作開始,具有2之值的列位址RA被輸入時,具有2之值的列位址RA被輸入時,列位址[n]鎖存部108將具有2之值的訊號RA[n]輸出到列位址[n-1]鎖存部109、比較器110以及記憶胞陣列20。另一方面,列位址[n-1]鎖存部109在具有2之值的訊號RA[n]被輸入時,將具有1之值的訊號[n-1]輸出到比較器110。
比較器110比較訊號RA[n]之值與訊號RA[n-1]之值,因為兩者之值有差異,使訊號RACMP無效(低位準)並輸出到反向器111,使預充電訊號PRE有效(高位準)並輸出到列控制部102。此時,列控制部102使對應前面的操作中被輸入的列位址RA的字元線(對應具有1之值的列位址RA的字元線)預充電,活性化對應具有2之值的列位址RA的字元線。
另外,延遲計數器103根據有效(高位準)之訊號NLTNCY,將操作中的延遲設定為初期延遲。另外,在操作結束後,維持對應具有2之值的列位址RA的字元線的活性化狀態。
如上所述,在後面的操作(第二操作)中,存取與前面的操作(第一操作)相同的列位址RA時,可以將後面的操作中的延遲設定得比初期延遲更短。另外,在後面的操作(第二操作)以後的每一個連續的操作中,輸入與前面的操作(第一操作)相同的列位址RA的期間,可以將後面的操作以後之每一個連續的操作的延遲,設定得比初期延遲更短。
因為被配置為在操作結束後維持字元線的活性化狀態,設置用以預充電該字元線的指令CMD。在第11(a)圖中顯示指令之資料構成例,指令CMD由在操作中第1個外部時脈訊號CLK的上升邊緣被輸入的8位元訊號ADQ[7:0]之中的ADQ7位元、ADQ6位元以及ADQ4位元的3個位元構成。ADQ7位元以及ADQ6位元的內容,與第一實施型態相同。
ADQ4位元為用以指示是否進行對應前一個操作中輸入之列位址RA的字元線之預充電的位元。例如,ADQ4位元之值為1時,進行預充電。另外,在輸入用以預充電字元線的指令CMD時,如第11(b)圖所示,僅輸入指令以及位址,不輸入資料。
(第四實施型態)
本實施型態之pSRAM,雖然控制部10在滿足特定條件時,將在第二操作中的延遲設定為比初期延遲更短這一點與上述各實施型態相同,然而特定條件包含在第一操作中被輸入的寫入的資料中偵測到錯誤,與上述各實施型態不同。
第12圖為顯示有關本實施型態的pSRAM構成例的方塊圖。控制部10包括:指令解碼器101、列控制部102、延遲計數器103、行控制部104、預充電控制部106、寫入資料鎖存部112、錯誤偵測部113以及反向器114。指令解碼器101、列控制部102、延遲計數器103以及行控制部104之構成,與第一實施型態相同。
在晶片選擇訊號CS#有效(低位準)的情況下,預充電控制部106在顯示從寫入資料WRDATA中偵測到錯誤的訊號ERR以有效(高位準) 的狀態從錯誤偵測部113輸入時,使預充電訊號PRE無效(低位準)並輸出到列控制部102。另一方面,預充電控制部106在訊號ERR以無效(低位準) 的狀態(沒有從寫入資料WRDATA中偵測到錯誤的情況)從錯誤偵測部113輸入時,使預充電訊號PRE有效(高位準)並輸出到列控制部102。
寫入資料鎖存部112在每一次寫入操作時,鎖存經由位址資料端子輸入的寫入資料,將鎖存之寫入資料WRDATA輸出到錯誤偵測部113以及記憶胞陣列20。在本實施型態中,從外部輸入之寫入資料,是以附帶錯誤偵測用之檢查資料(例如同位碼或循環冗餘校驗(Cyclic Redundancy Checking,CRC)碼等)的狀態被輸入。
錯誤偵測部113在從寫入資料鎖存部112輸入寫入資料WRDATA以及檢查資料時,對寫入資料WRDATA進行利用檢查資料的錯誤偵測處理。錯誤偵測部113偵測出寫入資料WRDATA包含錯誤時,使訊號EER有效(高位準)並輸出到反向器114以及預充電控制部106,同時經由錯誤端子輸出到外部。另一方面,錯誤偵測部113偵測出寫入資料WRDATA沒有包含錯誤時,使訊號EER無效(低位準)並輸出到反向器114以及預充電控制部106,同時經由錯誤端子輸出到外部。
反向器114邏輯反轉從錯誤偵測部113輸出的訊號EER,將被邏輯反轉的訊號作為訊號NLTNCY輸出到延遲計數器103。意即,反向器114在錯誤偵測部113偵測到寫入資料包含錯誤時(訊號ERR為有效(高位準)時),藉由將無效(低位準)之訊號NLTNCY輸出到延遲計數器103,將第二操作中的延遲控制為比初期延遲更短(設為短延遲)。另外,在本實施型態中,反向器114為本發明之「延遲控制部」的一例。
。第13(a)圖為顯示沒有在寫入指令中偵測到錯誤時,pSRAM內的訊號之時程之一例的時間圖,第13(b)圖為顯示在寫入指令中偵測到錯誤時,pSRAM內的訊號之時程之一例的時間圖。另外,假設在各操作中存取相同的列位址。
參照第13(a)圖,錯誤偵測部113在寫入資料WRDATA以及檢查資料被輸入時,利用檢查資料偵測寫入資料WRDATA中是否包含錯誤。接著,錯誤偵測部113在偵測出寫入資料WRDATA沒有包含錯誤時,使訊號ERR無效(低位準)並輸出到反向器114以及預充電控制部106,同時經由錯誤端子輸出到外部。此時,反向器114使訊號NLTNCY有效(高位準)並輸出到延遲計數器103。因此,下一個操作中的延遲被設定為初期延遲。另外,預充電控制部106使預充電訊號PRE有效(高位準)並輸出到列控制部102,在寫入操作結束後預充電字元線。
參照第13(b)圖,錯誤偵測部113在偵測出寫入資料WRDATA包含錯誤時,使預充電訊號ERR有效(高位準)並輸出到反向器114以及預充電控制部106,同時經由錯誤端子輸出到外部。此時,反向器114使訊號NLTNCY無效(低位準)並輸出到延遲計數器103。因此,下一個操作中的延遲被設定為短延遲。另外,預充電控制部106使訊號PRE無效(低位準)低輸出到列控制部102,在寫入操作結束後也維持字元線的活性化狀態。
如上所述,在寫入操作中被輸入的寫入資料WRDATA偵測到錯誤時,可以將後面的操作中的延遲設定得比初期延遲更短。
另外,與第三型態同樣地,被配置為在寫入資料WRDATA偵測到錯誤的操作結束後,維持字元線之活性化狀態,設置用以預充電該字元線的指令CMD。該指令CMD被配置為與如第11圖所示之構成相同。
以上說明之各實施型態,係是為了使本發明容易理解而記載,上述記載並非用以限制本發明。因此,上述各實施型態所揭露之各元件,目的為包含屬於本發明之技術範圍內之所有設計變更或均等物。
上述各實施例型態中,雖然以特定指令包含讀取或寫入指令,以及用以指示是否進行字元線之預充電的指令作為一例進行說明,然而本發明不限於此。舉例而言,特定指令也可以僅為讀取指令或寫入指令之中的任一者。此時,在第一操作以及第二操作中輸入相同列位址RA的情況下,在第一操作中輸入讀取指令或寫入指令時,可以將在第二操作中的延遲控制為比初期延遲更短。另外,特定指令也可以僅為用以指示是否進行字元線之預充電之指令。再者,特定指令也可以是被配置為將後面的操作(第二操作) 中的延遲設定為短延遲得任意指令。
10:控制部
20:記憶胞陣列
101:指令解碼器
102:列控制部
103:延遲計數器
104:行控制部
105:預充電訊號生成部
105a:移位暫存器
105b:反向器
106:預充電控制部
107:延遲訊號生成部
107a:移位暫存器
107b、107c、107d:反向器
108:列位址[n]鎖存部
109:列位址[n-1]鎖存部
110:比較器
111:反向器
112:寫入資料鎖存部
113:錯誤偵測部
114:反向器
ACT:活化訊號
ADQ:8位元訊號
CA:行位址
CLK:外部時脈訊號
/CLR:端子
CMD:指令
CS#:晶片選擇訊號
CSL:行選擇線
PRE:預充電訊號
PREEN:預充電可否訊號
CAS、NLTNCY、RACMP、SA:訊號
RA:列位址
RD/WR:讀取/寫入訊號
WL:字元線
WRDATA:寫入資料
第1圖(a)為顯示輸入讀取指令時,習知的pSRAM內之訊號的時程之一例的時間圖,(b)為顯示輸入寫入指令時,習知的pSRAM內之訊號的時程之一例的時間圖。
第2圖為顯示有關本發明之第一實施型態的pSRAM構成例的方塊圖。
第3圖為顯示每個不同時脈週期的初期延遲與短延遲(short latency)之間的關係之一例的示意圖。
第4圖為顯示指令之位元分配之一例的示意圖。
第5圖(a)為顯示預充電訊號生成部之構成例的示意圖,(b)為顯示延遲訊號生成部之構成例的示意圖。
第6圖(a)為顯示設定初期延遲的狀態下,輸入讀取指令時pSRAM內的訊號之時程之一例之時間圖,(b)為顯示設定短延遲的狀態下,輸入讀取指令時pSRAM內的訊號之時程之一例之時間圖。
第7圖顯示在有關本發明之第二實施型態的pSRAM中輸入暫存器寫入指令時,訊號之時程之一例之時間圖。
第8圖顯示有關本發明之第二實施型態的pSRAM內的訊號之時程之一例之時間圖。
第9圖為顯示有關本發明之第三實施型態的pSRAM構成例的方塊圖。
第10圖為顯示有關本發明之第三實施型態的pSRAM內的訊號之時程之一例的時間圖。
第11圖(a)為顯示指令之位元分配之一例的示意圖,(b)為顯示輸入指令時的訊號之時程之一例的時間圖。
第12圖為顯示有關本發明之第四實施型態的pSRAM構成例的方塊圖。
第13圖(a)為顯示沒有在寫入指令中偵測到錯誤時,pSRAM內的訊號之時程之一例的時間圖,(b)為顯示在寫入指令中偵測到錯誤時,pSRAM內的訊號之時程之一例的時間圖。
10:控制部
20:記憶胞陣列
101:指令解碼器
102:列控制部
103:延遲計數器
104:行控制部
105:預充電訊號生成部
106:預充電控制部
107:延遲訊號生成部
ACT:活化訊號
ADQ:8位元訊號
CAS、NLTNCY、SA:訊號
CLK:外部時脈訊號
/CLR:端子
CSL:行選擇線
CS#:晶片選擇訊號
PRE:預充電訊號
PREEN:預充電可否訊號
RD/WR:讀取/寫入訊號
WL:字元線
Claims (12)
- 一種虛擬靜態隨機存取記憶體,在第一操作中,經過從輸入指令以及列位址開始之初期延遲後,進行對應被輸入之列位址以及行位址的記憶胞之資料的輸入或輸出,包括:控制部,在滿足特定條件時,藉由不進行對應被輸入之列位址之字元線的預充電,將在前述第一操作後的第二操作中的延遲控制為比前述初期延遲更短。
- 如請求項1之虛擬靜態隨機存取記憶體,其中,前述特定條件包括:在前述第一操作中,輸入特定指令,該特定指令用以使在前述第二操作中的延遲比前述初期延遲更短。
- 如請求項2之虛擬靜態隨機存取記憶體,其中,前述特定指令包括:用以指示不進行對應被輸入之列位址之字元線的預充電的讀取或寫入指令。
- 如請求項3之虛擬靜態隨機存取記憶體,其中,前述控制部更包括:預充電訊號生成部,基於輸入之指令生成預充電可否訊號,前述預充電可否訊號顯示是否進行對應前述被輸入之列位址的字元線的預充電;預充電控制部,在前述預充電可否訊號顯示進行預充電時,控制進行對應前述被輸入之列位址的字元線的預充電;以及延遲控制部,在前述預充電可否訊號顯示不進行預充電時,將在前述第二操作中的延遲控制為比前述初期延遲更短;其中,前述預充電訊號生成部在用以指示不進行前述預充電的暫存器寫入指令被輸入時,將顯示不進行對應前述被輸入之列位址之字元線的預充電的前述預充電可否訊號輸出到前述預充電控制部以及前述延遲控制部。
- 如請求項2之虛擬靜態隨機存取記憶體,其中,前述特定指令 包括:暫存器寫入指令。
- 如請求項5之虛擬靜態隨機存取記憶體,其中,前述控制部更包括:預充電訊號生成部,基於輸入之指令生成預充電可否訊號,前述預充電可否訊號顯示是否進行對應前述被輸入之列位址的字元線的預充電;預充電控制部,在前述預充電可否訊號顯示進行預充電時,控制進行對應前述被輸入之列位址的字元線的預充電;以及延遲控制部,在前述預充電可否訊號顯示不進行預充電時,將在前述第二操作中的延遲控制為比前述初期延遲更短;其中,前述預充電訊號生成部在用以指示不進行前述預充電的讀取或寫入指令被輸入時,將顯示不進行對應前述被輸入之列位址之字元線的預充電的前述預充電可否訊號輸出到前述預充電控制部以及前述延遲控制部。
- 如請求項1之虛擬靜態隨機存取記憶體,其中,前述特定條件包括:在前述第一操作與前述第二操作中輸入相同列位址。
- 如請求項7之虛擬靜態隨機存取記憶體,其中,前述控制部在滿足前述特定條件時,在前述第二操作接下來的每個連續的操作中輸入前述相同列位址的期間,將在前述每一個連續的操作中的延遲控制為比前述初期延遲更短。
- 如請求項7或8之虛擬靜態隨機存取記憶體,其中,前述控制部更包括:比較器,比較在第n(n為1以上的整數)操作中輸入的列位址以及在第n-1操作中輸入的列位址,並輸出比較結果;以及延遲控制部,在前述比較結果顯示前述第n操作中輸入的列位址與前述第n-1操作中輸入的列位址為相同列位址時,將前述第n操作中的延遲控制為比前述初 期延遲更短。
- 如請求項1之虛擬靜態隨機存取記憶體,其中,前述特定條件包括:在前述第一操作中被輸入的寫入的資料中偵測到錯誤。
- 如請求項10之虛擬靜態隨機存取記憶體,其中,前述控制部更包括:錯誤偵測部,偵測前述第一操作中輸入之寫入資料是否包含錯誤;以及延遲控制部,在前述錯誤偵測部偵測到前述寫入資料包含錯誤時,將前述第二操作中的延遲控制為比前述初期延遲更短。
- 如請求項1之虛擬靜態隨機存取記憶體,其中,前述虛擬靜態隨機存取記憶體為下列兩者之任一者:(i)和時脈訊號同步而輸入或輸出訊號的時脈同步型虛擬靜態隨機存取記憶體;或(ii)位址資料多工介面型虛擬靜態隨機存取記憶體。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110141436A TWI777847B (zh) | 2021-11-08 | 2021-11-08 | 虛擬靜態隨機存取記憶體 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110141436A TWI777847B (zh) | 2021-11-08 | 2021-11-08 | 虛擬靜態隨機存取記憶體 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI777847B true TWI777847B (zh) | 2022-09-11 |
TW202320071A TW202320071A (zh) | 2023-05-16 |
Family
ID=84958186
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110141436A TWI777847B (zh) | 2021-11-08 | 2021-11-08 | 虛擬靜態隨機存取記憶體 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI777847B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7301842B2 (en) * | 2005-06-30 | 2007-11-27 | Hynix Semiconductor Inc. | Synchronous pseudo static random access memory |
US20090175115A1 (en) * | 2008-01-09 | 2009-07-09 | Christoph Bilger | Memory device, method for accessing a memory device and method for its manufacturing |
CN102237128A (zh) * | 2010-04-22 | 2011-11-09 | 复旦大学 | 一种刷新操作方法以及基于该刷新操作方法的psram |
TWI498890B (zh) * | 2012-08-10 | 2015-09-01 | Etron Technology Inc | 偽靜態隨機存取記憶體之運作方法及相關記憶裝置 |
-
2021
- 2021-11-08 TW TW110141436A patent/TWI777847B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7301842B2 (en) * | 2005-06-30 | 2007-11-27 | Hynix Semiconductor Inc. | Synchronous pseudo static random access memory |
US20090175115A1 (en) * | 2008-01-09 | 2009-07-09 | Christoph Bilger | Memory device, method for accessing a memory device and method for its manufacturing |
CN102237128A (zh) * | 2010-04-22 | 2011-11-09 | 复旦大学 | 一种刷新操作方法以及基于该刷新操作方法的psram |
TWI498890B (zh) * | 2012-08-10 | 2015-09-01 | Etron Technology Inc | 偽靜態隨機存取記憶體之運作方法及相關記憶裝置 |
Also Published As
Publication number | Publication date |
---|---|
TW202320071A (zh) | 2023-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3843145B2 (ja) | 同期型半導体記憶装置 | |
US7145832B2 (en) | Fully-hidden refresh dynamic random access memory | |
US9190127B2 (en) | Burst length control circuit | |
KR20050096177A (ko) | 혼합 비동기식 동기식 메모리 동작용 검출 회로 | |
JP3789173B2 (ja) | 半導体記憶装置及び半導体記憶装置のアクセス方法 | |
JP2019133727A (ja) | 擬似sram及びその制御方法 | |
US6813211B2 (en) | Fully hidden refresh dynamic random access memory | |
JP4282408B2 (ja) | 半導体記憶装置 | |
US9368175B2 (en) | Semiconductor memory device receiving multiple commands simultaneously and memory system including the same | |
JP2005527926A (ja) | 擬似スタティックメモリデバイス用の非同期インターフェース回路および方法 | |
US6636455B2 (en) | Semiconductor memory device that operates in synchronization with a clock signal | |
WO2002095760A1 (fr) | Memoire a semi-conducteurs | |
TWI777847B (zh) | 虛擬靜態隨機存取記憶體 | |
JP7507289B2 (ja) | 疑似スタティックランダムアクセスメモリ | |
KR100642395B1 (ko) | 반도체 장치 | |
KR102686989B1 (ko) | 의사 정적 랜덤 액세스 메모리 | |
CN116230047A (zh) | 虚拟静态随机存取存储器 | |
KR100826641B1 (ko) | 반도체 메모리 장치 | |
US7505358B2 (en) | Synchronous semiconductor memory device | |
JP4628319B2 (ja) | 同期型半導体記憶装置 | |
JPH0750094A (ja) | 半導体メモリ回路 | |
US11328756B1 (en) | Semiconductor device and semiconductor system performing auto-precharge operation | |
TWI809849B (zh) | 偽靜態隨機存取記憶體及其讀取方法 | |
JP2009087534A (ja) | 半導体記憶装置 | |
JP2006099877A (ja) | 同期型半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent |