TWI767497B - 積體電路、積體電路上的功率閘控單元及其製造方法 - Google Patents

積體電路、積體電路上的功率閘控單元及其製造方法 Download PDF

Info

Publication number
TWI767497B
TWI767497B TW110100306A TW110100306A TWI767497B TW I767497 B TWI767497 B TW I767497B TW 110100306 A TW110100306 A TW 110100306A TW 110100306 A TW110100306 A TW 110100306A TW I767497 B TWI767497 B TW I767497B
Authority
TW
Taiwan
Prior art keywords
power gating
fin
active
unit
area
Prior art date
Application number
TW110100306A
Other languages
English (en)
Other versions
TW202213767A (zh
Inventor
張瑋玲
楊榮展
田麗鈞
陳庭榆
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202213767A publication Critical patent/TW202213767A/zh
Application granted granted Critical
Publication of TWI767497B publication Critical patent/TWI767497B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8258Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using a combination of technologies covered by H01L21/8206, H01L21/8213, H01L21/822, H01L21/8252, H01L21/8254 or H01L21/8256
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17748Structural details of configuration resources
    • H03K19/17772Structural details of configuration resources for powering on or off
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computing Systems (AREA)
  • Geometry (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Hybrid Cells (AREA)

Abstract

提供一種在積體電路上之功率閘控單元。功率閘控單元包括:中央區域;環繞中央區域之周邊區域;位於中央區域中之第一主動區域,第一主動區域在第一方向上具有第一寬度,第一寬度對應於在垂直於第一方向之第二方向上延伸的至少四個鰭片結構;以及位於周邊區域中之複數個第二主動區域,每一第二主動區域在第一方向上具有第二寬度,第二寬度對應於在第二方向上延伸之至少一個且不多於三個的鰭片結構。此外,一種積體電路及積體電路上的功率閘控單元的製造方法亦在此揭露。

Description

積體電路、積體電路上的功率閘控單元及其製造方法
本揭示內容是關於一種積體電路,特別是關於一種積體電路上的功率閘控單元及其製造方法。
半導體積體電路(integrated circuit,IC)行業已經歷迅速增長。IC材料及設計之技術進步已產生數代IC,其中每一代具有比前一代更小且更複雜之電路。然而,此些進步增加了處理及製造IC之複雜性,且為了實現此些進步,需要IC處理及製造中之類似發展。在IC演進的主流過程中,功能密度(亦即,單位晶片面積之互連裝置的數目)大體上增大,而幾何形狀大小(亦即,可使用製造製程形成之最小部件)已減小。然而,此種主流演進需要藉由對設施建設的巨額投資來遵循莫耳定律。因此,不斷需要開發具有更小的晶片面積、更低的成本及更佳的功率轉換效率之IC。
本揭示內容包含一種在積體電路上之功率閘控單元。功率閘控單元包括:中央區域;環繞中央區域之周邊區域;位於中央區域中之第一主動區域,第一主動區域在第一方向上具有第一寬度,第一寬度對應於在垂直於第一 方向之第二方向上延伸的至少四個鰭片結構;以及位於周邊區域中之多個第二主動區域,每一第二主動區域在第一方向上具有第二寬度,第二寬度對應於在第二方向上延伸之至少一個且不多於三個的鰭片結構。
本揭示內容包含一種積體電路。此積體電路包括:標準邏輯單元;用以履行功能;及耦接至標準邏輯單元之功率閘控單元,用以回應於控制信號斷開對標準邏輯單元之功率供應,此功率閘控單元具有中央區域及環繞中央區域之周邊區域。功率閘控單元進一步包括:位於中央區域中之第一主動區域,第一主動區域在第一方向上具有第一寬度,第一寬度對應於在垂直於第一方向之第二方向上延伸的至少四個鰭片結構;以及位於周邊區域中之多個第二主動區域,每一第二主動區域在第一方向上具有第二寬度,第二寬度對應於在第二方向上延伸之至少一個且不多於三個的鰭片結構。
本揭示內容包含一種在積體電路上製造功率閘控單元之方法。此方法包括:提供基板,其中在基板上存在第一主動區域及多個第二主動區域,此第一主動區域位於功率閘控單元之中央區域中且在第一方向上具有第一寬度,此第一寬度對應於在垂直於第一方向之第二方向上延伸的至少四個鰭片結構,多個第二主動區域位於功率閘控單元之環繞中央區域的周邊區域中,每一第二主動區域在第一方向上具有第二寬度,此第二寬度對應於在第二方向上延伸之至少一個且不多於三個的鰭片結構;在第一主動區域 及多個第二主動區域之上形成鰭片結構;摻雜此些鰭片結構之源極區域及汲極區域;以及在第一主動區域及多個第二主動區域中之鰭片結構之上形成閘極結構。
100:IC佈局
102:功率閘控單元/單元
102f:註腳單元
102f-1:註腳單元
102f-2:註腳單元
102f-3:註腳單元
102f-4:註腳單元
102h:標頭單元
102h-1:標頭單元
102h-2:標頭單元
102h-3:標頭單元
102h-4:標頭單元
104:標準邏輯單元
104-1:標準邏輯單元
104-2:標準邏輯單元
104-3:標準邏輯單元
104-4:標準邏輯單元
104-5:標準邏輯單元
104-6:標準邏輯單元
104-7:標準邏輯單元
104-8:標準邏輯單元
104-9:標準邏輯單元
104-10:標準邏輯單元
104-11:標準邏輯單元
190:基板
202:主動區域
202n:正常主動區域
202w:寬主動區域
204:鰭片結構
204-1:鰭片結構
206:鰭片柵格
206-1:鰭片柵格
208:閘極條
212:中央區域
212':中央區域
212":中央區域
214:邊界
214':邊界
214":邊界
216:周邊區域
218:邊界
292:第一基準功率閘控單元
294:第二基準功率閘控單元
2102:步驟
2104:步驟
2106:步驟
2108:步驟
2110:步驟
2112:步驟
2200:系統
2202:處理器
2204:電腦可讀儲存媒體
2206:電腦程式碼
2208:輸入/輸出(I/O)介面
2210:網路介面
2212:網路
2214:匯流排
2222:放置與間距規則
2224:佈局單元庫
2226:中央區域參數儲存器
2228:周邊區域參數儲存器
2230:功率閘控單元佈局
2240:製造工具
2302:步驟
2304:步驟
2306:步驟
2308:步驟
2310:步驟
2312:步驟
2400:系統
2420:設計室
2422:IC設計佈局圖
2430:遮罩室
2432:資料準備
2444:遮罩製造
2445:遮罩
2450:晶圓廠
2452:晶圓製造
2453:半導體晶圓
2460:IC裝置
當結合隨附諸圖閱讀時,得以自以下詳細描述最佳地理解本揭示案之態樣。應注意,根據行業上之標準實務,各種特徵未按比例繪製。事實上,為了論述清楚,可任意地增大或減小各種特徵之尺寸。
第1圖為繪示根據一些實施例之併入有標頭單元及/或註腳單元(統稱為「功率閘控單元」)的積體電路(IC)佈局之方塊圖。
第2A圖為繪示根據一些實施例之功率閘控單元的圖式。
第2B圖為繪示將與第2A圖的功率閘控單元相比較之第一基準功率閘控單元的圖式。
第2C圖為繪示將與第2A圖的功率閘控單元相比較之第二基準功率閘控單元的圖式。
第3圖為繪示根據一些實施例之功率閘控單元102的圖式。
第4圖為繪示根據一些實施例之功率閘控單元102的圖式。
第5圖為繪示根據一些實施例之功率閘控單元102的圖式。
第6圖為繪示根據一些實施例之功率閘控單元102的圖式。
第7圖為繪示根據一些實施例之功率閘控單元102的圖式。
第8圖為繪示根據一些實施例之功率閘控單元102的圖式。
第9圖為繪示根據一些實施例之功率閘控單元102的圖式。
第10圖為繪示根據一些實施例之功率閘控單元102的圖式。
第11圖為繪示根據一些實施例之功率閘控單元102的圖式。
第12圖為繪示根據一些實施例之功率閘控單元102的圖式。
第13圖為繪示根據一些實施例之功率閘控單元102的圖式。
第14圖為繪示根據一些實施例之功率閘控單元102的圖式。
第15圖為繪示根據一些實施例之功率閘控單元102的圖式。
第16圖為繪示根據一些實施例之功率閘控單元102的圖式。
第17圖為繪示根據一些實施例之功率閘控單元102的圖式。
第18圖為繪示根據一些實施例之功率閘控單元102的圖式。
第19圖為繪示根據一些實施例之功率閘控單元102的圖式。
第20圖為繪示根據一些實施例之功率閘控單元102的圖式。
第21圖為繪示根據一些實施例之產生功率閘控單元佈局的方法之流程圖。
第22圖為根據一些實施例之用於實施第21圖的方法之系統的方塊圖。
第23圖為繪示根據一些實施例之製造功率閘控單元的方法之流程圖。
第24圖為根據一些實施例之IC製造系統之方塊圖。
以下揭示內容提供用於實施所提供標的之不同特徵的許多不同實施例或實例。以下描述部件及佈置之特定實例以簡化本揭示案。當然,此些僅為實例,且並不意欲為限制性的。舉例而言,在如下描述中第一特徵在第二特徵之上或在第二特徵上形成可包括其中第一特徵與第二特徵形成為直接接觸之實施例,且亦可包括其中額外特徵可在第一特徵與第二特徵之間形成而使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭示案可在各種實例中重複裝置符號及/或字母。此重複係出於簡化及清楚目的,且其自身並不表示所論述之各種實施例及/或配置之間的關係。
另外,為了描述簡單,可在本文中使用諸如「在…… 下面」、「在……下方」、「下部」、「在……上方」、「上部」及其類似術語之空間相對術語,以描述如諸圖中所繪示之一個裝置或特徵與另一(另外)裝置或特徵的關係。除了諸圖中所描繪之定向以外,此些空間相對術語意欲涵蓋裝置在使用中或操作中之不同定向。裝置可以其他方式定向(旋轉90度或以其他定向),且可同樣相應地解釋本文中所使用之空間相對描述詞。
在當今基於標準邏輯單元之特殊應用積體電路(ASIC)設計中,以更高級別的硬體描述語言(例如,VHDL或VERILOG)對晶片之邏輯功能模型化及模擬。接著,使用來自靶向標準單元庫之標準邏輯單元,在矽編譯器(例如,SYNOPSIS)中將其合成以生成網路連線表。網路連線表將在後端實體設計階段中用以執行標準邏輯單元之「放置與佈線」,從而產生用於製造之ASIC的完整電路佈局。
晶片上的標頭開關及註腳開關(統稱為「功率閘控單元」)用以在待機模式或睡眠模式下切斷對某些標準邏輯單元之功率供應,以節省晶片之功耗。標頭開關及註腳開關通常為低漏電金屬-氧化物-矽(MOS)電晶體。在一些實施例中,標頭開關及註腳開關為鰭片式場效應電晶體(FinFET)。標頭開關及註腳開關通常放置在分別在標準邏輯單元旁邊之標頭單元及註腳單元中。然而,在已建立架構之下,標頭單元及註腳單元之佈局需要大的晶片面積、高成本及相對高的功耗。
根據本揭示案之一些態樣,一種功率閘控單元包括:位於功率閘控單元之中央區域中的寬主動區域以及位於環繞中央區域之周邊區域中的多個正常主動區域。正常主動區域為具有一個、二個或三個鰭片結構之主動區域,而寬主動區域為具有三個以上鰭片結構之主動區域。因為寬主動區域具有對晶片面積之更佳使用,所以在相同的主動區域面積下,功率閘控單元可導致比習知單元佈局更小的晶片面積。自另一角度而言,與具有相同大小之習知單元相比較而言,功率閘控單元可具有更大的主動區域面積。因此,寬主動區域之更大主動區域面積導致功率閘控單元之更小的電壓下降(IR drop)。總之,具有在中央區域中的寬主動區域之功率閘控單元可實現更小的晶片面積及更佳的功率轉換效率。
第1圖為繪示根據一些實施例之併入有標頭單元及/或註腳單元(統稱為「功率閘控單元」)的積體電路(IC)佈局之方塊圖。標頭單元、註腳單元及標準邏輯單元係放置在IC佈局上。如參考第2A圖至第20圖(除了第2B圖及第2C圖)所述,標頭單元及註腳單元具有各種佈局結構。在第1圖中之所繪示實例中,IC佈局100包括(除了其他物件以外)多個標準邏輯單元104、在多個標準邏輯單元104左邊之多個標頭單元102h,及在多個標準邏輯單元104右邊之多個註腳單元102f。多個標頭單元102h及多個註腳單元102f統稱為功率閘控單元102。多個標準邏輯單元104中之每一者(例如,104-1)可能履 行其(若干)特定功能。多個標準邏輯單元104中之每一者(例如,104-1)連接至受控制以在待機模式或睡眠模式下切斷對受控標準邏輯單元(例如,104-1)的功率供應之至少一個標頭單元102h(例如,102h-1)及至少一個註腳單元102f(例如,102f-1)。在一個實例中,標頭單元102h中之每一者包括至少一個低漏電PMOS電晶體,而註腳單元102f中之每一者包括至少一個低漏電NMOS電晶體。
第2A圖為繪示根據一些實施例之功率閘控單元102的圖式。第2B圖為繪示將與第2A圖的功率閘控單元102相比較之第一基準功率閘控單元292的圖式。第2C圖為繪示將與第2A圖的功率閘控單元102相比較之第二基準功率閘控單元294的圖式。如第2A圖中所示,功率閘控單元102可為如第1圖中所示之標頭單元102h或註腳單元102f。
位於基板190上之功率閘控單元102具有邊界218。存在位於邊界218內之多個主動區域202。鰭片結構204安置在主動區域202上。鰭片結構204在X方向上延伸。鰭片結構204可視需要充當電晶體之閘極、源極或汲極。閘極條(亦即,多晶矽條)208安置在鰭片結構204或主動區域202上。閘極條208在垂直於X方向之Y方向上延伸。在閘極條208之下的鰭片結構204可視需要充當電晶體之閘極。
大體上,存在兩個類別的主動區域202:寬主動 區域202w及正常主動區域202n。正常主動區域202n為具有一個、二個或三個鰭片結構204之主動區域202。另一方面,寬主動區域202w為具有三個以上鰭片結構204之主動區域202。在第2A圖中之所繪示實例中,一個寬主動區域202w位於功率閘控單元102的正中。更特定而言,寬主動區域202w位於邊界214內之功率閘控單元102的中央區域212中。所繪示之寬主動區域202w具有八個鰭片結構204。所繪示之寬主動區域202w在X方向上具有為X2的長度。另一方面,十個正常主動區域202n位於功率閘控單元102之周邊區域216中。周邊區域216係在邊界214外部而在邊界218內部之區域。十個正常主動區域202n中之每一者具有兩個鰭片結構204。
由於製造製程限制(例如,鰭片結構間距),單位大小的晶片內之鰭片結構204的數目存在上限。因此,存在IC佈局之鰭片柵格206,此IC佈局反映出其中放置了最大數目的鰭片結構204之情況。換言之,鰭片柵格206為參考,且未必在每一鰭片柵格206之位置處放置真實的鰭片結構204。假設鰭片結構204在Y方向上具有為w之寬度,且兩個相鄰鰭片結構204之間的距離為d,則鰭片結構間距p等於(w+d)。第2A圖中所示之距離s1、s2及s3具有以下關係:s1≠s2≠s3≠(w+d)*n,其中n為整數。
大體上,由於製造製程限制,位於功率閘控單元102之周邊區域216中的正常主動區域202n為離網格的,意謂鰭片結構204不與鰭片柵格206對準。在第2A圖中之所繪示實例中,十個正常主動區域202n全部為離網格的。
另一方面,寬主動區域202w為聯網格的,意謂寬主動區域202w之鰭片結構204與鰭片柵格206對準。舉例而言,寬主動區域202w之鰭片結構204-1與鰭片柵格206-1對準。寬主動區域202w之其他鰭片結構204亦分別與一個鰭片柵格206對準。
功率閘控單元102可實現更小的晶片面積及更佳的功率轉換效率,此係藉由比較第2B圖之第一基準功率閘控單元292與第2C圖之第二基準功率閘控單元294來說明。
第一基準功率閘控單元292具有與功率閘控單元102之主動區域面積相同的主動區域面積,但具有比功率閘控單元102之晶片面積大的晶片面積。與功率閘控單元102不同,在邊界214'內之第一基準功率閘控單元292的中央區域212'中之主動區域202均為正常主動區域202n。更特定而言,兩個正常主動區域202n具有兩個鰭片結構204。因為正常主動區域202n在其間具有縫隙,所以正常主動區域202n之長度X1比第2A圖中之寬主動區域202w的長度X2長,以便具有相同的主動區域面積。因此,第一基準功率閘控單元292之總單元面積比功率閘 控單元102的大。如此,在相同的主動區域面積下,功率閘控單元102可導致比習知單元佈局小的晶片面積。
自另一角度而言,第二基準功率閘控單元294具有與功率閘控單元102之總單元面積相同的總單元面積,但具有比功率閘控單元102之主動區域面積小的主動區域面積。與功率閘控單元102不同,在邊界214"內之第二基準功率閘控單元294的中央區域212"中之主動區域202均為正常主動區域202n。更特定而言,兩個正常主動區域202n具有兩個鰭片結構204。因為正常主動區域202n在其間具有縫隙,所以當正常主動區域202n之長度X1與寬主動區域202w之長度X2相同時,第二基準功率閘控單元294之主動區域面積比第2A圖中之寬主動區域202w的主動區域面積小。因此,寬主動區域202w之更大主動區域面積導致功率閘控單元102之更小IR下降。
總之,具有寬主動區域202w之功率閘控單元102可實現更小的晶片面積及更高的功率轉換效率。
第3圖為繪示根據一些實施例之功率閘控單元102的圖式。在第3圖中之所繪示實例中,寬主動區域202w具有四個鰭片結構204,且四個正常主動區域202n中之每一者具有一個鰭片結構。在功率閘控單元102之頂部及底部處的正常主動區域202n在X方向上相對長。H0為單鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為2H0之高度(在Y方向上)。距離H0、a0、b0、c0具有以下關係: H0≠a0≠b0≠c0≠p≠w,其中p為鰭片結構間距且w為鰭片結構204之寬度。
第4圖為繪示根據一些實施例之功率閘控單元102的圖式。在第4圖中之所繪示實例中,寬主動區域202w具有四個鰭片結構204,且六個正常主動區域202n中之每一者具有一個鰭片結構。在功率閘控單元102右邊之正常主動區域202n在X方向上相對長。H0為單鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為2H0之高度(在Y方向上)。距離H0、a0、b0、c0具有以下關係:H0≠a0≠b0≠c0≠p≠w,其中p為鰭片結構間距且w為鰭片結構204之寬度。
第5圖為繪示根據一些實施例之功率閘控單元102的圖式。在第5圖中之所繪示實例中,寬主動區域202w具有六個鰭片結構204,且四個正常主動區域202n中之每一者具有一個鰭片結構。在功率閘控單元102之頂部及底部處的正常主動區域202n在X方向上相對長。H0為單鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為2H0之高度(在Y方向上)。距離H0、a0、b0、c0具有以下關係:H0≠a0≠b0≠c0≠p≠w,其中p為鰭片結構間距且w為鰭片結構204之寬度。
第6圖為繪示根據一些實施例之功率閘控單元102的圖式。在第6圖中之所繪示實例中,寬主動區域 202w具有六個鰭片結構204,且六個正常主動區域202n中之每一者具有一個鰭片結構。在功率閘控單元102右邊之正常主動區域202n在X方向上相對長。H0為單鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為2H0之高度(在Y方向上)。距離H0、a0、b0、c0具有以下關係:H0≠a0≠b0≠c0≠p≠w,其中p為鰭片結構間距且w為鰭片結構204之寬度。
第7圖為繪示根據一些實施例之功率閘控單元102的圖式。在第7圖中之所繪示實例中,寬主動區域202w具有八個鰭片結構204,且四個正常主動區域202n中之每一者具有兩個鰭片結構。在功率閘控單元102之頂部及底部處的正常主動區域202n在X方向上相對長。H1為兩鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為2H1之高度(在Y方向上)。距離H1、a1、b1、c1具有以下關係:H1≠a1≠b1≠c1≠p,其中p為鰭片結構間距。
第8圖為繪示根據一些實施例之功率閘控單元102的圖式。在第8圖中之所繪示實例中,寬主動區域202w具有八個鰭片結構204,且六個正常主動區域202n中之每一者具有兩個鰭片結構。在功率閘控單元102右邊之正常主動區域202n在X方向上相對長。H1為兩鰭片主動區域單元之標準單元高度(在Y方向上)。單元102 具有為2H1之高度(在Y方向上)。距離H1、a1、b1、c1具有以下關係:H1≠a1≠b1≠c1≠p,其中p為鰭片結構間距。
第9圖為繪示根據一些實施例之功率閘控單元102的圖式。在第9圖中之所繪示實例中,寬主動區域202w具有十六個鰭片結構204,且六個正常主動區域202n中之每一者具有兩個鰭片結構。在功率閘控單元102之頂部及底部處的正常主動區域202n在X方向上相對長。H1為兩鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為3H1之高度(在Y方向上)。距離H1、a1、b1、c1具有以下關係:H1≠a1≠b1≠c1≠p,其中p為鰭片結構間距。
第10圖為繪示根據一些實施例之功率閘控單元102的圖式。在第10圖中之所繪示實例中,寬主動區域202w具有十六個鰭片結構204,且八個正常主動區域202n中之每一者具有兩個鰭片結構。在功率閘控單元102右邊之正常主動區域202n在X方向上相對長。H1為兩鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為3H1之高度(在Y方向上)。距離H1、a1、b1、c1具有以下關係:H1≠a1≠b1≠c1≠p,其中p為鰭片結構間距。
第11圖為繪示根據一些實施例之功率閘控單元102的圖式。在第11圖中之所繪示實例中,寬主動區域202w具有二十四個鰭片結構204,且八個正常主動區域202n中之每一者具有兩個鰭片結構。在功率閘控單元102之頂部及底部處的正常主動區域202n在X方向上相對長。H1為兩鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為4H1之高度(在Y方向上)。距離H1、a1、b1、c1具有以下關係:H1≠a1≠b1≠c1≠p,其中p為鰭片結構間距。
第12圖為繪示根據一些實施例之功率閘控單元102的圖式。在第12圖中之所繪示實例中,寬主動區域202w具有二十四個鰭片結構204,且十個正常主動區域202n中之每一者具有兩個鰭片結構。在功率閘控單元102右邊之正常主動區域202n在X方向上相對長。H1為兩鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為4H1之高度(在Y方向上)。距離H1、a1、b1、c1具有以下關係:H1≠a1≠b1≠c1≠p,其中p為鰭片結構間距。
第13圖為繪示根據一些實施例之功率閘控單元102的圖式。在第13圖中之所繪示實例中,寬主動區域202w具有八個鰭片結構204,且四個正常主動區域202n中之每一者具有三個鰭片結構。在功率閘控單元102之頂 部及底部處的正常主動區域202n在X方向上相對長。H2為三鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為2H2之高度(在Y方向上)。距離H2、a2、b2、c2具有以下關係:H2≠a2≠b2≠c2≠p,其中p為鰭片結構間距。
第14圖為繪示根據一些實施例之功率閘控單元102的圖式。在第14圖中之所繪示實例中,寬主動區域202w具有八個鰭片結構204,且六個正常主動區域202n中之每一者具有三個鰭片結構。在功率閘控單元102右邊之正常主動區域202n在X方向上相對長。H2為三鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為2H2之高度(在Y方向上)。距離H2、a2、b2、c2具有以下關係:H2≠a2≠b2≠c2≠p,其中p為鰭片結構間距。
第15圖為繪示根據一些實施例之功率閘控單元102的圖式。在第15圖中之所繪示實例中,寬主動區域202w具有十六個鰭片結構204,且六個正常主動區域202n中之每一者具有三個鰭片結構。在功率閘控單元102之頂部及底部處的正常主動區域202n在X方向上相對長。H2為三鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為3H2之高度(在Y方向上)。距離H2、a2、b2、c2具有以下關係: H2≠a2≠b2≠c2≠p,其中p為鰭片結構間距。
第16圖為繪示根據一些實施例之功率閘控單元102的圖式。在第16圖中之所繪示實例中,寬主動區域202w具有十六個鰭片結構204,且八個正常主動區域202n中之每一者具有三個鰭片結構。在功率閘控單元102右邊之正常主動區域202n在X方向上相對長。H2為三鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為3H2之高度(在Y方向上)。距離H2、a2、b2、c2具有以下關係:H2≠a2≠b2≠c2≠p,其中p為鰭片結構間距。
第17圖為繪示根據一些實施例之功率閘控單元102的圖式。在第17圖中之所繪示實例中,寬主動區域202w具有二十四個鰭片結構204,且八個正常主動區域202n中之每一者具有三個鰭片結構。在功率閘控單元102之頂部及底部處的正常主動區域202n在X方向上相對長。H2為三鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為4H2之高度(在Y方向上)。距離H2、a2、b2、c2具有以下關係:H2≠a2≠b2≠c2≠p,其中p為鰭片結構間距。
第18圖為繪示根據一些實施例之功率閘控單元102的圖式。在第18圖中之所繪示實例中,寬主動區域 202w具有二十四個鰭片結構204,且十個正常主動區域202n中之每一者具有三個鰭片結構。在功率閘控單元102右邊之正常主動區域202n在X方向上相對長。H2為三鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為4H2之高度(在Y方向上)。距離H2、a2、b2、c2具有以下關係:H2≠a2≠b2≠c2≠p,其中p為鰭片結構間距。
第19圖為繪示根據一些實施例之功率閘控單元102的圖式。在第19圖中之所繪示實例中,存在兩個寬主動區域202w(其中一者具有八個鰭片結構204且其中另一者具有四個鰭片結構204),且四個正常主動區域202n中之每一者具有兩個鰭片結構。在此實例中,H3為兩鰭片主動區域單元之標準單元高度(在Y方向上)。單元102具有為2H3之高度(在Y方向上)。距離H3、a3及b3具有以下關係:H3≠a3≠b3≠p,其中p為鰭片結構間距。
第20圖為繪示根據一些實施例之功率閘控單元102的圖式。在第20圖中之所繪示實例中,寬主動區域202w具有十二個鰭片結構204,且四個正常主動區域202n中之每一者具有兩個鰭片結構。不存在位於寬主動區域202w之X方向上之長邊的相鄰處之正常主動區域202n。在此實例中,H3為兩鰭片主動區域單元之標準單 元高度(在Y方向上)。單元102具有為2H3之高度(在Y方向上)。距離H3、a3及b3具有以下關係:H3≠a3≠b3≠p,其中p為鰭片結構間距。
第21圖為繪示根據一些實施例之產生功率閘控單元佈局的方法之流程圖。第22圖為根據一些實施例之用於實施第21圖的方法之系統2200的方塊圖。
參考第21圖,在步驟2102處,產生功率閘控單元之放置與間距規則。放置與間距規則為關於當產生佈局時必須遵循之間距與放置之規則的集合。舉例而言,如第20圖中所示,關係H3≠a3≠b3≠p為一個放置與間距規則。在一些實施例中,對每一新的佈局單元(例如,對如第2A圖中所示之正常主動區域202n中的一者之佈局)執行放置與間距規則。在步驟2104處,基於放置與間距規則,定義功率閘控單元之中央區域(例如,如第2A圖中所示之中央區域212)以及功率閘控單元之環繞中央區域的周邊區域(例如,如第2A圖中所示之周邊區域216)。特定而言,定義邊界線(例如,如第2A圖中所示之邊界線214),並儲存中央區域及周邊區域之參數。在步驟2104處滿足放置與間距規則。舉例而言,在中央區域之頂部上的周邊區域不能太窄無法容納正常主動區域。在步驟2106處,自佈局單元庫選擇第一主動區域佈局。第一主動區域佈局為寬主動區域(例如,如第2A圖中所示之寬主動區域202w)之佈局。佈局單元庫包括各種佈局單元,諸如, 正常主動區域之佈局以及寬主動區域之佈局。彼些佈局單元用以視需要建構佈局。在步驟2108處,基於放置與間距規則,將在步驟2106處所選擇之第一主動區域佈局放置在步驟2104處所定義之中央區域中。在步驟2110處,自佈局單元庫選擇複數個主動區域佈局。第二主動區域佈局為用於正常主動區域(例如,如第2A圖中所示之正常主動區域202n)之佈局。在步驟2112處,基於放置與間距規則,將在步驟2110處所選擇之第二主動區域佈局放置在步驟2104處所定義之周邊區域中。如此,產生功率閘控單元(例如,如第2A圖中所示之功率閘控單元102)之佈局。
參考第22圖,系統2200可用於實施第21圖之方法。系統2200包括處理器2202及非暫時性的電腦可讀儲存媒體2204,此電腦可讀儲存媒體2204編碼有(亦即,儲存)電腦程式碼2206(例如,一組可執行指令)。處理器2202經由匯流排2214電耦接至電腦可讀儲存媒體2204。處理器2202用以執行編碼於電腦可讀儲存媒體2204中之電腦程式碼2206,以便使系統2200可用於執行如第21圖中所描繪之操作的一部分或全部。在一些實施例中,處理器2202為中央處理單元(CPU)、多處理器、分散式處理系統、特殊應用積體電路(ASIC)及/或適當的處理單元。在一些實施例中,電腦可讀儲存媒體2204為電子的、磁性的、光學的、電磁的、紅外線的及/或半導體的系統(或裝置或設備)。舉例而言,電腦可讀儲存媒體 2204可為半導體或固態之記憶體、磁帶、可移除電腦磁碟、隨機存取記憶體(RAM)、唯讀記憶體(ROM)、剛性磁碟及/或光碟,儘管亦可採用其他類型的電腦可讀儲存媒體。
電腦可讀儲存媒體2204儲存(除了其他物件以外)執行第21圖之方法所需要或在執行第21圖之方法期間所產生的放置與間距規則2222、佈局單元庫2224、中央區域參數儲存器2226、周邊區域參數儲存器2228及功率閘控單元佈局2230。應注意,電腦可讀儲存媒體2204可視需要儲存其他資訊。放置與間距規則2222為關於當產生如上所述佈局時必須遵循之間距與放置之規則的集合。佈局單元庫2224儲存用以視需要建構佈局之各種佈局單元。中央區域參數儲存器2226儲存關於如上所述在步驟2104處定義之中央區域的參數(例如,尺寸大小、在中央區域中之寬主動區域的數目)。周邊區域參數儲存器2228儲存關於如上所述在步驟2104處定義之周邊區域的參數(例如,尺寸大小、在周邊區域中之正常主動區域的數目)。功率閘控單元佈局2230為藉由執行第21圖之方法所產生的佈局。功率閘控單元佈局2230儲存在電腦可讀儲存媒體2204中。功率閘控單元佈局2230可稍後用以放置在標準邏輯單元旁邊,以在待機模式或睡眠模式下切斷對標準邏輯單元之功率供應,以便節省晶片之功耗。
系統2200進一步包括輸入/輸出(I/O)介面2208及網路介面2210。系統2200經由I/O介面2208耦接至外部電路系統。網路介面2210耦接至處理器2202。 網路介面2210允許系統2200與網路2212通訊,一或更多個其他電腦系統連接至此網路2212。網路介面2210可為無線網路介面,諸如,藍牙、WIFI、WIMAX、GPRS或WCDMA;或有線網路介面,諸如,乙太網路、USB或IEEE-1394。
系統2200可進一步包括用於實施儲存在電腦可讀儲存媒體2204中之製程及/或方法的製造工具2240。舉例而言,可對設計執行綜合,其中藉由匹配設計與自佈局單元庫2224選擇之標準單元,將設計所需之行為及/或功能變換成功能等效之邏輯閘級電路描述。綜合導致功能等效之邏輯閘級電路描述,諸如,閘級網路連線表。基於閘級網路連線表,可產生光微影遮罩,其用以藉由製造工具2240製造積體電路。結合第24圖揭示裝置製造之其他態樣,第24圖為根據一些實施例之IC製造系統2400的方塊圖以及與其相關聯之IC製造流程。在一些實施例中,基於佈局圖,使用製造系統2400製造(A)一或更多個半導體遮罩或(B)半導體積體電路之層中的至少一個部件中的至少一者。
第23圖為繪示根據一些實施例之製造功率閘控單元的方法之流程圖。如第23圖中所示,在步驟2302處,提供基板(例如,如第2A圖中所示之基板190)。在基板上存在第一主動區域及複數個第二主動區域。第一主動區域位於功率閘控單元之中央區域中。複數個第二主動區域位於功率閘控單元之環繞中央區域的周邊區域中。第一 主動區域在第一方向上具有第一寬度,此第一寬度對應於在垂直於第一方向之第二方向上延伸的至少四個鰭片結構。每一第二主動區域在第一方向上具有第二寬度,此第二寬度對應於在第二方向上延伸之至少一個且不多於三個的鰭片結構。在一些實施例中,基板可為塊體半導體基板。在一些實施例中,半導體基板為絕緣層上矽晶(silicon on insulator,SOI)基板。在一些實施例中,基板可包括複數個磊晶層(亦即,多層基板)。基板可包括元素半導體,諸如,矽及鍺。或者,基板可包括化合物半導體,諸如,碳化矽、磷化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、銻化銦、氧化鋅、硒化鋅、硫化鋅、碲化鋅、硒化鎘、硫化鎘及/或碲化鎘;合金半導體,諸如,SiGe、SiPC、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP;或其組合。基板可包括已適當摻雜(例如,p型或n型導電性)之各種區域。應注意,其他類型的基板結構及半導體材料亦在本揭示案之範疇內。
在步驟2304處,在第一主動區域及複數個第二主動區域之上形成鰭片結構。鰭片結構(例如,如第2A圖中所示之鰭片結構204)包括任何適當材料。在一個實例中,鰭片結構在第二方向(例如,如第2A圖中所示之X方向)上延伸。在一個實例中,鰭片結構為矽鰭片結構。在另一實例中,鰭片結構可包括多個層,諸如,在塊體半導體基板上生長之一或更多個磊晶層及/或塊體半導體基板自身。鰭片結構可藉由任何適當製程來形成,包括各種 沉積、光微影、蝕刻、磊晶及/或其他適當製程。例示性光微影製程可包括形成上覆於基板之光阻層(「抗蝕劑」),藉由使用遮罩將抗蝕劑曝光於圖案,執行曝光後烘烤製程,以及使抗蝕劑顯影以便形成包括抗蝕劑之遮罩裝置。遮罩裝置可接著用於蝕刻以形成鰭片結構。蝕刻製程可為反應性離子蝕刻(RIE)製程及/或其他適當製程。在另一實例中,鰭片結構可藉由雙圖案化微影(DPL)製程形成。DPL係藉由將圖案劃分為兩個交錯圖案而在基板上構造圖案之方法。DPL允許增強鰭片結構密度。可使用各種DPL方法,包括二次曝光(例如,使用兩個遮罩套組),在特徵附近形成間隔物並移除特徵以提供間隔物之圖案,抗凍結及/或其他適當製程。應注意,其他類型的鰭片結構及鰭片結構材料亦在本揭示案之範疇內。
在步驟2306處,摻雜鰭片結構之源極/汲極區域。在一個實例中,藉由執行佈植製程來摻雜鰭片結構之源極/汲極區域以佈植適當摻雜劑,以便補充鰭片結構中之摻雜劑。在另一實例中,可藉由在鰭片結構中形成凹槽並在凹槽中磊晶生長材料來形成鰭片結構之源極/汲極區域。應注意,其他類型的源極/汲極結構及形成製程在本揭示案之範疇內。
在步驟2308處,在第一主動區域及複數個第二主動區域中之鰭片結構之上形成閘極結構。閘極結構(例如,如第2A圖中所示之閘極條208)中之每一者可包括閘極介電層、閘電極層及/或其他適當層(諸如,封蓋層、界面 層、功函數層、擴散/阻障層,等等)。可圖案化閘極結構及/或鰭片結構,以使得閘極結構包裹鰭片結構的一部分。在一個實例中,閘極結構可接觸鰭片結構之至少三個表面(例如,頂部及相對側表面)。在另一實例中,閘極結構包裹或近似包裹鰭片結構,以使得閘極結構接觸鰭片結構之第四表面(例如,底表面)。閘極介電層包括介電材料,諸如,氧化矽、氮化矽、高介電常數介電材料、其他適當介電材料及/或其組合。高介電常數介電材料之實例包括HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、氧化鋯、氧化鋁、二氧化鉿-氧化鋁(HfO2-Al2O3)合金、其他適當的高介電常數介電材料,及/或其組合。閘電極包括任何適當材料,諸如,多晶矽、鋁、銅、鈦、鉭、鎢、鈷、鉬、氮化鉭、矽化鎳、矽化鈷、TiN、WN、TiAl、TiAlN、TaCN、TaC、TaSiN、金屬合金、其他適當材料及/或其組合。應注意,其他閘極結構及材料在本揭示案之範疇內。
在步驟2310處,在第一主動區域及複數個第二主動區域中(在源極區域及汲極區域之上)沉積接觸結構。特定而言,沉積源極接觸結構及汲極接觸結構可包括(例如)沉積阻障層(諸如,氮化鈦、氮化鉭、氮化鎢、釕、其類似者或其組合)並接著沉積導電材料(諸如,金屬,如鋁、銅、鎢、其類似者或其組合)。沉積可藉由(例如)化學氣相沉積(CVD)、原子層沉積(ALD)、物理氣相沉積(PVD)、其類似者或其組合進行。可稍後(諸如)藉由化 學機械研磨(CMP)移除過量的阻障層材料及/或導電材料。在一些實施例中,源極接觸結構及汲極接觸結構係沉積在層間介電質(inter-layer dielectric,ILD)中,諸如,低介電常數介電層或極低介電常數介電層。特定而言,藉由以下來形成源極接觸結構及汲極接觸結構:形成層間介電質(ILD),使用遮罩來圖案化ILD以覆蓋ILD的一些部分而同時留下ILD的其他部分被暴露,蝕刻ILD以移除ILD之已暴露部分以形成凹槽,及在凹槽中沉積導電材料。應注意,其他類型的形成製程及材料在本揭示案之範疇內。如此,在第一主動區域及複數個第二主動區域中製造個別的FinFET。
在步驟2312處,在第一主動區域及複數個第二主動區域當中形成電互連結構。電互連結構用以連接位於第一主動區域及複數個第二主動區域中之個別FinFET的各種特徵或結構。在一些實施例中,電互連結構包括多層互連,此多層互連包括垂直互連件(諸如,習知通孔或接觸件)及水平互連件(諸如,金屬接線)。彼些電互連結構係由各種導電材料製成,包括但不限於銅、鎢及/或矽化物。在一個實例中,使用鑲嵌及/或雙鑲嵌製程形成銅相關的多層互連結構。如此,個別FinFET相連接以用作標頭開關或註腳開關。
第24圖為根據一些實施例之IC製造系統之方塊圖。在第24圖中,IC製造系統2400包括在與製造IC裝置2460(諸如,上述功率閘控單元102)有關之設計、 開發及製造循環及/或服務中彼此交互的實體,諸如,設計室2420、遮罩室2430及IC生產商/製造商(「晶圓廠」)2450。系統2400中之實體藉由通訊網路連接。在一些實施例中,通訊網路為單個網路。在一些實施例中,通訊網路為多種不同網路,諸如,內部網路及網際網路。通訊網路包括有線的及/或無線的通訊通道。每一實體與其他實體中之一或更多者交互,並向其他實體中之一或更多者提供服務及/或自其他實體中之一或更多者接收服務。在一些實施例中,設計室2420、遮罩室2430及IC晶圓廠2450中之兩者或更多者由單個較大的公司擁有。在一些實施例中,設計室2420、遮罩室2430及IC晶圓廠2450中之兩者或更多者在共用設施中共存且使用共同資源。
設計室(或設計團隊)2420產生IC設計佈局圖2422。IC設計佈局圖2422包括各種幾何形狀圖案,或為以上所論述之IC裝置2460(例如,包括所揭示功率閘控單元102中之一或更多者的IC裝置)設計的IC佈局圖。幾何形狀圖案對應於構成待製造之IC裝置2460之各種部件的金屬、氧化物或半導體層之圖案。各種層相組合以形成各種IC特徵。舉例而言,IC設計佈局圖2422的一部分包括待形成在半導體基板(諸如,矽晶圓)中之各種IC特徵,諸如,主動區域、閘電極、源極與汲極、層間互連之金屬接線或通孔,以及用於接合襯墊之開口;以及安置在半導體基板上之各種材料層。設計室2420實施設計程序以形成IC設計佈局圖2422。此設計程序包括邏輯設計、 實體設計或放置與佈線中之一或更多者。IC設計佈局圖2422呈現在具有幾何形狀圖案的資訊之一或更多個資料檔案中。舉例而言,可以GDSII檔案格式或DFII檔案格式來表述IC設計佈局圖2422。
遮罩室2430包括資料準備2432及遮罩製造2444。遮罩室2430使用IC設計佈局圖2422來製造一或更多個遮罩2445,以用於根據IC設計佈局圖2422來製造IC裝置2460之各種層。遮罩室2430執行遮罩資料準備2432,其中IC設計佈局圖2422被轉譯成代表性的資料檔案(「RDF」)。遮罩資料準備2432向遮罩製造2444提供RDF。遮罩製造2444包括遮罩寫入機。遮罩寫入機將RDF轉換為基板(諸如,遮罩(主光罩)2445或半導體晶圓2453)上的影像。遮罩資料準備2432操縱IC設計佈局圖2422以符合遮罩寫入機之特定特性及/或IC晶圓廠2450之要求。在第24圖中,將遮罩資料準備2432及遮罩製造2444繪示為單獨裝置。在一些實施例中,可將遮罩資料準備2432及遮罩製造2444統稱為遮罩資料準備。
在一些實施例中,遮罩資料準備2432包括光學鄰近校正(OPC),其使用微影增強技術來補償影像誤差,諸如,可能由繞射、干涉、其他製程效應及其類似者所引起的影像誤差。OPC調整IC設計佈局圖2422。在一些實施例中,遮罩資料準備2432包括另外的解析度增強技術(RET),諸如,離軸照射、次解析度輔助特徵、相轉移遮 罩、其他適當技術,及其類似者或其組合。在一些實施例中,亦使用反向微影技術(ILT),其將OPC視為反向成像問題。
在一些實施例中,遮罩資料準備2432包括遮罩規則檢查器(MRC),其藉由一組遮罩產生規則來檢查已經歷OPC中之處理的IC設計佈局圖2422,此些遮罩產生規則含有某些幾何形狀及/或連接性限制,以確保足夠的容限,考慮到半導體製造製程中的易變性,及其類似者。在一些實施例中,MRC修改IC設計佈局圖2422,以補償遮罩製造2444期間之限制,此可撤銷OPC所執行之修改的一部分以便符合遮罩產生規則。
在一些實施例中,遮罩資料準備2432包括微影製程檢查(LPC),其模擬將由IC晶圓廠2450實施以製造IC裝置2460的處理。LPC基於IC設計佈局圖2422來模擬此處理,以產生模擬製造的裝置,諸如,IC裝置2460。LPC模擬中之處理參數可包括與IC製造循環之各種製程相關聯的參數、與用於製造IC之工具相關聯的參數及/或製造製程之其他態樣。LPC考慮到了各種因素,諸如,空間影像對比度、焦深(「DOF」)、遮罩誤差增強因素(「MEEF」)、其他適當因素,及其類似者或其組合。在一些實施例中,在LPC已產生了模擬製造的裝置之後,若模擬裝置之形狀不夠接近以致不滿足設計規則,則重複OPC及/或MRC以進一步細化IC設計佈局圖2422。
應理解,出於清楚目的,已簡化了遮罩資料準備 2432之以上描述。在一些實施例中,資料準備2432包括諸如邏輯運算(LOP)之額外特徵,以根據製造規則來修改IC設計佈局圖2422。另外,可以多種不同次序來執行在資料準備2432期間應用於IC設計佈局圖2422之處理。
在遮罩資料準備2432之后且在遮罩製造2444期间,基於經修改的IC設計佈局圖2422來製造遮罩2445或遮罩2445之群組。在一些實施例中,遮罩製造2444包括基於IC設計佈局圖2422來執行一或更多次微影曝光。在一些實施例中,使用電子束(e-beam)或多個電子束之機制基於經修改的IC設計佈局圖2422在遮罩(光罩或主光罩)上形成圖案。可以各種技術形成遮罩2445。在一些實施例中,使用二元技術形成遮罩2445。在一些實施例中,遮罩圖案包括不透明區域及透明區域。用以曝光已塗佈在晶圓上之影像敏感材料層(例如,光阻劑)的輻射束(諸如,紫外線(UV)光束)被不透明區域阻擋並透射穿過透明區域。在一個實例中,遮罩2445之二元遮罩版本包括透明基板(例如,熔融石英)及塗佈在二元遮罩之不透明區域中的不透明材料(例如,鉻)。在另一實例中,使用相轉移技術形成遮罩2445。在遮罩2445之相轉移遮罩(PSM)版本中,形成於相轉移遮罩上之圖案中的各種特徵用以具有恰當的相位差,以便增強解析度及成像品質。在各種實例中,相轉移遮罩可為衰減PSM或交替PSM。藉由遮罩製造2444產生之(若干)遮罩用於多種製程中。舉例而言,此(此些)遮罩用於離子佈植製程中以在半導 體晶圓2453中形成各種摻雜區域,用於蝕刻製程中以在半導體晶圓2453中形成各種蝕刻區域,及/或用在其他適當製程中。
IC晶圓廠2450包括晶圓製造2452。IC晶圓廠2450為IC製造公司,其包括用於製造多種不同IC產品之一或更多個製造設施。在一些實施例中,IC晶圓廠2450為半導體代工廠。舉例而言,可能存在用於複數個IC產品之前前工序製造的製造設施(FEOL製造),而第二製造設施可提供用於IC產品之互連及封裝的後工序製造(BEOL製造),且第三製造設施可為代工廠公司提供其他服務。
IC晶圓廠2450使用由遮罩室2430製造之(若干)遮罩2445來製造IC裝置2460。因此,IC晶圓廠2450至少間接地使用IC設計佈局圖2422來製造IC裝置2460。在一些實施例中,由IC晶圓廠2450使用(若干)遮罩2445來製造半導體晶圓2453以形成IC裝置2460。在一些實施例中,IC製造包括至少間接地基於IC設計佈局圖2422來執行一或更多次微影曝光。半導體晶圓2453包括矽基板或其上形成有材料層之其他合適基板。半導體晶圓2453進一步包括各種摻雜區域、介電特徵、多層級互連及其類似者(在後續製造步驟中形成)中之一或更多者。
根據一些所揭示實施例,提供一種在積體電路上之功率閘控單元。功率閘控單元包括:中央區域;環繞中央 區域之周邊區域;位於中央區域中之第一主動區域,第一主動區域在第一方向上具有第一寬度,第一寬度對應於在垂直於第一方向之第二方向上延伸的至少四個鰭片結構;以及位於周邊區域中之多個第二主動區域,每一第二主動區域在第一方向上具有第二寬度,第二寬度對應於在第二方向上延伸之至少一個且不多於三個的鰭片結構。在一些實施例中,積體電路具有在第二方向上延伸之多個全域鰭片柵格的一集合,且對應於第一主動區域之至少四個鰭片結構與多個全域鰭片柵格之集合對準。在一些實施例中,對應於多個第二主動區域中之每一者的至少一個且不多於三個鰭片結構不與全域鰭片柵格之集合對準。在一些實施例中,功率閘控單元為一標頭單元,用以回應於一控制信號切斷對積體電路上之一標準邏輯單元的一功率供應。在一些實施例中,功率閘控單元為一註腳單元,用以回應於一控制信號切斷對積體電路上之一標準邏輯單元的一功率供應。在一些實施例中,第二寬度對應於一個鰭片結構。在一些實施例中,第二寬度對應於兩個鰭片結構。在一些實施例中,第二寬度對應於三個鰭片結構。
根據一些所揭示實施例,提供一種積體電路。此積體電路包括:標準邏輯單元;用以履行功能;及耦接至標準邏輯單元之功率閘控單元,用以回應於控制信號斷開對標準邏輯單元之功率供應,此功率閘控單元具有中央區域及環繞中央區域之周邊區域。功率閘控單元進一步包括:位於中央區域中之第一主動區域,第一主動區域在第一方 向上具有第一寬度,第一寬度對應於在垂直於第一方向之第二方向上延伸的至少四個鰭片結構;以及位於周邊區域中之多個第二主動區域,每一第二主動區域在第一方向上具有第二寬度,第二寬度對應於在第二方向上延伸之至少一個且不多於三個的鰭片結構。在一些實施例中,積體電路具有在第二方向上延伸之多個全域鰭片柵格的一集合,且對應於第一主動區域之至少四個鰭片結構與多個全域鰭片柵格之集合對準。在一些實施例中,對應於多個第二主動區域中之每一者的至少一個且不多於三個鰭片結構不與全域鰭片柵格之集合對準。在一些實施例中,功率閘控單元為一標頭單元,用以回應於一控制信號切斷對積體電路上之一標準邏輯單元的一功率供應。在一些實施例中,功率閘控單元為一註腳單元,用以回應於一控制信號切斷對積體電路上之一標準邏輯單元的一功率供應。在一些實施例中,第二寬度對應於一個鰭片結構。在一些實施例中,第二寬度對應於兩個鰭片結構。在一些實施例中,第二寬度對應於三個鰭片結構。
根據另外所揭示實施例,提供一種在積體電路上製造功率閘控單元之方法。此方法包括:提供基板,其中在基板上存在第一主動區域及多個第二主動區域,此第一主動區域位於功率閘控單元之中央區域中且在第一方向上具有第一寬度,此第一寬度對應於在垂直於第一方向之第二方向上延伸的至少四個鰭片結構,多個第二主動區域位於功率閘控單元之環繞中央區域的周邊區域中,每一第二主 動區域在第一方向上具有第二寬度,此第二寬度對應於在第二方向上延伸之至少一個且不多於三個的鰭片結構;在第一主動區域及多個第二主動區域之上形成鰭片結構;摻雜此些鰭片結構之源極區域及汲極區域;以及在第一主動區域及多個第二主動區域中之鰭片結構之上形成閘極結構。在一些實施例中,方法包括在多個源極區域及多個汲極區域之上沉積多個接觸結構。在一些實施例中,方法包括在第一主動區域及多個第二主動區域當中形成多個電互連結構。在一些實施例中,形成多個閘極結構包括:形成多個閘極介電層;以及在多個閘極介電層之上沉積多個閘電極層。
此揭示內容概述了各種實施例,使得熟習此項技術者可較佳地理解本揭示案之態樣。熟習此項技術者應瞭解,他們可容易地使用本揭示案作為設計或修改用於實現相同目的及/或達成本文中所介紹之實施例之相同優勢的其他製程及結構的基礎。熟習此項技術者亦應認識到,此些等效構造不脫離本揭示案之精神及範疇,且他們可在不脫離本揭示案之精神及範疇的情況下在本文作出各種改變、代替及替換。
102:功率閘控單元/單元
190:基板
202:主動區域
202n:正常主動區域
202w:寬主動區域
204:鰭片結構
204-1:鰭片結構
206:鰭片柵格
206-1:鰭片柵格
208:閘極條
212:中央區域
214:邊界
216:周邊區域
218:邊界

Claims (10)

  1. 一種在一積體電路上之功率閘控單元,包括:一中央區域;一周邊區域,環繞該中央區域;一第一主動區域,位於該中央區域中,該第一主動區域在一第一方向上具有一第一寬度,該第一寬度對應於在垂直於該第一方向之一第二方向上延伸的至少四個鰭片結構;以及複數個第二主動區域,位於該周邊區域中,每一第二主動區域在該第一方向上具有一第二寬度,該第二寬度對應於在該第二方向上延伸之至少一個且不多於三個的鰭片結構。
  2. 如請求項1所述之功率閘控單元,其中該積體電路具有在該第二方向上延伸之多個全域鰭片柵格的一集合,且對應於該第一主動區域之該至少四個鰭片結構與多個全域鰭片柵格之該集合對準。
  3. 如請求項1所述之功率閘控單元,其中對應於該些第二主動區域中之每一者的該至少一個且不多於三個鰭片結構不與全域鰭片柵格之該集合對準。
  4. 如請求項1所述之功率閘控單元,其中該功率閘控單元為一標頭單元或一註腳單元,用以回應於一控 制信號切斷對該積體電路上之一標準邏輯單元的一功率供應。
  5. 一種積體電路,包括:一標準邏輯單元,用以履行一功能;一功率閘控單元,耦接至該標準邏輯單元,用以回應於一控制信號斷開對該標準邏輯單元之一功率供應,該功率閘控單元具有一中央區域及環繞該中央區域之一周邊區域;以及其中該功率閘控單元進一步包括:一第一主動區域,位於該中央區域中,該第一主動區域在一第一方向上具有一第一寬度,該第一寬度對應於在垂直於該第一方向之一第二方向上延伸的至少四個鰭片結構;以及複數個第二主動區域,位於該周邊區域中,每一第二主動區域在該第一方向上具有一第二寬度,該第二寬度對應於在該第二方向上延伸之至少一個且不多於三個的鰭片結構。
  6. 如請求項5所述之積體電路,其中該積體電路具有在該第二方向上延伸之多個全域鰭片柵格的一集合,且對應於該第一主動區域之該至少四個鰭片結構與多個全域鰭片柵格之該集合對準。
  7. 如請求項5所述之積體電路,其中對應於該些第二主動區域中之每一者的該至少一個且不多於三個鰭片結構不與全域鰭片柵格之該集合對準。
  8. 如請求項5所述之積體電路,其中該功率閘控單元為一標頭單元或一註腳單元,用以回應於一控制信號切斷對該積體電路上之一標準邏輯單元的一功率供應。
  9. 一種在一積體電路上製造一功率閘控單元的方法,包括:提供一基板,其中在該基板上存在一第一主動區域及複數個第二主動區域,該第一主動區域位於該功率閘控單元之一中央區域中且在一第一方向上具有一第一寬度,該第一寬度對應於在垂直於該第一方向之一第二方向上延伸的至少四個鰭片結構,該些第二主動區域位於該功率閘控單元之環繞該中央區域的一周邊區域中,每一第二主動區域在該第一方向上具有一第二寬度,該第二寬度對應於在該第二方向上延伸之至少一個且不多於三個的鰭片結構;在該第一主動區域及該些第二主動區域之上形成多個鰭片結構;摻雜該些鰭片結構之多個源極區域及多個汲極區域;以及在該第一主動區域及該些第二主動區域中之該些鰭片結構之上形成多個閘極結構。
  10. 如請求項9所述之方法,進一步包括:在該些源極區域及該些汲極區域之上沉積多個接觸結構;以及在該第一主動區域及該些第二主動區域當中形成多個電互連結構。
TW110100306A 2020-09-15 2021-01-05 積體電路、積體電路上的功率閘控單元及其製造方法 TWI767497B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/021,045 US11862620B2 (en) 2020-09-15 2020-09-15 Power gating cell structure
US17/021,045 2020-09-15

Publications (2)

Publication Number Publication Date
TW202213767A TW202213767A (zh) 2022-04-01
TWI767497B true TWI767497B (zh) 2022-06-11

Family

ID=79012953

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110100306A TWI767497B (zh) 2020-09-15 2021-01-05 積體電路、積體電路上的功率閘控單元及其製造方法

Country Status (5)

Country Link
US (2) US11862620B2 (zh)
KR (1) KR102426257B1 (zh)
CN (1) CN113889464A (zh)
DE (1) DE102020124480B3 (zh)
TW (1) TWI767497B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080012424A1 (en) * 2006-05-11 2008-01-17 Youngsoo Shin Power network using standard cell, power gating cell, and semiconductor device using the power network
TW201737491A (zh) * 2016-04-13 2017-10-16 台灣積體電路製造股份有限公司 半導體開關結構
US20170329885A1 (en) * 2016-05-11 2017-11-16 Samsung Electronics Co., Ltd. Layout design system and semiconductor device fabricated using the same
US20180151559A1 (en) * 2016-11-29 2018-05-31 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit, system for and method of forming an integrated circuit
US20200082045A1 (en) * 2018-09-07 2020-03-12 Samsung Electronics Co., Ltd. Superpower gating cell and integrated circuit including the same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101913457B1 (ko) 2012-01-13 2018-10-30 텔라 이노베이션스, 인코포레이티드 선형 FinFET 구조들을 갖는 회로들
KR102421730B1 (ko) * 2016-04-05 2022-07-18 삼성전자주식회사 레이아웃 방법 및 반도체 소자
KR102599801B1 (ko) 2016-05-11 2023-11-08 삼성전자주식회사 레이아웃 디자인 시스템 및 이를 이용하여 제조한 반도체 장치
US10950546B1 (en) 2019-09-17 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device including back side power supply circuit

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080012424A1 (en) * 2006-05-11 2008-01-17 Youngsoo Shin Power network using standard cell, power gating cell, and semiconductor device using the power network
TW201737491A (zh) * 2016-04-13 2017-10-16 台灣積體電路製造股份有限公司 半導體開關結構
US20170329885A1 (en) * 2016-05-11 2017-11-16 Samsung Electronics Co., Ltd. Layout design system and semiconductor device fabricated using the same
US20180151559A1 (en) * 2016-11-29 2018-05-31 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit, system for and method of forming an integrated circuit
US20200082045A1 (en) * 2018-09-07 2020-03-12 Samsung Electronics Co., Ltd. Superpower gating cell and integrated circuit including the same

Also Published As

Publication number Publication date
US20240063211A1 (en) 2024-02-22
TW202213767A (zh) 2022-04-01
DE102020124480B3 (de) 2022-01-27
KR20220036310A (ko) 2022-03-22
KR102426257B1 (ko) 2022-07-28
CN113889464A (zh) 2022-01-04
US11862620B2 (en) 2024-01-02
US20220085005A1 (en) 2022-03-17

Similar Documents

Publication Publication Date Title
US10878162B2 (en) Metal with buried power for increased IC device density
CN110660800B (zh) 半导体器件和生成布局图的方法
TWI806282B (zh) 積體電路裝置
US20230342535A1 (en) Integrated circuit, system and method of forming the same
US20230114558A1 (en) Integrated circuit, system and method of forming the same
TWI767497B (zh) 積體電路、積體電路上的功率閘控單元及其製造方法
CN113540079A (zh) 半导体元件
TWI807579B (zh) 半導體元件及其製造方法
US11569168B2 (en) Integrated circuit, system and method of forming the same
US20240030290A1 (en) Semiconductor device having active regions of different dimensions and method of manufacturing the same
TWI814351B (zh) 基於混合單元的元件、佈局和方法
US12009362B2 (en) Method of making amphi-FET structure and method of designing
US11552069B1 (en) Integrated circuit and method of forming the same
US20230352404A1 (en) Interconnect structure pattern
US11404553B2 (en) Semiconductor device and manufacturing method thereof
US20230260878A1 (en) Integrated circuit and method of forming the same
US11456292B2 (en) Semiconductor device and manufacturing method thereof
US20220416026A1 (en) Semiconductor device and method of manufacturing the same
US20230387128A1 (en) Integrated circuit and method of forming the same
CN114722764A (zh) 集成电路制造系统及其操作方法及集成电路结构
CN118198066A (zh) 集成电路器件及其制造系统