TWI748291B - 積體電路裝置、互連元件晶粒及積體晶片上系統的製造方法 - Google Patents

積體電路裝置、互連元件晶粒及積體晶片上系統的製造方法 Download PDF

Info

Publication number
TWI748291B
TWI748291B TW108143261A TW108143261A TWI748291B TW I748291 B TWI748291 B TW I748291B TW 108143261 A TW108143261 A TW 108143261A TW 108143261 A TW108143261 A TW 108143261A TW I748291 B TWI748291 B TW I748291B
Authority
TW
Taiwan
Prior art keywords
die
soic
electrical connectors
interconnection
device die
Prior art date
Application number
TW108143261A
Other languages
English (en)
Other versions
TW202038404A (zh
Inventor
張豐願
劉欽洲
錢清河
葉政宏
李惠宇
黃博祥
鄭儀侃
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202038404A publication Critical patent/TW202038404A/zh
Application granted granted Critical
Publication of TWI748291B publication Critical patent/TWI748291B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13075Plural core members
    • H01L2224/1308Plural core members being stacked
    • H01L2224/13082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13139Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/147Semiconductor insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/38Effects and problems related to the device integration
    • H01L2924/381Pitch distance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

一種積體電路裝置,例如一電腦系統,包括一互連元件晶粒及至少兩個附加積體晶片上系統(System on Integrated Chip,SOIC)晶粒以面朝面(Face to Face,F2F)堆疊於該互連元件晶粒上。該互連元件晶粒包括在一表面上的電連接器,以致能連接到和/或複數個附加SOIC晶粒之間。該互連元件晶粒包括係一積體扇出結構(Integrated Fan Out,InFO)的至少一重佈電路結構及至少一矽穿孔(Through-Silicon Via,TSV)。該TSV致能於一訊號線、電源線或地線之間,從該互連元件晶粒之一相對表面至該重佈電路結構和/或電連接器的連結。該附加SOIC晶粒之至少一個堆疊成面朝背(Face to Back,F2B)的一個三維積體電路(Three-Dimensional Integrated Circuit,3DIC)晶粒。

Description

積體電路裝置、互連元件晶粒及積體晶片上系 統的製造方法
本案係有關於一種電子裝置及電子裝置的製造方法,且特別是有關於一種積體電路裝置、互連元件晶粒及積體晶片上系統的製造方法。
大數據與人工智慧產業的進步使自然語言和認知技術的能力得以增強,並使資訊技術能夠執行傳統上由人類執行之任務。此類技術允許消費者將任務分擔給此類設備以協助公司提高服務品質、減少對客戶的響應時間並降低成本。然而,隨著人工智慧與大數據操作的複雜性和廣度不斷提高,使現有計算機系統於內存訪問、實時服務和功耗方面更費力。
本案內容之一技術態樣係關於一種積體電路裝置,其包括:一互連元件晶粒,包括:至少一矽穿孔(Through-Silicon Via,TSV)、至少一重佈電路結構,以及複數個電連接器;及複數個元件晶粒,配 置於該互連元件晶粒上,並藉由該複數個電連接器電連接至該互連元件晶粒;其中該至少一重佈電路結構包括嵌入在至少一密封劑的一或複數個導體,該一或複數個導體電連接至設置於該互連元件晶粒之一第一表面上的複數個導電端子;其中該複數個元件晶粒之至少一元件晶粒係一三維積體電路(Three-Dimensional Integrated Circuit,3DIC),該複數個元件晶粒之該至少一元件晶粒包括一或複數個3DIC電連接器以鍵結至該複數個電連接器之一相關電連接器;其中該至少一元件晶粒及該互連元件晶粒設置成一面朝面結構;及其中該至少一TSV藉由從該互連元件晶粒之該第一面至該互連元件晶粒之一第二表面的一連接路徑,以電連接該複數個元件晶粒之該至少一元件晶粒。
本案內容之一技術態樣係關於一種互連元件晶粒,包括:複數個電連接器;至少一重佈電路結構;及至少一TSV;其中該複數個電連接器配置於該互連元件晶粒之一表面上;其中該至少一重佈電路結構包括嵌入至少一密封劑的一或複數個導體,該一或複數個導體電連接配置於一第一表面上的複數個導電端子;及其中該至少一TSV致能至少一連結,該至少一連結係從該互連元件晶粒之一第二面到該複數個電連接器之一或複數個電連接器的連結、從該互連元件晶粒之一第二面到該至少一重佈電路結構的連結或其組合的其中至少一個。
本案內容之一技術態樣係關於一種積體晶片上系統(System on Integrated Chip,SOIC)的製造方法,包括:形成一或複數個重佈層;將該一或複數個層包覆在一介電封裝中,用以在一元件晶粒中形成至少一重佈電路結構;在該元件晶粒之一第一面上形成一或複數個電連接器;在該元件晶粒中形成至少一TSV,用以電連接該一 或複數個電連接器到該元件晶粒之一第二表面,用以形成一互連元件晶粒;在該互連元件晶粒之該第一表面上配置複數個SOIC元件晶粒,其中該複數個SOIC元件晶粒包括:至少一SOIC元件晶粒包括一記憶體胞;及一處理器與該記憶體胞耦合。
為讓本發明之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附符號之說明如下:
100:元件晶粒
100A:第一表面
100B:第二表面
110:複數個電連接器
115:虛線框
120:重佈電路結構
130:矽穿孔
111:間距
120A:複數個導線
120B:複數個導線
120C:複數個導線
120D:複數個導線
120E:複數個導線
120F:複數個導線
120G:複數個導線
121:密封劑
210:電連接器
242:晶粒、元件晶粒
243:晶粒、元件晶粒
311:通道至通道間距離
312:通道至通道間距離
313:球連接器對
323:球連接器對
400:積體電路封裝、封裝組件
411:複數個電連接器
415:複數個連接區域
440:複數個封裝組件
441:記憶體元件晶粒
442:處理器元件晶粒
443:處理器元件晶粒
444:記憶體元件晶粒
500:CPU封裝
510:複數個電連接器、連接器
541:複數個處理器
542:複數個處理器
543:複數個處理器
544:複數個處理器
600:SOIC架構
610:複數個電連接器
611:複數個電連接器
630:複數個矽穿孔
631:關鍵連接路徑
641:記憶體晶粒
642:記憶體晶粒
643:記憶體晶粒
644:記憶體晶粒
645:邏輯晶粒
700:製造方法,方法
702:操作
704:操作
706:操作
708:操作
800:製造方法,方法
802:操作
804:操作
806:操作
808:操作
W:寬度
CPU:中央處理器
CPU1:中央處理器1
CPU2:中央處理器2
CPU3:中央處理器3
CPU4:中央處理器4
X:距離
Y:距離
以下細節描述結合附圖閱讀時,能最佳地理解各個方面之當前揭露內容。值得注意之處,為了根據行業中的慣例,各種特徵未按比例繪製。實際上,各種特徵的尺寸可以任意增加或減小以便清楚說明與討論。
第1A圖至第1C圖係根據一些實施例的包括電連接器之一示例性元件晶粒之剖視圖。
根據一些實施例,第2圖係一電連接器或一元件晶粒之圖示。
根據一些實施例,第3A圖和第3B圖係一元件晶粒之電連接器之一圖示。
根據一些實施例,第4A圖和第4B圖係包括一個元件晶粒之一示例性SOIC AI晶片架構佈局之圖示。
根據一些實施例,第5圖係藉由元件晶粒連接之一中央處理器場之一圖示。
根據一些實施例,第6圖係針對一AI或大數據架構而優化之SOIC封裝之一圖示。
根據一些實施例,第7圖係用於一SOIC晶片架構之該製造的一方法之一流程圖。
根據一些實施例,第8圖係用於在積體晶片結構上一3D三維系統之該製造的一方法之一流程圖。
併入本文並構成說明書一部分之附圖說明瞭當前揭露,並且與說明書一起進一步用於解釋本揭露之原理並使相關領域之一技術人員能夠製造與運用本揭露。
以下揭露提供了用於實現所提供主題之不同特徵之許多不同之實施例或示例。以下描述組件和佈置之特定示例用以簡化本揭露。當然,這些僅僅係示例,而非用於限制。另外,此當前揭露可以在各種示例中重複參考數字和/或字母。該重複本身並不指示所討論之各種實施例和/或配置間之一關係。
這裡指出,說明書中對“一個實施例”,“一實施例”,“一示例性實施例”,“示例性”等的引用指示所描述之實施例可以包括一特定特徵、結構或特性,但每個實施例可能不需要包括此特定特徵、結構或特性。再者,這樣的短語不必要指至相同之實施例。此外,無論是否明確描述之結合實施例描述特定特徵、結構或特性,凡是結合其他實施例來實現這種特徵、結構或特性皆屬本領域技術人員的知識範圍之內。
本文之措詞或術語能被理解為係為了描述而非限制之目的,如此將由相關領域之技術人員根據本文之教導進行解釋本說明書之術語或措詞。
如本文所使用的,術語“約”表示可以基於與主題半導體器件相關聯的一特定技術節點而變化之給一定量之值。在一些實施 例中,基於特定技術節點,術語“約”可以指示為一給定數量之一值,例如該值的5%之內變化(例如,±1%,±2%,±3%,±4%或±5%的值)。
概述
本公開之實施例涉及作為一基礎/互連元件晶粒之一設計以及用於與其連接之附加晶粒之一設計,諸如積體晶片上一系統(SOIC)封裝設計。
在人工智慧(Artificial Intelligence,AI)和大數據之領域中,數位化數據日益涵蓋業務、科學、工程和許多其他領域之每個角落。術語“大數據”係指數據集,包括從儀器、傳感器、互聯網交易,電子郵件、視頻、點擊流以及現在和將來可用的所有其他數字資源生成之大型、多樣、複雜、縱向或分佈式數據集。術語“大數據”還係指太大、太分散以及太結構化而無法利用某些類型之硬體和軟件設施來處理之數據。
諸如分析數據或AI編程類之大規模現代數據容易使計算服務器上之內存和計算資源不堪重負。例如,從大數據中獲得有意義的見解需要豐富的分析。大數據和AI部門要求不斷提高輸送量以處理大量之數據。除了數據量本身之指數增長外,此類數據格式之數量及複雜度也係不斷增加乃至於必須管理諸如此類平臺。如今,人工智慧和大數據晶片組不僅需要管理關係數據,還需要管理文本、視頻、圖像、電子郵件、社交網絡供稿、實時數據流及傳感器數據等。
大數據可由三個V來定義:容量、速度和多樣性。容量係指相對於處理能力而言正在處理之數據量。現今用於檢索或處理20TB之數據之查詢操作可能會增長到100TB甚至更多。需要用能運作於高頻寬之操作系統架構來儲存與處理可擴充之大量數據。速度描述生 成與傳送數據之頻率。及時執行大數據流的速度面臨著而日益嚴峻的操作與程式之挑戰,乃至於對此類操作去辨識如此輸入模式與意圖之需求不斷增加。除交易數據以外,多樣性還指為不同數據類型的複雜性。例如語音和語言之非結構化數據使數據之分類越增複雜。諸如此類各種資料之傳輸與處理需要新穎的處理和存儲功能才能有效地為AI和大數據客戶端提供服務。
本公開的實施例針對使計算機系統能夠滿足大數據在網絡、存儲和服務器上放置之嚴格要求之SOIC元件和架構。本文提供的實施方式提供瞭解決上述問題的設備、計算機系統和方法。如上所述,現代AI和大數據系統在記憶體存取和帶寬、及時的處理和數據傳輸以及降低功耗方面遇到了越來越高的條件。
本公開的實施例包括解決這種問題的一互連元件晶粒及SOIC架構。提供本文公開的實施例以減小處理器和存儲器之間的距離、增加封裝中的元件至元件(Device-to-Device,D2D)連接之數量,並提供能夠滿足這些要求的高帶寬(High Bandwidth,HB)存儲器。
一元件晶粒被提供為互連元件晶粒(在本文中也稱為“基本晶粒”或“互連晶粒”)。互連元件晶粒提供了一種結構,係在其上支撐並互連其他元件晶粒,例如積體電路晶粒,例如SOIC,3DIC,處理器等。
一積體扇出(Integrated Fan Out,”InFO”)結構包括在一緊密設計中提供導電性質的一電路。該InFO結構係包括至少一重佈電路嵌入於一元件晶粒之至少一絕緣封裝中,其中該重佈電路結構包括一或多導體電連接至配置在該元件晶粒之一表面上的導電端。
一積體晶片上系統(System on Integrated Chip,“SOIC”)結構包括主動式晶粒,該主動式晶粒堆疊成一個在另一個的頂部上並藉由矽穿孔(TSV)垂直互連。一SOIC係一三維積體電路(Three-Dimensional Integrated Circuit,“3DIC”)。例如,一3DIC包括相似複數個主動晶粒之一堆疊,例如在一獨立晶粒(例如,一底部晶粒)上的記憶體晶粒及一邏輯控制器之一堆疊。在一些實施例中,該3DIC係包括不同晶粒之一堆疊。該晶粒係堆疊成面朝背(Face to Back,F2B)。如果堆疊成F2B,係至少兩個晶粒堆疊,一個晶粒堆疊在另一個晶粒上,它們的主動區域面朝下。在一些實施例中,該較低晶粒包括在一基板之一背表面上的金屬化及電連接器例如微小凸塊,該電連接器連接該頂部晶粒至該金屬化。TSVs穿過該較低晶粒的基板,並經由該背部旁邊金屬化連接在該頂部晶粒上的該微小凸塊至該第二晶粒之該主動區域。在一些實施例中,該晶粒係堆疊成面朝面(F2F),其中該較低晶粒與該較高晶粒之該主動區域面向彼此,並藉由電連接器提供在該晶粒之間的連接性。在一F2F結構中,一TSV係穿過一個晶粒,例如該較低晶粒,及金屬化或在該背部形成的重佈電路,以提供連結給該封裝之複數個組件。
該SOIC架構係電耦合至其他元件晶粒,例如一或複數個記憶體和/或處理器。該記憶體存儲一或複數個指令。該處理器執行該一或複數個指令;當該一或複數個指令由該處理器執行時,該處理器被配置為執行數據分析和搜索查詢。
本揭露涉及一裝置,例如一計算機系統,其包括:一互連元件晶粒,其中該互連元件晶粒係一互連元件晶粒;至少兩個附加晶粒,其 中該至少兩個附加晶粒係SOIC晶粒,該至少兩個附加晶粒在該互連元件晶粒上設置為F2F;及至少一矽穿孔(TSV),以致能連接一信號線、電源線或地線至該互連元件晶粒的一相對表面及至少一電連接器或係一積體扇出(InFO)結構的至少一重佈電路結構係。該附加晶粒之至少一個係堆疊成F2B的一個三維(3D)積體電路晶粒。
互連元件晶粒
圖1A至圖1C繪示一元件晶粒100。元件晶粒100係一基礎/互連元件晶粒。如圖1A中所示,及如圖1B及1C中有更詳細之描述如下,元件晶粒100包括電連接器110及一重佈電路結構120,其被佈置成能帶來多種利益給大數據與AI之應用。具體而言,如圖1A中所示,元件晶粒100的第一表面100A,例如一頂表面或端表面,包括電連接器110。元件晶粒100之一第二表面100B,例如一底表面或背表面,包括一或複數個矽穿孔(TSV)130之一孔。
複數個電連接器110係藉由一導電材料所組成,例如金屬,及配置成任何合適的形狀和尺寸。複數個電連接器110可包括球形、凸塊連接器、金屬墊或任何連接器的其他合適型態。複數個電連接器110(在虛線框115內)可設置為提供通過元件晶粒100的連結。例如,複數個電連接器110係致能在藉由該互連元件晶粒連接獨立元件晶粒之間的連接性或致能在該元件晶粒及外部電路、端子或之類之間的連接性。在一些實施例中,複數個電連接器110係由一材料形成,其包括銅及可以配置成一圓的形狀,例如一個圓圈。複數個電連接器110可具有介於約2微米至約30微米之寬度。例如,複數個電連接器110可具有約30微米、約20微米、約10微米 之寬度和約5微米、約3微米或約2微米之長度。如圖1B中所示,複數個電連接器110(在虛線框115內)係被描述成在複數個電連接器110之間具有一約化節距。一節距係指介於兩個或複數個連接器之間的該間距。例如,參考圖1B,介於複數個電連接器110之間的一節距111係介於約2微米與約9微米之間(例如,約3微米、約4微米、約5微米、約6微米、約7微米及約8微米)。在一些實施例中,介於複數個電連接器110之間的該間距111係介於約1微米與2微米之間或小於1微米。
元件晶粒100還包括重佈電路結構120(例如,一個InFO結構)。重佈電路結構120係由嵌入在密封劑(例如絕緣密封材料)中的至少兩條金屬線或晶粒所組成,該密封劑係一低成本材料例如環氧樹脂模塑膠(Epoxy Mold Compound,EMC)。該複數個線或晶粒嵌入在絕緣封裝材料中,以在每個晶粒之間的空間配置作為複數個額外I/O連接點。因此,該重佈電路結構可以在低成本環氧樹脂材料中容納一高I/O計數。該重佈電路係使用適當的氣相沉積與圖案畫工藝來形成,用以路由在該晶粒上的複數個I/O連結至至該複數個外圍模塑膠區域。最小化或減少該複數個連接線之該長度以改善信號和電源完整性(SI/PI)。
根據一些實施例,圖1C繪示嵌入在元件晶粒100之密封劑121(例如,一絕緣密封材料)中的重佈電路結構120。重佈電路結構120係電連接至複數個導電端子(例如,複數個電子連接器110),該複數個導電端子配置在元件晶粒100之一表面(例如,第一表面100A)上。重佈電路結構120係包括複數個導線120A-120G,其提供複數個電連結至複數個電連接器110及至介於複數個電連接器110之間。雖然一個雙層重佈電路結 構係如圖1A和1B中所示,重佈電路結構120係包括額外或較少複數個層數。搭配在元件晶粒100中的重佈電路結構120,允許減少一晶粒結構之尺寸至少2.5倍。因此,一高I/O計數則無需在相鄰互連元件晶粒(例如一處理器或記憶體晶粒)上分配寶貴的矽(SI)區域即可達成。
參照圖1A,TSV 130提供一通道,藉由該通道使一複數個外部線路連接至元件晶粒100之該積體電路架構。TSV 130係可完全穿透或部分穿透元件晶粒100的一通道。TSV130可形成任何形狀與合適尺寸。在一實施例中,TSV 130可具有介於0.4微米與190微米之間的一寬度。在一些實施例中,TSV 130允許一或複數個連結至重佈電路結構120。在一些實施例中,TSV 130允許有來自第二表面100B的一或複數個連結,其可具有一或複數個導電端子配置於其上,從元件晶粒100之該一或複數個導電端子連接至複數個電連接器110(位於第一表面100A上)。換句話說,TSV 130提供至少一個連接路徑介於互連元件晶粒100之複數個相對邊(例如,該第一表面100A及複數個第二表面100B邊)。在一些實施例中,該一或複數個連結包括複數個輸入/輸出(IO)連結、複數個電源或接地連結或其組合的其中之一,介於複數個電連接器110及配置於第二表面100B上的一或複數個導電端子之間。如圖1A中所示係一單個TSV 130;然而,也可以包括額外複數個TSV。
在一些實施例中,元件晶粒100係配置為在元件晶粒間具有長度小於大約40微米(例如,小於大約30微米,小於大約20微米)。或小於約10微米)之小距離。因此,元件晶粒100的元件至元件或通道至通道的間隔係配置成明顯小於其他設計(例如印刷電路板PCB設計)中的相對 應間隔。本公開的實施例因而可以實現於需要整合密集封裝積體電路(例如,AI和大數據處理應用)的設計中。
元件晶粒100賦予了優於其他此類設計的好處。如上所述,配置如元件晶粒100的互連元件晶粒可以在減少通道至通道空間時保持大量的I/O連結,從而改善系統元件之間的關鍵連接路徑。例如,且如以下所述,在元件晶粒100之實施例中,給定連接區域內之諸如I/O連接之類的連接數目可以提高2500倍或更多。
關鍵連接路徑係定義為一連結路徑連接一系統(例如,一處理器或一記憶體元件晶粒)至其它如此的組合。關鍵連接路徑還可以描述成介於如此組合與外部電路連接到互連元件晶粒的I/O端子之間的連接路徑。如上所述,改善了關鍵連接路徑,即任何輸入到任何輸出間之最大路徑,而不會減少可用I/O連接的數量,也不會犧牲SI/PI性能。根據本公開之實施例,減小通道至通道之間隔以減小傳輸距離,其改善了元件晶粒100的延遲時間、性能和功耗特性。
示例性連接器特徵
圖2為根據一些實施例所繪示的電連接器210。電連接器210可具有介於約2微米與約30微米間之一寬度(“W”)。在一些實施例中,電連接器210的寬度係大約30微米、大約20微米、大約10微米和長度大約5微米、大約3微米或大約2微米。
在一些實施例中,電連接器210係有小於或等於大約2微米(例如,大約1.5微米,大約1微米和大約0.5微米)的節距。比較佈置在PCB上或其他封裝基板上的一晶粒結構,本實施例之連接器尺寸減小了至 少大約15倍。藉由改進縮小連接器寬度和間距而增加了一表面區域內之連接器數量。結果,根據一些實施例,晶粒至晶粒(例如,介於晶粒242和晶粒243之間)或通道至通道的間距係被改進為小於大約40微米(例如,大約30微米,大約20微米,大約10微米以及大約5微米)。
如圖3A和3B所繪示說明介於封裝設計中(圖3A)的球形連接與根據在一封裝中的SOIC架構之間的封裝連接數之比較。舉例來說,圖3A中的球連接器(例如,球連接器對313)係彼此相隔大約100微米。在圖3B中,根據本揭露之連接器間距(例如,連接器對323之間的間距)減小到約2微米或更小。
與其他設計相比,藉由將連接器間距減小到大約2微米或更小時,連接器的配置達成了在較小區域內的元件至元件凸塊群聚。因此,連接器間距減小了大約50倍。在此示例中,通道至通道間距離311/312因而可以在每個方向上減小大約50倍(也就是說,在X方向上減小50倍,在Y方向上減小50倍),從而大大提高了給定區域中連接器(例如I/O連接)之比例。因此,在此示例中,在給定區域中佈置的連接器數量(X×Y)可以提高約2500倍。本文所描述之實施例架構可以由此更有效地利用電路面積來提供增加I/O與元件晶粒間之其他積體電路連接以及與外部元件之連接。
使用互連元件晶粒之SOIC架構
如圖4A和4B中繪示使用元件晶粒100的一種示例性積體電路封裝400。如圖4A中所示,積體電路封裝400包括封裝組件440藉由連接區域415連接或鍵結到元件晶粒100。封裝組件400係元件晶粒,其中包 括主動元件(未示現於圖中)。在一些實施例中,封裝組件440包括一SOIC晶粒、一3DIC晶粒、一處理器晶粒、一電源管理晶粒、一邏輯晶粒、一通信管理晶粒(例如一基帶晶粒)或上述之組合。
複數個連接區域415係分別地藉由複數個電連接器110及411提供介於元件晶粒100和封裝部件440之間的複數個電連結。配置在複數個連接區域415中的連接器係包括複數個球形連接器、複數個凸型連接器、複數個焊球、複數個焊盤或將元件晶粒100附接到複數個封裝組件440的複數個連接器之任何其他類型。複數個連接區域415係包括藉由一共價鍵、覆晶技術或打線接合處理或之類等製成的複數個連結。在一些實施例中,複數個電連接器110和411包括複數個凸塊、複數個覆晶技術凸塊、複數個金屬墊、複數個金屬柱(其包括銅、錫、銀、鎳、金、前述之複數個合金、前述金屬之複數個複合層等或之類等)、具有複數個預焊料層之複數個金屬柱或上述之一組合。
在此示例中,積體電路封裝400之複數個封裝組件400包括記憶體元件晶粒441及444。記憶體元件晶粒441和444係SOICs,例如3DICs。具體而言,記憶體元件晶粒441和444的每個係一3DIC記憶體,例如動態隨機存取記憶體(DRAM)及靜態隨機存取記憶體(SRAM)。積體電路封裝400係進一步包括處理器元件晶粒442及443。根據圖1A至1C,記憶體元件晶粒441之一端子係連接至處理器元件晶粒443之一端子,例如,藉由複數個電連接器110及重佈電路結構120(例如,複數個導體120A至120C)的連結。每個封裝組件440係藉由TSV 130連接至複數個輸入/輸出(I/O)或其他複數個連接器。
TSV 130可對應至一單個TSV或在複數個TSV中的一個TSV(未示出)。TSV 130可提供一種途徑讓每個封裝組件440之一個或複數個I/O連結以連接至一外部設備之複數個I/O端子。在一個示例中,TSV 130可給記憶體元件晶粒441之複數個I/O連結提供一通道,以連接至其他封裝,例如一多核CPU封裝(如圖5中所描述的一CPU封裝500)。此外或可替代地,TSV 130可提供一通道,用以提供一電源或接地連結至複數個封裝組件440之每個或全部。
如圖4B中所示,元件晶粒100之一頂表面係包括幾個連接區域415,每個連接區域設置成藉由及介於元件晶粒100之間允許每個記憶體元件晶粒441至444之複數個連結。如相關於圖2之描述,藉減少該連接器間距到約2微米或更小,以達到減少元件至元件之凸點聚集。在此,在該指定區域(X×Y)中配置複數個連接器之該數量可提升約2500倍,用以提升連接性。
藉由透過互連元件晶粒以共用和優化複數個連結,積體電路封裝400可實現提升效能於例如大數據、AI以及需要大量計算和大量複數個I/O連結之其他應用。元件晶粒100滿足三個Vs。該封裝實現了縮短連接器間距及元件至元件的距離,從而改善容量、改善介於複數個組件之間以及與外部電路之間的該關鍵連接路徑,從而提升速度,及致能介於各種封裝組件之間的互連而不至於過度限制該複數個獨立系統組件。
使用一互連元件晶粒的一CPU封裝之SOIC架構實施
圖5根據一些實施例繪示一中央處理器(CPU)封裝500。CPU封裝500包括藉由複數個電連接器510,複數個處理器541至544經由 元件晶粒100連接。CPU封裝500係用於各種大數據應用,例如在一CPU場中。
在一些實施例中,一CPU晶片架構包括複數個多處理器,例如四個、八個或在一元件封裝上的n個處理核心。如上所述,藉由減少元件帶寬、改進高體積互連及減少傳輸距離使大數據處理能力更有效率。實施多核架構係實現大數據所需處理能力的關鍵。為了處理日益增多的數值與複雜計算、圖像處理與邏輯運算,運算時則需增加處理電能。否則,這些需求將拉緊處理器之能力。如本文所述,在元件晶粒100上實施多核架構使得多核封裝能夠滿足複雜處理需求,同時最小化因過多熱量產生、不良帶寬等引起的問題。因此,一元件或系統則能如本文所述之實施以達成優化AI和大數據功能,例如處理圖像。
如圖5中所示,根據本公開之實施例,複數個處理器541至544係藉由例如一個或複數個TSV 130來分享信號、電源和複數個I/O連接。此外,複數個處理器541至544係藉由重佈電路結構120彼此連接或連接到複數個其他封裝組件。例如,複數個處理器541至544係藉由複數個電連接器510、重佈電路結構120和/或TSV 130彼此連接、與複數個其他封裝部件連接或與複數個外部連結連接。因此,元件晶粒100允許以一優化連結計數(例如,I/O計數)來達成一封裝。
如上所述,藉由本揭露之複數個封裝達成的該縮減連接器間距及D2D距離,可致能提升傳輸速度及降低功率損耗。例如,在一些實施例中,該D2D距離係減小至小於約40微米(例如,小於約30微米,小於約20微米和小於約10微米)。該減小的間距,D2D距離和路由寬度減少 了在複數個互連元件之間的一傳輸信號線之長度,從而減少該延遲。此外,這些改進允許大幅提高在一元件區域內的複數個I/O連接器之該數量。
另外,在一單個元件封裝中配置數個處理核心可以減少每個處理器的處理負擔。此外,在減少每個連接元件晶粒之信號數量和I/O計數時,該中央處理器晶片架構之實施例可以在熱優化方面達成額外的改進。
CPU封裝500係不同於使用靜態封裝的一CPU場,例如藉由一PCB或其他插入元件連接的一CPU場。如上所述,可在維持複雜性和複數個配置之同時減少介於封裝組件之間的一關鍵連接路徑與延遲。再者,CPU封裝500可變換成以容納大量的複數個封裝部件。儘管並未表示出來,中央處理器封裝500也包括其他複數個封裝組件,例如SOIC晶粒,3DIC晶粒,包括複數個記憶體,複數個3DIC記憶體,積體處理器/記憶體晶片,或之類等。於此方面,不同的複數個緩存層次結構可以運用在該晶片上以及該晶片外。
在一些實施例中,CPU封裝500包括複數個處理器541至544,該複數個處理器541至544相對於元件晶粒100設置成面朝面布局,通過複數個連接器510連接,該複數個連接器510可係例如混和鍵結。一面朝面的配置,其中複數個處理器541至544之每個的一端表面堆疊及結合於元件晶粒100之一端表面上。因此CPU封裝500係配置為一般性地藉由元件晶粒100之一背表面,例如藉由TSV130,允許外部I/O與電源的連結。可替換之一些實施例係包括複數個封裝組件,如上之描述(未繪示出),在一F2B配置中的複數個處理器。
複數個處理器541至544因而能有效率地配置與互連,最小化在複數個獨立處理器和其他複數個元件之間的連接路徑。在一多核封裝中的複數個處理器之該有效配置,例如CPU封裝500,允許複雜的處理操作,以執行於更低的時脈速率,從而減少熱量產生。此外,減少D2D間距,例如,約少於40微米(例如,約少於30微米,約少於20微米,約少於10微米),在複數個互連元件之間減少該相應傳輸距離,以改善延遲和頻寬。
SOIC元件結構
根據本發明的實施例,圖6繪示一SOIC結構600。在一些實施例中,SOIC結構600係藉由直接晶粒堆疊及晶粒至晶粒鍵結形成,例如藉由一混合鍵合製程。例如,記憶體晶粒641至644及邏輯晶粒645係藉由混和接合製程來佈置與連接。TSVs 630可以提供優化互連性以致能高密度、高頻寬和低功率操作。
SOIC結構600係一3DIC SRAM,包括記憶體晶粒641至644相互堆疊並使用TSVs 630垂直互連。在一些實施例中,如圖6中所繪示之TSVs 630係線性地或共同地延伸。SOIC結構600額外地包括一控制器邏輯晶粒645,如圖所示於該堆疊中的該底部晶粒。邏輯晶粒645包括作為控制器的電路以提供處理功能,複數個I/O功能,以及之類等。SOIC結構600包括複數個電連接器610用以連接在一第一晶粒之該側正面上的一主動區域至在一第二晶粒之該背表面上的金屬化。一記憶體晶粒之一主動區域可包括,例如,在該記憶體晶片641至644之每個中的電路元件形成記憶體陣列或其它記憶體結構。每個記憶晶粒641到644之該背面上的金屬化可以提供I/O及其他連結性至該複數個電路元件。例如,在第一記憶晶粒641之該 表面上的一主動區域經由電連接器610連接至一第二記憶體晶粒642之該背部上的金屬化。在邏輯晶粒645之一表面上的複數個電連接器611連接該3DIC堆疊至其他複數個封裝組件,例如連接至該互連元件晶粒。
在一些實施例中,SOIC結構600包括TSVs 630用以實現在該獨立晶粒與相對於外部複數個封裝元件之間的有效與高效連接。TSVs 630允許一關鍵連接路徑631,例如,從該頂部或最外層記憶體晶粒641到複數個連接器611的該路徑,該路徑經過每個晶粒而允許資料之定址和訊號傳遞,從邏輯晶粒645到達每個記憶體晶粒641至644。邏輯晶粒645也可以稱為一應用程式處理器(AP)。藉一3DIC以這種方式堆疊且透過控制關鍵連接路徑631,以達到增進效能,以提供高密度、高頻寬及低功率的操作。藉由如所描述的配置這些堆疊,具有非常寬的資料匯流排的邏輯晶粒645係耦合至記憶體晶粒堆疊並且具有一個匹配寬I/O結構。
例如,如以上敘述之相關於圖2、4A、4B,配置於給定區域(X×Y)中的複數個連接器之該數量可提高約2500倍。因此,在一給定連接區域中可以實現一非常寬的資料匯流排,其可以對應至一或複數個連接區域415,如圖4A和4B中所示。SOIC架構600係藉由垂直堆疊每個元件以實現一更高密度的記憶體封包。該低D2D間距與垂直堆疊配置允許複數個獨立元件晶粒(例如641和645)在該SOIC結構600中對齊最佳化。因此,優化路由達成減少信號延遲與改進功耗。因此能存取大記憶體容量以提升記憶體頻寬。在一些實施例中,能實現2.4Gbit每秒(Gbps)或更高之一頻寬。
SOIC架構600係藉由一通用互連晶粒連接至其他複數個封裝組件。例如,SOIC架構係對應於在其他實施例中繪示的一或複數個封裝 組件,例如圖4A中所示的記憶體元件晶粒441和444。具體來說,SOIC架構600之邏輯晶粒645係記憶體元件晶粒441和444之一較低晶粒,並藉由連接器611連接至元件晶粒100。藉由該通用互連晶粒來分享複數個互連結構之I/O及複數個電源路徑,例如,藉由TSV 130的元件晶粒100和元件晶粒100之重佈電路120。藉由提供複數個通用互連路徑以改善複數個封裝組件連結之該拓撲結構,從而優化SOIC結構600之一關鍵連接路徑。因此便可以實現改進連接密度和更小的堆疊尺寸。
SOIC架構600係包括SRAM、DRAM或其他可堆疊的記憶體結構。藉由提供一堆疊結構使複數個記憶體晶粒及複數個連結配置在三維空間中,從而實現一更大密度的(和更短的)複數個連接路徑乃至於可伸縮性。因此,可以達成更大的記憶體密度、更快的存取時間、更少的功耗與更快的資料傳輸。本發明之一SOIC係3DIC SOIC,例如一3DIC SRAM或DRAM,係配置或封裝成堆疊晶圓。也就是說,可以形成及鍵結兩個或多個晶圓片,如此將其中一個晶圓片翻轉過來與另一個或複數個該其他晶圓片對齊。該翻轉的晶圓片和該相鄰的鏡像晶圓片可以粘合在一起。兩個晶圓片之複數個封裝組件可利用TSVs連接,如本例中描述之實施例所示。
本文描述之該複數個系統和該複數個元件包括一互連元件晶粒,用以致能在需要大量I/O和複數個電源連結之應用中的高寬帶、低延遲的應用。藉由提高SI/PI整合與減少複數個各種的連接系統組件之該關鍵連接路徑,該元件晶粒提高了複數個封裝中的效能,例如一CPU場或SOIC封裝,用以執行大數據和AI應用。
本揭露之實施例包括一元件與一互連元件晶粒,該互連元件晶粒包括至少一矽穿孔(TSV)、至少一重佈電路結構及複數個電連接器。該元件還包括配置在該互連元件晶粒上的複數個元件晶粒,藉由該複數個電連接器電連接到該互連元件晶粒。該至少一重佈電路結構包括嵌入在至少一密封劑中的一或複數個導體,此一或複數個導體電連接到配置在該互連元件晶粒之一第一表面上的複數個導電端子。該複數個元件晶粒之該至少一元件晶粒係一個三維積體電路(3DIC),該三維積體電路(3DIC)包括一或複數個3DIC電連接器鍵結至複數個電連接器之一相對應電連接器。該至少一元件晶粒及該互連元件晶粒可布置成一面對面配置,其中該至少一TSV電連接在該互連元件晶粒之該第一表面的複數個元件晶粒之至少一元件晶粒,經由一連結路徑至該互連元件晶粒之一第二表面。在一些實施例中,介於該複數個電連接器之每個電連接器之間的一間距係小於或等於約9微米。在一些實施例中,該複數個電連接器包括複數個球型電連接器、複數個凸塊電連接器、複數個金屬焊盤電連接器或其組合的至少一個。該3DIC包括複數個記憶體晶粒堆疊成一表面至背部(F2B)配置。在一些實施例中,該3DIC還包括一控制器晶粒,其中該複數個記憶體晶粒之每個記憶體晶粒包括至少一TSV,及每個記憶體晶粒係藉由通過該至少一TSV的連接路徑連接到該控制器晶粒。在一些實施例中,該複數個元件晶粒包括至少一處理器,該一處理器及該互連元件晶粒配置成一面對面結構,其中該至少一處理器係藉由該互連元件晶粒電連接到其他複數個元件晶粒。該3DIC係藉由該互連元件晶粒電連接至另一3DIC。在一些實施例中,介於該複數個電連接器之每個電連接器之間的一間距係介於約2微米至約9微米之間,及 其中每個電連接器之一寬度係介於約2微米至30微米之間。在一些實施例中,該第一表面係相對於該互連元件晶粒之該第二面。
根據一些實施例,一互連元件晶粒包括複數個電連接器、至少一重佈電路結構及至少一TSV。該複數個電連接器係配置在該互連元件晶粒之一表面上,其中該至少一重佈電路結構包括一或複數個導體嵌入在至少一密封劑中,該一或複數個導體電連接至配置在該表面上的複數個導電端子。該至少一TSV致能至少一連結,該至少一連結係從該互連元件晶粒之一不同表面到該複數個電連接器之一或複數個電連接器、該至少一重佈電路結構或其組合的其中之一。在一些實施例中,該複數個電連接器包括複數個球形電連接器、複數個凸型電連接器、複數個金屬墊電連接器或其組合的其中至少一個。在一些實施例中,該互連元件晶粒藉由該複數個電連接器、該至少一重佈電路結構或其組合的其中之一,以電連接至第一元件晶粒及第二元件晶粒。該第一元件晶粒及該第二元件晶粒之該至少一個係一積體晶片上系統(SOIC)晶粒,其中該複數個電連接器係配置成連接該SOIC晶粒之一表面至該互連元件晶粒之一表面。該複數個電連接器係配置成在該互連元件晶粒之一第一表面上,其中該至少一TSV藉由一連結路徑電連接該複數個電連接器至該互連元件晶粒之一第二表面,並且該第一表面係相對於該互連元件晶粒之該第二表面。
根據一些實施例,一系統包括一互連元件晶粒及複數個電連接器、至少一重佈電路結構,及至少一TSV。複數個元件晶粒係與該互連元件晶粒配置成一面朝面構造,其中該複數個元件晶粒包括至少一元件晶粒,該至少一元件晶粒具有一記憶體包且一處理器與該記憶體胞耦合。該 至少一重佈電路結構係包括嵌入在至少一密封劑中的一或複數個導體,該一或複數個導體電連接至配置在該互連元件晶粒之一表面上的複數個導電端子。在一些實施例中,該處理器基於存儲在記憶體胞中的指令配置為執行一數據查詢。該複數個電連接器係配置於該互連元件晶粒之一第一表面上。在一些實施例中,該至少一TSV電連接一或複數個連結,該一或複數個連結係經由該互連元件晶粒之一第二表面至該複數個電連接器之一或複數個電連接器、該至少一重佈電路結構或其組合的其中之一。該複數個電連接器係設置在該互連元件晶粒之一第一表面上,其中該至少一TSV電連接一連結路徑,該連結路徑係從複數個電連接器至該互連元件晶粒之一第二表面,及該第一面係相對於該互連元件晶粒之該第二表面。在一些實施例中,該至少一元件晶粒包括一積體晶片上系統(SOIC)元件。該至少一元件晶粒係包括具有複數個記憶體堆疊成一面朝背(F2B)結構的一記憶體元件。在一些實施例中,該至少一處理器及該至少一元件晶粒係與互連元件晶粒配置成一面朝面結構,該處理器係藉由該互連元件晶粒電連接至該至少一元件晶粒。
一SOIC架構的製造方法
根據一些實施例,圖7係一示例性方法700作為一SOIC晶片結構之該製造,例如圖1A至1C、4A、4B、5以及6所示的該元件晶粒與複數個SOIC結構。製造方法700係示例性的而非限制的。因此,在方法700中的額外或替代操作係運作於圖7中所示的該操作。此外,如圖7中所示的方法700之該操作順序係非限制的。
方法700開始於操作702及一元件晶粒(係一互連元件晶粒,例如,圖1A之元件晶粒100)之一或複數個重佈層(Redistribution Layers,RDLs)之該形成。每個RDL係由一導電材料形成,以路由連結至該晶片表面上(例如,圖1A之導線120A至120G)。在一示例中,每個RDL係藉由沉積與圖案化,在一或複數個環氧成型化合物(Epoxy Molding Compound,EMC)層上形成該導電材料,該一或複數個環氧成型化合物(EMC)層係EMC晶圓。每個RDL係藉由任何沉積與圖案化製程形成。例如,一重佈層係藉由物理氣相沉積(Physical Vapor Deposition,PVD)金屬化及電鍍製程的一金屬、金屬合金或類似物以形成。在一些實施例中,兩個或複數個RDLs係藉由沉積與圖案化製程及垂直堆疊而形成。
方法700執行操作704與一介電材料之該沉積以封裝該一或複數個RDLs。在一些實施例中,該介電材料係由電漿化學氣相沉積法或其他合適方法所沉積的一介電氧化物,例如氧化矽。該介電材料可隨後以化學機械拋光(Chemical Vapor Deposition,CMP)使之平坦化。在一可替代的實施例中,該介電材料係一成形材料(例如一環氧樹脂類材料),以之供應(例如,塗層)與置於冷卻與硬化。一旦該成形材料硬化後則能進行部分研磨和拋光。由上述過程之結果,該RDLs被封裝在該介電材料中。在一些實施例中,該密封劑延伸至該互連元件晶粒之該整個表面上。在其他實施例中,該密封劑(例如,密封劑121)提供結構性支撐。
參照圖7,方法700繼續到操作706,其中一或複數個電連接器(例如,複數個電連接器110)係在元件晶粒上堆疊SOIC結構前形成,以促進相鄰結構之機電耦合。在一些實施例中,複數個電連接器110係藉 由複數個鍵結墊結構和/或複數個混合鍵結結構和複數個介面層形成。在一些實施例中,複數個電連接器110係藉由連接、沉積和/或圖案複數個凸型連接器、複數個金屬墊,或任何其他合適類型之複數個連接器形成。例如,複數個電連接器110係藉由沉積一材料以形成,該材料包括銅與圖案化該材料成圓形(例如一圓圈)。
參照圖7,方法700繼續操作708,其中一或複數個矽穿孔(TSVs)係形成於該元件晶粒(例如,元件晶粒100)中。具體而言,一或複數個接觸孔形成於該元件晶粒100中,其利用例如一TSV製程直到暴露該元件晶粒100之一或複數個RDLs。然後,該一或複數個RDLs係通過該接觸孔電連接至該元件晶粒100之一一表面(例如,第二個表面100B)。如圖1A中所示,該重佈層120重新分布連結於該元件晶粒之第一表面100A和該元件晶粒之第二表面100B。
參照圖7,方法700繼續操作710,其中兩個或複數個元件晶粒(其中係,例如,圖2之複數個SOIC結構242及243之任一,圖4之441至444,圖5之541至544,或圖6之645)係堆疊於該元件晶粒(例如,元件晶粒100)上,以形成一SOIC架構結構。例如,兩個或複數個元件晶粒係藉由一SOIC結構之一製造方法形成(參照圖8之描述如下)。在一些實施例中,該兩個或複數個元件晶粒係包括至少一元件晶粒具有一記憶體胞及一處理器與該記憶體胞耦合。
根據一些實施例,圖8係用於一SOIC結構之該製造的一示例性方法800,例如在圖4A、4B及6中所示的該複數個結構。製造方法800係示例性的而非限制性的。因此,在方法800中的附加或替換操作係執行 代替如圖8中所示的操作。另外,如圖8中所示的方法800之該操作順序係非限制性的。
參考圖8,方法800係開始於操作802,其中一邏輯晶粒(例如,邏輯晶粒645,其係一AP)係藉由製造一控制晶片形成,用以提供程序、I/O與其它合適的功能。藉由所舉例之方式,操作802係包括形成一或複數個微處理器或CPUs,以包括在該邏輯晶粒中。
根據一些實施例,方法800繼續操作804,其中形成兩個或複數個記憶體晶粒。在一些實施例中,操作804包括形成具有一主動區域的一基板,例如複數個電路組件形成一記憶體陣列或其他記憶體結構。操作804包括在一記憶體晶粒之一第一側上形成該主動區域。操作804包括在每個晶記憶體晶粒上形成電連接器,用以提供I/O及其它連接性至該複數個電路組件。在一些實施例中,電連接器係藉由在每個記憶體晶粒之一第二表面上執行金屬化以形成。
參考圖8,方法800繼續操作806,其中一或複數個TSVs(例如,TSVs630)係在記憶體晶粒中形成。在一些實施例中,一或複數個TSVs係形成於該邏輯晶粒中(例如,邏輯晶粒645)。具體而言,一或複數個連接孔係在記憶體晶粒(例如,641至644)中和域邏輯晶粒(例如,645)形成,並藉由,例如,一TSV製程直到佈置一或複數個電路結構。如圖6中所示,該一或複數個電路結構係電連接至或通過一相鄰元件晶粒。
參考圖8,方法800繼續於操作808,其中兩個或複數個記憶體晶粒(例如,記憶體晶粒641至644)及邏輯晶粒(例如,邏輯晶粒645)相互堆疊與鍵合於另一個之頂部上。操作808係包含使用合適的粘接技術, 如混合接合、熔融接合、陽極接合、直接接合、常溫接合、壓力接合,和/或所述之組合致使該記憶體晶粒平坦化與接合接觸表面的一製程。在一些實施例中,該堆疊操作808係包括透過一對準程序來校準複數個SOIC結構並使用複數個對準標記作為引導,當複數個晶片層被堆疊時,它們的個別機械性與電性複數個連接點則能適當地對準。在某些實施例中,該對準係在一分離程式中執行。在一些實施例中,在一第一記憶體晶粒之該表面上的一主動區域(例如,記憶體晶粒641)藉由複數個電連接器(例如,電連接器610)連接至在一第二記憶體晶粒之一背表面(例如,記憶體晶粒642)上的金屬化。隨後,該複數個對準結構結合至該互連元件晶粒以形成一堆疊。在一些實施例中,該複數個結構係藉由一混合接合製程接合。
在一些實施例中,任何的該平坦化、粘接和對準製程係在一分離製程中執行。藉由非限制性示例之方式,未示出於一替代實施例中,一製造方法係包括從操作808開始的一平面化過程,例如操作804之後。
結論
以上概述了若干突施例的特征,以使熟知此項技術者可以更佳地理解本發明的各個態樣。熟知此項技術者應該理解,他們可以容易地使用本發明作為用於設計或修改其他製程與結構之基礎以實現相同目的和/或實現本文所介紹的實施例相同的優點。熟知此項技術者還應該理解到,該些等效構造並不背離本發明的精神及範圍,而且它們可以在不脫離本公開的精神及範圍的條件下對其作出各種改變、代替及變更。
本案內容之一技術態樣係關於一種積體電路裝置,包括:一互連元件晶粒,包括:至少一矽穿孔(Through-Silicon Via,TSV)、至少一重佈 電路結構以及複數個電連接器。複數個元件晶粒配置於該互連元件晶粒上,並藉由該複數個電連接器電連接至該互連元件晶粒,其中該至少一重佈電路結構包括嵌入在至少一密封劑的一或複數個導體。該一或複數個導體電連接至設置於該互連元件晶粒之一第一表面上的複數個導電端子,其中複數個元件晶粒之至少一元件晶粒係一三維積體電路(Three-Dimensional Integrated Circuit,3DIC)。複數個元件晶粒之至少一元件晶粒包括一或複數個3DIC電連接器鍵結至複數個電連接器之一相關電連接器,其中該至少一元件晶粒及該互連元件晶粒設置成一面朝面結構,其中至少一TSV藉由從互連元件晶粒之第一面至互連元件晶粒之一第二表面的一連接路徑,以電連接複數個元件晶粒之至少一元件晶粒。
在一實施例中之積體電路裝置,其中介於複數個電連接器之每個電連接器之間的一間距係小於或等於約9微米。
在一實施例中之積體電路裝置,其中複數個電連接器包括複數個球型電連接器、複數個凸型電連接器、複數個金屬墊電連接器或其組合的其中至少一個。
在一實施例中之積體電路裝置,其中3DIC包括複數個記憶體晶粒堆疊成一面朝背(Face to Back,F2B)結構。
在一實施例中之積體電路裝置,其中,3DIC還包括一控制器晶粒、複數個元件晶粒之每個元件晶粒包括至少一TSV及複數個元件晶粒之每個元件晶粒藉由經過複數個元件晶粒之至少一TSV的一連接路徑電連接至控制器晶粒。
在一實施例之積體電路裝置,其中複數個元件晶粒包括至少一處理器與互連元件晶粒配置成一面朝面結構,其中至少一處理器藉由互連元件晶粒電連接至其他複數個元件晶粒。
在一實施例中之積體電路裝置,其中3DIC藉由互連元件晶粒電連接至另一3DIC。
在一實施例中之積體電路裝置,其中介於複數個電連接器之每個電連接器之間的一間隔係介於約2微米及約9微米,其中複數個電連接器之每個電連接器之一寬度係介於約2微米及約30微米。
在一實施例中之積體電路裝置,其中第一表面係相對於互連元件晶粒之第二表面。
本案內容之一技術態樣係關於一種互連元件晶粒,包括:複數個電連接器、至少一重佈電路結構及至少一TSV。其中複數個電連接器配置於互連元件晶粒之一表面上。其中至少一重佈電路結構係包括嵌入至少一密封劑的一或複數個導體、一或複數個導體電連接配置於一第一表面上的複數個導電端子及其中至少一TSV致能至少一連結。至少一連結係從互連元件晶粒之一第二面到複數個電連接器之一或複數個電連接器的連結、從互連元件晶粒之一第二面到至少一重佈電路結構的連結或其組合的其中至少一個。
在一實施例中之互連元件晶粒,其中複數個電連接器包括複數個球型電連接器、複數個凸型電連接器、複數個金屬墊電連接器或其組合的其中至少一個。
在一實施例中之互連元件晶粒,其中互連元件晶粒藉由複數個電連接器、至少一重佈電路結構或其組合的至少一個,以電連接至一第一元件晶粒及一第二元件晶粒。
在一實施例中之互連元件晶粒,其中,第一元件晶粒及第二元件晶粒之至少一個係一積體晶片上系統(System on Integrated Chip,SOIC)晶粒,複數個電連接器配置成連接SOIC晶粒之一面至互連元件晶粒之一面。
在一實施例中之互連元件晶粒,其中:複數個電連接器配置於互連元件晶粒之第一面上;至少一TSV電連接一連接路徑,連接路徑係從複數個電連接器至互連元件晶粒之第二表面的連接路徑;及第一表面係相對於互連元件晶粒之第二面。
本案內容之一技術態樣係關於一種積體晶片上系統(System on Integrated Chip,SOIC)的製造方法,包括:形成一或複數個重佈層;將一或複數個層包覆在一介電封裝中,用以在一元件晶粒中形成至少一重佈電路結構;在元件晶粒之一第一面上形成一或複數個電連接器;在元件晶粒中形成至少一TSV,用以電連接一或複數個電連接器到元件晶粒之一第二表面,用以形成一互連元件晶粒;在互連元件晶粒之第一表面上配置複數個SOIC元件晶粒,其中複數個SOIC元件晶粒包括:至少一SOIC元件晶粒包括一記憶體胞;及一處理器與記憶體胞耦合。
在一實施例中之SOIC的製造方法,其中在元件晶粒中形成至少一TSV包括形成至少一TSV,用以電連接一或複數個連結,一或複數個連結係從互連元件晶粒之第二表面到複數個電連接器之一或複數個電連 接器的連結、從互連元件晶粒之第二面到至少一重佈電路結構的連結或其組合的其中至少一個。
在一實施例中之SOIC的製造方法,其中在元件晶粒中形成至少一TSV包括在元件晶粒中形成至少一TSV,用以電連接一或多電連接器到相對於互連元件晶粒之第一表面的第二表面。
在一實施例中之SOIC的製造方法,其中在互連元件晶粒之第一表面上配置複數個SOIC元件晶粒包括在互連元件晶粒之第一表面上配置至少一3D積體電路(3DIC)晶粒。
在一實施例中之SOIC的製造方法,其中在互連元件晶粒之第一表面上配置複數個SOIC元件晶粒包括在互連元件晶粒之第一表面上配置複數個SOIC元件晶粒,複數個SOIC元件晶粒之每個SOIC元件晶粒包括複數個記憶體晶粒堆疊成一面朝背(F2B)結構。
在一實施例中之SOIC的製造方法,其中在互連元件晶粒之第一表面上配置複數個SOIC元件晶粒包括在互連元件晶粒之第一表面上配置複數個SOIC元件晶粒,複數個SOIC元件晶粒之每個SOIC元件晶粒包括藉由互連元件晶粒配置至少一處理器及至少一元件晶粒成一面朝面結構;其中至少一處理器藉由互連元件晶粒電連接至至少一元件晶粒。
100:元件晶粒
100A:第一表面
100B:第二表面
110:電連接器
115:虛線框
120:重佈電路結構
130:矽穿孔

Claims (9)

  1. 一種積體電路裝置,包括:一互連元件晶粒,包括:至少一矽穿孔(Through-Silicon Via,TSV)、至少一重佈電路結構以及複數個電連接器;及複數個元件晶粒,配置於該互連元件晶粒上,並藉由該複數個電連接器電連接至該互連元件晶粒;其中該至少一重佈電路結構包括嵌入在至少一密封劑的一或複數個導體,該一或複數個導體電連接至設置於該互連元件晶粒之一第一表面上的複數個導電端子;其中該複數個元件晶粒之至少一元件晶粒係一三維積體電路(Three-Dimensional Integrated Circuit,3DIC),該複數個元件晶粒之該至少一元件晶粒包括一或複數個3DIC電連接器以鍵結至該複數個電連接器之一相關電連接器;其中該至少一元件晶粒及該互連元件晶粒設置成一面朝面結構;其中該至少一TSV藉由從該互連元件晶粒之該第一表面至該互連元件晶粒之一第二表面的一連接路徑,以電連接該複數個元件晶粒之該至少一元件晶粒;及該複數個電連接器之兩者之間的一間距係小於或等於約9微米。
  2. 如請求項1所述之積體電路裝置,其中該3DIC包括複數個記憶體晶粒堆疊成一面朝背(Face to Back,F2B)結構。
  3. 一種互連元件晶粒,包括:複數個電連接器,該複數個電連接器之兩者之間的一間距係小於或等於約9微米; 至少一重佈電路結構;及至少一TSV;其中該複數個電連接器配置於該互連元件晶粒之一表面上;其中該至少一重佈電路結構包括嵌入至少一密封劑的一或複數個導體,該一或複數個導體電連接配置於一第一表面上的複數個導電端子;及其中該至少一TSV致能至少一連結,該至少一連結係從該互連元件晶粒之一第二表面到該複數個電連接器之一或複數個電連接器的連結、從該互連元件晶粒之該第二表面到該至少一重佈電路結構的連結或其組合的其中至少一個。
  4. 如請求項3所述之互連元件晶粒,其中該互連元件晶粒藉由該複數個電連接器、該至少一重佈電路結構或其組合的至少一個電連接至一第一元件晶粒及一第二元件晶粒。
  5. 一種積體晶片上系統(System on Integrated Chip,SOIC)的製造方法,包括:形成一或複數個重佈層;將該一或複數個重佈層包覆在一介電封裝中,用以在一元件晶粒中形成至少一重佈電路結構;在該元件晶粒之一第一表面上形成一或複數個電連接器,該一或複數個電連接器的一者之一寬度係介於約2微米至30微米之間;在該元件晶粒中形成至少一TSV,用以電連接該一或複數個電連接器到該元件晶粒之一第二表面,用以形成一互連元件晶粒;及在該互連元件晶粒之該第一表面上配置複數個SOIC元件晶粒, 其中該複數個SOIC元件晶粒包括:至少一SOIC元件晶粒包括一記憶體胞;及一處理器與該記憶體胞耦合。
  6. 如請求項5所述之SOIC的製造方法,其中該在該元件晶粒中形成該至少一TSV包括形成該至少一TSV,用以電連接一或複數個連結,該一或複數個連結係從該互連元件晶粒之該第二表面到該複數個電連接器之一或複數個電連接器的連結、從該互連元件晶粒之該第二表面到該至少一重佈電路結構的連結或其組合的其中至少一個。
  7. 如請求項5所述之SOIC的製造方法,其中該在該互連元件晶粒之該第一表面上配置該複數個SOIC元件晶粒包括在該互連元件晶粒之該第一表面上配置至少一3D積體電路(3DIC)晶粒。
  8. 如請求項5所述之SOIC的製造方法,其中該在互連元件晶粒之該第一表面上配置該複數個SOIC元件晶粒包括在該互連元件晶粒之該第一表面上配置該複數個SOIC元件晶粒,該複數個SOIC元件晶粒之每個SOIC元件晶粒包括複數個記憶體晶粒堆疊成一面朝背(F2B)結構。
  9. 如請求項5所述之SOIC的製造方法,其中該在該互連元件晶粒之該第一表面上配置該複數個SOIC元件晶粒包括在該互連元件晶粒之該第一表面上配置該複數個SOIC元件晶粒,該複數個SOIC元件晶粒之每個SOIC元件晶粒包括藉由該互連元件晶粒配置 該至少一處理器及該至少一元件晶粒成一面朝面結構;其中該至少一處理器藉由該互連元件晶粒電連接至該至少一元件晶粒。
TW108143261A 2018-11-28 2019-11-27 積體電路裝置、互連元件晶粒及積體晶片上系統的製造方法 TWI748291B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862772380P 2018-11-28 2018-11-28
US62/772,380 2018-11-28
US16/562,540 US20200168527A1 (en) 2018-11-28 2019-09-06 Soic chip architecture
US16/562,540 2019-09-06

Publications (2)

Publication Number Publication Date
TW202038404A TW202038404A (zh) 2020-10-16
TWI748291B true TWI748291B (zh) 2021-12-01

Family

ID=70770041

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108143261A TWI748291B (zh) 2018-11-28 2019-11-27 積體電路裝置、互連元件晶粒及積體晶片上系統的製造方法

Country Status (3)

Country Link
US (2) US20200168527A1 (zh)
CN (1) CN111244081A (zh)
TW (1) TWI748291B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11222884B2 (en) * 2018-11-28 2022-01-11 Taiwan Semiconductor Manufacturing Co., Ltd. Layout design methodology for stacked devices
US10978426B2 (en) * 2018-12-31 2021-04-13 Micron Technology, Inc. Semiconductor packages with pass-through clock traces and associated systems and methods
US20230413586A1 (en) * 2020-01-20 2023-12-21 Monolithic 3D Inc. 3d semiconductor devices and structures with electronic circuit units
WO2021241048A1 (ja) * 2020-05-28 2021-12-02 パナソニックIpマネジメント株式会社 Aiチップ
CN111883513A (zh) * 2020-06-19 2020-11-03 北京百度网讯科技有限公司 芯片封装结构及电子设备
US11239169B1 (en) 2020-07-24 2022-02-01 Micron Technology, Inc. Semiconductor memory stacks connected to processing units and associated systems and methods
US11675731B2 (en) 2020-08-20 2023-06-13 Global Unichip Corporation Data protection system and method thereof for 3D semiconductor device
US11687472B2 (en) 2020-08-20 2023-06-27 Global Unichip Corporation Interface for semiconductor device and interfacing method thereof
US11031923B1 (en) 2020-08-20 2021-06-08 Global Unichip Corporation Interface device and interface method for 3D semiconductor device
US11670614B2 (en) * 2020-10-02 2023-06-06 Qualcomm Incorporated Integrated circuit assembly with hybrid bonding
US20220320045A1 (en) * 2021-03-31 2022-10-06 Taiwan Semiconductor Manufacturing Company Limited Semiconductor device including power management die in a stack and methods of forming the same
CN113113366B (zh) * 2021-04-14 2024-09-20 苏州震坤科技有限公司 半导体覆晶封装结构及方法
TWI828052B (zh) * 2022-01-27 2024-01-01 鯨鏈科技股份有限公司 基於晶體堆疊架構的計算機系統和記憶體管理方法
JP2023183843A (ja) * 2022-06-16 2023-12-28 キオクシア株式会社 半導体装置および半導体装置の製造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014078130A1 (en) * 2012-11-15 2014-05-22 Amkor Technology, Inc. Semiconductor device package with a die to interposer wafer first bond
TW201834086A (zh) * 2016-11-14 2018-09-16 台灣積體電路製造股份有限公司 封裝結構及其形成方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8963334B2 (en) * 2011-08-30 2015-02-24 Taiwan Semiconductor Manufacturing Company, Ltd. Die-to-die gap control for semiconductor structure and method
US9443783B2 (en) * 2012-06-27 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC stacking device and method of manufacture
US9297971B2 (en) * 2013-04-26 2016-03-29 Oracle International Corporation Hybrid-integrated photonic chip package with an interposer
WO2016025478A1 (en) * 2014-08-11 2016-02-18 Massachusetts Institute Of Technology Interconnect structures for assembly of semiconductor structures including at least one integrated circuit structure
US11018099B2 (en) * 2014-11-26 2021-05-25 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure having a conductive bump with a plurality of bump segments
EP3255668A4 (en) * 2015-04-14 2018-07-11 Huawei Technologies Co., Ltd. Chip
US9768145B2 (en) * 2015-08-31 2017-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming multi-die package structures including redistribution layers
US10529690B2 (en) * 2016-11-14 2020-01-07 Taiwan Semiconductor Manufacturing Company, Ltd. Package structures and methods of forming the same
TWI606531B (zh) * 2017-03-30 2017-11-21 義守大學 適用於三維晶片的缺陷測試方法及系統
US10317459B2 (en) * 2017-04-03 2019-06-11 Nvidia Corporation Multi-chip package with selection logic and debug ports for testing inter-chip communications
US10217720B2 (en) * 2017-06-15 2019-02-26 Invensas Corporation Multi-chip modules formed using wafer-level processing of a reconstitute wafer
US11004477B2 (en) * 2018-07-31 2021-05-11 Micron Technology, Inc. Bank and channel structure of stacked semiconductor device
US10770398B2 (en) * 2018-11-05 2020-09-08 Micron Technology, Inc. Graphics processing unit and high bandwidth memory integration using integrated interface and silicon interposer
US10756019B1 (en) * 2018-11-27 2020-08-25 Xilinx, Inc. Systems providing interposer structures

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014078130A1 (en) * 2012-11-15 2014-05-22 Amkor Technology, Inc. Semiconductor device package with a die to interposer wafer first bond
TW201834086A (zh) * 2016-11-14 2018-09-16 台灣積體電路製造股份有限公司 封裝結構及其形成方法

Also Published As

Publication number Publication date
TW202038404A (zh) 2020-10-16
US20220375827A1 (en) 2022-11-24
CN111244081A (zh) 2020-06-05
US20200168527A1 (en) 2020-05-28

Similar Documents

Publication Publication Date Title
TWI748291B (zh) 積體電路裝置、互連元件晶粒及積體晶片上系統的製造方法
US20240250067A1 (en) Multi-die package structures including redistribution layers
JP7487213B2 (ja) プロセッサおよびダイナミック・ランダムアクセス・メモリを有する接合半導体デバイスおよびそれを形成する方法
KR101884971B1 (ko) 더미 다이들을 갖는 팬-아웃 적층 시스템 인 패키지(sip) 및 그 제조 방법
CN102931102B (zh) 多芯片晶圆级封装的方法
US20230154897A1 (en) High bandwidth die to die interconnect with package area reduction
US11444067B2 (en) Stacked interposer structures, microelectronic device assemblies including same, and methods of fabrication, and related electronic systems
US20230352412A1 (en) Multiple die package using an embedded bridge connecting dies
CN113410223B (zh) 芯片组及其制造方法
US20240071940A1 (en) Creating interconnects between dies using a cross-over die and through-die vias
CN116108900A (zh) 加速器结构、生成加速器结构的方法及其设备
Lau Chiplet design and heterogeneous integration packaging
US20240136295A1 (en) Front end of line interconnect structures and associated systems and methods
CN114400219A (zh) 半导体器件及其制造方法、封装器件和电子装置
WO2023056876A1 (zh) 纵向堆叠芯片、集成电路装置、板卡及其制程方法
US20230230902A1 (en) Semiconductor package structure and manufacturing method thereof
US12107050B2 (en) Front end of line interconnect structures and associated systems and methods
WO2022068467A1 (zh) 封装结构、装置、板卡及布局集成电路的方法
US11289440B1 (en) Combination-bonded die pair packaging and associated systems and methods
US20240215269A1 (en) Glass substrate device with through glass cavity
US20240213169A1 (en) Low die height glass substrate device and method
US20220130781A1 (en) Circuit substrate structure and manufacturing method thereof
WO2012021310A1 (en) Disaggregated semiconductor chip assembly and packaging technique
WO2022160102A1 (zh) 芯片堆叠结构及其制备方法、芯片堆叠封装、电子设备
US20240213170A1 (en) Glass substrate device with embedded components