TWI726712B - 驅動控制器 - Google Patents
驅動控制器 Download PDFInfo
- Publication number
- TWI726712B TWI726712B TW109115103A TW109115103A TWI726712B TW I726712 B TWI726712 B TW I726712B TW 109115103 A TW109115103 A TW 109115103A TW 109115103 A TW109115103 A TW 109115103A TW I726712 B TWI726712 B TW I726712B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- circuit
- control
- control circuit
- light
- Prior art date
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本揭示內容關於一種驅動控制器,包含發光控制電路、補償控制電路及重置電路。發光控制電路用以根據啟動訊號輸出發光控制訊號至畫素電路。當發光控制訊號於第一準位時,畫素電路驅動發光元件發光。當發光控制訊號於第二準位時,畫素電路關斷發光元件。補償控制電路用以根據啟動訊號及第一時脈訊號輸出第一掃描訊號。重置電路電性連接於發光控制電路及補償控制電路,用以根據觸發訊號輸出重置訊號。發光控制電路根據重置訊號將發光控制號控制於第二準位。
Description
本揭示內容關於一種驅動控制器,特別是能根據觸發訊號,分別產生發光控制訊號及掃描訊號的電路。
隨著電子科技的快速進展,顯示裝置已被廣泛地應用在人們的生活當中,諸如智慧型手機或電腦等。以液晶螢幕為例,螢幕上的每個畫素係連接於資料線及掃描線,以根據控制器發送的訊號,逐一進行重置、補償電壓及發光等動作,進而呈現出對應的畫面。控制器必須精確地控制每個訊號的準位,以確保顯示裝置的顯示品質。
本揭示內容關於一種驅動控制器,包括發光控制電路、補償控制電路及重置電路。發光控制電路用以根據啟動訊號輸出發光控制訊號至畫素電路。當發光控制訊號具有第一準位時,畫素電路驅動發光元件發光。當發光控制訊號具有第二準位時,畫素電路關斷發光元件。補償控制電路電性連接於發光控制電路,用以根據啟動訊號及第一時脈訊號輸出第一掃描訊號。重置電路電性連接於發光控制電路及補償控制電路,用以根據觸發訊號輸出重置訊號。發光控制電路根據重置訊號,將發光控制訊號控制於第二準位。
據此,由於重置電路能根據觸發訊號,確保發光控制訊號被控制於第二準位,故即可有效防止畫素電路在非預期的情況下驅動發光元件,而造成的閃爍現象。
以下將以圖式揭露本發明之複數個實施方式,為明確說明起見,許多實務上的細節將在以下敘述中一併說明。然而,應瞭解到,這些實務上的細節不應用以限制本發明。也就是說,在本發明部分實施方式中,這些實務上的細節是非必要的。此外,為簡化圖式起見,一些習知慣用的結構與元件在圖式中將以簡單示意的方式繪示之。
於本文中,當一元件被稱為「連接」或「耦接」時,可指「電性連接」或「電性耦接」。「連接」或「耦接」亦可用以表示二或多個元件間相互搭配操作或互動。此外,雖然本文中使用「第一」、「第二」、…等用語描述不同元件,該用語僅是用以區別以相同技術用語描述的元件或操作。除非上下文清楚指明,否則該用語並非特別指稱或暗示次序或順位,亦非用以限定本發明。
請參閱第1A及1B圖所示,本揭示內容係關於一種驅動控制器100。驅動控制器100用以控制顯示裝置200上的畫素電路210。如第1圖所示,在部份實施例中,畫素電路210包含複數個畫素單元P,且畫素單元P排列為第一列畫素單元P1、第二列畫素單元P2…等多列。每一列畫素單元對應到一個驅動控制器100。驅動控制器100用以輸出訊號,以控制畫素電路210進行重置、補償、資料寫入等動作。
第1B圖所示為其中一個畫素單元P的示意圖。驅動控制器100傳送第一掃描訊號S1、第二掃描訊號S2、發光控制訊號EM及相鄰控制訊號S1[n+1]至畫素單元P,以依序進行訊號清除(重置)、資料補償及寫入資料電壓Vdata。在部份實施例中,畫素單元P包含多個電晶體Ta~Tg,並根據供電電源Vdd、Vss及參考電壓Vref、資料電壓Vdata進行重置、補償、資料寫入等動作。由於本領域人士能理解畫素單元的內部組成及運作,故在此不另贅述。本揭示內容之技術重點,在於驅動控制器100的電路組成,以及驅動控制器100產生第一掃描訊號S1、第二掃描訊號S2及發光控制訊號EM之方式。
請參閱第2圖所示,為根據本揭示內容之部份實施例所繪製的驅動控制器100示意圖。在該實施例中,驅動控制器100包含發光控制電路110、補償控制電路120及重置電路130。請搭配參閱第1A~2圖所示,發光控制電路110用以根據啟動訊號SA產生發光控制訊號EM,且輸出發光控制訊號EM至畫素電路210。當發光控制訊號EM處於第一準位(如:低電位)時,畫素單P的電晶體Ta將會導通,使畫素電路210驅動發光元件L發光。當發光控制訊號EM處於第二準位(如:高電位)時,畫素單元P中的電晶體Ta將關斷,使發光元件L無法根據供電電源Vdd、Vss發光。
補償控制電路120電性連接於發光控制電路110,且且用以根據啟動訊號SA及第一時脈訊號CK1輸出第一掃描訊號S1。在部份實施例中,補償控制電路120還會根據啟動訊號SA及第二時脈訊號CKA輸出第二掃描訊號S2。第一掃描訊號S1及第二掃描訊號S2係用以控制畫素單元P內的各電晶體,使畫素單元P進行電壓補償,並寫入黑畫面資料。
重置電路130電性連接於發光控制電路110及補償控制電路120。重置電路130用以根據觸發訊號輸出重置訊號Vre。請參閱第3圖所示,在顯示裝置200剛啟動(即,接通電源的Power on狀態)時,發光控制電路110將根據重置訊號Vre,將發光控制訊號EM控制在第二準位,使畫素單元P關斷發光元件L,避免畫素單元P中殘餘的電壓提前驅動發光元件L發光,而產生閃爍現象。
在本實施例中,畫素單元P及驅動控制器100中的各開關元件係由P型 TFT (薄膜電晶體)實現。對於P型TFT而言,禁能準位為高電位、致能準位為低電位。反之,當若以N型 TFT實現開關元件時,禁能準位為低電位、致能準位為高電位。
在本實施例中,重置訊號Vre為致能訊號(即,低電位),用以導通補償控制電路120中的特定開關元件(如第2圖標示之121a,詳情將於後續段落中說明),以根據致能電壓Vgh,關斷發光控制電路110中的特定開關元件(如第2圖標示之SW2,詳情將於後續段落中說明)。據此,如第2圖所示,雖然驅動控制器100係整合了發光控制電路110及掃描控制電路120,但重置電路130能確保發光控制訊號EM維持在第二準位,以避免閃爍現象的產生。
在此說明發光控制電路110的組成,在部份實施例中,發光控制電路110包含第一控制開關SW1。第一控制開關SW1的第一端電性連接於輸出節點Nem,以透過輸出節點Nem將發光控制訊號EM輸出至畫素電路210。第一控制開關SW1的第二端電性連接於禁能電壓Vgh(如:高電位)。第一控制開關SW1的控指端接收啟動訊號SA,以響應於啟動訊號SA導通。輸出節點Nem的電位隨著禁能電壓Vgh而被控制在第二電位。
發光控制電路110還包含第二控制開關SW2。第二控制開關SW2電性連接於第一致能電壓Vgl1及輸出節點Nem之間。第二控制開關SW2之控制端電性連接於掃描控制電路120,且響應於禁能電壓Vgh而關斷,使得發光控制訊號EM不會因為導通至第一致能電壓Vgl1而處於第一準位(如:低電位)。
第2及3圖所示之電路僅為本揭示內容的部份實施例,發光控制電路110及補償控制電路120的內部電路組成並不以第2及3圖所示為限。在部份實施例中,發光控制電路110及補償控制電路120係封裝於同一個驅動控制器100中,如第2及3圖所示,發光控制電路110及補償控制電路120間具有許多相連的節點。為了確保顯示裝置剛啟動時,發光控制訊號EM能維持在第二準位,發光控制電路110中的第一控制開關SW1須被導通、第二控制開關SW2則必須關斷。
在此說明補償控制電路120的電路細節如後。補償控制電路120包含接收電路121。接收電路121用以響應於重置訊號Vre以接收禁能電壓Vgh,且根據禁能電壓Vgh關斷第二控制開關SW2。在部份實施例中,接收電路121包含第一接收開關121a及第二接收開關121b。第一接收開關121a之控制端用以接收重置訊號Vre,以響應於重置訊號Vre導通。如圖所示,第一接收開關121a導通時,補償控制電路121將能禁能電壓Vgh,且禁能電壓Vgh會透過輸入節點Na,被施加至第二控制開關SW2的控制端,以關斷第二控制開關SW2。
第二接收開關121b電性連接於第二致能電壓Vgl2及第一接收開關121a之間。該第二接收開關121b響應於控制時脈訊號CK3導通或關斷。在接收電路121根據重置訊號Vre接收禁能電壓Vgh時,控制時脈訊號CK3係維持在禁能準位,防止輸入節點Na透過第二接收開關121b被導通至第二致能電壓Vgl2。
在部份實施例中,控制時脈訊號CK3係用以控制其他驅動控制器100。如第1A圖所示,若第2圖所示之控制驅動器100係用以根據第一時脈訊號CK1輸出第一掃描訊號S1,以控制第一列畫素單元P。第2圖所示之控制時脈訊號CK3係用以控制其他列的畫素單元P。當控制時脈訊號CK3導通第二接收開關121b時,第二致能電壓Vgl2將會使掃描控制電路120停止輸出第一掃描訊號S1及第二掃描訊號S2。然而,在顯示裝置剛啟動(Power on)時,為了防止閃爍現象,控制時脈訊號CK3係維持在禁能準位,確保不會影響到發光控制訊號EM的準位。
請參閱第2及3圖所示,在部份實施例中,補償控制電路120還包含第一開關元件T1。第一開關元件T1之控制端接收啟動訊號SA,以響應於啟動訊號SA而導通。在第一開關元件T1導通時,第一開關元件T1將根據第一時脈訊號CK1,透過第一掃描節點N1輸出第一掃描訊號S1。
在部份實施例中,補償控制電路120還包含第二開關元件T2。第二開關元件T2電性連接於第一掃描節點N1及禁能電壓Vgh之間。第二開關元件T2的控制端連接至輸入節點Na,以透過第一接收開關121a接收禁能電壓Vgh。意即,當第一接收開關121a導通時,第二開關元件T2將響應於禁能電壓Vgh而關斷。如第2圖所示,在第一開關元件T1導通、第二開關元件T2關斷時,補償控制電路120將根據第一時脈訊號CK1輸出第一掃描訊號S1。反之,當在第一開關元件T1關斷、第二開關元件T2導通時,第一掃描節點N1將被控制於禁能電壓Vgh,而不會輸出第一掃描訊號S1。
在部份實施例中,補償控制電路120還包含第三開關元件T3。第三開關元件T3用以響應於啟動訊號SA而導通,且用以根據第二時脈訊號CKA,透過第二掃描節點N2輸出第二掃描訊號S2。
在部份實施例中,補償控制電路120還包含第四開關元件T4。第四開關元件T4電性連接於第二掃描節點N2及禁能電壓Vgh之間。第四開關元件T4的控制端連接至輸入節點Na,以透過該第一接收開關121a接收禁能電壓Vgh。意即,當第一接收開關121a導通時,第四開關元件T4將響應於禁能電壓Vgh而關斷。如第2圖所示,在第三開關元件T3導通、第四開關元件T4關斷時,補償控制電路120將根據第二時脈訊號CKA輸出第二掃描訊號S2。反之,當第三開關元件T3關斷、第四開關元件T4導通時,第二掃描節點N2將被控制於禁能電壓Vgh,而不會輸出第二掃描訊號S2。
同理,在部份實施例中,補償控制電路120還包含第五開關元件T5及第六開關元件T6。第五開關元件T5響應於啟動訊號SA導通,以根據第一時脈訊號CK1輸出當級起始訊號ST[n]。第六開關元件T6則透過該第一接收開關121a接收禁能電壓Vgh。意即,當第一接收開關121a導通時,第六開關元件T6將響應於禁能電壓Vgh而關斷。
在此說明重置電路130之組成如後。在部份實施例中,重置電路130包含重置開關TR。重置開關TR響應於觸發訊號Vgb而導通,使得重置電路130將接收到的重置訊號Vre輸出至掃描控制電路120。在部份實施例中,重置電路130根據觸發頻率輸出重置訊號Vre。意即,觸發訊號Vgb具有致能頻率,以固定頻率導通重置開關TR。
請參閱第4圖所示,係驅動控制器100的訊號時序圖。時間t1~t2期間為顯示裝置200剛啟動的重置階段,觸發訊號Vgb將具有致能準位(即,低電位),以導通重置開關TR。在部份實施例中,發光控制電路110還包含第一電容C1。第一電容C1電性連接於第二控制開關SW2的控制端及輸出節點Nem之間。據此,觸發訊號Vgb可為脈衝訊號,瞬間導通重置開關TR,且第一電容C1用以儲存接收到的重置訊號Vre之電壓,使第二控制開關SW2於時間t1~t2期間內皆維持關斷。
在部份實施例中,補償控制電路120還包含第二電容C2。第二電容C2之一端電性接於第一開關元件T1之控制端,其另一端則透過第七開關元件T7電性接於第一掃描節點N1,用以儲存啟動訊號SA之電壓值。同樣地,補償控制電路120還包含第三電容C3。第三電容C3電性連接於第二開關元件T2之控制端及第二掃描節點N2之間,用以儲存啟動訊號SA之電壓值。
第4圖繪示出複數個第一時脈訊號CK1~CK4以及複數個第二時脈訊號CKA~CKC。第一時脈訊號CK1~CK4及第二時脈訊號CKA~CKC係分別對應於不同的驅動控制器100。如第1A圖所示,其中一個驅動控制器100根據第一時脈訊號CK1及第二時脈訊號CKA輸出第一掃描訊號S1及第二掃描訊號S2至對應的第一列畫素單元P1。同時,該驅動控制器100會使用時脈訊號CK3作為前述之控制時脈訊號。另一個驅動控制器100根據第一時脈訊號CK2及第二時脈訊號CKB輸出第一掃描訊號S1及第二掃描訊號S2至對應的第二列畫素單元P2,以此類推。
如第4圖所示,在時間t1~t2期間,第一時脈訊號CK1~CK4係保持禁能準位(即,高準位),防止導通第二接收開關121b,而影響發光控制訊號EM的準位。第一時脈訊號CK1~C4及第二時脈訊號CKA~CKC皆為脈衝訊號,且依序致能,以分別對應到不同列的畫素單元P。
請參閱第1A~2圖所示,在部份實施例中,驅動控制器100還包含觸發電路140。觸發電路140電性連接於發光控制電路110及補償控制電路120。觸發電路140根據前級起始訊號或後級起始訊號輸出觸發訊號SA。例如:驅動控制器100用以控制第 n列的畫素單元P,則「前級起始訊號」即為第n-1列畫素單元P接收到時脈訊號時所產生的起始訊號。「後級起始訊號」則為第n+1列畫素單元P接收到時脈訊號時所產生的起始訊號。
在部份實施例中,發光控制訊號EM用以驅動畫素電路210中的第一列畫素單元(或第n列畫素單元)。前級起始訊號或後級起始訊號係對應於畫素電路210中相鄰於第一列畫素單元的第二列畫素單元(即,第n-1列畫素單元或第n+1列畫素單元)。
舉例而言,第2圖所示之實施例中,驅動控制器100根據第一時脈訊號CK1輸出當級的啟始訊號ST[n]。驅動控制器100透過觸發電路140取得啟動訊號SA。在該實施例中觸發電路140包含第一觸發開關141及第二觸發開關142。第一觸發開關141係響應於下行訊號U2D導通,以接收前級驅動控制器傳來的前級起始訊號ST[n-1]。意即,驅動控制器100會隨著前一級的驅動控制器而啟動。
同理,第二觸發開關142係響應於上行訊號D2U導通,以接收後級驅動控制器傳來的後級起始訊號ST[n+1]。意即,驅動控制器100會隨著後一級的驅動控制器而啟動。
觸發電路140係選擇性地導通第一觸發開關141或第二觸發開關142,以接收前級起始訊號ST[n-1]或後級起始訊號ST[n+1]。前級起始訊號ST[n-1]或後級起始訊號ST[n+1]用以導通補償控制電路120中之第八開關元件T8,以接收第三致能電壓Vgl3,並產生啟動訊號SA。
在部份實施例中,觸發訊號Vgb的電壓、第一致能電壓Vgl1、第二致能電壓Vgl2、第三致能電壓Vgl3以及重置訊號Vre的電壓值皆由同一個參考電壓源提供,且屬於致能電位(低電位),用以導通對應的電晶體開關。
請參閱第5A及5B圖所示,係根據本揭示內容之另一實施例所繪製的訊號波形時序圖。其中,第5A圖為顯示裝置200啟動後顯示第一幀畫面的時序、第5B圖為顯示裝置200顯示第二幀畫面的時序。訊號S1[1]~S1[3]代表用以驅動第一列畫素單元P1~第三列畫素單元P3的第一掃描訊號。訊號S2[1]~S2[3]代表用以驅動第一列畫素單元P1~第三列畫素單元P3的第二掃描訊號。訊號EM代表用以驅動第一列畫素單元P1~第三列畫素單元P3的發光控制訊號。
如第5A圖所示,在該實施例中,觸發訊號Vgb係保持於致能準位(低電位),使顯示裝置200啟動後至顯示第一幀畫面的過程中,發光控制訊號EM皆能維持第二準位,確保發光元件L被關斷。在完成啟動,顯示裝置200即將顯示影像訊號所對應之畫面時(如第5B圖所示),觸發訊號Vgb方變更為禁能準位(高電位)。如前所述,若發光控制電路110中設有第一電容C1,則觸發訊號Vgb能以脈衝形式發送。
前述各實施例中的各項元件、方法步驟或技術特徵,係可相互結合,而不以本揭示內容中的文字描述順序或圖式呈現順序為限。
雖然本揭示內容已以實施方式揭露如上,然其並非用以限定本揭示內容,任何熟習此技藝者,在不脫離本揭示內容之精神和範圍內,當可作各種更動與潤飾,因此本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。
100:驅動控制器
110:發光控制電路
120:補償控制電路
121a:第一接收開關
121b:第二接收開關
121:接收電路
130:重置電路
140:觸發電路
200:顯示裝置
210:畫素電路
P:畫素單元
P1:第一列畫素單元
P2:第二列畫素單元
P3:第三列畫素單元
Ta:電晶體
Tb:電晶體
Tc:電晶體
Td:電晶體
Te:電晶體
Tf:電晶體
Tg:電晶體
Vdd:供電電源
Vss:供電電源
Vdata:資料電壓
Vref:參考電壓
SA:啟動訊號
SW1:第一控制開關
SW2:第二控制開關
T1:第一開關元件
T2:第二開關元件
T3:第三開關元件
T4:第四開關元件
T5:第五開關元件
T6:第六開關元件
T7:第七開關元件
T8:第八開關元件
TR:重置開關
S1:第一掃描訊號
S2:第二掃描訊號
EM:發光控制訊號
S1[n+1]:相鄰控制訊號
S1[1]:第一掃描訊號
S2[1]:第二掃描訊號
EM[1]:發光控制訊號
S1[2]:第一掃描訊號
S2[2]:第二掃描訊號
EM[2]:發光控制訊號
S1[3]:第一掃描訊號
S2[3]:第二掃描訊號
EM[3]:發光控制訊號
CK1:時脈訊號
CK2:時脈訊號
CK3:時脈訊號
CK4:時脈訊號
CKA:時脈訊號
CKB:時脈訊號
CKC:時脈訊號
Vre:重置訊號
VA:啟動訊號
Vgl1:第一致能電壓
Vgl2:第二致能電壓
Vgl3:第三致能電壓
Vgb:觸發訊號
Vgh:禁能電壓
N1:第一節點
N2:第二節點
Na:輸入節點
Nem:輸出節點
ST[n]:起始訊號
ST[n-1]:前級起始訊號
ST[n+1]:後級起始訊號
U2D:下行訊號
D2U:上行訊號
C1:第一電容
C2:第二電容
C3:第三電容
t1:時間
t2:時間
第1A圖為根據本揭示內容之部分實施例所繪示的顯示裝置的示意圖。
第1B圖為根據本揭示內容之部分實施例所繪示的畫素單元的示意圖。
第2圖為根據本揭示內容之部分實施例所繪示的驅動控制器的示意圖。
第3圖為根據本揭示內容之部分實施例所繪示的驅動控制器的運作狀態示意圖。
第4圖為根據本揭示內容之部分實施例所繪示的訊號時序示意圖。
第5A~5B圖為根據本揭示內容之部分實施例所繪示的訊號時序示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
100:驅動控制器
110:發光控制電路
120:補償控制電路
121a:第一接收開關
121b:第二接收開關
121:接收電路
130:重置電路
140:觸發電路
SA:啟動訊號
SW1:第一控制開關
SW2:第二控制開關
T1:第一開關元件
T2:第二開關元件
T3:第三開關元件
T4:第四開關元件
T5:第五開關元件
T6:第六開關元件
T7:第七開關元件
T8:第八開關元件
TR:重置開關
S1:第一掃描訊號
S2:第二掃描訊號
EM:發光控制訊號
CK1:時脈訊號
CK3:時脈訊號
CKA:時脈訊號
Vre:重置訊號
Vgl1:第一致能電壓
Vgl2:第二致能電壓
Vgl3:第三致能電壓
Vgb:觸發訊號
Vgh:禁能電壓
N1:第一節點
N2:第二節點
Na:輸入節點
Nem:輸出節點
ST[n]:起始訊號
ST[n-1]:前級起始訊號
ST[n+1]:後級起始訊號
U2D:下行訊號
D2U:上行訊號
C1:第一電容
C2:第二電容
C3:第三電容
Claims (16)
- 一種驅動控制器,包括:一發光控制電路,用以根據一啟動訊號輸出一發光控制訊號至一畫素電路,其中當該發光控制訊號具有一第一準位時,該畫素電路驅動一發光元件發光,當該發光控制訊號具有一第二準位時,該畫素電路關斷該發光元件;一補償控制電路,電性連接於該發光控制電路,用以根據該啟動訊號及一第一時脈訊號輸出一第一掃描訊號;以及一重置電路,電性連接於該發光控制電路及該補償控制電路,用以根據一觸發訊號輸出一重置訊號,該發光控制電路根據該重置訊號,將該發光控制訊號控制於該第二準位。
- 如請求項1所述之驅動控制器,其中該發光控制電路包含:一第一控制開關,該第一控制開關的一第一端電性連接於一輸出節點,以輸出該發光控制訊號,該第一控制開關的一第二端則電性連接於一禁能電壓,該第一控制開關響應於該啟動訊號導通。
- 如請求項2所述之驅動控制器,其中該發光控制電路還包含:一第二控制開關,電性連接於一第一致能電壓及該輸出 節點之間,且該第二控制開關響應於該禁能電壓而關斷。
- 如請求項3所述之驅動控制器,其中該發光控制電路還包含:一第一電容,電性連接於該第二控制開關的一控制端及該輸出節點之間。
- 如請求項4所述之驅動控制器,其中該補償控制電路包含:一接收電路,用以響應於該重置訊號接收該禁能電壓,且該接收電路還用以根據該禁能電壓關斷該第二控制開關。
- 如請求項5所述之驅動控制器,其中該接收電路包含:一第一接收開關,用以響應於該重置訊號導通,以接收該禁能電壓;以及一第二接收開關,電性連接於一第二致能電壓及該第一接收開關之間,其中該第二接收開關響應於一控制時脈訊號導通或關斷,在該接收電路根據該重置訊號接收該禁能電壓時,該控制時脈訊號係維持在一禁能準位。
- 如請求項6所述之驅動控制器,其中該補償控制電路包含: 一第一開關元件,用以響應於該啟動訊號而導通,且用以根據該第一時脈訊號,透過一第一掃描節點輸出該第一掃描訊號。
- 如請求項7所述之驅動控制器,其中該補償控制電路還包含:一第二電容,電性連接於該第一開關元件之一控制端及該第一掃描節點之間。
- 如請求項8所述之驅動控制器,其中該補償控制電路還包含:一第二開關元件,電性連接於該第一掃描節點及該禁能電壓之間,且該第二開關元件的一控制端透過該第一接收開關接收該禁能電壓。
- 如請求項9所述之驅動控制器,其中該補償控制電路還包含:一第三開關元件,用以響應於該啟動訊號而導通,且用以根據一第二時脈訊號,透過一第二掃描節點輸出一第二掃描訊號。
- 如請求項10所述之驅動控制器,其中該補償控制電路還包含:一第三電容,電性連接於該第二開關元件之一控制端及 該第二掃描節點之間。
- 如請求項11所述之驅動控制器,其中該補償控制電路包含:一第四開關元件,電性連接於該第二掃描節點及該禁能電壓之間,且該第四開關元件的一控制端透過該第一接收開關接收該禁能電壓。
- 如請求項1所述之驅動控制器,其中該重置電路包含:一重置開關,響應於該觸發訊號而導通,使該重置電路輸出該重置訊號。
- 如請求項13所述之驅動控制器,其中重置電路係根據一觸發頻率輸出該重置訊號。
- 如請求項1所述之驅動控制器,還包含:一觸發電路,電性連接於該發光控制電路及該補償控制電路,其中該觸發電路根據一前級起始訊號或一後級起始訊號輸出該觸發訊號。
- 如請求項15所述之驅動控制器,其中該發光控制訊號用以驅動該畫素電路中的一第一列畫素單元,且該前級起始訊號或該後級起始訊號係對應於該畫素電路 中相鄰於該第一列畫素單元的一第二列畫素單元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109115103A TWI726712B (zh) | 2020-05-06 | 2020-05-06 | 驅動控制器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109115103A TWI726712B (zh) | 2020-05-06 | 2020-05-06 | 驅動控制器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI726712B true TWI726712B (zh) | 2021-05-01 |
TW202143203A TW202143203A (zh) | 2021-11-16 |
Family
ID=77036492
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109115103A TWI726712B (zh) | 2020-05-06 | 2020-05-06 | 驅動控制器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI726712B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106782286A (zh) * | 2017-03-06 | 2017-05-31 | 京东方科技集团股份有限公司 | 显示装置、显示面板和像素驱动电路 |
TW201944385A (zh) * | 2018-04-18 | 2019-11-16 | 友達光電股份有限公司 | 顯示面板和畫素電路 |
TWI683296B (zh) * | 2018-11-19 | 2020-01-21 | 友達光電股份有限公司 | 顯示面板 |
US20200074924A1 (en) * | 2018-08-31 | 2020-03-05 | Boe Technology Group Co., Ltd. | External compensation circuit and method, and display device |
-
2020
- 2020-05-06 TW TW109115103A patent/TWI726712B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106782286A (zh) * | 2017-03-06 | 2017-05-31 | 京东方科技集团股份有限公司 | 显示装置、显示面板和像素驱动电路 |
TW201944385A (zh) * | 2018-04-18 | 2019-11-16 | 友達光電股份有限公司 | 顯示面板和畫素電路 |
US20200074924A1 (en) * | 2018-08-31 | 2020-03-05 | Boe Technology Group Co., Ltd. | External compensation circuit and method, and display device |
TWI683296B (zh) * | 2018-11-19 | 2020-01-21 | 友達光電股份有限公司 | 顯示面板 |
Also Published As
Publication number | Publication date |
---|---|
TW202143203A (zh) | 2021-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10056041B1 (en) | Shift register unit, array substrate, display panel, display apparatus, and driving method thereof | |
WO2017118092A1 (zh) | 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置 | |
CN107358902B (zh) | 显示面板驱动器、显示装置及驱动显示面板的方法 | |
US20220343855A1 (en) | Gate driving circuit, display substrate, display device and gate driving method | |
CN110176215B (zh) | 显示面板和显示装置 | |
WO2013177918A1 (zh) | 移位寄存器单元、移位寄存器电路、阵列基板及显示器件 | |
US20220319379A1 (en) | Pixel driving circuit, method, and display apparatus | |
CN111341267B (zh) | 像素电路及其驱动方法 | |
CN110349534B (zh) | 像素电路及其驱动方法 | |
CN111583857B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
JPWO2022070386A5 (zh) | ||
KR102657137B1 (ko) | 표시 장치 | |
KR102693252B1 (ko) | 주사 구동부 | |
TW202117695A (zh) | 畫素電路與相關的顯示裝置 | |
TWI742956B (zh) | 畫素電路以及顯示面板 | |
WO2024124902A1 (zh) | 像素驱动电路、方法和显示面板 | |
TWI726712B (zh) | 驅動控制器 | |
TWI694431B (zh) | 畫素電路與顯示裝置 | |
TWI780635B (zh) | 顯示面板以及畫素電路 | |
TW201925886A (zh) | 液晶顯示板及其顯示面板發光驅動模組 | |
TWI769767B (zh) | 畫素電路以及顯示面板 | |
JP2020524357A (ja) | 発光制御回路、発光制御ドライバー及び表示装置 | |
TWI738426B (zh) | 畫素電路及畫素電路驅動方法 | |
CN111402800B (zh) | 栅极驱动装置 | |
CN111179840B (zh) | 一种像素驱动电路以及显示装置 |