TWI720607B - 用於操作記憶體之設備及方法 - Google Patents

用於操作記憶體之設備及方法 Download PDF

Info

Publication number
TWI720607B
TWI720607B TW108132175A TW108132175A TWI720607B TW I720607 B TWI720607 B TW I720607B TW 108132175 A TW108132175 A TW 108132175A TW 108132175 A TW108132175 A TW 108132175A TW I720607 B TWI720607 B TW I720607B
Authority
TW
Taiwan
Prior art keywords
state
memory
controller
cells
data
Prior art date
Application number
TW108132175A
Other languages
English (en)
Other versions
TW202020657A (zh
Inventor
丹尼爾 巴路奇
帕歐羅 阿瑪托
拉吉安諾 米契尼
達妮羅 卡拉西歐
馬克 斯佛森
馬可 達拉波拉
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202020657A publication Critical patent/TW202020657A/zh
Application granted granted Critical
Publication of TWI720607B publication Critical patent/TWI720607B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0611Improving I/O performance in relation to response time
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0033Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0097Erasing, e.g. resetting, circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5678Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using amorphous/crystalline phase transition storage elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0076Write operation performed depending on read result
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0085Write a page or sector of information simultaneously, e.g. a complete row or word line
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Memory System (AREA)

Abstract

本發明揭示一種設備,其可具有包括電阻可變記憶體胞元之一陣列之一記憶體及一控制器。該控制器可經組態以接收一專屬命令以將該等電阻可變記憶體胞元之數個群組中之全部胞元寫入至一第一狀態而無需將對應於該第一狀態之任何主機資料傳送至該數個群組。該控制器可經組態以回應於該專屬命令:對各各自群組執行一讀取操作以判定各各自群組中之該等胞元之狀態;自該讀取操作判定各各自群組中經程式化至一第二狀態之任何胞元;且僅將經判定為在該第二狀態中之該等胞元寫入至該第一狀態。

Description

用於操作記憶體之設備及方法
本發明大體上係關於諸如記憶體系統之設備及其等操作且更特定言之,係關於用於記憶體操作之專屬命令。
記憶體系統(諸如儲存系統)可實施於電子系統(諸如電腦、手機、手持式電子裝置等)中。一些儲存系統(諸如固態磁碟(SSD)、嵌入式多媒體控制器(eMMC)裝置、通用快閃儲存(UFS)裝置及類似者)可包含用於儲存來自一主機之主機(例如,使用者)資料之非揮發性儲存記憶體。非揮發性儲存記憶體藉由在未供電時留存所儲存資料而提供永久性資料且可包含反及(NAND)快閃記憶體、反或(NOR)快閃記憶體、唯讀記憶體(ROM)、電可擦除可程式化ROM(EEPROM)、可擦除可程式化ROM(EPROM)及電阻可變記憶體(諸如相變隨機存取記憶體(PCRAM)、電阻性隨機存取記憶體(RRAM)、鐵電隨機存取記憶體(FeRAM)、磁阻性隨機存取記憶體(MRAM)及可程式化導電記憶體以及其他類型之記憶體。
電阻可變記憶體胞元可經寫入(例如,經程式化)至一所要狀態(諸如至多個狀態之一者)。例如,各自多個狀態之各者可對應於一各自臨限電壓(Vt)分佈。經程式化為一單位階胞元(SLC)之一電阻可變記憶體胞元可儲存兩個邏輯(例如,二進位)資料狀態(例如,1或0)之一者。經程式化為一多位階胞元(MLC)之一電阻可變記憶體胞元可儲存兩個以上邏 輯資料狀態。例如,一電阻可變四位階胞元可經程式化以儲存16個狀態之一者,諸如1111、0111、0011、1011、1001、0001、0101、1101、1100、0100、0000、1000、1010、0010、0110及1110。
電阻可變記憶體胞元之各自狀態(例如,經儲存資料值)取決於對應於胞元之各自Vt之記憶體胞元之各自經程式化電阻。在一些實例中,電阻可變記憶體胞元可藉由在不首先擦除其等之情況下覆寫其等而重寫。此可被稱為原地寫入。可(例如)藉由回應於一經施加感測(例如,一讀取)電壓感測通過胞元之電流而判定(例如,讀取)電阻可變記憶體胞元之狀態。基於胞元之電阻變動之經感測電流可指示胞元之狀態,諸如由胞元儲存之邏輯資料值。然而,一經程式化電阻可變記憶體胞元之電阻可隨著時間漂移(例如,偏移)。電阻漂移可導致一電阻可變記憶體胞元之錯誤感測(例如,胞元在除其經程式化至其之狀態外之一狀態中之一判定)以及其他問題。
在一些實例中,在一較低電阻狀態中之一電阻可變胞元可被稱為在一設定狀態(例如,對應於一邏輯1)中,且在一較高電阻狀態中之一電阻可變胞元可被稱為在一重設狀態(例如,對應於一邏輯0)中。例如,在設定狀態中之一胞元可由一重設操作原地寫入(例如,重設)至一重設狀態,且在重設狀態中之一胞元可由一設定操作原地寫入(例如,設定)至一設定狀態。
根據本發明之數項實施例,提供一種操作記憶體之設備。操作記憶體之該設備包括一記憶體及一控制器。該記憶體包括電阻可變記憶體胞元之一陣列。該控制器經組態以:接收一專屬命令以將該等電阻可 變記憶體胞元之數個群組中之全部胞元寫入至一第一狀態而無需將對應於該第一狀態之一資料型樣傳送至該數個群組;且回應於該專屬命令:對各各自群組執行一讀取操作以判定各各自群組中之該等胞元之狀態;自該讀取操作判定各各自群組中經程式化至一第二狀態之該等胞元;且僅將經判定為在該第二狀態中之該等胞元寫入至該第一狀態。
根據本發明之數項實施例,提供一種操作記憶體之方法。該方法包括:回應於自一記憶體外部之一控制器接收將電阻可變記憶體胞元之數個群組中之全部胞元寫入至一第一狀態之一第一專屬命令至該記憶體,僅將當前在一第二狀態中之該等胞元改變至該第一狀態;其中該第一專屬命令不包括一使用者資料型樣;及在該數個群組中之全部該等胞元處於該第一狀態中之後,回應於自該控制器接收至該記憶體之一第二專屬命令,將一使用者資料型樣寫入至該數個群組之一目標群組而無需首先判定該目標群組之該等狀態。
根據本發明之數項實施例,提供一種用於操作記憶體之設備。該設備包括一記憶體及一控制器。該記憶體包括電阻可變記憶體胞元之一陣列。該控制器經耦合至該記憶體。該控制器經組態以:接收一專屬再新命令以再新該等電阻可變記憶體胞元之目標胞元之一目標群組而無需回應於該再新命令將一資料型樣傳送至胞元之該目標群組;且回應於該專屬再新命令:對該目標群組執行一讀取操作以判定該等目標胞元之狀態;且僅重寫經判定為程式化至一特定狀態之該等目標胞元。
根據本發明之數項實施例,提供一種用於操作記憶體之設備。該設備包括一第一控制器及一記憶體。該記憶體經耦合至該第一控制器且包括:電阻可變記憶體胞元之一陣列;及一第二控制器,其經耦合至 該陣列,其中該第二控制器經組態以:回應於來自該第一控制器之一第一專屬命令,僅將在一第一狀態中之該等電阻可變記憶體胞元之數個群組中之胞元寫入至一第二狀態而無需將對應於該第二狀態之一資料型樣自該第一控制器傳送至該第二控制器;且在該數個群組中之全部該等胞元處於該第二狀態中之後,回應於來自該記憶體控制器之一專屬第二命令,將一資料型樣寫入至該數個群組之一目標群組而無需首先判定該目標群組之狀態。
100:運算系統
102:記憶體系統
104:主機
106:記憶體
108:控制器
111:介面
112:主機介面
113:控制器
114:記憶體陣列/陣列
116:資料緩衝器
118:專屬寫入全部一個資料值命令
120:專屬無預讀取之寫入命令
122:專屬再新命令
216:緩衝器
230:資料型樣/讀取資料型樣
234:讀取操作
235-1至235-14:電阻可變記憶體胞元
237-1至237-14:片段
238:寫入操作
240:資料型樣
242:重設遮罩
244-1至244-14:遮罩元素
316:緩衝器
335-1至335-14:電阻可變記憶體胞元
337-1至337-14:緩衝器片段
340:資料型樣
344:主機資料型樣/資料型樣/型樣
346:寫入操作
350:設定遮罩
352-1至352-14:遮罩元素
353:旗標
416:緩衝器
435-1至435-14:電阻可變記憶體胞元
437-1至437-14:緩衝器片段
440:資料型樣
450:設定遮罩
452-1至452-14:遮罩元素
453:旗標
455:主機資料型樣
456:型樣反轉
457:經反轉型樣/資料型樣
458:寫入操作
516:緩衝器
535-1至535-14:電阻可變記憶體胞元
537-1至537-14:緩衝器片段
558:資料型樣/讀取資料型樣/經再新資料型樣
560:讀取操作
562:再新操作
564:再新遮罩
566-1至566-14:遮罩元素
616:緩衝器
635-1至635-14:電阻可變記憶體胞元
637-1至637-14:緩衝器片段
638:寫入操作
640:資料型樣
642:重設遮罩
644-1至644-14:遮罩元素
670:資料型樣/讀取資料型樣/經再新資料型樣
672:讀取操作
674:循環再新操作
676:循環再新遮罩
678-1至678-14:遮罩元素
680:寫入操作
681:設定遮罩
682-1至682-14:遮罩元素
C:循環再新操作
F:再新電壓脈衝
R:重設信號
S:設定信號
圖1係根據本發明之數項實施例之一設備之一方塊圖。
圖2繪示根據本發明之數項實施例之與將電阻可變胞元之一群組寫入至共同電阻狀態相關聯之資料型樣。
圖3繪示根據本發明之數項實施例之與無預讀取操作之寫入相關聯之資料型樣。
圖4繪示根據本發明之數項實施例之與具有資料型樣反轉之無預讀取操作之一寫入相關聯之資料型樣。
圖5繪示根據本發明之數項實施例之與再新操作相關聯之資料型樣。
圖6A繪示根據本發明之數項實施例之與循環再新操作相關聯之資料型樣。
圖6B繪示根據本發明之數項實施例之與循環再新操作期間之寫入相關聯之資料型樣。
本發明係關於設備及由設備執行之方法(例如,程序)中之 技術改良,諸如對記憶體系統及其等操作之技術改良。在一些實施例中,可將電阻可變記憶體胞元之數個群組寫入至一共同電阻狀態而無需將對應於共同電阻狀態之任何主機資料傳送至胞元。例如,一記憶體內部之一控制器可回應於僅自記憶體外部之一控制器接收一專屬命令而將胞元寫入至記憶體內部之共同狀態而無需回應於專屬命令在胞元處接收主機資料。將記憶體胞元群組寫入至一共同電阻狀態(諸如對應於邏輯(例如,二進位)零(0)之一重設狀態)可提供諸如減少電阻可變記憶體胞元(其等電阻位準可(例如,在經程式化至一目標狀態之後)隨著時間漂移)之錯誤讀取之益處。
在先前方法中,可藉由透過一資料匯流排將對應於共同電阻狀態之主機資料自外部控制器傳送至記憶體且將主機資料寫入至胞元而將記憶體胞元群組寫入至一共同電阻狀態。然而,此等資料傳送可消耗功率及/或資料匯流排頻寬。本發明之實施例可藉由回應於自外部控制器接收一專屬命令而將胞元寫入至記憶體內部之共同電阻狀態而無需自外部控制器接收對應於共同電阻之主機資料來減少功率消耗且保留與此等資料傳送相關聯之資料匯流排寬度。此可導致對記憶體系統及其等操作之技術改良。
在一些實施例中,可將來自外部控制器之主機資料寫入至先前回應於一專屬寫入而經寫入至一共同電阻狀態之記憶體胞元之一目標群組而無需來自外部控制器之預讀取命令。例如,可將資料寫入至目標群組而無需首先讀取目標群組。此可藉由減少與執行一寫入操作(其涉及在寫入至群組之前讀取記憶體胞元群組,如先前方法中通常進行)相關聯之延時及能量消耗而導致對記憶體系統及其等操作之技術改良。
在一些所揭示實施例中,經寫入至對應於一特定資料值(諸如一邏輯一(1))之一特定電阻狀態(諸如一設定狀態)之記憶體胞元之數個群組中之記憶體胞元可藉由回應於自外部控制器接收一專屬再新命令將胞元寫回至一記憶體內部之特定電阻狀態而(例如,週期性地)經再新而無需回應於再新命令自外部控制器接收對應於特定電阻狀態之任何主機資料。
在不同時間經寫入至對應於特定資料值之特定電阻狀態之不同胞元可隨著時間漂移至對應於相同特定資料值之不同電阻狀態。此可使得難以使用一特定讀取電壓讀取不同記憶體胞元,且讀取電壓可需要經調整,如先前方法中通常進行。週期性地將已在不同時間經寫入之胞元再新回至特定電阻狀態可緩解與漂移相關聯之問題,諸如潛在地消除調整讀取電壓之需要。
再新胞元而無需自外部控制器傳送對應於待再新之資料之任何主機資料可藉由回應於自外部控制器接收專屬再新命令再新記憶體內部之胞元而無需自外部控制器接收主機資料來減少功率消耗且保留與此等資料傳送相關聯之資料匯流排寬度。此可導致對記憶體系統同及其等操作之技術改良。
圖1係根據本發明之數項實施例之呈一運算系統100之形式之一設備之一方塊圖。運算系統100包含一記憶體系統102,該記憶體系統102可係(例如)一儲存系統,諸如一SSD、一UFS裝置、一eMMC裝置等。然而,實施例不限於一特定類型之記憶體系統。例如,記憶體系統102可用作系統100之主記憶體。
如圖1中展示,記憶體系統102可包含一控制器108,其可被稱為一記憶體系統控制器,此係因為控制器108可控制一記憶體106。 控制器108經耦合至一主機104且至記憶體106。例如,記憶體106可包含數個記憶體裝置(例如,晶粒、晶片等)且用作一記憶體(例如,主記憶體)及/或用作系統102之一儲存卷。記憶體106可經由一介面111(例如,記憶體介面)耦合至控制器108,該介面111可包含一資料匯流排且可支援各種標準及/或順應各種介面類型,諸如雙資料速率(DDR)等。控制器108可接收命令,諸如來自主機104之讀取及寫入命令。控制器108可(例如)接收待寫入至記憶體106之資料(例如,使用者資料)。資料可(例如,經由一主機介面112)自一主機104接收且可被稱為主機資料。
主機104可係(例如)一主機系統,諸如一個人膝上型電腦、一桌上型電腦、一數位相機、一行動裝置(例如,蜂巢式電話)、網路伺服器、具備物聯網(IoT)功能之裝置或一記憶體卡讀取器以及各種其他類型之主機。例如,主機104可包含能夠透過可包含一匯流排之介面112(例如,經由控制器108)存取記憶體106之一或多個處理器。介面112可係一標準化介面,諸如一串列進階附接技術(SATA)、周邊組件互連快速(PCIe)或一通用串列匯流排(USB)以及各種其他標準化介面。
記憶體106可包含數個記憶體陣列114(例如,統稱為陣列114)及可被稱為一嵌入式控制器之一控制器113。在一些實例中,陣列114可包含2D及/或3D陣列結構,諸如交叉點陣列結構。例如,陣列114可包含(例如)非揮發性電阻可變記憶體胞元。
控制器113可定位於記憶體106內部,且可經由記憶體介面111自控制器108接收命令(例如,寫入命令、讀取命令、再新命令等)。例如,根據本發明之數項實施例,控制器113可自控制器108接收一專屬寫入全部一個資料值命令118(諸如一寫入全部邏輯零(0)命令)、一專屬無預 讀取之寫入命令120及一專屬再新命令122。一資料緩衝器116可經耦合至陣列114。例如,可將資料自陣列114讀取至緩衝器116中,或可在緩衝器116處自控制器108接收主機資料且隨後將主機資料寫入至陣列114。
可將記憶體陣列114劃分為可回應於寫入命令而經寫入(例如,經程式化)之記憶體胞元之可定址群組,該等寫入命令定址群組且可回應於定址群組之讀取命令而經讀取。在一些實例中,記憶體胞元群組可具有對應於自主機104接收之一邏輯位址之一實體位址。控制器108可包含可將來自主機104之邏輯位址映射至記憶體胞元群組之實體位址之一映射表,諸如邏輯至實體(L2P)映射表。記憶體胞元群組可係對應於邏輯位址之頁面。在一些實例中,各群組可儲存可被稱為一管理單元之一資料型樣(諸如一碼字)。
回應於命令118,控制器113可將命令118中指定之陣列114中之記憶體胞元群組中之全部記憶體胞元寫入至對應於命令118中指定之一資料值(諸如全部邏輯0或全部邏輯1)之一資料狀態而無需回應於命令118在記憶體106處自控制器108接收對應於經指定資料值之主機資料。例如,控制器113可將全部記憶體胞元寫入至記憶體106內部之資料狀態而無需回應於命令118在記憶體胞元處接收任何主機資料。
回應於命令120,控制器113可將自控制器108接收之主機資料寫入至記憶體胞元之一目標群組而無需預讀取目標群組。例如,目標群組中之全部記憶體胞元可諸如回應於命令118而先前經寫入至相同預定狀態,藉此避免在將經接收主機資料寫入至目標群組之前讀取目標群組之需要。
回應於命令122,控制器113可藉由將記憶體胞元之一目標 群組之胞元中之資料值寫回至胞元而再新目標群組中之資料而無需回應於自控制器108接收命令122在記憶體106處自控制器108接收對應於待再新之資料之主機資料。
在一些實例中,陣列114中之電阻可變記憶體胞元可具有與一儲存元件(例如,一相變材料、金屬氧化物材料及/或可程式化至不同電阻位準之某一其他材料)串聯之一選擇元件(例如,一二極體、電晶體或其他切換裝置)。例如,儲存元件可經程式化至對應於一位元之一部分、一單一位元或多個位元之一值之一狀態。選擇元件可用於存取同一記憶體胞元中之儲存元件。
選擇元件可包含一材料,該材料之至少一部分可在一非導電狀態與一導電狀態之間改變(例如,切換)。例如,選擇元件可經接通(例如,自一非導電狀態改變至一導電狀態)以存取儲存元件。在一些實例中,選擇元件可包含一可變電阻材料(例如,相變材料)。然而,選擇元件之材料可係使得其可僅作為一開關操作(例如,不用於儲存資訊)以容許存取儲存元件。例如,選擇元件可包含可不改變相態之硫屬化物材料。
儲存元件可包含一材料,該材料之至少一部分可(例如,經由一寫入操作)在不同狀態(例如,不同材料相態)之間改變。不同狀態可具有(例如)用於表示一記憶體胞元之不同狀態之不同電阻值之一範圍。例如,儲存元件可包含可由各種經摻雜或未經摻雜材料形成之硫屬化物材料,該硫屬化物材料可係或可不係一相變材料且在讀取及/或程式化記憶體胞元期間可或可不經歷一相變。在一些實例中,儲存元件可包含一相變材料(諸如,相變硫屬化物合金),諸如铟(In)-锑(Sb)-碲(Te)(IST)材料(例如,In2Sb2Te5、In1Sb2Te4、In1Sb4Te7等)或鍺(Ge)-锑(Sb)-碲(Te) (GST)材料(例如,Ge2Sb2Te5、Ge1Sb2Te4、Ge1Sb4Te7等)。如本文中使用之用連字符連接之化學組合物標記法指示包含於一特定混合物或化合物中之元素且旨在表示涉及經指示元素之全部理想配比。其他儲存元素材料可包含GeTe、In-Se、Sb2Te3、GaSb、InSb、As-Te、Al-Te、Ge-Sb-Te、Te-Ge-As、In-Sb-Te、Te-Sn-Se、Ge-Se-Ga、Bi-Se-Sb、Ga-Se-Te、Sn-Sb-Te、In-Sb-Ge、Te-Ge-Sb-S、Te-Ge-Sn-O、Te-Ge-Sn-Au、Pd-Te-Ge-Sn、In-Se-Ti-Co、Ge-Sb-Te-Pd、Ge-Sb-Te-Co、Sb-Te-Bi-Se、Ag-In-Sb-Te、Ge-Sb-Se-Te、Ge-Sn-Sb-Te、Ge-Te-Sn-Ni、Ge-Te-Sn-Pd及Ge-Te-Sn-Pt以及各種其他材料。
在其他實例中,記憶體胞元120可包含一材料(諸如一相變材料),該材料可用作一選擇元件及一儲存元件,使得記憶體胞元120可用作一選擇器裝置及一記憶體元件兩者。一些此等胞元可被稱為自選擇記憶體(SSM)胞元。
圖2繪示根據本發明之數項實施例之與將電阻可變胞元之一群組寫入至共同電阻狀態相關聯之一資料型樣。例如,圖2繪示將記憶體胞元之一目標群組之全部胞元寫入至一共同狀態,諸如對應於一邏輯0之資料值之一電阻狀態(例如,一重設狀態)。在下文中,一邏輯0可係指對應於邏輯0之電阻狀態且一邏輯1可係指對應於邏輯1之一電阻狀態(例如,一設定狀態)。例如,將一邏輯0寫入至一胞元可係指將胞元寫入至對應於邏輯0之電阻狀態,且將一邏輯1寫入至一胞元可係指將胞元寫入至對應於邏輯1之電阻狀態。例如,胞元在重設狀態中可具有比在設定狀態中更大之一電阻。
圖2中之操作可由控制器113回應於一專屬命令(諸如命令 118)執行而無需回應於專屬命令在記憶體106處自控制器108接收之任何外部主機資料。例如,命令可指定一目標群組之位址且全部邏輯0待寫入目標群組。回應於命令,控制器113可繼續在不自控制器108接收任何主機資料之情況下在記憶體106內部寫入全部邏輯零。在一些實例中,命令可包含目標群組之位址及在目標群組之後之連續群組之一數量。除了目標群組之外,如下描述之寫入僅邏輯0操作亦可針對連續群組之各者執行。雖然圖2之實例繪示寫入全部邏輯0,但在其他實例中,可寫入全部邏輯1。
如圖2中展示,在一讀取操作234期間自陣列114中之電阻可變記憶體胞元235-1至235-14之目標群組讀取一資料型樣230(例如,10111010101010)(諸如一管理單元)至一緩衝器216(其可係緩衝器116)。例如,儲存於記憶體胞元235-1至235-14中之資料值可分別經讀取至緩衝器216之片段237-1至237-14。控制器113可接著自緩衝器216中之讀取資料型樣230判定處於一邏輯1之任何胞元235。
在一些實例中,除了胞元235-1至235-14之外,記憶體胞元群組亦可包含用於儲存對應於資料型樣230之錯誤校正(ECC)資料之胞元。例如,控制器113可在讀取操作234期間使用ECC資料以校正資料型樣230。
可接著執行一寫入操作238以僅將經判定為儲存(例如,待寫入)邏輯1之胞元寫入邏輯0,從而導致電阻可變記憶體胞元235-1至235-14之目標群組中之全部邏輯0之資料型樣240。在圖2中,重設信號R(諸如電壓或電流信號R)僅施加至經判定為儲存邏輯1之胞元以將該等胞元寫入(例如,重設)至邏輯0,而無電壓脈衝施加至經寫入邏輯0之剩餘胞元,如 由圖2中之破折號「-」指示。
僅將重設信號R施加至經程式化至一邏輯1之胞元且不將重設信號R施加至經程式化至一邏輯0之胞元可等效於將一重設遮罩242施加至記憶體胞元235-1至235-14之群組。重設遮罩242具有分別對應於記憶體胞元235-1至235-14及緩衝器片段237-1至237-14之遮罩元素244-1至244-14。對應於重設信號R之各自遮罩片段對應於經程式化至一邏輯1之胞元且指示一重設脈衝R待施加至該等胞元。含有破折號「-」之各自遮罩片段指示防止對應胞元獲得一重設脈衝R。此可減少能量消耗且改良能量效率。
結合圖2描述之寫入操作可執行為一背景操作(諸如與記憶體106執行其他操作同時執行),且可釋放介面111用於讀取及/或寫入陣列114之其他部分(諸如陣列114之其他分區)。寫入操作改良記憶體系統102之操作,且因此導致對記憶體系統102之技術改良。避免透過介面111傳送邏輯零可減少功率消耗且可改良記憶體系統102之效能。
圖3繪示根據本發明之數項實施例之與無預讀取操作之一寫入相關聯之資料型樣。例如,圖3繪示諸如回應於專屬命令120之無預讀取之一寫入之一實例。無預讀取操作之寫入可由控制器113在記憶體106內部執行。無預讀取操作之寫入將在一緩衝器316處自控制器108接收之一主機資料型樣344(例如,10011000110110)寫入至陣列114中之電阻可變記憶體胞元335-1至335-14之一目標群組,電阻可變記憶體胞元335-1至335-14之該目標群組之位址可在專屬命令120中指定且先前可諸如回應於一命令218而經寫入以包含全部零之一資料型樣340(如先前結合圖2描述)。此避免預讀取胞元以判定胞元之狀態之需要。
緩衝器316可係緩衝器116且包含含有資料型樣340之各自資料值之緩衝器片段337-1至337-14。緩衝器片段337-1至337-14分別對應於記憶體胞元335-1至335-14。
在一些實例中,回應於專屬命令120,控制器113可判定型樣344是否具有比邏輯0更多之邏輯1。若型樣具有比邏輯0更多之邏輯1,則控制器113可對型樣執行一型樣反轉,使得先前邏輯1變為邏輯0且先前邏輯0變為邏輯1。然而,型樣344具有七個邏輯0及七個邏輯1,且不保證一型樣反轉。
一寫入操作346藉由僅寫入至待寫入一邏輯1之該等記憶體胞元而在資料型樣340上原位寫入資料型樣344。在圖3中,設定信號S(諸如電流或電壓信號S)僅施加至待寫入邏輯1之胞元以將該等胞元寫入(例如,設定)邏輯1,而無電壓脈衝施加至待程式化至邏輯0之剩餘胞元,如由圖3中之破折號「-」指示。此可減少能量消耗且改良能量效率。
可寫入一反轉指示符(諸如一旗標353)以指示型樣344是否係一經反轉型樣。例如,旗標353可係用於指示無反轉之一邏輯資料值(諸如一邏輯0)或用於指示反轉之一邏輯1。在圖3之實例中,旗標被設定為一邏輯0,此係因為自控制器108接收之型樣344具有相等數目個邏輯1及邏輯0。在一些實例中,諸如在胞元群組中之除了胞元335-1至335-14之外之一胞元中,旗標353亦可儲存為資料型樣中之一額外位元,但實施例並不限於此。
僅將設定信號S施加至經程式化至一邏輯1之胞元可等效於將一設定遮罩350施加至記憶體胞元335-1至335-14之群組。設定遮罩350具有分別對應於記憶體胞元335-1至335-14及緩衝器片段337-1至337-14之 遮罩元素352-1至352-14。對應於設定信號S之各自遮罩片段對應於待程式化至一邏輯1之胞元且指示一設定脈衝S待施加至該等胞元。含有破折號「-」之各自遮罩片段指示防止對應胞元獲得一設定脈衝S。
接合圖3論述之無預讀取操作之寫入可藉由減少與執行一寫入操作(其涉及在寫入至群組之前讀取記憶體胞元群組,如先前方法中通常進行)相關聯之延時及能量消耗而導致對記憶體系統及其等操作之技術改良。
圖4繪示根據本發明之數項實施例之與具有一資料型樣反轉之無預讀取之一寫入相關聯之資料型樣。例如,圖4繪示諸如回應於專屬命令120之包含一型樣反轉之無預讀取之一寫入。在一緩衝器416處自控制器108接收一主機資料型樣455(例如,10011001111010)。緩衝器416可係緩衝器116且包含含有資料型樣455之各自資料值之緩衝器片段437-1至437-14。控制器113判定在型樣455中存在比邏輯0(六個)更多之邏輯1(八個),且因此對緩衝器416中之型樣455執行一型樣反轉456以在緩衝器416內產生一經反轉型樣457(例如,01100110000101)。例如,型樣455中之邏輯1係型樣457中之邏輯0,且型樣455中之邏輯0係型樣457中之邏輯1。
無預讀取操作之寫入將型樣457寫入至陣列114中之電阻可變記憶體胞元435-1至435-14之一目標群組,該目標群組之位址可在專屬命令120中指定且先前可諸如回應於一命令218而經寫入以包含全部零之一資料型樣440(如先前結合圖2描述)。例如,記憶體胞元435-1至435-14分別對應於緩衝器片段437-1至437-14。控制器113可避免在將型樣457寫入至記憶體胞元435-1至435-14之前預讀取記憶體胞元435-1至435-14以判 定記憶體胞元435-1至435-14之狀態之需要,此係因為控制器113知道記憶體胞元435-1至435-14之群組儲存型樣440。
一寫入操作458藉由僅寫入至待寫入一邏輯1之該等記憶體胞元而在資料型樣440上原位寫入資料型樣457。在圖4中,設定信號S僅施加至待寫入邏輯1之胞元以將該等胞元寫入邏輯1,而無電壓脈衝施加至待程式化至邏輯0之剩餘胞元,如由圖4中之破折號「-」指示。將一旗標453設定至一邏輯1以指示型樣457已經反轉且係自控制器108接收之型樣455之反轉。
具有分別對應於記憶體胞元435-1至435-14及緩衝器片段437-1至437-14之遮罩元素452-1至452-14之一設定遮罩450可有效地施加至記憶體胞元435-1至435-14之群組,使得設定信號S僅施加至待程式化至一邏輯1之胞元且防止設定信號S施加至待保持為邏輯0之胞元,且由破折號「-」指示。
圖5繪示根據本發明之數項實施例之與一再新操作相關聯之資料型樣。例如,再新操作可係回應於專屬命令122。控制器113可對胞元之一目標群組(其位址可在命令122中指定)執行圖5中之再新操作而無需回應於專屬命令122在記憶體106處自控制器108接收任何主機資料。在一些實例中,位址可不在命令122中指定。例如,控制器113可負責回應於命令122而基於最近再新群組之時間判定再新胞元之哪些群組。在一些實例中,控制器113可回應於命令122而再新陣列114之全部。在一些實例中,命令可包含目標群組之位址及在目標群組之後之連續群組之一數量。除了目標群組之外,如下描述之再新操作亦可針對連續群組之各者執行。雖然圖5之實例繪示僅再新儲存邏輯1之胞元,但在其他實例中,可僅再新 儲存邏輯0之胞元或可再新儲存邏輯0之胞元及儲存邏輯1之胞元。
在圖5中,在一讀取操作560期間自陣列114中之電阻可變記憶體胞元535-1至535-14之目標群組讀取一資料型樣558(例如,10111010101010)至一緩衝器516(其可係緩衝器116)。儲存於記憶體胞元535-1至535-14中之資料值可分別經讀取至緩衝器516之片段537-1至537-14。控制器113可接著自緩衝器516中之讀取資料型樣558判定經寫入至一邏輯1之任何胞元535。可接著執行一再新操作562以僅將經判定為儲存邏輯1之胞元再新回至邏輯1,從而導致經再新資料型樣558。
在一些實例中,除了胞元535-1至535-14之外,記憶體胞元群組亦可包含用於對應於資料型樣558之ECC資料之胞元。例如,控制器113可在讀取操作560期間使用ECC資料以校正資料型樣558。
在圖5中,電壓脈衝(諸如再新電壓脈衝F)僅施加至經判定為儲存邏輯1之胞元以將該等胞元再新至邏輯1,而無電壓脈衝施加至儲存邏輯0之剩餘胞元,如由圖5中之破折號「-」指示。例如,儲存0之胞元可隨著時間已漂移至不同電阻狀態。可此使得難以使用相同讀取電壓讀取胞元。在圖5之實例中,將再新脈衝F施加至儲存邏輯1之胞元可導致該等胞元具有大約相同(例如,相同)電阻狀態且因此可緩解與漂移相關聯之問題。
具有分別對應於記憶體胞元535-1至535-14及緩衝器片段537-1至537-14之遮罩元素566-1至566-14之一再新遮罩564可有效地施加至記憶體胞元535-1至535-14之群組,使得再新脈衝F僅施加至儲存邏輯1之胞元且防止再新脈衝F施加至儲存邏輯0之胞元,如由破折號「-」指示。
圖6A繪示根據本發明之數項實施例之與一循環再新操作相關聯之資料型樣。例如,循環再新操作可係回應於專屬命令122而經執行。控制器113可對胞元之一目標群組(其位址可在命令122中指定)執行圖6A中之再新操作而無需回應於專屬命令122在記憶體106處自控制器108接收任何主機資料。在一些實例中,命令可包含目標群組之位址及在目標群組之後之連續群組之一數量。除了目標群組之外,如下描述之再新操作亦可針對連續群組之各者執行。雖然圖6A之實例繪示僅再新儲存邏輯1之胞元,但在其他實例中,可僅再新儲存邏輯0之胞元或可再新儲存邏輯0之胞元及儲存邏輯1之胞元。
在圖6A中,在一讀取操作672期間自陣列114中之電阻可變記憶體胞元635-1至635-14之目標群組讀取一資料型樣670(例如,10111010101010)至一緩衝器616(其可係緩衝器116)。儲存於記憶體胞元635-1至635-14中之資料值可分別經讀取至緩衝器616之片段637-1至637-14。控制器113可接著自緩衝器616中之讀取資料型樣670判定經寫入至一邏輯1之任何胞元635。可接著執行一循環再新操作674以僅將胞元635-1至635-14之經判定為儲存邏輯1之胞元再新回至邏輯1,從而導致經再新資料型樣670。
在一些實例中,除了胞元635-1至635-14之外,記憶體胞元群組亦可包含用於對應於資料型樣670之ECC資料之胞元。例如,控制器113可在讀取操作672期間使用ECC資料以校正資料型樣670。
具有分別對應於記憶體胞元635-1至635-14及緩衝器片段637-1至637-14之遮罩元素678-1至678-14之一循環再新遮罩676可有效地施加至記憶體胞元635-1至635-14之群組,使得循環再新操作C僅施加至 儲存邏輯1之胞元且防止循環再新操作C施加至儲存邏輯0之胞元,如由破折號「-」指示。
圖6B繪示根據本發明之數項實施例之與一循環再新期間之寫入相關聯之資料型樣。例如,圖6B繪示在圖6A之循環再新674期間之寫入之一實例。循環再新操作674可包含一寫入操作638(諸如一重設操作),該寫入操作638僅將重設信號R施加至胞元635-1至635-14之經判定為儲存邏輯1之胞元以將該等胞元寫入邏輯0以產生全部邏輯0之資料型樣640,使得胞元635-1至635-14之各者儲存一邏輯0。例如,具有分別對應於記憶體胞元635-1至635-14及緩衝器片段637-1至637-14之遮罩元素644-1至644-14之一重設遮罩642可有效地施加至記憶體胞元635-1至635-14之群組,使得重設信號R僅施加至儲存邏輯1之胞元且防止重設信號R施加至儲存邏輯0之胞元,如由破折號「-」指示。
循環再新操作674可包含一寫入操作638(諸如一重設操作),該寫入操作638僅將重設信號R施加至胞元635-1至635-14之經判定為儲存邏輯1之胞元以將該等胞元寫入邏輯0以產生全部邏輯0之資料型樣640,使得胞元635-1至635-14之各者儲存一邏輯0。例如,具有分別對應於記憶體胞元635-1至635-14及緩衝器片段637-1至637-14之遮罩元素644-1至644-14之一重設遮罩642可有效地施加至記憶體胞元635-1至635-14之群組,使得重設信號R僅施加至待程式化至一邏輯1之胞元且防止重設信號R施加至經程式化為邏輯0之胞元,如由破折號「-」指示。
循環再新操作674可包含一寫入操作680,諸如一設定操作。寫入操作680藉由僅寫入至待寫入一邏輯1之該等記憶體胞元而在資料型樣640上原位寫入資料型樣670。在圖6B中,設定信號S僅施加至待寫 入邏輯1之胞元以將該等胞元設定至邏輯1,而無電壓脈衝施加至待保持於邏輯0之剩餘胞元,如由破折號「-」指示。例如,具有分別對應於記憶體胞元635-1至635-14及緩衝器片段637-1至637-14之遮罩元素682-1至682-14之一設定遮罩681可有效地施加至記憶體胞元635-1至635-14之群組,使得設定信號S僅施加至待程式化至一邏輯1之胞元且防止設定信號S施加至待保持於邏輯0之胞元,如由破折號「-」指示。
在前文詳細描述中,參考形成其之一部分且其中藉由圖解展示特定實例之隨附圖式。在圖式中,貫穿若干視圖,相同數字描述實質上類似組件。可利用其它實例,且可在不脫離本發明之範疇之情況下進行結構、邏輯及/或電改變。
本文中之圖遵循一編號慣例,其中首位或前幾位數字對應於圖式圖號且剩餘數字識別圖式中之一元件或組件。可藉由使用類似數字識別不同圖之間的類似元件或組件。如將暸解,可添加、交換及/或消除在本文中之各項實施例中展示之元件,以便提供本發明之數項額外實施例。另外,如將暸解,在圖中提供之元件之比例及相對尺度旨在繪示本發明之實施例,且不應視為一限制意義。
如在本文中使用,「數個」事物可係指一或多個此等事物。例如,數個記憶體胞元可係指一或多個記憶體胞元。「複數個」事物旨在為兩個或兩個以上。如本文中使用,經同時執行之多個動作係指在一特定時間段內至少部分重疊之動作。如本文中使用,術語「耦合」可包含電耦合、(例如,藉由直接實體接觸)直接耦合及/或直接連接而無中介元件或與中介元件間接耦合及/或連接。術語耦合可進一步包含彼此協作或互動之兩個或兩個以上元件(例如,如在一因果關係中)。
儘管已在本文中繪示及描述特定實例,但一般技術者將暸解,經計算以達成相同結果之一配置可取代展示之特定實施例。本發明旨在涵蓋本發明之一或多項實施例之調適或變動。應理解,已以一闡釋性方式而非一限制性方式做出上述描述。應參考隨附發明申請專利範圍以及此等發明申請專利範圍所授權之等效物之全範圍判定本發明之一或多個實例之範疇。
100:運算系統
102:記憶體系統
104:主機
106:記憶體
108:控制器
111:介面
112:主機介面
113:控制器
114:記憶體陣列/陣列
116:資料緩衝器
118:專屬寫入全部一個資料值命令
120:專屬無預讀取之寫入命令
122:專屬再新命令

Claims (20)

  1. 一種用於操作記憶體之設備,其包括:一記憶體,其包括電阻可變記憶體胞元之一陣列;及一控制器,其經組態以:接收一專屬命令(dedicated command)以將該等電阻可變記憶體胞元之數個群組中之全部胞元寫入至一第一狀態而無需將對應於該第一狀態之一資料型樣(data pattern)傳送至該數個群組;且回應於該專屬命令:對各各自群組執行一讀取操作以判定各各自群組中之該等胞元之狀態;自該讀取操作判定各各自群組中經程式化至一第二狀態之該等胞元;且僅將經判定為在該第二狀態中之該等胞元寫入至該第一狀態。
  2. 如請求項1之設備,其中該控制器係一第一控制器且在該記憶體內部,且其中該專屬命令係經由一記憶體介面(memory interface)自該記憶體外部之一第二控制器接收。
  3. 如請求項2之設備,其中對應於該第一狀態之資料型樣未回應於該專屬命令而自該第二控制器傳送。
  4. 如請求項2之設備,其中該讀取操作在未自該第二控制器接收一讀取 命令之情況下加以執行。
  5. 如請求項1至4中任一項之設備,其中該第一狀態對應於高於該第二狀態之一電阻位準(resistance level)。
  6. 如請求項1至4中任一項之設備,其進一步包括基於該讀取操作而產生一重設遮罩型樣(reset mask pattern)。
  7. 如請求項1至4中任一項之設備,其中該控制器經組態以藉由僅將一重設信號(reset signal)施加至經判定為在該第二狀態中之該等胞元而僅將經判定為在該第二狀態中之該等胞元寫入至該第一狀態。
  8. 如請求項1至4中任一項之設備,其中該專屬命令包括該數個群組之一特定群組之一位址及該數個群組之在該特定群組之後之連續群組(consecutive groups)之一數量。
  9. 一種用於操作記憶體之方法,其包括:回應於自一記憶體外部之一控制器接收將電阻可變記憶體胞元之數個群組中之全部胞元寫入至一第一狀態之一第一專屬命令至該記憶體,僅將當前在一第二狀態中之該等胞元改變至該第一狀態;其中該第一專屬命令不包括一使用者資料型樣(user data pattern);及在該數個群組中之全部該等胞元處於該第一狀態中之後,回應於自該控制器接收至該記憶體之一第二專屬命令,將一使用者資料型樣寫入至 該數個群組之一目標群組而無需首先判定該目標群組之該等狀態。
  10. 如請求項9之方法,其中將該使用者資料型樣寫入至該目標群組包括僅將寫入信號施加至待寫入至該第二狀態之胞元。
  11. 如請求項9至10中任一項之方法,其進一步包括:判定該主機資料型樣是否包括比對應於該第一資料狀態之資料值更多之對應於該第二資料狀態之資料值;及回應於判定該主機資料型樣包括比對應於該第一資料狀態之資料值更多之對應於該第二資料狀態之資料值,在將該主機資料型樣儲存於該目標群組中之前執行型樣反轉(pattern inversion)使得先前對應於該第二資料狀態之資料值對應於該第一資料狀態且先前對應於該第一資料狀態之資料值對應於該第二資料狀態。
  12. 如請求項9至10中任一項之方法,其進一步包括在將主機資料型樣寫入至該目標群組之前回應於該第二專屬命令而將對應於該使用者資料型樣之一遮罩(mask)儲存於一緩衝器中。
  13. 如請求項12之方法,其進一步包括:讀取該緩衝器;及基於該遮罩而將設定信號(set signals)施加至胞元。
  14. 一種用於操作記憶體之設備,其包括: 一記憶體,其包括電阻可變記憶體胞元之一陣列;及一控制器,其耦合至該記憶體,其中該控制器經組態以:接收一專屬再新命令(dedicated refresh command)以再新該等電阻可變記憶體胞元之目標胞元之一目標群組而無需回應於該再新命令將一資料型樣傳送至該等目標胞元之該目標群組;且回應於該專屬再新命令:對該目標群組執行一讀取操作以判定該等目標胞元之狀態;且僅重寫經判定為程式化至一特定狀態之該等目標胞元。
  15. 如請求項14之設備,其中該特定狀態係一第一狀態,且其中該控制器經組態以藉由以下各者重寫該等目標胞元:藉由將一重設信號施加至在該第一狀態中之該等目標胞元而將該等目標胞元自該第一狀態寫入至一第二狀態;且藉由將一設定信號施加至在該第二狀態中之該等目標胞元而將該等目標胞元自該第二狀態寫回至該第一狀態。
  16. 如請求項14至15中任一項之設備,其中:該控制器在該記憶體內部,且其中該再新命令係經由一記憶體介面自該記憶體外部之一控制器接收;待儲存於該記憶體中之資料型樣未回應於該再新命令而自該記憶體外部之該控制器傳送至該記憶體。
  17. 如請求項16之設備,其中該記憶體內部之該控制器經組態以在僅將 經判定為程式化至該特定狀態之該等目標胞元重寫回至該特定狀態之前使用儲存於該目標群組中之錯誤校正資料(error correction data)以校正對應於在該讀取操作期間判定之該等目標胞元之該等狀態之資料。
  18. 一種用於操作記憶體之設備,其包括:一第一控制器;一記憶體,其耦合至該第一控制器,該記憶體包括:電阻可變記憶體胞元之一陣列;及一第二控制器,其耦合至該陣列,其中該第二控制器經組態以:回應於來自該第一控制器之一第一專屬命令,僅將在一第一狀態中之該等電阻可變記憶體胞元之數個群組中之胞元寫入至一第二狀態而無需將對應於該第二狀態之一資料型樣自該第一控制器傳送至該第二控制器;且在該數個群組中之全部該等胞元處於該第二狀態中之後,回應於來自該記憶體控制器之一專屬第二命令,將一資料型樣寫入至該數個群組之一目標群組而無需首先判定該目標群組之狀態。
  19. 如請求項18之設備,其中該專屬第二命令對該第二控制器指示將該資料型樣寫入至該目標群組而無需首先判定該目標群組之該等狀態。
  20. 如請求項18至19中任一項之設備,其中該第一控制器包括該記憶體外部之一記憶體系統控制器且經由一主機介面耦合至一主機,且其中該第二控制器係經由一記憶體介面耦合至該記憶體系統控制器之一裝置嵌入式控制器(device embedded controller)。
TW108132175A 2018-09-12 2019-09-06 用於操作記憶體之設備及方法 TWI720607B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/128,550 2018-09-12
US16/128,550 US10622065B2 (en) 2018-09-12 2018-09-12 Dedicated commands for memory operations

Publications (2)

Publication Number Publication Date
TW202020657A TW202020657A (zh) 2020-06-01
TWI720607B true TWI720607B (zh) 2021-03-01

Family

ID=69719999

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108132175A TWI720607B (zh) 2018-09-12 2019-09-06 用於操作記憶體之設備及方法

Country Status (7)

Country Link
US (1) US10622065B2 (zh)
EP (1) EP3850627A4 (zh)
JP (1) JP7061230B2 (zh)
KR (1) KR102341698B1 (zh)
CN (1) CN112673426A (zh)
TW (1) TWI720607B (zh)
WO (1) WO2020055583A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3295310A4 (en) * 2015-05-14 2018-12-26 Adesto Technologies Corporation Concurrent read and reconfigured write operations in a memory device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070280031A1 (en) * 2006-05-18 2007-12-06 Kabushiki Kaisha Toshiba Nand type flash memory
US20090161408A1 (en) * 2006-12-08 2009-06-25 Sharp Kabushiki Kaisha Semiconductor memory device
US20120008374A1 (en) * 2008-09-30 2012-01-12 Seagate Technology Llc Data Storage Using Read-Mask-Write Operation
US20150213885A1 (en) * 2013-02-01 2015-07-30 Panasonic Intellectual Property Management Co., Ltd. Non-volatile memory device
TW201532048A (zh) * 2014-02-13 2015-08-16 Sk Hynix Inc 電阻式記憶體裝置及其操作方法
TW201643883A (zh) * 2015-05-18 2016-12-16 三星電子股份有限公司 記憶體裝置以及包含該裝置的記憶體系統

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3604291B2 (ja) * 1998-10-08 2004-12-22 富士通株式会社 ダブルレートの入出力回路を有するメモリデバイス
US7010644B2 (en) * 2002-08-29 2006-03-07 Micron Technology, Inc. Software refreshed memory device and method
KR100631923B1 (ko) 2004-10-12 2006-10-04 삼성전자주식회사 반도체 메모리에서의 레퍼런스전압 공급장치 및 그의구동방법
KR20080022135A (ko) * 2005-05-30 2008-03-10 세이코 엡슨 가부시키가이샤 반도체 기억 장치
JP2007250101A (ja) * 2006-03-16 2007-09-27 Fujitsu Ltd 不揮発性メモリ装置および不揮発性メモリ装置の制御方法
KR100827702B1 (ko) 2006-11-01 2008-05-07 삼성전자주식회사 가변저항 반도체 메모리 장치
US7633798B2 (en) * 2007-11-21 2009-12-15 Micron Technology, Inc. M+N bit programming and M+L bit read for M bit memory cells
KR101246833B1 (ko) * 2007-12-20 2013-03-28 삼성전자주식회사 저항체를 이용한 비휘발성 메모리 장치, 이를 포함하는메모리 시스템, 및 이의 구동 방법
JP5262402B2 (ja) * 2008-08-04 2013-08-14 富士通株式会社 記憶装置及びデータ保持方法
IT1399916B1 (it) * 2010-04-30 2013-05-09 Balluchi Dispositivo di memoria ad accesso di registro indicizzato
US9330753B2 (en) 2010-11-29 2016-05-03 Seagate Technology Llc Memory sanitation using bit-inverted data
JP5853899B2 (ja) * 2012-03-23 2016-02-09 ソニー株式会社 記憶制御装置、記憶装置、情報処理システム、および、それらにおける処理方法
JP5942781B2 (ja) * 2012-04-16 2016-06-29 ソニー株式会社 記憶制御装置、メモリシステム、情報処理システム、および、記憶制御方法
JP5853906B2 (ja) * 2012-08-24 2016-02-09 ソニー株式会社 記憶制御装置、記憶装置、情報処理システムおよび記憶制御方法
JP5989611B2 (ja) 2013-02-05 2016-09-07 株式会社東芝 半導体記憶装置、及びそのデータ制御方法
US9449675B2 (en) * 2013-10-31 2016-09-20 Micron Technology, Inc. Apparatuses and methods for identifying an extremum value stored in an array of memory cells
JP6447629B2 (ja) * 2014-05-09 2019-01-09 ソニー株式会社 記憶制御装置、記憶装置、および、その記憶制御方法
KR102178832B1 (ko) 2014-07-22 2020-11-13 삼성전자 주식회사 저항성 메모리 장치 및 저항성 메모리 장치의 동작 방법
KR102251814B1 (ko) 2015-02-06 2021-05-13 삼성전자주식회사 메모리 장치, 그것의 동작 및 제어 방법
US9734908B1 (en) 2016-03-22 2017-08-15 Winbond Electronics Corp. Writing method for resistive memory cell and resistive memory
US9721639B1 (en) 2016-06-21 2017-08-01 Micron Technology, Inc. Memory cell imprint avoidance
US10387046B2 (en) * 2016-06-22 2019-08-20 Micron Technology, Inc. Bank to bank data transfer
US20180025777A1 (en) 2016-07-19 2018-01-25 Sandisk Technologies Llc High-reliability memory read technique
US9940052B2 (en) 2016-09-14 2018-04-10 Micron Technology, Inc. Memory device configuration commands

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070280031A1 (en) * 2006-05-18 2007-12-06 Kabushiki Kaisha Toshiba Nand type flash memory
US20090161408A1 (en) * 2006-12-08 2009-06-25 Sharp Kabushiki Kaisha Semiconductor memory device
US20120008374A1 (en) * 2008-09-30 2012-01-12 Seagate Technology Llc Data Storage Using Read-Mask-Write Operation
US20150213885A1 (en) * 2013-02-01 2015-07-30 Panasonic Intellectual Property Management Co., Ltd. Non-volatile memory device
TW201532048A (zh) * 2014-02-13 2015-08-16 Sk Hynix Inc 電阻式記憶體裝置及其操作方法
TW201643883A (zh) * 2015-05-18 2016-12-16 三星電子股份有限公司 記憶體裝置以及包含該裝置的記憶體系統

Also Published As

Publication number Publication date
KR20210043005A (ko) 2021-04-20
JP7061230B2 (ja) 2022-04-27
EP3850627A4 (en) 2022-05-25
US10622065B2 (en) 2020-04-14
CN112673426A (zh) 2021-04-16
US20200082883A1 (en) 2020-03-12
WO2020055583A1 (en) 2020-03-19
EP3850627A1 (en) 2021-07-21
JP2021527913A (ja) 2021-10-14
TW202020657A (zh) 2020-06-01
KR102341698B1 (ko) 2021-12-21

Similar Documents

Publication Publication Date Title
JP6869445B1 (ja) メモリセルを検知するための装置及び方法
CN111145819B (zh) 用于数据结构的专用读取电压
KR102646907B1 (ko) 쓰기 버퍼 메모리를 포함하는 스토리지 장치 및 상기 스토리지 장치의 동작 방법
US10943659B2 (en) Data state synchronization
US20220019384A1 (en) Memory management utilzing buffer reset commands
CN113946283B (zh) 存储器装置的分区命名空间中的部分区存储器单元处置
US11488681B2 (en) Data state synchronization
TWI720607B (zh) 用於操作記憶體之設備及方法
US20190332322A1 (en) Memory system including resistive variable memory device and operating method thereof
US11456033B2 (en) Dedicated commands for memory operations