TWI720547B - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TWI720547B
TWI720547B TW108125229A TW108125229A TWI720547B TW I720547 B TWI720547 B TW I720547B TW 108125229 A TW108125229 A TW 108125229A TW 108125229 A TW108125229 A TW 108125229A TW I720547 B TWI720547 B TW I720547B
Authority
TW
Taiwan
Prior art keywords
semiconductor
gate electrode
memory device
semiconductor memory
wiring
Prior art date
Application number
TW108125229A
Other languages
English (en)
Other versions
TW202036845A (zh
Inventor
佐久間悠
宮川英典
藤井章輔
佐久間究
荒井史隆
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW202036845A publication Critical patent/TW202036845A/zh
Application granted granted Critical
Publication of TWI720547B publication Critical patent/TWI720547B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • H10B51/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors characterised by the memory core region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/223Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements using MOS with ferroelectric gate insulating film
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2275Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/516Insulating materials associated therewith with at least one ferroelectric layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • H10B51/20Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors characterised by the three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40111Multistep manufacturing processes for data storage electrodes the electrodes comprising a layer which is used for its ferroelectric properties
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • H10B51/10Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors characterised by the top-view layout

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Semiconductor Memories (AREA)

Abstract

本發明係一種半導體記憶裝置,其具備:基板;複數個第1半導體部,其沿與基板之表面交叉之第1方向排列;第1閘極電極,其沿第1方向延伸,自與第1方向交叉之第2方向與複數個第1半導體部對向;第1絕緣部,其設置於第1半導體部及第1閘極電極之間;第1佈線,其於第1方向上與第1閘極電極分開;第2半導體部,其連接於第1閘極電極之第1方向之一端及第1佈線;第2閘極電極,其與第2半導體部對向;及第2絕緣部,其設置於第2半導體部及第2閘極電極之間。

Description

半導體記憶裝置
以下所記載之實施形態係關於一種半導體記憶裝置。
半導體記憶裝置之高集成化正不斷發展。
一實施形態之半導體記憶裝置具備:基板;複數個第1半導體部,其沿與基板之表面交叉之第1方向排列;第1閘極電極,其沿第1方向延伸,自與第1方向交叉之第2方向與複數個第1半導體部對向;第1絕緣部,其設置於第1半導體部及第1閘極電極之間;第1佈線,其於第1方向上與第1閘極電極分開;第2半導體部,其連接於第1閘極電極之第1方向之一端及第1佈線;第2閘極電極,其與第2半導體部對向;及第2絕緣部,其設置於第2半導體部及第2閘極電極之間。
以下,一邊參照圖式,一邊對本發明詳細地進行說明。再者,本發明並不受下述實施形態限定。又,於下述實施形態中之構成要素中,包括業者可容易地假定之構成要素或實質上相同之構成要素。
又,各圖式為模式圖,存在省略一部分構成等之情況。又,存在對於在各實施形態中共通之部分標註共通之符號,並省略說明之情況。
又,於本說明書中,將與基板表面平行之特定方向稱為X方向,將與基板表面平行且與X方向垂直之方向稱為Y方向,將與基板表面垂直之方向稱為Z方向。
又,於本說明書中,存在如下情況:將沿著特定面之方向稱為第1方向,將沿著該特定面與第1方向交叉之方向稱為第2方向,將與該特定面交叉之方向稱為第3方向。該等第1方向、第2方向及第3方向可與X方向、Y方向及Z方向中之任一方向對應,亦可不對應。
又,於本說明書中,「上」或「下」等表達係以基板為基準。例如,將沿著上述第1方向離開基板之朝向稱為上,將沿著第1方向接近基板之朝向稱為下。又,於對某個構成提及下表面或下端之情形時,意思係指該構成之基板側之面或端部,於提及上表面或上端之情形時,意思係指該構成之與基板相反側之面或端部。又,將與第2方向或第3方向交叉之面稱為側面等。
又,於本說明書中,存在如下情況:於對構成、部件等提及特定方向之「寬度」或「厚度」之情形時,意思係指藉由SEM(Scanning electron microscopy,掃描式電子顯微鏡)或TEM(Transmission electron microscopy,透射電子顯微鏡)等進行觀察所得之截面等之寬度或厚度。
[第1實施形態] [構成] 圖1係第1實施形態之半導體記憶裝置之模式圖。本實施形態之半導體記憶裝置具備記憶單元陣列MCA及向記憶單元陣列MCA供給電壓之未圖示之周邊電路。記憶單元陣列MCA具備複數個記憶體層ML0~MLk(k為自然數)及電晶體層TL。
複數個記憶體層ML0~MLk分別連接有汲極選擇線SGD0~SGDk及源極選擇線SGS0~SGSk。又,複數個記憶體層ML0~MLk共通地連接有複數個位元線BL0~BLl(l為自然數)、及源極線SL。
電晶體層TL連接有複數個全局字元線GWLa0~GWLam、GWLb0~GWLbm(m為自然數)。又,電晶體層TL連接有複數個字元線選擇線SGWa0~SGWal、SGWb0~SGWbl。
圖2係表示連接於位元線BL1及源極線SL之間之構成之模式性等效電路圖。圖2中例示了連接於位元線BL1及源極線SL之間之構成,但於其它位元線BL0、BL2~BLl及源極線SL之間亦連接有相同之構成。
於位元線BL1及源極線SL之間並聯連接有與記憶體層ML0~MLk對應之複數個記憶體組MG。又,該等複數個記憶體組MG共通地連接有與電晶體層TL對應之電晶體組TG。
記憶體組MG具備並聯連接於位元線BL1及源極線SL之間之2個記憶體串MSa、MSb。又,記憶體組MG具備:設置於記憶體串MSa、MSb及位元線BL之間之汲極選擇電晶體STD、以及設置於記憶體串MSa、MSb及源極線SL之間之源極選擇電晶體STS。
記憶體串MSa具備串聯連接之複數個記憶單元MCa0~MCam。該等複數個記憶單元MCa0~MCam係具備半導體部、與該半導體部對向之閘極電極、及設置於該等半導體部及閘極電極之間之閘極絕緣膜之場效型電晶體。閘極絕緣膜之電氣特性根據寫入動作及刪除動作而變化,記憶單元MC之閾值電壓亦隨之發生變化。藉此,記憶單元MCa0~MCam能夠記憶1個位元或複數個位元之資料。記憶單元MCa0~MCam之閘極電極分別連接有局部字元線LWLa0~LWLam。該等複數個局部字元線LWLa0~LWLam分別共通地連接於各記憶體層ML0~MLk中所含之複數個記憶單元MCa0~MCam之閘極電極。
記憶體串MSb具備串聯連接之複數個記憶單元MCb0~MCbm。該等複數個記憶單元MCb0~MCbm與記憶單元MCa0~MCam同樣地構成。記憶單元MCb0~MCbm之閘極電極分別連接有局部字元線LWLb0~LWLbm。該等複數個局部字元線LWLb0~LWLbm分別共通地連接於各記憶體層ML0~MLk中所含之複數個記憶單元MCb0~MCbm之閘極電極。
汲極選擇電晶體STD之閘極電極連接有汲極選擇線SGD0~SGDk中之任一個。再者,同一記憶體層MLz(z為0以上k以下之整數)中所含之複數個汲極選擇電晶體STD之閘極電極分別共通地連接有汲極選擇線SGDz。
源極選擇電晶體STS之閘極電極連接有源極選擇線SGS0~SGSk中之任一個。再者,同一記憶體層MLz中所含之複數個源極選擇電晶體STS之閘極電極分別共通地連接有源極選擇線SGSz。
電晶體組TG具備分別連接於複數個局部字元線LWLa0~LWLam及全局字元線GWLa0~GWLam之間之複數個字元線選擇電晶體STWa0~STWam。該等複數個字元線選擇電晶體STWa0~STWam之閘極電極共通地連接有字元線選擇線SGWa0~SGWal。又,電晶體組TG具備分別連接於複數個局部字元線LWLb0~LWLbm及全局字元線GWLb0~GWLbm之間之複數個字元線選擇電晶體STWb0~STWbm。該等複數個字元線選擇電晶體STWb0~STWbm之閘極電極共通地連接有字元線選擇線SGWb0~SGWbl。
其次,參照圖3~圖10對本實施形態之半導體記憶裝置之構成例進行說明。
圖3係用以對本實施形態之半導體記憶裝置之構成例進行說明之模式性立體圖。圖4係自圖3所示之構造中省略了設置位元線BL0~BLl之位元線層BLL及設置全局字元線GWLa0~GWLam、GWLb0~GWLbm之字元線層WLL而成之模式性立體圖。圖5係自圖4所示之構造中省略了電晶體層TL而成之模式性立體圖。再者,於圖4中,省略了複數個導電部220中之一部分。關於圖3,亦同樣如此。
圖6係用以對本實施形態之半導體記憶裝置之構成例進行說明之模式性YZ剖視圖。圖6中以虛線表示之構成係將與圖6所示之截面不同之截面中出現之構成以模式之方式示出。圖7係用以對本實施形態之半導體記憶裝置之構成例進行說明之模式性XZ剖視圖。
圖8及圖9係表示記憶體層ML0~MLk之一部分之構成之模式性XY剖視圖。圖10係與電晶體層TL之一部分之構成對應之模式性XY剖視圖。
如圖3所示,本實施形態之半導體記憶裝置具備基板S及設置於基板S上方之記憶單元陣列MCA。記憶單元陣列MCA具備:沿Z方向排列之複數個記憶體層ML0~MLk、設置於複數個記憶體層ML0~MLk上方之電晶體層TL、設置於電晶體層TL上方之字元線層WLL及設置於字元線層WLL上方之位元線層BLL。以下,對該等構成依序進行說明。
首先,對記憶體層ML0~MLk進行說明。記憶體層ML0~MLk如圖5所示般分別具備:沿X方向排列且沿Y方向延伸之複數個半導體部110、於該等複數個半導體部110之間沿Y方向排列之複數個導電部120之一部分、以及設置於半導體部110及導電部120之間之閘極絕緣膜130。又,記憶體層ML0~MLk分別具備:與沿X方向排列之複數個半導體部110之Y方向之端部對向之導電部140以及設置於半導體部110及導電部140之間之閘極絕緣膜150。
半導體部110例如包含多晶矽(Si)等。半導體部110之X方向一側之側面與複數個導電部120對向,作為記憶單元MCa0~MCam之通道區域發揮功能。半導體部110之X方向另一側之側面與複數個導電部120對向,作為記憶單元MCb0~MCbm之通道區域發揮功能。半導體部110之Y方向之一端部之X方向兩側面及Y方向之側面與導電部140對向,作為汲極選擇電晶體STD之通道區域發揮功能。又,如圖6所示,半導體部110之Y方向之另一端部亦與導電部140對向,作為源極選擇電晶體STS之通道區域發揮功能。再者,半導體部110之一端部及另一端部分別連接於導電部420及導電部330。
導電部120例如包括氮化鈦(TiN)及鎢(W)之積層構造等。如圖8所示,導電部120例如具有大致四角柱狀之形狀。再者,於圖示之例子中,含在導電部120之記憶體層ML0~MLk中之部分之X方向寬度小於不含在記憶體層ML0~MLk中之部分之X方向寬度。於沿Y方向排列之2個導電部120之間設置氧化矽(SiO2 )等絕緣部121。如圖7所示,導電部120沿Z方向延伸,作為局部字元線LWLay或局部字元線LWLby(y為0以上m以下之整數)發揮功能。又,例如與局部字元線LWLay對應之導電部120之X方向一側之側面與記含在憶體層ML0~MLk中之半導體部110之側面對向,作為連接於位元線BLx之記憶單元MCa0~MCam之閘極電極發揮功能。又,導電部120之X方向另一側之側面與含在記憶體層ML0~MLk中之半導體部110之側面對向,作為連接於位元線BLx-1之記憶單元MCa0~MCam之閘極電極發揮功能。同樣地,與局部字元線LWLay對應之導電部120之X方向之側面與含在記憶體層ML0~MLk中之半導體部110之側面對向,作為連接於位元線BLx及位元線BLx+1之記憶單元MCb0~MCbm之閘極電極發揮功能。 再者,與局部字元線LWLa0~LWLam對應之導電部120沿X方向及Y方向排列成矩陣狀。又,與局部字元線LWLb0~LWLbm對應之導電部120沿X方向及Y方向排列成矩陣狀。又,與局部字元線LWLa0~LWLam對應之導電部120、和與局部字元線LWLb0~LWLbm對應之導電部120於Y方向上之位置不同。例如,與局部字元線LWLa0對應之導電部120於Y方向上之位置(例如XY截面中之中心位置或重心之位置)設置於與局部字元線LWLb0對應之導電部120於Y方向上之位置及與局部字元線LWLb1對應之導電部120於Y方向上之位置之間。
閘極絕緣膜130如圖8所示般例如具備鐵電體部131及氧化矽等絕緣膜132。鐵電體部131例如為以鉿(Hf)及氧(O)作為主成分且添加矽(Si)、鈧(Sc)、釔(Y)、鈦(Ti)、釩(V)、鈮(Nb)、鉭(Ta)、鋯(Zr)、鋁(Al)、鍶(Sr)、鑭(La)、鈰(Ce)、鐠(Pr)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)及鑥(Lu)中之至少一種作為添加物而成之膜等。鐵電體部131例如包含Hf1 x Mx O2 y (M為上述添加物中之任一種,x大於0且小於1,y大於0且小於2)。
導電部140(圖9)例如包括氮化鈦(TiN)及鎢(W)之積層構造等。導電部140例如如圖9所示般具有大致梳狀之形狀。亦即,具備沿X方向排列且沿Y方向延伸之複數個第1部分141及沿X方向延伸且連接於複數個第1部分141之第2部分142。複數個第1部分141分別與半導體部110之一端部或另一端部之X方向側面對向,作為汲極選擇電晶體STD或源極選擇電晶體STS之閘極電極發揮功能。第2部分142作為汲極選擇線SGDz或源極選擇線SGSz發揮功能。再者,如圖6所例示,配置於各記憶體層ML0~MLk之導電部140分別連接有接點143。
閘極絕緣膜150例如包含氧化矽等。
其次,對電晶體層TL進行說明。電晶體層TL如圖4所示般具備:複數個半導體部210,其與導電部120對應並沿X方向及Y方向排列;及複數個導電部220,其沿X方向排列,沿Y方向延伸,且與複數個半導體部210之一側或另一側之側面對向。又,電晶體層TL如圖10所示般具備設置於半導體部210及導電部220之間之閘極絕緣膜230。
半導體部210例如包含多晶矽(Si)等。半導體部210之X方向之兩側面與導電部220對向,作為字元線選擇電晶體STWay、STWby之通道區域發揮功能。於沿Y方向排列之2個半導體部210之間設置絕緣部121。如圖7所示,半導體部210與複數個導電部120對應而設置,半導體部210之下端連接於導電部120。因此,如圖10所示,連接於與局部字元線LWLa0~LWLam對應之導電部120之半導體部210於Y方向上之位置和連接於與局部字元線LWLb0~LWLbm對應之導電部120之半導體部210於Y方向上之位置係於Y方向上之位置不同。
導電部220例如包括氮化鈦(TiN)及鎢(W)之積層構造等。如圖10所示,導電部220沿Y方向延伸,作為字元線選擇線SGWax、SGWbx(x為0以上l以下之整數)發揮功能。又,導電部220與沿Y方向排列之複數個半導體部210之X方向側面對向,作為字元線選擇電晶體STWa0~STWam、STWb0~STWbm之閘極電極發揮功能。於沿X方向排列之2個導電部220之間設置有氧化矽等絕緣部221。
閘極絕緣膜230例如包含氧化矽等。如圖7所示,本實施形態之閘極絕緣膜230覆蓋導電部220之上表面、下表面及X方向之側面。然而,閘極絕緣膜230之具體構成可進行適當變更,亦可不覆蓋導電部220之上表面及下表面。
其次,對字元線層WLL進行說明。字元線層WLL例如如圖6所示般具備沿Y方向排列之複數個導電部310及導電部320。
導電部310例如包括氮化鈦(TiN)及鎢(W)之積層構造等。導電部310例如如圖7所示般沿X方向延伸,且共通地連接於沿X方向排列之複數個半導體部210之上端。導電部310分別作為全局字元線GWLay、GWLby發揮功能。
導電部320(圖6)例如包括氮化鈦(TiN)及鎢(W)之積層構造等。導電部320例如如圖6所示般經由沿Z方向延伸之導電部330共通地連接於記憶體層ML0~MLk之半導體部110。導電部320作為源極線SL發揮功能。導電部330作為源極線接點SLC發揮功能。
其次,對位元線層BLL進行說明。位元線層BLL例如如圖3所示般具備沿X方向排列且沿Y方向延伸之複數個導電部410。
導電部410例如包括氮化鈦(TiN)及鎢(W)之積層構造等。如圖6所示,導電部410經由沿Z方向延伸之導電部420共通地連接於記憶體層ML0~MLk之半導體部110。導電部410作為位元線BLx發揮功能。導電部420作為位元線接點BLC發揮功能。
[製造方法] 其次,參照圖11~圖39來例示參照圖3~圖10所說明之構成之製造方法。圖11、圖15、圖19、圖21、圖23、圖25、圖27、圖29~圖33係與圖7對應之XZ剖視圖。圖12、圖13、圖34、圖35係與圖6對應之YZ剖視圖。圖14、圖18、圖20、圖22、圖24、圖26、圖28係與圖8對應之XY剖視圖。圖16、圖17、圖36~圖39係與圖9對應之XY剖視圖。
於上述製造方法中,例如如圖11所例示般於基板S(圖3)之上方交替地形成複數個半導體部110A及絕緣部111。又,於該結構之上表面形成絕緣部111、氮化矽(Si3 N4 )等犧牲膜220A、及絕緣部111。該步驟例如藉由CVD(Chemical Vapor Deposition,化學氣相沈積)等方法進行。
其次,對圖11所例示之構造形成未圖示之通孔,如圖12所例示般經由該通孔將半導體部110A之一部分選擇性地去除。通孔之形成例如藉由RIE(Reactive Ion Etching,反應離子蝕刻)等方法進行。半導體部110A之去除例如藉由濕式蝕刻等方法進行。
其次,例如如圖13所例示,經由上述通孔於絕緣部111之上表面及下表面以及半導體部110A之側面形成氧化矽等絕緣部150A以及氮化鈦及鎢導電部140A。該步驟例如藉由CVD方法進行。
其次,例如如圖14及圖15所例示,對圖13所例示之構造形成複數個記憶體溝槽MT。記憶體溝槽MT沿X方向排列,沿Z方向及Y方向延伸。藉此,沿Z方向積層之複數個半導體部110A沿X方向被分斷,而形成複數個半導體部110。
再者,例如如圖16及圖17所例示,記憶體溝槽MT之Y方向之端部到達導電部140A。因此,若形成記憶體溝槽MT,則導電部140A形成為大致梳狀。
其次,例如如圖18及圖19所例示,於記憶體溝槽MT形成絕緣部121。又,形成沿Z方向延伸且貫通絕緣部121之孔AH。絕緣部121之形成例如藉由CVD等方法進行。孔AH之形成例如藉由RIE等方法進行。
其次,例如如圖20及圖21所例示,經由孔AH將半導體部110之一部分選擇性地去除。該步驟例如藉由濕式蝕刻等方法進行。
其次,例如如圖22及圖23所例示,經由孔AH對半導體部110及絕緣部111之露出面形成絕緣膜132。該步驟例如藉由CVD等方法進行。絕緣膜132形成為薄至不將孔AH填埋之程度。
其次,例如如圖24及圖25所例示,經由孔AH於絕緣膜132形成鐵電體部131。該步驟例如藉由CVD等方法進行。鐵電體部131形成為薄至不將孔AH填埋之程度。
其次,例如如圖26及圖27所例示,經由孔AH將鐵電體部131及絕緣膜132之一部分去除,而將鐵電體部131及絕緣膜132沿Z方向分斷。該步驟例如藉由濕式蝕刻等方法進行。
其次,例如如圖28及圖29所示,經由孔AH將絕緣部111之一部分選擇性地去除。該步驟例如藉由濕式蝕刻等方法進行。再者,圖28中以虛線表示之部分係以模式之方式表示於與圖28所示之截面不同之截面中出現之孔AH之內周面。
其次,例如如圖30所例示,於孔AH之內部形成導電部120。該步驟例如藉由CVD及濕式蝕刻等方法進行。藉此,形成如圖8所例示之構造。
其次,例如如圖31所例示,將導電部120之一部分去除,於孔AH之內部形成半導體部210。導電部120之去除例如藉由濕式蝕刻等方法進行。半導體部210之形成例如藉由CVD及RIE之回蝕等方法進行。
其次,例如如圖32所例示,形成溝槽GT。溝槽GT設置於沿X方向相鄰之2個絕緣部121(記憶體溝槽MT)之間,沿Z方向及Y方向延伸。藉此,將犧牲膜220A沿X方向分斷。
其次,例如如圖33所例示,經由溝槽GT將犧牲膜220A去除,形成閘極絕緣膜230及導電部220,於所形成之導電部220之間形成絕緣部221。犧牲膜220A之去除例如藉由濕式蝕刻等方法進行。閘極絕緣膜230及導電部220之形成例如藉由CVD及濕式蝕刻等方法進行。絕緣部221之形成例如藉由CVD等方法進行。藉此,形成如圖10所例示之構造。再者,閘極絕緣膜230之形成例如亦可藉由氧化等方法進行,亦可於圖31所例示之步驟中於即將形成半導體部210之前藉由CVD等方法進行。
其次,例如如圖34所例示,形成位元線接觸孔BLCH及源極線接觸孔SLCH。位元線接觸孔BLCH及源極線接觸孔SLCH各自沿Z方向延伸,且貫通沿Z方向排列之複數個導電部140A。該步驟例如藉由RIE等方法進行。
其次,例如如圖35及圖36所例示,經由位元線接觸孔BLCH及源極線接觸孔SLCH將導電部140A之一部分選擇性地去除。該步驟例如藉由濕式蝕刻等方法進行。
其次,例如如圖37所例示,經由位元線接觸孔BLCH及源極線接觸孔SLCH,於絕緣部121之側面選擇性地形成氮化鈦及鎢之積層構造等。該步驟例如藉由CVD等方法進行。
其次,例如如圖38所例示,經由位元線接觸孔BLCH及源極線接觸孔SLCH,將絕緣部150A之一部分選擇性地去除。該步驟例如藉由濕式蝕刻等方法進行。
其次,例如如圖39所例示,經由位元線接觸孔BLCH及源極線接觸孔SLCH,於導電部140之X方向及Y方向之側面形成閘極絕緣膜150。該步驟例如藉由選擇性氧化或選擇性成膜而進行。
其後,藉由例如經由位元線接觸孔BLCH及源極線接觸孔SLCH之CVD等方法,形成半導體部110之Y方向之端部。藉此,形成如圖9所例示之構造。然後,藉由形成參照圖6等所說明之導電部310、導電部320、導電部330、導電部410、導電部420等之構成,而形成參照圖3~圖10所說明之構造。
[效果] 圖40係表示比較例之半導體記憶裝置之構成例之模式性XZ剖視圖。比較例之半導體記憶裝置基本上而言與第1實施形態之半導體記憶裝置同樣地構成。然而,比較例之半導體記憶裝置不具有電晶體層TL,作為局部字元線LWLay、LWLby發揮功能之導電部120'直接連接於作為全局字元線GWLay、GWLby發揮功能之導電部310'。
比較例之半導體記憶裝置與第1實施形態同樣地具備鐵電體部131。具備鐵電體部131之半導體記憶裝置與利用例如氮化矽等電荷儲存膜之半導體記憶裝置相比,被期待於低功耗下進行動作。
於此種半導體記憶裝置之寫入動作中,例如考慮向導電部120'供給具有正極性之寫入電壓,向半導體部110供給接地電壓或具有負極性之電壓。藉此產生介電極化,於鐵電體部131之半導體部110側之面誘發正電荷。伴隨於此,於半導體部110之鐵電體部131側之面誘發負電荷。因此,記憶單元MC之閾值電壓成為負值大小,記憶單元MC於不向導電部120'施加電壓之狀態下亦成為ON(接通)狀態。
又,於此種半導體記憶裝置之刪除動作中,例如考慮向導電部120'供給接地電壓或具有負極性之電壓,向半導體部110供給具有正極性之刪除電壓。藉此產生介電極化,於鐵電體部131之半導體部110側之面誘發負電荷。伴隨於此,於半導體部110之鐵電體部131側之面誘發正電荷。因此,記憶單元MC之閾值電壓成為正值大小,記憶單元MC於不向導電部120'施加電壓之狀態下成為OFF(斷開)狀態。
此處,例如於對鐵電體部131進行寫入動作之情形時,有半導體部110中之電子經由絕緣膜132穿隧至鐵電體部131並於鐵電體部131中儲存之情況。若電子於鐵電體部131中儲存,則有如下情況:因與該電子之排斥導致無法於半導體部110之鐵電體部131側之面適當地誘發負電荷,而無法適當地執行寫入動作。又,有如下情況:由於同樣之現象,故而無法適當地進行刪除動作。
此處,為了使鐵電體部131產生介電極化所需之電壓脈衝之脈衝寬度(供給電壓之時間)與為了使電荷儲存於鐵電體部131中所需之電壓脈衝之脈衝寬度大幅度不同。例如,於特定條件下,鐵電體部131中之介電極化係藉由向鐵電體部131供給具有數ns左右之脈衝寬度之電壓脈衝而產生。另一方面,電子等對鐵電體部131之儲存,若不向鐵電體部131供給具有數μs左右之脈衝寬度之電壓脈衝便不會產生。因此,為了提供適當地動作之半導體記憶裝置,而考慮使供給至導電部120'之電壓脈衝之脈衝寬度變得足夠小。
然而,於比較例之半導體記憶裝置中,由於所有之局部字元線LWLay、LWLby直接連接於全局字元線GWLay、GWLby,故而有局部字元線LWLay、LWLby及全局字元線GWLay、GWLby之佈線電容變大之情況。因此,有無法使供給至導電部120'之電壓脈衝之脈衝寬度變得足夠小之情況。
因此,於第1實施形態之半導體記憶裝置中,於局部字元線LWLay、LWLby與全局字元線GWLay、GWLby之間設置有字元線選擇電晶體STWay、STWby。根據此種構成,藉由使與複數個位元線BL0~BLl中之特定位元線BLx對應之局部字元線LWLay、LWLby選擇性地與全局字元線GWLay、GWLby導通,能夠大幅度地削減局部字元線LWLay、LWLby之佈線電容,而高速地控制該等之電壓。藉此,可提供一種使供給至導電部120之電壓脈衝之脈衝寬度變得足夠小,抑制電子等對鐵電體部131之儲存,而適當地動作之半導體記憶裝置。再者,考慮將於寫入動作及刪除動作時供給至導電部120之電壓脈衝之脈衝寬度例如設為未達1 μs。
再者,為了將局部字元線LWLay、LWLby之佈線電容削減至最小限度,而考慮例如於寫入動作中,選擇性地將複數個字元線選擇線SGWa1~SGWal中之1條字元線選擇線SGWax設為「H」狀態。然而,認為即使例如於字元線選擇線設置有數千條之情形時(「l」為數千之情形時),將其中之數十條左右設為「H」狀態,亦可充分地削減局部字元線LWLay、LWLby之佈線電容。又,認為根據詳細之構成或動作條件等,藉由將多條字元線選擇線同時設為「H」狀態,可實現動作之高速化。
又,此種方法不僅可應用於寫入動作,亦可應用於刪除動作。於該情形時,供給至鐵電體部131之電場之方向與寫入動作成反方向。於此種方法中,亦可期待與寫入動作相同之效果。
[第2實施形態] 圖41係第2實施形態之半導體記憶裝置之模式性YZ剖視圖。圖42及圖43係用以對第2實施形態之半導體記憶裝置之構成例進行說明之模式性XZ剖視圖。
如圖41所示,第2實施形態之半導體記憶裝置具備:沿Z方向排列之複數個記憶體層ML0~MLk、設置於複數個記憶體層ML0~MLk上方之電晶體層TL0、設置於電晶體層TL0上方之字元線層WLL0及設置於字元線層WLL0上方之位元線層BLL。又,本實施形態之半導體記憶裝置具備:設置於記憶體層ML0~MLk下方之電晶體層TL1及設置於電晶體層TL1下方之字元線層WLL1。
記憶體層ML0~MLk及位元線層BLL與第1實施形態之記憶體層ML0~MLk及位元線層BLL同樣地構成。
此處,如參照圖6所說明般,第1實施形態之電晶體層TL包括與字元線選擇電晶體STWa0~STWam對應之構成及與字元線選擇電晶體STWb0~STWbm對應之構成兩者。另一方面,如圖41所示,本實施形態之電晶體層TL0包括與字元線選擇電晶體STWb0~STWbm對應之構成,本實施形態之電晶體層TL1包括與字元線選擇電晶體STWa0~STWam對應之構成。
亦即,電晶體層TL0例如如圖41及圖42所示般具備:複數個半導體部213,其沿X方向及Y方向排列;複數個導電部223,其沿X方向排列,沿Y方向延伸,且與複數個半導體部213之外周面對向;及氧化矽等閘極絕緣膜233,其設置於半導體部213及導電部223之間。
半導體部213例如包含多晶矽等。半導體部213之外周面與導電部223對向,作為字元線選擇電晶體STWbx之通道區域發揮功能。半導體部213之下端連接於導電部120。
導電部223例如包括氮化鈦及鎢之積層構造等。導電部223沿Y方向延伸,作為字元線選擇線SGWbx發揮功能。又,導電部223與沿Y方向排列之複數個半導體部213之外周面對向,作為字元線選擇電晶體STWb0~STWbm之閘極電極發揮功能。
又,電晶體層TL1例如如圖41及圖43所示般具備:複數個半導體部214,其沿X方向及Y方向排列;複數個導電部224,其沿X方向排列,沿Y方向延伸,且與複數個半導體部214之外周面對向;及氧化矽等閘極絕緣膜234,其設置於半導體部214及導電部224之間。
半導體部214例如包含多晶矽等。半導體部214之外周面與導電部224對向,作為字元線選擇電晶體STWax之通道區域發揮功能。半導體部214之上端連接於導電部120。
導電部224例如包括氮化鈦及鎢之積層構造等。導電部224沿Y方向延伸,作為字元線選擇線SGWax發揮功能。又,導電部224與沿Y方向排列之複數個半導體部214之外周面對向,作為字元線選擇電晶體STWa0~STWam之閘極電極發揮功能。
又,如參照圖6等所說明般,第1實施形態之字元線層WLL包括與全局字元線GWLa0~GWLam對應之構成及與全局字元線GWLb0~GWLbm對應之構成兩者。另一方面,如圖41所示,本實施形態之字元線層WLL0包括與全局字元線GWLb0~GWLbm對應之構成,本實施形態之字元線層WLL1包括與全局字元線GWLa0~GWLam對應之構成。
亦即,字元線層WLL0例如如圖41所示般具備沿Y方向排列之複數個導電部313及導電部320。
導電部313例如包括氮化鈦(TiN)及鎢(W)之積層構造等。導電部313沿X方向延伸,且共通地連接於沿X方向排列之複數個半導體部213之上端。導電部313分別作為全局字元線GWLby發揮功能。
字元線層WLL1具備沿Y方向排列之複數個導電部314。
導電部314例如包括氮化鈦(TiN)及鎢(W)之積層構造等。導電部314沿X方向延伸,且共通地連接於沿X方向排列之複數個半導體部214之下端。導電部314分別作為全局字元線GWLay發揮功能。
藉由此種構成,亦可製造起到與第1實施形態相同之效果之半導體記憶裝置。又,根據此種構成,藉由將字元線選擇線SGWb0~SGWbl設置於電晶體層TL0,將字元線選擇線SGWa0~SGWal設置於電晶體層TL1,可製造一種使於X方向上相鄰之字元線選擇線間之距離變大,削減該等佈線間之靜電電容,而更適當地動作之半導體記憶裝置。
[其它實施形態] 以上,對第1實施形態及第2實施形態之半導體記憶裝置進行了說明。然而,以上所說明之構成僅為例示,例如可如以下內容般適當變更具體構成。
[電晶體層]
例如,於第1實施形態及第2實施形態中,僅導電部120之上端及下端之其中一端連接有字元線選擇電晶體。然而,亦可例如如圖44所例示般於導電部120之上端及下端兩端連接有字元線選擇電晶體。
圖44所例示之構成具備第1實施形態之電晶體層TL及字元線層WLL以及電晶體層TL2及字元線層WLL2。電晶體層TL2及字元線層WLL2基本上而言與第2實施形態之電晶體層TL1及字元線層WLL1同樣地構成。然而,電晶體層TL2與第1實施形態之電晶體層TL同樣地包括與字元線選擇電晶體STWa0~STWam對應之構成及與字元線選擇電晶體STWb0~STWbm對應之構成兩者。又,字元線層WLL2與第1實施形態之字元線層WLL同樣地包括與全局字元線GWLa0~GWLam對應之構成及與全局字元線GWLb0~GWLbm對應之構成兩者。
根據此種構成,例如藉由預先向導電部313及導電部314供給不同之電壓,切換字元線選擇電晶體之閘極電極(導電部223、224)之電壓,可更高速地控制導電部120之電壓。又,亦可向非選擇之導電部120供給電壓。
又,例如於第1實施形態中,如參照圖10等所說明般,字元線選擇電晶體之閘極電極被沿X方向分割。亦即,設置有與構成字元線選擇電晶體之通道區域之半導體部210之X方向之兩側面對向之2個導電部220。然而,例如如圖45所例示,字元線選擇電晶體之閘極電極亦可具備所謂之環閘型構造。例如,亦可設置覆蓋沿Y方向排列之複數個半導體部210之外周面之導電部222來代替導電部220。再者,例如如參照圖43~圖44所說明之連接於導電部120下端之字元線選擇電晶體之閘極電極亦可被沿X方向分割,亦可具備所謂之環閘型構造。
又,於以上所例示之構成中,相當於字元線選擇電晶體之閘極電極之導電部220等構成沿Y方向延伸,相當於字元線選擇電晶體之汲極電極之導電部313等構成沿X方向延伸。然而,相當於字元線選擇電晶體之閘極電極之導電部220等構成亦可沿X方向延伸,相當於字元線選擇電晶體之汲極電極之導電部313等構成亦可沿Y方向延伸。
[記憶單元MC] 於例如參照第1實施形態之圖28及圖29所說明之步驟中,亦可將閘極絕緣膜130之絕緣膜132之一部分去除。藉此,可例如如圖46所例示般使導電部120與鐵電體部131之對向面積增大。
又,亦可例如如圖47所例示般於半導體部110及絕緣部121之間設置絕緣部122。絕緣部122之X方向寬度例如與閘極絕緣膜130之X方向寬度為相同程度。
又,閘極絕緣膜130之膜構成等亦可進行適當變更。亦可例如如圖48所示般於鐵電體部131及導電部120之間設置氧化矽等絕緣膜133。又,亦可於例如圖48所例示之構成中,設置多晶矽等半導體部或其它導電部代替鐵電體部131作為浮置閘極,設置鐵電體部代替絕緣膜133。
又,於以上內容中例示了閘極絕緣膜130包括鐵電體部131之構成。然而,閘極絕緣膜130亦可例如包括多晶矽等浮置閘極、或氮化矽等絕緣性電荷儲存膜等鐵電體部131以外之構成。
再者,如上所述,包括鐵電體部131之半導體記憶裝置與利用例如氮化矽等電荷儲存膜之半導體記憶裝置相比,被期待於低功耗下進行動作。例如於利用氮化矽等電荷儲存膜之半導體記憶裝置中,存在如下情況:於寫入動作及刪除動作時,於半導體記憶裝置之內部產生大於電源電壓(供給至電源墊之電壓)之電壓(例如15 V~25 V左右之電壓),此種電壓被供給至全局字元線、源極線等佈線。另一方面,於包括鐵電體部131之半導體記憶裝置中,存在如下情況:於寫入動作及刪除動作時供給至全局字元線、源極線等佈線之電壓為電源電壓或小於該電源電壓之電壓。
[其它] 雖然已經描述了某些實施例,但該等實施例僅作為示例呈現,並且不旨在限制本發明之範圍。實際上,本文中描述之新穎方法及系統可以各種其他形式體現;再者,於不脫離本發明之精神之情形時,可對本文中描述之方法及系統之形式進行各種省略、替換及改變。所附申請專利範圍及其等同物旨在覆蓋落入本發明之範圍及精神內之該等形式或修改。 相關申請案之引用 本申請案以基於2019年03月22日提出申請之現有日本專利申請案第2019-055014號之優先權之利益為基礎,且追求該利益,將其所有內容以引用之形式包含於本文中。
110:半導體部 110A:半導體部 111:絕緣部 120:導電部 120':導電部 121:絕緣部 122:絕緣部 130:閘極絕緣膜 131:鐵電體部 132:絕緣膜 133:絕緣膜 140:導電部 140A:導電部 141:第1部分 142:第2部分 143:接點 150:閘極絕緣膜 150A:絕緣部 210:半導體部 213:半導體部 214:半導體部 220:導電部 220A:犧牲膜 221:絕緣部 222:導電部 223:導電部 224:導電部 233:閘極絕緣膜 230:閘極絕緣膜 234:閘極絕緣膜 310:導電部 310':導電部 313:導電部 314:導電部 320:導電部 330:導電部 410:導電部 420:導電部 AH:孔 BL0~BL2:位元線 BLC:位元線接點 BLCH:位元線接觸孔 BLL:位元線層 GT:溝槽 GWLa0~GWLam:全局字元線 GWLb0~GWLbm:全局字元線 LWLa0~LWLam:局部字元線 LWLb0~LWLbm:局部字元線 MCA:記憶單元陣列 MCa0~MCam:記憶單元 MCb0~MCbm:記憶單元 ML0~MLk:記憶體層 MG:記憶體組 MSa:記憶體串 MSb:記憶體串 MT:記憶體溝槽 S:基板 SGWa0~SGWal:字元線選擇線 SGWb0~SGWbl:字元線選擇線 SGS0~SGSk:源極選擇線 SGD0~SGDk:汲極選擇線 SGWa1~SGWal:字元線選擇線 SL:源極線 SLC:源極線接點 SLCH源極線接觸孔 STD:汲極選擇電晶體 STS:源極選擇電晶體 STWa0~STWam:字元線選擇電晶體 STWb0~STWbm:字元線選擇電晶體 TL:電晶體層 TL0:電晶體層 TL1:電晶體層 TL2:電晶體層 TG:電晶體組 WLL:字元線層 WLL0:字元線層 WLL1:字元線層 WLL2:字元線層
圖1係第1實施形態之半導體記憶裝置之模式性圖。 圖2係第1實施形態之半導體記憶裝置之模式性等效電路。 圖3係表示第1實施形態之半導體記憶裝置之構成例之模式性立體圖。 圖4係表示第1實施形態之半導體記憶裝置之構成例之模式性立體圖。 圖5係表示第1實施形態之半導體記憶裝置之構成例之模式性立體圖。 圖6係表示第1實施形態之半導體記憶裝置之構成例之模式性YZ剖視圖。 圖7係表示第1實施形態之半導體記憶裝置之構成例之模式性XZ剖視圖。 圖8係表示第1實施形態之半導體記憶裝置之構成例之模式性XY剖視圖。 圖9係表示第1實施形態之半導體記憶裝置之構成例之模式性XY剖視圖。 圖10係表示第1實施形態之半導體記憶裝置之構成例之模式性XY剖視圖。 圖11係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖12係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖13係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。
圖14係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖15係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖16係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖17係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖18係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖19係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖20係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖21係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖22係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖23係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖24係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖25係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖26係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖27係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖28係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖29係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。
圖30係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖31係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖32係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖33係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖34係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖35係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖36係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖37係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖38係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖39係表示第1實施形態之半導體記憶裝置之構成例之製造方法之模式性剖視圖。 圖40係表示比較例之半導體記憶裝置之模式性XZ剖視圖。 圖41係表示第2實施形態之半導體記憶裝置之構成例之模式性YZ剖視圖。 圖42係表示第2實施形態之半導體記憶裝置之構成例之模式性XZ剖視圖。 圖43係表示第2實施形態之半導體記憶裝置之構成例之模式性XZ剖視圖。 圖44係表示變化例之半導體記憶裝置之構成例之模式性XZ剖視圖。 圖45係表示變化例之半導體記憶裝置之構成例之模式性XY剖視圖。 圖46係表示變化例之半導體記憶裝置之構成例之模式性XY剖視圖。 圖47係表示變化例之半導體記憶裝置之構成例之模式性XY剖視圖。 圖48係表示變化例之半導體記憶裝置之構成例之模式性XY剖視圖。
BLL:位元線層
WLL:字元線層
ML0~MLk:記憶體層
TL:電晶體層
110:半導體部
111:絕緣部
120:導電部
121:絕緣部
131:鐵電體部
132:絕緣膜
210:半導體部
220:導電部
221:絕緣部
230:閘極絕緣膜
310:導電部
410:導電部

Claims (13)

  1. 一種半導體記憶裝置,其具備:基板;複數個第1半導體部,其沿與上述基板之表面交叉之第1方向排列;第1閘極電極,其沿上述第1方向延伸,且自與上述第1方向交叉之第2方向與上述複數個第1半導體部對向;第1絕緣部,其設置於上述第1半導體部及上述第1閘極電極之間;第1佈線,其於上述第1方向上與上述第1閘極電極分開;第2半導體部,其連接於上述第1閘極電極之上述第1方向之一端及上述第1佈線;第2閘極電極,其與上述第2半導體部對向;及第2絕緣部,其設置於上述第2半導體部及上述第2閘極電極之間。
  2. 如請求項1之半導體記憶裝置,其中上述第1佈線沿上述第2方向、以及與上述第1方向及上述第2方向交叉之第3方向中之一方向延伸,且上述第2閘極電極沿上述第2方向及上述第3方向中之另一方向延伸。
  3. 如請求項1之半導體記憶裝置,其具備:於與上述第1方向及上述第2方向交叉之第3方向分開之第1接點及第2接點;上述第1半導體部: 沿上述第3方向延伸,且具備:連接於上述第1接點之第1部分、連接於上述第2接點之第2部分、及設置於上述第1部分及上述第2部分之間之第3部分;上述第1閘極電極與上述第1半導體部之第3部分對向。
  4. 如請求項1之半導體記憶裝置,其具備:上述複數個第1半導體部,其沿與上述第1方向及上述第2方向交叉之第3方向延伸;複數個第3半導體部,其於上述第2方向上與上述複數個第1半導體部相鄰,沿上述第1方向排列,且沿上述第3方向延伸;複數個第4半導體部,其於上述第2方向上與上述複數個第3半導體部相鄰,沿上述第1方向排列,且沿上述第3方向延伸;上述第1閘極電極,其設置於上述第1半導體部及上述第3半導體部之間;第3閘極電極,其設置於上述第1半導體部及上述第3半導體部之間,於上述第3方向上與上述第1閘極電極相鄰;及第4閘極電極,其設置於上述第3半導體部及上述第4半導體部之間,且以上述第3方向上之位置為上述第1閘極電極於上述第3方向上之位置及上述第3閘極電極於上述第3方向上之位置之間之方式設置。
  5. 如請求項4之半導體記憶裝置,其具備:第2佈線,其於上述第3方向上與上述第1佈線相鄰,於上述第1方向 上與上述第4閘極電極分開;第5半導體部,其連接於上述第4閘極電極之上述第1方向之一端及上述第2佈線;第5閘極電極,其與上述第5半導體部對向;第3絕緣部,其設置於上述第5半導體部及上述第5閘極電極之間;第3佈線,其於上述第3方向上與上述第2佈線相鄰,於上述第1方向上與上述第3閘極電極分開;第6半導體部,其連接於上述第3閘極電極之上述第1方向之一端及上述第3佈線;上述第2閘極電極,其與上述第2半導體部及上述第6半導體部對向;及第4絕緣部,其設置於上述第6半導體部及上述第2閘極電極之間;且上述第6半導體部於上述第3方向上與上述第2半導體部相鄰,上述第5半導體部於上述第3方向上之位置,為上述第2半導體部於上述第3方向上之位置及上述第6半導體部於上述第3方向上之位置之間。
  6. 如請求項1之半導體記憶裝置,其具備:第6閘極電極,其沿上述第1方向延伸,自上述第2方向與上述複數個第1半導體部對向;第5絕緣部,其設置於上述第1半導體部及上述第6閘極電極之間;第4佈線,其於上述第1方向上與上述第6閘極電極分開;第7半導體部,其連接於上述第6閘極電極之上述第1方向之一端及上述第4佈線;第7閘極電極,其與上述第7半導體部對向;及 第6絕緣部,其設置於上述第7半導體部及上述第7閘極電極之間;且上述第1佈線較上述第1閘極電極及上述第6閘極電極更遠離上述基板,上述第4佈線較上述第1閘極電極及上述第6閘極電極更接近上述基板。
  7. 如請求項6之半導體記憶裝置,其中於與上述第1方向及上述第2方向交叉之第3方向上,上述第6閘極電極與上述第1閘極電極相鄰。
  8. 如請求項1之半導體記憶裝置,其中上述第1絕緣部包含鉿(Hf)及氧(O)。
  9. 如請求項8之半導體記憶裝置,其中上述第1絕緣部包含矽(Si)、鈧(Sc)、釔(Y)、鈦(Ti)、釩(V)、鈮(Nb)、鉭(Ta)、鋯(Zr)、鋁(Al)、鍶(Sr)、鑭(La)、鈰(Ce)、鐠(Pr)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)及鑥(Lu)中之至少一種。
  10. 如請求項8之半導體記憶裝置,其具備:設置於上述第1半導體部及上述第1絕緣部之間之第7絕緣部。
  11. 如請求項10之半導體記憶裝置,其具備: 設置於上述第7絕緣部及上述第1絕緣部之間之導電部。
  12. 如請求項1之半導體記憶裝置,其具備:第8絕緣部,其設置於上述第1半導體部及上述第1絕緣部之間;及電荷儲存部,其設置於上述第8絕緣部及上述第1絕緣部之間。
  13. 如請求項1之半導體記憶裝置,其進而具備:控制電路,其於寫入動作時,使上述第1閘極電極被供給寫入脈衝,且上述寫入脈衝之脈衝寬度為1微秒以下。
TW108125229A 2019-03-22 2019-07-17 半導體記憶裝置 TWI720547B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019055014 2019-03-22
JP2019-055014 2019-03-22

Publications (2)

Publication Number Publication Date
TW202036845A TW202036845A (zh) 2020-10-01
TWI720547B true TWI720547B (zh) 2021-03-01

Family

ID=72515773

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108125229A TWI720547B (zh) 2019-03-22 2019-07-17 半導體記憶裝置

Country Status (4)

Country Link
US (1) US10833103B2 (zh)
JP (1) JP2020161816A (zh)
CN (1) CN111725235B (zh)
TW (1) TWI720547B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018186035A1 (ja) * 2017-04-03 2018-10-11 ソニーセミコンダクタソリューションズ株式会社 半導体記憶素子、半導体記憶装置、半導体システム及び制御方法
US11309332B2 (en) * 2019-09-12 2022-04-19 Sandisk Technologies Llc Three-dimensional memory device containing ferroelectric memory elements encapsulated by transition metal-containing conductive elements and method of making thereof
JP2022146819A (ja) * 2021-03-22 2022-10-05 キオクシア株式会社 半導体記憶装置
US20230024339A1 (en) * 2021-07-21 2023-01-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory structure and method for forming the same

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180138193A1 (en) * 2016-11-17 2018-05-17 Sandisk Technologies Llc Three-dimensional memory device having a multilevel drain select gate electrode and method of making thereof
US20180158834A1 (en) * 2015-10-30 2018-06-07 Sandisk Technologies Llc 3d nand device with five-folded memory stack structure configuration
TW201828459A (zh) * 2016-09-15 2018-08-01 東芝記憶體股份有限公司 半導體記憶裝置
US20180261611A1 (en) * 2017-03-07 2018-09-13 Sandisk Technologies Llc Three-dimensional memory device with level-shifted staircase structures and method of making thereof
TW201836070A (zh) * 2017-03-17 2018-10-01 日商東芝記憶體股份有限公司 半導體記憶裝置
TW201836074A (zh) * 2017-03-27 2018-10-01 日商東芝記憶體股份有限公司 半導體記憶裝置
TW201841264A (zh) * 2016-01-13 2018-11-16 日商東芝記憶體股份有限公司 半導體記憶體裝置
US20190006381A1 (en) * 2017-06-30 2019-01-03 Sandisk Technologies Llc Three-dimensional memory device containing hydrogen diffusion barrier layer for cmos under array architecture and method of making thereof
TW201903975A (zh) * 2016-11-08 2019-01-16 日商東芝記憶體股份有限公司 半導體記憶裝置
TW201903760A (zh) * 2016-06-17 2019-01-16 日商東芝記憶體股份有限公司 半導體記憶裝置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4647175B2 (ja) * 2002-04-18 2011-03-09 ルネサスエレクトロニクス株式会社 半導体集積回路装置
JP4403356B2 (ja) 2002-10-29 2010-01-27 ソニー株式会社 半導体メモリ及びその製造方法
JP2008078404A (ja) 2006-09-21 2008-04-03 Toshiba Corp 半導体メモリ及びその製造方法
US8779495B2 (en) 2007-04-19 2014-07-15 Qimonda Ag Stacked SONOS memory
US10217667B2 (en) 2011-06-28 2019-02-26 Monolithic 3D Inc. 3D semiconductor device, fabrication method and system
JP5765430B2 (ja) * 2011-10-07 2015-08-19 株式会社日立製作所 半導体記憶装置及びその製造方法
JP5919010B2 (ja) * 2012-02-06 2016-05-18 株式会社日立製作所 半導体記憶装置およびその製造方法
US9337210B2 (en) * 2013-08-12 2016-05-10 Micron Technology, Inc. Vertical ferroelectric field effect transistor constructions, constructions comprising a pair of vertical ferroelectric field effect transistors, vertical strings of ferroelectric field effect transistors, and vertical strings of laterally opposing pairs of vertical ferroelectric field effect transistors
US20170040379A1 (en) * 2013-12-27 2017-02-09 Hitachi, Ltd. Semiconductor memory device and method for manufacturing same
JP2015133458A (ja) * 2014-01-16 2015-07-23 株式会社東芝 不揮発性半導体記憶装置
JP6430302B2 (ja) 2015-03-13 2018-11-28 東芝メモリ株式会社 不揮発性半導体記憶装置
JP6581446B2 (ja) 2015-09-09 2019-09-25 東芝メモリ株式会社 絶縁膜及び記憶装置
US9847342B2 (en) * 2016-03-14 2017-12-19 Toshiba Memory Corporation Semiconductor memory device and method for manufacturing same
JP2019057669A (ja) * 2017-09-22 2019-04-11 東芝メモリ株式会社 半導体記憶装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180158834A1 (en) * 2015-10-30 2018-06-07 Sandisk Technologies Llc 3d nand device with five-folded memory stack structure configuration
TW201841264A (zh) * 2016-01-13 2018-11-16 日商東芝記憶體股份有限公司 半導體記憶體裝置
TW201903760A (zh) * 2016-06-17 2019-01-16 日商東芝記憶體股份有限公司 半導體記憶裝置
TW201828459A (zh) * 2016-09-15 2018-08-01 東芝記憶體股份有限公司 半導體記憶裝置
TW201903975A (zh) * 2016-11-08 2019-01-16 日商東芝記憶體股份有限公司 半導體記憶裝置
US20180138193A1 (en) * 2016-11-17 2018-05-17 Sandisk Technologies Llc Three-dimensional memory device having a multilevel drain select gate electrode and method of making thereof
US20180261611A1 (en) * 2017-03-07 2018-09-13 Sandisk Technologies Llc Three-dimensional memory device with level-shifted staircase structures and method of making thereof
TW201836070A (zh) * 2017-03-17 2018-10-01 日商東芝記憶體股份有限公司 半導體記憶裝置
TW201836074A (zh) * 2017-03-27 2018-10-01 日商東芝記憶體股份有限公司 半導體記憶裝置
US20190006381A1 (en) * 2017-06-30 2019-01-03 Sandisk Technologies Llc Three-dimensional memory device containing hydrogen diffusion barrier layer for cmos under array architecture and method of making thereof

Also Published As

Publication number Publication date
US20200303418A1 (en) 2020-09-24
TW202036845A (zh) 2020-10-01
CN111725235B (zh) 2023-09-05
US10833103B2 (en) 2020-11-10
CN111725235A (zh) 2020-09-29
JP2020161816A (ja) 2020-10-01

Similar Documents

Publication Publication Date Title
TWI720547B (zh) 半導體記憶裝置
US11374015B2 (en) Semiconductor memory device
US10109641B2 (en) Semiconductor device and method for manufacturing same
CN111149205B (zh) 对阻隔区具有屏障的电荷捕获结构
US20210280598A1 (en) Memory device
TW201721843A (zh) 非揮發性半導體記憶裝置及其製造方法
US9929169B2 (en) Semiconductor device and method for manufacturing the same
TW201519370A (zh) 非揮發性半導體儲存裝置
US11665908B2 (en) Semiconductor memory device incorporating hafnium oxide insulative portions
US20220310640A1 (en) Semiconductor storage device
JP2022147746A (ja) 半導体記憶装置
US11903215B2 (en) Semiconductor memory device
EP4376567A1 (en) Three-dimensional ferroelectric memory device
US20220293617A1 (en) Semiconductor storage device
US20230078883A1 (en) Three-dimensional memory string array of thin-film ferroelectric transistors formed with an oxide semiconductor channel in a channel last process
JP2024034305A (ja) 記憶装置
KR20100117907A (ko) 비휘발성 메모리 소자의 제조 방법
JP2005294392A (ja) 不揮発性半導体記憶装置