TWI720116B - 攝像裝置及攝像裝置之製造方法 - Google Patents
攝像裝置及攝像裝置之製造方法 Download PDFInfo
- Publication number
- TWI720116B TWI720116B TW106102543A TW106102543A TWI720116B TW I720116 B TWI720116 B TW I720116B TW 106102543 A TW106102543 A TW 106102543A TW 106102543 A TW106102543 A TW 106102543A TW I720116 B TWI720116 B TW I720116B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- input transistor
- transistor
- input
- imaging device
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 12
- 239000004065 semiconductor Substances 0.000 claims abstract description 156
- 238000003384 imaging method Methods 0.000 claims abstract description 68
- 238000000034 method Methods 0.000 claims abstract description 16
- 229910000679 solder Inorganic materials 0.000 claims abstract description 16
- 238000006243 chemical reaction Methods 0.000 claims description 142
- 238000000926 separation method Methods 0.000 claims description 9
- 238000010438 heat treatment Methods 0.000 claims description 7
- 238000003825 pressing Methods 0.000 claims description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 4
- 230000000717 retained effect Effects 0.000 claims description 4
- 235000012239 silicon dioxide Nutrition 0.000 claims description 2
- 239000000377 silicon dioxide Substances 0.000 claims description 2
- 238000005516 engineering process Methods 0.000 description 68
- 235000012431 wafers Nutrition 0.000 description 48
- 238000010586 diagram Methods 0.000 description 39
- 230000005540 biological transmission Effects 0.000 description 33
- 230000000875 corresponding effect Effects 0.000 description 22
- 239000000872 buffer Substances 0.000 description 14
- 230000000694 effects Effects 0.000 description 13
- 239000000758 substrate Substances 0.000 description 11
- 230000002457 bidirectional effect Effects 0.000 description 8
- 238000005468 ion implantation Methods 0.000 description 8
- 238000007493 shaping process Methods 0.000 description 7
- 238000003860 storage Methods 0.000 description 7
- 238000007667 floating Methods 0.000 description 5
- 239000013078 crystal Substances 0.000 description 4
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 3
- 238000005304 joining Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000001151 other effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14634—Assemblies, i.e. Hybrid structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14603—Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
- H01L27/14605—Structural or functional details relating to the position of the pixel elements, e.g. smaller pixel elements in the center of the imager compared to pixel elements at the periphery
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14609—Pixel-elements with integrated switching, control, storage or amplification elements
- H01L27/1461—Pixel-elements with integrated switching, control, storage or amplification elements characterised by the photosensitive area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14609—Pixel-elements with integrated switching, control, storage or amplification elements
- H01L27/14612—Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/1463—Pixel isolation structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14636—Interconnect structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/1464—Back illuminated imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14643—Photodiode arrays; MOS imagers
- H01L27/14654—Blooming suppression
- H01L27/14656—Overflow drain structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14683—Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
- H01L27/14689—MOS based technologies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14683—Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
- H01L27/1469—Assemblies, i.e. hybrid integration
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/63—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/709—Circuitry for control of the power supply
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26586—Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/0557—Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L2224/08—Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
- H01L2224/081—Disposition
- H01L2224/0812—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/08135—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/08145—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L2224/08—Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
- H01L2224/081—Disposition
- H01L2224/0812—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/08135—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/08145—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/08146—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bonding area connecting to a via connection in the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/80001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/8012—Aligning
- H01L2224/80121—Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/80001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/802—Applying energy for connecting
- H01L2224/80201—Compression bonding
- H01L2224/80203—Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/80001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/808—Bonding techniques
- H01L2224/80894—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
- H01L2224/80895—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/80001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/808—Bonding techniques
- H01L2224/80894—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
- H01L2224/80896—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L24/08—Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Analogue/Digital Conversion (AREA)
- Solid State Image Pick-Up Elements (AREA)
Abstract
本發明係於由複數個半導體晶片構成之攝像裝置中減輕雜訊之影響。 第1半導體晶片具備:信號輸入電晶體,其將與入射之光對應之信號即輸入信號輸入至控制端子;參考輸入電晶體,其與信號輸入電晶體構成差動對,且將參考信號輸入至控制端子;第1信號線,其於在信號輸入電晶體及參考輸入電晶體之任一者中流動之電流根據輸入信號與參考信號之差量而變化時,將該電流之變化作為輸入信號與參考信號之比較之結果進行傳遞;以及第1焊墊,其與第1信號線電性連接。第2半導體晶片具備:處理電路,其對比較之結果進行處理;第2信號線,其電性連接於處理電路,並將比較之結果傳遞至處理電路;以及第2焊墊,其電性連接於第2信號線,並且與第1焊墊電性連接。
Description
本技術係關於一種攝像裝置及攝像裝置之製造方法。詳細而言係關於一種由複數個半導體晶片構成之攝像裝置及攝像裝置之製造方法。
先前,為了使攝像裝置小型化並且使像素之開口率提高,使用將配置有像素之半導體晶片與安裝有周邊電路之半導體晶片積層而構成之攝像裝置。例如,提出有積層呈二維格子狀配置有像素且輸出類比圖像信號之第1半導體晶片與對輸出之類比圖像信號進行處理之第2半導體晶片而構成之攝像裝置(例如,參照專利文獻1)。於該先前技術中,類比數位轉換器呈二維格子狀配置於第2半導體晶片,自第1半導體晶片輸出之類比圖像信號被直接輸入至第2半導體晶片之類比數位轉換器。 [先前技術文獻] [專利文獻] [專利文獻1]日本專利特開2013-179313號公報
[發明所欲解決之問題] 於上述先前技術中,像素與類比數位轉換器配置於不同之半導體晶片,因此,存在自像素之輸出端子至類比數位轉換器之輸入端子之配線變長之問題。由於信號位準相對較低之類比圖像信號經由該配線而傳遞,故而於上述先前技術中,存在易受雜訊之影響之問題。 本技術係鑒於此種狀況而發明者,其目的在於在由複數個半導體晶片構成之攝像裝置中減輕雜訊之影響。 [解決問題之技術手段] 本技術係為了消除上述問題而完成者,其第1態樣係一種攝像裝置,其具備第1半導體晶片及第2半導體晶片,上述第1半導體晶片具備:信號輸入電晶體,其將與入射之光對應之信號即輸入信號輸入至控制端子;參考輸入電晶體,其與上述信號輸入電晶體構成差動對,且將參考信號輸入至控制端子;第1信號線,其於在上述信號輸入電晶體及上述參考輸入電晶體之任一者中流動之電流根據上述輸入信號與上述參考信號之差量而變化時,將該電流之變化作為上述輸入信號與上述參考信號之比較之結果進行傳遞;以及第1焊墊,其與上述第1信號線電性連接;上述第2半導體晶片具備:處理電路,其對上述比較之結果進行處理;第2信號線,其電性連接於上述處理電路,將上述比較之結果傳遞至上述處理電路;及第2焊墊,其電性連接於上述第2信號線並且與上述第1焊墊電性連接。藉此,帶來將信號輸入電晶體及參考輸入電晶體配置於第1半導體晶片之作用。 又,於該第1態樣中,亦可為,上述第1焊墊與上述第2焊墊藉由加熱壓接而電性連接。藉此,帶來藉由加熱壓接而將第1焊墊與第2焊墊接合之作用。 又,於該第1態樣中,亦可為,上述第1半導體晶片進而具備定電流電源,該定電流電源係控制上述信號輸入電晶體及上述參考輸入電晶體中流動之電流。藉此,帶來將定電流電源配置於第1半導體晶片之作用。 又,於該第1態樣中,亦可為,上述第1半導體晶片進而具備將上述電流之變化轉換成電壓之變化之負載部,且上述第1信號線將上述電壓之變化作為上述比較之結果進行傳遞。藉此,帶來將負載部配置於第1半導體晶片之作用。 又,於該第1態樣中,亦可為,上述處理電路進行如下處理:基於上述輸出之比較之結果而保持與上述參考信號對應之數位信號,且將該保持之數位信號作為對上述輸入信號之類比數位轉換之結果而輸出。藉此,帶來將對輸入信號進行類比數位轉換所得之結果保持於第2半導體晶片之作用。 又,於該第1態樣中,亦可為,上述第1半導體晶片進而具備產生上述輸入信號之光電轉換部,且上述信號輸入電晶體將上述產生之輸入信號輸入至控制端子。藉此,帶來將光電轉換部配置於第1半導體晶片之作用。 又,本技術之第2態樣係一種攝像裝置之製造方法,其具備如下步驟,即,形成第1半導體晶片,該第1半導體晶片具備:信號輸入電晶體,其將與入射之光對應之信號即輸入信號輸入至控制端子;參考輸入電晶體,其與上述信號輸入電晶體構成差動對,且將參考信號輸入至控制端子;第1信號線,其於在上述信號輸入電晶體及上述參考輸入電晶體之任一者中流動之電流根據上述輸入信號與上述參考信號之差量而變化時,將該電流之變化作為上述輸入信號與上述參考信號之比較之結果進行傳遞;及第1焊墊,其與上述第1信號線電性連接;形成第2半導體晶片,該第2半導體晶片具備:處理電路,其對上述比較之結果進行處理;第2信號線,其電性連接於上述處理電路,將上述比較之結果傳遞至上述處理電路;及第2焊墊,其電性連接於上述第2信號線;以及將上述第1半導體晶片與上述第2半導體晶片以上述第1焊墊與上述第2焊墊接觸之狀態接合。藉此,帶來將信號輸入電晶體及參考輸入電晶體配置於第1半導體晶片之作用。 [發明之效果] 根據本技術,能夠發揮於由複數個半導體晶片構成之攝像裝置中減輕雜訊之影響之優異之效果。再者,此處記載之效果未必受限定,亦可為本發明中所記載之任一效果。
以下,對用以實施本技術之形態(以下,稱為實施形態)進行說明。說明係藉由以下順序而進行。 1.第1實施形態(信號輸入電晶體、參考輸入電晶體及定電流電源配置於像素晶片之情形時之例) 2.第2實施形態(信號輸入電晶體及參考輸入電晶體配置於像素晶片之情形時之例) 3.第3實施形態(信號輸入電晶體、參考輸入電晶體及負載部配置於像素晶片之情形時之例) 4.第4實施形態(信號輸入電晶體、參考輸入電晶體、定電流電源及偏壓電源電路配置於像素晶片之情形時之例) 5.第5實施形態(使於信號輸入電晶體及參考輸入電晶體中流動之電流之方向一致之情形時之例) 6.第6實施形態(配置虛設電晶體之情形時之例) <1.第1實施形態> [攝像裝置之構成] 圖1係表示本技術之實施形態中之攝像裝置1之構成例之圖。該攝像裝置1具備像素陣列部10、時刻碼產生部20、參考信號產生部30、垂直驅動部40及水平控制部50。 像素陣列部10係配置有複數個像素100,且產生圖像信號者。該像素陣列部10包含:像素100,其呈二維矩陣狀配置且產生圖像信號;及複數個時刻碼傳送部200,其等配置於像素行之間。像素100係進行光電轉換而產生類比圖像信號,並對該類比圖像信號進行類比數位轉換者。其後,像素100輸出於下文敍述之時刻碼作為類比數位轉換之結果。時刻碼傳送部200係傳送該時刻碼者。信號線101係連接像素100與時刻碼傳送部200之信號線。關於像素100及時刻碼傳送部200之構成之詳細情況,於下文敍述。 時刻碼產生部20係產生時刻碼並將其輸出至時刻碼傳送部200者。此處,所謂時刻碼係指表示自像素100中之類比數位轉換開始起之經過時間之碼。該時刻碼為與轉換後之數位圖像信號之位元數相等之尺寸,例如可使用格雷碼。時刻碼係經由信號線21而輸出至時刻碼傳送部200。 參考信號產生部30係產生參考信號並將其輸出至像素100者。該參考信號係成為像素100中之類比數位轉換之基準之信號,例如可使用電壓呈斜坡狀降低之信號。該參考信號係經由信號線31而輸出。又,利用時刻碼產生部20所進行之時刻碼之產生及輸出係與利用參考信號產生部30所進行之參考信號之產生及輸出同步地執行。藉此,自時刻碼產生部20及參考信號產生部30輸出之時刻碼及參考信號一對一地對應,而可根據時刻碼獲取參考信號之電壓。於下文敍述之時刻碼解碼部52係藉由根據時刻碼獲取參考信號之電壓而進行解碼。 垂直驅動部40係產生像素100之控制信號或像素100之動作所必需之電源並將其輸出者。該控制信號等係經由信號線41而輸出至像素100。 水平控制部50係對藉由時刻碼傳送部200而傳送之時刻碼進行處理者。時刻碼係經由信號線11而輸入至水平控制部50。關於水平控制部50之構成之詳細情況,於下文敍述。 [水平控制部之構成] 圖2係表示本技術之實施形態中之水平控制部50之構成例之圖。該水平控制部50具備時刻碼解碼部52、行信號處理部53及時脈信號產生部54。 時刻碼解碼部52係對時刻碼進行解碼者。藉由該解碼,產生作為類比數位轉換之結果之數位圖像信號。該時刻碼解碼部52於水平控制部50配置有複數個,且與配置於像素陣列部10之時刻碼傳送部200一對一地對應。對該等時刻碼解碼部52,自對應之時刻碼傳送部200同時輸入時刻碼。該輸入之時刻碼之解碼係藉由該等時刻碼解碼部52同時並行地進行。其後,將解碼所得之複數個數位圖像信號輸入至行信號處理部53。 行信號處理部53係對藉由時刻碼解碼部52輸出之數位圖像信號進行處理者。作為該處理,可進行於下文敍述之相關雙取樣(Correlated Double Sampling:CDS)。又,行信號處理部53對經處理之數位圖像信號進行水平傳送。其係依序傳送並輸出與藉由複數個時刻碼解碼部52同時輸入之複數個數位圖像信號對應之處理過之圖像信號者。自行信號處理部53輸出之圖像信號相當於攝像裝置1之輸出圖像信號。 [像素之構成] 圖3係表示本技術之實施形態中之像素100之構成例之圖。該像素100具備光電轉換部110及類比數位轉換部(AD轉換部)190。 光電轉換部110係進行光電轉換而產生與入射光對應之類比圖像信號並將其保持者。又,光電轉換部110係藉由垂直驅動部40控制,將所保持之類比圖像信號輸出至類比數位轉換部190之比較部150。該等類比圖像信號係經由信號線102而輸出至比較部150。關於光電轉換部110之構成之詳細情況,於下文敍述。 類比數位轉換部190係對藉由光電轉換部110產生之類比圖像信號進行類比數位轉換者。該類比數位轉換部190具備比較部150、比較輸出處理部160及轉換結果保持部170。 比較部150係對藉由參考信號產生部30產生之參考信號與藉由光電轉換部110輸出之類比圖像信號進行比較者。比較結果係經由信號線106而輸出至比較輸出處理部160。該比較結果係作為電氣信號而輸出。例如,可輸出類比圖像信號之電壓小於參考信號之電壓之時值「1」、及類比圖像信號之電壓大於參考信號之電壓之時值「0」之信號。關於比較部150之構成之詳細情況,於下文敍述。 比較輸出處理部160係對藉由比較部150輸出之比較結果進行處理,並將處理過之比較結果輸出至轉換結果保持部170者。處理過之比較結果係經由信號線107而輸出至轉換結果保持部170。作為該處理,例如可進行位準轉換或波形之整形。 轉換結果保持部170係基於藉由比較輸出處理部160輸出之處理過之比較結果,將自時刻碼傳送部200輸出之時刻碼作為類比數位轉換之結果進行保持者。該轉換結果保持部170係於比較結果例如自值「1」變化成「0」時,保持自時刻碼傳送部200輸出之時刻碼。此時之時刻碼係藉由時刻碼產生部20產生並藉由時刻碼傳送部200傳送至像素100之時刻碼。其後,轉換結果保持部170藉由垂直驅動部40之控制,將所保持之時刻碼輸出至時刻碼傳送部200。時刻碼傳送部200將該輸出之時刻碼傳送至水平控制部50之時刻碼解碼部52。 如上述般,可將自較高之電壓呈斜坡狀變化至較低之電壓之信號用作參考信號,並將於該參考信號之電壓自高於類比圖像信號之電壓之狀態轉為低於類比圖像信號之電壓之狀態時之時刻碼保持於轉換結果保持部170。即,將類比圖像信號與參考信號變得大致相等時之時刻碼保持於轉換結果保持部170。所保持之時刻碼於時刻碼解碼部52被轉換成表示對應時刻之參考信號之電壓的數位信號。藉此,可進行藉由光電轉換部110產生之類比圖像信號之類比數位轉換。再者,比較輸出處理部160及轉換結果保持部170係申請專利範圍所記載之處理電路之一例。 [光電轉換部之構成] 圖4係表示本技術之實施形態中之光電轉換部110之構成例之圖。該光電轉換部110具備光電轉換元件111、溢流閘極114、電荷傳送部112及產生電荷保持部113。此處,溢流閘極114及電荷傳送部112可使用N通道MOS(Metal Oxide Semiconductor,金屬氧化物半導體)電晶體。又,於光電轉換部110,連接有複數條信號線(OFD、OFG、TX)。溢流汲極信號線OFD(Overflow Drain)係供給光電轉換元件111之重設電壓之信號線。溢流閘極信號線OFG(Overflow Gate)係將控制信號傳遞至溢流閘極114之信號線。傳送信號線TX(Transfer)係將控制信號傳遞至電荷傳送部112之信號線。如該圖所示般,溢流閘極信號線OFG及傳送信號線TX均連接於MOS電晶體之閘極。若通過該等信號線輸入閘極與源極間之閾值電壓以上之電壓(以下,稱為接通信號),則對應之MOS電晶體變成導通狀態。 溢流閘極114之汲極及閘極分別連接於溢流汲極信號線OFD及溢流閘極信號線OFG。溢流閘極114之源極連接於光電轉換元件111之陰極及電荷傳送部112之源極。光電轉換元件111之陽極接地。電荷傳送部112之閘極連接於傳送信號線TX,汲極連接於信號線102。產生電荷保持部113之另一端接地。 光電轉換元件111係產生與照射之光量對應之電荷,並保持所產生之電荷者。光電轉換元件111可使用光電二極體。 溢流閘極114係將藉由光電轉換元件111過剩地產生之電荷排出者。又,該溢流閘極114藉由使光電轉換元件111與溢流汲極信號線OFD之間導通而進而進行儲存於光電轉換元件111之電荷之排出。即,進而進行光電轉換元件111之重設。 電荷傳送部112係將藉由光電轉換元件111產生之電荷傳送至產生電荷保持部113者。該電荷傳送部112藉由使光電轉換元件111與產生電荷保持部113之間導通而進行電荷之傳送。 產生電荷保持部113係保持藉由電荷傳送部112傳送之電荷者。作為該產生電荷保持部113,可使用形成於半導體基板之擴散層之浮動擴散區域。與保持於該產生電荷保持部113之電荷對應之信號相當於藉由光電轉換部110產生之類比圖像信號,且經由信號線102輸出至比較部150。 [比較部之構成] 圖5係表示本技術之實施形態中之比較部150之構成例之圖。該比較部150具備信號輸入電晶體153、參考輸入電晶體154、以及MOS電晶體151、152、155、156及157。此處,MOS電晶體151及152可使用P通道MOS電晶體。MOS電晶體155至157可使用N通道MOS電晶體。同樣地,信號輸入電晶體153及參考輸入電晶體154亦可使用N通道MOS電晶體。再者,MOS電晶體151係申請專利範圍所記載之負載部之一例。 又,於比較部150,除了連接有上述之信號線102等以外,且連接有複數條信號線(RST、BIAS、REF)及電源線Vdd1。重設信號線RST(Reset)係將控制信號傳遞至MOS電晶體155之信號線。偏壓信號線BIAS(Bias)係將偏壓電流供給至MOS電晶體157之信號線。參考信號線REF(Reference)係將參考信號傳遞至參考輸入電晶體154之信號線。電源線Vdd1係供給比較部150之電源之電源線。 MOS電晶體151及152之源極共通地連接於電源線Vdd1。MOS電晶體151之閘極連接於MOS電晶體152之閘極及汲極、以及參考輸入電晶體154之汲極。MOS電晶體151之汲極連接於信號輸入電晶體153之汲極、MOS電晶體155之汲極及信號線106。信號輸入電晶體153之源極及參考輸入電晶體154之源極共通地連接於MOS電晶體156之汲極。MOS電晶體156之閘極連接於MOS電晶體157之閘極及汲極、以及偏壓信號線BIAS。MOS電晶體156及MOS電晶體157之源極接地。MOS電晶體155之閘極連接於重設信號線RST,源極連接於信號輸入電晶體153之閘極及信號線102。MOS電晶體154之閘極連接於參考信號線REF。 信號輸入電晶體153係將輸入信號輸入至作為控制端子之閘極之MOS電晶體。對該圖之信號輸入電晶體153,輸入類比圖像信號以作為輸入信號。 參考輸入電晶體154係將參考信號輸入至作為控制端子之閘極之MOS電晶體。該參考輸入電晶體154與信號輸入電晶體153構成差動對。藉由該差動對,進行輸入信號與參考信號之比較。具體而言,於輸入信號小於參考信號之情形時,與信號輸入電晶體153中流動之電流相比,參考輸入電晶體154中流動之電流變大。相反的,於輸入信號大於參考信號之情形時,與信號輸入電晶體153中流動之電流相比,參考輸入電晶體154中流動之電流變小。如此,和輸入信號與參考信號之差量對應之電流於構成差動對之信號輸入電晶體153及參考輸入電晶體154中流動。 MOS電晶體155係將在圖4中所說明之產生電荷保持部113進行重設者。該重設可如下所述般進行。首先,對參考信號線REF施加與產生電荷保持部113之重設電壓相當之電壓。藉此,參考輸入電晶體154變成導通狀態。此時,藉由以差動放大電路以及MOS電晶體151及152所構成之電流鏡電路之作用,MOS電晶體155之汲極之電壓亦變成與重設電壓大致相等之值。其次,對重設信號線RST輸入接通信號而將MOS電晶體155設為導通狀態。藉此,可對光電轉換部110之產生電荷保持部113施加重設電壓,進行重設。 MOS電晶體151係於信號輸入電晶體153及參考輸入電晶體154之任一者中流動之電流根據輸入信號與參考信號之差量而變化時,將該電流之變化轉換成電壓之變化者。又,MOS電晶體152係將參考輸入電晶體154中流動之電流之變化轉換成電壓之變化者。該等MOS電晶體151及152構成電流鏡電路。該電流鏡電路係以使與於參考輸入電晶體154中流動之電流相等之電流於信號輸入電晶體153中流動之方式發揮作用。藉此,可快速地進行輸入信號與參考信號之比較。 MOS電晶體156係控制於構成差動對之信號輸入電晶體153及參考輸入電晶體154中流動之電流者。該MOS電晶體156與MOS電晶體157構成電流鏡電路。對MOS電晶體157之汲極,藉由偏壓信號線BIAS供給特定之偏壓電流。與該偏壓電流大致相等之電流亦於MOS電晶體156中流動。即,於由信號輸入電晶體153及參考輸入電晶體154所構成之差動對中,流通與供給至偏壓信號線BIAS之電流大致相等之電流。再者,亦可將MOS電晶體157之閘極電壓分配至複數個像素100中之比較部150。 再者,比較部150之構成並不限於該例。例如,亦可使用電阻負載或定電流電源代替構成電流鏡電路之MOS電晶體151及152。此時,電阻負載等可連接於差動對中之信號輸入電晶體153及參考輸入電晶體154中之任一者或兩者。 [比較輸出處理部之構成] 圖6係表示本技術之實施形態中之比較輸出處理部160之構成例之圖。該比較輸出處理部160具備MOS電晶體511至517。此處,MOS電晶體511、513及515可藉由P通道MOS電晶體構成。又,MOS電晶體512、514、516及517可藉由N通道MOS電晶體構成。再者,MOS電晶體511構成前置放大部161。MOS電晶體512構成位準轉換部162。MOS電晶體513至517構成波形整形部163。又,於比較輸出處理部160,除了連接有上述信號線106及107以外,還連接有初始化信號線INI(Initialize)及電源線(Vdd1及Vdd2)。初始化信號線INI係將控制信號傳遞至MOS電晶體513及516之信號線。電源線Vdd1及Vdd2係將電源供給至比較輸出處理部160之電源線。 MOS電晶體511之源極及閘極分別連接於電源線Vdd1及信號線106。MOS電晶體511之汲極連接於MOS電晶體512之汲極。MOS電晶體512之閘極連接於電源線Vdd2,源極連接於MOS電晶體514及516之汲極以及MOS電晶體515及517之閘極。MOS電晶體513及516之閘極共通地連接於初始化信號線INI。MOS電晶體513之源極及汲極分別連接於電源線Vdd2及MOS電晶體514之源極。MOS電晶體516之源極接地。MOS電晶體514之閘極連接於MOS電晶體515及517之汲極以及信號線107。MOS電晶體515之源極連接於電源線Vdd2,MOS電晶體517之源極接地。 前置放大部161將與藉由比較部150輸出之比較結果對應之信號放大。該前置放大部161將經放大之信號輸出至位準轉換部162。該放大係藉由MOS電晶體511而進行。 位準轉換部162進行藉由前置放大部161輸出之信號之位準轉換。於在圖5中所說明之比較部150及前置放大部161,連接有電源線Vdd1。為了於比較部150及前置放大部161中獲得較高之增益,必須將藉由該電源線Vdd1供給之電源設為相對較高之電壓。另一方面,後段之轉換結果保持部170等可為了對數位信號進行處理,而供給相對較低之電壓之電源。該相對較低之電源係藉由電源線Vdd2而供給。藉此,能夠降低轉換結果保持部170等之消耗電力並且於轉換結果保持部170等中使用低耐壓之電晶體。如此,為了於供給不同之電壓之電源之電路間進行信號之傳遞,配置位準轉換部162。藉此,將進行位準之轉換後之信號輸出至波形整形部163。該圖之位準轉換部162可將信號位準限制於自藉由電源線Vdd2供給之電源電壓減去MOS電晶體512之閾值電壓所得之電壓。 波形整形部163係將藉由位準轉換部162輸出之信號整形為變化急遽之信號者。針對該波形整形部163之動作進行說明。於初始狀態下,位準轉換部162之輸出為值「0」。於該狀態下,自初始化信號線INI輸入值「1」之信號,使MOS電晶體516變成導通狀態。藉此,MOS電晶體517變成非導通狀態,並且MOS電晶體515變成導通狀態,對信號線107輸出值「1」。此時,MOS電晶體513及514變成非導通狀態。其後,對初始化信號線INI,輸入值「0」之信號。藉此,MOS電晶體513變成導通狀態,MOS電晶體516變成非導通狀態。由於MOS電晶體514為非導通狀態,且位準轉換部162之輸出信號為值「0」,故而MOS電晶體515及517之狀態不發生變化。 其次,若位準轉換部162之輸出信號自值「0」變化成「1」,則MOS電晶體517轉變為導通狀態,MOS電晶體515轉變為非導通狀態。藉此,信號線107之電壓降低。因此,MOS電晶體514轉變為導通狀態,MOS電晶體515及517之閘極之電壓進一步上升。藉由此種正反饋作用,信號線107之電壓急遽地降低。藉此,可進行波形之整形。 再者,比較輸出處理部160之構成並不限於該例。例如,亦可採取省略比較輸出處理部160中之一部分、或全部之構成。 [轉換結果保持部之構成] 圖7係表示本技術之實施形態中之轉換結果保持部170之構成例之圖。該轉換結果保持部170具備記憶控制部171及記憶部172至179。此處,為了方便起見,假定8位元之尺寸之資料作為類比數位轉換後之數位圖像信號。因此,時刻碼之尺寸亦變成8位元。再者,轉換後之數位圖像信號及時刻碼之尺寸可配合對系統之要求而變更。例如,亦可設為15位元之尺寸。 又,於轉換結果保持部170,除了連接有信號線107以外,還連接有複數條信號線(WORD、CODE1至8)。字元信號線WORD(Word)係傳遞記憶部172至179之控制信號之信號線。碼信號線CODE(Code)1至8係雙向傳遞時刻碼之信號線。該複數條碼信號線CODE1至8構成信號線101。 記憶部172至179係記憶自時刻碼傳送部200輸入之時刻碼者。該記憶部172至179分別記憶1位元之時刻碼。針對該記憶部172至179之構成,列舉記憶部172為例而進行說明。該記憶部172具備位元記憶部522及雙向開關523。 雙向開關523係連接於信號線526與碼信號線CODE1之間,並雙向傳遞資料者。又,該雙向開關523具備控制輸入端子。於該控制輸入端子,連接有信號線524。若經由信號線524將值「1」輸入至控制輸入端子,則雙向開關523變成導通狀態,可於信號線526與碼信號線CODE1之間雙向地進行資料之傳遞。另一方面,若將值「0」輸入至控制輸入端子,則雙向開關523變成非導通狀態。 位元記憶部522係記憶1位元之資料之記憶裝置。該位元記憶部522具備輸入輸出端子及控制輸入端子,且分別連接有信號線526及107。若經由信號線107將值「1」之信號輸入至控制輸入端子,則位元記憶部522記憶作為經由信號線526而自雙向開關523傳遞之信號之1位元之時刻碼。此時,於1位元之時刻碼變化之情形時,記憶於位元記憶部522之資料被覆寫。其後,若輸入至控制輸入端子之信號自值「1」轉變成「0」,則記憶於位元記憶部522之資料直接被保持。即,於下一個輸入至控制輸入端子之信號變成值「1」之前,不進行上述資料之覆寫。又,位元記憶部522於輸入至控制輸入端子之信號為值「0」時,將所保持之資料輸出至信號線526。 記憶控制部171係經由信號線524輸出控制信號,而控制記憶部172至179者。該記憶控制部171例如可產生並輸出藉由利用字元信號線WORD及信號線107輸入之2個信號之邏輯和而獲得之信號,以作為雙向開關523之控制信號。其可藉由或閘(OR gate)521而進行。 [時刻碼傳送部之構成] 圖8係表示本技術之實施形態中之時刻碼傳送部200之構成例之圖。該時刻碼傳送部200具備碼保持部210及230、以及時脈緩衝器220及240。該時刻碼傳送部200具有與配置於在圖1中所說明之像素陣列部10之像素100之列數相同數量之碼保持部及時脈緩衝器。為了方便起見,列舉碼保持部210及230以及時脈緩衝器220及240為例而進行說明。 碼保持部210保持時刻碼。該碼保持部210係由正反器211至218所構成。該正反器211等基於自時脈緩衝器220輸出之時脈信號保持時刻碼中之1位元。具體而言,於時脈信號為值「0」時,將自時刻碼產生部20輸出且輸入至該圖之D輸入端子之時刻碼保持於內部節點,並且將Q輸出端子設為高阻抗狀態。其次,若時脈信號變成值「1」,則將保持於內部節點之時刻碼自Q輸出端子輸出。該輸出之時刻碼經由信號線101而輸入至碼保持部230。如此,時刻碼傳送部200使複數個時刻碼保持部作為移位暫存器進行動作,而進行時刻碼之傳送。 時脈緩衝器220將藉由在圖3中所說明之時脈信號產生部54產生之時脈信號輸出至碼保持部210,並且輸出至次級時脈緩衝器。該時脈緩衝器220係由複數個反轉閘極221至224構成,作為對劣化之時脈信號進行整形之中繼器而進行動作。又,該時脈緩衝器220於時刻碼傳送部200中,向與時刻碼為相反之方向依序傳送。即,時脈緩衝器240將時脈信號輸出至碼保持部230,並且將時脈信號輸出至時脈緩衝器220。藉此,輸入至碼保持部210之時脈信號與輸入至碼保持部230之時脈信號相比,具有與兩個反轉閘極之傳播延遲時間及因至反轉閘極224為止之配線所致之延遲相當之時間之延遲。如此,時脈緩衝器220進而具備使時脈信號延遲之功能。 如上述般,正反器211等係於時脈信號為值「0」時,將輸入之時刻碼保持於內部節點。於該保持時,必須確保特定之時間、所謂之設置時間。於藉由因時脈緩衝器220而產生之時脈信號之延遲,而在碼保持部230中時脈信號轉變成值「0」時,輸入至碼保持部210之時脈信號保持值「1」之狀態。即,停留於輸出保持於內部節點之時刻碼之狀態。藉此,可於碼保持部230中確保設置時間,可進行時刻碼之傳遞。 於碼保持部210之輸出及碼保持部230之輸入,分別連接有碼信號線CODE1至8。藉此,將藉由時刻碼產生部20產生且被保持於碼保持部210之時刻碼經由該等碼信號線CODE1至8而輸出至轉換結果保持部170。又,將於類比數位轉換後保持於轉換結果保持部170之時刻碼經由該等碼信號線CODE1至8而輸出至碼保持部230。如此,時刻碼傳送部200進行時刻碼之傳送。 [類比數位轉換處理] 圖9係表示本技術之實施形態中之類比數位轉換處理之一例之圖。該圖表示於圖4中所說明之光電轉換部110中之類比數位轉換處理。於該圖中,OFG、TX、RST、INI及WORD分別表示輸入至溢流閘極信號線OFG、傳送信號線TX、重設信號線RST、初始化信號線INI及字元信號線WORD之信號之狀態。於該等中,經2值化之波形之值「1」之期間相當於接通信號之輸入。光電轉換部110輸出、REF、比較部150輸出及比較輸出處理部160輸出分別表示光電轉換部110之輸出信號、參考信號線REF之參考信號、比較部150之輸出信號及比較輸出處理部160之輸出信號之狀態。CODE、記憶部碼及水平控制部50輸入分別表示藉由碼信號線CODE而傳遞之時刻碼、記憶於記憶部172至179之時刻碼及輸入至水平控制部50之時刻碼(8位元)。 於T0至T1,對溢流閘極信號線OFG輸入接通信號而對光電轉換部110之光電轉換元件111進行重設。藉此,於光電轉換部110中開始進行曝光。 於T2至T3,對參考信號線REF施加與產生電荷保持部113之重設電壓相當之電壓。藉此,比較部150之輸出亦變成與重設電壓大致相等之值。同時,對重設信號線RST輸入接通信號。藉此,產生電荷保持部113被重設。又,對初始化信號線INI輸入接通信號,而比較輸出處理部160之輸出變成值「1」。 於T4至T7,對參考信號線REF輸入參考信號。如該圖所示般,該參考信號為電壓呈斜坡狀降低之信號。與該參考信號之輸入同步地產生時刻碼,並藉由時刻碼傳送部200傳送。將傳送之時刻碼記憶至記憶部172至179。再者,於比較輸出處理部160之輸出信號為值「1」之期間,進行記憶部172至179中之記憶碼之覆寫(T5至T6)。 於參考信號之電壓較光電轉換部110之輸出信號之電壓降低時,比較部150之輸出信號降低(T6)。該比較部150之輸出信號係藉由比較輸出處理部160而整形,值「0」之信號被輸出至轉換結果保持部170。於是,記憶於記憶部172至179之時刻碼之覆寫停止,時刻碼被保持。此處,藉由「A」表示該保持之時刻碼。該「A」係與光電轉換部110之重設時之圖像信號對應之信號。於經過特定之時間後,參考信號線REF之參考信號變成值「0」,時刻碼之傳送亦停止(T7)。 於T8至T11,對字元信號線WORD輸入接通信號(T8至T9),而將保持於記憶部172至179之時刻碼「A」輸出至時刻碼傳送部200。其後,藉由時刻碼傳送部200傳送時刻碼「A」,並將其輸入至水平控制部50(T9至T11)。所輸入之時刻碼「A」藉由時刻碼解碼部52被解碼而作為重設時之圖像信號被保持於行信號處理部53。 於T12至T18,對初始化信號線INI輸入接通信號(T12至T13),而比較輸出處理部160之輸出變成值「1」。繼而,對傳送信號線TX輸入接通信號(T13至T14),而將保持於光電轉換元件111之電荷傳送至產生電荷保持部113並加以保持。與保持於該產生電荷保持部113之電荷對應之信號(類比圖像信號)自光電轉換部110輸出至比較部150。其後,對參考信號線REF輸入參考信號,並傳送時刻碼(T14至T18)。若參考信號之電壓較光電轉換部110之輸出信號之電壓降低(T17),則與上述T6同樣地,將值「0」之信號輸出至轉換結果保持部170,將時刻碼保持於記憶部172至179。此處,藉由「B」表示該保持之時刻碼。該「B」係與光電轉換部110之曝光後之圖像信號對應之信號。於經過特定之時間後,參考信號之輸入停止,變成約0 V之值(T18)。 自上述T0至T1中之對溢流閘極信號線OFG輸入接通信號至T13至T14中之對傳送信號線TX輸入接通信號為止之期間相當於曝光期間。 於T19至T20,對重設信號線RST輸入接通信號。如上述般,由於參考信號為約0 V,故而光電轉換部110之輸出變成約0 V。藉此,產生電荷保持部113被放電至約0 V。 於T21至T24,對字元信號線WORD輸入接通信號(T21至T22),將時刻碼「B」輸出至時刻碼傳送部200。其後,於T22至T24,將時刻碼「B」藉由時刻碼傳送部200傳送,並輸入至水平控制部50。輸入之時刻碼「B」被解碼而變成曝光後之圖像信號,並被輸入至行信號處理部53。其後,行信號處理部53自輸入之曝光後之圖像信號減去重設時之圖像信號。藉此,執行CDS。進行CDS後之圖像信號自水平控制部50被輸出,成為攝像裝置1之輸出圖像信號。 如此,可進行光電轉換部110中之圖像信號之類比數位轉換。 [半導體晶片之構成] 圖10係表示本技術之第1實施形態中之半導體晶片之構成例之圖。該圖表示構成攝像裝置1之2個半導體晶片之構成者。如該圖所示般,攝像裝置1係由像素晶片300及電路晶片400構成。於像素晶片300中,配置有配置於圖1中所說明之像素陣列部10之所有像素100中之光電轉換部110及比較部150之一部分電路。即,光電轉換部110、信號輸入電晶體153、參考輸入電晶體154、MOS電晶體155及MOS電晶體156配置於像素晶片300。除此以外之部分配置於電路晶片400。又,像素晶片300係申請專利範圍所記載之第1半導體晶片之一例。電路晶片400係申請專利範圍所記載之第2半導體晶片之一例。 於像素晶片300主要配置光電轉換部110,其他電路部分配置於電路晶片400。藉由將像素晶片300配置於攝像裝置1之受光面,可增大受光面中之光電轉換部110之面積,可使開口率提高。 該圖之像素晶片300除了光電轉換部110外,且配置有信號輸入電晶體153及參考輸入電晶體154。即,於信號輸入電晶體153之汲極與MOS電晶體151之汲極之間、以及參考輸入電晶體154之汲極與MOS電晶體152之汲極之間,分離成像素晶片300及電路晶片400。如上述般,於信號輸入電晶體153之汲極,流通基於輸入信號與參考信號之差量之電流。該電流係藉由以信號輸入電晶體153及參考輸入電晶體154所構成之差動對而被放大,信號位準(振幅)相對變高。因此,即便於在該等之間分離成2個半導體晶片之情形時,亦可減輕雜訊之影響。 又,信號輸入電晶體153及參考輸入電晶體154與配置於光電轉換部110之MOS電晶體相比,尺寸較大。其目的在於提高增益。但是,由於尺寸較大,故而浮動電容亦變大。因此,藉由將該等配置於同一半導體晶片(像素晶片300)且直接連接於光電轉換部110,可降低浮動電容之影響。 進而,信號線102由於連接於信號輸入電晶體153之閘極,故為阻抗相對較高、且易混入雜訊之配線。藉由將信號輸入電晶體153配置於像素晶片300,可縮短信號線102之配線,可進一步降低雜訊之影響。 圖11係表示本技術之第1實施形態中之半導體晶片之另一構成例之圖。該圖係為了與於圖10中所說明之構成例進行比較而列舉之例。該圖之像素晶片300配置有光電轉換部110。即,於該圖之例中,於光電轉換部110之輸出與比較部150之信號輸入電晶體153之閘極之間之信號線102之部分,分離成像素晶片300及電路晶片400。與上述例不同,藉由信號線102傳遞之信號係藉由信號輸入電晶體153及參考輸入電晶體154進行放大之前之信號,因此,信號位準及振幅較小,易受雜訊之影響。 又,由於在信號線102之部分被分離成2個半導體晶片,故而於光電轉換部110之輸出連接有較大之浮動電容。如上述般,於信號線102,連接有產生電荷保持部113。因此,較大之浮動電容並聯連接於產生電荷保持部113,誤差增大。 進而,由於在信號線102之部分分離成2個半導體晶片,故而阻抗相對較高之信號線102之配線長增加,雜訊之混入增加。藉由該等,於該圖之例中,與圖10之例相比,雜訊之影響變大。 [像素晶片之構成] 圖12係表示本技術之第1實施形態中之像素晶片300之構成例之圖。該圖係表示像素晶片300中之光電轉換部110之附近之模式俯視圖。於該圖中,利用虛線所記載之部分表示形成於像素晶片300之內部之要素。於該圖之光電轉換部110之中央部配置有光電轉換元件111。如於下文敍述般該光電轉換元件111係由N型半導體區域302所構成。與該光電轉換元件111之上側相鄰而配置有電荷傳送部112之閘極312及溢流閘極114之閘極317。又,與電荷傳送部112之上側相鄰而配置有產生電荷保持部113。該產生電荷保持部113係由N型半導體區域303所構成。 於光電轉換元件111之下側,配置有分離區域304。該分離區域304將光電轉換元件111與構成比較部150之電路分離。分離區域304例如可藉由二氧化矽(SiO2
)而構成。於分離區域304之下側,自右起依序配置有參考輸入電晶體154、信號輸入電晶體153以及MOS電晶體155及156。 參考輸入電晶體154係由閘極314以及N型半導體區域307及305所構成。N型半導體區域307及305分別相當於汲極及源極區域。於參考輸入電晶體之汲極區域(N型半導體區域307),形成有通孔插栓326。該通孔插栓326連接於焊墊325。 信號輸入電晶體153係由閘極313以及N型半導體區域306及305所構成。N型半導體區域306及305分別相當於汲極及源極區域。如此,N型半導體區域305成為參考輸入電晶體154及信號輸入電晶體153之共通之源極區域。於信號輸入電晶體之汲極區域(N型半導體區域306),形成有通孔插栓321。如於下文敍述般,該通孔插栓321係經由配線層322(未圖示)及通孔插栓323而連接於焊墊324。再者,焊墊324係申請專利範圍所記載之第1焊墊之一例。 與信號輸入電晶體153相鄰而配置有MOS電晶體155之汲極區域(N型半導體區域306)及閘極315。N型半導體區域306成為信號輸入電晶體153及MOS電晶體155之共通之汲極區域。又,與MOS電晶體155相鄰而配置有MOS電晶體156之閘極316。針對MOS電晶體155之源極區域以及MOS電晶體156之汲極及源極區域,省略了記載。 [電路晶片之構成] 圖13係表示本技術之第1實施形態中之電路晶片400之構成例之圖。該圖係表示電路晶片400中之光電轉換部110之附近之模式俯視圖。於該圖中,利用虛線所記載之部分表示形成於電路晶片400之內部之要素。又,利用點線所記載之部分(光電轉換部110)係配置於像素晶片300之要素。 於該圖之中央,配置有MOS電晶體152之閘極412以及P型半導體區域404及405。該P型半導體區域404及405分別相當於MOS電晶體152之源極及汲極區域。於MOS電晶體152之汲極區域(P型半導體區域405),形成有通孔插栓426。該通孔插栓426係經由配線層(未圖示)而連接於焊墊425。 與該MOS電晶體152之源極區域(P型半導體區域404)之下側相鄰而配置有MOS電晶體151之閘極413及P型半導體區域403。該P型半導體區域403及404分別相當於MOS電晶體151之汲極及源極區域。如此,P型半導體區域404成為MOS電晶體152及151之共通之源極區域。於MOS電晶體151之汲極(P型半導體區域403),形成有通孔插栓421。該通孔插栓421係經由在下文敍述之配線層422(未圖示)及通孔插栓423(未圖示)而連接於焊墊424。再者,焊墊424係申請專利範圍所記載之第2焊墊之一例。 又,於電路晶片中,針對各光電轉換部110配置比較輸出處理部160及轉換結果保持部170。 [半導體晶片之剖面之構成] 圖14係表示本技術之第1實施形態中之攝像裝置1之構成例之模式剖視圖。將於圖12中所說明之像素晶片300及於圖13中所說明之電路晶片400各自之上表面(配置有焊墊324等之面)彼此接合,而形成攝像裝置1。此時,以焊墊324及424與焊墊325及425相接之方式進行位置對準,而進行接合。該圖係模式性地表示沿圖12及13中之A-A'線之接合後之攝像裝置1之剖面之圖。 像素晶片300配置於該圖之下側,電路晶片400配置於該圖之上側。又,如該圖所示般,將焊墊324及424與焊墊325及425分別接合,而電性連接。藉此,可進行像素晶片300與電路晶片400之間之信號之交換。 像素晶片300為所謂之背面照射型,於P型半導體基板301之底部配置有彩色濾光片341,對該面照射光。於該圖之像素晶片300中,作為光電轉換部110,記載有產生電荷保持部113、電荷傳送部112及光電轉換元件111。於P型半導體基板301形成有光電轉換元件111之N型半導體區域302。於該N型半導體區域與周圍之P型半導體區域之間之PN接面部分,進行光電轉換而產生電荷。其中,電子被保持於N型半導體區域302。再者,為了削減暗電流,亦可於N型半導體區域302之上部形成較薄之P型半導體區域。 於該光電轉換元件111之左側,依序配置有電荷傳送部112之閘極312及產生電荷保持部113之N型半導體區域303。再者,閘極312可形成於絕緣層311之內部,並藉由多晶矽而構成。電荷傳送部112與將N型半導體區域302及303分別作為源極及汲極之MOS電晶體等效。又,於光電轉換部110之右側配置有分離區域304。 於該分離區域304之右側,依序配置有參考輸入電晶體154之閘極314、N型半導體區域305、信號輸入電晶體153之閘極313及N型半導體區域306。產生電荷保持部113之N型半導體區域303與信號輸入電晶體153之閘極313係藉由信號線102而連接。 於N型半導體區域306,形成有通孔插栓321,於該通孔插栓321之上部形成有配線層322,進而於該配線層322形成有通孔插栓323。於通孔插栓323之上部,配置有焊墊324。即,藉由通孔插栓321及323以及配線層322,而將信號輸入電晶體153之汲極區域(N型半導體區域306)與焊墊324電性連接。該等通孔插栓321及323以及配線層322可藉由金屬而構成。再者,通孔插栓321及323以及配線層322係申請專利範圍所記載之第1信號線之一例。 於該圖之電路晶片400中,記載有MOS電晶體151及152、比較輸出處理部160以及轉換結果保持部170。於P型半導體基板401形成有N型井區域402,於該井區域402配置有MOS電晶體151之P型半導體區域403。該P型半導體區域403相當於MOS電晶體151之汲極。又,MOS電晶體151之閘極413配置於絕緣層411之內部。與閘極413相鄰而依序配置P型半導體區域404及MOS電晶體152之閘極412。如上述般,P型半導體區域404相當於MOS電晶體151及152之共通之源極區域。 於MOS電晶體151之汲極區域(P型半導體區域403)形成有通孔插栓421,於該通孔插栓421之上部(於該圖中為下部)形成有配線層422,進而於該配線層422形成有通孔插栓423。於通孔插栓423之上部(於該圖中為下部),配置有焊墊424。即,藉由通孔插栓421及423以及配線層422而將MOS電晶體151之汲極區域(P型半導體區域403)與焊墊424電性連接。該等通孔插栓421及423以及配線層422可藉由金屬而構成。再者,通孔插栓421及423以及配線層422係申請專利範圍所記載之第2信號線之一例。 如上述般,焊墊324與424係電性連接。因此,信號輸入電晶體153之汲極區域與MOS電晶體151之汲極區域係藉由焊墊324及424、配線層322及422、以及通孔插栓321、323、421及423而電性連接。再者,配線層422與比較輸出處理部160之輸入之間係藉由信號線106而連接。又,比較輸出處理部160之輸出與轉換結果保持部170之間係藉由信號線107而連接。 再者,攝像裝置1之構成並不限於該例。例如,亦可採取將配線層設為2層以上之多層之構成。 [攝像裝置之製造步驟] 圖15係表示本技術之第1實施形態中之攝像裝置1之製造步驟之一例之圖。攝像裝置1可藉由以下步驟而製造。首先,形成像素晶片300。該圖中之a表示該像素晶片300之形成步驟。於P型半導體基板301之表面藉由離子注入等形成N型半導體區域303等,進而形成絕緣層311及配線層322等。該等可藉由CVD(Chemical Vapor Deposition,化學氣相沈積)法等而形成。該像素晶片300之表面必須為焊墊324及325嵌入至絕緣層311之狀態。進而,為了與電路晶片400接著,必須將像素晶片300之表面設為平坦。因此,可對像素晶片300之表面進行例如利用CMP(Chemical Mechanical Polishing,化學機械拋光)法所進行之研磨。 其次,形成電路晶片400。該圖中之b表示該電路晶片400形成步驟。於P型半導體基板401之表面形成N型井區域402等,進而形成絕緣層411及配線層422等。可與像素晶片300同樣地對表面進行研磨。 其次,將像素晶片300與電路晶片400接合。該圖中之c表示該接合步驟。此時,以焊墊324及325與焊墊424及425接觸之方式進行位置對準而使像素晶片300及電路晶片400之表面彼此接觸。其後,藉由對該等進行加熱壓接,而將該等半導體晶片接合。加熱溫度可設為例如300至600℃。 於加熱壓接後形成彩色濾光片或微透鏡。藉由該等步驟,可製造攝像裝置1。 如此,於本技術之第1實施形態中,藉由將像素晶片300與電路晶片400接合而構成攝像裝置。此時,藉由將構成類比數位轉換器之比較器中之信號輸入電晶體及參考輸入電晶體配置於像素晶片300,而將輸入信號與參考信號之比較之結果自像素晶片300傳遞至電路晶片400並進行處理。藉此,可降低雜訊之影響。 <2.第2實施形態> 於上述第1實施形態中,將比較部150之信號輸入電晶體153、參考輸入電晶體154及MOS電晶體156配置於像素晶片300。相對於此,於本技術之第2實施形態中,將MOS電晶體156配置於電路晶片400。藉此,可簡化像素晶片300之構成。 [半導體晶片之構成] 圖16係表示本技術之第2實施形態中之半導體晶片之構成例之圖。該圖之攝像裝置1與於圖10中所說明之攝像裝置1之不同點在於MOS電晶體156配置於電路晶片400。 MOS電晶體156係作為限制於信號輸入電晶體153及參考輸入電晶體154中流動之電流之定電流電源而進行動作。因此,於MOS電晶體156之汲極,流通相對較大之電流,不易受雜訊之影響。又,該MOS電晶體156由於流通較大之電流故而尺寸相對較大。因此,藉由將該MOS電晶體156配置於電路晶片400,可簡化像素晶片300之構成。 除此以外之攝像裝置1之構成與於本技術之第1實施形態中所說明之攝像裝置1之構成相同,因此省略說明。 如此,根據本技術之第2實施形態,可藉由將MOS電晶體156配置於電路晶片400,而簡化像素晶片300之構成。 <3.第3實施形態> 於上述第1實施形態中,將比較部150之信號輸入電晶體153、參考輸入電晶體154及MOS電晶體156配置於像素晶片300。相對於此,於本技術之第3實施形態中,進而將MOS電晶體151及152配置於像素晶片300。藉此,可使比較部150之特性改善。 [半導體晶片之構成] 圖17係表示本技術之第3實施形態中之半導體晶片之構成例之圖。該圖之攝像裝置1與於圖10中所說明之攝像裝置1之不同點在於MOS電晶體151及152配置於像素晶片300。 MOS電晶體151及152分別係作為信號輸入電晶體153及參考輸入電晶體154之負載而進行動作之MOS電晶體。因此,將於信號輸入電晶體153之汲極中流動之電流之變化轉換成電壓之變化,並將該電壓之變化作為輸入信號與參考信號之比較之結果經由信號線106自像素晶片300傳遞至電路晶片400。即便於該情形時,亦傳遞相對較大之位準之信號,因此可為不易受雜訊影響之比較部150。 又,關於該圖之比較部150,構成差動放大器之MOS電晶體151及152、信號輸入電晶體153及參考輸入電晶體154、以及MOS電晶體156配置於同一半導體晶片(像素晶片300)。因此,該等MOS電晶體之因製造時之製程所引起之特性或動作時之溫度等變得大致相等,可使偏移或漂移變小。 除此以外之攝像裝置1之構成與於本技術之第1實施形態中所說明之攝像裝置1之構成相同,因此省略說明。 如此,根據本技術之第3實施形態,可藉由將MOS電晶體151及152配置於像素晶片300,而改善比較部150中之偏移等特性。 <4.第4實施形態> 於上述第1實施形態中,將比較部150之信號輸入電晶體153、參考輸入電晶體154及MOS電晶體156配置於像素晶片300。相對於此,於本技術之第4實施形態中,進而將MOS電晶體157配置於像素晶片300。藉此,可降低比較部150之增益之不均。 [半導體晶片之構成] 圖18係表示本技術之第4實施形態中之半導體晶片之構成例之圖。該圖之攝像裝置1與於圖10中所說明之攝像裝置1之不同點在於MOS電晶體157配置於像素晶片300。 MOS電晶體156及157構成電流鏡電路。於本技術之第4實施形態中,將該等配置於同一半導體晶片(像素晶片300)。因此,該等MOS電晶體156及157之因製造時之製程所引起之特性或動作時之溫度等變得大致相等,可降低於該等MOS電晶體中流動之電流之不均。藉此,可降低差動對(信號輸入電晶體153及參考輸入電晶體154)之增益或汲極電流之不均。 除此以外之攝像裝置1之構成與於本技術之第1實施形態中所說明之攝像裝置1之構成相同,因此省略說明。 如此,根據本技術之第4實施形態,可藉由將MOS電晶體156及157配置於像素晶片300,而降低比較部150之增益等之不均。 <5.第5實施形態> 於上述第1實施形態中,藉由將比較部150之信號輸入電晶體153及參考輸入電晶體154配置於同一半導體晶片,而謀求比較部150之性能提高。相對於此,於本技術之第5實施形態中,使於該等MOS電晶體中流動之電流之方向一致。藉此,可改善比較部150中之偏移等特性。 [半導體晶片之構成] 圖19係表示本技術之第5實施形態中之像素晶片300之構成例之圖。該圖之像素晶片300與於圖12中所說明之像素晶片300相比於以下方面不同。首先,參考輸入電晶體154具備N型半導體區域308作為源極區域。藉此,信號輸入電晶體153及參考輸入電晶體154個別地具有源極區域。進而,將參考輸入電晶體154之汲極及源極區域調換而配置。 藉此,可使信號輸入電晶體153及參考輸入電晶體154之通道中之電流之方向一致。 [半導體晶片之構成] 圖20係表示本技術之第5實施形態中之像素晶片300之構成例之模式剖視圖。該圖中之a係模式性地表示沿圖19中之B-B'線之像素晶片300之剖面之圖。又,該圖中之a所記載之箭頭表示於信號輸入電晶體153及參考輸入電晶體154之通道區域中流動之電流之方向。 為了使比較部150之性能提高,必須使構成差動對之信號輸入電晶體153及參考輸入電晶體154之特性一致。該圖中之a所表示之N型半導體區域306及305分別相當於信號輸入電晶體153之汲極及源極區域。又,N型半導體區域307及308分別相當於參考輸入電晶體154之汲極及源極區域。因此,於該等電晶體之通道區域中流動之電流之方向變得相同。 該圖中之b係如下步驟,即,於像素晶片300之製造步驟中,於P型半導體基板301進行離子注入,而形成成為信號輸入電晶體153及參考輸入電晶體154之通道區域之部分。該圖中之b之箭頭601表示離子注入之方向。藉由如此般傾斜地進行離子注入,可調整離子注入之深度,可進行MOS電晶體之閾值之精密之調整。其後,於P型半導體基板301形成N型半導體區域306等。 但是,由於傾斜地進行離子注入,故而於該圖中之b之P型半導體基板301中,亦沿傾斜方向產生伴隨離子注入之結晶缺陷。於是,於沿該結晶缺陷之方向的方向及相反的方向,電氣特性發生變化。因此,於進行傾斜方向之離子注入之情形時,可藉由使信號輸入電晶體153及參考輸入電晶體154之通道區域中之電流流動之方向一致,而使該等MOS電晶體之特性大致相同。藉此,可使偏移或漂移變小。 除此以外之攝像裝置1之構成與於本技術之第1實施形態中所說明之攝像裝置1之構成相同,因此省略說明。 如此,根據本技術之第5實施形態,可使於信號輸入電晶體153及參考輸入電晶體154中流動之電流之方向一致,而使該等MOS電晶體之特性大致相等。藉此,信號輸入電晶體153及參考輸入電晶體154之特性變得大致相同,可改善比較部150中之偏移等特性。 <6.第6實施形態> 於上述第5實施形態中,藉由使於比較部150之信號輸入電晶體153及參考輸入電晶體154中流動之電流之方向一致,而謀求比較部150之性能提高。相對於此,於本技術之第6實施形態中,使該等MOS電晶體之周圍之佈局相同。藉此,可改善比較部150中之偏移等特性。 [半導體晶片之構成] 圖21係表示本技術之第6實施形態中之像素晶片300之構成例之圖。該圖之像素晶片300與於圖12中所說明之像素晶片300之不同點在於具備MOS電晶體159。該MOS電晶體159具備閘極329,且與參考輸入電晶體154相鄰而配置。該MOS電晶體159係所謂之虛設電晶體,而並非用作比較部150之電路零件之電晶體。 該圖之信號輸入電晶體153配置於MOS電晶體155與參考輸入電晶體154之間。因此,藉由配置MOS電晶體159,即便於參考輸入電晶體154中,亦可同樣地設為配置於2個MOS電晶體之間之構成。藉此,可使信號輸入電晶體153及參考輸入電晶體154之周圍之佈局相同,可使該等電晶體之特性大致相同。 除此以外之攝像裝置1之構成與於本技術之第1實施形態中所說明之攝像裝置1之構成相同,因此省略說明。 如此,於本技術之第6實施形態中,可使信號輸入電晶體153及參考輸入電晶體154之周圍之佈局相同。藉此,可使該等MOS電晶體之特性大致相同,可改善比較部150中之偏移等特性。 再者,上述實施形態表示用以實現本技術之一例,實施形態中之事項、與申請專利範圍中之發明特定事項分別具有對應關係。同樣地,申請專利範圍中之發明特定事項、和與其標註有相同之名稱之本技術之實施形態中之事項分別具有對應關係。但是,本技術並不限定於實施形態,可藉由在不脫離其主旨之範圍內對實施形態實施各種變化而實現。 又,於上述實施形態中所說明之處理順序可作為具有該等一連串順序之方法而理解,又,亦可作為用以使電腦執行該等一連串順序之程式或記憶該程式之記錄媒體而理解。作為該記錄媒體,例如可使用CD(Compact Disc,光碟)、MD(Mini Disc,迷你磁碟)、DVD(Digital Versatile Disc,數位影音光碟)、記憶卡、藍光光碟(Blu-ray(註冊商標)Disc)等。 再者,本說明書所記載之效果僅為例示,並不受限定,又,亦可具有其他效果。 再者,本技術亦可取如下般之構成。 (1)一種攝像裝置,其具備第1半導體晶片及第2半導體晶片, 上述第1半導體晶片具備:信號輸入電晶體,其將與入射之光對應之信號即輸入信號輸入至控制端子;參考輸入電晶體,其與上述信號輸入電晶體構成差動對,且將參考信號輸入至控制端子;第1信號線,其於在上述信號輸入電晶體及上述參考輸入電晶體之任一者中流動之電流根據上述輸入信號與上述參考信號之差量而變化時,將該電流之變化作為上述輸入信號與上述參考信號之比較之結果進行傳遞;以及第1焊墊,其與上述第1信號線電性連接; 上述第2半導體晶片具備:處理電路,其對上述比較之結果進行處理;第2信號線,其電性連接於上述處理電路,將上述比較之結果傳遞至上述處理電路;及第2焊墊,其電性連接於上述第2信號線,並且與上述第1焊墊電性連接。 (2)如上述(1)之攝像裝置,其中上述第1焊墊與上述第2焊墊係藉由加熱壓接而電性連接。 (3)如上述(1)或(2)之攝像裝置,其中上述第1半導體晶片進而具備定電流電源,該定電流電源係控制上述信號輸入電晶體及上述參考輸入電晶體中流動之電流。 (4)如上述(1)至(3)中任一項之攝像裝置,其中上述第1半導體晶片進而具備負載部,該負載部將上述電流之變化轉換成電壓之變化; 上述第1信號線將上述電壓之變化作為上述比較之結果進行傳遞。 (5)如上述(1)至(4)中任一項之攝像裝置,其中上述處理電路進行如下處理:基於上述輸出之比較之結果而保持與上述參考信號對應之數位信號,且將該保持之數位信號作為對上述輸入信號之類比數位轉換之結果而輸出。 (6)如上述(1)至(5)中任一項之攝像裝置,其中上述第1半導體晶片進而具備產生上述輸入信號之光電轉換部; 上述信號輸入電晶體將上述產生之輸入信號輸入至控制端子。 (7)一種攝像裝置之製造方法,其具備如下步驟: 形成第1半導體晶片,該第1半導體晶片具備:信號輸入電晶體,其將與入射之光對應之信號即輸入信號輸入至控制端子;參考輸入電晶體,其與上述信號輸入電晶體構成差動對,且將參考信號輸入至控制端子;第1信號線,其於在上述信號輸入電晶體及上述參考輸入電晶體之任一者中流動之電流根據上述輸入信號與上述參考信號之差量而變化時,將該電流之變化作為上述輸入信號與上述參考信號之比較之結果進行傳遞;以及第1焊墊,其與上述第1信號線電性連接; 形成第2半導體晶片,該第2半導體晶片具備:處理電路,其對上述比較之結果進行處理;第2信號線,其電性連接於上述處理電路,將上述比較之結果傳遞至上述處理電路;以及第2焊墊,其電性連接於上述第2信號線;以及 將上述第1半導體晶片與上述第2半導體晶片以上述第1焊墊與上述第2焊墊接觸之狀態接合。
1‧‧‧攝像裝置10‧‧‧像素陣列部11‧‧‧信號線20‧‧‧時刻碼產生部21‧‧‧信號線30‧‧‧參考信號產生部31‧‧‧信號線40‧‧‧垂直驅動部41‧‧‧信號線50‧‧‧水平控制部52‧‧‧時刻碼解碼部53‧‧‧行信號處理部54‧‧‧時脈信號產生部100‧‧‧像素101‧‧‧信號線102‧‧‧信號線106‧‧‧信號線107‧‧‧信號線110‧‧‧光電轉換部111‧‧‧光電轉換元件112‧‧‧電荷傳送部113‧‧‧產生電荷保持部114‧‧‧溢流閘極150‧‧‧比較部151‧‧‧MOS電晶體152‧‧‧MOS電晶體155‧‧‧MOS電晶體156‧‧‧MOS電晶體157‧‧‧MOS電晶體159‧‧‧MOS電晶體153‧‧‧信號輸入電晶體154‧‧‧參考輸入電晶體160‧‧‧比較輸出處理部161‧‧‧前置放大部162‧‧‧位準轉換部163‧‧‧波形整形部170‧‧‧轉換結果保持部171‧‧‧記憶控制部172‧‧‧記憶部173‧‧‧記憶部179‧‧‧記憶部190‧‧‧類比數位轉換部200‧‧‧時刻碼傳送部210‧‧‧碼保持部211‧‧‧正反器212‧‧‧正反器218‧‧‧正反器220‧‧‧時脈緩衝器240‧‧‧時脈緩衝器221~224‧‧‧反轉閘極230‧‧‧碼保持部300‧‧‧像素晶片301‧‧‧P型半導體基板302‧‧‧N型半導體區域303‧‧‧N型半導體區域304‧‧‧分離區域305‧‧‧N型半導體區域306‧‧‧N型半導體區域307‧‧‧N型半導體區域308‧‧‧N型半導體區域311‧‧‧絕緣層312‧‧‧閘極313‧‧‧閘極314‧‧‧閘極315‧‧‧閘極316‧‧‧閘極317‧‧‧閘極321‧‧‧通孔插栓323‧‧‧通孔插栓326‧‧‧通孔插栓322‧‧‧配線層324‧‧‧焊墊325‧‧‧焊墊329‧‧‧閘極341‧‧‧彩色濾光片400‧‧‧電路晶片401‧‧‧P型半導體基板402‧‧‧N型井區域403‧‧‧P型半導體區域404‧‧‧P型半導體區域405‧‧‧P型半導體區域411‧‧‧絕緣層412‧‧‧閘極413‧‧‧閘極421‧‧‧通孔插栓422‧‧‧配線層423‧‧‧通孔插栓424‧‧‧焊墊425‧‧‧焊墊426‧‧‧通孔插栓511‧‧‧MOS電晶體512‧‧‧MOS電晶體513‧‧‧MOS電晶體514‧‧‧MOS電晶體515‧‧‧MOS電晶體516‧‧‧MOS電晶體517‧‧‧MOS電晶體521‧‧‧或閘522‧‧‧位元記憶部523‧‧‧雙向開關524‧‧‧信號線526‧‧‧信號線601‧‧‧箭頭A‧‧‧時刻碼B‧‧‧時刻碼CODE1~8‧‧‧碼信號線WORD‧‧‧字元信號線
圖1係表示本技術之實施形態中之攝像裝置1之構成例之圖。 圖2係表示本技術之實施形態中之水平控制部50之構成例之圖。 圖3係表示本技術之實施形態中之像素100之構成例之圖。 圖4係表示本技術之實施形態中之光電轉換部110之構成例之圖。 圖5係表示本技術之實施形態中之比較部150之構成例之圖。 圖6係表示本技術之實施形態中之比較輸出處理部160之構成例之圖。 圖7係表示本技術之實施形態中之轉換結果保持部170之構成例之圖。 圖8係表示本技術之實施形態中之時刻碼傳送部200之構成例之圖。 圖9係表示本技術之實施形態中之類比數位轉換處理之一例之圖。 圖10係表示本技術之第1實施形態中之半導體晶片之構成例之圖。 圖11係表示本技術之第1實施形態中之半導體晶片之另一構成例之圖。 圖12係表示本技術之第1實施形態中之像素晶片300之構成例之圖。 圖13係表示本技術之第1實施形態中之電路晶片400之構成例之圖。 圖14係表示本技術之第1實施形態中之攝像裝置1之構成例之模式剖視圖。 圖15a、b、c係表示本技術之第1實施形態中之攝像裝置1之製造步驟之一例之圖。 圖16係表示本技術之第2實施形態中之半導體晶片之構成例之圖。 圖17係表示本技術之第3實施形態中之半導體晶片之構成例之圖。 圖18係表示本技術之第4實施形態中之半導體晶片之構成例之圖。 圖19係表示本技術之第5實施形態中之像素晶片300之構成例之圖。 圖20a、b係表示本技術之第5實施形態中之像素晶片300之構成例之模式剖視圖。 圖21係表示本技術之第6實施形態中之像素晶片300之構成例之圖。
1‧‧‧攝像裝置
10‧‧‧像素陣列部
11‧‧‧信號線
20‧‧‧時刻碼產生部
21‧‧‧信號線
30‧‧‧參考信號產生部
31‧‧‧信號線
40‧‧‧垂直驅動部
41‧‧‧信號線
50‧‧‧水平控制部
100‧‧‧像素
101‧‧‧信號線
200‧‧‧時刻碼傳送部
Claims (17)
- 一種攝像裝置,其具備第1半導體晶片及第2半導體晶片,上述第1半導體晶片具備:信號輸入電晶體,其將與入射之光對應之信號即輸入信號輸入至控制端子;參考輸入電晶體,其與上述信號輸入電晶體構成差動對,且將參考信號輸入至控制端子;第1信號線,其於上述信號輸入電晶體及上述參考輸入電晶體之任一者中流動之電流根據上述輸入信號與上述參考信號之差量而變化時,將該電流之變化作為上述輸入信號與上述參考信號之比較之結果進行傳遞;以及第1焊墊,其與上述第1信號線電性連接;且上述第1半導體晶片包含配置於第1列之電荷傳送部及溢流閘極,上述信號輸入電晶體及上述參考輸入電晶體係配置於第2列,上述第1半導體晶片包含位於上述第1列及上述第2列之間之光電轉換元件;上述第2半導體晶片具備:處理電路,其對上述比較之結果進行處理;第2信號線,其電性連接於上述處理電路,將上述比較之結果傳遞至上述處理電路;及第2焊墊,其電性連接於上述第2信號線,並且與上述第1焊墊電性連接。
- 如請求項1之攝像裝置,其中上述第1焊墊與上述第2焊墊係藉由加熱壓接而電性連接。
- 如請求項1之攝像裝置,其中上述第1半導體晶片進而具備定電流電源,該定電流電源係控制上述信號輸入電晶體及上述參考輸入電晶體中流動之電流。
- 如請求項1之攝像裝置,其中上述第1半導體晶片進而具備負載部,該負載部將上述電流之變化轉換成電壓之變化;上述第1信號線將上述電壓之變化作為上述比較之結果進行傳遞。
- 如請求項1之攝像裝置,其中上述處理電路進行如下處理:基於上述輸出之比較之結果而保持與上述參考信號對應之數位信號,且將該保持之數位信號作為對上述輸入信號之類比數位轉換之結果而輸出。
- 如請求項1之攝像裝置,其中上述第1半導體晶片進而具備光電轉換部,該光電轉換部產生上述輸入信號;上述信號輸入電晶體將上述產生之輸入信號輸入至控制端子。
- 如請求項1之攝像裝置,其進而包含:分離區域,其配置於上述光電轉換元件與上述第2列之間。
- 如請求項1之攝像裝置,其中上述分離區域包含二氧化矽。
- 請求項1之攝像裝置,其進而包含:第1 MOS電晶體,其配置於上述第2列中。
- 如請求項9之攝像裝置,其進而包含:第2 MOS電晶體,其配置於上述第2列中。
- 如請求項10之攝像裝置,其中上述第1 MOS電晶體配置於上述第2 MOS電晶體與上述信號輸入電晶體之間。
- 如請求項11之攝像裝置,其中上述信號輸入電晶體配置於上述第1 MOS電晶體與上述參考輸入電晶體之間。
- 如請求項12之攝像裝置,其中上述信號輸入電晶體之汲極區域係經由通孔插栓連接至上述第1焊墊。
- 如請求項13之攝像裝置,其中在俯視圖中,上述信號輸入電晶體及上述參考輸入電晶體中之每一者皆大於上述第1 MOS電晶體及第2 MOS電晶體中之每一者。
- 如請求項14之攝像裝置,其中上述電荷傳送部跨上述光電轉換元件面向上述第2 MOS電晶體上之上述第1 MOS電晶體。
- 如請求項15之攝像裝置,其中上述溢流閘極跨上述光電轉換元件面向上述信號輸入電晶體或上述參考輸入電晶體。
- 一種攝像裝置之製造方法,其具備如下步驟:形成第1半導體晶片,該第1半導體晶片具備:信號輸入電晶體,其將與入射之光對應之信號即輸入信號輸入至控制端子;參考輸入 電晶體,其與上述信號輸入電晶體構成差動對,且將參考信號輸入至控制端子;第1信號線,其於在上述信號輸入電晶體及上述參考輸入電晶體之任一者中流動之電流根據上述輸入信號與上述參考信號之差量而變化時,將該電流之變化作為上述輸入信號與上述參考信號之比較之結果進行傳遞;以及第1焊墊,其與上述第1信號線電性連接;且上述第1半導體晶片包含配置於第1行之電荷傳送部及溢流閘極,上述信號輸入電晶體及上述參考輸入電晶體係配置於第2行,上述第1半導體晶片包含位於上述第1行及上述第2行之間之光電轉換元件;形成第2半導體晶片,該第2半導體晶片具備:處理電路,其對上述比較之結果進行處理;第2信號線,其電性連接於上述處理電路,將上述比較之結果傳遞至上述處理電路;以及第2焊墊,其電性連接於上述第2信號線;以及將上述第1半導體晶片與上述第2半導體晶片以上述第1焊墊與上述第2焊墊接觸之狀態接合。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP??2016-031074 | 2016-02-22 | ||
JP2016031074 | 2016-02-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201731086A TW201731086A (zh) | 2017-09-01 |
TWI720116B true TWI720116B (zh) | 2021-03-01 |
Family
ID=59686270
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106102543A TWI720116B (zh) | 2016-02-22 | 2017-01-24 | 攝像裝置及攝像裝置之製造方法 |
Country Status (7)
Country | Link |
---|---|
US (2) | US10559619B2 (zh) |
EP (1) | EP3422410A4 (zh) |
JP (1) | JP6809525B2 (zh) |
KR (1) | KR102637193B1 (zh) |
CN (1) | CN107851654B (zh) |
TW (1) | TWI720116B (zh) |
WO (1) | WO2017145537A1 (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107851654B (zh) | 2016-02-22 | 2022-12-16 | 索尼公司 | 摄像装置和摄像装置制造方法 |
JP7059031B2 (ja) * | 2018-02-09 | 2022-04-25 | キヤノン株式会社 | 撮像装置、撮像システム、移動体 |
JP7527755B2 (ja) * | 2018-02-09 | 2024-08-05 | キヤノン株式会社 | 光電変換装置および撮像システム |
TWI728504B (zh) * | 2018-11-13 | 2021-05-21 | 日商索尼半導體解決方案公司 | 固體攝像元件、固體攝像裝置及電子機器 |
WO2021016712A1 (en) * | 2019-07-30 | 2021-02-04 | Vuereal Inc. | High efficiency microdevice |
KR20210128147A (ko) * | 2020-04-16 | 2021-10-26 | 에스케이하이닉스 주식회사 | 이미지 센싱 장치 |
JP2022100946A (ja) * | 2020-12-24 | 2022-07-06 | キヤノン株式会社 | 出力回路、光電変換装置、光電変換システム |
US11809747B2 (en) * | 2021-12-21 | 2023-11-07 | Western Digital Technologies, Inc. | Storage system and method for optimizing write-amplification factor, endurance, and latency during a defragmentation operation |
US11809736B2 (en) | 2021-12-21 | 2023-11-07 | Western Digital Technologies, Inc. | Storage system and method for quantifying storage fragmentation and predicting performance drop |
US11847343B2 (en) | 2021-12-22 | 2023-12-19 | Western Digital Technologies, Inc. | Storage system and method for non-blocking coherent re-writes |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003232647A (ja) * | 2002-02-08 | 2003-08-22 | Clarion Co Ltd | ナビゲーション装置及びナビゲーション方法並びにナビゲーション用プログラム |
WO2016009832A1 (ja) * | 2014-07-14 | 2016-01-21 | ソニー株式会社 | 比較器、ad変換器、固体撮像装置、電子機器、および比較器の制御方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6788237B1 (en) | 2001-03-30 | 2004-09-07 | Pixim, Inc. | Electrically and optically symmetrical analog-to-digital converter for digital pixel sensors |
JP4012743B2 (ja) | 2002-02-12 | 2007-11-21 | 浜松ホトニクス株式会社 | 光検出装置 |
JP4117540B2 (ja) | 2002-10-17 | 2008-07-16 | ソニー株式会社 | 固体撮像素子の制御方法 |
JP4349232B2 (ja) | 2004-07-30 | 2009-10-21 | ソニー株式会社 | 半導体モジュール及びmos型固体撮像装置 |
TW201101476A (en) | 2005-06-02 | 2011-01-01 | Sony Corp | Semiconductor image sensor module and method of manufacturing the same |
JP2011229120A (ja) * | 2010-03-30 | 2011-11-10 | Sony Corp | 固体撮像装置、固体撮像装置の信号処理方法、及び、電子機器 |
JP2013090305A (ja) | 2011-10-21 | 2013-05-13 | Sony Corp | 比較器、ad変換器、固体撮像装置、およびカメラシステム |
JP5930158B2 (ja) | 2011-11-21 | 2016-06-08 | オリンパス株式会社 | 固体撮像装置、固体撮像装置の制御方法、および撮像装置 |
TWI467751B (zh) | 2011-12-12 | 2015-01-01 | Sony Corp | A solid-state imaging device, a driving method of a solid-state imaging device, and an electronic device |
JP2013172270A (ja) * | 2012-02-20 | 2013-09-02 | Sony Corp | 比較器、ad変換器、固体撮像装置、カメラシステム、および電子機器 |
US8957358B2 (en) | 2012-04-27 | 2015-02-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | CMOS image sensor chips with stacked scheme and methods for forming the same |
US8629524B2 (en) | 2012-04-27 | 2014-01-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus for vertically integrated backside illuminated image sensors |
TW201351889A (zh) * | 2012-05-21 | 2013-12-16 | Sony Corp | A/d轉換器、固體攝像裝置及電子機器 |
TWI676280B (zh) * | 2014-04-18 | 2019-11-01 | 日商新力股份有限公司 | 固體攝像裝置及具備其之電子機器 |
CN107851654B (zh) | 2016-02-22 | 2022-12-16 | 索尼公司 | 摄像装置和摄像装置制造方法 |
-
2017
- 2017-01-11 CN CN201780002162.0A patent/CN107851654B/zh active Active
- 2017-01-11 US US15/739,230 patent/US10559619B2/en active Active
- 2017-01-11 JP JP2018501025A patent/JP6809525B2/ja active Active
- 2017-01-11 KR KR1020177031788A patent/KR102637193B1/ko active IP Right Grant
- 2017-01-11 EP EP17755979.6A patent/EP3422410A4/en not_active Ceased
- 2017-01-11 WO PCT/JP2017/000533 patent/WO2017145537A1/ja unknown
- 2017-01-24 TW TW106102543A patent/TWI720116B/zh active
-
2018
- 2018-01-29 US US15/882,990 patent/US10707256B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003232647A (ja) * | 2002-02-08 | 2003-08-22 | Clarion Co Ltd | ナビゲーション装置及びナビゲーション方法並びにナビゲーション用プログラム |
WO2016009832A1 (ja) * | 2014-07-14 | 2016-01-21 | ソニー株式会社 | 比較器、ad変換器、固体撮像装置、電子機器、および比較器の制御方法 |
Also Published As
Publication number | Publication date |
---|---|
KR20180115609A (ko) | 2018-10-23 |
WO2017145537A1 (ja) | 2017-08-31 |
US10559619B2 (en) | 2020-02-11 |
CN107851654B (zh) | 2022-12-16 |
US20180190703A1 (en) | 2018-07-05 |
US20180176490A1 (en) | 2018-06-21 |
JPWO2017145537A1 (ja) | 2018-12-20 |
KR102637193B1 (ko) | 2024-02-20 |
US10707256B2 (en) | 2020-07-07 |
EP3422410A4 (en) | 2019-09-11 |
JP6809525B2 (ja) | 2021-01-06 |
CN107851654A (zh) | 2018-03-27 |
TW201731086A (zh) | 2017-09-01 |
EP3422410A1 (en) | 2019-01-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI720116B (zh) | 攝像裝置及攝像裝置之製造方法 | |
US20220013570A1 (en) | Image sensor and image capture device | |
US10645324B2 (en) | Semiconductor image sensor module and method of manufacturing the same | |
US9058972B2 (en) | Semiconductor device, manufacturing method therefor, and electronic apparatus | |
US7547871B2 (en) | Photoelectric conversion device | |
US9165968B2 (en) | 3D-stacked backside illuminated image sensor and method of making the same | |
US9641783B2 (en) | Solid-state image pickup device that performs optoelectronic conversion by accumulating an optical signal | |
US10498996B2 (en) | Pixel control signal verification in a stacked image sensor | |
US20160273961A1 (en) | Image sensor | |
WO2017126232A1 (ja) | 固体撮像素子および撮像装置 | |
JP2016025332A (ja) | 撮像装置並びにその駆動方法 | |
WO2022249638A1 (ja) | 撮像素子及び撮像装置 | |
TWI617016B (zh) | 成像裝置 | |
US10998373B2 (en) | Imaging element and imaging device | |
US11317083B2 (en) | Pixel control signal verification in a stacked image sensor | |
JP6635122B2 (ja) | 撮像素子および電子カメラ | |
JP2018201046A (ja) | 撮像装置並びにその駆動方法 |