TWI714840B - 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 - Google Patents

記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 Download PDF

Info

Publication number
TWI714840B
TWI714840B TW107112528A TW107112528A TWI714840B TW I714840 B TWI714840 B TW I714840B TW 107112528 A TW107112528 A TW 107112528A TW 107112528 A TW107112528 A TW 107112528A TW I714840 B TWI714840 B TW I714840B
Authority
TW
Taiwan
Prior art keywords
data
physical
memory
unit
count value
Prior art date
Application number
TW107112528A
Other languages
English (en)
Other versions
TW201944256A (zh
Inventor
郭哲岳
李文晉
Original Assignee
群聯電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群聯電子股份有限公司 filed Critical 群聯電子股份有限公司
Priority to TW107112528A priority Critical patent/TWI714840B/zh
Priority to US16/004,444 priority patent/US10545700B2/en
Publication of TW201944256A publication Critical patent/TW201944256A/zh
Application granted granted Critical
Publication of TWI714840B publication Critical patent/TWI714840B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1048Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using arrangements adapted for a specific error detection or correction feature
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0253Garbage collection, i.e. reclamation of unreferenced memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1016Performance improvement
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7201Logical to physical mapping or translation of blocks or pages
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7205Cleaning, compaction, garbage collection, erase control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Quality & Reliability (AREA)
  • Computer Security & Cryptography (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本發明的一範例實施例提供一種記憶體管理方法,其用於包括可複寫式非揮發性記憶體模組的記憶體儲存裝置。所述方法包括:對應於來自主機系統的一個寫入指令,對可複寫式非揮發性記憶體模組的至少一個實體單元執行資料整併操作;以及根據可複寫式非揮發性記憶體模組中的第一類實體單元所儲存的第一資料所對應的多個邏輯單元的離散度,調整執行所述資料整併操作的次數。

Description

記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
本發明是有關於一種記憶體管理機制,且特別是有關於一種記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元。
數位相機、行動電話與MP3播放器在這幾年來的成長十分迅速,使得消費者對儲存媒體的需求也急速增加。由於可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)(例如,快閃記憶體)具有資料非揮發性、省電、體積小,以及無機械結構等特性,所以非常適合內建於上述所舉例的各種可攜式多媒體裝置中。
隨著記憶體儲存裝置的使用時間及/或使用頻率增加,記憶體儲存裝置中的閒置實體單元的數目會逐漸減少。當閒置實體單元的數目小於一預設數目時,記憶體儲存裝置會開始執行垃圾收集程序。然而,在執行垃圾收集程序的過程中,主機系統可能會持續對記憶體儲存裝置下達資料寫入指令。因此,在執行垃圾收集程序的過程中,記憶體儲存裝置的資料寫入效能可能會突然上升或下降,從而影響記憶體儲存裝置的資料寫入穩定性。
本發明提供一種記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元,可有效提高記憶體儲存裝置的資料寫入穩定性。
本發明的一範例實施例提供一種記憶體管理方法,其用於包括可複寫式非揮發性記憶體模組的記憶體儲存裝置,其中所述可複寫式非揮發性記憶體模組包括多個實體單元,所述實體單元中的至少一第一類實體單元存有第一資料,且所述第一資料對應多個邏輯單元。所述記憶體管理方法包括:對應於來自主機系統的寫入指令,對所述實體單元的至少其中一者執行至少一資料整併操作;以及根據所述第一資料所對應之所述邏輯單元的離散度,調整執行所述資料整併操作的次數。
在本發明的一範例實施例中,對應於來自所述主機系統的所述寫入指令對所述實體單元的所述至少其中一者執行所述資料整併操作的步驟包括:對應於來自所述主機系統的所述寫入指令,對所述實體單元的所述者執行至少一存取事件。所述存取事件包括資料讀取事件、資料寫入事件及表格讀取事件的至少其中之一。
在本發明的一範例實施例中,根據所述第一資料所對應之所述邏輯單元的所述離散度調整執行所述資料整併操作的次數的步驟包括:根據所述離散度獲得第一事件計數值;以及根據所述第一事件計數值調整對應於所述寫入指令執行的所述存取事件的數目。
在本發明的一範例實施例中,根據所述離散度獲得所述第一事件計數值的步驟包括:根據所述離散度與所述第一類實體單元的有效資料儲存資訊獲得所述第一事件計數值。所述有效資料儲存資訊反映有效資料在所述第一類實體單元中的儲存狀態。
在本發明的一範例實施例中,根據所述離散度與所述第一類實體單元的所述有效資料儲存資訊獲得所述第一事件計數值的步驟包括:根據所述離散度、所述第一類實體單元的所述有效資料儲存資訊及所述實體單元中的至少一第二類實體單元的數目獲得所述第一事件計數值。所述第二類實體單元未儲存所述有效資料。
在本發明的一範例實施例中,根據所述離散度獲得所述第一事件計數值的步驟包括:根據所述離散度獲得第二事件計數值,其中所述第二事件計數值對應於用於將所述實體單元中的第二類實體單元寫滿的至少一存取事件的數目;以及根據所述第二事件計數值獲得所述第一事件計數值。
本發明的另一範例實施例提供一種記憶體儲存裝置,其包括連接介面單元、可複寫式非揮發性記憶體模組及記憶體控制電路單元。所述連接介面單元用以耦接至主機系統。所述可複寫式非揮發性記憶體模組包括多個實體單元。所述實體單元中的至少一第一類實體單元存有第一資料,且所述第一資料對應多個邏輯單元。所述記憶體控制電路單元耦接至所述連接介面單元與所述可複寫式非揮發性記憶體模組。所述記憶體控制電路單元用以對應於來自所述主機系統的寫入指令,指示對所述實體單元的至少其中一者執行至少一資料整併操作。所述記憶體控制電路單元更用以根據所述第一資料所對應之所述邏輯單元的離散度,調整執行所述資料整併操作的次數。
在本發明的一範例實施例中,所述記憶體控制電路單元對應於來自所述主機系統的所述寫入指令對所述實體單元的所述至少其中一者執行所述資料整併操作的操作包括:對應於來自所述主機系統的所述寫入指令,指示對所述實體單元的所述者執行至少一存取事件。所述存取事件包括資料讀取事件、資料寫入事件及表格讀取事件的至少其中之一。
在本發明的一範例實施例中,所述記憶體控制電路單元根據所述第一資料所對應之所述邏輯單元的所述離散度調整執行所述資料整併操作的次數的操作包括:根據所述離散度獲得第一事件計數值;以及根據所述第一事件計數值調整對應於所述寫入指令執行的所述存取事件的數目。
在本發明的一範例實施例中,所述記憶體控制電路單元根據所述離散度獲得所述第一事件計數值的操作包括:根據所述離散度與所述第一類實體單元的有效資料儲存資訊獲得所述第一事件計數值。所述有效資料儲存資訊反映有效資料在所述第一類實體單元中的儲存狀態。
在本發明的一範例實施例中,所述記憶體控制電路單元根據所述離散度與所述第一類實體單元的所述有效資料儲存資訊獲得所述第一事件計數值的操作包括:根據所述離散度、所述第一類實體單元的所述有效資料儲存資訊及所述實體單元中的至少一第二類實體單元的數目獲得所述第一事件計數值。所述第二類實體單元未儲存所述有效資料。
在本發明的一範例實施例中,所述記憶體控制電路單元根據所述離散度獲得所述第一事件計數值的操作包括:根據所述離散度獲得第二事件計數值,其中所述第二事件計數值對應於用於將所述實體單元中的第二類實體單元寫滿的至少一存取事件的數目;以及根據所述第二事件計數值獲得所述第一事件計數值。
本發明的另一範例實施例提供一種記憶體控制電路單元,其用於控制可複寫式非揮發性記憶體模組。所述記憶體控制電路單元包括主機介面、記憶體介面及記憶體管理電路。所述主機介面用以耦接至主機系統。所述記憶體介面用以耦接至所述可複寫式非揮發性記憶體模組。所述可複寫式非揮發性記憶體模組包括多個實體單元。所述實體單元中的至少一第一類實體單元存有第一資料,且所述第一資料對應多個邏輯單元。所述記憶體管理電路耦接至所述主機介面與所述記憶體介面。所述記憶體管理電路用以對應於來自所述主機系統的寫入指令,指示對所述實體單元的至少其中一者執行至少一資料整併操作。所述記憶體管理電路更用以根據所述第一資料所對應之所述邏輯單元的離散度,調整執行所述資料整併操作的次數。
在本發明的一範例實施例中,所述邏輯單元的所述離散度正相關於記錄有所述第一資料之邏輯至實體映射資訊的至少一表格的數目。
在本發明的一範例實施例中,所述記憶體管理電路對應於來自所述主機系統的所述寫入指令對所述實體單元的所述至少其中一者執行所述資料整併操作的操作包括:對應於來自所述主機系統的所述寫入指令,指示對所述實體單元的所述者執行至少一存取事件。所述存取事件包括資料讀取事件、資料寫入事件及表格讀取事件的至少其中之一。
在本發明的一範例實施例中,所述記憶體管理電路根據所述第一資料所對應之所述邏輯單元的所述離散度調整執行所述資料整併操作的次數的操作包括:根據所述離散度獲得第一事件計數值;以及根據所述第一事件計數值調整對應於所述寫入指令執行的所述存取事件的數目。
在本發明的一範例實施例中,所述記憶體管理電路根據所述離散度獲得所述第一事件計數值的操作包括:根據所述離散度與所述第一類實體單元的有效資料儲存資訊獲得所述第一事件計數值。所述有效資料儲存資訊反映有效資料在所述第一類實體單元中的儲存狀態。
在本發明的一範例實施例中,所述記憶體管理電路根據所述離散度與所述第一類實體單元的所述有效資料儲存資訊獲得所述第一事件計數值的操作包括:根據所述離散度、所述第一類實體單元的所述有效資料儲存資訊及所述實體單元中的至少一第二類實體單元的數目獲得所述第一事件計數值。所述第二類實體單元未儲存所述有效資料。
在本發明的一範例實施例中,所述記憶體管理電路根據所述離散度獲得所述第一事件計數值的操作包括:根據所述離散度獲得第二事件計數值,其中所述第二事件計數值對應於用於將所述實體單元中的第二類實體單元寫滿的至少一存取事件的數目;以及根據所述第二事件計數值獲得所述第一事件計數值。
基於上述,對應於來自主機系統的寫入指令,可對可複寫式非揮發性記憶體模組的至少一個實體單元執行資料整併操作。此外,根據可複寫式非揮發性記憶體模組中的第一類實體單元所儲存的第一資料所對應的邏輯單元的離散度,執行所述資料整併操作的次數可被調整。藉此,可有效提高記憶體儲存裝置的資料寫入穩定性。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
一般而言,記憶體儲存裝置(亦稱,記憶體儲存系統)包括可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)與控制器(亦稱,控制電路)。通常記憶體儲存裝置是與主機系統一起使用,以使主機系統可將資料寫入至記憶體儲存裝置或從記憶體儲存裝置中讀取資料。
圖1是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。圖2是根據本發明的另一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。
請參照圖1與圖2,主機系統11一般包括處理器111、隨機存取記憶體(random access memory, RAM)112、唯讀記憶體(read only memory, ROM)113及資料傳輸介面114。處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114皆耦接至系統匯流排(system bus)110。
在本範例實施例中,主機系統11是透過資料傳輸介面114與記憶體儲存裝置10耦接。例如,主機系統11可經由資料傳輸介面114將資料儲存至記憶體儲存裝置10或從記憶體儲存裝置10中讀取資料。此外,主機系統11是透過系統匯流排110與I/O裝置12耦接。例如,主機系統11可經由系統匯流排110將輸出訊號傳送至I/O裝置12或從I/O裝置12接收輸入訊號。
在本範例實施例中,處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114可設置在主機系統11的主機板20上。資料傳輸介面114的數目可以是一或多個。透過資料傳輸介面114,主機板20可以經由有線或無線方式耦接至記憶體儲存裝置10。記憶體儲存裝置10可例如是隨身碟201、記憶卡202、固態硬碟(Solid State Drive, SSD)203或無線記憶體儲存裝置204。無線記憶體儲存裝置204可例如是近距離無線通訊(Near Field Communication, NFC)記憶體儲存裝置、無線傳真(WiFi)記憶體儲存裝置、藍牙(Bluetooth)記憶體儲存裝置或低功耗藍牙記憶體儲存裝置(例如,iBeacon)等以各式無線通訊技術為基礎的記憶體儲存裝置。此外,主機板20也可以透過系統匯流排110耦接至全球定位系統(Global Positioning System, GPS)模組205、網路介面卡206、無線傳輸裝置207、鍵盤208、螢幕209、喇叭210等各式I/O裝置。例如,在一範例實施例中,主機板20可透過無線傳輸裝置207存取無線記憶體儲存裝置204。
在一範例實施例中,所提及的主機系統為可實質地與記憶體儲存裝置配合以儲存資料的任意系統。雖然在上述範例實施例中,主機系統是以電腦系統來作說明,然而,圖3是根據本發明的另一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。請參照圖3,在另一範例實施例中,主機系統31也可以是數位相機、攝影機、通訊裝置、音訊播放器、視訊播放器或平板電腦等系統,而記憶體儲存裝置30可為其所使用的安全數位(Secure Digital, SD)卡32、小型快閃(Compact Flash, CF)卡33或嵌入式儲存裝置34等各式非揮發性記憶體儲存裝置。嵌入式儲存裝置34包括嵌入式多媒體卡(embedded Multi Media Card, eMMC)341及/或嵌入式多晶片封裝(embedded Multi Chip Package, eMCP)儲存裝置342等各類型將記憶體模組直接耦接於主機系統的基板上的嵌入式儲存裝置。
圖4是根據本發明的一範例實施例所繪示的記憶體儲存裝置的概要方塊圖。
請參照圖4,記憶體儲存裝置10包括連接介面單元402、記憶體控制電路單元404與可複寫式非揮發性記憶體模組406。
連接介面單元402用以將記憶體儲存裝置10耦接至主機系統11。在本範例實施例中,連接介面單元402是相容於序列先進附件(Serial Advanced Technology Attachment, SATA)標準。然而,必須瞭解的是,本發明不限於此,連接介面單元402亦可以是符合並列先進附件(Parallel Advanced Technology Attachment, PATA)標準、電氣和電子工程師協會(Institute of Electrical and Electronic Engineers, IEEE)1394標準、高速周邊零件連接介面(Peripheral Component Interconnect Express, PCI Express)標準、通用序列匯流排(Universal Serial Bus, USB)標準、SD介面標準、超高速一代(Ultra High Speed-I, UHS-I)介面標準、超高速二代(Ultra High Speed-II, UHS-II)介面標準、記憶棒(Memory Stick, MS)介面標準、MCP介面標準、MMC介面標準、eMMC介面標準、通用快閃記憶體(Universal Flash Storage, UFS)介面標準、eMCP介面標準、CF介面標準、整合式驅動電子介面(Integrated Device Electronics, IDE)標準或其他適合的標準。連接介面單元402可與記憶體控制電路單元404封裝在一個晶片中,或者連接介面單元402是佈設於一包含記憶體控制電路單元404之晶片外。
記憶體控制電路單元404用以執行以硬體型式或韌體型式實作的多個邏輯閘或控制指令並且根據主機系統11的指令在可複寫式非揮發性記憶體模組406中進行資料的寫入、讀取與抹除等運作。
可複寫式非揮發性記憶體模組406是耦接至記憶體控制電路單元404並且用以儲存主機系統11所寫入之資料。可複寫式非揮發性記憶體模組406可以是單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個位元的快閃記憶體模組)、多階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個位元的快閃記憶體模組)、複數階記憶胞(Triple Level Cell,TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個位元的快閃記憶體模組)、其他快閃記憶體模組或其他具有相同特性的記憶體模組。
可複寫式非揮發性記憶體模組406中的每一個記憶胞是以電壓(以下亦稱為臨界電壓)的改變來儲存一或多個位元。具體來說,每一個記憶胞的控制閘極(control gate)與通道之間有一個電荷捕捉層。透過施予一寫入電壓至控制閘極,可以改變電荷補捉層的電子量,進而改變記憶胞的臨界電壓。此改變記憶胞之臨界電壓的操作亦稱為“把資料寫入至記憶胞”或“程式化(programming)記憶胞”。隨著臨界電壓的改變,可複寫式非揮發性記憶體模組406中的每一個記憶胞具有多個儲存狀態。透過施予讀取電壓可以判斷一個記憶胞是屬於哪一個儲存狀態,藉此取得此記憶胞所儲存的一或多個位元。
在本範例實施例中,可複寫式非揮發性記憶體模組406的記憶胞會構成多個實體程式化單元,並且此些實體程式化單元會構成多個實體抹除單元。具體來說,同一條字元線上的記憶胞會組成一或多個實體程式化單元。若每一個記憶胞可儲存2個以上的位元,則同一條字元線上的實體程式化單元至少可被分類為下實體程式化單元與上實體程式化單元。例如,一記憶胞的最低有效位元(Least Significant Bit,LSB)是屬於下實體程式化單元,並且一記憶胞的最高有效位元(Most Significant Bit,MSB)是屬於上實體程式化單元。一般來說,在MLC NAND型快閃記憶體中,下實體程式化單元的寫入速度會大於上實體程式化單元的寫入速度,及/或下實體程式化單元的可靠度是高於上實體程式化單元的可靠度。
在本範例實施例中,實體程式化單元為程式化的最小單元。即,實體程式化單元為寫入資料的最小單元。例如,實體程式化單元為實體頁面(page)或是實體扇(sector)。若實體程式化單元為實體頁面,則此些實體程式化單元通常包括資料位元區與冗餘(redundancy)位元區。資料位元區包含多個實體扇,用以儲存使用者資料,而冗餘位元區用以儲存系統資料(例如,錯誤更正碼等管理資料)。在本範例實施例中,資料位元區包含32個實體扇,且一個實體扇的大小為512位元組(byte, B)。然而,在其他範例實施例中,資料位元區中也可包含8個、16個或數目更多或更少的實體扇,並且每一個實體扇的大小也可以是更大或更小。另一方面,實體抹除單元為抹除之最小單位。亦即,每一實體抹除單元含有最小數目之一併被抹除之記憶胞。例如,實體抹除單元為實體區塊(block)。
圖5是根據本發明的一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。
請參照圖5,記憶體控制電路單元404包括記憶體管理電路502、主機介面504及記憶體介面506。
記憶體管理電路502用以控制記憶體控制電路單元404的整體運作。具體來說,記憶體管理電路502具有多個控制指令,並且在記憶體儲存裝置10運作時,此些控制指令會被執行以進行資料的寫入、讀取與抹除等運作。以下說明記憶體管理電路502的操作時,等同於說明記憶體控制電路單元404的操作。
在本範例實施例中,記憶體管理電路502的控制指令是以韌體型式來實作。例如,記憶體管理電路502具有微處理器單元(未繪示)與唯讀記憶體(未繪示),並且此些控制指令是被燒錄至此唯讀記憶體中。當記憶體儲存裝置10運作時,此些控制指令會由微處理器單元來執行以進行資料的寫入、讀取與抹除等運作。
在另一範例實施例中,記憶體管理電路502的控制指令亦可以程式碼型式儲存於可複寫式非揮發性記憶體模組406的特定區域(例如,記憶體模組中專用於存放系統資料的系統區)中。此外,記憶體管理電路502具有微處理器單元(未繪示)、唯讀記憶體(未繪示)及隨機存取記憶體(未繪示)。特別是,此唯讀記憶體具有開機碼(boot code),並且當記憶體控制電路單元404被致能時,微處理器單元會先執行此開機碼來將儲存於可複寫式非揮發性記憶體模組406中之控制指令載入至記憶體管理電路502的隨機存取記憶體中。之後,微處理器單元會運轉此些控制指令以進行資料的寫入、讀取與抹除等運作。
此外,在另一範例實施例中,記憶體管理電路502的控制指令亦可以一硬體型式來實作。例如,記憶體管理電路502包括微控制器、記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路。記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路是耦接至微控制器。記憶胞管理電路用以管理可複寫式非揮發性記憶體模組406的記憶胞或其群組。記憶體寫入電路用以對可複寫式非揮發性記憶體模組406下達寫入指令序列以將資料寫入至可複寫式非揮發性記憶體模組406中。記憶體讀取電路用以對可複寫式非揮發性記憶體模組406下達讀取指令序列以從可複寫式非揮發性記憶體模組406中讀取資料。記憶體抹除電路用以對可複寫式非揮發性記憶體模組406下達抹除指令序列以將資料從可複寫式非揮發性記憶體模組406中抹除。資料處理電路用以處理欲寫入至可複寫式非揮發性記憶體模組406的資料以及從可複寫式非揮發性記憶體模組406中讀取的資料。寫入指令序列、讀取指令序列及抹除指令序列可各別包括一或多個程式碼或指令碼並且用以指示可複寫式非揮發性記憶體模組406執行相對應的寫入、讀取及抹除等操作。在一範例實施例中,記憶體管理電路502還可以下達其他類型的指令序列給可複寫式非揮發性記憶體模組406以指示執行相對應的操作。
主機介面504是耦接至記憶體管理電路502並且用以接收與識別主機系統11所傳送的指令與資料。也就是說,主機系統11所傳送的指令與資料會透過主機介面504來傳送至記憶體管理電路502。在本範例實施例中,主機介面504是相容於SATA標準。然而,必須瞭解的是本發明不限於此,主機介面504亦可以是相容於PATA標準、IEEE 1394標準、PCI Express標準、USB標準、SD標準、UHS-I標準、UHS-II標準、MS標準、MMC標準、eMMC標準、UFS標準、CF標準、IDE標準或其他適合的資料傳輸標準。
記憶體介面506是耦接至記憶體管理電路502並且用以存取可複寫式非揮發性記憶體模組406。也就是說,欲寫入至可複寫式非揮發性記憶體模組406的資料會經由記憶體介面506轉換為可複寫式非揮發性記憶體模組406所能接受的格式。具體來說,若記憶體管理電路502要存取可複寫式非揮發性記憶體模組406,記憶體介面506會傳送對應的指令序列。例如,這些指令序列可包括指示寫入資料的寫入指令序列、指示讀取資料的讀取指令序列、指示抹除資料的抹除指令序列、以及用以指示各種記憶體操作(例如,改變讀取電壓準位或執行垃圾收集操作等等)的相對應的指令序列。這些指令序列例如是由記憶體管理電路502產生並且透過記憶體介面506傳送至可複寫式非揮發性記憶體模組406。這些指令序列可包括一或多個訊號,或是在匯流排上的資料。這些訊號或資料可包括指令碼或程式碼。例如,在讀取指令序列中,會包括讀取的辨識碼、記憶體位址等資訊。
在一範例實施例中,記憶體控制電路單元404還包括錯誤檢查與校正電路508、緩衝記憶體510與電源管理電路512。
錯誤檢查與校正電路508是耦接至記憶體管理電路502並且用以執行錯誤檢查與校正操作以確保資料的正確性。具體來說,當記憶體管理電路502從主機系統11中接收到寫入指令時,錯誤檢查與校正電路508會為對應此寫入指令的資料產生對應的錯誤更正碼(error correcting code, ECC)及/或錯誤檢查碼(error detecting code,EDC),並且記憶體管理電路502會將對應此寫入指令的資料與對應的錯誤更正碼及/或錯誤檢查碼寫入至可複寫式非揮發性記憶體模組406中。之後,當記憶體管理電路502從可複寫式非揮發性記憶體模組406中讀取資料時會同時讀取此資料對應的錯誤更正碼及/或錯誤檢查碼,並且錯誤檢查與校正電路508會依據此錯誤更正碼及/或錯誤檢查碼對所讀取的資料執行錯誤檢查與校正操作。
緩衝記憶體510是耦接至記憶體管理電路502並且用以暫存來自於主機系統11的資料與指令或來自於可複寫式非揮發性記憶體模組406的資料。電源管理電路512是耦接至記憶體管理電路502並且用以控制記憶體儲存裝置10的電源。
圖6是根據本發明的一範例實施例所繪示的管理可複寫式非揮發性記憶體模組的示意圖。
請參照圖6,記憶體管理電路502會將可複寫式非揮發性記憶體模組406的實體單元610(0)~610(C)邏輯地分組至儲存區601、閒置(spare)區602及系統區603。儲存區601中的實體單元610(0)~610(A)儲存有資料。例如,儲存區601中的實體單元610(0)~610(A)可儲存有效(valid)資料與無效(invalid)資料。閒置區602中的實體單元610(A+1)~610(B)尚未用來儲存資料(例如有效資料)。儲存區603中的實體單元610(B+1)~610(C)用以儲存系統資料,例如邏輯至實體映射表、壞塊管理表、裝置型號或其他類型的管理資料。
當欲儲存資料時,記憶體管理電路502會從閒置區602的實體單元610(A+1)~610(B)中選擇一個實體單元並且將來自主機系統11或來自儲存區601中至少一實體單元的資料儲存至所選的實體單元中。同時,所選的實體單元會被關聯至儲存區601。此外,在抹除儲存區601中的某一個實體單元後,所抹除的實體單元會被重新關聯至閒置區602。
在本範例實施例中,屬於儲存區601的每一個實體單元亦稱為非閒置(non-spare)實體單元或第一類實體單元,而屬於閒置區602的每一個實體單元亦稱為閒置實體單元或第二類實體單元。在本範例實施例中,一個實體單元是指一個實體抹除單元。然而,在另一範例實施例中,一個實體單元亦可以包含多個實體抹除單元。
記憶體管理電路502會配置邏輯單元612(0)~612(D)以映射儲存區601中的實體單元610(0)~610(A)。在本範例實施例中,每一個邏輯單元是指一個邏輯位址。然而,在另一範例實施例中,一個邏輯單元也可以是指一個邏輯程式化單元、一個邏輯抹除單元或者由多個連續或不連續的邏輯位址組成。此外,邏輯單元612(0)~612(D)中的每一者可被映射至一或多個實體單元。須注意的是,記憶體管理電路502可不配置映射至系統區603的邏輯單元,以防止儲存於系統區603的系統資料被使用者修改。
記憶體管理電路502會將邏輯單元與實體單元之間的映射關係(亦稱為邏輯至實體映射資訊)記錄於至少一邏輯至實體映射表。邏輯至實體映射表是儲存於系統區603的實體單元610(B+1)~610(C)中。當主機系統11欲從記憶體儲存裝置10讀取資料或寫入資料至記憶體儲存裝置10時,記憶體管理電路502可根據此邏輯至實體映射表來執行對於記憶體儲存裝置10的資料存取操作。
在本範例實施例中,有效資料是屬於某一個邏輯單元的最新資料,而無效資料則不是屬於任一個邏輯單元的最新資料。例如,若主機系統11將一筆新資料儲存至某一邏輯單元而覆蓋掉此邏輯單元原先儲存的舊資料(即,更新屬於此邏輯單元的資料),則儲存至儲存區601中的此筆新資料即為屬於此邏輯單元的最新資料並且會被標記為有效,而被覆蓋掉的舊資料可能仍然儲存在儲存區601中但被標記為無效。
在本範例實施例中,若屬於某一邏輯單元的資料被更新,則此邏輯單元與儲存有屬於此邏輯單元之舊資料的實體單元之間的映射關係會被移除,並且此邏輯單元與儲存有屬於此邏輯單元之最新資料的實體單元之間的映射關係會被建立。然而,在另一範例實施例中,若屬於某一邏輯單元的資料被更新,則此邏輯單元與儲存有屬於此邏輯單元之舊資料的實體單元之間的映射關係仍可被維持。
當記憶體儲存裝置10出廠時,屬於閒置區602的實體單元的總數會是一個預設數目(例如,30)。在記憶體儲存裝置10的運作中,越來越多的實體單元會被從閒置區602選擇並且被關聯至儲存區601以儲存資料(例如,來自主機系統11的使用者資料)。因此,屬於閒置區602的實體單元的總數會隨著記憶體儲存裝置10的使用而逐漸減少。
在記憶體儲存裝置10的運作中,記憶體管理電路502會持續更新屬於閒置區602的實體單元的總數。記憶體管理電路502會根據閒置區602中實體單元的數目(即,閒置實體單元的總數)執行至少一次的資料整併操作。例如,記憶體管理電路502可判斷屬於閒置區602的實體單元的總數是否小於或等於一個門檻值(亦稱為第一門檻值)。此第一門檻值例如是2或者更大的值(例如,10),本發明不加以限制。若屬於閒置區602的實體單元的總數小於或等於第一門檻值,記憶體管理電路502可執行資料整併操作。在一範例實施例中,資料整併操作亦稱為垃圾收集(garbage collection)操作。
在資料整併操作中,記憶體管理電路502可從儲存區601中選擇至少一個實體單元(亦稱為來源節點)並且嘗試將有效資料從所選擇的實體單元集中複製到另一實體單元(亦稱為回收節點)。用來儲存所複製之有效資料的實體單元則是從閒置區602中選擇並且會被關聯至儲存區601。若某一個實體單元所儲存的有效資料皆已被複製至回收節點,則此實體單元可被抹除並且被關聯至閒置區602。在一範例實施例中,將某一個實體單元從儲存區601重新關聯回閒置區602的操作(或抹除某一個實體單元的操作)亦稱為釋放一個閒置實體單元。藉由執行資料整併操作,一或多個閒置實體單元會被釋放並且使得屬於閒置區602的實體單元的總數逐漸增加。
在開始執行資料整併操作後,若屬於閒置區602之實體單元符合一特定條件,資料整併操作會停止。例如,記憶體管理電路502可判斷屬於閒置區602的實體單元的總數是否大於或等於一個門檻值(以下亦稱為第二門檻值)。例如,第二門檻值可以大於或等於第一門檻值。若屬於閒置區602的實體單元的總數大於或等於第二門檻值,記憶體管理電路502可停止資料整併操作。須注意的是,停止資料整併操作是指結束當前執行中的資料整併操作。在停止一個資料整併操作之後,若屬於閒置區602的實體單元的總數再次小於或等於第一門檻值,則下一個資料整併操作可再次被執行,以嘗試釋放新的閒置實體單元。
圖7是根據本發明的一範例實施例所繪示的主機寫入操作與資料整併操作的示意圖。請參照圖7,在主機寫入操作中,主機系統11會發送至少一個寫入指令以指示將資料701寫入至某一個邏輯單元。根據此寫入指令,資料701會被儲存至映射至此邏輯單元的實體單元710(0)。例如,實體單元710(0)可以是從圖6的閒置區602中選擇。在一範例實施例中,當前用來儲存來自主機系統11之資料701的實體單元710(0)亦稱為開啟區塊(open block)。須注意的是,在另一範例實施例中,一個開啟區塊亦可以包含多個實體單元。
在執行主機寫入操作之期間,至少一個資料整併操作可被執行。在資料整併操作中,資料702可被從屬於來源節點720的實體單元721(0)~721(E)收集並且被寫入至屬於回收節點730的實體單元731(0)~731(F)。資料702為有效資料。屬於來源節點720的實體單元721(0)~721(E)是從圖6的儲存區601中選擇,而屬於回收節點730的實體單元731(0)~731(F)是從圖6的閒置區602中選擇。在一範例實施例中,實體單元721(0)~721(E)是圖6的儲存區601中儲存最少有效資料的E+1個實體單元。在一範例實施例中,實體單元721(0)~721(E)是根據其他規則從圖6的儲存區601中選擇,本發明不加以限制。
在一範例實施例中,記憶體管理電路502會獲得可複寫式非揮發性記憶體模組406中的第一類實體單元的邏輯分布狀態資訊。例如,記憶體管理電路502可分析儲存於第一類實體單元中的資料(亦稱為第一資料)所屬的邏輯單元以獲得第一類實體單元的邏輯分布狀態資訊。第一類實體單元的邏輯分布狀態資訊可反映儲存於第一類實體單元中的第一資料所對應之多個邏輯單元的離散度。
在一範例實施例中,第一資料是指儲存於第一類實體單元的至少一部份的有效資料。因此,第一資料所對應之邏輯單元的離散度可反映儲存於第一類實體單元的至少一部份的有效資料所屬的多個邏輯單元的分散程度(即離散度)。例如,若儲存於第一類實體單元的有效資料所屬的多個邏輯單元是較為分散的(例如有效資料大部分是對應到多個不連續的邏輯單元),則可判定第一資料所對應之邏輯單元的離散度較高。或者,若儲存於第一類實體單元的有效資料所屬的多個邏輯單元是較為集中的(例如有效資料大部分是對應到多個連續的邏輯單元),則可判定第一資料所對應之邏輯單元的離散度較低。
在一範例實施例中,根據第一資料所對應之邏輯單元的離散度,記憶體管理電路502可獲得與對於第一類實體單元執行之資料整併操作之操作效率相關的資訊。例如,根據第一資料所對應之邏輯單元的離散度,記憶體管理電路502可獲得一評估值。此評估值可視為第一類實體單元的邏輯分布狀態資訊並且用以表示所述離散度。在一範例實施例中,此評估值可反映紀錄有第一資料之存取資訊的至少一表格的數目。例如,此評估值可正相關於所述表格的數目。例如,若紀錄有第一資料之存取資訊的至少一表格的數目越多,則此評估值可越大。或者,從另一角度來看,記憶體管理電路502可根據紀錄有第一資料之存取資訊的至少一表格來獲得此評估值。
在一範例實施例中,第一資料之存取資訊包括第一資料的邏輯至實體映射資訊。在一範例實施例中,儲存於圖6的系統區603的邏輯至實體映射表可分割為多個子表,而紀錄有第一資料之存取資訊的一個表格可以是指邏輯至實體映射表的一個子表。邏輯至實體映射表的每一個子表可記錄某一個邏輯範圍內的多個連續的邏輯單元的邏輯至實體映射資訊。
在一範例實施例中,第一資料所對應之邏輯單元的離散度正相關於紀錄有第一資料之邏輯至實體映射資訊的至少一表格之數目。例如,若第一資料的邏輯至實體映射資訊記載於邏輯至實體映射表的多個子表中,則第一資料所對應之邏輯單元的離散度可正相關於此些子表的總數。
在一範例實施例中,若第一類實體單元的邏輯分布狀態資訊反映第一資料所對應之邏輯單元的離散度較高(即第一資料所屬的邏輯單元較為分散或不連續),則第一資料所屬的邏輯單元的邏輯至實體映射資訊可能分散地記錄於多個子表中。因此,在對第一資料執行資料整併操作時,可能需要執行較多次的表格存取操作以將邏輯至實體映射表之子表載入至緩衝記憶體(例如圖5的緩衝記憶體510)。載入至緩衝記憶體的子表可用於查詢第一資料之存取資訊。在此狀況下,由於需要執行較多次的表格存取操作,正常地對第一資料(或第一類實體單元)執行資料整併操作可能會導致資料整併操作的操作效率低落。
相反地,若第一類實體單元的邏輯分布狀態資訊反映第一資料所對應之邏輯單元的離散度較低(即第一資料所屬的邏輯單元較為集中或連續),則第一資料所屬的邏輯單元的邏輯至實體映射資訊可能較為集中的記錄於少數子表中。因此,在對第一資料執行資料整併操作時,可能僅需要執行少數幾次的表格存取操作即可查詢第一資料的存取資訊,從而資料整併操作的操作效率往往較高。由此可知,在不考慮第一類實體單元的邏輯分布狀態資訊及/或資料整併操作中可能需要執行的表格存取操作的情況下,資料整併操作的操作效率以及記憶體儲存裝置的資料寫入穩定性不容易控制。
圖8是根據本發明的一範例實施例所繪示的實體單元與相應的邏輯分布狀態資訊的示意圖。請參照圖8,假設實體單元810(0)中儲存有資料801~804,實體單元810(1)中儲存有資料811~818,且資料801~804與811~818皆為有效資料。邏輯分布狀態資訊821(0)為實體單元810(0)的邏輯分布狀態資訊。邏輯分布狀態資訊821(1)為實體單元810(1)的邏輯分布狀態資訊。表格001~005與011~018中的每一者為邏輯至實體映射表的一個子表。
根據邏輯分布狀態資訊821(0),資料801、803及804所屬的至少一邏輯單元的邏輯至實體映射資訊分別是記載於表格001、004及005,且資料802所屬的至少一邏輯單元的邏輯至實體映射資訊是記載於表格002與003。根據邏輯分布狀態資訊821(0),在對於實體單元810(0)的資料整併操作中,5個表格(即表格001~005)會被載入至緩衝記憶體以提供資料801~804的存取資訊(例如邏輯至實體映射資訊)。例如,在將資料801複製到某一個回收節點時,表格001會被載入至緩衝記憶體以根據對應於資料801的邏輯至實體映射資訊來獲得當前儲存有資料801的實體單元810(0)。換言之,邏輯分布狀態資訊821(0)中的表格總數5可用於獲得對應於實體單元810(0)的評估值並且可用以表示完全地搬移或複製資料801~804需要讀取至少5個表格001~005。
類似地,根據邏輯分布狀態資訊821(1),資料811~818所屬的邏輯單元的邏輯至實體映射資訊分別記載於表格011~018。根據邏輯分布狀態資訊821(1),在對於實體單元810(1)的資料整併操作中,至少N個表格(即表格011~018,且N大於或等於8)會被載入至緩衝記憶體以至少提供資料811~818的存取資訊(例如邏輯至實體映射資訊)。換言之,邏輯分布狀態資訊821(1)中的表格總數N可用於獲得對應於實體單元810(1)的評估值並且可用以表示完全地搬移或複製資料811~818需要讀取至少8個表格011~018。
須注意的是,本發明並不限制邏輯分布狀態資訊的資料內容與格式。例如,在圖8的另一範例實施例中,邏輯分布狀態資訊821(0)亦可以僅記載數值5以提供對應於實體單元810(0)的評估值,及/或邏輯分布狀態資訊821(1)亦可以僅記載數值N以提供對應於實體單元810(1)的評估值。在一範例實施例中,對應於實體單元810(0)的評估值(例如5)小於對應於實體單元810(1)的評估值(例如N),表示資料801~804所對應的邏輯單元的離散度低於資料811~818所對應的邏輯單元的離散度。
在一範例實施例中,對應於來自主機系統11的一個寫入指令,記憶體管理電路502會對圖6的儲存區601及/或閒置區602中的至少一個實體單元執行至少一資料整併操作。此外,根據第一資料所對應之邏輯單元的離散度,記憶體管理電路502會調整執行所述資料整併操作的次數。
在一範例實施例中,對應於來自主機系統11的一個寫入指令,記憶體管理電路502會指示對圖6的儲存區601與閒置區602中的至少一個實體單元執行符合一個事件計數值(亦稱為第一事件計數值)的至少一存取事件。例如,假設第一事件計數值為M,則對應於來自主機系統11的一個寫入指令,M個存取事件可根據第一事件計數值被執行。在完成某一寫入指令後,若接收到來自主機系統11下一個寫入指令,額外的M個存取事件可接續被執行。根據第一資料所對應之邏輯單元的離散度,參數M(即第一事件計數值)可被調整。
須注意的是,一個存取事件可以是在資料整併操作中執行的任意資料存取事件。例如,一個存取事件可為一個資料讀取事件、一個資料寫入事件、一個表格讀取事件或其他類型的資料存取事件。資料讀取事件用於從來源節點讀取有效資料。資料寫入事件用於將所收集的有效資料寫入至回收節點。表格讀取事件用於將邏輯至實體映射表之子表的至少部分資訊載入至緩衝記憶體。
在一範例實施例中,第一類實體單元的邏輯分布狀態資訊可反映多個實體單元之評估值的平均。亦即,第一資料所對應之邏輯單元的離散度可為儲存於多個第一類實體單元的第一資料所對的邏輯單元的平均離散度。以圖8為例,若作為來源節點的第一類實體單元(即實體單元810(0)與810(1))之總數為2,則第一類實體單元的邏輯分布狀態資訊可包括評估值(5+N)/2。此外,所述平均值也可以是指加權平均或中位數等,本發明不加以限制。
在一範例實施例中,第一事件計數值正相關於第一資料所對應之邏輯單元的離散度。以圖8為例,若評估值(5+N)/2越大,則所獲得的第一事件計數值M可能越大。在一範例實施例中,第一類實體單元的邏輯分布狀態資訊(例如評估值)可被輸入至一演算法或一查找表。根據此演算法或查找表的輸出,第一事件計數值可被獲得。
在一範例實施例中,記憶體管理電路502還可根據第一資料所對應之邏輯單元的離散度獲得另一個事件計數值(亦稱為第二事件計數值)。第二事件計數值可反應在對於作為來源節點的至少一第一類實體單元進行的資料整併操作中,概略需要執行P個存取事件以將所收集的有效資料填滿作為回收節點的單一個第二類實體單元。在一範例實施例中,記憶體管理電路502可將第一類實體單元的邏輯分布狀態資訊(例如評估值)輸入至一演算法或一查找表。根據此演算法或查找表的輸出,第二事件計數值可被獲得。
圖9是根據本發明的一範例實施例所繪示的邏輯分布狀態資訊與相應的第二事件計數值的示意圖。請參照圖9,在一範例實施例中,在獲得作為回收節點的第一類實體單元的邏輯分布狀態資訊(例如評估值)後,根據表格資訊910,若此評估值大於2000且小於10000,則可獲得相應的第二事件計數值為600;若此評估值大於500且小於2000,則可獲得相應的第二事件計數值為400;若此評估值大於100且小於500,則可獲得相應的第二事件計數值為200;若此評估值小於100,則可獲得相應的第二事件計數值為100。以評估值大於100且小於500之情境為例,所獲得的第二事件計數值200可表示在對於第一類實體單元進行的資料整併操作中,概略需要執行200個存取事件以將所收集的有效資料填滿作為回收節點的單一個第二類實體單元。
在圖9的範例實施例中,第二事件計數值正相關於第一資料所對應之邏輯單元的離散度。例如,若對應於第一類實體單元的所述評估值越大,則所獲得的第二事件計數值也越大。
在一範例實施例中,記憶體管理電路502可根據第二事件計數值獲得第一事件計數值。例如,在一範例實施例中,第二事件計數值可被輸入至一演算法或一查找表。根據此演算法或查找表的輸出,第一事件計數值可被獲得。
在一範例實施例中,記憶體管理電路502還可獲得第一類實體單元的有效資料儲存資訊。所述有效資料儲存資訊反映有效資料在第一類實體單元中的儲存狀態。例如,所述有效資料儲存資訊可反映作為來源節點的多個實體單元分別儲存了多少資料量的有效資料,或作為來源節點的多個實體單元平均儲存了多少資料量的有效資料。
在一範例實施例中,記憶體管理電路502可根據第一資料所對應之邏輯單元的離散度與第一類實體單元的有效資料儲存資訊獲得第一事件計數值。例如,記憶體管理電路502可根據第二事件計數值與第一類實體單元的有效資料儲存資訊獲得另一事件計數值(亦稱為第三事件計數值)。第三事件計數值可反應在對於作為來源節點的至少一第一類實體單元進行的資料整併操作中,概略需要執行Q個存取事件以釋放一個額外的第二類實體單元(即閒置實體單元)。其中,Q的值約等於P的值乘上R的值。參數R代表在對於作為來源節點的至少一第一類實體單元進行的資料整併操作中,需要填滿作為回收節點的R個實體單元以釋放一個額外的第二類實體單元。
在一範例實施例中,記憶體管理電路502可根據第一類實體單元的有效資料儲存資訊獲得參數R。例如,假設有效資料在作為回收節點的3個第一類實體單元中分別占用了60%、70%及70%的儲存空間,則在使用從這3個第一類實體單元收集的有效資料來填滿2個第二類實體單元後,這3個第一類實體單元可被抹除並成為新的第二類實體單元。此外,被寫滿的2個第二類實體單元會成為新的第一類實體單元。因此,在寫滿這2個第二類實體單元後,第二類實體單元的總數會增加1(3-2=1)。在此範例實施例中,R的值為2,表示填滿作為回收節點的2個第二類實體單元可以釋放額外的一個第二類實體單元。
在一範例實施例中,記憶體管理電路502可根據第三事件計數值獲得第一事件計數值。例如,在一範例實施例中,第三事件計數值可被輸入至一演算法或一查找表。根據此演算法或查找表的輸出,第一事件計數值可被獲得。
在一範例實施例中,記憶體管理電路502還可獲得可複寫式非揮發性記憶體模組406中的第二類實體單元(即閒置實體單元)的數目。以圖6為例,第二類實體單元的數目等同於閒置區602中的實體單元610(A+1)~610(B)的總數。記憶體管理電路502可根據第一資料所對應之邏輯單元的離散度、第一類實體單元的有效資料儲存資訊及第二類實體單元的數目獲得第一事件計數值。
在一範例實施例中,資料整併操作的操作模式包括動態模式(亦稱為第一操作模式)、通常模式(亦稱為第二操作模式)及緊急模式(亦稱為第三操作模式)中的至少兩種操作模式。記憶體管理電路502可根據第二類實體單元的數目動態地決定或調整資料整併操作的操作模式。
圖10是根據本發明的一範例實施例所繪示的第二類實體單元的數目與相應的資料整併操作的操作模式的示意圖。請參照圖10,在一範例實施例中,若當前第二類實體單元的數目介於0與數值Z之間,資料整併操作的操作模式可被設定為緊急模式。若當前第二類實體單元的數目介於數值Z與數值Y之間,資料整併操作的操作模式可被設定為通常模式。若當前第二類實體單元的數目介於數值Y與數值X之間,資料整併操作的操作模式可被設定為動態模式。若當前第二類實體單元的數目大於數值X,則可不執行資料整併操作。
在一範例實施例中,記憶體管理電路502可根據第一資料所對應之邏輯單元的離散度、第一類實體單元的有效資料儲存資訊及當前資料整併操作的操作模式獲得第一事件計數值。例如,根據當前資料整併操作的操作模式,記憶體管理電路502可獲得一比例資訊。此比例資訊用以控制開啟區塊與閒置實體單元的交換比。其中,開啟區塊與閒置實體單元的交換比反映在執行主機寫入操作之期間,對應於填滿K個開啟區塊,需要釋放一個額外的第二類實體單元。
在一範例實施例中,若當前資料整併操作的操作模式為動態模式,則參數K可被決定為S,且此比例資訊可反映開啟區塊與第二類實體單元的交換比為S比1(即對應於填滿S個開啟區塊,需要釋放一個額外的第二類實體單元)。此外,若當前資料整併操作的操作模式為通常模式,參數K可被決定為1。
在一範例實施例中,若當前資料整併操作的操作模式為動態模式,記憶體管理電路502還可根據第一類實體單元的有效資料儲存資訊而動態地決定或調整參數S。例如,記憶體管理電路502可判斷根據第一類實體單元的有效資料儲存資訊而獲得的參數R是否大於一預設值。若參數R大於此預設值,記憶體管理電路502可將參數S設定為大於1的值,例如,2~4等。反之,若參數R不大於此預設值,記憶體管理電路502可將參數S設定為1。
在一範例實施例中,記憶體管理電路502可根據第一資料所對應之邏輯單元的離散度、第一類實體單元的有效資料儲存資訊及所述比例資訊獲得第一事件計數值。在一範例實施例中,第一事件計數值也可根據當前作為開啟區塊的實體單元的類型(即SLC NAND型、MLC NAND型或TLC NAND型)而獲得或調整。在一範例實施例中,第一事件計數值也可根據來自主機系統11的單一個寫入指令的寫入資料量或多個寫入指令的平均寫入資料量而獲得或調整。
以下以第一類實體單元的邏輯分布狀態資訊包括評估值400作為範例。根據評估值400,可例如查詢圖9的表格資訊910而獲得第二事件計數值為200。此第二事件計數值反映出在當前的第一類實體單元的邏輯分布狀態下,約需要執行200個存取事件以將從第一類實體單元收集的有效資料填滿作為回收節點的單一個第二類實體單元。根據第一類實體單元的有效資料儲存資訊,可獲得參數R。其中參數R,例如為3,反映出在當前的第一類實體單元的有效資料儲存狀態下,需要填滿作為回收節點的3個第二類實體單元才能釋放額外的一個第二類實體單元。因此,第二事件計數值200可被乘上參數R,例如為3,以獲得第三事件計數值600。
根據當前第二類實體單元的數目以及第一類實體單元的有效資料儲存資訊,參數K可被決定,例如為1,表示開啟區塊與第二類實體單元的交換比為1比1。也就是說,在執行主機寫入操作之期間,對應於填滿一個開啟區塊,需要釋放一個額外的第二類實體單元。
假設作為開啟區塊的實體單元屬於TLC NAND型快閃記憶體,一個開啟區塊的容量約為72MB,且來自主機系統11的一個寫入指令用以指示儲存1MB的資料。因此,可獲得來自主機系統11的72(72/1=72)個寫入指令所指示儲存的資料可以填滿一個開啟區塊。然後,將第三事件計數值600除以72可獲得第一事件計數值約為9(600/72=8.333)。
也就是說,在前述範例中,在同步執行主機寫入操作以及資料整併操作之期間,對應於來自主機系統11的一個寫入指令,可對應執行9個存取事件,從而達到開啟區塊與第二類實體單元的交換比為1比1以及提高記憶體儲存裝置的資料寫入穩定性之功效。
圖11是根據本發明的一範例實施例所繪示的記憶體管理方法的流程圖。請參照圖11,在步驟S1101中,對應於來自主機系統的一個寫入指令,對可複寫式非揮發性記憶體模組的至少一個實體單元執行資料整併操作。在步驟S1102中,根據可複寫式非揮發性記憶體模組中的第一類實體單元所儲存的第一資料所對應的多個邏輯單元的離散度,調整執行所述資料整併操作的次數。
然而,圖11中各步驟已詳細說明如上,在此便不再贅述。值得注意的是,圖11中各步驟可以實作為多個程式碼或是電路,本發明不加以限制。此外,圖11的方法可以搭配以上範例實施例使用,也可以單獨使用,本發明不加以限制。
綜上所述,對應於來自主機系統的寫入指令,可對可複寫式非揮發性記憶體模組的至少一個實體單元執行資料整併操作。此外,根據可複寫式非揮發性記憶體模組中的第一類實體單元所儲存的第一資料所對應的邏輯單元的離散度,執行所述資料整併操作的次數可被調整。在一範例實施例中,在考慮了作為有效資料之來源節點的第一類實體單元的邏輯分布狀態資訊(即所述離散度)後,所獲得的第一事件計數值可根據資料整併操作中較為耗時之操作(例如表格存取操作)之預計執行次數而調整,從而有效提高記憶體儲存裝置的資料寫入穩定性。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、30‧‧‧記憶體儲存裝置11、31‧‧‧主機系統110‧‧‧系統匯流排111‧‧‧處理器112‧‧‧隨機存取記憶體113‧‧‧唯讀記憶體114‧‧‧資料傳輸介面12‧‧‧輸入/輸出(I/O)裝置20‧‧‧主機板201‧‧‧隨身碟202‧‧‧記憶卡203‧‧‧固態硬碟204‧‧‧無線記憶體儲存裝置205‧‧‧全球定位系統模組206‧‧‧網路介面卡207‧‧‧無線傳輸裝置208‧‧‧鍵盤209‧‧‧螢幕210‧‧‧喇叭32‧‧‧SD卡33‧‧‧CF卡34‧‧‧嵌入式儲存裝置341‧‧‧嵌入式多媒體卡342‧‧‧嵌入式多晶片封裝儲存裝置402‧‧‧連接介面單元404‧‧‧記憶體控制電路單元406‧‧‧可複寫式非揮發性記憶體模組502‧‧‧記憶體管理電路504‧‧‧主機介面506‧‧‧記憶體介面508‧‧‧錯誤檢查與校正電路510‧‧‧緩衝記憶體512‧‧‧電源管理電路601‧‧‧儲存區602‧‧‧閒置區603‧‧‧系統區610(0)~610(C)、710(0)、721(0)~721(E)、731(0)~731(F)、810(0)、810(1)‧‧‧實體單元612(0)~612(D)‧‧‧邏輯單元701、702、801~804、811~818‧‧‧資料720‧‧‧來源節點730‧‧‧回收節點821(0)、821(1)‧‧‧邏輯分布狀態資訊910‧‧‧表格資訊S1101‧‧‧步驟(對應於來自主機系統的一個寫入指令,對可複寫式非揮發性記憶體模組的至少一個實體單元執行資料整併操作)S1102‧‧‧步驟(根據可複寫式非揮發性記憶體模組中的第一類實體單元所儲存的第一資料所對應的多個邏輯單元的離散度,調整執行所述資料整併操作的次數)
圖1是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。 圖2是根據本發明的另一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。 圖3是根據本發明的另一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。 圖4是根據本發明的一範例實施例所繪示的記憶體儲存裝置的概要方塊圖。 圖5是根據本發明的一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。 圖6是根據本發明的一範例實施例所繪示之管理可複寫式非揮發性記憶體模組的示意圖。 圖7是根據本發明的一範例實施例所繪示的主機寫入操作與資料整併操作的示意圖。 圖8是根據本發明的一範例實施例所繪示的實體單元與相應的邏輯分布狀態資訊的示意圖。 圖9是根據本發明的一範例實施例所繪示的邏輯分布狀態資訊與相應的第二事件計數值的示意圖。 圖10是根據本發明的一範例實施例所繪示的第二類實體單元的數目與相應的資料整併操作的操作模式的示意圖。 圖11是根據本發明的一範例實施例所繪示的記憶體管理方法的流程圖。
S1101‧‧‧步驟(對應於來自主機系統的一個寫入指令,對可複寫式非揮發性記憶體模組的至少一個實體單元執行資料整併操作)
S1102‧‧‧步驟(根據可複寫式非揮發性記憶體模組中的第一類實體單元所儲存的第一資料所對應的多個邏輯單元的離散度,調整執行所述資料整併操作的次數)

Claims (21)

  1. 一種記憶體管理方法,用於包括一可複寫式非揮發性記憶體模組的一記憶體儲存裝置,其中該可複寫式非揮發性記憶體模組包括多個實體單元,該多個實體單元中的至少一第一類實體單元存有第一資料,且該第一資料對應多個邏輯單元,該記憶體管理方法包括:對應於來自一主機系統的一寫入指令,對該多個實體單元的至少其中一者執行至少一資料整併操作;以及根據該第一資料所對應之該多個邏輯單元的一離散度,調整執行該至少一資料整併操作的次數,其中該寫入指令指示儲存第二資料,且該第一資料不同於該第二資料。
  2. 如申請專利範圍第1項所述的記憶體管理方法,其中該多個邏輯單元的該離散度正相關於記錄有該第一資料之邏輯至實體映射資訊的至少一表格的數目。
  3. 如申請專利範圍第1項所述的記憶體管理方法,其中對應於來自該主機系統的該寫入指令對該多個實體單元的該至少其中一者執行該至少一資料整併操作的步驟包括:對應於來自該主機系統的該寫入指令,對該多個實體單元的該至少一者執行至少一存取事件,其中該至少一存取事件包括一資料讀取事件、一資料寫入事件及一表格讀取事件的至少其中之一。
  4. 如申請專利範圍第1項所述的記憶體管理方法,其中根據該第一資料所對應之該多個邏輯單元的該離散度調整執行該至少一資料整併操作的次數的步驟包括:根據該離散度獲得一第一事件計數值;以及根據該第一事件計數值調整對應於該寫入指令執行的該至少一存取事件的數目。
  5. 如申請專利範圍第4項所述的記憶體管理方法,其中根據該離散度獲得該第一事件計數值的步驟包括:根據該離散度與該至少一第一類實體單元的一有效資料儲存資訊獲得該第一事件計數值,其中該有效資料儲存資訊反映有效資料在該至少一第一類實體單元中的一儲存狀態。
  6. 如申請專利範圍第5項所述的記憶體管理方法,其中根據該離散度與該至少一第一類實體單元的該有效資料儲存資訊獲得該第一事件計數值的步驟包括:根據該離散度、該至少一第一類實體單元的該有效資料儲存資訊及該多個實體單元中的至少一第二類實體單元的數目獲得該第一事件計數值,其中該至少一第二類實體單元未儲存該有效資料。
  7. 如申請專利範圍第4項所述的記憶體管理方法,其中根據該離散度獲得該第一事件計數值的步驟包括:根據該離散度獲得一第二事件計數值,其中該第二事件計數 值對應於用於將該多個實體單元中的一第二類實體單元寫滿的至少一存取事件的數目;以及根據該第二事件計數值獲得該第一事件計數值。
  8. 一種記憶體儲存裝置,包括:一連接介面單元,用以耦接至一主機系統;一可複寫式非揮發性記憶體模組,其中該可複寫式非揮發性記憶體模組包括多個實體單元,該多個實體單元中的至少一第一類實體單元存有第一資料,且該第一資料對應多個邏輯單元;以及一記憶體控制電路單元,耦接至該連接介面單元與該可複寫式非揮發性記憶體模組,其中該記憶體控制電路單元用以對應於來自該主機系統的一寫入指令,指示對該多個實體單元的至少其中一者執行至少一資料整併操作,其中該記憶體控制電路單元更用以根據該第一資料所對應之該多個邏輯單元的一離散度,調整執行該至少一資料整併操作的次數,其中該寫入指令指示儲存第二資料,且該第一資料不同於該第二資料。
  9. 如申請專利範圍第8項所述的記憶體儲存裝置,其中該多個邏輯單元的該離散度正相關於記錄有該第一資料之邏輯至實體映射資訊的至少一表格的數目。
  10. 如申請專利範圍第8項所述的記憶體儲存裝置,其中該記憶體控制電路單元對應於來自該主機系統的該寫入指令對該多個實體單元的該至少其中一者執行該至少一資料整併操作的操作包括:對應於來自該主機系統的該寫入指令,指示對該多個實體單元的該至少一者執行至少一存取事件,其中該至少一存取事件包括一資料讀取事件、一資料寫入事件及一表格讀取事件的至少其中之一。
  11. 如申請專利範圍第8項所述的記憶體儲存裝置,其中該記憶體控制電路單元根據該第一資料所對應之該多個邏輯單元的該離散度調整執行該至少一資料整併操作的次數的操作包括:根據該離散度獲得一第一事件計數值;以及根據該第一事件計數值調整對應於該寫入指令執行的該至少一存取事件的數目。
  12. 如申請專利範圍第11項所述的記憶體儲存裝置,其中該記憶體控制電路單元根據該離散度獲得該第一事件計數值的操作包括:根據該離散度與該至少一第一類實體單元的一有效資料儲存資訊獲得該第一事件計數值,其中該有效資料儲存資訊反映有效資料在該至少一第一類實體單元中的一儲存狀態。
  13. 如申請專利範圍第12項所述的記憶體儲存裝置,其中該記憶體控制電路單元根據該離散度與該至少一第一類實體單元的該有效資料儲存資訊獲得該第一事件計數值的操作包括:根據該離散度、該至少一第一類實體單元的該有效資料儲存資訊及該多個實體單元中的至少一第二類實體單元的數目獲得該第一事件計數值,其中該至少一第二類實體單元未儲存該有效資料。
  14. 如申請專利範圍第11項所述的記憶體儲存裝置,其中該記憶體控制電路單元根據該離散度獲得該第一事件計數值的操作包括:根據該離散度獲得一第二事件計數值,其中該第二事件計數值對應於用於將該多個實體單元中的一第二類實體單元寫滿的至少一存取事件的數目;以及根據該第二事件計數值獲得該第一事件計數值。
  15. 一種記憶體控制電路單元,用於控制一可複寫式非揮發性記憶體模組,其中該記憶體控制電路單元包括:一主機介面,用以耦接至一主機系統;一記憶體介面,用以耦接至該可複寫式非揮發性記憶體模組,其中該可複寫式非揮發性記憶體模組包括多個實體單元,該多個實體單元中的至少一第一類實體單元存有第一資料,且該第一資料對應多個邏輯單元;以及一記憶體管理電路,耦接至該主機介面與該記憶體介面, 其中該記憶體管理電路用以對應於來自該主機系統的一寫入指令,指示對該多個實體單元的至少其中一者執行至少一資料整併操作,其中該記憶體管理電路更用以根據該第一資料所對應之該多個邏輯單元的一離散度,調整執行該至少一資料整併操作的次數,其中該寫入指令指示儲存第二資料,且該第一資料不同於該第二資料。
  16. 如申請專利範圍第15項所述的記憶體控制電路單元,其中該多個邏輯單元的該離散度正相關於記錄有該第一資料之邏輯至實體映射資訊的至少一表格的數目。
  17. 如申請專利範圍第15項所述的記憶體控制電路單元,其中該記憶體管理電路對應於來自該主機系統的該寫入指令對該多個實體單元的該至少其中一者執行該至少一資料整併操作的操作包括:對應於來自該主機系統的該寫入指令,指示對該多個實體單元的該至少一者執行至少一存取事件,其中該至少一存取事件包括一資料讀取事件、一資料寫入事件及一表格讀取事件的至少其中之一。
  18. 如申請專利範圍第15項所述的記憶體控制電路單元,其中該記憶體管理電路根據該第一資料所對應之該多個邏輯單元的該離散度調整執行該至少一資料整併操作的次數的操作包括:根據該離散度獲得一第一事件計數值;以及 根據該第一事件計數值調整對應於該寫入指令執行的該至少一存取事件的數目。
  19. 如申請專利範圍第18項所述的記憶體控制電路單元,其中該記憶體管理電路根據該離散度獲得該第一事件計數值的操作包括:根據該離散度與該至少一第一類實體單元的一有效資料儲存資訊獲得該第一事件計數值,其中該有效資料儲存資訊反映有效資料在該至少一第一類實體單元中的一儲存狀態。
  20. 如申請專利範圍第19項所述的記憶體控制電路單元,其中該記憶體管理電路根據該離散度與該至少一第一類實體單元的該有效資料儲存資訊獲得該第一事件計數值的操作包括:根據該離散度、該至少一第一類實體單元的該有效資料儲存資訊及該多個實體單元中的至少一第二類實體單元的數目獲得該第一事件計數值,其中該至少一第二類實體單元未儲存該有效資料。
  21. 如申請專利範圍第18項所述的記憶體控制電路單元,其中該記憶體管理電路根據該離散度獲得該第一事件計數值的操作包括:根據該離散度獲得一第二事件計數值,其中該第二事件計數值對應於用於將該多個實體單元中的一第二類實體單元寫滿的至少一存取事件的數目;以及 根據該第二事件計數值獲得該第一事件計數值。
TW107112528A 2018-04-12 2018-04-12 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 TWI714840B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW107112528A TWI714840B (zh) 2018-04-12 2018-04-12 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
US16/004,444 US10545700B2 (en) 2018-04-12 2018-06-11 Memory management method, memory storage device and memory control circuit unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107112528A TWI714840B (zh) 2018-04-12 2018-04-12 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元

Publications (2)

Publication Number Publication Date
TW201944256A TW201944256A (zh) 2019-11-16
TWI714840B true TWI714840B (zh) 2021-01-01

Family

ID=68161741

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107112528A TWI714840B (zh) 2018-04-12 2018-04-12 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元

Country Status (2)

Country Link
US (1) US10545700B2 (zh)
TW (1) TWI714840B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11567665B2 (en) * 2020-08-31 2023-01-31 Micron Technology, Inc. Data dispersion-based memory management
TWI741779B (zh) * 2020-09-04 2021-10-01 群聯電子股份有限公司 資料整併方法、記憶體儲存裝置及記憶體控制電路單元
CN112051971B (zh) * 2020-09-10 2023-06-27 群联电子股份有限公司 数据整并方法、存储器存储装置及存储器控制电路单元

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020000592A1 (en) * 2000-05-02 2002-01-03 Ichiro Fujiwara Nonvolatile semiconductor memory device and method of operation thereof
TW200625099A (en) * 2005-01-13 2006-07-16 Infortrend Technology Inc Redundant storage virtualization computer system
US20110087827A1 (en) * 2009-10-14 2011-04-14 Phison Electronics Corp. Data writing method for a flash memory, and controller and storage system using the same
TW201523450A (zh) * 2013-12-13 2015-06-16 Inst Information Industry 事件串流處理系統、方法與機器可讀記憶體
TW201734795A (zh) * 2016-03-22 2017-10-01 群聯電子股份有限公司 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020000592A1 (en) * 2000-05-02 2002-01-03 Ichiro Fujiwara Nonvolatile semiconductor memory device and method of operation thereof
TW200625099A (en) * 2005-01-13 2006-07-16 Infortrend Technology Inc Redundant storage virtualization computer system
US20110087827A1 (en) * 2009-10-14 2011-04-14 Phison Electronics Corp. Data writing method for a flash memory, and controller and storage system using the same
TW201523450A (zh) * 2013-12-13 2015-06-16 Inst Information Industry 事件串流處理系統、方法與機器可讀記憶體
TW201734795A (zh) * 2016-03-22 2017-10-01 群聯電子股份有限公司 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元

Also Published As

Publication number Publication date
TW201944256A (zh) 2019-11-16
US20190317694A1 (en) 2019-10-17
US10545700B2 (en) 2020-01-28

Similar Documents

Publication Publication Date Title
TWI681295B (zh) 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置
TWI615710B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI587135B (zh) 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元
TWI676176B (zh) 資料整併方法、記憶體儲存裝置及記憶體控制電路單元
TWI701552B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
CN110390985B (zh) 存储器管理方法、存储器存储装置及存储器控制电路单元
TWI696073B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI802068B (zh) 記憶體效能優化方法、記憶體控制電路單元以及記憶體儲存裝置
TWI714840B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI649653B (zh) 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元
TWI641948B (zh) 資料儲存方法、記憶體控制電路單元及記憶體儲存裝置
TWI658405B (zh) 資料程式化方法、記憶體儲存裝置及記憶體控制電路單元
TWI702496B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI688956B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI712886B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI739676B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI720400B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI653531B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TW201704999A (zh) 記憶體管理方法、記憶體控制電路單元及記憶體儲存裝置
TWI741779B (zh) 資料整併方法、記憶體儲存裝置及記憶體控制電路單元
TWI741870B (zh) 資料整併方法、記憶體儲存裝置及記憶體控制電路單元
TWI768738B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI722490B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
CN112445418B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
TWI726541B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元