TWI693642B - 用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法 - Google Patents

用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法 Download PDF

Info

Publication number
TWI693642B
TWI693642B TW107144313A TW107144313A TWI693642B TW I693642 B TWI693642 B TW I693642B TW 107144313 A TW107144313 A TW 107144313A TW 107144313 A TW107144313 A TW 107144313A TW I693642 B TWI693642 B TW I693642B
Authority
TW
Taiwan
Prior art keywords
layer
radiation
ohmic contact
predetermined
semiconductor
Prior art date
Application number
TW107144313A
Other languages
English (en)
Other versions
TW201931471A (zh
Inventor
凱齊婭 程
卡默 艾薇
亞卓安 威廉斯
克里斯多夫 麥當勞
丘卓 黃
Original Assignee
美商雷森公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商雷森公司 filed Critical 美商雷森公司
Publication of TW201931471A publication Critical patent/TW201931471A/zh
Application granted granted Critical
Publication of TWI693642B publication Critical patent/TWI693642B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0405Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising semiconducting carbon, e.g. diamond, diamond-like carbon
    • H01L21/0425Making electrodes
    • H01L21/043Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/2636Bombardment with radiation with high-energy radiation for heating, e.g. electron beam heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28575Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising AIIIBV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32051Deposition of metallic or metal-silicide layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/452Ohmic electrodes on AIII-BV compounds

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Ceramic Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

一種提供與半導體的歐姆接觸之層的堆疊,該堆疊的下方金屬層係與該半導體直接接觸而設置;以及設置在該下方層之上的輻射吸收控制層,用以在用於連同該半導體將該堆疊合金化而形成該歐姆接觸的程序期間,在該堆疊曝露於輻射之期間控制將在該輻射吸收控制層中所吸收之輻射量。

Description

用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法
本發明大致關於用以在半導體上形成結構的方法,且更特別地關於用以加熱該等結構的方法。
如本項技藝中所已知地,許多半導體裝置需要在半導體上加熱各種結構。例如,場效電晶體(FET)使用歐姆接觸以供源極接點及汲極接點之用。一種類型的FET係氮化鎵高電子遷移率電晶體(HEMT),其具有與氮化鋁鎵(AlGaN)半導體層歐姆接觸的源極及汲極電極。GaN及AlGaN係寬帶間隙半導體。在該等寬帶間隙半導體上很難以做出具有良好金屬形態的可靠歐姆接觸。在GaN及AlGaN上已使用諸如Ti/Al/Ni/Au、Ti/Al/Ti/Au、Ti/Al/Mo/Au、Ti/Al/Ta/Au、及Ta/Al/Ta之各種金屬混合物以嘗試許多方法。該等結構的變化已藉由改變堆疊中之各層的厚度而嘗試。該等金屬方案需要高的合金溫度,例如,在600℃到900℃以上之範圍中的合金溫度,用以形成歐姆接觸。 用以提供所需之高的合金溫度所使用的一種技術被稱作快速熱退火(RTA)處理。在RTA合金程序中,將被處理之具有許多FET結構的晶圓係放置在RTA內部,如第2圖中所示。主要在可見輻射帶中輻射能量並在紅外波段中且略微在紫外波段中延伸之諸如鎢鹵素加熱燈的加熱燈係使用以藉由輻射來加熱歐姆金屬。
依據本發明,提供用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法,包含:(A)在該結構之上提供材料層,該材料具有依據將由該結構所吸收之該輻射量而選擇的反射率;以及(B)使該結構及其上之該材料層經受具有該預定波長的輻射。 在一實施例中,提供用於半導體的歐姆接觸。該歐姆接觸包含:層的堆疊,其包括:下方金屬層,與該半導體直接接觸而設置;以及輻射吸收控制層,設置在該下方層之上,用以在用於連同該半導體將該堆疊合金化而形成該歐姆接觸的程序期間,在該堆疊曝露於輻射之期間控制將在該輻射吸收控制層中所吸收之輻射量。 在一實施例中,提供用於半導體的歐姆接觸。該歐姆接觸包含:層的堆疊,其包括:下方金屬層,與該半導體直接接觸而設置;中間層,設置在該下方金屬層之上,該中間層具有對具有預定波長之輻射能的預定能量吸收係數;以及輻射吸收層,設置在該中間層之上,該上方層具有至少大於該中間層對該輻射能的該預定能量吸收係數一個數量級之對該輻射能的該預定能量吸收係數。 在一實施例中,該中間層具有預定電阻率,且其中該上方層具有至少低於該中間層之該預定電阻率一個數量級的預定電阻率。 在一實施例中,該輻射能係紅外輻射能。 在一實施例中,該輻射能包含預定波長帶。 在一實施例中,提供用於使用具有預定波長的輻射來形成與半導體層之歐姆接觸的方法,包含:(A)提供歐姆接觸堆疊,其包括:頂層,包含具有對具有該預定波長之輻射能的預定能量吸收係數的金屬層,該頂層的該預定能量吸收係數係依據將由該歐姆接觸堆疊所吸收之該輻射能的量來選擇以形成該歐姆接觸;及導電層,在該頂層之下且與該半導體層接觸;以及(B)連同該半導體層將該歐姆接觸堆疊退火以形成該歐姆接觸,包含曝露該堆疊的該頂層於具有該預定波長的該輻射能。 在一實施例中,提供用以形成與半導體層之歐姆接觸的方法。該方法包含:(A)提供歐姆接觸堆疊,其包括:頂層,具有對具有預定波長之輻射能的預定能量吸收係數且具有預定電阻率;及導電層,在該頂層之下,該導電層具有至少小於該頂層的該預定能量吸收係數一個數量級之對該輻射能的預定能量吸收係數,且具有至少大於該頂層之該預定電阻率一個數量級的預定電阻率;以及(B)連同該半導體層將該歐姆接觸堆疊退火以形成該歐姆接觸,包含曝露該堆疊的該頂層於具有該預定波長的該輻射能,而該輻射能的一部分將由該頂層所吸收。 尤其,歐姆形態係取決於金屬覆蓋。大面積的歐姆金屬係在合金後比具有粗糙形態之小的隔離歐姆結構更為平滑。本發明藉由在歐姆金屬上採用輻射吸收控制層以解決歐姆圖案覆蓋相依性問題。業界一直在研究著包括GaN歐姆重新成長、以Ta為基礎之歐姆及其他低合金溫度的結構之替代解決方案。到目前為止,該等技術的每一種都具有其自身的難題,且因而,它們尚未被實施用於生產。在歐姆金屬上,雖然金係具有低電阻率的優良電導體,但金會反射出整個可見光譜並進入長波長區域內的輻射。因此,大的歐姆面積將反射更多的熱量且局部地變成冷卻器。所以,金係由於它的高導電率及惰性且因此,在連接歐姆接觸到其他電子電路之其可取之處,而被使用做為上方層。特別地,對於大的歐姆接觸,發明人已看出的是,因為Au的高反射率,該等大的歐姆接觸面積將反射高位準的輻射能,且不合需要地係冷卻器。 上方輻射吸收層應具有以下性質:1.在輻射光譜之長波長區域中的低反射率;2.此層的添加將不會干擾到合金程序;3.將不會降級歐姆接觸;4.係穩定的;5.可被容易地蒸鍍;6.係導電的,因為此層將變成歐姆金屬之不可分割的一部分。用於該上方輻射吸收層之一種這樣的材料係具有對長波長區域(800奈米到1300奈米以上)中之輻射能大約50%至60%反射率的鈦。 本發明同時解決了圖案密度相依性及粗糙形態這兩個問題。在業內大多數人一般都致力於尋找不同的歐姆金屬(諸如以Ta為基礎的、以NiO為基礎的及歐姆重新成長),本發明解決了歐姆密度相依性的根本原因。實際上,上方輻射吸收層係“輻射吸收控制”層,其協助控制合金溫度以致使藉由輻射加熱的量可被調整。雖然在下文所敘述的實施例中使用薄的鈦(Ti)層,但可使用其他的材料或材料之組合。在歐姆金屬上面所設置之薄的Ti層係使用來降低Au的反射率,用以消除圖案密度相依性。 本發明之一或多個實施例的細節係闡述於附圖及下文說明中。本發明的其他特徵、目的、及優點將從該說明及該等附圖中,以及從申請專利範圍中顯而易見。
現請參閱第3圖,顯示半導體結構10,其具有用於該結構10的預退火歐姆接觸堆疊11。更特別地,在此例如,碳化矽(SiC)12之基板12具有氮化鎵(GaN)半導體層14在該基板12之上,氮化鋁鎵(AlGaN)半導體層16在該GaN層14上以及歐姆接觸堆疊17在該AlGaN層16上。該歐姆接觸堆疊17包括:在此係鈦(Ti)層18的底層與該AlGaN層16直接接觸,鋁(Al)層20在該Ti層18上;鉑(Pt)層22在該Al層20上;以及金(Au)層24在該Pt層22上,如圖所示。該歐姆接觸堆疊17係設置有在此例如,鈦(Ti)層之輻射吸收控制層26在該堆疊17上,更特別地,在Au層24上,如圖所示。值得注意的是,輻射吸收控制層26具有至少大於Au層24對使用以加熱結構10之紅外輻射能的預定能量吸收係數一個數量級之對該紅外輻射能的預定能量吸收係數。亦值得注意的是,輻射吸收控制層26具有至少高於該Au層24之預定電阻率一個數量級的該預定電阻率。 現請參閱第4圖,顯示用以形成與半導體層16之歐姆接觸的處理流程圖。在以半導體層14及在該層14上的半導體層16提供絕緣基板12之後,處理開始且包括:微影形成具有窗口32在其中的光阻遮罩30(第4A圖)於半導體層16之上,如圖所示,用以暴露該半導體層16之表面的一部分以供歐姆接觸之用;以遮罩30暴露基板12至電子束蒸鍍器(E–射束蒸鍍器),未圖示,其中電子束係使用來撞擊E–射束蒸鍍器中的金屬源,用以熔化該金屬的一部分於E–射束蒸鍍器中,且然後,蒸發所熔化的金屬,並藉以產生該金屬蒸氣助熔劑流,其將沉積在蒸鍍器中的目標上。此處,該蒸發之金屬流有時候在此被稱作“蒸鍍劑”或“蒸鍍助熔劑”。在此,該目標係具有半導體層14及在該層14上之半導體層16的絕緣基板12,具有窗口32在其中之所形成的光阻遮罩30,用以暴露該半導體層16之表面的一部分。第一金屬源係鈦,因此,在該源中之鈦金屬被蒸發且沉積為在遮罩30之上及在半導體層16的暴露部分之上之鈦金屬層,用以形成在此例如,具有厚度在100埃至400埃的範圍中的鈦層18(第4B圖);其次,金屬源係從鈦改變到鋁,而藉以暴露遮罩30至蒸發的鋁助熔劑,用以在遮罩30之上及在該鈦層18之上沉積具有厚度在800埃至2000埃的範圍中之鋁層的鋁金屬,而提供層20(第4C圖);接著,金屬源係從鋁改變到鉑,而藉以暴露遮罩30至蒸發的鉑助熔劑,用以在遮罩30之上及在該鋁層20之上沉積具有在此例如,厚度在50埃至150埃的範圍中之鉑層的鉑金屬,而提供層22(第4D圖);其次,該源係從鉑改變到金,而藉以暴露遮罩30至金的蒸鍍助熔劑,用以在遮罩30之上及在該鉑層22之上沉積具有在此例如,厚度在200埃至100000埃的範圍中之金層的金金屬,而提供金層24(第4E圖);接著,該源係從金改變到將用作輻射吸收材料的金屬,而藉以暴露遮罩30至用作遮罩30之上及在該金層24之上之輻射吸收材料的金屬蒸鍍助熔劑;在此,例如,具有厚度在50埃至150埃的範圍中之鈦層,用以提供輻射吸收控制層26(第4F圖);以及掀離該光阻遮罩30及同時與遮罩30在一起之鈦層18、鋁層20、鉑層22、金層24、和鈦層26,而留下預退火之歐姆接觸堆疊11(第3圖)。 接著,該處理包括將該預歐姆接觸堆疊11合金化,包含曝露該預合金堆疊11的輻射吸收控制層26於輻射,而該輻射的一部分將由該輻射吸收控制層26所吸收。更特別地,具有預退火之歐姆接觸堆疊11的結構10(第3圖)係放置在例如,石墨承熱器的承熱器中。該承熱器被接著放置在諸如例如,由OEM Group, Inc.®2120W. Guadalupe Road Gilbert, AZ 85233所販售之由AG Associates所製造之Heatpulse RTA的RTA腔室中,其包含輻射源;在此例如,具有常態化為具有第5圖中所示之約600奈米的最大輻射之特定波長處的峰值輻射位準之輻射發射光譜的源,在此例如,鎢鹵素燈。 值得注意的是,來自以大約從600到1000奈米之波長所輻射的能量,金具有約99%的反射率(1%的吸收率)(第6圖)以及Ti具有55%與60%之間的反射率範圍(45%至40%的吸收率)。因此,Ti的吸收率係比金更高大約40至45倍。亦值得注意的是,金的電阻率係2.2微歐姆–公分以及Ti的電阻率係42微歐姆–公分。因此,曝露至具有大約從600到1200奈米之波長帶的紅外輻射能之Ti輻射吸收控制層26的層26具有至少大於金層對600到1200奈米的區域中之紅外輻射能的預定能量吸收係數一個數量級的預定能量吸收係數。 現應理解的是,依據本發明之歐姆接觸包括提供與半導體的歐姆接觸之金屬層的堆疊,其包含:下方層,與該半導體直接接觸而設置;以及輻射吸收控制層,設置在該下方層之上,用以在用於連同該半導體將該堆疊退火而形成該歐姆接觸的程序期間,在該堆疊曝露於輻射之期間控制將在該輻射吸收控制層中所吸收之輻射量。 現亦應理解的是,依據本發明之用於半導體的歐姆接觸包括提供與該半導體的歐姆接觸之層的堆疊,其包含:下方金屬層,與該半導體直接接觸而設置;中間層,設置在該下方層之上,該中間層具有對具有預定波長之輻射能的預定能量吸收係數;以及輻射吸收層,設置在該中間層之上,該輻射吸收層具有至少大於該中間層對該輻射能的該預定能量吸收係數一個數量級之對該輻射能的該預定能量吸收係數。該歐姆堆疊可單獨地或組合地包括以下特徵的一或多個,包括:其中該輻射能係紅外輻射能;其中該輻射能包含預定波長帶;或其中該中間層具有預定電阻率,且其中上方層具有至少低於該中間層之該預定電阻率一個數量級的預定電阻率。 現亦應理解的是,依據本發明之用於使用具有預定波長的輻射來形成與半導體層之歐姆接觸的方法包含:(A)提供歐姆接觸堆疊,其包括:頂層,包含具有對具有該預定波長之輻射能的預定能量吸收係數的層,該頂層的該預定能量吸收係數係依據將由該歐姆接觸堆疊所吸收之該輻射能的量來選擇以形成該歐姆接觸;及導電層,在該頂層之下且與該半導體層接觸;以及(B)連同該半導體層將該歐姆接觸堆疊退火以形成該歐姆接觸,包含曝露該堆疊的該頂層於具有該預定波長的該輻射能。該方法亦可包括其中該輻射能包含預定波長帶的特徵。 現亦應理解的是,依據本發明之用以形成與半導體層之歐姆接觸的方法包含:(A)提供歐姆接觸堆疊,其包括頂層,包含具有對具有預定波長之輻射能的預定能量吸收係數且具有預定電阻率的金屬層;及導電層,在該頂層之下,該導電層具有至少小於該頂層的該預定能量吸收係數一個數量級之對該輻射能的預定能量吸收係數,且具有至少大於該頂層之該預定電阻率一個數量級的預定電阻率;以及(B)連同該半導體層將該歐姆接觸堆疊合金化以形成該歐姆接觸,包含曝露該堆疊的該頂層於具有該預定波長的該輻射能,而該輻射能的一部分將由該頂層所吸收。該方法亦可包括其中該輻射能包含預定波長帶的特徵。 現亦應理解的是,依據本發明之用以形成與半導體層之歐姆接觸的方法包含:微影形成具有窗口的光阻遮罩於該半導體層之上,用以暴露該半導體層之表面的一部分以供該歐姆接觸之用;暴露該遮罩以沉積具有厚度在100埃至400埃的範圍中之鈦層的金屬於該遮罩之上及在該半導體的暴露部分之上;暴露該遮罩以沉積具有厚度在800埃至2000埃的範圍中之鋁層的金屬於該遮罩之上及在該鈦層上之;暴露該遮罩以沉積具有厚度在50埃至150埃的範圍中之鉑層的金屬於該遮罩之上及在該鋁層之上;暴露該遮罩至蒸鍍助熔劑以沉積具有厚度在200埃至100000埃的範圍中之金層的金屬於該遮罩之上及在該鉑層之上;暴露該遮罩以沉積例如,具有厚度在50埃至150埃的範圍中之鈦的輻射吸收材料層的金屬於該遮罩之上及在該金層之上;掀離該光阻遮罩及鈦層、鋁層、鉑層、金層、和鈦層,而留下預合金歐姆接觸堆疊;以及將該歐姆接觸堆疊合金化,包含曝露該堆疊的該輻射吸收材料於輻射,而該輻射的一部分將由該輻射吸收層所吸收。 現亦應理解的是,依據本發明之用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法包含:(A)在該結構上面提供材料層,該材料具有依據將由該結構所吸收之該輻射量而選擇的反射率;以及(B)使該結構及其上之該材料層經受具有該預定波長的輻射。 現亦應理解的是,依據本發明之用於控制具有將由設置在半導體上的結構所吸收的預定波長帶之輻射量的方法包含:(A)在該結構上面提供材料層,該材料具有依據將由該結構所吸收之該輻射量而選擇的反射率;以及(B)使該結構及其上之該材料層經受具有該預定波長帶的輻射。 已敘述本發明之許多實施例。儘管如此,將會瞭解的是,可做成種種修正而不會背離本發明的精神及範疇。例如,在合金處理期間,輻射吸收控制層26可係電介質材料,但隨後將其移除,以便做成與歐姆接觸的電性接觸。仍進一步地,該方法可用於除了歐姆接觸結構外之其他結構的形成中。仍進一步地,該方法可以與其他堆疊一起使用。仍進一步地,該方法可以與減少由堆疊或結構所吸收之輻射量的輻射吸收控制層一起使用,例如,藉由在該堆疊或結構上面形成比在下面的堆疊或結構更高之反射率的層。在另一應用中,輻射吸收控制層可藉由使用具有比在該輻射吸收控制層下面的層更高反射率之輻射吸收控制層,而被使用以保護在下面的結構。相應地,其他實施例係在下文申請專利範圍的範疇內。
10‧‧‧半導體結構 11‧‧‧預退火歐姆接觸堆疊 12‧‧‧基板 14‧‧‧GaN半導體層 16‧‧‧AlGaN半導體層 17‧‧‧歐姆接觸堆疊 18‧‧‧底層 20‧‧‧Al層 22‧‧‧Pt層 24‧‧‧Au層 26‧‧‧輻射吸收控制層 30‧‧‧光阻遮罩 32‧‧‧窗口
第1圖係依據先前技藝之半導體結構的橫剖面概略圖式; 第2圖係依據先前技藝之使用於半導體結構之配置的概略圖式; 第3圖係依據本發明之半導體結構的橫剖面概略圖式; 第4圖係使用以形成第3圖之半導體結構的處理流程圖; 第4A至4F圖係依據本發明之使用以形成第3圖之半導體結構的程序中之各種步驟的半導體結構之一系列的橫剖面概略圖式; 第5圖係依據本發明之使用以形成第3圖之半導體結構的處理中之快速熱退火裝備的輻射發射光譜,常態化為具有最大輻射之特定波長處的峰值輻射位準;以及 第6圖係顯示用於包括使用於第3圖之半導體結構的鈦之各種金屬的反射率與波長間之關係的圖形。 在種種圖式中之相同的參考符號指示相同的元件。
10‧‧‧半導體結構
11‧‧‧預退火歐姆接觸堆疊
12‧‧‧基板
14‧‧‧GaN半導體層
16‧‧‧AlGaN半導體層
17‧‧‧歐姆接觸堆疊
18‧‧‧底層
20‧‧‧Al層
22‧‧‧Pt層
24‧‧‧Au層
26‧‧‧輻射吸收控制層

Claims (12)

  1. 一種歐姆接觸,包含:提供與半導體的歐姆接觸之金屬層的堆疊,其包括:下方層,與該半導體直接接觸而設置;中間層,設置在該下方層之上,該中間層具有對具有預定波長之輻射能的預定能量吸收係數;以及輻射吸收控制層,設置在該中間層之上,用以在用於連同該半導體將該堆疊退火而形成該歐姆接觸的程序期間,在該堆疊曝露於輻射之期間控制將在該輻射吸收控制層中所吸收之輻射能的量,其中該輻射吸收層具有至少大於該中間層對該輻射能的該預定能量吸收係數一個數量級之對該輻射能的預定能量吸收係數。
  2. 一種用於半導體的歐姆接觸,包含:提供與該半導體的歐姆接觸之層的堆疊,其包括:下方金屬層,與該半導體直接接觸而設置;中間層,設置在該下方層之上,該中間層具有對具有預定波長之輻射能的預定能量吸收係數;以及輻射吸收層,設置在該中間層之上,該輻射吸收層具有至少大於該中間層對該輻射能的該預定能量吸收係數一個數量級之對該輻射能的預定能量吸收係數。
  3. 如申請專利範圍第2項之歐姆接觸,其中該輻射能係紅外輻射能。
  4. 如申請專利範圍第2項之歐姆接觸,其中該輻射能包含預定波長帶。
  5. 如申請專利範圍第2項之歐姆接觸,其中該中間層具有預定電阻率,且其中該上方層具有至少低於該中間層之該預定電阻率一個數量級的預定電阻率。
  6. 一種用於使用具有預定波長的輻射來形成與半導體層之歐姆接觸的方法,包含:(A)提供歐姆接觸堆疊,其包括:頂層,包含具有對具有該預定波長之輻射能的預定能量吸收係數的層,該頂層的該預定能量吸收係數係依據將由該歐姆接觸堆疊所吸收之該輻射能的量來選擇以形成該歐姆接觸;及導電層,在該頂層之下且與該半導體層接觸;以及(B)連同該半導體層將該歐姆接觸堆疊退火以形成該歐姆接觸,包含曝露該堆疊的該頂層於具有該預定波長的該輻射能。
  7. 如申請專利範圍第6項之方法,其中該輻射能包含預定波長帶。
  8. 一種用以形成與半導體層之歐姆接觸的方法,包含:(A)提供歐姆接觸堆疊,其包括:頂層,包含具有對具有預定波長之輻射能的預定 能量吸收係數且具有預定電阻率的金屬層;及導電層,在該頂層之下,該導電層具有至少小於該頂層的該預定能量吸收係數一個數量級之對該輻射能的預定能量吸收係數,且具有至少大於該頂層之該預定電阻率一個數量級的預定電阻率;以及(B)連同該半導體層將該歐姆接觸堆疊合金化以形成該歐姆接觸,包含曝露該堆疊的該頂層於具有該預定波長的該輻射能,而該輻射能的一部分將由該頂層所吸收。
  9. 如申請專利範圍第8項之方法,其中該輻射能包含預定波長帶。
  10. 一種用以形成與半導體層之歐姆接觸的方法,包含:微影形成具有窗口的光阻遮罩於該半導體層之上,用以暴露該半導體層之表面的一部分以供該歐姆接觸之用;暴露該遮罩以沉積具有厚度在100埃至400埃的範圍中之鈦層的金屬於該遮罩之上及在該半導體的暴露部分之上;暴露該遮罩以沉積具有厚度在800埃至2000埃的範圍中之鋁層的金屬於該遮罩之上及在該鈦層之上;暴露該遮罩以沉積具有厚度在50埃至150埃的範圍中之鉑層的金屬於該遮罩之上及在該鋁層之上;暴露該遮罩至蒸鍍助熔劑以沉積具有厚度在200埃至100000埃的範圍中之金層的金屬於該遮罩之上及在該鉑層 之上;暴露該遮罩以沉積例如,具有厚度在50埃至150埃的範圍中之鈦的輻射吸收材料層的金屬於該遮罩之上及在該金層之上;掀離該光阻遮罩及該鈦層、該鋁層、該鉑層、該金層、和該鈦層,而留下預合金歐姆接觸堆疊;以及將該歐姆接觸堆疊合金化,包含曝露該堆疊的該輻射吸收材料於輻射,而該輻射的一部分將由該輻射吸收層所吸收。
  11. 一種用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法,包含:(A)在該結構上面提供材料層,該材料具有依據將由該結構所吸收之該輻射量而選擇的反射率;以及(B)使該結構及其上之該材料層經受具有該預定波長的輻射。
  12. 一種用於控制具有將由設置在半導體上的結構所吸收的預定波長帶之輻射量的方法,包含:(A)在該結構上面提供材料層,該材料具有依據將由該結構所吸收之該輻射量而選擇的反射率;以及(B)使該結構及其上之該材料層經受具有該預定波長帶的輻射。
TW107144313A 2017-12-22 2018-12-10 用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法 TWI693642B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201762609826P 2017-12-22 2017-12-22
US62/609,826 2017-12-22

Publications (2)

Publication Number Publication Date
TW201931471A TW201931471A (zh) 2019-08-01
TWI693642B true TWI693642B (zh) 2020-05-11

Family

ID=65013770

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107144313A TWI693642B (zh) 2017-12-22 2018-12-10 用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法

Country Status (8)

Country Link
US (1) US10541148B2 (zh)
EP (1) EP3729492A1 (zh)
JP (1) JP6929458B2 (zh)
KR (1) KR102394536B1 (zh)
CN (1) CN111226304A (zh)
IL (1) IL274237B (zh)
TW (1) TWI693642B (zh)
WO (1) WO2019125934A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6967024B2 (ja) * 2019-02-04 2021-11-17 株式会社東芝 半導体装置及びその製造方法
US11604307B1 (en) * 2019-09-24 2023-03-14 United States Of America As Represented By The Administrator Of Nasa Dark mirror optical stack and related systems

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201140738A (en) * 2010-01-15 2011-11-16 Solopower Inc Roll-to-roll evaporation system and method to manufacture group IBIIIAVIA photovoltaics

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3371213A (en) * 1964-06-26 1968-02-27 Texas Instruments Inc Epitaxially immersed lens and photodetectors and methods of making same
JPH023940U (zh) * 1987-06-30 1990-01-11
JPH023940A (ja) * 1988-06-22 1990-01-09 Oki Electric Ind Co Ltd 半導体素子の製造方法
US5189297A (en) * 1988-08-29 1993-02-23 Santa Barbara Research Center Planar double-layer heterojunction HgCdTe photodiodes and methods for fabricating same
DE4113969A1 (de) * 1991-04-29 1992-11-05 Telefunken Electronic Gmbh Verfahren zur herstellung von ohmschen kontakten fuer verbindungshalbleiter
US5336641A (en) * 1992-03-17 1994-08-09 Aktis Corporation Rapid thermal annealing using thermally conductive overcoat
CN100388517C (zh) * 2004-07-08 2008-05-14 夏普株式会社 氮化物系化合物半导体发光元件及其制造方法
JP2008066515A (ja) * 2006-09-07 2008-03-21 Nippon Telegr & Teleph Corp <Ntt> 半導体装置と半導体装置の製造法
JP2008182036A (ja) * 2007-01-24 2008-08-07 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
US20160300973A1 (en) * 2013-05-24 2016-10-13 U.S. Army Research Laboratory Attn: Rdrl-Loc-I Variable range photodetector with enhanced high photon energy response and method thereof
US9450147B2 (en) * 2013-12-27 2016-09-20 Apple Inc. LED with internally confined current injection area
US9917171B2 (en) * 2016-07-21 2018-03-13 International Business Machines Corporation Low-resistive, CMOS-compatible, Au-free ohmic contact to N—InP

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201140738A (en) * 2010-01-15 2011-11-16 Solopower Inc Roll-to-roll evaporation system and method to manufacture group IBIIIAVIA photovoltaics

Also Published As

Publication number Publication date
TW201931471A (zh) 2019-08-01
WO2019125934A1 (en) 2019-06-27
IL274237B (en) 2021-01-31
JP6929458B2 (ja) 2021-09-01
EP3729492A1 (en) 2020-10-28
US20190198346A1 (en) 2019-06-27
KR20200057076A (ko) 2020-05-25
IL274237A (en) 2020-06-30
KR102394536B1 (ko) 2022-05-06
CN111226304A (zh) 2020-06-02
JP2020537354A (ja) 2020-12-17
US10541148B2 (en) 2020-01-21

Similar Documents

Publication Publication Date Title
US9564334B2 (en) Method of manufacturing a semiconductor device
US5605724A (en) Method of forming a metal conductor and diffusion layer
JP2004235180A (ja) 半導体装置及びその製造方法
JP6037083B2 (ja) 半導体装置の製造方法
TWI693642B (zh) 用於控制具有將由設置在半導體上的結構所吸收的預定波長之輻射量的方法
US6531396B1 (en) Method of fabricating a nickel/platinum monsilicide film
US7622386B2 (en) Method for improved formation of nickel silicide contacts in semiconductor devices
US6287927B1 (en) Methods of thermal processing and rapid thermal processing
JP2019125802A (ja) ガリウム窒化物電界効果トランジスタ
WO2015159437A1 (ja) 半導体装置の製造方法
RU2703931C1 (ru) Способ изготовления кремниевых диодов шоттки
US5990005A (en) Method of burying a contact hole with a metal for forming multilevel interconnections
RU2619444C1 (ru) Способ изготовления омических контактов к нитридным гетероструктурам на основе Si/Al
JPH02296323A (ja) 集積回路装置の製造方法
KR101596113B1 (ko) 갈륨함유 질화물 반도체 소자의 저항성 금속 접촉 및 이의 제조 방법
KR102013515B1 (ko) 오믹 접촉 구조 및 이를 통해 제조된 반도체 소자
JPH06151354A (ja) 半導体素子の電極形成方法
KR101726995B1 (ko) 콘택 형성 방법
JP2653564B2 (ja) 半導体装置の製造方法
JPS6276566A (ja) 電界効果トランジスタの製造方法
JP2000091331A (ja) 絶縁膜の作製方法および半導体装置の製造方法
JPS63173321A (ja) 化合物半導体装置の製造方法
JPH0529256A (ja) 半導体装置の製造方法
JPS62156878A (ja) 半導体装置
JPH01274421A (ja) 半導体基板の熱処理方法