TWI690747B - 畫素陣列基板 - Google Patents

畫素陣列基板 Download PDF

Info

Publication number
TWI690747B
TWI690747B TW108103824A TW108103824A TWI690747B TW I690747 B TWI690747 B TW I690747B TW 108103824 A TW108103824 A TW 108103824A TW 108103824 A TW108103824 A TW 108103824A TW I690747 B TWI690747 B TW I690747B
Authority
TW
Taiwan
Prior art keywords
fan
out trace
trace
substrate
area
Prior art date
Application number
TW108103824A
Other languages
English (en)
Other versions
TW202022442A (zh
Inventor
廖柏軒
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to US16/457,933 priority Critical patent/US10629634B1/en
Priority to CN201910777860.9A priority patent/CN110416230B/zh
Application granted granted Critical
Publication of TWI690747B publication Critical patent/TWI690747B/zh
Publication of TW202022442A publication Critical patent/TW202022442A/zh

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Position Input By Displaying (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一種畫素陣列基板,包括在一排列方向上排列的多條訊號線、電性連接至訊號線的多個畫素結構、驅動元件以及多條扇出走線。多條扇出走線的每一條電性連接於多條訊號線的一條及驅動元件。一扇出走線組包括一第一扇出走線及一第二扇出走線。第一扇出走線之主要部在第一方向上延伸,而第一方向與排列方向具有第一角度α。第二扇出走線之主要部在第二方向上延伸,第二方向與排列方向具有第二角度β。第一角度α與第二角度β不同。此外,另一種畫素陣列基板也被提出。

Description

畫素陣列基板
本發明是有關於一種基板,且特別是有關於一種畫素陣列基板。
隨著顯示科技的發達與普及,消費者除了要求顯示面板具有高解析度、高對比、高色飽和度及廣視角等規格外,更要求顯示面板的外觀美感。舉例而言,消費者希望能顯示面板的邊框窄,甚至無邊框。一般而言,設置於顯示面板的主動區的多條訊號線需透過設置於顯示面板之邊框區(或者說,周邊區)的多條扇出走線電性連接至顯示面板的驅動元件。當顯示面板之解析度高時,訊號線的數量眾多,數量眾多的訊號線需透過數量眾多的扇出走線才能電性連接至顯示面板的驅動元件。然而,當扇出走線的數量眾多時,顯示面板之邊框的寬度縮減不易。此外,扇出走線的數量眾多時,扇出走線的遮蔽會使顯示面板的框膠的受光量過低,而無法完全固化。
本發明提供一種畫素陣列基板,包括所述畫素陣列基板的顯示面板能兼具窄邊框(slim boarder)、低寄生電容及高框膠固化率。
本發明的一種畫素陣列基板,包括基底、膠體、多條訊號線、多個畫素結構、驅動元件以及多條扇出走線。基底具有第一區以及第一區外的第二區。膠體設置於基底上,其中第一區位於膠體於基底之垂直投影以內,而第二區位於膠體於基底之垂直投影上及膠體於基底之垂直投影以外。多條訊號線設置於基底的第一區,其中多條訊號線的至少一部分在一排列方向上排列。多個畫素結構設置於基底的第一區,且電性連接至多條訊號線。驅動元件設置於基底的第二區。多條扇出走線的每一條電性連接於多條訊號線的一條及驅動元件。多條扇出走線包括至少一扇出走線組。至少一扇出走線組的每一組包括一第一扇出走線及一第二扇出走線。第一扇出走線具有一主要部,第二扇出走線具有一主要部,其中第一扇出走線之主要部的至少一部分與第二扇出走線之主要部的至少一部分位於第二區且部分重疊。第一扇出走線之主要部在第一方向上延伸,第一方向與排列方向具有第一角度α,第二扇出走線之主要部在第二方向上延伸,第二方向與排列方向具有第二角度β,而第一角度α與第二角度β不同。
本發明的另一種畫素陣列基板,包括基底、多條訊號線、多個畫素結構、驅動元件以及多條扇出走線。多條訊號線設置於基底上,且多條訊號線的至少一部分在一排列方向上排列。多個畫素結構電性連接至多條訊號線。驅動元件設置於基底上。多條扇出走線的每一條電性連接於多條訊號線的一條及驅動元件。多條扇出走線包括多個扇出走線組。多條扇出走線組的每一個包括一第一扇出走線及一第二扇出走線。第一扇出走線具有第一部分及第二部分,第二扇出走線具有第一部分及第二部分,其中第一扇出走線的第一部分與第二扇出走線的第一部分重疊,第一扇出走線之第二部分於基底上的一垂直投影與第二扇出走線之第二部分於基底上的一垂直投影具有一間距。第一扇出走線的第一部分與第一扇出走線的第二部分具有一交接點。多個扇出走線組之多條第一扇出走線的多個交接點之一連線的至少一部分不平行於排列方向。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於附圖中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件“上”或“連接到”另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為“直接在另一元件上”或“直接連接到”另一元件時,不存在中間元件。如本文所使用的,“連接”可以指物理及/或電性連接。再者,“電性連接”或“耦合”係可為二元件間存在其它元件。
本文使用的“約”、“近似”、或“實質上”包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,“約”可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。再者,本文使用的“約”、“近似”或“實質上”可依光學性質、蝕刻性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
圖1A為本發明第一實施例之畫素陣列基板的上視示意圖。圖1B及圖1C示出圖1A之一組扇出走線及驅動元件。
請參照圖1A,畫素陣列基板10包括基底100。基底100主要是用以承載畫素陣列基板10之元件之用。舉例而言,在本實施例中,基底100的材質可為玻璃、石英、有機聚合物、或是不透光/反射材料(例如:導電材料、晶圓、陶瓷、或其它可適用的材料)、或是其它可適用的材料。
畫素陣列基板10還包括膠體(sealant)180,設置於基底100上。舉例而言,在本實施例中,畫素陣列基板10還包括一配向膜(未繪示),配向膜設置於畫素陣列基板10之除了膠體180外的其它構件上,而膠體180係設置於配向膜上。在本實施例中,膠體180可以是光固化膠、或光固化膠與熱固化膠的組合。
基底100具有第一區100a以及第一區100a外的第二區100b。第一區100a位於膠體180於基底100之一垂直投影以內,而第二區100b位於膠體180於基底100之垂直投影上及膠體180於基底100之垂直投影以外。
畫素陣列基板10還包括設置於基底100之第一區100a上的多條訊號線SL1、多條訊號線SL2以及多個畫素結構PX。畫素結構PX可包括主動元件T及電性連接至主動元件T的畫素電極E。舉例而言,在本實施例中,主動元件T包括薄膜電晶體,薄膜電晶體具有源極S、閘極G與汲極D,而畫素電極E電性連接至薄膜電晶體的汲極D。多條訊號線SL1在排列方向d1上排列,多條訊號線SL2在排列方向d2上排列,其中排列方向d1與排列方向d2交錯。舉例而言,在本實施例中,排列方向d1與排列方向d2可選擇性地垂直,但本發明不以此為限。
多個畫素結構PX與多條訊號線SL1及多條訊號線SL2電性連接。舉例而言,在本實施例中,畫素結構PX之主動元件T的源極S電性連接至訊號線SL1,而畫素結構PX之主動元件T的閘極G電性連接至訊號線SL2。也就是說,在本實施例中,訊號線SL1可以是資料線,訊號線SL2可以是掃描線,但本發明不以此為限。
畫素陣列基板10還包括驅動元件170,設置於基底100的第二區100b上,且位於膠體180於基底100上之一垂直投影外。舉例而言,在本實施例中,驅動元件170包括積體電路(integrated circuit;IC),但本發明不以此為限。在本實施例中,驅動元件170具有一中心軸170X,中心軸170X的延伸方向(例如但不限於:方向d2)與多條訊號線SL1的排列方向d1交錯。
畫素陣列基板10還包括多條扇出走線FL1、FL2,設置於基底100上。具體而言,在本實施例中,多條扇出走線FL1、FL2於基底100上的多個垂直投影可位於多個畫素結構PX於基底100上的多個垂直投影與驅動元件170於基底100上的一垂直投影之間。多條扇出走線FL1、FL2的每一條電性連接於多條訊號線SL1、SL2的其中一條及驅動元件170。
在本實施例中,多條扇出走線FL1、FL2的每一條以電性連接至對應的一條訊號線SL1為示例。然而,本發明不限於此,在另一實施例中,多條扇出走線FL1、FL2也可電性連接至多條訊號線SL1及多條訊號線SL2;在又一實施例中,多條扇出走線FL1、FL2的每一條也可電性連接於對應的一條訊號線SL2。
多條扇出走線FL1、FL2包括至少一扇出走線組GP。每一扇出走線組GP包括一條第一扇出走線FL1及一條第二扇出走線FL2。在本實施例中,於同一扇出走線組GP中,第一扇出走線FL1與第二扇出走線FL2可分別形成於不同的兩導電層,所述兩導電層之間設有一絕緣層,但本發明不以此為限。在本實施例中,多條扇出走線FL1、FL2可包括多個扇出走線組GP,多個扇出走線組GP的多條第一扇出走線FL1及多條第二扇出走線FL2大致上在排列方向d1上交替排列,而同一組的一條第一扇出走線FL1及一條第二扇出走線FL2係部分重疊。
舉例而言,在本實施例中,一條第一扇出走線FL1具有一端部111、一主要部112及一端部113,第一扇出走線FL1的端部111連接至驅動元件170,第一扇出走線FL1的主要部112連接至第一扇出走線FL1的端部111,第一扇出走線FL1的端部113連接至第一扇出走線FL1的主要部112,與第一扇出走線FL1對應的一條訊號線SL1連接至第一扇出走線FL1的端部113;一條第二扇出走線FL2具有一端部121、一主要部122及一端部123,第二扇出走線FL2的端部121連接至驅動元件170,第二扇出走線FL2的主要部122連接至第二扇出走線FL2的端部121,第二扇出走線FL2的端部123連接至第二扇出走線FL2的主要部122,且與第二扇出走線FL2對應的另一條訊號線SL1連接至第二扇出走線FL2的端部123。
在本實施例中,一第一扇出走線FL1之一端部111的延伸方向與一第二扇出走線FL2之一端部121的延伸方向大致上可平行於排列方向d2,而多條第一扇出走線FL1的多個端部111與多條第二扇出走線FL2的多個端部121在排列方向d1上可交替排列。也就是說,多條第一扇出走線FL1的多個端部111與多條第二扇出走線FL2的多個端部121可不重疊。
另一方面,在本實施例中,一第一扇出走線FL1之一端部113的延伸方向與一第二扇出走線FL2之一端部123的延伸方向大致上可平行於排列方向d2,而多條第一扇出走線FL1的多個端部113與多條第二扇出走線FL2的多個端部123在排列方向d1上可交替排列。也就是說,多條第一扇出走線FL1的多個端部113與多條第二扇出走線FL2的多個端部123可不重疊。
於同一扇出走線組GP中,第一扇出走線 FL1之主要部112的至少一部分與第二扇出走線FL2之主要部122的至少一部分位於第二區100b且部分(partially)重疊。第一扇出走線FL1之主要部112在第一方向A1上延伸,第一方向A1與排列方向d1具有第一角度α(例如:銳角),第二扇出走線FL2之主要部121在第二方向A2上延伸,第二方向A2與排列方向d1具有第二角度β(例如:銳角),而第一角度α與第二角度β不同。也就是說,一扇出走線 FL1之主要部112的傾斜程度與第二扇出走線FL2之主要部122的傾斜程度不同。舉例而言,在本實施例中,第一角度α與第二角度β可滿足:
Figure 02_image001
請參照圖1A及圖1B,從另一角度而言,第一扇出走線FL1的主要部112具有與第一方向A1重合的第一中心軸XFL1,第二扇出走線FL2的主要部122具有與第二方向A2重合的第二中心軸XFL2,且第一中心軸XFL1與第二中心軸XFL2的距離S1隨著遠離驅動元件170而增加。請參照圖1A及圖1C,從再一角度而言,第一扇出走線FL1的主要部112與第二扇出走線FL2的主要部121具有重疊區O,且重疊區O的寬度W1隨著遠離驅動元件170而減少。
具體而言,在本實施例中,第一扇出走線 FL1之主要部112之靠近驅動元件170的一部分與第二扇出走線FL2之主要部122之靠近驅動元件170的一部分係彼此重疊,第一扇出走線 FL1之主要部112之靠近畫素結構PX的一部分與第二扇出走線FL2之主要部122之靠近畫素結構PX的一部分係彼此錯開。膠體180大致上設置於第一扇出走線 FL1之主要部112與第二扇出走線FL2之主要部122的重疊區O(標示於圖1C)上。膠體180大致上不設置於第一扇出走線 FL1之主要部112與第二扇出走線FL2之主要部122之完全錯開的區域。
也就說是,由於第一扇出走線FL1之主要部112的延伸方向A1與第二扇出走線FL2之主要部122的延伸方向A2不同,大部分的膠體180可設置在第一扇出走線 FL1與第二扇出走線FL2的重疊區O上。亦即,有較高比例之膠體180不會被扇出走線FL1、FL2遮蔽。藉此,在包括畫素陣列基板10之顯示面板(未繪示)的製程中,膠體180能接受到較多的光束,進而提高膠體180(或者說,框膠)的固化率。
此外,由於第一扇出走線FL1的一部分與第二扇出走線FL2的一部分重疊,且第一扇出走線FL1的另一部分與第二扇出走線FL2的另一部分不重疊,因此第一扇出走線FL1與第二扇出走線FL2之間的寄生電容值低,而有助於提升畫素陣列基板10的電性。簡言之,採用本實施例之畫素陣列基板10的顯示面板能兼具窄邊框(slim boarder)、低寄生電容以及高框膠固化率。
圖2A為本發明第二實施例之畫素陣列基板的上視示意圖。請參照圖2A,畫素陣列基板20包括基底100、多條訊號線SL1、SL2、多個畫素結構PX、驅動元件170及多條扇出走線FL1、FL2。多條訊號線SL1、SL2設置於基底100上。多條訊號線SL1在一排列方向d1上排列。多個畫素結構PX電性連接至多條訊號線SL1、SL2。驅動元件170設置於基底100上。多條扇出走線FL1、FL2的每一條電性連接於多條訊號線SL1、SL2的一條及驅動元件170。多條扇出走線FL1、FL2包括多個扇出走線組GP。多個扇出走線組GP的每一個包括一第一扇出走線FL1及一第二扇出走線FL2。同一扇出走線組GP的一第一扇出走線FL1及一第二扇出走線FL2部分重疊。
在本實施例中,第一扇出走線FL1具有由驅動元件170向對應之一條訊號線SL1依序排列且依序連接的部分211、部分212、部分213、部分214及部分215。舉例而言,在本實施例中,第一扇出走線FL1的部分211、部分213及部分215大致上可在排列方向d2上延伸,第一扇出走線FL1之部分212及部分214的延伸方向與排列方向d1及排列方向d2交錯。類似地,在本實施例中,第二扇出走線FL2具有由驅動元件170向對應之另一條訊號線SL1依序排列且依序連接的部分221、部分222、部分223、部分224及部分225。舉例而言,在本實施例中,第二扇出走線FL2的部分221、部分223及部分225大致上可在排列方向d2上延伸,第二扇出走線FL2之部分222及部分224的延伸方向與排列方向d1及排列方向d2交錯。
舉例而言,在本實施例中,第一扇出走線FL1的部分211與第二扇出走線FL2的部分221錯開。第一扇出走線FL1的部分212與第二扇出走線FL2的部分222可完全重疊。第一扇出走線FL1的部分213與第二扇出走線FL2的部分223錯開。也就是說,第一扇出走線FL1之部分213於基底100上的垂直投影與第二扇出走線FL2之部分223於基底100上的垂直投影具有一間距g(或者說,透光區)。第一扇出走線FL1的部分214與第二扇出走線FL2的部分224可部分重疊。第一扇出走線FL1的部分215與第二扇出走線FL2的部分225可錯開。
在本實施例中,第一扇出走線FL1的部分211、部分212、部分213、部分214及部分215可選擇性地形成於第一導電層,第二扇出走線FL2的部分221、部分222、部分223、部分224及部分225可選擇性地形成於第二導電層,其中第一導電層與第二導電層之間設有一絕緣層(未繪示)。
值得注意的是,每一扇出走線組GP之第一扇出走線FL1的部分212與第一扇出走線FL2的部分213具有一交接點P,交接點P也可視為同一組之第一扇出走線FL1與第二扇出走線FL2的分叉點,多個扇出走線組GP之多條第一扇出走線FL1的多個交接點P之一連線RL1的至少一部分不平行於排列方向d1。
從另一角度而言,驅動元件170具有一中心軸170X,多個交接點P的每一個與驅動元件170之中心軸170X之在排列方向d1上的一距離K隨著多個交接點P的所述的每一個靠近驅動元件170而增加。也就是說,多個交接點P的每一個與基底110之邊緣112在排列方向d2上的一距離A隨著多個交接點P的所述的每一個靠近驅動元件170的中心軸170X而增加。
畫素陣列基板20更包括一膠體180,設置於多個扇出走線組GP之多個間距g上。也就是說,有較高比例之膠體180不會被扇出走線FL1、FL2遮蔽。藉此,在包括畫素陣列基板20之顯示面板(未繪示)的製程中,膠體180能接受到較多的光束,進而提高膠體180(或者說,框膠)的固化率。
此外,由於第一扇出走線FL1的部分212與第二扇出走線FL2的部分222重疊,且第一扇出走線FL1的部分213與第二扇出走線FL2的部分223不重疊,因此第一扇出走線FL1與第二扇出走線FL2之間的寄生電容值低,而有助於提升畫素陣列基板20的電性。簡言之,採用本實施例之畫素陣列基板20的顯示面板能兼具窄邊框(slim boarder)、低寄生電容以及高框膠固化率。
圖2B為本發明另一實施例之畫素陣列基板的上視示意圖。圖2B的畫素陣列基板20B與圖2A的畫素陣列基板20相似,兩者的差異在於:在圖2B的實施例中,第一扇出走線FL1之部分212的線寬Wa大於第一扇出走線FL1之部分213的線寬W1’, 第二扇出走線FL2之部分222的線寬Wb大於第二扇出走線FL2之部分223的線寬W2’。
在本實施例中,由於間距g的大小足夠,因此,即便加大第一扇出走線FL1之部分212的線寬Wa,及/或加大第二扇出走線FL2之部分222的線寬Wb,膠體180的受光量仍足夠。在膠體180之受光量足夠的情況下,適當地增加第一扇出走線FL1之部分212的線寬Wa及/或第二扇出走線FL2之部分222的線寬Wb,有助於第一扇出走線FL1之阻抗及/或第二扇出走線FL2之阻抗的降低,能提升畫素陣列基板20B的電性。
圖3A為本發明第三實施例之畫素陣列基板的上視示意圖。圖3B為圖3A之一轉接結構TS1的剖面示意圖。圖3C為圖3A之另一轉接結構TS2的剖面示意圖。
請參照圖3A,畫素陣列基板20A包括基底100、多條訊號線SL1、SL2、多個畫素結構PX、驅動元件170及多條扇出走線FL1、FL2。多條訊號線SL1、SL2設置於基底100上。多條訊號線SL1在一排列方向d1上排列。多個畫素結構PX電性連接至多條訊號線SL1、SL2。驅動元件170設置於基底100上。多條扇出走線FL1、FL2的每一條電性連接於多條訊號線SL1、SL2的一條及驅動元件170。多條扇出走線FL1、FL2包括多個扇出走線組GP。多個扇出走線組GP的每一個包括一第一扇出走線FL1及一第二扇出走線FL2。同一扇出走線組GP的一第一扇出走線FL1及一第二扇出走線FL2部分重疊。
在本實施例中,第一扇出走線FL1具有由驅動元件170向對應之一條訊號線SL1依序排列且依序連接的部分311、部分312、部分313、第一轉接結構TS1、部分314及部分315。舉例而言,在本實施例中,第一扇出走線FL1的部分311及部分315大致上可在排列方向d2上延伸,第一扇出走線FL1之部分312及部分314的延伸方向與排列方向d1及排列方向d2交錯。類似地,在本實施例中,第二扇出走線FL2具有由驅動元件170向對應之另一條訊號線SL1依序排列且依序連接的部分321、部分322、部分323、第二轉接結構TS2、部分324及部分325。舉例而言,在本實施例中,第二扇出走線FL2的部分321及部分325大致上可在排列方向d2上延伸,第二扇出走線FL2之部分322及部分324的延伸方向與排列方向d1及排列方向d2交錯。
舉例而言,在本實施例中,第一扇出走線FL1的部分311與第二扇出走線FL2的部分321錯開。第一扇出走線FL1的部分312與第二扇出走線FL2的部分322可完全重疊。第一扇出走線FL1的部分313與第二扇出走線FL2的部分323錯開。也就是說,第一扇出走線FL1之部分313於基底100上的垂直投影與第二扇出走線FL2之部分323於基底100上的垂直投影具有一間距g。第一扇出走線FL1的部分314與第二扇出走線FL2的部分324可部分重疊。第一扇出走線FL1的部分315與第二扇出走線FL2的部分325可錯開。
在本實施例中,第一扇出走線FL1的部分311、部分312、及部分313和第二扇出走線FL2的部分324及部分325可選擇性地形成於第一導電層,第一扇出走線FL1的部分314及部分315和第二扇出走線FL2的部分321、部分322及部分323可選擇性地形成於第二導電層,其中第一導電層與第二導電層之間設有一絕緣層130(繪於圖3B及圖3C)。
與第二實施例不同的是,在本實施例中,每一扇出走線組GP的第一扇出走線FL1具有第一轉接結構TS1,連接於第一扇出走線FL1的部分312與第一扇出走線FL1的部分314之間;每一扇出走線組GP的第二扇出走線FL2的第二轉接結構TS2,連接於第二扇出走線FL2的部分322與第二扇出走線FL2的部分324之間;多個扇出走線組GP之多條第一扇出走線FL1的多個第一轉接結構TS1與多個扇出走線組GP之多條第二扇出走線FL2的多個第二轉接結構TS2的一連線RL2不平行於排列方向d1。
也就是說,在本實施例中,用以轉接不同之兩膜層(即前述之第一、二導電層)的多個第一轉接結構TS1及多個第二轉接結構TS2不是位於同一水平線。多個第一轉接結構TS1及多個第二轉接結構TS2不是位於邊框區(boarder)的中間,每一第一轉接結構TS1實質上可位於各自之第一扇出走線FL1之長度L1的一半處,每一第二轉接結構TS2實質上可位於各自之第二扇出走線FL2之長度L2的一半處。藉此,畫素陣列基板20A還可同時解決線路電性匹配的問題。
請參照圖3A及圖3B,在本實施例中,第一扇出走線FL1的第一轉接結構TS1包括導電圖案316、第一絕緣層130、導電圖案317、第二絕緣層150及橋接圖案318。導電圖案316直接連接於第一扇出走線FL1的部分313。第一轉接結構TS1的導電圖案316與第一扇出走線FL1的部分313可形成於同一膜層。導電圖案317直接連接於第一扇出走線FL1的部分314。第一轉接結構TS1的導電圖案317與第一扇出走線FL1的部分314可形成於同一膜層。第一絕緣層130設置於導電圖案316與導電圖案317之間。第二絕緣層150設置於導電圖案317上,且具有至少一接觸窗151a、151b。
橋接圖案318設置於第二絕緣層150上,且透過第二絕緣層150的至少一接觸窗151a、151b電性連接至導電圖案316及導電圖案317。在本實施例中,橋接圖案318係透過第二絕緣層150的接觸窗151a及第一絕緣層130的接觸窗131電性連接至導電圖案121,其中第二絕緣層150的接觸窗151a與第一絕緣層130的接觸窗131實質上可切齊;另一方面,橋接圖案318係透過第二絕緣層150的接觸窗151b電性連接至導電圖案142。在本實施例中,橋接圖案318與畫素電極E(標示於圖3A)可選擇性地形成於同一膜層。然而,本發明不限於此,根據其它實施例,第一轉接結構TS1也可以是其它樣態。
請參照圖3A及圖3C,在本實施例中,第二扇出走線FL2的第二轉接結構TS2包括導電圖案326、第一絕緣層130、導電圖案327、第二絕緣層150及橋接圖案328。導電圖案326直接連接於第二扇出走線FL2的部分323。第二轉接結構TS2的導電圖案326與第二扇出走線FL2的部分323可形成於同一膜層。導電圖案327直接連接於第二扇出走線FL2的部分324。第二轉接結構TS2的導電圖案327與第二扇出走線FL2的部分324可形成於同一膜層。第一絕緣層130設置於導電圖案326與導電圖案327之間。第二絕緣層150設置於導電圖案327上,且具有至少一接觸窗152a、152b。
橋接圖案328設置於第二絕緣層150上,且透過第二絕緣層150的至少一接觸窗152a、152b電性連接至導電圖案326及導電圖案327。在本實施例中,橋接圖案328係透過第二絕緣層150的接觸窗152a及第一絕緣層130的接觸窗132電性連接至導電圖案326,其中第二絕緣層150的接觸窗152a與第一絕緣層130的接觸窗132實質上可切齊;另一方面,橋接圖案328係透過第二絕緣層150的接觸窗152b電性連接至導電圖案327。在本實施例中,橋接圖案328與畫素電極E(標示於圖3A)可選擇性地形成於同一膜層。然而,本發明不限於此,根據其它實施例,第二轉接結構TS2也可以是其它樣態。
請參照圖3A,在本實施例中,畫素陣列基板20A還包括第三扇出走線FL3及第四扇出走線FL4,彼此相鄰且設置於多個扇出走線組GP與驅動元件170的中心軸170X之間。
第三扇出走線FL3具有部分331及部分341,分別屬於不同的兩膜層。舉例而言,第三扇出走線FL3的部分331與第一扇出走線FL1的部分311、312、313屬於同一膜層,第三扇出走線FL3的部分332與第一扇出走線FL1的部分314、315屬於同一膜層,但本發明不以此為限。第三扇出走線FL3還具有轉接結構TS3,連接於第三扇出走線FL3的部分331與第三扇出走線FL3的部分332之間。轉接結構TS3的構造與轉接結構TS1的構造實質上相同,轉接結構TS3與第三扇出走線FL3之其它部分331、332的連接方式和轉接結構TS1與第一扇出走線FL1之其它部分313、314的連接方式實質上相同,於此便不再重複繪示及描述。
第四扇出走線FL4具有部分341及部分342,分別屬於不同的兩膜層。舉例而言,第四扇出走線FL4的部分341與第二扇出走線FL2的部分321、322、323屬於同一膜層,第四扇出走線FL4的部分342與第二扇出走線FL2的部分324、325屬於同一膜層,但本發明不以此為限。第四扇出走線FL4還具有轉接結構TS4,連接於第四扇出走線FL4的部分341與第四扇出走線FL4的部分342之間。轉接結構TS4的構造與轉接結構TS2的構造實質上相同,轉接結構TS4與第四扇出走線FL4之其它部分341、342的連接方式和轉接結構TS2與第二扇出走線FL2之其它部分323、324的連接方式實質上相同,於此便不再重複繪示及描述。
值得注意的是,在本實施例中,多個扇出走線組GP的多個轉接結構TS1及多個轉接結構TS2、第三扇出走線FL3的第三轉接結構TS3及第四扇出走線FL4的第四轉接結構TS4的連線RL2與基底110的邊緣112具有距離K’,而距離K’隨著靠近驅動元件170的中心軸170X先增加再減少。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、20、20A、20B:畫素陣列基板
100:基底
112:邊緣
100a:第一區
100b:第二區
111、113、121、123:端部
112、122:主要部
130、150:絕緣層
131、132、151a、151b、152a、152b:接觸窗
170:驅動元件
170X、XFL1、XFL2:中心軸
180:膠體
211、212、213、214、215、221、222、223、224、225、311、312、313、314、315、321、322、323、324、325、331、332、341、342:部分
316、317、326、327:導電圖案
318、328:橋接圖案
D:汲極
d1、d2、A1、A2:方向
E:畫素電極
FL1、FL2、FL3、FL4:扇出走線
G:閘極
g:間距
GP:扇出走線組
L1、L2:長度
O:重疊區
RL1、RL2:連線
PX:畫素結構
P:交接點
SL1、SL2:訊號線
S:源極
S1、K、A、K’:距離
T:主動元件
TS1、TS2、TS3、TS4:轉接結構
W1:寬度
Wa、Wb、W1’、W2’:線寬
α、β:角度
圖1A為本發明第一實施例之畫素陣列基板的上視示意圖。 圖1B示出圖1A之一組扇出走線及驅動元件。 圖1C示出圖1A之一組扇出走線及驅動元件。 圖2A為本發明第二實施例之畫素陣列基板的上視示意圖。 圖2B為本發明另一實施例之畫素陣列基板的上視示意圖。 圖3A為本發明第三實施例之畫素陣列基板的上視示意圖。 圖3B為圖3A之一轉接結構TS1的剖面示意圖。 圖3C為圖3A之另一轉接結構TS2的剖面示意圖。
10:畫素陣列基板
100:基底
100a:第一區
100b:第二區
111、113、121、123:端部
112、122:主要部
170:驅動元件
170X:中心軸
180:膠體
D:汲極
d1、d2、A1、A2:方向
E:畫素電極
FL1、FL2:扇出走線
G:閘極
GP:扇出走線組
PX:畫素結構
SL1、SL2:訊號線
S:源極
T:主動元件
α、β:角度

Claims (15)

  1. 一種畫素陣列基板,包括:一基底,具有一第一區以及該第一區外的一第二區;一膠體,設置於該基底上,其中該第一區位於該膠體於該基底之一垂直投影以內,而該第二區位於該膠體於該基底之該垂直投影上及該膠體於該基底之該垂直投影以外;多條訊號線,設置於該基底的該第一區,其中該些訊號線的至少一部分在一排列方向上排列;多個畫素結構,設置於該基底的該第一區,且電性連接至該些訊號線;一驅動元件,設置於該基底的該第二區;以及多條扇出走線,其中該些扇出走線的每一條電性連接於該些訊號線的一條及該驅動元件;該些扇出走線包括至少一扇出走線組,該至少一扇出走線組的每一組包括一第一扇出走線及一第二扇出走線;該第一扇出走線具有一主要部,該第二扇出走線具有一主要部,其中該第一扇出走線之該主要部的至少一部分與該第二扇出走線之該主要部的至少一部分位於該第二區且部分重疊;該第一扇出走線之該主要部在一第一方向上延伸,該第一方向與該排列方向具有一第一角度α,該第二扇出走線之該主要部在一第二方向上延伸,該第二方向與該排列方向具有一第二角度β,而該第一角度α與該第二角度β不同; 該第一扇出走線的該主要部具有與該第一方向重合的一第一中心軸,該第二扇出走線的該主要部具有與該第二方向重合的一第二中心軸,且該第一中心軸與該第二中心軸的一距離隨著遠離該驅動元件而增加。
  2. 一種畫素陣列基板,包括:一基底,具有一第一區以及該第一區外的一第二區;一膠體,設置於該基底上,其中該第一區位於該膠體於該基底之一垂直投影以內,而該第二區位於該膠體於該基底之該垂直投影上及該膠體於該基底之該垂直投影以外;多條訊號線,設置於該基底的該第一區,其中該些訊號線的至少一部分在一排列方向上排列;多個畫素結構,設置於該基底的該第一區,且電性連接至該些訊號線;一驅動元件,設置於該基底的該第二區;以及多條扇出走線,其中該些扇出走線的每一條電性連接於該些訊號線的一條及該驅動元件;該些扇出走線包括至少一扇出走線組,該至少一扇出走線組的每一組包括一第一扇出走線及一第二扇出走線;該第一扇出走線具有一主要部,該第二扇出走線具有一主要部,其中該第一扇出走線之該主要部的至少一部分與該第二扇出走線之該主要部的至少一部分位於該第二區且部分重疊;該第一扇出走線之該主要部在一第一方向上延伸,該第一方 向與該排列方向具有一第一角度α,該第二扇出走線之該主要部在一第二方向上延伸,該第二方向與該排列方向具有一第二角度β,而該第一角度α與該第二角度β不同;該第一扇出走線的該主要部與該第二扇出走線的該主要部具有一重疊區,且該重疊區的寬度隨著遠離該驅動元件而減少。
  3. 如申請專利範圍第1或2項所述的畫素陣列基板,更包括:一絕緣層,設置於該第一扇出走線與該第二扇出走線之間。
  4. 一種畫素陣列基板,包括:一基底,具有一第一區以及該第一區外的一第二區;一膠體,設置於該基底上,其中該第一區位於該膠體於該基底之一垂直投影以內,而該第二區位於該膠體於該基底之該垂直投影上及該膠體於該基底之該垂直投影以外;多條訊號線,設置於該基底的該第一區,其中該些訊號線的至少一部分在一排列方向上排列;多個畫素結構,設置於該基底的該第一區,且電性連接至該些訊號線;一驅動元件,設置於該基底的該第二區;以及多條扇出走線,其中該些扇出走線的每一條電性連接於該些訊號線的一條及該驅動元件;該些扇出走線包括至少一扇出走線組,該至少一扇出走線組的每一組包括一第一扇出走線及一第二扇出走線; 該第一扇出走線具有一主要部,該第二扇出走線具有一主要部,其中該第一扇出走線之該主要部的至少一部分與該第二扇出走線之該主要部的至少一部分位於該第二區且部分重疊;該第一扇出走線之該主要部在一第一方向上延伸,該第一方向與該排列方向具有一第一角度α,該第二扇出走線之該主要部在一第二方向上延伸,該第二方向與該排列方向具有一第二角度β,而該第一角度α與該第二角度β不同;該第一角度α與該第二角度β滿足:0.001°<|α-β|<5°。
  5. 一種畫素陣列基板,包括:一基底;多條訊號線,設置於該基底上,且該些訊號線的至少一部分在一排列方向上排列;多個畫素結構,電性連接至該些訊號線;一驅動元件,設置於該基底上;以及多條扇出走線,其中該些扇出走線的每一條電性連接於該些訊號線的一條及該驅動元件;該些扇出走線包括多個扇出走線組,該些扇出走線組的每一個包括一第一扇出走線及一第二扇出走線;該第一扇出走線具有一第一部分以及一第二部分,該第二扇出走線具有一第一部分以及一第二部分,其中該第一扇出走線的該第一部分與該第二扇出走線的該第一部分重疊,該第一扇出走線之該第二部分於該基底上的一垂直投影與該第二扇出走線之該 第二部分於該基底上的一垂直投影具有一間距,而該第一扇出走線的該第一部分與該第一扇出走線的該第二部分具有一交接點;該些扇出走線組之多條第一扇出走線的多個交接點之一連線的至少一部分不平行於該排列方向。
  6. 如申請專利範圍第5項所述的畫素陣列基板,更包括:一膠體,設置於該些扇出走線組之多個間距上。
  7. 如申請專利範圍第5項所述的畫素陣列基板,其中該驅動元件具有一中心軸,該些交接點的每一個與該驅動元件之該中心軸之在該排列方向上的一距離隨著該些交接點的該每一個靠近該驅動元件而增加。
  8. 如申請專利範圍第5項所述的畫素陣列基板,更包括:一絕緣層,設置於該第一扇出走線與該第二扇出走線之間。
  9. 如申請專利範圍第5項所述的畫素陣列基板,其中該第一扇出走線之該第一部分的一線寬大於該第一扇出走線之該第二部分的一線寬。
  10. 如申請專利範圍第5項所述的畫素陣列基板,其中該第二扇出走線之該第一部分的一線寬大於該第二扇出走線之該第二部分的一線寬。
  11. 如申請專利範圍第5項所述的畫素陣列基板,其中該第一扇出走線還具有一第三部分,該第一扇出走線之該第一部分與該第一扇出走線之該第三部分分別屬於不同的兩膜層;該第一扇出走線還具有一第一轉接結構,連接於該第一扇出走線的該第一 部分與該第一扇出走線的該第三部分之間;該些扇出走線組之多條第一扇出走線的多個第一轉接結構的一連線不平行於該排列方向。
  12. 如申請專利範圍第11項所述的畫素陣列基板,其中該第二扇出走線還具有一第三部分,該第二扇出走線之該第一部分與該第二扇出走線之該第三部分分別屬於不同的兩膜層;該第二扇出走線還具有一第二轉接結構,連接於該第二扇出走線的該第一部分與該第二扇出走線的該第三部分之間;該些扇出走線組之該些第一扇出走線的該些第一轉接結構與該些扇出走線組之多條第二扇出走線的多個第二轉接結構的一連線不平行於該排列方向。
  13. 如申請專利範圍第12項所述的畫素陣列基板,其中該第一轉接結構位於該第一扇出走線之長度的一半處。
  14. 如申請專利範圍第12項所述的畫素陣列基板,其中該第二轉接結構位於該第二扇出走線之長度的一半處。
  15. 如申請專利範圍第12項所述的畫素陣列基板,其中該驅動元件具有一中心軸,而該些扇出走線更包括:一第三扇出走線及一第四扇出走線,彼此相鄰且設置於該些扇出走線組與該中心軸之間;該第三扇出走線具有一第一部分及一第二部分,分別屬於不同的兩膜層; 該第三扇出走線還具有一第三轉接結構,連接於該第三扇出走線的該第一部分與該第三扇出走線的該第二部分之間;該第四扇出走線具有一第一部分及一第二部分,分別屬於不同的兩膜層;該第四扇出走線還具有一第四轉接結構,連接於該第四扇出走線的該第一部分與該第四扇出走線的該第二部分之間;該些第一轉接結構、該些第二轉接結構、該第三轉接結構及該第四轉接結構的該連線與該基底的一邊緣具有一距離,該距離隨著靠近該驅動元件的該中心軸先增加再減少。
TW108103824A 2018-12-05 2019-01-31 畫素陣列基板 TWI690747B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US16/457,933 US10629634B1 (en) 2018-12-05 2019-06-29 Pixel array substrate
CN201910777860.9A CN110416230B (zh) 2018-12-05 2019-08-22 像素阵列基板

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201862775469P 2018-12-05 2018-12-05
US62/775,469 2018-12-05

Publications (2)

Publication Number Publication Date
TWI690747B true TWI690747B (zh) 2020-04-11
TW202022442A TW202022442A (zh) 2020-06-16

Family

ID=71132543

Family Applications (8)

Application Number Title Priority Date Filing Date
TW108103824A TWI690747B (zh) 2018-12-05 2019-01-31 畫素陣列基板
TW108103815A TWI697709B (zh) 2018-12-05 2019-01-31 畫素陣列基板
TW108113367A TWI699600B (zh) 2018-12-05 2019-04-17 顯示裝置
TW108113477A TWI709884B (zh) 2018-12-05 2019-04-17 觸控顯示裝置及其控制方法
TW108119193A TWI703390B (zh) 2018-12-05 2019-06-03 顯示裝置
TW108121280A TWI704395B (zh) 2018-12-05 2019-06-19 顯示裝置
TW108122218A TWI699749B (zh) 2018-12-05 2019-06-25 顯示面板
TW108126836A TWI699601B (zh) 2018-12-05 2019-07-29 畫素結構及其製造方法

Family Applications After (7)

Application Number Title Priority Date Filing Date
TW108103815A TWI697709B (zh) 2018-12-05 2019-01-31 畫素陣列基板
TW108113367A TWI699600B (zh) 2018-12-05 2019-04-17 顯示裝置
TW108113477A TWI709884B (zh) 2018-12-05 2019-04-17 觸控顯示裝置及其控制方法
TW108119193A TWI703390B (zh) 2018-12-05 2019-06-03 顯示裝置
TW108121280A TWI704395B (zh) 2018-12-05 2019-06-19 顯示裝置
TW108122218A TWI699749B (zh) 2018-12-05 2019-06-25 顯示面板
TW108126836A TWI699601B (zh) 2018-12-05 2019-07-29 畫素結構及其製造方法

Country Status (1)

Country Link
TW (8) TWI690747B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114035388A (zh) * 2021-11-30 2022-02-11 绵阳惠科光电科技有限公司 阵列基板和显示装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI750895B (zh) * 2020-08-21 2021-12-21 友達光電股份有限公司 電子裝置
TWI728909B (zh) * 2020-09-02 2021-05-21 凌巨科技股份有限公司 畫素結構
TWI760196B (zh) * 2021-04-21 2022-04-01 友達光電股份有限公司 畫素結構以及顯示面板
TWI847192B (zh) * 2022-04-25 2024-07-01 友達光電股份有限公司 觸控顯示裝置及其驅動方法
CN116339020B (zh) * 2023-05-30 2023-10-17 武汉华星光电技术有限公司 显示面板及显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10339880A (ja) * 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
TW201024874A (en) * 2008-12-25 2010-07-01 Chi Mei Optoelectronics Corp Thin film transistor array substrate of liquid crystal display module and method for repairing the same
US7893436B2 (en) * 2007-02-28 2011-02-22 Samsung Electronics Co., Ltd. Array substrate, display apparatus having the same
CN106292095A (zh) * 2016-09-22 2017-01-04 上海天马微电子有限公司 显示面板及显示装置
CN107065333A (zh) * 2017-04-20 2017-08-18 上海中航光电子有限公司 显示面板和显示装置
US9853062B2 (en) * 2013-07-19 2017-12-26 Sakai Display Products Corporation Display panel and display apparatus

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4094759B2 (ja) * 1999-02-05 2008-06-04 株式会社日立製作所 液晶表示装置
KR100560452B1 (ko) * 2004-04-29 2006-03-13 삼성에스디아이 주식회사 발광 표시 패널 및 발광 표시 장치
KR100641002B1 (ko) * 2004-04-30 2006-11-02 엘지.필립스 엘시디 주식회사 액정 표시 장치
KR20070109030A (ko) * 2006-05-09 2007-11-15 삼성에스디아이 주식회사 전자방출표시소자 및 그의 구동방법
TW200827880A (en) * 2006-12-29 2008-07-01 Innolux Display Corp Liquid crystal panel
KR20090022597A (ko) * 2007-08-31 2009-03-04 삼성전자주식회사 터치패널 및 이를 구비한 표시장치
KR101323391B1 (ko) * 2008-12-12 2013-10-29 엘지디스플레이 주식회사 액정표시장치
US8717265B2 (en) * 2009-04-20 2014-05-06 Apple Inc. Staggered line inversion and power reduction system and method for LCD panels
TWI604594B (zh) * 2009-08-07 2017-11-01 半導體能源研究所股份有限公司 半導體裝置及包括該半導體裝置之電話、錶、和顯示裝置
TWI403811B (zh) * 2009-12-31 2013-08-01 Innolux Corp 具有多域垂直配向式畫素結構的基板及其製作方法、液晶顯示面板、液晶顯示裝置
US8456582B2 (en) * 2010-09-07 2013-06-04 Au Optronics Corporation Active device, pixel structure and display panel
US9122116B2 (en) * 2011-07-20 2015-09-01 Sharp Kabushiki Kaisha Active matrix substrate and display panel including the same
TWI465819B (zh) * 2012-07-13 2014-12-21 Au Optronics Corp 液晶顯示面板
TWI494911B (zh) * 2012-09-24 2015-08-01 Innocom Tech Shenzhen Co Ltd 液晶顯示裝置及其驅動方法
TWI518382B (zh) * 2013-06-26 2016-01-21 友達光電股份有限公司 畫素結構及具有此畫素結構的顯示面板
KR102069821B1 (ko) * 2013-07-03 2020-01-28 삼성디스플레이 주식회사 액정 표시 장치
CN203433244U (zh) * 2013-08-06 2014-02-12 福建华映显示科技有限公司 具共用电极传导结构的电子装置
TW201619678A (zh) * 2014-11-26 2016-06-01 友達光電股份有限公司 畫素結構及顯示面板
KR102301499B1 (ko) * 2015-04-28 2021-09-13 삼성디스플레이 주식회사 액정 표시 장치
CN105159490B (zh) * 2015-08-24 2019-02-15 重庆京东方光电科技有限公司 触控显示面板及其驱动方法和触控显示装置
TWI564873B (zh) * 2015-11-03 2017-01-01 奇景光電股份有限公司 觸控顯示系統及其驅動裝置與驅動方法
CN105336304A (zh) * 2015-12-14 2016-02-17 深圳市华星光电技术有限公司 基于hsd结构的显示面板和显示装置
CN105388647B (zh) * 2015-12-15 2019-09-24 武汉华星光电技术有限公司 液晶面板的扇出走线结构及液晶面板
TWI569426B (zh) * 2015-12-24 2017-02-01 財團法人工業技術研究院 畫素陣列結構、顯示面板以及畫素陣列結構的製作方法
TWI571671B (zh) * 2016-02-19 2017-02-21 友達光電股份有限公司 液晶顯示面板
JP6695711B2 (ja) * 2016-03-10 2020-05-20 株式会社ジャパンディスプレイ 表示装置及び表示装置のタッチ検出方法
TWI581043B (zh) * 2016-10-04 2017-05-01 友達光電股份有限公司 畫素結構
TWI607268B (zh) * 2017-02-20 2017-12-01 友達光電股份有限公司 畫素結構
TWI671578B (zh) * 2018-03-30 2019-09-11 友達光電股份有限公司 畫素結構及觸控面板

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10339880A (ja) * 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
US7893436B2 (en) * 2007-02-28 2011-02-22 Samsung Electronics Co., Ltd. Array substrate, display apparatus having the same
TW201024874A (en) * 2008-12-25 2010-07-01 Chi Mei Optoelectronics Corp Thin film transistor array substrate of liquid crystal display module and method for repairing the same
US9853062B2 (en) * 2013-07-19 2017-12-26 Sakai Display Products Corporation Display panel and display apparatus
CN106292095A (zh) * 2016-09-22 2017-01-04 上海天马微电子有限公司 显示面板及显示装置
CN107065333A (zh) * 2017-04-20 2017-08-18 上海中航光电子有限公司 显示面板和显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114035388A (zh) * 2021-11-30 2022-02-11 绵阳惠科光电科技有限公司 阵列基板和显示装置

Also Published As

Publication number Publication date
TWI699749B (zh) 2020-07-21
TW202022442A (zh) 2020-06-16
TWI699601B (zh) 2020-07-21
TW202022842A (zh) 2020-06-16
TW202022447A (zh) 2020-06-16
TW202022582A (zh) 2020-06-16
TWI709884B (zh) 2020-11-11
TWI699600B (zh) 2020-07-21
TW202022462A (zh) 2020-06-16
TWI697709B (zh) 2020-07-01
TW202022834A (zh) 2020-06-16
TWI704395B (zh) 2020-09-11
TWI703390B (zh) 2020-09-01
TW202022441A (zh) 2020-06-16
TW202022465A (zh) 2020-06-16

Similar Documents

Publication Publication Date Title
TWI690747B (zh) 畫素陣列基板
CN110416230B (zh) 像素阵列基板
US10371980B2 (en) Display substrate, display panel and display device
US20210082962A1 (en) Tft array substrate and display device
US11194204B2 (en) Pixel array substrate
US11764227B2 (en) Array substrate, display panel and display device
KR102362557B1 (ko) Psva 액정 디스플레이 패널
US11586085B2 (en) Display apparatus
TWI695215B (zh) 元件基板及拼接電子裝置
US20040141136A1 (en) Electro-optic device and electronic apparatus
US11049891B2 (en) Pixel array substrate
CN113287062B (zh) 显示基板及其制备方法、显示装置
TWI706307B (zh) 觸控顯示裝置
US8253871B2 (en) Vertical alignment liquid crystal display device
US11901369B2 (en) Pixel array substrate
TW202032238A (zh) 畫素陣列基板及其驅動方法
US20230328902A1 (en) Display apparatus
TWI706192B (zh) 畫素陣列基板
TWI722890B (zh) 畫素陣列基板
TWI802393B (zh) 畫素陣列基板
CN104102030A (zh) 液晶显示装置
TWI706387B (zh) 畫素陣列基板
TWI830563B (zh) 電子裝置
TW202433442A (zh) 顯示裝置
TWM652690U (zh) 鏡片組件及ar眼鏡