TWI685232B - 高速信號通信電路及採用該電路的通信系統 - Google Patents

高速信號通信電路及採用該電路的通信系統 Download PDF

Info

Publication number
TWI685232B
TWI685232B TW107130737A TW107130737A TWI685232B TW I685232 B TWI685232 B TW I685232B TW 107130737 A TW107130737 A TW 107130737A TW 107130737 A TW107130737 A TW 107130737A TW I685232 B TWI685232 B TW I685232B
Authority
TW
Taiwan
Prior art keywords
differential
port
signal
transmission
terminal
Prior art date
Application number
TW107130737A
Other languages
English (en)
Other versions
TW202011721A (zh
Inventor
巫朝發
黃志正
Original Assignee
大陸商北京集創北方科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商北京集創北方科技股份有限公司 filed Critical 大陸商北京集創北方科技股份有限公司
Priority to TW107130737A priority Critical patent/TWI685232B/zh
Application granted granted Critical
Publication of TWI685232B publication Critical patent/TWI685232B/zh
Publication of TW202011721A publication Critical patent/TW202011721A/zh

Links

Images

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

一種高速信號通信電路,具有:一第一通信電路,具有一第一傳輸通道以 供一第一發送端及一第一接收端以差動的方式傳輸一第一信號;一第二通信電路,具有一第二傳輸通道以供一第二發送端及一第二接收端以差動的方式傳輸一第二信號;以及一輔助通信電路,其中,該輔助通信電路係利用該第一傳輸通道及該第二傳輸通道傳輸一輔助差動信號,該輔助差動信號之一正端信號係該第一信號之一共模信號,且該輔助差動信號之一負端信號係該第二信號之一共模信號。

Description

高速信號通信電路及採用該電路的通信系統
本發明係有關於高速信號通信電路,特別是關於一種具有輔助 通信電的高速信號通信電路。
現有的高速串列資料通信主要係藉由一高速差動信號傳輸資 料,而在資料的傳輸過程中,該高速差動信號會從一發送端輸出,經過一傳輸通道,然後在一接收端被接收。此外,為達成高速串列資料通信,一般的通信電路會在一發送端和一接收端之間增設一輔助通信機制。
請參照圖1,其繪示一習知高速串列資料通信電路的電路圖。如 圖1所示,該習知高速串列資料通信電路具有一主要通信電路及一輔助通信電路,其中,該主要通信電路包含一差動信號發送單元10、一第一傳輸通道20及一差動信號接收單元30;且該輔助通信電路包含一發送放大器11、一接收放大器12、一第二傳輸通道21、一發送放大器31及一接收放大器32。
然而,圖1的技術方案除了主要的通信通道(第一傳輸通道20)以 外,還需要額外的輔助通信通道(第二傳輸通道21),因此其成本會大幅增加。
請參照圖2,其繪示另一習知高速串列資料通信電路的電路圖。 如圖2所示,該習知高速串列資料通信電路具有一差動信號發送單元41、一共模信號接收單元42、一傳輸通道50、一共模信號發送單元61及一差動信號接收單元62。
於操作時,通過共模信號發送單元61輸出一共模信號至傳輸通 道50,其中該共模信號的頻率遠小於傳輸通道50上所傳輸的一差動信號的頻率,圖2的高速串列資料通信電路乃可在進行正向高速信號傳輸(其差動信號傳輸路徑為:差動信號發送單元41→傳輸通道50→差動信號接收單元62)的同時實現反向信號傳輸(其共模信號傳輸路徑為:共模信號發送單元61→傳輸通道50→共模信號接收單元42)。
另外,在圖2的技術方案中,由於雜訊、環境干擾等因素,該共 模信號須有足夠大的電位擺幅方能有效實現反向信號傳輸。然而,當該共模信號的電位擺幅變大時,卻會影響到高速差分信號的接收,且會引入EMI (electromagnetic interference;電磁干擾 )等問題。
為解決上述問題,本領域亟需一新穎的高速串列資料的通信架 構。
本發明之一目的在於揭露一種高速信號通信電路,其可在利用 兩個傳輸通道進行一高速信號傳輸作業時,同時利用所述兩個傳輸通道進行一正向或反向輔助信號傳輸作業。
本發明之另一目的在於揭露一種高速信號通信電路,其可在利 用兩個傳輸通道進行一高速信號傳輸作業時,同時利用所述兩個傳輸通道進行一正向、反向交替輔助信號傳輸作業。
本發明之另一目的在於揭露一種高速信號通信電路,其可在利 用四個傳輸通道進行一高速信號傳輸作業時,同時利用所述四個傳輸通道的兩個傳輸通道進行一正向輔助信號傳輸作業及利用所述四個傳輸通道的另兩個傳輸通道進行一反向輔助信號傳輸作業。
本發明之又一目的在於揭露一種通信系統,其可在利用至少一 對傳輸通道進行一高速信號傳輸作業時,同時利用所述至少一對傳輸通道進行至少一種輔助信號傳輸作業。
為達前述目的,一種高速信號通信電路乃被提出,其具有:
一第一通信電路,具有一第一傳輸通道以供一第一發送端及一 第一接收端以差動的方式傳輸一第一信號;
一第二通信電路,具有一第二傳輸通道以供一第二發送端及一 第二接收端以差動的方式傳輸一第二信號;以及
一輔助通信電路,其中,該輔助通信電路係利用該第一傳輸通 道及該第二傳輸通道傳輸一輔助差動信號,該輔助差動信號之一正端信號係該第一信號之一共模信號,且該輔助差動信號之一負端信號係該第二信號之一共模信號。
在一實施例中,該輔助差動信號係一正向或反向傳輸之信號。 在一實施例中,該輔助差動信號係一正向、反向交替傳輸之信號。
為達前述目的,另一種高速信號通信電路乃被提出,其具有: 一第一通信電路,具有一第一傳輸通道以供一第一發送端及一第一接收端以差動的方式傳輸一第一信號;
一第二通信電路,具有一第二傳輸通道以供一第二發送端及一 第二接收端以差動的方式傳輸一第二信號;
一第三通信電路,具有一第三傳輸通道以供一第三發送端及一 第三接收端以差動的方式傳輸一第三信號;
一第四通信電路,具有一第四傳輸通道以供一第四發送端及一 第四接收端以差動的方式傳輸一第四信號;
一第一輔助通信電路,其中,該第一輔助通信電路係利用該第 一傳輸通道及該第二傳輸通道傳輸一正向輔助差動信號,該正向輔助差動信號之一正端信號係該第一信號之一共模信號,且該正向輔助差動信號之一負端信號係該第二信號之一共模信號;以及
一第二輔助通信電路,其中,該第二輔助通信電路係利用該第 三傳輸通道及該第四傳輸通道傳輸一反向輔助差動信號,該反向輔助差動信號之一正端信號係該第三信號之一共模信號,且該反向輔助差動信號之一負端信號係該第四信號之一共模信號。
另外,本發明進一步提出一種通信系統,其具有一通信介面, 且該通信介面係藉由前述之高速信號通信電路傳輸資料。
在可能的實施例中,該通信介面係一V-by-one高速串列資料通信 介面、一HDMI資料通信介面、一EDP資料通信介面、一PCIE資料通信介面或一USB資料通信介面。
為使 貴審查委員能進一步瞭解本發明之結構、特徵及其目的, 茲附以圖式及較佳具體實施例之詳細說明後。
以下將先說明本發明的原理。請一併參照圖3a及圖3b,其中,圖 3a繪示一以單端方式傳輸的輔助信號波形圖;以及圖3b繪示一以差動方式傳輸的輔助信號波形圖。如圖3a及圖3b所示,圖3a中的共模信號的擺幅遠大於圖3b中的第一共模信號和第二共模信號的擺幅,因此,圖3a的單端方式傳輸會增加接收機的設計難度,且會帶來嚴重的EMI。相對地,由於圖3b的差動方式傳輸可降低第一共模信號和第二共模信號的擺幅,因此,其不僅可降低接收機的設計難度,且可降低EMI及對第一高速差動信號和第二高速差動信號的干擾。
請參照圖4,其繪示本發明之高速信號通信電路之一實施例的電 路圖。如圖4所示,該高速信號通信電路具有一第一通信電路、一第二通信電路、一輔助信號發送單元133及一輔助信號接收單元113,其中,該第一通信電路具有一第一差動信號發送單元111、一第一傳輸通道121及一第一差動信號接收單元131,且該第二通信電路具有一第二差動信號發送單元112、一第二傳輸通道122及一第二差動信號接收單元132。
第一傳輸通道121具有一對傳輸線,該對傳輸線具有由一連接端 A及一連接端B所組成之一第一連接埠以與第一差動信號發送單元111之一差動輸出埠耦接,及由一連接端C及一連接端D所組成之一第二連接埠以與第一差動信號接收單元131之一差動輸入埠耦接;第二傳輸通道122具有一對傳輸線,該對傳輸線具有由一連接端E及一連接端F所組成之一第三連接埠以與第二差動信號發送單元112之一差動輸出埠耦接,及由一連接端G及一連接端H所組成之一第四連接埠以與第二差動信號接收單元132之一差動輸入埠耦接;以及輔助信號發送單元133具有一正輸出端及一負輸出端,輔助信號接收單元113具有一正輸入端及一負輸入端,其中,該正輸出端係與第一傳輸通道121之連接端C耦接(該正輸出端亦可與連接端D耦接),該負輸出端係與第二傳輸通道122之連接端H耦接(該負輸出端亦可與連接端G耦接),該正輸入端係與第一傳輸通道121之連接端A耦接(該正輸入端亦可與連接端B耦接),且該負輸入端係與第二傳輸通道122之連接端F耦接(該負輸入端亦可與連接端E耦接),俾以在第一傳輸通道121之一傳輸線和第二傳輸通道122之一傳輸線之間,利用二共模信號之差值反向傳輸一輔助信號。也就是說,依上述的設計,圖4的高速信號通信電路在利用第一傳輸通道121和第二傳輸通道122進行一正向高速信號傳輸作業時,可同時利用第一傳輸通道121和第二傳輸通道122進行一反向輔助信號傳輸作業。
請參照圖5,其繪示本發明之高速信號通信電路之另一實施例的 電路圖。如圖5所示,該高速信號通信電路具有一第一通信電路、一第二通信電路、一輔助信號發送單元213及一輔助信號接收單元233,其中,該第一通信電路具有一第一差動信號發送單元211、一第一傳輸通道221及一第一差動信號接收單元231,且該第二通信電路具有一第二差動信號發送單元212、一第二傳輸通道222及一第二差動信號接收單元232。
第一傳輸通道221具有一對傳輸線,該對傳輸線具有由一連接端 A及一連接端B所組成之一第一連接埠以與第一差動信號發送單元211之一差動輸出埠耦接,及由一連接端C及一連接端D所組成之一第二連接埠以與第一差動信號接收單元231之一差動輸入埠耦接;第二傳輸通道222具有一對傳輸線,該對傳輸線具有由一連接端E及一連接端F所組成之一第三連接埠以與第二差動信號發送單元212之一差動輸出埠耦接,及由一連接端G及一連接端H所組成之一第四連接埠以與第二差動信號接收單元232之一差動輸入埠耦接;以及輔助信號發送單元213具有一正輸出端及一負輸出端,輔助信號接收單元233具有一正輸入端及一負輸入端,其中,該正輸出端係與第一傳輸通道221之連接端A耦接(該正輸出端亦可與連接端B耦接),該負輸出端係與第二傳輸通道222之連接端F耦接(該負輸出端亦可與連接端E耦接),該正輸入端係與第一傳輸通道221之連接端C耦接(該正輸入端亦可與連接端D耦接),且該負輸入端係與第二傳輸通道222之連接端H耦接(該負輸入端亦可與連接端G耦接),俾以在第一傳輸通道221之一傳輸線和第二傳輸通道222之一傳輸線之間,利用二共模信號之差值正向傳輸一輔助信號。也就是說,依上述的設計,圖5的高速信號通信電路在利用第一傳輸通道221和第二傳輸通道222進行一正向高速信號傳輸作業時,可同時利用第一傳輸通道221和第二傳輸通道222進行一正向輔助信號傳輸作業。
請參照圖6,其繪示本發明之高速信號通信電路之另一實施例的 電路圖。如圖6所示,該高速信號通信電路具有一第一通信電路、一第二通信電路、一第一輔助信號發送單元313a、一第一輔助信號接收單元333a、一第二輔助信號發送單元333b及一第二輔助信號接收單元313b,其中,該第一通信電路具有一第一差動信號發送單元311、一第一傳輸通道321及一第一差動信號接收單元331,且該第二通信電路具有一第二差動信號發送單元312、一第二傳輸通道322及一第二差動信號接收單元332。
第一傳輸通道321具有一對傳輸線,該對傳輸線具有由一連接端 A及一連接端B所組成之一第一連接埠以與第一差動信號發送單元311之一差動輸出埠耦接,及由一連接端C及一連接端D所組成之一第二連接埠以與第一差動信號接收單元331之一差動輸入埠耦接;第二傳輸通道322具有一對傳輸線,該對傳輸線具有由一連接端E及一連接端F所組成之一第三連接埠以與第二差動信號發送單元312之一差動輸出埠耦接,及由一連接端G及一連接端H所組成之一第四連接埠以與第二差動信號接收單元332之一差動輸入埠耦接;第一輔助信號發送單元313a具有一正輸出端及一負輸出端,第一輔助信號接收單元333a具有一正輸入端及一負輸入端,其中,該正輸出端係與第一傳輸通道321之連接端A耦接(該正輸出端亦可與連接端B耦接),該負輸出端係與第二傳輸通道322之連接端F耦接(該負輸出端亦可與連接端E耦接),該正輸入端係與第一傳輸通道321之連接端C耦接(該正輸入端亦可與連接端D耦接),且該負輸入端係與第二傳輸通道322之連接端H耦接(該負輸入端亦可與連接端G耦接),俾以在第一傳輸通道321之一傳輸線和第二傳輸通道322之一傳輸線之間,利用二共模信號之差值正向傳輸一第一輔助信號。
第二輔助信號發送單元333b具有一正輸出端及一負輸出端,第 二輔助信號接收單元313b具有一正輸入端及一負輸入端,其中,該正輸出端係與第一傳輸通道321之連接端C耦接(該正輸出端亦可與連接端D耦接),該負輸出端係與第二傳輸通道322之連接端H耦接(該負輸出端亦可與連接端G耦接),該正輸入端係與第一傳輸通道321之連接端A耦接(該正輸入端亦可與連接端B耦接),且該負輸入端係與第二傳輸通道322之連接端F耦接(該負輸入端亦可與連接端E耦接),俾以在第一傳輸通道321之一傳輸線和第二傳輸通道322之一傳輸線之間,利用二共模信號之差值反向傳輸一第二輔助信號,且該第二輔助信號和該第一輔助信號具有交替的傳輸時間。也就是說,依上述的設計,圖6的高速信號通信電路在利用第一傳輸通道321和第二傳輸通道322進行一正向高速信號傳輸作業時,可同時利用第一傳輸通道321和第二傳輸通道322進行一正向、反向交替的輔助信號傳輸作業。
請參照圖7,其繪示本發明之高速信號通信電路之又一實施例的 電路圖。如圖7所示,該高速信號通信電路具有一第一通信電路、一第二通信電路、一第三通信電路、一第四通信電路、一輔助信號發送單元133、一輔助信號接收單元113,一輔助信號發送單元413及一輔助信號接收單元433,其中,該第一通信電路具有一第一差動信號發送單元111、一第一傳輸通道121及一第一差動信號接收單元131,該第二通信電路具有一第二差動信號發送單元112、一第二傳輸通道122及一第二差動信號接收單元132,該第三通信電路具有一第三差動信號發送單元411、一第三傳輸通道421及一第三差動信號接收單元431,且該第四通信電路具有一第四差動信號發送單元412、一第四傳輸通道422及一第四差動信號接收單元432。
第一傳輸通道121具有一對傳輸線,該對傳輸線具有由一連接端 A1及一連接端B1所組成之一第一連接埠以與第一差動信號發送單元111之一差動輸出埠耦接,及由一連接端C1及一連接端D1所組成之一第二連接埠以與第一差動信號接收單元131之一差動輸入埠耦接;第二傳輸通道122具有一對傳輸線,該對傳輸線具有由一連接端E1及一連接端F1所組成之一第三連接埠以與第二差動信號發送單元112之一差動輸出埠耦接,及由一連接端G1及一連接端H1所組成之一第四連接埠以與第二差動信號接收單元132之一差動輸入埠耦接;以及輔助信號發送單元133具有一正輸出端及一負輸出端,輔助信號接收單元113具有一正輸入端及一負輸入端,其中,該正輸出端係與第一傳輸通道121之連接端C1耦接(該正輸出端亦可與連接端D1耦接),該負輸出端係與第二傳輸通道122之連接端H1耦接(該負輸出端亦可與連接端G1耦接),該正輸入端係與第一傳輸通道121之連接端A1耦接(該正輸入端亦可與連接端B1耦接),且該負輸入端係與第二傳輸通道122之連接端F1耦接(該負輸入端亦可與連接端E1耦接),俾以在第一傳輸通道121之一傳輸線和第二傳輸通道122之一傳輸線之間,利用兩個共模信號之差值反向傳輸一第一輔助信號。
第三傳輸通道421具有一對傳輸線,該對傳輸線具有由一連接端 A2及一連接端B2所組成之一第五連接埠以與第三差動信號發送單元411之一差動輸出埠耦接,及由一連接端C2及一連接端D2所組成之一第六連接埠以與第三差動信號接收單元431之一差動輸入埠耦接;第四傳輸通道422具有一對傳輸線,該對傳輸線具有由一連接端E2及一連接端F2所組成之一第七連接埠以與第四差動信號發送單元412之一差動輸出埠耦接,及由一連接端G2及一連接端H2所組成之一第八連接埠以與第四差動信號接收單元432之一差動輸入埠耦接;以及輔助信號發送單元413具有一正輸出端及一負輸出端,輔助信號接收單元433具有一正輸入端及一負輸入端,其中,該正輸出端係與第三傳輸通道421之連接端A2耦接(該正輸出端亦可與連接端B2耦接),該負輸出端係與第四傳輸通道422之連接端F2耦接(該負輸出端亦可與連接端E2耦接),該正輸入端係與第三傳輸通道421之連接端C2耦接(該正輸入端亦可與連接端D2耦接),且該負輸入端係與第四傳輸通道422之連接端H2耦接(該負輸入端亦可與連接端G2耦接),俾以在第三傳輸通道421之一傳輸線和第四傳輸通道422之一傳輸線之間,利用兩個共模信號之差值正向傳輸一第二輔助信號。也就是說,依上述的設計,圖7的高速信號通信電路在利用第一傳輸通道221、第二傳輸通道222、第三傳輸通道421及第四傳輸通道422進行一正向高速信號傳輸作業時,可同時利用第一傳輸通道221和第二傳輸通道222進行一反向輔助信號傳輸作業,及利用第三傳輸通道421和第四傳輸通道422進行一正向輔助信號傳輸作業。
另外,依上述的說明,本發明進一步揭示一種通信系統,該通 信系統具有一通信介面,且該通信介面係藉由前述之高速信號通信電路傳輸資料,其中,該通信介面可為一V-by-one(一種平板顯示器的信號傳輸接口標準)高速串列資料通信介面、一HDMI(high definition multimedia interface;高畫質多媒體介面)資料通信介面、一EDP(embedded display port;嵌入式顯示埠)資料通信介面、一PCIE(peripheral component interconnect-express快速型周邊部件互連)資料通信介面或一USB(universal serial bus;通用序列匯流排)資料通信介面。 藉由前述所揭露的設計,本發明乃具有以下的優點: 1.本發明之高速信號通信電路可在利用兩個傳輸通道進行一高速信號傳輸作業時,同時利用所述兩個傳輸通道進行一正向或反向輔助信號傳輸作業。 2.本發明之高速信號通信電路可在利用兩個傳輸通道進行一高速信號傳輸作業時,同時利用所述兩個傳輸通道進行一正向、反向交替輔助信號傳輸作業。 3.本發明之高速信號通信電路可在利用四個傳輸通道進行一高速信號傳輸作業時,同時利用所述四個傳輸通道的兩個傳輸通道進行一正向輔助信號傳輸作業及利用所述四個傳輸通道的另兩個傳輸通道進行一反向輔助信號傳輸作業。 4.本發明之通信系統可在利用至少一對傳輸通道進行一高速信號傳輸作業時,同時利用所述至少一對傳輸通道進行至少一種輔助信號傳輸作業。
本案所揭示者,乃較佳實施例,舉凡局部之變更或修飾而源於 本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論就目的、手段與功效,在在顯示其迥異於 習知技術,且其首先發明合於實用,亦在在符合發明之專利要件,懇請 貴審查委員明察,並祈早日賜予專利,俾嘉惠社會,實感德便。
10‧‧‧差動信號發送單元
20‧‧‧第一傳輸通道
30‧‧‧差動信號接收單元
11‧‧‧發送放大器
12‧‧‧接收放大器
21‧‧‧第二傳輸通道
31‧‧‧發送放大器
32‧‧‧接收放大器
41‧‧‧差動信號發送單元
42‧‧‧共模信號接收單元
50‧‧‧傳輸通道
61‧‧‧共模信號發送單元
62‧‧‧差動信號接收單元
111‧‧‧第一差動信號發送單元
121‧‧‧第一傳輸通道
131‧‧‧第一差動信號接收單元
112‧‧‧第二差動信號發送單元
122‧‧‧第二傳輸通道
132‧‧‧第二差動信號接收單元
133‧‧‧輔助信號發送單元
113‧‧‧輔助信號接收單元
211‧‧‧第一差動信號發送單元
221‧‧‧第一傳輸通道
231‧‧‧第一差動信號接收單元
212‧‧‧第二差動信號發送單元
222‧‧‧第二傳輸通道
232‧‧‧第二差動信號接收單元
213‧‧‧輔助信號發送單元
233‧‧‧輔助信號接收單元
311‧‧‧第一差動信號發送單元
321‧‧‧第一傳輸通道
331‧‧‧第一差動信號接收單元
312‧‧‧第二差動信號發送單元
322‧‧‧第二傳輸通道
332‧‧‧第二差動信號接收單元
313a‧‧‧第一輔助信號發送單元
333a‧‧‧第一輔助信號接收單元
333b‧‧‧第二輔助信號發送單元
313b‧‧‧第二輔助信號接收單元
411‧‧‧第三差動信號發送單元
421‧‧‧第三傳輸通道
431‧‧‧第三差動信號接收單元
412‧‧‧第四差動信號發送單元
422‧‧‧第四傳輸通道
432‧‧‧第四差動信號接收單元
413‧‧‧輔助信號發送單元
433‧‧‧輔助信號接收單元
圖1繪示一習知高速串列資料通信電路的電路圖。 圖2繪示另一習知高速串列資料通信電路的電路圖。 圖3a繪示一以單端方式傳輸的輔助信號波形圖。 圖3b繪示一以差動方式傳輸的輔助信號波形圖。 圖4繪示本發明之高速信號通信電路之一實施例的電路圖。 圖5繪示本發明之高速信號通信電路之另一實施例的電路圖。 圖6繪示本發明之高速信號通信電路之另一實施例的電路圖。 圖7繪示本發明之高速信號通信電路之又一實施例的電路圖。
111‧‧‧第一差動信號發送單元
121‧‧‧第一傳輸通道
131‧‧‧第一差動信號接收單元
112‧‧‧第二差動信號發送單元
122‧‧‧第二傳輸通道
132‧‧‧第二差動信號接收單元
133‧‧‧輔助信號發送單元
113‧‧‧輔助信號接收單元

Claims (6)

  1. 一種高速信號通信電路,其具有:一第一通信電路,具有一第一差動信號發送單元、一第一傳輸通道及一第一差動信號接收單元,該第一傳輸通道具有一對傳輸線,該對傳輸線具有一第一連接埠以與該第一差動信號發送單元之一差動輸出埠耦接,及一第二連接埠以與該第一差動信號接收單元之一差動輸入埠耦接;一第二通信電路,具有一第二差動信號發送單元、一第二傳輸通道及一第二差動信號接收單元,該第二傳輸通道具有一對傳輸線,該對傳輸線具有一第三連接埠以與該第二差動信號發送單元之一差動輸出埠耦接,及一第四連接埠以與該第二差動信號接收單元之一差動輸入埠耦接;一輔助信號發送單元,具有一正輸出端以耦接該第一差動信號接收單元的該差動輸入埠的一正輸入端和該第二連接埠之一正連接端,且具有一負輸出端以耦接該第二差動信號接收單元的該差動輸入埠的一正輸入端和該第四連接埠之一負連接端;及一輔助信號接收單元,具有一正輸入端以耦接該第一差動信號發送單元的該差動輸出埠的一正輸出端和該第一連接埠的一正連接端,且具有一負輸入端以耦接該第二差動信號發送單元的該差動輸出埠的一正輸出端和該第三連接埠的一負連接端;其中,在該第一傳輸通道之一傳輸線上傳輸一第一共模信號及在該第二傳輸通道之一傳輸線上傳輸一第二共模信號,以利用該第一共模信號和該第二共模信號的差值反向傳輸一輔助信號。
  2. 一種高速信號通信電路,其具有:一第一通信電路,具有一第一差動信號發送單元、一第一傳輸通道及一第一差動信號接收單元,該第一傳輸通道具有一對傳輸線,該對傳輸線具有一第一連接埠以與該第一差動信號發送單元之一差動輸出埠耦接,及一第二連接埠以與該第一差動信號接收單元之一差動輸入埠耦接;一第二通信電路,具有一第二差動信號發送單元、一第二傳輸通道及一第 二差動信號接收單元,該第二傳輸通道具有一對傳輸線,該對傳輸線具有一第三連接埠以與該第二差動信號發送單元之一差動輸出埠耦接,及一第四連接埠以與該第二差動信號接收單元之一差動輸入埠耦接;一輔助信號發送單元,具有一正出輸端以耦接該第一差動信號發送單元的該差動輸出埠的一正輸出端和該第一連接埠之一正連接端,且具有一負輸出端以耦接該第二差動信號發送單元的該差動輸出埠的一正輸入端和該第三連接埠之一負連接端;及一輔助信號接收單元,具有一正輸入端以耦接該第一差動信號發送單元的該差動輸出埠的一正輸出端和該第一連接埠之一正連接端,且具有一負輸出端以耦接該第二差動信號發送單元的該差動輸出埠的一正輸入端和該第三連接埠之一負連接端;其中,在該第一傳輸通道之一傳輸線上傳輸一第一共模信號及在該第二傳輸通道之一傳輸線上傳輸一第二共模信號,以利用該第一共模信號和該第二共模信號的差值正向傳輸一輔助信號。
  3. 一種高速信號通信電路,其具有:一第一通信電路,具有一第一差動信號發送單元、一第一傳輸通道及一第一差動信號接收單元,該第一傳輸通道具有一對傳輸線,該對傳輸線具有一第一連接埠以與該第一差動信號發送單元之一差動輸出埠耦接,及一第二連接埠以與該第一差動信號接收單元之一差動輸入埠耦接;一第二通信電路,具有一第二差動信號發送單元、一第二傳輸通道及一第二差動信號接收單元,該第二傳輸通道具有一對傳輸線,該對傳輸線具有一第三連接埠以與該第二差動信號發送單元之一差動輸出埠耦接,及一第四連接埠以與該第二差動信號接收單元之一差動輸入埠耦接;一第一輔助信號發送單元,具有一正輸出端以耦接該第一差動信號發送單元的該差動輸出埠的一正輸出端和該第一連接埠之一正連接端,且具有一負輸出端以耦接該第二差動信號發送單元的該差動輸出埠的一負輸出端和該第三連接埠之一負連接端; 一第二輔助信號發送單元,具有一正輸出端以耦接該第一差動信號接收單元的該差動輸入埠的一正輸入端和該第二連接埠的一正連接端,且具有一負輸出端以耦接該第二差動信號接收單元的該差動輸入埠的一負輸入端和該第四連接埠的一負連接端;一第一輔助信號接收單元,具有一正輸入端以耦接該第一差動信號接收單元的該差動輸入埠的該正輸入端和該第二連接埠之該正連接端,且具有一負輸入端以耦接該第二差動信號接收單元的該差動輸入埠的該負輸入端和該第四連接埠之該負連接端;及一第二輔助信號接收單元,具有一正輸入端以耦接該第一差動信號發送單元的該差動輸出埠的該正輸出端和該第一連接埠的該正連接端,且具有一負輸入端以耦接該第二差動信號發送單元的該差動輸出埠的該負輸出端和該第三連接埠的該負連接端;其中,在該第一傳輸通道之一傳輸線上傳輸一第一共模信號及在該第二傳輸通道之一傳輸線上傳輸一第二共模信號,以利用該第一共模信號和該第二共模信號的差值反向傳輸一第一輔助信號;其中,在該第一傳輸通道之該傳輸線上傳輸一第三共模信號及在該第二傳輸通道之該傳輸線上傳輸一第四共模信號,以利用該第三共模信號和該第四共模信號的差值正向傳輸一第二輔助信號,且該第二輔助信號和該第一輔助信號具有交替的傳輸時間。
  4. 一種高速信號通信電路,其具有:一第一通信電路,具有一第一差動信號發送單元、一第一傳輸通道及一第一差動信號接收單元,該第一傳輸通道具有一對傳輸線,該對傳輸線具有一第一連接埠以與該第一差動信號發送單元之一差動輸出埠耦接,及一第二連接埠以與該第一差動信號接收單元之一差動輸入埠耦接;一第二通信電路,具有一第二差動信號發送單元、一第二傳輸通道及一第二差動信號接收單元,該第二傳輸通道具有一對傳輸線,該對傳輸線具有一第三連接埠以與該第二差動信號發送單元之一差動輸出埠耦接,及一第四連接埠 以與該第二差動信號接收單元之一差動輸入埠耦接;一第一輔助信號發送單元,具有一正輸出端以耦接該第一差動信號接收單元的該差動輸入埠的一正輸入端和該第二連接埠之一正連接端,且具有一負輸出端以耦接該第二差動信號接收單元的該差動輸入埠的一正輸入端和該第四連接埠之一負連接端;一第一輔助信號接收單元,具有一正輸入端以耦接該第一差動信號發送單元的該差動輸出埠的一正輸出端和該第一連接埠的一正連接端,且具有一負輸入端以耦接該第二差動信號發送單元的該差動輸出埠的一正輸出端和該第三連接埠的一負連接端;其中,在該第一傳輸通道之一傳輸線上傳輸一第一共模信號及在該第二傳輸通道之一傳輸線上傳輸一第二共模信號,以利用該第一共模信號和該第二共模信號的差值反向傳輸一第一輔助信號;一第三通信電路,具有一第三差動信號發送單元、一第三傳輸通道及一第三差動信號接收單元,該第三傳輸通道具有一對傳輸線,該對傳輸線具有一第五連接埠以與該第三差動信號發送單元之一差動輸出埠耦接,及一第六連接埠以與該第三差動信號接收單元之一差動輸入埠耦接;一第四通信電路,具有一第四差動信號發送單元、一第四傳輸通道及一第四差動信號接收單元,該第四傳輸通道具有一對傳輸線,該對傳輸線具有一第七連接埠以與該第四差動信號發送單元之一差動輸出埠耦接,及一第八連接埠以與該第四差動信號接收單元之一差動輸入埠耦接;一第二輔助信號發送單元,具有一正輸出端以耦接該第三差動信號發送單元的該差動輸出埠的一正輸出端和該第五連接埠的一正連接端,且具有一負輸出端以耦接該第四差動信號發送單元的該差動輸出埠的一負輸出端和該第七連接埠的一負連接端;及一第二輔助信號接收單元,具有一正入輸端以耦接該第三差動信號接收單元的該差動輸入埠的一正輸入端和該第六連接埠之一正連接端,且具有一負輸入端以耦接該第四差動信號接收單元的該差動輸入埠的一正輸入端和該第八連接埠之一負連接端; 其中,在該第三傳輸通道之一傳輸線上傳輸一第三共模信號及在該第四傳輸通道之一傳輸線上傳輸一第四共模信號,以利用該第三共模信號和該第四共模信號的差值反向傳輸一第二輔助信號。
  5. 一種通信系統,其具有一通信介面,且該通信介面係藉由申請專利範圍第1至4項中任一項所述之高速信號通信電路傳輸資料。
  6. 如申請專利範圍第5項所述之通信系統,其中該通信介面係由一V-by-one高速串列資料通信介面、一HDMI資料通信介面、一EDP資料通信介面、一PCIE資料通信介面和一USB資料通信介面所組成群組所選擇的一種通信介面。
TW107130737A 2018-08-31 2018-08-31 高速信號通信電路及採用該電路的通信系統 TWI685232B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW107130737A TWI685232B (zh) 2018-08-31 2018-08-31 高速信號通信電路及採用該電路的通信系統

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107130737A TWI685232B (zh) 2018-08-31 2018-08-31 高速信號通信電路及採用該電路的通信系統

Publications (2)

Publication Number Publication Date
TWI685232B true TWI685232B (zh) 2020-02-11
TW202011721A TW202011721A (zh) 2020-03-16

Family

ID=70413542

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107130737A TWI685232B (zh) 2018-08-31 2018-08-31 高速信號通信電路及採用該電路的通信系統

Country Status (1)

Country Link
TW (1) TWI685232B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101997572A (zh) * 2009-08-17 2011-03-30 索尼公司 信息处理装置和信号传输方法
CN102204156A (zh) * 2008-10-27 2011-09-28 晶像股份有限公司 使用共模信令在差分对上的独立链接
CN103312312A (zh) * 2012-03-14 2013-09-18 瑞萨电子株式会社 半导体器件
CN104160669A (zh) * 2012-02-23 2014-11-19 晶像股份有限公司 在数量减少的物理信道上传输多个差分信号
US20160142199A1 (en) * 2014-02-13 2016-05-19 Samsung Electronics Co., Ltd. High-speed interface apparatus and deskew method thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102204156A (zh) * 2008-10-27 2011-09-28 晶像股份有限公司 使用共模信令在差分对上的独立链接
CN101997572A (zh) * 2009-08-17 2011-03-30 索尼公司 信息处理装置和信号传输方法
CN104160669A (zh) * 2012-02-23 2014-11-19 晶像股份有限公司 在数量减少的物理信道上传输多个差分信号
CN103312312A (zh) * 2012-03-14 2013-09-18 瑞萨电子株式会社 半导体器件
US20160142199A1 (en) * 2014-02-13 2016-05-19 Samsung Electronics Co., Ltd. High-speed interface apparatus and deskew method thereof

Also Published As

Publication number Publication date
TW202011721A (zh) 2020-03-16

Similar Documents

Publication Publication Date Title
US8321600B2 (en) Asymmetrical universal serial bus communications
JP2002204272A (ja) 信号伝送装置および信号伝送システム
US7411421B1 (en) Apparatus and method for generating differential signal using single-ended drivers
WO2011052141A1 (ja) データ伝送システム
TW201804737A (zh) C型通用序列匯流排切換電路
US10523259B2 (en) Transmitter and communication system
TWI685232B (zh) 高速信號通信電路及採用該電路的通信系統
US8626975B1 (en) Communication interface with reduced signal lines
TWI644218B (zh) 利用晶片內串聯器/解串聯器的控制器-實體層連接
JP5659799B2 (ja) 送受信装置及び信号伝送装置
US8174286B2 (en) Transceiver circuits
US10276918B2 (en) System and electronic device
JP7248249B2 (ja) 通信回路、及び通信方法
US11824966B2 (en) Receiver and transmitter for high speed data and low speed command signal transmissions
TWI727480B (zh) 影像處理晶片
CN103516636B (zh) 一种低压差分信号传输接收器
CN102035571B (zh) 信号传收电路以及噪声抑制电路
TW202030976A (zh) 用以支援多種介面標準的放大器之負載電路及驅動電路
GB2432468A (en) An integrated optical SERDES transceiver circuit using LVDS amplifiers
JP7227429B2 (ja) アナログフロントエンド受信機
KR100986042B1 (ko) 멀티 페어 데이터 인터페이스가 가능한 소스 드라이버 집적회로 및 상기 소스 드라이버 집적회로를 구비하는 디스플레이 패널 구동시스템
TWI657672B (zh) 傳送單元
JP2023042572A (ja) 半導体集積回路の汎用入出力モジュール
KR100871835B1 (ko) 메모리 시스템 및 메모리 시스템의 신호전송 방법
JPS58219826A (ja) 双方向性送受信回路