TWI676886B - 系統負載偵測裝置和方法 - Google Patents

系統負載偵測裝置和方法 Download PDF

Info

Publication number
TWI676886B
TWI676886B TW107139096A TW107139096A TWI676886B TW I676886 B TWI676886 B TW I676886B TW 107139096 A TW107139096 A TW 107139096A TW 107139096 A TW107139096 A TW 107139096A TW I676886 B TWI676886 B TW I676886B
Authority
TW
Taiwan
Prior art keywords
system load
load detection
detection device
resistor
signal
Prior art date
Application number
TW107139096A
Other languages
English (en)
Other versions
TW202018458A (zh
Inventor
何明宗
Ming-Tsung Ho
游春傑
Chun-jie YU
黃昱安
Yu-an HUANG
Original Assignee
廣達電腦股份有限公司
Quanta Computer Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 廣達電腦股份有限公司, Quanta Computer Inc. filed Critical 廣達電腦股份有限公司
Priority to TW107139096A priority Critical patent/TWI676886B/zh
Priority to CN201811383017.4A priority patent/CN111143137B/zh
Priority to US16/410,220 priority patent/US11048314B2/en
Application granted granted Critical
Publication of TWI676886B publication Critical patent/TWI676886B/zh
Publication of TW202018458A publication Critical patent/TW202018458A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2215Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test error correction or detection circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3058Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations
    • G06F11/3062Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations where the monitored property is the power consumption
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/263Arrangements for using multiple switchable power supplies, e.g. battery and AC
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3212Monitoring battery levels, e.g. power saving mode being initiated when battery voltage goes below a certain level
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computing Systems (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)
  • Power Sources (AREA)

Abstract

本發明提供一種系統負載偵測裝置。系統負載偵測裝置包括一處理裝置、一偵測電路,以及一控制器。偵測電路偵測一交流轉接器是否已抽離系統負載偵測裝置,以產生一偵測信號。當交流轉接器已抽離系統負載偵測裝置時,偵測信號從一第一準位轉換為一第二準位。控制器耦接偵測電路和處理裝置。此外,控制器接收偵測信號,並根據偵測信號,決定是否觸發產生一降頻信號來啟動一降頻機制,以降低系統負載。

Description

系統負載偵測裝置和方法
本發明說明書主要係有關於一系統負載偵測技術,特別係有關於藉由一偵測電路來偵測交流轉接器是否已抽離之系統負載偵測技術。
當筆電系統需要進行全速運作時,會需要較高的電源,以滿足較高的負載需求。舉例來說,隨著電腦技術的進步,目前筆電中的中央處理器(Central Processing Unit,CPU)和圖形處理器(Graphics Processing Unit,GPU)通常會具有允許超過其平台最高散熱設計的高功率性能。其中一個性能就是是動態超頻功能(又稱為高功率或渦輪模式(turbo boost mode))。動態超頻功能可使中央處理器和圖形處理器能夠在超越其基本工作頻率之上運行。
一般來說,當筆電接上交流轉接器(Adaptor)時,依目前的交流轉接器的規格,應可足以提供該系統全速運作所需的耗能。然而,當交流轉接器抽離筆電,改由筆電內部的電池來供電時,由於受限於筆電內部的電池材料之能量密度,以及受限於筆電內部機構大小,因此常常無法找到能供系統全速運轉所需耗能規格的電池。
舉例來說,當系統在由交流轉接器供電,且在一交流運作模式(AC Operation Mode)下進行全速運作時,若突然需要將交流轉接器抽離筆電,會讓系統在全速運作的情況下被迫改由機器內部的電池供電(即進入一直流運作模式(DC Operation Mode))。當系統從交流運作模式切換到直流運作模式時,系統可能會因為電池提供的電力不足而被迫斷電關機。因此,如何在系統電力不足的情況下,避免被迫斷電關機(shutdown)以及電池超過負荷,將是個值得討論之課題。
有鑑於上述先前技術之問題,本發明提供一系統負載偵測技術,特別係有關於偵測電路來偵測交流轉接器是否已抽離之系統負載偵測裝置和方法。
根據本發明之一實施例提供一種系統負載偵測裝置。上述系統負載偵測裝置包括一處理裝置、一偵測電路,以及一控制器。偵測電路偵測一交流轉接器是否已抽離上述系統負載偵測裝置,以產生一偵測信號。當上述交流轉接器已抽離上述系統負載偵測裝置時,上述偵測信號從一第一準位轉換為一第二準位。控制器耦接上述偵測電路和處理裝置。此外,控制器接收上述偵測信號,並根據上述偵測信號,決定是否觸發產生一降頻信號來啟動一降頻機制,以降低系統負載。
根據本發明一些實施例,偵測電路可包括一第一電阻、一第二電阻,以及一比較器。比較器耦接第一電阻和第二電阻。比較器比較經過第一電阻和第二電阻分壓之一分壓電壓和一參考電壓,以產生偵測信號。
根據本發明一些實施例,偵測電路可包括一第三電阻、一第四電阻、一識別針腳連接端、一開關以及一比較器。開關耦接上述第三電阻、第四電阻和上述識別針腳連接端。比較器耦接上述開關。當開關關閉後,比較器比較經過上述第一電阻和上述第二電阻分壓之一分壓電壓和一參考電壓,以產生上述偵測信號。
根據本發明之一實施例提供一種系統負載偵測方法。上述系統負載偵測方法適用一系統負載偵測裝置。上述系統負載偵測方法包括,藉由上述系統負載偵測裝置之一偵測裝置偵測一交流轉接器是否已抽離上述系統負載偵測裝置,以產生一偵測信號;藉由上述系統負載偵測裝置之一控制器接收上述偵測信號;以及根據上述偵測信號,決定是否觸發產生一降頻信號來啟動一降頻機制,以降低系統負載。當上述交流轉接器已抽離上述系統負載偵測裝置時,上述偵測信號從一第一準位轉換為一第二準位。
關於本發明其他附加的特徵與優點,此領域之熟習技術人士,在不脫離本發明之精神和範圍內,當可根據本案實施方法中所揭露之系統負載偵測裝置和方法,做些許的更動與潤飾而得到。
本章節所敘述的是實施本發明之最佳方式,目的在於說明本發明之精神而非用以限定本發明之保護範圍,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
第1圖係顯示根據本發明之一實施例所述之系統負載偵測裝置100之方塊圖。根據本發明一實施例,系統負載偵測裝置100可係指一筆記型電腦,但本發明不以此為限。如第1圖所示,系統負載偵測裝置100可包括一偵測電路110、一控制器120、一處理裝置130,以及一電池140。需注意地是,在第1圖所示之方塊圖,僅係為了方便說明本發明之實施例,但本發明並不以此為限。指系統負載偵測裝置100亦可包含其他元件。
如第1圖所示,控制器120會耦接至偵測電路110以及處理裝置130。根據本發明之一實施例,控制器120可係一嵌入式控制器(embedded controller,EC),但本發明不以此為限。控制器120可用以進行系統負載偵測裝置100之電源管理。此外,根據本發明之一實施例,處理裝置130可包括一中央處理器(Central Processing Unit,CPU)131以及一圖形處理器(Graphics Processing Unit,GPU)132(如第4圖所示)。
根據本發明之實施例,當系統負載偵測裝置100係藉由一交流轉接器(adaptor)200耦接一交流電源來取得電源時,系統負載偵測裝置100會操作在一交流操作模式(AC Operation Mode)。當系統負載偵測裝置100係藉由其內部之電池140來取得電源(即交流轉接器200被抽離系統負載偵測裝置100時)時,系統負載偵測裝置100會操作在一直流操作模式(DC Operation Mode)。
根據本發明之一實施例,偵測電路110會偵測交流轉接器200是否已抽離系統負載偵測裝置100,以產生一偵測信號ACOK,並將偵測信號ACOK傳送給控制器120。當系統負載偵測裝置100從一交流操作模式轉換為一直流操作模式(即交流轉接器200被抽離系統負載偵測裝100)時,偵測電路110所產生之偵測信號ACOK會從一第一準位(例如:一高準位)轉換為一第二準位(例如:一低準位)。當系統負載偵測裝置100從一直流操作模式轉換為一交流操作模式(即交流轉接器200重新接回系統負載偵測裝100)時,偵測電路110所產生之偵測信號ACOK會從第二準位(例如:一低準位)轉換為第一準位(例如:一高準位)。因此,當偵測信號ACOK傳送給控制器120後,控制器120可立即根據偵測信號ACOK得知交流轉接器200是否和系統負載偵測裝置100相連接。
第2圖係顯示根據本發明之一實施例所述之偵測電路110之方塊圖。如第2圖所示,偵測電路110可包含一第一電阻R1、一第二電阻R2,以及一比較器210。第一電阻R1之一端會接收系統電源VA(即系統電源之正電壓),另一端會耦接第二電阻R2和比較器210。在本發明之實施例中,當系統負載偵測裝置100係藉由交流轉接器200來取得電源時,系統電源VA可視為交流轉接器200之直流端之電壓。第二電阻R2之一端會耦接第一電阻R1和比較器210,另一端會耦接一接地GND(即系統電源之負電壓)。比較器210之一輸入端(即端點ACDET)會接收經過第一電阻R1和第二電阻R2分壓後之分壓訊號V ACDET(即分壓電壓),另一輸入端則會接收一參考電壓Vref。比較器210會去比較分壓訊號V ACDET和參考電壓Vref,以產生偵測信號ACOK,並將產生之偵測信號ACOK傳送給控制器120。在此實施例中,當系統負載偵測裝置100係藉由交流轉接器200來取得電源時,分壓訊號V ACDET會大於參考電壓Vref。因此,當分壓訊號V ACDET大於參考電壓Vref時,比較器210所產生之偵測信號ACOK會係第一準位(例如:高準位)。此外,當交流轉接器200抽離系統負載偵測裝置100時,由於系統電源VA會下降,因此分壓訊號V ACDET將會小於參考電壓Vref。因此,當分壓訊號V ACDET小於參考電壓Vref時,比較器210所產生之偵測信號ACOK會係第二準位(例如:低準位)。
根據本發明之一實施例,當控制器120得知偵測信號ACOK係第二準位時,控制器120可立即判斷交流轉接器200已抽離系統負載偵測裝100。因此,控制器120會立即觸發產生一降頻信號Prochot#來啟動一降頻(throttling)機制,以防止系統負載偵測裝100因電力不足而關機(shutdown)。當系統負載偵測裝100在降頻機制時,系統負載偵測裝100之處理裝置130(例如:第4圖之中央處理器131和圖形處理器132)會進行降頻,以降低系統負載偵測裝100之系統負載。關於如何產生降頻信號Prochot#之詳細內容,底下會以第4圖來做說明。
一般來說,交流轉接器200被抽離系統負載偵測裝100可包含兩種方式,一種係由交流轉接器200之交流端(交流轉接器200連接交流電源之那端)被抽離,另一種則係從交流轉接器200之直流端(交流轉接器200連接系統負載偵測裝100之那端)。然而,當交流轉接器200係從其直流端被抽離系統負載偵測裝置100時,系統電源VA會下降得很快,因而使得系統負載偵測裝置100有可能來不及啟動一降頻(throttling)機制。因此,為了讓系統負載偵測裝置100在交流轉接器200係從其直流端被抽離系統負載偵測裝置100之情況,可更立即地判斷交流轉接器200已被抽離系統負載偵測裝100,本發明之一實施例中提出另一種偵測電路110之設計方式。底下將會以第3A-3B圖做說明。
第3A圖係顯示根據本發明之一實施例所述之偵測電路300之電路圖。在此實施例中,偵測電路110中更可包含一偵測電路300。偵測電路300會耦接到第2圖所示之偵測電路110之端點ACDET,以決定是否產生偵測信號ACOK。如第3A圖所示,偵測電路300可包含一第三電阻R3、一第四電阻R4、一識別針腳(Identified Pin,ID Pin)連接端ADP_ID,以及一開關310。第三電阻R3之一端會接收系統電源VA(即系統電源之正電壓),另一端會耦接識別針腳連接端ADP_ID、第四電阻R4和開關310。第四電阻R4之一端會耦接識別針腳連接端ADP_ID、第三電阻R3和開關310,另一端會耦接一接地GND(即系統電源之負電壓)。根據本發明一實施例,開關310可係一N型場效電晶體。開關310之汲極會耦接到偵測電路110之端點ACDET。
第3B圖係顯示根據本發明之一實施例所示之交流轉接器200之直流端連接器接頭之示意圖。如第3B圖所示,交流轉接器200之直流端連接器接頭的金屬環外圈340會耦接到系統負載偵測裝置100之接地GND,且交流轉接器200之直流端連接器接頭的金屬環內圈330會耦接到系統負載偵測裝置100接收系統電源VA之連接端。此外,在交流轉接器200之直流端連接器接頭中會包含一識別針腳P,且識別針腳P會之電路極性係對應到接地GND。當交流轉接器200從其直流端被接上系統負載偵測裝置100時,在交流轉接器200之直流端連接器接頭完全接觸到系統負載偵測裝置100之電路板的過程中,識別針腳P會是最後才接觸到系統的部分。此外,當交流轉接器200從其直流端被抽離系統負載偵測裝置100時,識別針腳P則會是交流轉接器200之直流端連接器接頭中第一個離開系統負載偵測裝置100的部分。因此,在識別針腳P還未完全接觸到識別針腳連接端ADP_ID之前,交流轉接器200之直流端連接器接頭的金屬環內圈330會先接觸到系統負載偵測裝置100接收系統電源VA之連接端,以提供系統電源VA給系統負載偵測裝置100。此外,在此實施例中,在識別針腳P還未完全接觸到識別針腳連接端ADP_ID之前,系統電源VA經過第三電阻R3和第四電阻R4所產生之分壓訊號,會開啟開關310(即電晶體被導通)。由於開關310被開啟,因此,端點ACDET會被連接到接地GND。當端點ACDET被連接到接地GND時,第2圖所示之偵測電路110就無法產生偵測信號ACOK。當識別針腳P接觸到識別針腳連接端ADP_ID後,識別針腳連接端ADP_ID會被連接到GND,因而使得開關310被關閉(即電晶體被關閉)。開關310關閉後,端點ACDET就不會受到開關310之影響。因此,第2圖之分壓訊號V ACDET就可從端點ACDET被傳送到比較器210,且比較器210亦會依類似第2圖之方式比較分壓訊號V ACDET和參考電壓Vref,以產生偵測信號ACOK,並將產生之偵測信號ACOK傳送給控制器120。
如上所述,在此實施例中,當交流轉接器200從其直流端抽離系統負載偵測裝置100時,識別針腳P將會是第一個被抽離系統負載偵測裝置100的部分。因此,當識別針腳P被系統負載偵測裝置100時,開關310會被開啟,端點ACDET會被連接到接地GND,因而使得偵測信號ACOK可很快地進行轉態(從高準位轉換成低準位)。
第4圖係顯示根據本發明之一實施例所述之產生降頻信號Prochot#之示意圖。如第4圖所示,偵測電路110和控制器120更會耦接一第一或閘410和一第二或閘420之輸入端。第一或閘410之輸出端會耦接中央處理器131,以及第二或閘420之輸出端會耦接圖形處理器132。在此實施例中,當交流轉接器200抽離系統負載偵測裝100時,偵測裝置100會產生之一低準位(即邏輯準位=0)之偵測信號ACOK。當偵測裝置100所產生之偵測信號ACOK係低準位時,控制器120會產生一低準位(即邏輯準位=0)之觸發信號Prochot#_Trigger。當第一或閘410和第二或閘420接收到低準位之偵測信號ACOK和低準位之觸發信號Prochot#_Trigger時,第一或閘410和第二或閘420會產生具有低準位(即邏輯準位=0)之降頻信號Prochot#,並將低準位之降頻信號Prochot#傳送給中央處理器131和圖形處理器132,以啟動降頻機制。因此,當中央處理器131和圖形處理器132接收到低準位之降頻信號Prochot#後,就會開始進行降頻,以降低系統負載偵測裝100之系統負載。
根據本發明之一實施例,控制器120會耦接一系統電壓感測器(圖未顯示)和一系統電流感測器(圖未顯示)。控制器120可根據從系統電壓感測器所取得之電壓取樣值,以及從系統電流感測器所取得之電流取樣值,計算出一系統功率值(即P=IV)。
根據本發明之一實施例,當系統負載偵測裝100因為從交流操作模式轉換為直流操作模式而在一降頻機制時,控制器120會判斷目前系統負載偵測裝100之系統功率值是否大於對應直流操作模式之一第一臨界值,以決定是否暫停降頻機制。當系統負載偵測裝100之系統功率值未大於對應直流操作模式之第一臨界值時,控制器120就會暫停降頻機制。也就是說,當系統負載偵測裝100之系統功率值未大於對應直流操作模式之臨界值時,處理裝置130(即中央處理器131和圖形處理器132)就可不用在降頻的狀態下進行操作。底下將會以第5圖做說明。
根據本發明之另一實施例,當系統負載偵測裝100操作在交流操作模式時,控制器120亦會判斷目前系統功率值是否大於對應交流操作模式之一第二臨界值,以決定是否啟動降頻機制。
第5圖係顯示根據本發明之一實施例所述之根據系統功率值啟動或暫停降頻機制之示意圖。如第5圖所示,在時間點T1時,偵測信號ACOK從高準位變成低準位,即表示交流轉接器200被抽離系統負載偵測裝置100。因此,降頻信號Prochot#會從高準位變成低準位(降頻機制被啟動),且控制器120會以第一臨界值作為判斷標準。在時間區間T2~T3,控制器120判斷系統功率值低於對應直流操作模式之第一臨界值,因此,降頻信號Prochot#會從低準位變成高準位(降頻機制被暫停)。在時間區間T3~T4,控制器120判斷系統功率值又高於對應直流操作模式之第一臨界值,因此,降頻信號Prochot#會又從從高準位變成低準位(降頻機制被啟動)。在時間區間T4~T5,控制器120判斷系統功率值又低於對應直流操作模式之第一臨界值,因此,降頻信號Prochot#又會從低準位變成高準位(降頻機制被暫停)。在時間點T5後,偵測信號ACOK從低準位變成高準位,即表示交流轉接器200接回系統負載偵測裝置100。因此,控制器120就會以第二臨界值作為判斷標準,並判斷目前系統功率值是否大於對應交流操作模式之第二臨界值,以決定是否啟動降頻機制。
第6圖係根據本發明之一實施例所述之系統負載偵測方法之流程圖600。此指系統負載偵測方法可適用本發明之系統負載偵測裝置100。在步驟S610,系統負載偵測裝置100之一偵測裝置偵測一交流轉接器是否已抽離系統負載偵測裝置100,以產生一偵測信號ACOK。在步驟S620,系統負載偵測裝置100之一控制器接收偵測信號ACOK。在步驟S630,當偵測信號ACOK從一第一準位轉換為一第二準位時,系統負載偵測裝置100之控制器會產生一觸發信號Prochot#_Trigger,以觸發產生上述降頻信號Prochot#來啟動降頻機制。
在步驟S640,系統負載偵測裝置100之控制器會判斷目前系統功率值是否大於一第一臨界值。當目前系統功率值大於第一臨界值時,進行步驟S650。在步驟S650,系統負載偵測裝置100之控制器維持降頻機制。當目前系統功率值未大於第一臨界值時,進行步驟S660。在步驟S660,系統負載偵測裝置100之控制器停止觸發產生降頻信號Prochot#,以停止降頻機制。
在步驟S670,當偵測信號ACOK從一第二準位轉換為一第一準位時,控制器120就會以一第二臨界值作為判斷標準,並判斷目前系統功率值是否大於對應交流操作模式之第二臨界值,以決定是否啟動降頻機制。當目前系統功率值大於第二臨界值時,進行步驟S680。在步驟S680,系統負載偵測裝置100之控制器啟動降頻機制。當目前系統功率值未大於第二臨界值時,進行步驟S690。在步驟S690,系統負載偵測裝置100之控制器不會啟動降頻機制。
在本發明一實施例,在系統負載偵測方法更包括,系統負載偵測裝置100之偵測裝置之一比較器會比較經過一第一電阻和一第二電阻分壓之一分壓電壓和一參考電壓,以產生偵測信號ACOK。
在本發明一實施例,在系統負載偵測方法更包括,系統負載偵測裝置100之偵測裝置偵測交流轉接器之直流端之一識別針腳是否已抽離上述系統負載偵測裝置。 當識別針腳已抽離系統負載偵測裝置100時,偵測信號ACOK從第一準位轉換為第二準位,以降低系統負載。
根據本發明之實施例所提出之系統負載偵測方法,當交流轉接器抽離系統負載偵測裝置100時,系統負載偵測裝置100之控制器可根據負載偵測裝置100之偵測裝置所產生之偵測信號ACOK,立即觸發產生降頻信號Prochot#來啟動降頻機制,以降低系統負載。因此,根據本發明所提出之系統負載偵測方法,當交流轉接器抽離系統負載偵測裝置100時,系統負載偵測裝置100之控制器可更快地得知交流轉接器已抽離系統負載偵測裝置100。因而,可避免負載偵測裝置100會突然電力不足而關機(shutdown),以及避免電池會超過負荷。此外,在本發明所提出之系統負載偵測方法,系統負載偵測裝置100之控制器更可根據目前系統功率之情況,決定是否關閉降頻機制,因而可更彈性地去進行系統負載偵測裝置100之電源管理。
在本說明書中以及申請專利範圍中的序號,例如「第一」、「第二」等等,僅係為了方便說明,彼此之間並沒有順序上的先後關係。
本發明之說明書所揭露之方法和演算法之步驟,可直接透過執行一處理器直接應用在硬體以及軟體模組或兩者之結合上。一軟體模組(包括執行指令和相關數據)和其它數據可儲存在數據記憶體中,像是隨機存取記憶體(RAM)、快閃記憶體(flash memory)、唯讀記憶體(ROM)、可抹除可規化唯讀記憶體(EPROM)、電子可抹除可規劃唯讀記憶體(EEPROM)、暫存器、硬碟、可攜式應碟、光碟唯讀記憶體(CD-ROM)、DVD或在此領域習之技術中任何其它電腦可讀取之儲存媒體格式。一儲存媒體可耦接至一機器裝置,舉例來說,像是電腦/處理器(爲了說明之方便,在本說明書以處理器來表示),上述處理器可透過來讀取資訊(像是程式碼),以及寫入資訊至儲存媒體。一儲存媒體可整合一處理器。一特殊應用積體電路(ASIC)包括處理器和儲存媒體。一用戶設備則包括一特殊應用積體電路。換句話說,處理器和儲存媒體以不直接連接用戶設備的方式,包含於用戶設備中。此外,在一些實施例中,任何適合電腦程序之產品包括可讀取之儲存媒體,其中可讀取之儲存媒體包括和一或多個所揭露實施例相關之程式碼。在一些實施例中,電腦程序之產品可包括封裝材料。
以上段落使用多種層面描述。顯然的,本文的教示可以多種方式實現,而在範例中揭露之任何特定架構或功能僅為一代表性之狀況。根據本文之教示,任何熟知此技藝之人士應理解在本文揭露之各層面可獨立實作或兩種以上之層面可以合併實作。
雖然本揭露已以實施例揭露如上,然其並非用以限定本揭露,任何熟習此技藝者,在不脫離本揭露之精神和範圍內,當可作些許之更動與潤飾,因此發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧系統負載偵測裝置
110‧‧‧偵測電路
120‧‧‧控制器
130‧‧‧處理裝置
131‧‧‧中央處理器
132‧‧‧圖形處理器
200‧‧‧交流轉接器
210‧‧‧比較器
310‧‧‧開關
330‧‧‧金屬環內圈
340‧‧‧金屬環外圈
410‧‧‧第一或閘
420‧‧‧第二或閘
600‧‧‧流程圖
ACOK‧‧‧偵測信號
ACDET‧‧‧端點
ADP_ID‧‧‧識別針腳連接端
GND、GND1、GND2‧‧‧接地
P‧‧‧識別針腳
Prochot#‧‧‧降頻信號
Prochot#_Trigger‧‧‧觸發信號
R1‧‧‧第一電阻
R2‧‧‧第二電阻
R3‧‧‧第三電阻
R4‧‧‧第四電阻
S610~S630‧‧‧步驟
T1、T2、T3、T4、T5‧‧‧時間點
VA‧‧‧系統電源
VACDET‧‧‧分壓訊號
Vref‧‧‧參考電壓
第1圖係顯示根據本發明之一實施例所述之系統負載偵測裝置100之方塊圖。 第2圖係顯示根據本發明之一實施例所述之偵測電路110之電路圖。 第3A圖係顯示根據本發明之一實施例所述之偵測電路300之電路圖。 第3B圖係顯示根據本發明之一實施例所示之交流轉接器200之直流端連接器接頭之示意圖。 第4圖係顯示根據本發明之一實施例所述之產生降頻信號Prochot#之示意圖。 第5圖係顯示根據本發明之一實施例所述之根據系統功率值啟動或暫停降頻機制之示意圖。 第6圖係根據本發明之一實施例所述之負載偵測方法之流程圖。

Claims (10)

  1. 一種系統負載偵測裝置,包括:一處理裝置;一偵測電路,偵測一交流轉接器是否已抽離上述系統負載偵測裝置,以產生一偵測信號,其中當上述交流轉接器已抽離上述系統負載偵測裝置時,上述偵測信號從一第一準位轉換為一第二準位;以及一控制器,耦接上述偵測電路和處理裝置,其中上述控制器接收上述偵測信號,並根據上述偵測信號,決定是否觸發產生一降頻信號來啟動一降頻機制,以降低系統負載。
  2. 如申請專利範圍第1項所述之系統負載偵測裝置,其中當上述偵測信號係上述第二準位時,上述控制器產生一觸發信號,以觸發產生上述降頻信號來啟動上述降頻機制。
  3. 如申請專利範圍第2項所述之系統負載偵測裝置,其中在上述降頻機制啟動期間,上述控制器判斷目前系統功率值是否大於一臨界值,其中當目前系統功率值大於上述臨界值,上述控制器維持上述降頻機制,以及當目前系統功率值小於上述臨界值,上述控制器停止觸發產生上述降頻信號,以停止上述降頻機制。
  4. 如申請專利範圍第1項所述之系統負載偵測裝置,其中上述偵測電路包括:一第一電阻;一第二電阻;以及一比較器,耦接上述第一電阻和上述第二電阻,以及比較經過上述第一電阻和上述第二電阻分壓之一分壓電壓和一參考電壓,以產生上述偵測信號。
  5. 如申請專利範圍第4項所述之系統負載偵測裝置,其中上述偵測電路包括:一第三電阻;一第四電阻;一識別針腳連接端;以及一開關,耦接上述第三電阻、第四電阻和上述識別針腳連接端其中上述比較器和上述開關耦接於一端點,以及當開關關閉後,上述比較器比較經過上述第一電阻和上述第二電阻分壓之一分壓電壓和一參考電壓,以產生上述偵測信號。
  6. 一種系統負載偵測方法,適用一系統負載偵測裝置,包括:藉由上述系統負載偵測裝置之一偵測裝置偵測一交流轉接器是否已抽離上述系統負載偵測裝置,以產生一偵測信號;藉由上述系統負載偵測裝置之一控制器接收上述偵測信號;以及根據上述偵測信號,決定是否觸發產生一降頻信號來啟動一降頻機制,以降低系統負載,其中當上述交流轉接器已抽離上述系統負載偵測裝置時,上述偵測信號從一第一準位轉換為一第二準位。
  7. 如申請專利範圍第6項所述之系統負載偵測方法,更包括:當上述偵測信號係上述第二準位時,上述控制器產生一觸發信號,以觸發產生上述降頻信號來啟動上述降頻機制。
  8. 如申請專利範圍第7項所述之系統負載偵測方法,更包括:在上述降頻機制啟動期間,判斷目前系統功率值是否大於一臨界值;當目前系統功率值大於上述臨界值,維持上述降頻機制;以及當目前系統功率值小於上述臨界值,停止觸發產生上述降頻信號,以停止上述降頻機制。
  9. 如申請專利範圍第6項所述之系統負載偵測方法,其中上述偵測電路包括一第一電阻、一第二電阻以及一比較器,且上述系統負載偵測方法更包括:比較經過上述第一電阻和上述第二電阻分壓之一分壓電壓和一參考電壓,以產生上述偵測信號。
  10. 如申請專利範圍第6項所述之系統負載偵測方法,更包括:偵測上述交流轉接器之直流端之一識別針腳是否已抽離上述系統負載偵測裝置;以及當上述識別針腳已抽離上述系統負載偵測裝置時,上述偵測信號從上述第一準位轉換為上述第二準位,以降低系統負載。
TW107139096A 2018-11-05 2018-11-05 系統負載偵測裝置和方法 TWI676886B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW107139096A TWI676886B (zh) 2018-11-05 2018-11-05 系統負載偵測裝置和方法
CN201811383017.4A CN111143137B (zh) 2018-11-05 2018-11-20 系统负载检测装置和方法
US16/410,220 US11048314B2 (en) 2018-11-05 2019-05-13 System loading detecting device and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107139096A TWI676886B (zh) 2018-11-05 2018-11-05 系統負載偵測裝置和方法

Publications (2)

Publication Number Publication Date
TWI676886B true TWI676886B (zh) 2019-11-11
TW202018458A TW202018458A (zh) 2020-05-16

Family

ID=69188681

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107139096A TWI676886B (zh) 2018-11-05 2018-11-05 系統負載偵測裝置和方法

Country Status (3)

Country Link
US (1) US11048314B2 (zh)
CN (1) CN111143137B (zh)
TW (1) TWI676886B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11616373B2 (en) 2020-07-30 2023-03-28 Intel Corporation Low latency fine grain system-on-chip throttling apparatus and method on USB type-C port
CN113157076B (zh) * 2021-04-22 2024-01-30 中科可控信息产业有限公司 一种电子设备及功耗控制方法
TWI764828B (zh) * 2021-09-10 2022-05-11 禾瑞亞科技股份有限公司 可偵測飛跨電容短路之倍壓開關式電容電路及其偵測方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5167024A (en) * 1989-09-08 1992-11-24 Apple Computer, Inc. Power management for a laptop computer with slow and sleep modes
US6147521A (en) * 1996-06-13 2000-11-14 Sgs-Thomson Microelectronics S.A. Detector of range of supply voltage in an integrated circuit
TW201248378A (en) * 2011-05-17 2012-12-01 Wistron Corp Power management method and device thereof
TW201635686A (zh) * 2015-03-27 2016-10-01 通嘉科技股份有限公司 電源轉換器的控制器及其操作方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001092539A (ja) * 1999-09-24 2001-04-06 Koyo Electronics Ind Co Ltd 可変定電流回路
JP2002218668A (ja) * 2001-01-19 2002-08-02 Fujitsu Ltd 携帯型情報処理装置、充電装置及び方法
US6772366B2 (en) * 2001-03-09 2004-08-03 Intel Corporation Method and apparatus for detecting AC removal
US7017061B2 (en) * 2003-05-21 2006-03-21 Dell Products L.P. Method and system for dynamically adjusting power consumption of an information handling system
JP4607545B2 (ja) * 2004-10-29 2011-01-05 株式会社東芝 情報処理装置および電力制御方法
CN101989854B (zh) * 2009-07-29 2013-07-17 联咏科技股份有限公司 负载驱动装置
TWI437803B (zh) * 2011-03-18 2014-05-11 Richtek Technology Corp 電源供應器及其控制方法
JP5602170B2 (ja) * 2012-03-03 2014-10-08 レノボ・シンガポール・プライベート・リミテッド プロセッサの動作を制御する方法および電子機器
JP6112287B2 (ja) * 2012-07-09 2017-04-12 セイコーエプソン株式会社 電源切替回路、リアルタイムクロック装置、電子機器、移動体、及び電源切替回路の制御方法
US9430008B2 (en) * 2013-02-13 2016-08-30 Texas Instruments Incorporated Apparatus and method for optimizing use of NVDC chargers
JP6025971B2 (ja) * 2013-04-10 2016-11-16 三菱電機株式会社 通信アダプタ、および、プログラム
TWI495238B (zh) * 2013-05-22 2015-08-01 Fsp Technology Inc 於不同負載均能維持高轉換效率的電源供應系統
TW201616771A (zh) * 2014-10-20 2016-05-01 和碩聯合科技股份有限公司 電源轉接器及應用其之電子系統
JP6455180B2 (ja) * 2015-01-28 2019-01-23 ミツミ電機株式会社 電源制御用半導体装置
CN106685230B (zh) * 2016-08-03 2019-02-26 浙江大学 一种基于峰值电流模式控制的峰值电流控制单元

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5167024A (en) * 1989-09-08 1992-11-24 Apple Computer, Inc. Power management for a laptop computer with slow and sleep modes
US6147521A (en) * 1996-06-13 2000-11-14 Sgs-Thomson Microelectronics S.A. Detector of range of supply voltage in an integrated circuit
TW201248378A (en) * 2011-05-17 2012-12-01 Wistron Corp Power management method and device thereof
TW201635686A (zh) * 2015-03-27 2016-10-01 通嘉科技股份有限公司 電源轉換器的控制器及其操作方法

Also Published As

Publication number Publication date
US20200142467A1 (en) 2020-05-07
CN111143137B (zh) 2023-03-31
CN111143137A (zh) 2020-05-12
US11048314B2 (en) 2021-06-29
TW202018458A (zh) 2020-05-16

Similar Documents

Publication Publication Date Title
TWI676886B (zh) 系統負載偵測裝置和方法
TWI721027B (zh) 用以提供在閒置狀態中之電力的方法與設備
JP4896977B2 (ja) デバイスを動作させる方法、デバイスおよびコンピュータ可読媒体
US10191535B2 (en) Reduced energy consumption in a computer system through software and hardware coordinated control of multiple power supplies
TWI417740B (zh) 用於在獨立的頻率及/或電壓操作積體電路之組件之系統及方法
TWI300175B (en) Method and apparatus for adjusting the voltage and frequency to minimize power dissipation in a multiprocessor system
US7415621B2 (en) Power supply system, computer apparatus and maximum power control method
US9471140B2 (en) Valid context status retention in processor power mode management
EP2068249A1 (en) Detection system for peripheral device
US20090199222A1 (en) Optical Disc Drive
JP2003164075A (ja) 電気機器、コンピュータ装置、インテリジェント電池、および電力供給制御方法
KR100897767B1 (ko) 데이터 유지 시간을 늘릴 수 있는 마이크로 컨트롤러 유닛및 방법
JP5455826B2 (ja) 電源投入制御回路
TW381212B (en) Detector for standby power supply capacity
TWI578147B (zh) 電子系統的電源功耗控制方法以及相關的電子系統
US7296164B2 (en) Power management scheme for external batteries
US8138929B2 (en) Method for protecting data in non-volatile storage device and computer thereof
JP2013250616A (ja) 補助記憶装置の電力を停止する方法およびコンピュータ
TW201518919A (zh) 電源管理裝置和方法
TW201619740A (zh) 供電系統
JP5620718B2 (ja) 電圧レギュレータを有する集積回路装置
TWI672584B (zh) 電源供應裝置及方法
CN114336534B (zh) 一种非受控电源短路保护装置、方法、设备、系统及介质
US7583055B2 (en) Information handling system capable of operating with a power adapter having a power rating lower than the information handling system's power rating
TWI477075B (zh) A power supply reset circuit with zero standby current consumption