TWI671638B - 匯流排系統 - Google Patents

匯流排系統 Download PDF

Info

Publication number
TWI671638B
TWI671638B TW107117727A TW107117727A TWI671638B TW I671638 B TWI671638 B TW I671638B TW 107117727 A TW107117727 A TW 107117727A TW 107117727 A TW107117727 A TW 107117727A TW I671638 B TWI671638 B TW I671638B
Authority
TW
Taiwan
Prior art keywords
slave
voltage level
warning
control line
handshake
Prior art date
Application number
TW107117727A
Other languages
English (en)
Other versions
TW202004510A (zh
Inventor
黃之鴻
邱俊瑋
張豪揚
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW107117727A priority Critical patent/TWI671638B/zh
Priority to CN201811306887.1A priority patent/CN110532211B/zh
Priority to US16/398,715 priority patent/US10936524B2/en
Application granted granted Critical
Publication of TWI671638B publication Critical patent/TWI671638B/zh
Publication of TW202004510A publication Critical patent/TW202004510A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/3625Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using a time dependent access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/12Plc mp multi processor system
    • G05B2219/1215Master slave system
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/22Pc multi processor system
    • G05B2219/2231Master slave
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/22Pc multi processor system
    • G05B2219/2233Each slave can control several other slaves
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/22Pc multi processor system
    • G05B2219/2234Each slave can function in stand alone if master fails

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)
  • Small-Scale Networks (AREA)

Abstract

本發明提供一種匯流排系統。匯流排系統包括主控元件、匯流排以及經由該匯流排電性連接於該主控元件之複數從屬元件。每一該從屬元件具有一警示交握接腳。該等從屬元件的該警示交握接腳係經由一警示交握控制線而電性連接在一起。當該等從屬元件之一第一從屬元件與該主控元件經由該匯流排進行通訊時,在每一分發週期之複數階段中對應於該第一從屬元件的一第一階段中,該第一從屬元件經由該警示交握接腳控制該警示交握控制線為一第一電壓位準,而在每一該分發週期中除了該第一階段之外的該等階段內,該警示交握控制線為一第二電壓位準。

Description

匯流排系統
本發明係有關於一種匯流排系統,且特別係有關於一種具有複數從屬元件之匯流排系統。
以往在電腦系統中,晶片組如南橋晶片(south bridge chip)是藉由低接腳數(Low Pin Count,LPC)介面來與其他的電路模組,例如具不同功能的系統單晶片(System-on-a-chip,SoC)相電性連接。透過低接腳數介面連接的這些外接電路模組可分配到不同的獨立位址,南橋晶片可因此以一對多的方式和外接電路模組通訊。然而近年來,部分新提出的匯流排架構,例如增強序列週邊設備介面(Enhanced Serial Peripheral Interface;eSPI)匯流排,僅允許晶片組和外接電路模組間以一對一的機制通訊。
因此,需要一種能排程多個電路模組之匯流排的機制。
本發明提供一種匯流排系統。該匯流排系統包括一主控元件、一匯流排以及複數從屬元件。該等從屬元件是經由該匯流排電性連接於該主控元件。每一該從屬元件具有一警示交握接腳,以及該等從屬元件的該警示交握接腳係經由一警 示交握控制線而電性連接在一起。當該等從屬元件之一第一從屬元件與該主控元件經由該匯流排進行通訊時,在每一分發週期之複數階段中對應於該第一從屬元件的一第一階段中,該第一從屬元件經由該警示交握接腳控制該警示交握控制線為一第一電壓位準,而在每一該分發週期中除了該第一階段之外的該等階段內,該警示交握控制線為一第二電壓位準。每一該階段包括兩個時脈週期。
再者,本發明提供另一種匯流排系統。該匯流排系統包括一主控元件、一匯流排以及複數從屬元件。該等從屬元件是經由該匯流排電性連接於該主控元件。每一該從屬元件具有一警示交握接腳,以及該等從屬元件的該警示交握接腳係經由一警示交握控制線而電性連接在一起。每一該從屬元件是在每一分發週期之複數階段中除了所對應之該階段之外的其他該等階段內,偵測該警示交握控制線的電壓位準,以判斷該主控元件是否與該等從屬元件之一者進行通訊。在每一該分發週期中,該等階段的數量是等於該等從屬元件的數量。
1‧‧‧匯流排系統
10‧‧‧主控元件
12‧‧‧匯流排
14A-14D‧‧‧從屬元件
145A-145D‧‧‧排程控制器
16A-16D‧‧‧位址進入選擇接腳
18A-18D‧‧‧位址區段選擇接腳
20‧‧‧處理模組
22‧‧‧記憶體
Alert_1-Alert_4‧‧‧警示交握接腳
ALERT_HAND‧‧‧警示交握控制線
AP1-AP4‧‧‧分發週期
clk1-clk4、eSPI_CLK‧‧‧時脈信號
CY1-CY8‧‧‧時脈週期
eSPI_CS‧‧‧晶片選擇信號線
eSPI_IO、eSPI_IO1、eSPI_IO2‧‧‧輸入輸出信號線
eSPI_RST‧‧‧重置信號線
GND‧‧‧接地端
PH1-PH4‧‧‧階段
R‧‧‧上拉電阻
S310-S360‧‧‧步驟
TP1-TP4‧‧‧時間週期
VDD‧‧‧電源
第1圖係顯示根據本發明一些實施例所述之匯流排系統;第2圖係顯示根據本發明一些實施例所述之第1圖之匯流排系統之連接配置圖;第3圖係顯示根據本發明一些實施例所述之警示交握控制線之排程控制方法的流程圖;第4圖係顯示複數從屬元件執行第3圖之排程控制方法中 起點同步階段以及等候階段之警示交握控制線與警示交握接腳之輸出模式的示範信號波形圖;第5圖係顯示複數從屬元件執行第3圖之排程控制方法之分發階段中監看警示交握控制線的示範波形圖;以及第6圖係顯示複數從屬元件執行第3圖之排程控制方法之分發階段中驅動警示交握控制線的示範波形圖。
為讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,下文特舉出較佳實施例,並配合所附圖式,作詳細說明如下:第1圖係顯示根據本發明一些實施例所述之匯流排系統1。匯流排系統1包括主控(master)元件10、匯流排12以及複數從屬(slave)元件14A-14D。在一些實施例中,主控元件10是南橋晶片。在一些實施例中,主控元件10可電性連接於一電腦系統(未顯示)的處理模組20,以便相應於處理模組20的指令而經由匯流排12與從屬元件14A-14D進行資料存取。在一些實施例中,處理模組20可電性連接於電腦系統的記憶體22,以便根據不同應用程式的需求來存取記憶體22。在一些實施例中,匯流排12為增強序列週邊設備介面(Enhanced Serial Peripheral Interface,eSPI)匯流排。主控元件10是經由匯流排12而電性連接於從屬元件14A-14D。此外,主控元件10是以一對一機制與從屬元件14A-14D通訊,而從屬元件14A-14D是根據仲裁機制與主控元件10進行通訊。值得注意的是,從屬元件14A-14D的數量僅是個例子,並非用以限定本發明。
第2圖係顯示根據本發明一些實施例所述之第1圖中匯流排系統1之連接配置圖。在此實施例中,匯流排12包括重置信號線eSPI_RST、晶片選擇(chip select)信號線eSPI_CS、時脈訊號eSPI_CLK以及輸入輸出信號線eSPI_IO。主控元件10是藉由晶片選擇信號線eSPI_CS與從屬元件14A-14D以一對一機制來進行通訊。此外,透過仲裁機制,從屬元件14A-14D可經由輸入輸出信號線eSPI_IO與主控元件10進行通訊(例如傳輸資料與指令)。當主控元件10經由匯流排12與從屬元件14A-14D進行通訊時,時脈訊號eSPI_CLK可做為參考時脈。
一般來說,根據晶片選擇信號線eSPI_CS的運作機制,主控元件10僅能選擇單一元件進行通訊。然而,藉由使用仲裁機制,於匯流排系統1中單一時間僅由從屬元件14A-14D之一者與主控元件10進行回應。因此,在主控元件10仍以一對一通訊機制運作的情形下,匯流排12可對應一個晶片選擇信號線eSPI_CS而連接從屬元件14A-14D進行通訊,因而可提高匯流排系統1的擴充性。
在第2圖中,從屬元件14A-14D包括位址區段選擇接腳18A-18D、位址進入選擇接腳16A-16D以及警示交握(handshake)接腳Alert_A-Alert_D。從屬元件14A-14D所對應的位址可藉由位址區段選擇接腳18A-18D以及位址進入選擇接腳16A-16D所接收的電壓準位的組合來進行配置,以使從屬元件14A-14D具有互異的位址區段。例如,從屬元件14A與14C的位址區段選擇接腳18A及18C是耦接於接地端GND,以對應於第一位址區段。從屬元件14A與14C的位址進入選擇接腳16A及 16C分別耦接於接地端GND以及電源VDD,以分別對應不同的位址進入碼,例如分別對應於第一位址區段的第一位址及第二位址。此外,從屬元件14B與14D的位址區段選擇接腳18B及18D是耦接於電源VDD,以對應於第二位址區段。從屬元件14B與14D的位址進入選擇接腳16B及16D分別耦接於接地端GND以及電源VDD,以分別對應不同的位址進入碼,例如分別對應於第二位址區段的第一位址及第二位址。
從屬元件14A-14D的警示交握接腳Alert_1-Alert_4是彼此電性連接至警示交握控制線ALERT_HAND。在此實施例中,警示交握控制線ALERT_HAND是經由上拉(pull-up)電阻R而電性連接至電源VDD,以使警示交握控制線ALERT_HAND為高電壓位準(例如高邏輯信號“H”)。此外,從屬元件14A-14D內的排程控制器(schedule controller)145A-145D可藉由控制所對應之警示交握接腳Alert_1-Alert_4為低電壓位準(例如低邏輯信號“L”),來驅動警示交握控制線ALERT_HAND,以使警示交握控制線ALERT_HAND為低電壓位準。於是,每一從屬元件14A-14D可藉由控制警示交握控制線ALERT_HAND的電壓位準,來取得主動和主控元件10通訊的權利。警示交握接腳Alert_1-Alert_4為雙向輸入/輸出接腳(bi-directional input/output),且在輸出模式下為汲極開路(open drain)。
第3圖係顯示根據本發明一些實施例所述之匯流排系統1之排程控制方法的流程圖。第3圖之排程控制方法可由匯流排系統1中從屬元件14A-14D之每一排程控制器 145A-145D所執行。第4圖係顯示從屬元件14A-14D之警示交握接腳Alert_1-Alert_4以及警示交握控制線ALERT_HAND的示範信號波形圖,用以說明第3圖之排程控制方法中起點同步階段與等候階段的操作。此外,第4圖所顯示之警示交握接腳Alert_1-Alert_4與警示交握控制線ALERT_HAND的波型僅是個例子,並非用以限定本發明。
同時參考第3圖與第4圖,從屬元件14A-14D是使用相同頻率之時脈信號clk1-clk4來作為排程控制器145A-145D的計數依據。在一些實施例中,時脈信號clk1-clk4具有相同的相位。在一些實施例中,時脈信號clk1-clk4具有不同的相位。值得注意的是,時脈信號clk1-clk4具有相同的頻率,因此時脈信號clk1-clk4具有相同的時間週期,即TP1=TP2=TP3=TP4。在一些實施例中,排程控制器145A-145D是根據時脈信號clk1-clk4的上升邊緣(rising edge)而進行計數。在一些實施例中,排程控制器145A-145D是根據時脈信號clk1-clk4的下降邊緣(falling edge)而進行計數。
當從屬元件14A-14D上電或是被重置(步驟S310)時,排程控制器145-145D會控制從屬元件14A-14D進入起點同步階段(start synchronize stage)(步驟S320)。在起點同步階段,每一從屬元件14A-14D的排程控制器145A-145D會根據所對應之時脈信號clk1-clk4將所對應之警示交握接腳Alert_1-Alert_4拉低至低電壓位準並維持複數個時脈週期(clock cycle),以便通知其他從屬元件需要進行起點同步。在第4圖的起點同步階段中,假設每一警示交握接腳Alert_1-Alert_4會拉低至低電壓 位準並維持2×4個時脈週期。上述時脈週期的數量僅為舉例,而本發明不受其限制。
在第4圖中,於時間點t1時,從屬元件14C的排程控制器145C會控制警示交握接腳Alert_3為輸出模式並輸出低電壓位準,以驅動警示交握控制線ALERT_HAND,即控制警示交握控制線ALERT_HAND為低電壓位準。接著,在時間點t2時,從屬元件14A的排程控制器145A會控制警示交握接腳Alert_1為輸出模式並輸出低電壓位準,以驅動警示交握控制線ALERT_HAND。接著,在時間點t3時,從屬元件14B的排程控制器145B會控制警示交握接腳Alert_2為輸出模式並輸出低電壓位準,以驅動警示交握控制線ALERT_HAND。接著,在時間點t4時,從屬元件14D的排程控制器145D會控制警示交握接腳Alert_4為輸出模式並輸出低電壓位準,以驅動警示交握控制線ALERT_HAND。在此實施例中,由於從屬元件14A-14D在匯流排系統1之印刷電路板上是設置在不同的位置,因此當匯流排系統1在電源開啟或是重置發生時,不同的佈線與配置會造成從屬元件14A-14D進入起點同步階段的時間點會不一致。
在時間點t5,即從屬元件14C的排程控制器145C從時間點t1計數8個時脈週期之後,排程控制器145C會控制警示交握接腳Alert_3為輸入模式。於是,從屬元件14C會停止驅動警示交握控制線ALERT_HAND,並經由警示交握接腳Alert_3來監看(或偵測)警示交握控制線ALERT_HAND的電壓位準。接著,在時間點t6,即從屬元件14A的排程控制器145A從時間點t2計數8個時脈週期之後,排程控制器145A會控制警示交握接 腳Alert_1為輸入模式。於是,從屬元件14A會停止驅動警示交握控制線ALERT_HAND,並經由警示交握接腳Alert_1來監看警示交握控制線ALERT_HAND的電壓位準。接著,在時間點t7,即從屬元件14B的排程控制器145B從時間點t3計數8個時脈週期之後,排程控制器145B會控制警示交握接腳Alert_2為輸入模式。於是,從屬元件14B會停止驅動警示交握控制線ALERT_HAND,並經由警示交握接腳Alert_2來監看警示交握控制線ALERT_HAND的電壓位準。接著,在時間點t8,即從屬元件14D的排程控制器145D從時間點t4計數8個時脈週期之後,排程控制器145D會控制警示交握接腳Alert_4為輸入模式。於是,從屬元件14D會停止驅動警示交握控制線ALERT_HAND,並經由警示交握接腳Alert_4來監看警示交握控制線ALERT_HAND的電壓位準。
當警示交握控制線ALERT_HAND沒有被從屬元件14A-14D驅動時,警示交握控制線ALERT_HAND會透過上拉電阻R而變為高電壓位準。於是,當經由警示交握接腳Alert_1-Alert_4偵測到警示交握控制線ALERT_HAND由低電壓位準轉變為高電壓位準時,排程控制器145A-145D會在時間點t9判斷出起點同步階段已結束,並控制從屬元件14A-14D進入等待階段(步驟S330)。
在等待階段中,排程控制器145A-145D會經由警示交握接腳Alert_1-Alert_4來監看警示交握控制線ALERT_HAND是否為低電壓位準且維持一個以上時脈週期(步驟S340)。若在2×4個時脈週期內,排程控制器145A-145D偵測 到警示交握控制線ALERT_HAND被任一從屬元件14A-14D驅動時(例如偵測到警示交握控制線ALERT_HAND為低電壓位準),則排程控制器145A-145D會控制從屬元件14A-14D再次進入起點同步階段(步驟S320)。反之,若在2×4個時脈週期內,排程控制器145A-145D未偵測到警示交握控制線ALERT_HAND被驅動時(例如從時間點t9至時間點t10的期間,警示交握控制線ALERT_HAND皆維持為高電壓位準),則排程控制器145A-145D會控制從屬元件14A-14D進入分發階段(assignment state)(步驟S350)。在分發階段中,每一從屬元件14A-14D會在每一分發週期(assignment period)AP中經由警示交握接腳Alert_1-Alert_4來監看警示交握控制線ALERT_HAND的狀態。
第5圖係顯示警示交握控制線ALERT_HAND的示範波形圖,用以說明在第3圖之排程控制方法之分發階段中,從屬元件14A-14D監看警示交握控制線ALERT_HAND的操作。在第5圖中,每一從屬元件14A-14D具有相同時間週期的分發週期AP1-AP4。在此實施例中,每一分發週期AP1-AP4具有2×4個時脈週期CY1-CY8。此外,每一分發週期AP1-AP4可劃分成4個階段(phase)PH1-PH4,而每一階段包括2個時脈週期。例如,階段PH1包括時脈週期CY1與CY2、階段PH2包括時脈週期CY3與CY4、階段PH3包括時脈週期CY5與CY6,以及階段PH4包括時脈週期CY7與CY8。
在第5圖中,每一從屬元件14A-14D是依據階段PH1-PH4來分別執行相對應之操作。在此實施例中,從屬元件 14A是對應於階段PH1、從屬元件14B是對應於階段PH2、從屬元件14C是對應於階段PH3而從屬元件14D是對應於階段PH4。在一些實施例中,從屬元件14A-14D與階段PH1-PH4的對應關係是由第2圖之位址區段選擇接腳18A-18D與位址進入選擇接腳16A-16D所決定。在其他實施例中,可使用其他硬體或是軟體的設定來決定從屬元件14A-14D與階段PH1-PH4的對應關係。
在第5圖中,從屬元件14A-14D是依據其內部之時脈信號clk1-clk4的上升邊緣來計數分發週期AP1-AP4中的時脈週期CY1-CY8。在分發階段中,若從屬元件14A與主控元件10進行通訊的話,則從屬元件14A僅能在分發週期AP1的階段PH1中有權力能驅動警示交握控制線ALERT_HAND。具體而言,當從屬元件14A與主控元件10進行通訊時,從屬元件14A的排程控制器145A會在階段PH1中控制警示交握接腳Alert_1為輸出模式並輸出低電壓位準,以驅動警示交握控制線ALERT_HAND,即控制警示交握控制線ALERT_HAND為低電壓位準。若從屬元件14A不需與主控元件10進行通訊,則從屬元件14A的排程控制器145A會在階段PH1中控制警示交握接腳Alert_1為輸入模式,即不驅動警示交握控制線ALERT_HAND。
在分發週期AP1的階段PH2-PH4中,從屬元件14A是藉由監看警示交握控制線ALERT_HAND的電壓位準,以判斷主控元件10是否與從屬元件14B-14D進行通訊。換言之,在階段PH2-PH4中,從屬元件14A的排程控制器145A會控制警示交握接腳Alert_1為輸入模式。例如,在分發週期AP1中,從屬元 件14A會在階段PH2(如箭頭412所顯示)經由警示交握接腳Alert_1來監看警示交握控制線ALERT_HAND的電壓位準,以判斷從屬元件14B是否與主控元件10進行通訊。假如從屬元件14A在階段PH2中偵測到警示交握控制線ALERT_HAND為高電壓位準,則排程控制器145A會判斷從屬元件14B並未與主控元件10進行通訊。假如從屬元件14A在階段PH2中偵測到警示交握控制線ALERT_HAND為低電壓位準,則排程控制器145A會判斷從屬元件14B正與主控元件10進行通訊。
相似地,在分發週期AP1中,從屬元件14A會在階段PH3(如箭頭414所顯示)經由警示交握接腳Alert_1來監看警示交握控制線ALERT_HAND的電壓位準,以判斷從屬元件14C是否與主控元件10進行通訊。假如從屬元件14A在階段PH3中偵測到警示交握控制線ALERT_HAND為高電壓位準,則排程控制器145A會判斷從屬元件14C並未與主控元件10進行通訊。假如從屬元件14A偵測到警示交握控制線ALERT_HAND在階段PH3中為低電壓位準而在先前階段PH2為高電壓位準,則排程控制器145A會判斷從屬元件14C正與主控元件10進行通訊。假如從屬元件14A偵測到警示交握控制線ALERT_HAND在階段PH3中為低電壓位準且在先前階段PH2亦為低電壓位準,則排程控制器145A會判斷從屬元件14B、14C或14D或是新加入(或是擴充)之其他從屬元件正在執行起點同步階段。於是,從屬元件14A會重新執行起點同步階段。
參考回第3圖,在步驟S360中,每一從屬元件14A-14D會在每一分發週期AP中經由警示交握接腳 Alert_1-Alert_4來監看警示交握控制線ALERT_HAND是否被驅動超過2個時脈週期。當任一從屬元件14A-14D與主控元件10進行通訊時,該從屬元件會經由所對應之警示交握接腳來驅動警示交握控制線ALERT_HAND,以便控制警示交握控制線ALERT_HAND為低電壓位準並維持2個時脈週期。因此,在每一分發週期AP中,當排程控制器145A-145D監看到警示交握控制線ALERT_HAND被驅動且超過2個時脈週期時,則排程控制器145A-145D會控制從屬元件14A-14D再次進入起點同步階段(步驟S320)。具體而言,在每一分發週期AP中,只能允許從屬元件14A-14D之一者來驅動警示交握控制線ALERT_HAND。因此,在每一分發週期AP中,當警示交握控制線ALERT_HAND被驅動超過2個時脈週期時,則表示有從屬元件正在執行起點同步階段,於是其他的從屬元件也會回到起點同步階段。
在一些實施例中,起點同步階段與分發週期具有相同數量的時脈週期。在一些實施例中,起點同步階段與分發週期具有不同數量的時脈週期。
在一些實施例中,等待階段與分發週期具有相同數量的時脈週期。在一些實施例中,等待階段與分發週期具有不同數量的時脈週期。
在第5圖中,藉由監看所對應之階段之外的其他階段,每一從屬元件14A-14D可判斷出是哪一個從屬元件正與主控元件10進行通訊。此外,藉由監看每一階段中間的上升邊緣,例如時脈週期CY7與CY8之間的上升邊緣(如箭頭416所顯示)或是下降邊緣(未顯示),可避免因為時脈信號clk1-clk4之相 位偏差所引起的時間差。
第6圖係顯示警示交握控制線ALERT_HAND的示範波形圖,用以說明在第3圖之排程控制方法之分發階段中,從屬元件14A-14D驅動警示交握控制線ALERT_HAND的操作。在第6圖中,當從屬元件14A欲與主控元件10進行通訊(例如傳送中斷需求)前,會先監看警示交握控制線ALERT_HAND的電壓位準,以確定警示交握控制線ALERT_HAND未被從屬元件14B-14D所驅動。接著,在時間點t1,從屬元件14A會在屬於自己的階段PH1中控制警示交握接腳Alert_1為輸出模式並輸出低電壓位準,以驅動警示交握控制線ALERT_HAND。因此,警示交握控制線ALERT_HAND會在從屬元件14A之分發週期AP1中的階段PH1變為低電壓位準。於是,從屬元件14A可取得與主控元件10進行通訊的權力。接著,在時間點t2,從屬元件14B會在分發週期AP2之階段PH1中偵測到警示交握控制線ALERT_HAND為低電壓位準。於是,從屬元件14B可得知對應於階段PH1的從屬元件14A正在與主控元件10進行通訊(例如處理中斷需求)。同時地,從屬元件14C亦會在分發週期AP3之階段PH1中偵測到警示交握控制線ALERT_HAND為低電壓位準。於是,從屬元件14C可得知對應於階段PH1的從屬元件14A正在處理中斷需求。接著,在時間點t3,從屬元件14D會在分發週期AP4之階段PH1中偵測到警示交握控制線ALERT_HAND為低電壓位準。於是,從屬元件14D可得知對應於階段PH1的從屬元件14A與主控元件10正在進行通訊(例如處理中斷需求)。
當從屬元件14A與主控元件10正在進行通訊時,從屬元件14A會經由其輸入輸出信號線eSPI_IO1提供事件警示訊號ALERT至匯流排12的輸入輸出信號線eSPI_IO,以便傳送事件警示訊號ALERT至主控元件10。事件警示訊號ALERT是表示從屬元件14A對主控元件10要求通訊的請求訊號。當偵測到從屬元件14A驅動警示交握控制線ALERT_HAND時,其他的從屬元件14B-14D如果欲與主控元件10進行通訊,則會將事件訊息進行儲存,以待之後取得警示交握控制線ALERT_HAND的控制權時再與主控元件10通訊。
相應於事件警示訊號ALERT,主控元件10會經由輸入輸出訊號線eSPI_IO傳送狀態擷取訊號GET_STATUS,以詢問從屬元件14A-14D的狀態。此時,從屬元件14A會經由輸入輸出訊號線eSPI_IO接收狀態擷取訊號GET_STATUS並進行回應,以通知主控元件10有資訊欲進行傳送。此時,其他的從屬元件14B-14D則不會接收狀態擷取訊號GET_STATUS且亦不回應。接著,主控元件10會經由輸入輸出訊號線eSPI_IO傳送事件擷取訊號GET_VWIRE,以擷取從屬元件14A的事件訊息。接著,從屬元件14A會接收事件擷取訊號GET_VWIRE並進行回應,以便將事件訊息傳送至主控元件10。從屬元件14B-14D則不會接收事件擷取訊號GET_VWIRE亦不會回應。
當從屬元件14A與主控元件10進行通訊時,從屬元件14A會在每一分發週期AP1的階段PH1來驅動警示交握控制線ALERT_HAND,直到與主控元件10結束通訊。
在時間點t4,從屬元件14B會在分發週期AP2之階 段PH1中偵測到警示交握控制線ALERT_HAND改變為高電壓位準。於是,從屬元件14B可得知對應於階段PH1的從屬元件14A已結束與主控元件10進行通訊。當從屬元件14B也有中斷需求時,則從屬元件14B會在屬於自己的階段PH2(例如從時間點t5到時間點t6)中控制警示交握接腳Alert_2為輸出模式並輸出低電壓位準,以驅動警示交握控制線ALERT_HAND。於是,從屬元件14B會經由其輸入輸出信號線eSPI_IO2提供事件警示訊號ALERT至匯流排12的輸入輸出信號線eSPI_IO,以便傳送事件警示訊號ALERT至主控元件10,並進行後續通訊。
在分發階段中,藉由使用排程控制器在每一分發週期中監看除了自己所對應之階段之外的其他階段下警示交握控制線ALERT_HAND的電壓位準,排程控制器可切確得知目前是哪一個從屬元件正在與主控元件進行通訊。於是,在匯流排系統上可讓使用者識別或是開發者除錯更為快速。此外,在分發週期中,由於每一從屬元件分別具有所對應的階段,因此讓同時可能發生的不同從屬元件的中斷需求在時間上可以被錯開。因此,可避免多個從屬元件互搶共用警示交握控制線ALERT_HAND,而造成主控元件與不正確的從屬元件進行通訊。再者,可使用從屬元件本身的接腳(例如位址區段選擇接腳與位址進入選擇接腳)來設定所對應之階段,因此不需要增加額外的接腳。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中包括通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此 本發明之保護範圍當視後附之申請專利範圍所界定者為準。

Claims (19)

  1. 一種匯流排系統,包括:一主控元件;一匯流排;以及複數從屬元件,經由該匯流排電性連接於該主控元件;其中每一該從屬元件具有一警示交握接腳,以及該等從屬元件的該警示交握接腳係經由一警示交握控制線而電性連接在一起;其中當該等從屬元件之一第一從屬元件與該主控元件經由該匯流排進行通訊時,在每一分發週期之複數階段中對應於該第一從屬元件的一第一階段內,該第一從屬元件經由該警示交握接腳控制該警示交握控制線為一第一電壓位準,而在每一該分發週期中除了該第一階段之外的該等階段內,該警示交握控制線為一第二電壓位準;其中在每一該分發週期中,每一該階段是分別對應於個別的該從屬元件;其中每一該階段包括兩個時脈週期。
  2. 如申請專利範圍第1項所述之匯流排系統,其中該第一從屬元件是在每一該分發週期中除了該第一階段之外的該等階段內,偵測該警示交握控制線的電壓位準,以判斷該主控元件是否與該等從屬元件之一者進行通訊。
  3. 如申請專利範圍第2項所述之匯流排系統,其中當該等從屬元件之一第二從屬元件在每一該分發週期中之該第一階段中偵測到該警示交握控制線為上述第一電壓位準時,該第二從屬元件判斷該主控元件與該第一從屬元件進行通訊。
  4. 如申請專利範圍第3項所述之匯流排系統,其中當該第二從屬元件在每一該分發週期中之該等階段中偵測到該警示交握控制線為上述第二電壓位準時,該第二從屬元件判斷該主控元件並未與該等從屬元件進行通訊。
  5. 如申請專利範圍第1項所述之匯流排系統,其中當每一該從屬元件在每一該分發週期之至少兩該等階段中偵測到該警示交握控制線為上述第一電壓位準時,該從屬元件在一起點同步階段中經由該警示交握接腳控制該警示交握控制線為該第一電壓位準。
  6. 如申請專利範圍第5項所述之匯流排系統,其中在該起點同步階段之後,該等從屬元件在一等待階段中偵測該警示交握控制線是否持續為上述第二電壓位準。
  7. 如申請專利範圍第6項所述之匯流排系統,其中在該等待階段之後,每一該從屬元件是在每一該分發週期中除了所對應之該階段之外的該等階段內,偵測該警示交握控制線的電壓位準,以判斷該主控元件是否與該等從屬元件之一者進行通訊。
  8. 如申請專利範圍第1項所述之匯流排系統,其中在每一該分發週期中,該等階段的數量是等於該等從屬元件的數量。
  9. 如申請專利範圍第1項所述之匯流排系統,更包括:一上拉電阻,耦接於該警示交握控制線;其中該第一電壓位準為一低電壓位準,而該第二電壓位準為一高電壓位準。
  10. 一種匯流排系統,包括:一主控元件;一匯流排;以及複數從屬元件,經由該匯流排電性連接於該主控元件,其中每一該從屬元件具有一警示交握接腳,以及該等從屬元件的該警示交握接腳係經由一警示交握控制線而電性連接在一起;其中每一該從屬元件是在每一分發週期之複數階段中除了所對應之該階段之外的其他該等階段內,偵測該警示交握控制線的電壓位準,以判斷該主控元件是否與該等從屬元件之一者進行通訊;其中在每一該分發週期中,每一該階段是分別對應於個別的該從屬元件;其中在每一該分發週期中,該等階段的數量是等於該等從屬元件的數量。
  11. 如申請專利範圍第10項所述之匯流排系統,其中當該等從屬元件之一第一從屬元件與該主控元件經由該匯流排進行通訊時,在每一該分發週期之對應於該第一從屬元件的一第一階段內,該第一從屬元件經由該警示交握接腳驅動該警示交握控制線,以使該警示交握控制線為一第一電壓位準,以便通知其他該等從屬元件,該主控元件與該第一從屬元件正進行通訊。
  12. 如申請專利範圍第11項所述之匯流排系統,其中在每一該分發週期中除了該第一階段之外的該等階段內,該警示交握控制線為一第二電壓位準,其中每一該階段包括兩個時脈週期。
  13. 如申請專利範圍第11項所述之匯流排系統,其中當該等從屬元件之一第二從屬元件在每一該分發週期中之該第一階段中偵測到該警示交握控制線為上述第一電壓位準時,該第二從屬元件判斷該主控元件與該第一從屬元件進行通訊。
  14. 如申請專利範圍第11項所述之匯流排系統,其中當該第二從屬元件在每一該分發週期中之該等階段中偵測到該警示交握控制線為一第二電壓位準時,該第二從屬元件判斷該主控元件並未與該等從屬元件進行通訊。
  15. 如申請專利範圍第10項所述之匯流排系統,其中當每一該從屬元件在每一該分發週期之至少兩該等階段中偵測到該警示交握控制線為上述第一電壓位準時,該從屬元件在一起點同步階段中經由該警示交握接腳控制該警示交握控制線為該第一電壓位準。
  16. 如申請專利範圍第15項所述之匯流排系統,其中在該起點同步階段之後,該等從屬元件在一等待階段中偵測該警示交握控制線是否持續為一第二電壓位準。
  17. 如申請專利範圍第16項所述之匯流排系統,其中在該等待階段之後,每一該從屬元件是在每一該分發週期中除了所對應之該階段之外的該等階段內,偵測該警示交握控制線的電壓位準,以判斷該主控元件是否與該等從屬元件之一者進行通訊。
  18. 如申請專利範圍第16項所述之匯流排系統,其中當該等從屬元件在該等待階段中偵測該警示交握控制線為上述第一電壓位準時,該等從屬元件重新進入該起點同步階段,以便經由該警示交握接腳控制該警示交握控制線為該第一電壓位準。
  19. 如申請專利範圍第10項所述之匯流排系統,更包括:一上拉電阻,耦接於該警示交握控制線;其中該第一電壓位準為一低電壓位準,而該第二電壓位準為一高電壓位準。
TW107117727A 2018-05-24 2018-05-24 匯流排系統 TWI671638B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW107117727A TWI671638B (zh) 2018-05-24 2018-05-24 匯流排系統
CN201811306887.1A CN110532211B (zh) 2018-05-24 2018-11-05 总线系统
US16/398,715 US10936524B2 (en) 2018-05-24 2019-04-30 Bus system with slave devices

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107117727A TWI671638B (zh) 2018-05-24 2018-05-24 匯流排系統

Publications (2)

Publication Number Publication Date
TWI671638B true TWI671638B (zh) 2019-09-11
TW202004510A TW202004510A (zh) 2020-01-16

Family

ID=68614578

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107117727A TWI671638B (zh) 2018-05-24 2018-05-24 匯流排系統

Country Status (3)

Country Link
US (1) US10936524B2 (zh)
CN (1) CN110532211B (zh)
TW (1) TWI671638B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11216049B2 (en) 2018-12-13 2022-01-04 Nuvoton Technology Corporation Bus system
TWI836871B (zh) * 2023-01-18 2024-03-21 新唐科技股份有限公司 匯流排系統

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI705335B (zh) * 2018-10-15 2020-09-21 新唐科技股份有限公司 積體電路、匯流排系統以及其控制方法
JP7245993B2 (ja) * 2019-07-18 2023-03-27 パナソニックIpマネジメント株式会社 通信装置および通信システム
TWI776180B (zh) * 2020-07-03 2022-09-01 聯陽半導體股份有限公司 電子系統
TWI775436B (zh) * 2021-05-17 2022-08-21 新唐科技股份有限公司 匯流排系統
US11880325B2 (en) * 2021-11-22 2024-01-23 Texas Instruments Incorporated Detecting and handling a coexistence event
TWI813104B (zh) * 2021-12-23 2023-08-21 新唐科技股份有限公司 匯流排系統

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050027920A1 (en) * 2003-07-31 2005-02-03 Fitzsimmons Michael D. Crossbar switch that supports a multi-port slave device and method of operation
CN101499046A (zh) * 2008-01-30 2009-08-05 鸿富锦精密工业(深圳)有限公司 Spi设备通信电路
TWI567561B (zh) * 2015-11-26 2017-01-21 新唐科技股份有限公司 匯流排系統
TW201712555A (zh) * 2015-09-21 2017-04-01 高通公司 增強型串列周邊介面

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU564271B2 (en) * 1983-09-22 1987-08-06 Digital Equipment Corporation Retry mechanism for releasing control of a communications path in a digital computer system
US6816933B1 (en) * 2000-05-17 2004-11-09 Silicon Laboratories, Inc. Serial device daisy chaining method and apparatus
JP4233373B2 (ja) * 2003-04-14 2009-03-04 株式会社ルネサステクノロジ データ転送制御装置
JP5068884B2 (ja) * 2008-05-21 2012-11-07 ヒューレット−パッカード デベロップメント カンパニー エル.ピー. 位置検出機能を有するマルチドロップシリアルバス及び方法
JP2012064021A (ja) * 2010-09-16 2012-03-29 Ricoh Co Ltd 通信システム、マスター装置、及びスレーブ装置、並びに通信方法
US9152598B2 (en) * 2012-11-28 2015-10-06 Atmel Corporation Connecting multiple slave devices to a single master controller in bus system
US20150254198A1 (en) * 2013-03-15 2015-09-10 Google Inc. Methods and apparatus related to bus arbitration within a multi-master system
CN106328197B (zh) 2015-07-07 2019-01-25 华邦电子股份有限公司 存储器写入装置以及方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050027920A1 (en) * 2003-07-31 2005-02-03 Fitzsimmons Michael D. Crossbar switch that supports a multi-port slave device and method of operation
CN101499046A (zh) * 2008-01-30 2009-08-05 鸿富锦精密工业(深圳)有限公司 Spi设备通信电路
TW201712555A (zh) * 2015-09-21 2017-04-01 高通公司 增強型串列周邊介面
TWI567561B (zh) * 2015-11-26 2017-01-21 新唐科技股份有限公司 匯流排系統

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11216049B2 (en) 2018-12-13 2022-01-04 Nuvoton Technology Corporation Bus system
TWI836871B (zh) * 2023-01-18 2024-03-21 新唐科技股份有限公司 匯流排系統

Also Published As

Publication number Publication date
CN110532211B (zh) 2023-01-13
TW202004510A (zh) 2020-01-16
US10936524B2 (en) 2021-03-02
CN110532211A (zh) 2019-12-03
US20190361833A1 (en) 2019-11-28

Similar Documents

Publication Publication Date Title
TWI671638B (zh) 匯流排系統
TWI706257B (zh) 匯流排系統
TWI567561B (zh) 匯流排系統
JP6359955B2 (ja) シリアル通信システム、通信制御装置および電子装置
US8631179B1 (en) System and method for automatically assigning bus addresses to slave devices
CN102339267A (zh) I2c地址转换
US10509750B2 (en) System and method for controlling multi-function pins in management controller stack
JP2009535677A (ja) I2cクロックの生成方法及びシステム
US7863938B2 (en) Address decoder and method for setting an address
TWI719633B (zh) 積體電路、匯流排系統及排程方法
US11907155B2 (en) Bus system connecting slave devices with single-wire data access communication
TWI836871B (zh) 匯流排系統
TWI705335B (zh) 積體電路、匯流排系統以及其控制方法
JP7111695B2 (ja) 画像センサ、および伝送システム
TWI813104B (zh) 匯流排系統
JP2015184935A (ja) I2cバスの調停システムおよび調停方法
US20140337547A1 (en) High speed data transmission structure
JP2022027507A (ja) デバイス間のシリアル通信をモニタするためのシステムおよび方法
CN111444126A (zh) 环形总线温度传感器及其通讯方法
JP2000330935A (ja) ウェイト制御回路
JP2005100015A (ja) シリアルデバイス回路
JP2007257227A (ja) マイクロコンピュータ