CN110532211B - 总线系统 - Google Patents

总线系统 Download PDF

Info

Publication number
CN110532211B
CN110532211B CN201811306887.1A CN201811306887A CN110532211B CN 110532211 B CN110532211 B CN 110532211B CN 201811306887 A CN201811306887 A CN 201811306887A CN 110532211 B CN110532211 B CN 110532211B
Authority
CN
China
Prior art keywords
slave
alert
control line
handshake
voltage level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811306887.1A
Other languages
English (en)
Other versions
CN110532211A (zh
Inventor
黄之鸿
邱俊玮
张豪扬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nuvoton Technology Corp
Original Assignee
Nuvoton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuvoton Technology Corp filed Critical Nuvoton Technology Corp
Publication of CN110532211A publication Critical patent/CN110532211A/zh
Application granted granted Critical
Publication of CN110532211B publication Critical patent/CN110532211B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/3625Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using a time dependent access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/12Plc mp multi processor system
    • G05B2219/1215Master slave system
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/22Pc multi processor system
    • G05B2219/2231Master slave
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/22Pc multi processor system
    • G05B2219/2233Each slave can control several other slaves
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/22Pc multi processor system
    • G05B2219/2234Each slave can function in stand alone if master fails

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)
  • Small-Scale Networks (AREA)

Abstract

本发明提供一种总线系统。总线系统包括主控元件、总线以及经由该总线电连接于该主控元件的多个从属元件。每一该从属元件具有一警示交握引脚。所述多个从属元件的该警示交握引脚是经由一警示交握控制线而电连接在一起。当所述多个从属元件的一第一从属元件与该主控元件经由该总线进行通信时,在每一分发周期的多个阶段中对应于该第一从属元件的一第一阶段中,该第一从属元件经由该警示交握引脚控制该警示交握控制线为一第一电压电平,而在每一该分发周期中除了该第一阶段之外的所述多个阶段内,该警示交握控制线为一第二电压电平。

Description

总线系统
技术领域
本发明是有关于一种总线系统,且特别是有关于一种具有多个从属元件的总线系统。
背景技术
以往在电脑系统中,芯片组如南桥芯片(south bridge chip)是藉由低引脚数(Low Pin Count,LPC)接口来与其他的电路模块组合,例如具不同功能的系统单芯片(System-on-a-chip,SoC)相电连接。通过低引脚数接口连接的这些外接电路模块可分配到不同的独立地址,南桥芯片可因此以一对多的方式和外接电路模块通信。然而近年来,部分新提出的总线架构,例如增强型串行外设接口(Enhanced Serial Peripheral Interface;eSPI)总线,仅允许芯片组和外接电路模块间以一对一的机制通信。
因此,需要一种能时序控制多个电路模块的总线的机制。
发明内容
本发明提供一种总线系统。该总线系统包括一主控元件、一总线以及多个从属元件。所述多个从属元件是经由该总线电连接于该主控元件。每一该从属元件具有一警示交握引脚,以及所述多个从属元件的该警示交握引脚是经由一警示交握控制线而电连接在一起。当所述多个从属元件的一第一从属元件与该主控元件经由该总线进行通信时,在每一分发周期的多个阶段中对应于该第一从属元件的一第一阶段中,该第一从属元件经由该警示交握引脚控制该警示交握控制线为一第一电压电平,而在每一该分发周期中除了该第一阶段之外的所述多个阶段内,该警示交握控制线为一第二电压电平。每一该阶段包括两个时钟周期。
再者,本发明提供另一种总线系统。该总线系统包括一主控元件、一总线以及多个从属元件。所述多个从属元件是经由该总线电连接于该主控元件。每一该从属元件具有一警示交握引脚,以及所述多个从属元件的该警示交握引脚是经由一警示交握控制线而电连接在一起。每一该从属元件是在每一分发周期的多个阶段中除了所对应的该阶段之外的其他所述多个阶段内,检测该警示交握控制线的电压电平,以判断该主控元件是否与所述多个从属元件的一者进行通信。在每一该分发周期中,所述多个阶段的数量是等于所述多个从属元件的数量。
附图说明
图1是显示根据本发明一些实施例所述的总线系统;
图2是显示根据本发明一些实施例所述的图1的总线系统的连接配置图;
图3是显示根据本发明一些实施例所述的警示交握控制线的时序控制方法的流程图;
图4是显示多个从属元件执行图3的时序控制方法中起点同步阶段以及等候阶段的警示交握控制线与警示交握引脚的输出模式的示范信号波形图;
图5是显示多个从属元件执行图3的时序控制方法的分发阶段中监看警示交握控制线的示范波形图;以及
图6是显示多个从属元件执行图3的时序控制方法的分发阶段中驱动警示交握控制线的示范波形图。
附图标号:
1~总线系统;
10~主控元件;
12~总线;
14A-14D~从属元件;
145A-145D~时序控制器;
16A-16D~地址进入选择引脚;
18A-18D~地址区段选择引脚;
20~处理模块;
22~存储器;
Alert_1-Alert_4~警示交握引脚;
ALERT_HAND~警示交握控制线;
AP1-AP4~分发周期;
clk1-clk4、eSPI_CLK~时钟信号;
CY1-CY8~时钟周期;
eSPI_CS~芯片选择信号线;
eSPI_IO、eSPI_IO1、eSPI_IO2~输入输出信号线;
eSPI_RST~重置信号线;
GND~接地端;
PH1-PH4~阶段;
R~上拉电阻;
S310-S360~步骤;
TP1-TP4~时间周期;以及
VDD~电源。
具体实施方式
为让本发明的上述和其他目的、特征、和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下:
图1是显示根据本发明一些实施例所述的总线系统1。总线系统1包括主控(master)元件10、总线12以及多个从属(slave)元件14A-14D。在一些实施例中,主控元件10是南桥芯片。在一些实施例中,主控元件10可电连接于一电脑系统(未显示)的处理模块20,以便相应于处理模块20的指令而经由总线12与从属元件14A-14D进行数据存取。在一些实施例中,处理模块20可电连接于电脑系统的存储器22,以便根据不同应用程序的需求来存取存储器22。在一些实施例中,总线12为增强型串行外设接口(Enhanced SerialPeripheral Interface,eSPI)总线。主控元件10是经由总线12而电连接于从属元件14A-14D。此外,主控元件10是以一对一机制与从属元件14A-14D通信,而从属元件14A-14D是根据仲裁机制与主控元件10进行通信。值得注意的是,从属元件14A-14D的数量仅是个例子,并非用以限定本发明。
图2是显示根据本发明一些实施例所述的图1中总线系统1的连接配置图。在此实施例中,总线12包括重置信号线eSPI_RST、芯片选择(chip select)信号线eSPI_CS、时钟信号eSPI_CLK以及输入输出信号线eSPI_IO。主控元件10是藉由芯片选择信号线eSPI_CS与从属元件14A-14D以一对一机制来进行通信。此外,通过仲裁机制,从属元件14A-14D可经由输入输出信号线eSPI_IO与主控元件10进行通信(例如传输数据与指令)。当主控元件10经由总线12与从属元件14A-14D进行通信时,时钟信号eSPI_CLK可做为参考时钟。
一般来说,根据芯片选择信号线eSPI_CS的运作机制,主控元件10仅能选择单一元件进行通信。然而,藉由使用仲裁机制,于总线系统1中单一时间仅由从属元件14A-14D的一者与主控元件10进行回应。因此,在主控元件10仍以一对一通信机制运作的情形下,总线12可对应一个芯片选择信号线eSPI_CS而连接从属元件14A-14D进行通信,因而可提高总线系统1的扩充性。
在图2中,从属元件14A-14D包括地址区段选择引脚18A-18D、地址进入选择引脚16A-16D以及警示交握(handshake)引脚Alert_A-Alert_D。从属元件14A-14D所对应的地址可藉由地址区段选择引脚18A-18D以及地址进入选择引脚16A-16D所接收的电压准位的组合来进行配置,以使从属元件14A-14D具有互异的地址区段。例如,从属元件14A与14C的地址区段选择引脚18A及18C是耦接于接地端GND,以对应于第一地址区段。从属元件14A与14C的地址进入选择引脚16A及16C分别耦接于接地端GND以及电源VDD,以分别对应不同的地址进入码,例如分别对应于第一地址区段的第一地址及第二地址。此外,从属元件14B与14D的地址区段选择引脚18B及18D是耦接于电源VDD,以对应于第二地址区段。从属元件14B与14D的地址进入选择引脚16B及16D分别耦接于接地端GND以及电源VDD,以分别对应不同的地址进入码,例如分别对应于第二地址区段的第一地址及第二地址。
从属元件14A-14D的警示交握引脚Alert_1-Alert_4是彼此电连接至警示交握控制线ALERT_HAND。在此实施例中,警示交握控制线ALERT_HAND是经由上拉(pull-up)电阻R而电连接至电源VDD,以使警示交握控制线ALERT_HAND为高电压电平(例如高逻辑信号“H”)。此外,从属元件14A-14D内的时序控制器(schedule controller)145A-145D可藉由控制所对应的警示交握引脚Alert_1-Alert_4为低电压电平(例如低逻辑信号“L”),来驱动警示交握控制线ALERT_HAND,以使警示交握控制线ALERT_HAND为低电压电平。于是,每一从属元件14A-14D可藉由控制警示交握控制线ALERT_HAND的电压电平,来取得主动和主控元件10通信的权利。警示交握引脚Alert_1-Alert_4为双向输入/输出引脚(bi-directionalinput/output),且在输出模式下为漏极开路(open drain)。
图3是显示根据本发明一些实施例所述的总线系统1的时序控制方法的流程图。图3的时序控制方法可由总线系统1中从属元件14A-14D的每一时序控制器145A-145D所执行。图4是显示从属元件14A-14D的警示交握引脚Alert_1-Alert_4以及警示交握控制线ALERT_HAND的示范信号波形图,用以说明图3的时序控制方法中起点同步阶段与等候阶段的操作。此外,图4所显示的警示交握引脚Alert_1-Alert_4与警示交握控制线ALERT_HAND的波型仅是个例子,并非用以限定本发明。
同时参考图3与图4,从属元件14A-14D是使用相同频率的时钟信号clk1-clk4来作为时序控制器145A-145D的计数依据。在一些实施例中,时钟信号clk1-clk4具有相同的相位。在一些实施例中,时钟信号clk1-clk4具有不同的相位。值得注意的是,时钟信号clk1-clk4具有相同的频率,因此时钟信号clk1-clk4具有相同的时间周期,即TP1=TP2=TP3=TP4。在一些实施例中,时序控制器145A-145D是根据时钟信号clk1-clk4的上升沿(risingedge)而进行计数。在一些实施例中,时序控制器145A-145D是根据时钟信号clk1-clk4的下降沿(falling edge)而进行计数。
当从属元件14A-14D上电或是被重置(步骤S310)时,时序控制器145-145D会控制从属元件14A-14D进入起点同步阶段(start synchronize stage)(步骤S320)。在起点同步阶段,每一从属元件14A-14D的时序控制器145A-145D会根据所对应的时钟信号clk1-clk4将所对应的警示交握引脚Alert_1-Alert_4拉低至低电压电平并维持多个时钟周期(clockcycle),以便通知其他从属元件需要进行起点同步。在图4的起点同步阶段中,假设每一警示交握引脚Alert_1-Alert_4会拉低至低电压电平并维持2×4个时钟周期。上述时钟周期的数量仅为举例,而本发明不受其限制。
在图4中,于时间点t1时,从属元件14C的时序控制器145C会控制警示交握引脚Alert_3为输出模式并输出低电压电平,以驱动警示交握控制线ALERT_HAND,即控制警示交握控制线ALERT_HAND为低电压电平。接着,在时间点t2时,从属元件14A的时序控制器145A会控制警示交握引脚Alert_1为输出模式并输出低电压电平,以驱动警示交握控制线ALERT_HAND。接着,在时间点t3时,从属元件14B的时序控制器145B会控制警示交握引脚Alert_2为输出模式并输出低电压电平,以驱动警示交握控制线ALERT_HAND。接着,在时间点t4时,从属元件14D的时序控制器145D会控制警示交握引脚Alert_4为输出模式并输出低电压电平,以驱动警示交握控制线ALERT_HAND。在此实施例中,由于从属元件14A-14D在总线系统1的印刷电路板上是设置在不同的位置,因此当总线系统1在电源开启或是重置发生时,不同的布线与配置会造成从属元件14A-14D进入起点同步阶段的时间点会不一致。
在时间点t5,即从属元件14C的时序控制器145C从时间点t1计数8个时钟周期之后,时序控制器145C会控制警示交握引脚Alert_3为输入模式。于是,从属元件14C会停止驱动警示交握控制线ALERT_HAND,并经由警示交握引脚Alert_3来监看(或检测)警示交握控制线ALERT_HAND的电压电平。接着,在时间点t6,即从属元件14A的时序控制器145A从时间点t2计数8个时钟周期之后,时序控制器145A会控制警示交握引脚Alert_1为输入模式。于是,从属元件14A会停止驱动警示交握控制线ALERT_HAND,并经由警示交握引脚Alert_1来监看警示交握控制线ALERT_HAND的电压电平。接着,在时间点t7,即从属元件14B的时序控制器145B从时间点t3计数8个时钟周期之后,时序控制器145B会控制警示交握引脚Alert_2为输入模式。于是,从属元件14B会停止驱动警示交握控制线ALERT_HAND,并经由警示交握引脚Alert_2来监看警示交握控制线ALERT_HAND的电压电平。接着,在时间点t8,即从属元件14D的时序控制器145D从时间点t4计数8个时钟周期之后,时序控制器145D会控制警示交握引脚Alert_4为输入模式。于是,从属元件14D会停止驱动警示交握控制线ALERT_HAND,并经由警示交握引脚Alert_4来监看警示交握控制线ALERT_HAND的电压电平。
当警示交握控制线ALERT_HAND没有被从属元件14A-14D驱动时,警示交握控制线ALERT_HAND会通过上拉电阻R而变为高电压电平。于是,当经由警示交握引脚Alert_1-Alert_4检测到警示交握控制线ALERT_HAND由低电压电平转变为高电压电平时,时序控制器145A-145D会在时间点t9判断出起点同步阶段已结束,并控制从属元件14A-14D进入等待阶段(步骤S330)。
在等待阶段中,时序控制器145A-145D会经由警示交握引脚Alert_1-Alert_4来监看警示交握控制线ALERT_HAND是否为低电压电平且维持一个以上时钟周期(步骤S340)。若在2×4个时钟周期内,时序控制器145A-145D检测到警示交握控制线ALERT_HAND被任一从属元件14A-14D驱动时(例如检测到警示交握控制线ALERT_HAND为低电压电平),则时序控制器145A-145D会控制从属元件14A-14D再次进入起点同步阶段(步骤S320)。反之,若在2×4个时钟周期内,时序控制器145A-145D未检测到警示交握控制线ALERT_HAND被驱动时(例如从时间点t9至时间点t10的期间,警示交握控制线ALERT_HAND皆维持为高电压电平),则时序控制器145A-145D会控制从属元件14A-14D进入分发阶段(assignment state)(步骤S350)。在分发阶段中,每一从属元件14A-14D会在每一分发周期(assignment period)AP中经由警示交握引脚Alert_1-Alert_4来监看警示交握控制线ALERT_HAND的状态。
图5是显示警示交握控制线ALERT_HAND的示范波形图,用以说明在图3的时序控制方法的分发阶段中,从属元件14A-14D监看警示交握控制线ALERT_HAND的操作。在图5中,每一从属元件14A-14D具有相同时间周期的分发周期AP1-AP4。在此实施例中,每一分发周期AP1-AP4具有2×4个时钟周期CY1-CY8。此外,每一分发周期AP1-AP4可划分成4个阶段(phase)PH1-PH4,而每一阶段包括2个时钟周期。例如,阶段PH1包括时钟周期CY1与CY2、阶段PH2包括时钟周期CY3与CY4、阶段PH3包括时钟周期CY5与CY6,以及阶段PH4包括时钟周期CY7与CY8。
在图5中,每一从属元件14A-14D是依据阶段PH1-PH4来分别执行相对应的操作。在此实施例中,从属元件14A是对应于阶段PH1、从属元件14B是对应于阶段PH2、从属元件14C是对应于阶段PH3而从属元件14D是对应于阶段PH4。在一些实施例中,从属元件14A-14D与阶段PH1-PH4的对应关系是由图2的地址区段选择引脚18A-18D与地址进入选择引脚16A-16D所决定。在其他实施例中,可使用其他硬件或是软件的设定来决定从属元件14A-14D与阶段PH1-PH4的对应关系。
在图5中,从属元件14A-14D是依据其内部的时钟信号clk1-clk4的上升沿来计数分发周期AP1-AP4中的时钟周期CY1-CY8。在分发阶段中,若从属元件14A与主控元件10进行通信的话,则从属元件14A仅能在分发周期AP1的阶段PH1中有权力能驱动警示交握控制线ALERT_HAND。具体而言,当从属元件14A与主控元件10进行通信时,从属元件14A的时序控制器145A会在阶段PH1中控制警示交握引脚Alert_1为输出模式并输出低电压电平,以驱动警示交握控制线ALERT_HAND,即控制警示交握控制线ALERT_HAND为低电压电平。若从属元件14A不需与主控元件10进行通信,则从属元件14A的时序控制器145A会在阶段PH1中控制警示交握引脚Alert_1为输入模式,即不驱动警示交握控制线ALERT_HAND。
在分发周期AP1的阶段PH2-PH4中,从属元件14A是藉由监看警示交握控制线ALERT_HAND的电压电平,以判断主控元件10是否与从属元件14B-14D进行通信。换言之,在阶段PH2-PH4中,从属元件14A的时序控制器145A会控制警示交握引脚Alert_1为输入模式。例如,在分发周期AP1中,从属元件14A会在阶段PH2(如箭头412所显示)经由警示交握引脚Alert_1来监看警示交握控制线ALERT_HAND的电压电平,以判断从属元件14B是否与主控元件10进行通信。假如从属元件14A在阶段PH2中检测到警示交握控制线ALERT_HAND为高电压电平,则时序控制器145A会判断从属元件14B并未与主控元件10进行通信。假如从属元件14A在阶段PH2中检测到警示交握控制线ALERT_HAND为低电压电平,则时序控制器145A会判断从属元件14B正与主控元件10进行通信。
相似地,在分发周期AP1中,从属元件14A会在阶段PH3(如箭头414所显示)经由警示交握引脚Alert_1来监看警示交握控制线ALERT_HAND的电压电平,以判断从属元件14C是否与主控元件10进行通信。假如从属元件14A在阶段PH3中检测到警示交握控制线ALERT_HAND为高电压电平,则时序控制器145A会判断从属元件14C并未与主控元件10进行通信。假如从属元件14A检测到警示交握控制线ALERT_HAND在阶段PH3中为低电压电平而在先前阶段PH2为高电压电平,则时序控制器145A会判断从属元件14C正与主控元件10进行通信。假如从属元件14A检测到警示交握控制线ALERT_HAND在阶段PH3中为低电压电平且在先前阶段PH2亦为低电压电平,则时序控制器145A会判断从属元件14B、14C或14D或是新加入(或是扩充)的其他从属元件正在执行起点同步阶段。于是,从属元件14A会重新执行起点同步阶段。
参考回图3,在步骤S360中,每一从属元件14A-14D会在每一分发周期AP中经由警示交握引脚Alert_1-Alert_4来监看警示交握控制线ALERT_HAND是否被驱动超过2个时钟周期。当任一从属元件14A-14D与主控元件10进行通信时,该从属元件会经由所对应的警示交握引脚来驱动警示交握控制线ALERT_HAND,以便控制警示交握控制线ALERT_HAND为低电压电平并维持2个时钟周期。因此,在每一分发周期AP中,当时序控制器145A-145D监看到警示交握控制线ALERT_HAND被驱动且超过2个时钟周期时,则时序控制器145A-145D会控制从属元件14A-14D再次进入起点同步阶段(步骤S320)。具体而言,在每一分发周期AP中,只能允许从属元件14A-14D的一者来驱动警示交握控制线ALERT_HAND。因此,在每一分发周期AP中,当警示交握控制线ALERT_HAND被驱动超过2个时钟周期时,则表示有从属元件正在执行起点同步阶段,于是其他的从属元件也会回到起点同步阶段。
在一些实施例中,起点同步阶段与分发周期具有相同数量的时钟周期。在一些实施例中,起点同步阶段与分发周期具有不同数量的时钟周期。
在一些实施例中,等待阶段与分发周期具有相同数量的时钟周期。在一些实施例中,等待阶段与分发周期具有不同数量的时钟周期。
在图5中,藉由监看所对应的阶段之外的其他阶段,每一从属元件14A-14D可判断出是哪一个从属元件正与主控元件10进行通信。此外,藉由监看每一阶段中间的上升沿,例如时钟周期CY7与CY8之间的上升沿(如箭头416所显示)或是下降沿(未显示),可避免因为时钟信号clk1-clk4的相位偏差所引起的时间差。
图6是显示警示交握控制线ALERT_HAND的示范波形图,用以说明在图3的时序控制方法的分发阶段中,从属元件14A-14D驱动警示交握控制线ALERT_HAND的操作。在图6中,当从属元件14A欲与主控元件10进行通信(例如传送中断需求)前,会先监看警示交握控制线ALERT_HAND的电压电平,以确定警示交握控制线ALERT_HAND未被从属元件14B-14D所驱动。接着,在时间点t1,从属元件14A会在属于自己的阶段PH1中控制警示交握引脚Alert_1为输出模式并输出低电压电平,以驱动警示交握控制线ALERT_HAND。因此,警示交握控制线ALERT_HAND会在从属元件14A的分发周期AP1中的阶段PH1变为低电压电平。于是,从属元件14A可取得与主控元件10进行通信的权力。接着,在时间点t2,从属元件14B会在分发周期AP2的阶段PH1中检测到警示交握控制线ALERT_HAND为低电压电平。于是,从属元件14B可得知对应于阶段PH1的从属元件14A正在与主控元件10进行通信(例如处理中断需求)。同时地,从属元件14C亦会在分发周期AP3的阶段PH1中检测到警示交握控制线ALERT_HAND为低电压电平。于是,从属元件14C可得知对应于阶段PH1的从属元件14A正在处理中断需求。接着,在时间点t3,从属元件14D会在分发周期AP4的阶段PH1中检测到警示交握控制线ALERT_HAND为低电压电平。于是,从属元件14D可得知对应于阶段PH1的从属元件14A与主控元件10正在进行通信(例如处理中断需求)。
当从属元件14A与主控元件10正在进行通信时,从属元件14A会经由其输入输出信号线eSPI_IO1提供事件警示信号ALERT至总线12的输入输出信号线eSPI_IO,以便传送事件警示信号ALERT至主控元件10。事件警示信号ALERT是表示从属元件14A对主控元件10要求通信的请求信号。当检测到从属元件14A驱动警示交握控制线ALERT_HAND时,其他的从属元件14B-14D如果欲与主控元件10进行通信,则会将事件信息进行储存,以待之后取得警示交握控制线ALERT_HAND的控制权时再与主控元件10通信。
相应于事件警示信号ALERT,主控元件10会经由输入输出信号线eSPI_IO传送状态获取信号GET_STATUS,以询问从属元件14A-14D的状态。此时,从属元件14A会经由输入输出信号线eSPI_IO接收状态获取信号GET_STATUS并进行回应,以通知主控元件10有信息欲进行传送。此时,其他的从属元件14B-14D则不会接收状态获取信号GET_STATUS且亦不回应。接着,主控元件10会经由输入输出信号线eSPI_IO传送事件获取信号GET_VWIRE,以获取从属元件14A的事件信息。接着,从属元件14A会接收事件获取信号GET_VWIRE并进行回应,以便将事件信息传送至主控元件10。从属元件14B-14D则不会接收事件获取信号GET_VWIRE亦不会回应。
当从属元件14A与主控元件10进行通信时,从属元件14A会在每一分发周期AP1的阶段PH1来驱动警示交握控制线ALERT_HAND,直到与主控元件10结束通信。
在时间点t4,从属元件14B会在分发周期AP2的阶段PH1中检测到警示交握控制线ALERT_HAND改变为高电压电平。于是,从属元件14B可得知对应于阶段PH1的从属元件14A已结束与主控元件10进行通信。当从属元件14B也有中断需求时,则从属元件14B会在属于自己的阶段PH2(例如从时间点t5到时间点t6)中控制警示交握引脚Alert_2为输出模式并输出低电压电平,以驱动警示交握控制线ALERT_HAND。于是,从属元件14B会经由其输入输出信号线eSPI_IO2提供事件警示信号ALERT至总线12的输入输出信号线eSPI_IO,以便传送事件警示信号ALERT至主控元件10,并进行后续通信。
在分发阶段中,藉由使用时序控制器在每一分发周期中监看除了自己所对应的阶段之外的其他阶段下警示交握控制线ALERT_HAND的电压电平,时序控制器可切确得知目前是哪一个从属元件正在与主控元件进行通信。于是,在总线系统上可让使用者识别或是开发者除错更为快速。此外,在分发周期中,由于每一从属元件分别具有所对应的阶段,因此让同时可能发生的不同从属元件的中断需求在时间上可以被错开。因此,可避免多个从属元件互抢共用警示交握控制线ALERT_HAND,而造成主控元件与不正确的从属元件进行通信。再者,可使用从属元件本身的引脚(例如地址区段选择引脚与地址进入选择引脚)来设定所对应的阶段,因此不需要增加额外的引脚。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视权利要求范围所界定者为准。

Claims (10)

1.一种总线系统,其特征在于,包括:
一主控元件;
一总线;以及
多个从属元件,经由该总线电连接于该主控元件;
其中每一该从属元件具有一警示交握引脚,以及所述多个从属元件的该警示交握引脚是经由一警示交握控制线而电连接在一起;
其中当所述多个从属元件的一第一从属元件与该主控元件经由该总线进行通信时,在每一分发周期的多个阶段中对应于该第一从属元件的一第一阶段内,该第一从属元件经由该警示交握引脚控制该警示交握控制线为一第一电压电平,而在每一该分发周期中除了该第一阶段之外的所述多个阶段内,该警示交握控制线为一第二电压电平;
其中在每一该分发周期中,每一该阶段是分别对应于个别的该从属元件;
其中每一该阶段包括两个时钟周期。
2.如权利要求1所述的总线系统,其特征在于,该第一从属元件是在每一该分发周期中除了该第一阶段之外的所述多个阶段内,检测该警示交握控制线的电压电平,以判断该主控元件是否与所述多个从属元件的一者进行通信。
3.如权利要求2所述的总线系统,其特征在于,当所述多个从属元件的一第二从属元件在每一该分发周期中的该第一阶段中检测到该警示交握控制线为上述第一电压电平时,该第二从属元件判断该主控元件与该第一从属元件进行通信。
4.如权利要求3所述的总线系统,其特征在于,当该第二从属元件在每一该分发周期中的所述多个阶段中检测到该警示交握控制线为上述第二电压电平时,该第二从属元件判断该主控元件并未与所述多个从属元件进行通信。
5.如权利要求1所述的总线系统,其特征在于,当每一该从属元件在每一该分发周期的至少两个阶段中检测到该警示交握控制线为上述第一电压电平时,该从属元件在一起点同步阶段中经由该警示交握引脚控制该警示交握控制线为该第一电压电平。
6.如权利要求5所述的总线系统,其特征在于,在该起点同步阶段之后,所述多个从属元件在一等待阶段中检测该警示交握控制线是否持续为上述第二电压电平。
7.如权利要求6所述的总线系统,其特征在于,在多个等待阶段之后,每一该从属元件是在每一该分发周期中除了所对应的该阶段之外的所述多个阶段内,检测该警示交握控制线的电压电平,以判断该主控元件是否与所述多个从属元件的一者进行通信。
8.如权利要求1所述的总线系统,其特征在于,在每一该分发周期中,所述多个阶段的数量是等于所述多个从属元件的数量。
9.一种总线系统,其特征在于,包括:
一主控元件;
一总线;以及
多个从属元件,经由该总线电连接于该主控元件,
其中每一该从属元件具有一警示交握引脚,以及所述多个从属元件的该警示交握引脚是经由一警示交握控制线而电连接在一起;
其中每一该从属元件是在每一分发周期的多个阶段中除了所对应的该阶段之外的其他所述多个阶段内,检测该警示交握控制线的电压电平,以判断该主控元件是否与所述多个从属元件的一者进行通信;
其中在每一该分发周期中,每一该阶段是分别对应于个别的该从属元件;
其中在每一该分发周期中,所述多个阶段的数量是等于所述多个从属元件的数量。
10.如权利要求9所述的总线系统,其特征在于,当所述多个从属元件的一第一从属元件与该主控元件经由该总线进行通信时,在每一该分发周期的对应于该第一从属元件的一第一阶段内,该第一从属元件经由该警示交握引脚驱动该警示交握控制线,以使该警示交握控制线为一第一电压电平,以便通知其他所述多个从属元件,该主控元件与该第一从属元件正进行通信。
CN201811306887.1A 2018-05-24 2018-11-05 总线系统 Active CN110532211B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW107117727 2018-05-24
TW107117727A TWI671638B (zh) 2018-05-24 2018-05-24 匯流排系統

Publications (2)

Publication Number Publication Date
CN110532211A CN110532211A (zh) 2019-12-03
CN110532211B true CN110532211B (zh) 2023-01-13

Family

ID=68614578

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811306887.1A Active CN110532211B (zh) 2018-05-24 2018-11-05 总线系统

Country Status (3)

Country Link
US (1) US10936524B2 (zh)
CN (1) CN110532211B (zh)
TW (1) TWI671638B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI705335B (zh) * 2018-10-15 2020-09-21 新唐科技股份有限公司 積體電路、匯流排系統以及其控制方法
TWI706257B (zh) 2018-12-13 2020-10-01 新唐科技股份有限公司 匯流排系統
JP7245993B2 (ja) * 2019-07-18 2023-03-27 パナソニックIpマネジメント株式会社 通信装置および通信システム
TWI776180B (zh) * 2020-07-03 2022-09-01 聯陽半導體股份有限公司 電子系統
TWI775436B (zh) * 2021-05-17 2022-08-21 新唐科技股份有限公司 匯流排系統
US11880325B2 (en) * 2021-11-22 2024-01-23 Texas Instruments Incorporated Detecting and handling a coexistence event
TWI813104B (zh) * 2021-12-23 2023-08-21 新唐科技股份有限公司 匯流排系統

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3483807D1 (de) * 1983-09-22 1991-02-07 Digital Equipment Corp Wiederholungsmechanismus zur steuerungsfreigabe eines uebertragungsweges in einem digitalen rechnersystem.

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6816933B1 (en) * 2000-05-17 2004-11-09 Silicon Laboratories, Inc. Serial device daisy chaining method and apparatus
JP4233373B2 (ja) * 2003-04-14 2009-03-04 株式会社ルネサステクノロジ データ転送制御装置
US6954821B2 (en) * 2003-07-31 2005-10-11 Freescale Semiconductor, Inc. Crossbar switch that supports a multi-port slave device and method of operation
CN101499046A (zh) * 2008-01-30 2009-08-05 鸿富锦精密工业(深圳)有限公司 Spi设备通信电路
CN102037454A (zh) * 2008-05-21 2011-04-27 惠普开发有限公司 具有位置检测的多站串行总线和方法
JP2012064021A (ja) * 2010-09-16 2012-03-29 Ricoh Co Ltd 通信システム、マスター装置、及びスレーブ装置、並びに通信方法
US9152598B2 (en) * 2012-11-28 2015-10-06 Atmel Corporation Connecting multiple slave devices to a single master controller in bus system
US20150254198A1 (en) * 2013-03-15 2015-09-10 Google Inc. Methods and apparatus related to bus arbitration within a multi-master system
CN106328197B (zh) 2015-07-07 2019-01-25 华邦电子股份有限公司 存储器写入装置以及方法
US9990316B2 (en) * 2015-09-21 2018-06-05 Qualcomm Incorporated Enhanced serial peripheral interface
TWI567561B (zh) * 2015-11-26 2017-01-21 新唐科技股份有限公司 匯流排系統

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3483807D1 (de) * 1983-09-22 1991-02-07 Digital Equipment Corp Wiederholungsmechanismus zur steuerungsfreigabe eines uebertragungsweges in einem digitalen rechnersystem.

Also Published As

Publication number Publication date
TW202004510A (zh) 2020-01-16
US20190361833A1 (en) 2019-11-28
US10936524B2 (en) 2021-03-02
TWI671638B (zh) 2019-09-11
CN110532211A (zh) 2019-12-03

Similar Documents

Publication Publication Date Title
CN110532211B (zh) 总线系统
US9940282B2 (en) Bus serialization for devices without multi-device support
TWI706257B (zh) 匯流排系統
WO2017044301A1 (en) Input/output signal bridging and virtualization in a multi-node network
US10509750B2 (en) System and method for controlling multi-function pins in management controller stack
JP2009535677A (ja) I2cクロックの生成方法及びシステム
US10664411B2 (en) Chained bus memory device
US10817452B2 (en) Bus system and detection method thereof
CN112486899B (zh) 集成电路、汇流排系统及排程方法
US10162549B2 (en) Integrated circuit chip and method therefor
US11288223B2 (en) Bridge chip with function of expanding external devices and associated expansion method
US11907155B2 (en) Bus system connecting slave devices with single-wire data access communication
JP2000293485A (ja) 通信インターフェース
US10901935B2 (en) IC, bus system and control method thereof
TWI836871B (zh) 匯流排系統
CN105446903A (zh) 一种信息处理方法及电子设备
US20230205725A1 (en) Bus system
TWI581103B (zh) 以精確計時用於實施匯流排操作的方法與系統
JP2023089918A (ja) デイジーチェーンspi集積回路およびその動作方法
EP3629188A1 (en) Flexible coupling of processor modules
CN113326220A (zh) 一种外设电子标签信息获取方法及设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant