TWI657490B - 形成半導體元件結構的方法 - Google Patents

形成半導體元件結構的方法 Download PDF

Info

Publication number
TWI657490B
TWI657490B TW106135967A TW106135967A TWI657490B TW I657490 B TWI657490 B TW I657490B TW 106135967 A TW106135967 A TW 106135967A TW 106135967 A TW106135967 A TW 106135967A TW I657490 B TWI657490 B TW I657490B
Authority
TW
Taiwan
Prior art keywords
silicon germanium
fin structure
germanium
silicon
height
Prior art date
Application number
TW106135967A
Other languages
English (en)
Other versions
TW201911387A (zh
Inventor
馮家馨
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201911387A publication Critical patent/TW201911387A/zh
Application granted granted Critical
Publication of TWI657490B publication Critical patent/TWI657490B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66537Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a self aligned punch through stopper or threshold implant under the gate region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/783Field effect transistors with field effect produced by an insulated gate comprising a gate to body connection, i.e. bulk dynamic threshold voltage MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7853Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET the body having a non-rectangular crossection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/14Measuring as part of the manufacturing process for electrical parameters, e.g. resistance, deep-levels, CV, diffusions by electrical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/105Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with vertical doping variation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本揭露提供一種形成半導體元件結構的方法。此方法包含確定沿位於半導體基材之上的矽鍺鰭片結構的高度的臨界電壓(threshold voltage)分布;根據鍺濃度與矽鍺鰭片結構的臨界電壓之間的關係,確定鍺濃度分布以抵銷臨界電壓分布;形成矽鍺磊晶層,其具有沿矽鍺磊晶層厚度的鍺濃度分布;蝕刻矽鍺磊晶層以形成矽鍺鰭片結構;以及形成具有沿矽鍺鰭片結構高度的均勻臨界電壓的鰭式場效電晶體。

Description

形成半導體元件結構的方法
本發明實施例係關於半導體元件,特別是關於鰭式場效電晶體元件。
隨著半導體產業進展至追求更高的元件密度、更高的效能以及更低的成本的奈米技術製程節點,在製造及設計的問題上的挑戰致使三維設計的發展,例如鰭式場效電晶體(fin field effect transistor,FinFET)。一般鰭式場效電晶體由自基材延伸的薄且垂直的鰭片(或鰭片結構)製造,舉例來說,其藉由蝕刻掉基材的矽層的一部分而形成。鰭式場效電晶體的通道形成於此垂直的鰭片中。閘極位於鰭片之上(例如環繞著)。在通道的多個側面上具有閘極可以減少短通道效應(short channel effect),並且允許更高的電流。
設計鰭式場效電晶體不是沒有自己的挑戰。舉例來說,人們希望有較低的臨界電壓(threshold voltage)以提升導通電流(on-state current,Ion),然而具有較低的臨界電壓可能導致較高的漏電流(leakage current),包含 斷態電流(off-state current,Ioff)。所以,設計鰭式場效電晶體的其中一個目標為達到可以致使良好的導通電流/斷態電流的比值的臨界電壓。鰭式場效電晶體的臨界電壓在整個鰭片高度中並不是恆定的。它會受到一些來自於設計本身或製造過程的因素的影響。舉例來說,鰭式場效電晶體的閘極接觸鰭片上部的三個表面,然而僅接觸鰭片其餘部分的兩個表面。另外,鰭片沿著其高度可以具有不均勻的形狀及寬度。此外,抗衝穿摻雜劑(anti-punch through dopants)的分布及源極/汲極特徵同樣會影響臨界電壓。結果,常常觀測到不均勻的臨界電壓分布。通常,具有低於預期的臨界電壓的鰭片部分具有較高的斷態電流密度,然而具有高於預期的臨界電壓的鰭片部分具有較低的導通電流密度。
因此,雖然現有的鰭式場效電晶體元件足以滿足其預期目的,但在各方面並非皆盡如人意。
根據本揭露的一態樣,形成半導體元件結構的方法包含確定沿著半導體基材上的矽鍺鰭片結構的高度的臨界電壓(threshold voltage)分布;根據鍺濃度與矽鍺鰭片結構內的臨界電壓之間的關係,確定沿矽鍺鰭片結構的高度的鍺濃度分布以抵銷臨界電壓分布;形成具有沿矽鍺磊晶層的高度的鍺濃度分布的矽鍺磊晶層;蝕刻矽鍺磊晶層以形成矽鍺鰭片結構;以及形成具有沿矽鍺鰭片結構的高度的均勻臨界電壓的鰭式場效電晶體。
根據本揭露的另一態樣,形成具有沿矽鍺鰭片結構的高度的均勻臨界電壓分布的矽鍺鰭片結構於半導體基材之上的方法,包含確定沿矽鍺鰭片結構的高度的臨界電壓分布,其中臨界電壓分布係為函數,此函數至少為三向閘極的效應、沿矽鍺鰭片結構的高度的鰭片寬度分布、靠近源極/汲極特徵的程度、源極/汲極特徵的摻雜濃度以及沿矽鍺鰭片結構的高度的摻雜劑濃度分布的函數;基於矽鍺鰭片結構的鍺濃度與臨界電壓之間的關係,根據臨界電壓分布產生鍺濃度分布,其中鍺濃度分布不是均勻的;形成矽鍺磊晶層,矽鍺磊晶層具有沿矽鍺磊晶層的高度的鍺濃度分布;以及蝕刻矽鍺磊晶層以形成具有沿矽鍺鰭片結構的高度的均勻臨界電壓分布的矽鍺鰭片結構。
根據本揭露的又一態樣,形成半導體元件結構的方法包含提供半導體基材;形成具有下部分、中間部分及上部分的矽鍺鰭片結構於半導體基材之上,其包含形成具有第一平均鍺濃度的矽鍺鰭片結構的下部分;形成具有第二平均鍺濃度的矽鍺鰭片結構的中間部分;以及形成具有第三平均鍺濃度的矽鍺鰭片結構的上部分,其中第二平均鍺濃度低於第一平均鍺濃度及第三平均鍺濃度;以及形成閘極堆疊於矽鍺鰭片結構的通道區域之上。
100‧‧‧鰭式場效電晶體元件
110‧‧‧半導體基材
120‧‧‧鰭片
120T‧‧‧上部分
120M‧‧‧中間部分
120B‧‧‧下部分
120BB‧‧‧基底部分
130‧‧‧淺溝槽隔離
140‧‧‧閘極堆疊
300、3101、3102、3103、400‧‧‧方法
310、320、330、340、350、3111、3112、3121、3122、3131、3132、3133、3134、3135、410、420、430、440、450、460‧‧‧步驟
當結合隨附圖式閱讀時,自以下詳細描述將很好地理解本揭露。應強調,根據工業中的標準實務,各特徵 並非按比例繪製且僅用於說明之目的。事實上,為了論述清晰之目的,可任意增加或減小特徵之尺寸。還要強調的是,附圖僅示出了本揭露的典型實施例,因此不應被認為是限制性的,因為本揭露可以同樣適用於其他實施例。
第1圖繪示根據本揭露的各態樣的鰭式場效電晶體元件的剖面圖。
第2圖繪示根據本揭露的一些態樣的沿鰭式場效電晶體元件高度的導通電流密度及開路電流密度。
第3圖繪示根據本揭露的一些態樣,由於熱處理造成的沿鰭式場效電晶體元件的高度的摻雜劑濃度移動。
第4圖繪示根據本揭露一些態樣的確定矽鍺鰭片結構的鍺濃度分布的方法的流程圖。
第5圖繪示根據本揭露一些態樣的確定沿矽鍺鰭片結構高度的臨界電壓分布的方法的流程圖。
第6圖繪示根據本揭露一些態樣的確定沿矽鍺鰭片結構高度的臨界電壓分布的另一個方法的流程圖。
第7圖繪示根據本揭露一些態樣的確定沿矽鍺鰭片結構高度的臨界電壓分布的另一個方法的流程圖。
第8圖繪示根據本揭露一些態樣的沿鰭片高度的鍺濃度分布。
第9圖繪示根據本揭露一些態樣的藉由產生鰭片的鍺濃度分布而達到的均勻的導通電流密度及開路電流密度。
第10圖繪示根據本揭露一些態樣的形成矽鍺鰭片結構的方法的流程圖。
應理解,以下揭示內容提供許多不同實施例或實例,用於實施本揭露之不同特徵。下文描述組件及排列之特定實例以簡化本揭露書的內容。當然,該等實例僅為示例且並不意欲為限制性。舉例而言,以下描述中在第二特徵上方或第二特徵上形成第一特徵可包括以直接接觸形成第一特徵及第二特徵的實施例,且亦可包括可在第一特徵與第二特徵之間形成額外特徵以使得第一特徵及第二特徵可不處於直接接觸的實施例。另外,本揭露可在各實例中重複元件符號及/或字母。此重複係出於簡明性及清晰之目的,且本身並不指示所論述之各實施例及/或配置之間的關係。此外,出於簡明性及清晰性之目的,各特徵可按不同比例任意繪製。
進一步地,為了便於描述,本文可使用空間相對性術語(諸如「之下」、「下方」、「下部」、「上方」、「上部」及類似者)來描述諸圖中所圖示一個元件或特徵與另一元件(或多個元件)或特徵(或多個特徵)之關係。除了諸圖所描繪之定向外,空間相對性術語意欲包含元件在使用或操作中之不同定向。舉例而言,若諸圖中之元件被翻轉,則描述為在其他元件或特徵「下方」、「之下」的元件隨後將定向成在其他元件或特徵之「上方」。因此,示範性術語「下方」可包含上方與下方兩者之定向。裝置可經其他方式定向(旋轉90度或處於其他定向)且因此可同樣解讀本文所使用 之空間相對性描述詞。此外,「由…製成」亦可解釋為「包括」或「包含由…組成」。
本揭露涉及但不限於鰭式場效電晶體(fin field effect transistor,FinFET)元件。舉例來說,鰭式場效電晶體元件可以為互補式金屬氧化物半導體(complementary metal-oxide-semiconductor,CMOS)元件,包含P型金氧半場效電晶體(PMOSFET)元件及N型金氧半場效電晶體(NMOSFET)元件。以下揭露會以一或多個鰭式場效電晶體示例來說明本揭露的各個實施例。然而,應了解到,除了具體聲明外,本申請不應受限於特定種類的元件。
請參考第1圖,其繪示根據本揭露的某些態樣的鰭式場效電晶體元件100的剖面圖。在一些實施例中,鰭式場效電晶體元件100包含薄且含矽的「鰭式」結構120(以下稱為鰭片120),其形成於半導體基材110之上。半導體基材110通常包含矽。另外,半導體基材110可以包含鍺、矽鍺或其他半導體材料及其組合的磊晶層。在一些情況下,根據鰭式場效電晶體元件100的設計,半導體基材110可以摻雜P型摻雜劑,例如硼(B)、鋁(Al)及鎵(Ga),或N型摻雜劑,例如銻(Sb)、砷(As)及磷(P)。
在一些實施例中,鰭片結構例如鰭片120由半導體基材110上的磊晶層形成,而磊晶層由矽(Si)單獨或與矽相容的半導體材料一起形成。此半導體材料包含鍺(Ge)及碳(C)。在矽晶格中引入鍺或碳以使矽晶格產生應變是已 知的,而且通常在某些方面用於提升元件效能。在一些實施例中,使用例如藉由化學氣相沉積(chemical vapor deposition,CVD)或低壓化學氣相沉積(low-pressure chemical vapor deposition,LPCVD)的磊晶沉積技術,磊晶生長矽和鍺而形成磊晶層。藉由控制CVD磊晶沉積期間的氣體反應物的輸送及其他製程參數,可以調整沿著磊晶層高度的矽及鍺的濃度。如下所述,在一些鰭片120由磊晶成長的磊晶矽鍺層形成的實施例中,磊晶矽鍺層先形成於半導體基材110之上,而後圖案化此磊晶矽鍺層。
在一些實施例中,藉由使用光刻圖案化及蝕刻而從磊晶矽鍺層形成鰭片120。舉例來說,圖案化的光阻層係藉由光刻技術形成於磊晶矽鍺層上,再對磊晶矽鍺層進行諸如非等向蝕刻之蝕刻製程而形成一或多個鰭片120。在另一個實施例中,係使用硬遮罩。在這種情況下,硬遮罩係由沉積硬遮罩材料於磊晶矽鍺層上而形成。光阻層接著沉積於硬遮罩上。在使用光刻圖案化後,當硬遮罩被蝕刻及圖案化時,硬遮罩上的光阻層作為蝕刻遮罩。之後,將硬遮罩作為蝕刻遮罩對磊晶矽鍺層進行諸如非等向蝕刻之蝕刻製程以形成一或多個鰭片120。為了將鰭片120獨立於相鄰的鰭片,介電材料(例如熱成長的矽氧化物及CVD沉積的矽氧化物)形成以填入鰭片120與相鄰之鰭片之間的溝槽。接著使用化學機械研磨(chemical mechanical polishing,CMP)研磨介電層,再回蝕以暴露鰭片120的一部分,而鰭片120的另一部分則維持被回蝕後的介電層覆蓋,此為一般所謂的 淺溝槽隔離(shallow trench isolation,STI)。淺溝槽隔離130繪示於第1圖。鰭式場效電晶體製程繼續形成閘極堆疊140於鰭片120的一部分之上。因為閘極堆疊140覆蓋暴露的鰭片120的上表面及兩側壁,如閘極堆疊140的閘極通常被稱為三向閘極(trigate)。閘極堆疊140包含閘極介電層及位於閘極介電層上的閘極電極,其每個皆具有一或多層。在一些實施例中,閘極堆疊140至少包含接觸鰭片120的閘極介電層(未繪示)及位於閘極介電層之上的金屬層(未繪示)。閘極介電層可以由高介電材料形成,例如氧化鉿(HfO2)、氧化鋯(ZrO2)、氧化鉭(Ta2O5)、鈦酸鋇(BaTiO3)、二氧化鈦(TiO2)、氧化鈰(CeO2)、氧化鑭(La2O3)、氧化鑭鋁(LaAlO3)、鈦酸鉛(PbTiO3)、鈦酸鍶(SrTiO3)、鋯酸鉛(PbZrO3)、氧化鎢(WO3)、氧化釔(Y2O3)、氧化矽鉍(Bi4Si2O12)、鈦酸鍶鋇(BST)(Ba1-xSrxTiO3)、PMN(PbMgxNb1-xO3)、PZT(PbZrxTi1-xO3)、PZN(PbZnxNb1-xO3)、PST(PbScxTa1-xO3)、鈦酸鉛鑭、鉭酸鍶鉍、鈦酸鉍鋯和鈦酸鋇鋯。在一些情況下,閘極堆疊140可以包含一或多個功函數金屬層,舉例來說,其係由氮化鈦(TiN)、氮化鉭(TaN)、氮碳化鉭(TaCN)、氮碳化鈦(TiCN)、碳化鈦(TiC)、鉬(Mo)及鎢(W)形成。在一些實施例中,鰭式場效電晶體100的源極及汲極區域(未繪示)藉由離子植入(ion implantation)而被摻雜,隨後進行諸如退火之熱處理。
由於一些因素,沿著鰭片120的高度的臨界電 壓(threshold voltage)會不均勻。舉例來說,三向閘極在上部分120T具有比鰭片120的其餘部分更強的效應。為了說明方便起見,三向閘極的效應僅在標記區域121凸顯,但不再在鰭片120的中間部分120M凸顯。在最先進的鰭式場效電晶體元件中,上部分120T的高度大約為鰭片120的上表面的寬度。已知三向閘極可以抑制短通道效應(short channel effect)。因此,上部分120T通常維持比中間部分120M高的臨界電壓。鰭片120的下部分120B受到沿著X方向的鰭片120的寬度影響。如上所述,除了其他情況外,鰭片120是由非等向蝕刻步驟形成。這樣的非等向蝕刻步驟有它的限制,而且通常會導致圓邊及較寬的下部分120B。此結果同樣繪示於第1圖中。下部分120B的特徵在於沿X方向的寬度較大。由於自閘極堆疊140的距離增加,下部分120B通常具有比中間部分120M高的臨界電壓。然而,三向閘極的效應一般更為主要,通常上部分120T的臨界電壓高於下部分120B的臨界電壓。其他因素如源極/汲極特徵周圍的淺溝槽隔離的應變、源極及汲極特徵的鍺濃度以及源極及汲極特徵的摻雜濃度等,皆在沿鰭片高度的臨界電壓分布中扮演重要的腳色。
鰭片120中低於下部分120B及被淺溝槽隔離130覆蓋的部分稱為基底部分120BB。在一些實施例中,抗衝穿(anti-punch through,APT)或衝穿停止(punch through stop,PTS)摻雜層藉由在矽鍺層的磊晶生長期間的原位(in situ)摻雜形成於下部分120B之下的基底部分 120BB中,以減少由寄生電流(parasitic current)引起的衝穿效應(punch through effect)。對於N型鰭式場效電晶體元件,通常使用P型抗衝穿摻雜劑,例如硼。對於P型鰭式場效電晶體元件,通常使用N型抗衝穿摻雜劑,例如磷。
如第2圖所示,在一些情況下,上述的不均勻的臨界電壓分布會導致不均勻的導通電流(on-state current,Ion)密度分布以及斷態電流(off-state current,Ioff)密度分布,其中X軸代表鰭片的高度,此高度為自鰭片頂(X=0)至鰭片底(在此示例中X=60nm)。如第2圖所示,鰭式場效電晶體元件類似於鰭式場效電晶體元件100,其在上部分120T具有較低的導通電流密度及斷態電流密度,在中間部分120M有較高的導通電流密度及斷態電流密度,在下部分120B有更低的導通電流密度及斷態電流密度,而在基底部分120BB則具有零或可忽略的導通電流密度及斷態電流密度。
第2圖也繪示從基底部分120BB擴散進入鰭片120的摻雜劑可以如何影響導通電流密度及斷態電流密度的曲線。抗衝穿摻雜劑,例如硼及磷,容易向上擴散進入鰭片120中。第3圖係繪示此熱擴散。在下部分120B中抗衝穿摻雜劑的存在使臨界電壓升高且減少導通電流密度,有時變化量可為一個數量級。此顯著的導通電流密度減少的效果導致下部分120B在導通電流密度上較沒有作用。
請參考第3圖,其繪示在氧化矽淺溝槽隔離的高熱成長期間或源極/汲極特徵的退火期間,P型抗衝穿摻雜劑 (硼)的向上熱擴散。如上所述,在一些實施例中,在鰭片120形成且抗衝穿摻雜劑就位之後,熱生長氧化矽。根據熱處理的溫度與時間,P型抗衝穿摻雜劑(硼)可以具有不同的擴散分布。第3圖示出擴散分布I及II。分布I代表硼抗衝穿摻雜劑在較低的溫度或較短的熱處理時間下的擴散分布。分布II代表硼抗衝穿摻雜劑在較高的溫度或較長的熱處理時間下的擴散分布。隨著抗衝穿摻雜劑經歷較高的溫度及較長時間的熱處理,擴散分布越向上進入下部分120B,減少下部分120B的可用性。值得注意的是,雖然第3圖僅繪示P型抗衝穿摻雜劑的熱擴散,例如磷之N型抗衝穿摻雜劑同樣具有類似的熱擴散特性。抗衝穿摻雜劑的濃度分布曲線與抗衝穿摻雜劑的擴散係數息息相關。
在矽鍺層的磊晶生長期間原位摻雜摻雜劑係為已知的。雖然原位摻雜可以改善沿矽鍺鰭片的高度的臨界電壓的均勻性,但是它有缺點。其中一個缺點是發生在原位摻雜之後的熱處理期間的摻雜劑的擴散。摻雜劑的熱擴散妨礙了優選的較陡峭的濃度梯度以及產生不預期的擴散分布,導致在鰭片的下部分有較高的臨界電壓。另外一個缺點為原位摻雜導致的晶格缺陷。
經過多次實驗、數學模型、量測及電腦模擬,發現將鰭片中的矽完全用鍺取代可以降低400mV的臨界電壓。此大約可以換算為每增加1%的鍺濃度可以降低4mV的臨界電壓。在本揭露的實施例中,矽鍺鰭片中的鍺濃度用於抑制矽鍺鰭片的不同部分中相對較高的臨界電壓。與摻雜劑 相比,磊晶成長的鍺在矽鍺鰭片中產生較小的晶格缺陷以及鍺不會沿著矽鍺鰭片的長度擴散,例如鰭片120。因此,在矽鍺鰭片磊晶生長期間,一旦鍺濃度分布形成,此鍺濃度分布在後續的任何熱處理中不會變動。
第4圖繪示根據本揭露的一些態樣的確定矽鍺鰭片結構中鍺濃度分布的方法300。方法300包含步驟310:確定沿著矽鍺鰭片高度的臨界電壓分布;步驟320:根據基於鍺濃度與臨界電壓之間關係的臨界電壓分布產生鍺濃度分布;步驟330:形成具有沿著矽鍺鰭片結構的高度的鍺濃度分布的矽鍺磊晶層;步驟340:蝕刻矽鍺磊晶層以形成具有沿著矽鍺鰭片結構的高度的均勻臨界電壓的矽鍺鰭片結構;及步驟350:形成場效電晶體於矽鍺鰭片結構上。為了簡單起見,步驟310至350的說明係與第1圖的鰭片120相關。如上所述,一些因素會影響臨界電壓分布,導致其變為不均勻。為了有效地解決鰭片120中不均勻的臨界電壓,必須首先在步驟310中確定在形成任何鍺濃度分布之前的臨界電壓分布。接著,在步驟320中,產生鍺濃度分布,此鍺濃度分布能夠抵銷沿著鰭片120的高度的不平均的臨界電壓分布。鍺濃度分布係基於鍺濃度與臨界電壓之間的關係產生。在一些實施例中,每提升1%的鍺濃度而臨界電壓則會下降4mV。在一些實施例中,當鍺濃度上升,臨界電壓通常會下降。因為鍺濃度分布是為了抵銷前述的影響臨界電壓的因素,以在所得到的矽鍺結構中產生均勻的臨界電壓分布,所以鍺濃度分布不是均勻的分布。另外,在一些實施 例中,鍺濃度中最高與最低的差異介於5%-15%的範圍內,換算為臨界電壓的調整係為20mV至60mV之間。值得注意的是,在整個鰭片120的高度中,鍺濃度分布係連續性的,就像臨界電壓分布。因此,任何上部分120T、中間部分120M、下部分120B及基底部分120BB的臨界電壓的參考值應當被認為是該部分的平均臨界電壓,而不是一個固定的臨界電壓值。
方法300繼續至步驟330。在步驟330中,根據步驟320產生的鍺濃度分布,在矽鍺磊晶層生成的期間供應鍺以及選擇製程參數,使得矽鍺磊晶層包含沿著矽鍺磊晶層的厚度的鍺濃度分布。在一些實施例中,鍺係用含有鍺的反應物的氣體形式供應,例如化學氣相沉積(CVD)或低壓化學氣相沉積(LPCVD)磊晶生長製程中的鍺四氫化物(GeH4)及氫化鍺(Ge2H6)。接著在步驟340中,蝕刻具有鍺濃度分布的矽鍺磊晶層以形成具有沿矽鍺鰭片結構之高度的均勻臨界電壓的矽鍺鰭片結構。方法300進行至步驟350,進一步進行製程以形成場效電晶體於矽鍺鰭片結構上。如此進一步的製程可以包含形成閘極堆疊於矽鍺鰭片的一段上,以及形成場效電晶體的源極及汲極特徵。
數種因素可能導致鰭片120的不同部分的臨界電壓的不均勻性,並且可以使用數學模型確定沿鰭片120的高度的臨界電壓分布。這些因素包含三向閘極的效應、沿鰭片120的高度的鰭片寬度分布、鰭片120接近源極/汲極特徵的程度、源極/汲極特徵中摻雜物的濃度以及沿鰭片120的 高度的摻雜劑濃度分布。在一些情況下,步驟310使用數學模型預測及確定鰭片120的臨界電壓分布,例如多變數函數(multi-variable function)。
第5、6及7圖繪示根據本揭露的某些態樣執行步驟310的方法。第5圖繪示的方法3101係根據含有鰭片120的半導體元件設計的電腦模擬。第6圖繪示的方法3102係根據臨界電壓分布的直接或非直接量測。最後,第7圖繪示的方法3103結合電腦模擬及真實世界量測包含鰭片120的半導體元件的參數。
請參考第5圖,其根據本揭露的某些態樣繪示確定沿矽鍺鰭片結構高度的臨界電壓分布的方法3101的流程圖。方法3101包含步驟3111:獲得含有矽鍺鰭片結構的半導體元件設計;及步驟3112:基於設計的電腦模擬,導出沿著矽鍺鰭片結構的高度的臨界電壓分布。在一些實施例中,在步驟3112中,基於由步驟3111獲得的半導體元件設計執行的電腦模擬是使用電腦模擬軟體,例如HSPICE。這些模擬軟體可以撰寫為將會影響矽鍺鰭片的不同部分的臨界電壓的因素納入考量,矽鍺鰭片例如為鰭片120。
現在請參考第6圖,其根據本揭露的某些態樣繪示確定沿矽鍺鰭片結構高度的臨界電壓分布的方法3102的流程圖。方法3102包含步驟3121:形成含有矽鍺鰭片結構的半導體元件;以及步驟3122:量測沿矽鍺鰭片結構高度的臨界電壓分布。在一些情況下,電腦模擬可能不會產生符合製造的半導體元件的真實臨界電壓分布的臨界電壓分 布。在這些情況下,沿矽鍺鰭片結構高度的臨界電壓分布應該使用方法3102確定。含有矽鍺鰭片結構的半導體元件在步驟3121中製造。接著在步驟3122中直接或非直接量測一些位置的沿矽鍺鰭片高度的臨界電壓。
第7圖根據本揭露的某些態樣繪示確定沿矽鍺鰭片結構高度的臨界電壓分布的方法3103的流程圖。方法3103包含步驟3131:獲得含有矽鍺鰭片結構的半導體元件設計;步驟3132:基於設計的電腦模擬,導出沿著矽鍺鰭片結構的高度的理論臨界電壓分布;步驟3133:根據設計形成半導體元件;步驟3134:量測形成的矽鍺鰭片結構的參數;以及步驟3135:基於量測的參數校正理論臨界電壓分布以獲得臨界電壓分布。
步驟3131及3132類似於方法3101中的步驟3111及3112。在步驟3131中,獲得含有矽鍺鰭片結構的半導體元件設計。在一些實施例中,設計包含半導體元件的各種特徵的尺寸、摻雜劑的種類、摻雜劑的用量以及熱處理的條件。在步驟3132中,當設定電腦模擬的邊界條件時,全部前述的資訊是有用的。然而,不同於步驟3112,步驟3132的臨界電壓分布僅可視為理論臨界電壓分布,尚需要在步驟3134及3135中進一步的驗證與校正。
在步驟3133中,形成根據模擬設計的半導體元件。這使得在步驟3134中能夠測量一些參數。步驟3133形成的半導體元件可能偏離原本設計的半導體元件。舉例來說,實際量測的沿矽鍺鰭片高度的臨界電壓分布可能會與理 論臨界電壓分布不同。另外,會影響臨界電壓分布的各種特徵尺寸及摻雜濃度可能與設計的尺寸及濃度不同。舉例來說,實際閘極介電層的厚度可能與設計的閘極介電層的厚度不同。舉例來說,沿X方向的矽鍺鰭片寬度可能不同於設計的鰭片寬度。舉例來說,量測的抗衝穿摻雜劑的摻雜濃度可能與設計的抗衝穿摻雜劑的摻雜濃度不同。
再者,有時候精確量測沿矽鍺鰭片高度的臨界電壓分布可能具有挑戰性。在這種情況下,可以量測容易量測到的參數,如特徵尺寸及摻雜濃度,並且將其代入電腦模擬模型以獲得更能代表真實世界狀況的臨界電壓分布。舉例來說,可以使用電子顯微鏡照片來確定矽鍺鰭片或形成的半導體元件的其他部分的特徵尺寸,例如層厚或鰭片寬度。電子顯微鏡照片包含掃描電子顯微鏡(scanning electron microscope,SEM)照片和透射電子顯微鏡(transmission electron microscope,TEM)照片。另外,摻雜濃度或摻雜濃度分布可以藉由可以通過二次離子質譜(secondary ion mass spectrometry,SIMS)檢測。這些容易量測到的參數可以用來校正電腦模擬的模型,並校正臨界電壓的值或修改步驟3135的某些邊界條件。
或者,在一些實施例中,如果半導體元件的設計可行,方法3103可以縮減,變成僅包含步驟3133、3134及3135。在這些實施例中,縮減的方法3103以步驟3133開始,根據可行的設計形成半導體元件。在步驟3134中,一旦半導體元件形成,會經過各種量測以確定形成的半導體 元件的實際元件參數。縮減的方法3103接著進行步驟3135,將實際量測的元件參數代入電腦模擬模型中,以導出沿矽鍺鰭片高度的臨界電壓分布。縮減的方法3103的步驟3135的電腦模擬模型基本上與方法3103的步驟3132中的模型相同。不同之處在於參數是由設計本身導出或是從根據設計製成的半導體元件量測的。在一些情況下,元件參數包含源極及汲極特徵中的摻雜濃度以及淺溝槽隔離在鰭片上施加的應變。
半導體中沿矽鍺鰭片高度的臨界電壓分布可能為許多不同的形狀,因此抵消臨界電壓分布的上升及下降所需的鍺濃度分布也是如此。在含有第1圖所示的鰭片120的半導體元件中,臨界電壓分布通常以上部分120T及下部分120B有較高的臨界電壓為特徵。由於與三向閘極的距離及平均鰭片寬度的緣故,中間部分120M通常具有較低的平均臨界電壓。這個一般的臨界電壓分布在第2圖間接示出,而上部分120T及下部分120B的導通電流及斷態電流也比較低。第8圖示出在一些實施例中,沿矽鍺鰭片高度的鍺濃度分布。為了便於參考,第1圖再現於第8圖的左側。如上所述,第8圖右側的鍺濃度分布在上部分120T及下部分120B展現較高的平均鍺濃度,而在中間部分120M具有較低的平均鍺濃度。在一些實施例中,上部分的平均鍺濃度高於下部分的平均鍺濃度,其中下部分的平均鍺濃度高於中間部分的平均鍺濃度。在一些情況下,基底部分120BB的鍺濃度為零。在一些實施例中,上部分120T的平均鍺濃度與中間部 分120M的平均鍺濃度之間的差異落於5%至15%的範圍。
第9圖繪示根據本揭露的某些態樣藉由形成鰭片中鍺濃度分布以達到均勻的導通電流密度及斷態電流密度。若未形成如第8圖的鰭片120所示的鍺濃度分布,則鰭片120的導通電流密度曲線及斷態電流密度曲線在鰭片的上部分及下部分會受到低電流密度值的影響。低電流密度表示較高的臨界電壓。如果在第1圖的鰭片120中形成第8圖所示的鍺濃度,如第9圖所示,導通電流密度曲線及斷態電流密度曲線基本上會變為均勻的,其中IDon為導通電流密度曲線,IDoff為斷態電流密度曲線。均勻的導通電流密度及斷態電流密度表示沿鰭片120高度的臨界電壓分布是均勻的。
第10圖根據本揭露的某些態樣繪示形成矽鍺鰭片結構的方法400的流程圖。方法400包含步驟410:確定沿半導體基材之上的矽鍺鰭片結構的高度的臨界電壓分布;步驟420:根據鍺濃度與矽鍺鰭片結構的臨界電壓之間的關係,確定鍺濃度分布以抵銷臨界電壓分布;步驟430:基於先前確定的鍺濃度分布,確定磊晶生長製程的參數;步驟440:使用先前確定的磊晶生長製程的參數,在磊晶生長製程中形成矽鍺磊晶層;步驟450:蝕刻矽鍺磊晶層以形成矽鍺鰭片結構;以及步驟460:形成閘極堆疊於一段矽鍺鰭片結構之上。
為了便於參考,方法400中的每個步驟敘述皆對應於矽鍺鰭片120。在步驟410中,確定了沿矽鍺鰭片120的高度的臨界電壓分布。在一些實施例中,步驟410可以使 用方法3101、3102及3103中一或多種的方法。接著,在步驟420中,根據矽鍺鰭片120中鍺濃度及臨界電壓的關係,確定了用來抵銷步驟410的臨界電壓分布的鍺濃度分布。在一些實施例中,這種關係是鍺濃度每增加1%時,臨界電壓降低4mV。在一些實施例中,這種關係是當鍺濃度上升時,臨界電壓通常會下降。在一些實施例中,可以增加鍺濃度5%-15%以調整矽鍺鰭片中的臨界電壓。根據上述的關係,鍺濃度增加5%-15%,則臨界電壓對應的下降幅度為20mV-60mV。
在一些實施例中,藉由CVD或LPCVD磊晶生長製程中輸送含有矽和鍺的氣體反應物形成矽鍺層,其用以形成鰭片120。一般含有鍺的氣體反應物包含,但不限於四氫化鍺(GeH4)及氫化鍺(Ge2H6)。一般含有矽的氣體反應物包含,但不限於矽烷(SiH4)、乙矽烷(Si2H6)及丙矽烷(Si3H8)。在一些實施例中,為了達到預期的鰭片120的鍺濃度分布,必須要確定及選擇許多生長製程參數。舉例來說,參數可以包含腔室內的壓力、反應氣體的分壓以及腔室溫度。在步驟430中,磊晶成長製程參數係基於步驟420中確定的鍺濃度分布而確定。
在步驟440中,將步驟430中確定的磊晶成長製程參數使用於形成矽鍺磊晶層的磊晶成長製程中。這樣的矽鍺磊晶層具有的鍺濃度分布至少基本上類似於步驟420中確定的鍺濃度分布(若非與步驟420中確定的鍺濃度分布完全相同)。步驟440後是步驟450,步驟450使用光刻技術及 蝕刻圖案化矽鍺磊晶層以形成鰭片結構,例如鰭片120。如此形成的鰭片結構具有矽鍺磊晶層的鍺濃度分布。
最後,在步驟460中,形成閘極堆疊於矽鍺鰭片之上。要瞭解到,鰭片120可以經過進一步的互補式金屬氧化物半導體製程以形成各種特徵,例如接觸/通孔、內連接金屬層、介電層以及鈍化層等。
在一些情況下,鰭片結構可以由矽碳(SiC)或矽鍺碳(SiGeC)磊晶層形成。鍺在含矽磊晶層中引入局部拉伸應變,與鍺相比,碳則在含矽磊晶層引入局部壓縮應變。所以,碳不只可以用於使磊晶層的矽晶格應變,還可以用於調整鍺引入的拉伸應變或減少磊晶層的晶格缺陷。類似於鍺,在矽碳或矽鍺碳磊晶層中的碳濃度可以由磊晶成長製程參數控制,例如進入反應腔室的含碳氣體反應物的輸送。在一些情況下,含碳氣體反應物可以包含甲烷(CH4)、乙烷(C2H6)及丙烷(C3H8)。
因此,本揭露提供根據一些實施例之形成半導體元件結構的方法。此方法包含確定沿位於半導體基材上的矽鍺鰭片結構高度的臨界電壓分布;根據鍺濃度與矽鍺鰭片結構內的臨界電壓之間的關係確定鍺濃度分布以抵銷臨界電壓分布;形成矽鍺磊晶層,此矽鍺磊晶層包含鍺濃度分布;蝕刻矽鍺磊晶層以形成矽鍺鰭片結構;以及形成閘極堆疊於一段矽鍺鰭片結構之上。
本揭露提供形成矽鍺鰭片結構於半導體基材之上的方法,此矽鍺鰭片結構具有沿著矽鍺鰭片結構高度的均 勻臨界電壓分布。此方法包含確定沿矽鍺鰭片結構的高度的臨界電壓分布,其中臨界電壓分布係為函數,此函數至少為三向閘極的效應、沿矽鍺鰭片結構的高度的鰭片寬度分布、靠近源極/汲極特徵的程度、源極/汲極特徵的摻雜濃度以及沿矽鍺鰭片結構的高度的摻雜劑濃度分布的函數;基於矽鍺鰭片結構的鍺濃度與臨界電壓之間的關係,根據臨界電壓分布產生鍺濃度分布;形成矽鍺磊晶層,矽鍺磊晶層具有鍺濃度分布;以及蝕刻矽鍺磊晶層以形成矽鍺鰭片結構。
另外,本揭露提供形成半導體元件結構的方法。此方法包含提供半導體基材;形成具有下部分、中間部分及上部分的矽鍺鰭片結構於半導體基材之上,以及形成閘極堆疊於矽鍺鰭片結構的通道區域之上。形成矽鍺鰭片結構包含形成具有第一平均鍺濃度的矽鍺鰭片結構的下部分、形成具有第二平均鍺濃度的矽鍺鰭片結構的中間部分以及形成具有第三平均鍺濃度的矽鍺鰭片結構的上部分,其中第二平均鍺濃度低於第一平均鍺濃度及第三平均鍺濃度。
本揭露亦提供根據一些實施例的半導體元件結構。半導體元件結構包含半導體基材;位於半導體基材之上的矽鍺鰭片結構,其中矽鍺鰭片結構包含遠離半導體基材的矽鍺鰭片結構的高度上的鍺濃度分布;其中矽鍺鰭片結構包含下部分、位於下部分上面的中間部分以及位於中間部分上面的上部分;以及形成於一段矽鍺鰭片結構之上的閘極堆疊,其中鍺濃度分布包含矽鍺鰭片結構的上部分的第一平均鍺濃度、矽鍺鰭片結構的中間部分的第二平均鍺濃度以及矽 鍺鰭片結構的下部分的第三平均鍺濃度,第二平均鍺濃度小於第一平均鍺濃度及第三平均鍺濃度。
雖然本揭露已藉由一些示例及優選的實施例詳細描述,但是須了解到,本揭露並不受限於上述的實施例。相對的,其旨在涵蓋各種修改和類似的配置(對本領域技術人員來說係顯而易見)。因此,所附請求項的範圍應被賦予最廣泛的解釋,以便包含所有這些修改和類似的配置。

Claims (10)

  1. 一種形成半導體元件結構的方法,包含:確定沿著一半導體基材上的一矽鍺鰭片結構的一高度的一臨界電壓(threshold voltage)分布;根據鍺濃度與矽鍺鰭片結構內的臨界電壓之間的一關係,確定能抵銷該臨界電壓分布的一鍺濃度分布;形成一矽鍺磊晶層,該矽鍺磊晶層具有沿該矽鍺磊晶層的一厚度的該鍺濃度分布;蝕刻該矽鍺磊晶層以形成該矽鍺鰭片結構;以及形成一鰭式場效電晶體,其具有沿該矽鍺鰭片結構的該高度的一均勻臨界電壓。
  2. 如請求項1所述之方法,其中確定沿該矽鍺鰭片結構的該高度的該鍺濃度分布包含:獲得含有該矽鍺鰭片結構的一半導體元件的一設計;以及基於該設計的電腦模擬導出沿該矽鍺鰭片結構的該高度的該臨界電壓分布。
  3. 如請求項1所述之方法,其中確定沿該矽鍺鰭片結構的該高度的該鍺濃度分布包含:形成一半導體元件,該半導體元件包含該矽鍺鰭片結構;以及量測沿該矽鍺鰭片結構的該高度的該臨界電壓分布。
  4. 如請求項1所述之方法,其中確定沿該矽鍺鰭片結構的該高度的該鍺濃度分布包含:獲得含有該矽鍺鰭片結構的一半導體元件設計;基於該半導體元件設計的電腦模擬,導出沿該矽鍺鰭片結構的該高度的一理論臨界電壓分布;根據該半導體元件設計形成一半導體元件,其中該半導體元件包含該矽鍺鰭片結構;量測該半導體元件中的該矽鍺鰭片結構的一參數;以及基於該量測的參數校正該理論臨界電壓分布以獲得該臨界電壓分布。
  5. 一種形成一矽鍺鰭片結構於一半導體基材上的方法,該矽鍺鰭片結構具有沿著該矽鍺鰭片結構的一高度之均勻臨界電壓分布,該方法包含:確定沿該矽鍺鰭片結構的該高度的一臨界電壓分布,其中該臨界電壓分布係為一函數,該函數至少為三向閘極的效應、沿該矽鍺鰭片結構的該高度的一鰭片寬度分布、靠近一源極/汲極特徵的程度、該源極/汲極特徵的一摻雜劑濃度以及沿該矽鍺鰭片結構的該高度的該摻雜劑濃度分布的函數;基於該矽鍺鰭片結構的一鍺濃度與一臨界電壓之間的一關係,根據該臨界電壓分布產生一鍺濃度分布,其中該鍺濃度分布不是均勻的;形成一矽鍺磊晶層,該矽鍺磊晶層具有沿該矽鍺磊晶層的該高度的該鍺濃度分布;以及蝕刻該矽鍺磊晶層,以形成具有沿該矽鍺鰭片結構的該高度的該均勻臨界電壓分布的該矽鍺鰭片結構。
  6. 如請求項5所述之方法,其中確定沿該矽鍺鰭片結構的該高度的該臨界電壓分布包含:獲得含有該矽鍺鰭片結構的一半導體元件設計;以及基於該半導體元件設計的電腦模擬,導出沿該矽鍺鰭片結構的該高度的該臨界電壓分布。
  7. 如請求項5所述之方法,其中確定沿該矽鍺鰭片結構的該高度的該臨界電壓分布包含:形成含有該矽鍺鰭片結構的一半導體元件;量測該半導體元件的該矽鍺鰭片結構的一參數;以及利用該參數基於一半導體元件設計的電腦模擬獲得沿該矽鍺鰭片結構的該高度的該臨界電壓分布。
  8. 如請求項7所述之方法,其中量測該參數包含量測該半導體元件的源極及汲極特徵的摻雜劑濃度以及在該矽鍺鰭片結構周圍的一淺溝槽隔離的應變。
  9. 一種形成半導體元件結構的方法,包含:提供一半導體基材;形成具有一下部分、一中間部分及一上部分的一矽鍺鰭片結構於該半導體基材之上,包含:形成具有一第一平均鍺濃度的該矽鍺鰭片結構的該下部分;形成具有一第二平均鍺濃度的該矽鍺鰭片結構的該中間部分;以及形成具有一第三平均鍺濃度的該矽鍺鰭片結構的該上部分,其中該第二平均鍺濃度低於該第一平均鍺濃度及該第三平均鍺濃度;以及形成一閘極堆疊於該矽鍺鰭片結構的一通道區域之上。
  10. 如請求項9所述之方法,更包含:形成該矽鍺鰭片結構的一基底部分於該下部分之正下方的該半導體基材中,其中該基底部分具有一第四平均鍺濃度,該第四平均鍺濃度低於該第二平均鍺濃度。
TW106135967A 2017-07-27 2017-10-19 形成半導體元件結構的方法 TWI657490B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/661,037 US10141430B1 (en) 2017-07-27 2017-07-27 Fin structures with uniform threshold voltage distribution and method of making the same
US15/661,037 2017-07-27

Publications (2)

Publication Number Publication Date
TW201911387A TW201911387A (zh) 2019-03-16
TWI657490B true TWI657490B (zh) 2019-04-21

Family

ID=64315483

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106135967A TWI657490B (zh) 2017-07-27 2017-10-19 形成半導體元件結構的方法

Country Status (5)

Country Link
US (1) US10141430B1 (zh)
KR (1) KR102033080B1 (zh)
CN (1) CN109309007B (zh)
DE (1) DE102017117792B4 (zh)
TW (1) TWI657490B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI702534B (zh) * 2019-07-10 2020-08-21 尼克森微電子股份有限公司 功率金屬氧化物半導體電晶體的模擬方法
US11367784B2 (en) 2020-06-15 2022-06-21 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a semiconductor device and a semiconductor device

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11133386B2 (en) * 2019-08-27 2021-09-28 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-layer fin structure
KR20210033102A (ko) 2019-09-17 2021-03-26 삼성전자주식회사 반도체 소자
CN113611743B (zh) 2021-06-11 2022-06-07 联芯集成电路制造(厦门)有限公司 半导体晶体管结构及其制作方法
US11923438B2 (en) 2021-09-21 2024-03-05 International Business Machines Corporation Field-effect transistor with punchthrough stop region

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8901664B2 (en) * 2009-11-09 2014-12-02 International Business Machines Corporation High-K/metal gate CMOS finFET with improved pFET threshold voltage

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1169195C (zh) * 2000-06-16 2004-09-29 松下电器产业株式会社 结构评价方法、半导体装置的制造方法及记录媒体
US8324660B2 (en) 2005-05-17 2012-12-04 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US7902009B2 (en) * 2008-12-11 2011-03-08 Intel Corporation Graded high germanium compound films for strained semiconductor devices
DE102009006886B4 (de) * 2009-01-30 2012-12-06 Advanced Micro Devices, Inc. Verringerung von Dickenschwankungen einer schwellwerteinstellenden Halbleiterlegierung durch Verringern der Strukturierungsungleichmäßigkeiten vor dem Abscheiden der Halbleiterlegierung
US8815712B2 (en) 2011-12-28 2014-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. Method for epitaxial re-growth of semiconductor region
US8828851B2 (en) * 2012-02-01 2014-09-09 Stmicroeletronics, Inc. Method to enable the formation of silicon germanium channel of FDSOI devices for PFET threshold voltage engineering
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US9171929B2 (en) 2012-04-25 2015-10-27 Taiwan Semiconductor Manufacturing Company, Ltd. Strained structure of semiconductor device and method of making the strained structure
US9093530B2 (en) 2012-12-28 2015-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of FinFET
US9299840B2 (en) * 2013-03-08 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs and methods for forming the same
US9214555B2 (en) 2013-03-12 2015-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Barrier layer for FinFET channels
US8963258B2 (en) 2013-03-13 2015-02-24 Taiwan Semiconductor Manufacturing Company FinFET with bottom SiGe layer in source/drain
US8796666B1 (en) 2013-04-26 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. MOS devices with strain buffer layer and methods of forming the same
US9425257B2 (en) * 2013-11-20 2016-08-23 Taiwan Semiconductor Manufacturing Company Limited Non-planar SiGe channel PFET
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9362277B2 (en) 2014-02-07 2016-06-07 Globalfounries Inc. FinFET with multilayer fins for multi-value logic (MVL) applications and method of forming
US9548303B2 (en) 2014-03-13 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET devices with unique fin shape and the fabrication thereof
US9490161B2 (en) * 2014-04-29 2016-11-08 International Business Machines Corporation Channel SiGe devices with multiple threshold voltages on hybrid oriented substrates, and methods of manufacturing same
US9837533B2 (en) * 2014-07-01 2017-12-05 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
EP2978016B1 (en) * 2014-07-25 2018-06-13 IMEC vzw A method for providing an nMOS device and a pMOS device on a silicon substrate and silicon substrate comprising an nMOS device and a pMOS device
US9406799B2 (en) 2014-10-21 2016-08-02 Globalfoundries Inc. High mobility PMOS and NMOS devices having Si—Ge quantum wells
US20170084454A1 (en) * 2015-09-17 2017-03-23 International Business Machines Corporation Uniform height tall fins with varying silicon germanium concentrations
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
US11018254B2 (en) * 2016-03-31 2021-05-25 International Business Machines Corporation Fabrication of vertical fin transistor with multiple threshold voltages

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8901664B2 (en) * 2009-11-09 2014-12-02 International Business Machines Corporation High-K/metal gate CMOS finFET with improved pFET threshold voltage

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI702534B (zh) * 2019-07-10 2020-08-21 尼克森微電子股份有限公司 功率金屬氧化物半導體電晶體的模擬方法
US11367784B2 (en) 2020-06-15 2022-06-21 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a semiconductor device and a semiconductor device
TWI780762B (zh) * 2020-06-15 2022-10-11 台灣積體電路製造股份有限公司 半導體裝置及其製造方法

Also Published As

Publication number Publication date
DE102017117792B4 (de) 2019-02-28
KR102033080B1 (ko) 2019-10-16
TW201911387A (zh) 2019-03-16
KR20190013391A (ko) 2019-02-11
CN109309007A (zh) 2019-02-05
CN109309007B (zh) 2022-05-24
DE102017117792A1 (de) 2019-01-31
US10141430B1 (en) 2018-11-27

Similar Documents

Publication Publication Date Title
TWI657490B (zh) 形成半導體元件結構的方法
US11749724B2 (en) Semiconductor device and method of forming the same
US9293464B2 (en) Structure to enhance gate induced strain effect in multigate devices
US9502409B2 (en) Multi-gate semiconductor devices
US20110147846A1 (en) Method for incorporating impurity element in epi silicon process
US9601629B2 (en) Faceted finFET
US11233120B2 (en) Semiconductor device and manufacturing method thereof
KR20130126890A (ko) 문턱 전압 설정 도펀트 구조물들을 갖는 개선된 트랜지스터
US20130069172A1 (en) Semiconductor device and method for fabricating the same
US9031684B2 (en) Multi-factor advanced process control method and system for integrated circuit fabrication
Li et al. Improved electrical characteristics of bulk FinFETs with SiGe super-lattice-like buried channel
US20160064526A1 (en) Methods of forming alternative channel materials on finfet semiconductor devices
US8884346B2 (en) Semiconductor structure
US9543439B2 (en) Semiconductor device structure and manufacturing method thereof
TWI521565B (zh) 金氧半導體元件及其製造方法
CN104576378A (zh) 一种mosfet结构及其制造方法
US20230361181A1 (en) Semiconductor Device and Method of Forming the Same