TWI607628B - 用於具有半擺幅軌對軌結構之輸出緩衝之設備 - Google Patents

用於具有半擺幅軌對軌結構之輸出緩衝之設備 Download PDF

Info

Publication number
TWI607628B
TWI607628B TW103112876A TW103112876A TWI607628B TW I607628 B TWI607628 B TW I607628B TW 103112876 A TW103112876 A TW 103112876A TW 103112876 A TW103112876 A TW 103112876A TW I607628 B TWI607628 B TW I607628B
Authority
TW
Taiwan
Prior art keywords
voltage
switch
output
rail
input
Prior art date
Application number
TW103112876A
Other languages
English (en)
Other versions
TW201505374A (zh
Inventor
安昌鎬
南炳在
朴相炫
高在弘
申賢鎭
Original Assignee
美格納半導體有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美格納半導體有限公司 filed Critical 美格納半導體有限公司
Publication of TW201505374A publication Critical patent/TW201505374A/zh
Application granted granted Critical
Publication of TWI607628B publication Critical patent/TWI607628B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/12Shaping pulses by steepening leading or trailing edges
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electronic Switches (AREA)

Description

用於具有半擺幅軌對軌結構之輸出緩衝之設備 [相關申請案之交叉參考]
本申請案依美國專利法35 U.S.C.§ 119(a)主張2013年4月19日在韓國智慧財產局申請的韓國專利申請案第10-2013-0043759號之權利,其全文為所有目的以引用方式併入本文中。
以下描述係關於一種用於具有一半擺幅軌對軌結構之輸出緩衝之設備,且更明確言之,以下描述係關於一種用於具有可具一高轉動速率及低功率消耗之特徵之一半擺幅軌對軌結構之輸出緩衝之設備。
一般而言,就用於驅動顯示器件之一面板之一積體電路(IC)而言,一轉動速率根據該增加而隨著在其之操作中之歸因於負載電容之一增加及水平週期之一減少之一重要因素而上升。在電子學中,一轉動速率被定義為每單位時間之輸出電壓之變化之最大速率。此一積體電路可被稱為一顯示驅動器IC(DDI)或顯示驅動器器件。
此外,從一面板DDI之一安裝環境之角度來看,習知地,一源極IC經組態以驅動一液晶。近來,一源極IC可驅動三個液晶,其要求:一IC驅動另外兩個液晶。歸因於對該DDI之此等增加的需求,一快速轉動時間之實現變得必要。
此外,由於在本文中實現快速轉動時間及低功率消耗亦係一顯示驅動器器件之設計目標,因此一顯示驅動器器件可經設計以具有電 流消耗之一減少、一高轉動速率、一快速轉動時間或一快速沈降時間之特徵。
圖1繪示指示一液晶顯示器件之一平面圖。
一液晶顯示器件(LCD)提供諸如微化、纖薄及低功率消耗之優點。因此,LCD技術用於(例如)一筆記型電腦及一LCD電視之一LCD螢幕面板。明確言之,類型為主動矩陣之一LCD器件使用一薄膜電晶體(TFT)作為一開關元件且係適合於顯示一移動影像之一顯示技術。
當參考圖1時,一液晶顯示器件(LCD)1包括一液晶面板2、分別具有諸多源極線(SL)之源極驅動器(SD)及分別具有諸多閘極線(GL)之閘極驅動器(GD)。一源極線(SL)可係指一資料線或一通道。
該等源極驅動器(SD)之各者驅動配置於液晶面板2上之源極線(SL)。該等閘極驅動器(GD)之各者驅動配置於一液晶面板2上之閘極線(GL)。
液晶面板2包括諸多像素3。像素3之各者包括一開關電晶體(TR)、用於減少來自該液晶之一電流洩漏之一儲存電容器(CST)及一液晶電容器(CLC)。一開關電晶體(TR)回應於驅動一閘極線(GL)之一信號而開啟且關閉。由來自該閘極線(GL)之信號開啟且關閉之該開關電晶體(TR)之一終端連接至一源極線(SL)。
一儲存電容器(CST)連接於該開關電晶體(TR)之另一終端與一接地電壓(VSS)之間,且該液晶電容器(CLC)連接於該開關電晶體(TR)之另一終端與一共同電壓(VCOM)之間。在一實例中,該共同電壓(VCOM)係一功率電壓(諸如VDD/2)。
可藉由使用寄生電阻器及寄生電容器來表示連接至配置於液晶面板2上之像素3之該等源極線(SL)之各者之負載而將負載模型化。
圖2繪示指示用於輸出緩衝之一設備之一示意圖。
當參考圖2時,一源極驅動器50包含一輸出緩衝器10、一輸出開 關11、一輸出保護電阻器12及連接至一源極線之一負載13。輸出緩衝器10遞送一類比移動影像信號至用於放大之一對應輸出開關11。輸出開關11回應於控制一輸出開關(諸如開關(OSW)及/或開關(OSWB))之一信號之一啟動而輸出該經放大之類比移動影像信號作為驅動一源極線之一信號。驅動源極線之信號具有連接至該源極線之負載13。如圖2中所繪示,負載13經模型化以作為寄生電阻器(RL1至RL5)及寄生電容器(CL1至CL5),使得該等寄生電阻器(RL1至RL5)及該等寄生電容器(CL1至CL5)以一梯型結構連接。
然而,根據此例示性方法,輸出開關11具有複數個傳輸開關。因此,一轉動速率歸因於由該複數個傳輸開關之使用而產生之一電阻元件而變得低。因此,該轉動時間增加,其潛在地干擾該器件之功能。此外,產生的另一問題係:提升該轉動速率潛在地增加電流消耗,其亦可不利於該器件之功能。
[發明內容]經提供以介紹在下文[實施方式]中將進一步描述之呈一簡化形式之概念之一選擇。[發明內容]不意欲識別所主張之標的之關鍵特徵或必要特徵,亦不意欲用作為決定所主張之標的之範疇之一幫助。
本發明具有一目標一一提供一種用於具有經組態以藉由改良該設備之一輸出緩衝器及一開關結構而具一高轉動速率及低功率之特徵之一半擺幅軌對軌結構之輸出緩衝之設備。
在一般態樣中,用於具有一半擺幅軌對軌結構之輸出緩衝之一設備包含:一第一輸出緩衝器,其經組態以被驅動於一第一電壓軌與一第二電壓軌之間,且回應於一第一輸入信號及一第二輸入信號而輸出一第一輸出信號;及一第二輸出緩衝器,其經組態以被驅動於該第一電壓軌及該第二電壓軌與一第三電壓軌之間,且回應於一第三輸入 信號及一第四輸入信號而輸出一第二輸出信號。
該第二輸出緩衝器可包含:一輸入級,其經組態以接收分別來自該第二電壓軌及該第三電壓軌之一輸入高功率電壓及一輸入低功率電壓,且產生對應於一輸入信號之一遞送信號;及一輸出級,其經組態以接收分別來自該第一電壓軌及該第三電壓軌之一輸出高功率電壓及一輸出低功率電壓,且輸出對應於該遞送信號之該第二輸出信號。
該輸出高功率電壓之電壓位準可高於該輸入高功率電壓之電壓位準,且該輸出低功率電壓之電壓位準可與該輸入低功率電壓之電壓位準相同。
該第一輸出緩衝器可包含:一輸入級,其經組態以接收來自該第一電壓軌及該第二電壓軌之一輸入高功率電壓及一輸入低功率電壓,且產生對應於一輸入信號之一遞送信號;及一輸出級,其經組態以接收來自該第一電壓軌及該第二電壓軌之一輸出高功率電壓及一輸出低功率電壓,且輸出對應於該遞送信號之該第一輸出信號。
該輸出高功率電壓之電壓位準可與該輸入高功率電壓之電壓位準相同,且該輸出低功率電壓之一電壓位準可與該輸入低功率電壓之電壓位準相同。
該第二電壓軌之一電壓值可為介於該第一電壓軌與該第三電壓軌之間之電壓值之一半。
在另一一般態樣中,用於具有一半擺幅軌對軌結構之輸出緩衝之一設備包含:一第一輸出緩衝器,其經組態以被驅動於一第一電壓軌與一第二電壓軌之間,且回應於一第一輸入信號及一第二輸入信號而輸出一第一輸出信號;一第十一開關,其經組態以為該第一輸出緩衝器之一第一輸入終端提供該第一輸入信號;一第十二開關,其經組態以為該第一輸出緩衝器之一第二輸入終端提供該第二輸入信號;一第二輸出緩衝器,其經組態以被驅動於該第一電壓軌、該第二電壓軌 與該第三電壓軌之間,且回應於一第三輸入信號及一第四輸入信號而輸出一第二輸出信號;一第十三開關,其經組態以該第二輸出緩衝器之該第一輸入終端提供該第三輸入信號;及一第十四開關,其經組態以為該第二輸出緩衝器之該第二輸入終端提供該第四輸入信號。
該設備可進一步包含:一第二十一開關,其經組態以將該第一輸出信號反饋至該第一輸出緩衝器之該第一輸入終端;一第二十二開關,其經組態以將該第一輸出信號反饋至該第一輸出緩衝器之該第二輸入終端;一第二十三開關,其經組態以將該該第二輸出信號反饋至該第二輸出緩衝器之該第一輸入終端;及一第二十四開關,其經組態以將該第二輸出信號反饋至該第二輸出緩衝器之該第二輸入終端。
該設備可進一步包含:一第三十一開關,其經組態以為該第一面板提供該第一輸出信號;一第三十三開關,其經組態以為該第二面板提供該第一輸出信號;一第三十二開關,其經組態以為該第一面板提供該第二輸出信號;及一第三十四開關,其經組態以為該第二面板提供該第二輸出信號。
可由一正解碼器及一負解碼器為該第十一開關至該第十四開關、該第二十一開關至該第二十四開關及該第三十一開關至該第三十四開關之各者提供來自該第一電壓軌或該第二電壓軌之電壓,可由該正解碼器為該第十一開關及該第十二開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,且可由該正解碼器為該第二十一開關及該第二十二開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,可由該負解碼器為該第十三開關及該第十四開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,且可由該負解碼器為該第二十三開關及該第二十四開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,且可由該正解碼器為該第三十一開關及該第三十二開關兩者提供來自該第一電壓軌之電壓,且可由該負解碼器為該第三十三開關及該第三十 四開關兩者提供來自該第一電壓軌之電壓。
因此,第一開關群組至第三開關群組之各開關可具有選擇性地自以下表格1中所繪示之組合之來自該第一電壓軌及該第二電壓軌之電壓。
該設備可進一步包含一第四十開關,其經組態以使該第一面板及該第二面板彼此分開。
該設備可進一步包含複數個調節器,其等形成於一外部印刷電路板(PCB)或積體電路(IC)處,且連接成一列以為該第一電壓軌至該第三電壓軌選擇性地提供一驅動電壓。
在另一一般態樣中,用於具有一半擺幅軌對軌結構之輸出緩衝器之一設備包含:一第一輸出緩衝器,其經組態以被驅動於該第一電壓軌與該第二電壓軌、該第三電壓軌之間,且回應於一第一輸入信號及一第二輸入信號而輸出一第一輸出信號;及一第二輸出緩衝器,其經組態以被驅動於該第二電壓軌與該第三電壓軌之間,且回應於該第三輸入信號及該第四輸入信號而輸出一第二輸出信號。
該第一輸出緩衝器可包含:一輸入級,其經組態以接收來自該第一電壓軌及該第二電壓軌之一輸入高功率電壓及一輸入低功率電壓,且產生對應於一輸入信號之一遞送信號;及一輸出級,其經組態以接收來自該第一電壓軌及該第三電壓軌之一輸出高功率電壓及一輸出低功率電壓,且輸出對應於該遞送信號之該第二輸出信號。
該輸出高功率電壓之一電壓位準可與該輸入高功率電壓之電壓位準相同,且該輸出低功率電壓之一電壓位準可低於該輸入低功率電壓之電壓位準。
該第二輸出緩衝器可包含:一輸入級,其經組態以接收來自該第二電壓軌及該第三電壓軌之一輸入高功率電壓及一輸入低功率電壓,且產生對應於一輸入信號之一遞送信號;及一輸出級,其經組態 以接收來自該第二電壓軌及該第三電壓軌之一輸出高功率電壓及一輸出低功率電壓,且輸出對應於該遞送信號之該第二輸出信號。
該輸出高功率電壓之電壓位準可與該輸入高功率電壓之電壓位準相同,且該輸出低功率電壓之電壓位準可與該輸入低功率電壓之電壓位準相同。
該第二電壓軌之一電壓值可為介於該第一電壓軌與該第三電壓軌之間之電壓值之一半。
在另一一般態樣中,用於具有一半擺幅軌對軌結構之輸出緩衝器之一設備包含:一第一輸出緩衝器,其經組態以被驅動於該第一電壓軌、該第二電壓軌與該第三電壓軌之間,且回應於一第一輸入信號及一第二輸入信號而輸出一第一輸出信號;一第五十一開關,其經組態以為該第一輸出緩衝器之該第一輸入終端提供該第一輸入信號;一第五十二開關,其經組態以為該第一輸出緩衝器之該第二輸入終端提供該第二輸入信號;一第二輸出緩衝器,其經組態以被驅動於該第二電壓軌與該第三電壓軌之間,且回應於該該第三輸入信號及該第四輸入信號而輸出一第二輸出信號;一第五十三開關,其經組態以為該第二輸出緩衝器之該第一輸入終端提供該第三輸入信號;及一第五十四開關,其經組態以為該第二輸出緩衝器之該第二輸入終端提供該第四輸入信號。
該設備可進一步包含:一第六十一開關,其經組態以將該第一輸出信號反饋至該第一輸出緩衝器之該第一輸入終端;一第六十二開關,其經組態以將該第一輸出信號反饋至該第一輸出緩衝器之該第二輸入終端;一第六十三開關,其經組態以將該第二輸出信號反饋至該第二輸出緩衝器之該第一輸入終端;及一第六十四開關,其經組態以將該第二輸出信號反饋至該第二輸出緩衝器之該第二輸入終端。
該設備可進一步包含:一第七十一開關,其經組態以為該第一 面板提供該第一輸出信號;一第七十三開關,其經組態以為該第二面板提供該第一輸出信號;一第七十二開關,其經組態以為該第一面板提供該第二輸出信號;及一第七十四開關,其經組態以為該第二面板提供該第二輸出信號。
可由一正解碼器及一負解碼器為該第五十一開關至該第五十四開關、該第六十一開關至該第六十四開關及該第七十一開關至該第七十四開關之各開關提供來自該第一電壓軌及該第二電壓軌之電壓,可由該正解碼器為該第五十一開關及該第五十二開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,且可由該正解碼器為該第六十一開關及該第六十二開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,可由該負解碼器為該第五十三開關及該第五十四開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,且可由該負解碼器為該第六十三開關及該第六十四開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,且可由該正解碼器為該第七十一開關及該第七十二開關兩者提供來自該第一電壓軌之電壓,且可由該負解碼器為該第七十三開關及該第七十四開關兩者提供來自該第一電壓軌之電壓。
因此,一第五開關群組至一第七開關群組之各開關可具有選擇性自以下表格2中所繪示之組合之來自該第一電壓軌及該第二電壓軌之電壓。
該設備可進一步包含一第八十開關,其使該第一面板及該第二面板彼此分開。
該設備可進一步包含一第一調節器及一第二調節器,其等形成於經組態以選擇性地為該第一電壓軌至該第三電壓軌提供一驅動電壓之一外部印刷電路板(PCB)或積體電路(IC)處。
根據上文所描述之本發明之用於具有一半擺幅軌對軌結構之設備,提供效應,其中可藉由改良用於供應一電壓至該輸出緩衝器之一 結構且改良與該輸出緩衝器連接在一起之一外部開關結構且藉此使該開關結構相對於該第一電壓、該第二電壓及該第三電壓被選擇性地驅動而減少一電流消耗,且因此,可加強該高轉動速率及較低功率之特徵。
1‧‧‧液晶顯示器件(LCD)
2‧‧‧液晶面板
3‧‧‧像素
10‧‧‧輸出緩衝器
11‧‧‧輸出開關
12‧‧‧輸出保護電阻器
13‧‧‧負載
50‧‧‧源極驅動器
100‧‧‧第一輸出緩衝器
101‧‧‧正解碼器
102‧‧‧第一面板
103‧‧‧第一調節器
104‧‧‧第二調節器
110‧‧‧輸入級
120‧‧‧輸出級
200‧‧‧第二輸出緩衝器
201‧‧‧負解碼器
202‧‧‧第二面板
210‧‧‧輸出級
220‧‧‧輸入級
300‧‧‧第一輸出緩衝器
301‧‧‧正解碼器
302‧‧‧第一面板
303‧‧‧第一調節器
304‧‧‧第二調節器
310‧‧‧輸入級
320‧‧‧輸出級
400‧‧‧第二輸出緩衝器
401‧‧‧負解碼器
402‧‧‧第二面板
410‧‧‧輸入級
420‧‧‧輸出級
CL1至CL5‧‧‧寄生電容器
CLC‧‧‧液晶電容器
CST‧‧‧儲存電容器
GD‧‧‧閘極驅動器
GL‧‧‧閘極線
OSW‧‧‧開關
OSWB‧‧‧開關
RL1至RL5‧‧‧寄生電阻器
SD‧‧‧源極驅動器
SL‧‧‧源極線
SW10‧‧‧第一開關群組
SW11‧‧‧第十一開關
SW12‧‧‧第十二開關
SW13‧‧‧第十三開關
SW14‧‧‧第十四開關
SW20‧‧‧第二開關群組
SW21‧‧‧第二十一開關
SW22‧‧‧第二十三開關
SW23‧‧‧第二十三開關
SW24‧‧‧第二十四開關
SW30‧‧‧第三開關群組
SW31‧‧‧第三十一開關
SW32‧‧‧第三十三開關
SW33‧‧‧第三十三開關
SW34‧‧‧第三十四開關
SW40‧‧‧第四十開關
SW50‧‧‧第五開關群組
SW51‧‧‧第五十一開關
SW52‧‧‧第五十三開關
SW53‧‧‧第五十三開關
SW54‧‧‧第五十四開關
SW60‧‧‧第六開關群組
SW61‧‧‧第六十一開關
SW62‧‧‧第六十三開關
SW63‧‧‧第六十三開關
SW64‧‧‧第六十四開關
SW70‧‧‧第七開關群組
SW71‧‧‧第七十一開關
SW72‧‧‧第七十三開關
SW73‧‧‧第七十三開關
SW74‧‧‧第七十四開關
SW80‧‧‧第八十開關
TR‧‧‧開關電晶體
VCOM‧‧‧共同電壓
VDD01‧‧‧第一電壓軌
VDD02‧‧‧第二電壓軌
VDD11‧‧‧第一電壓軌
VDD12‧‧‧第二電壓軌
VIN01‧‧‧第一輸入信號
VIN02‧‧‧第二輸入信號
VIN03‧‧‧第三輸入信號
VIN04‧‧‧第四輸入信號
VIN11‧‧‧第一輸入信號
VIN12‧‧‧第二輸入信號
VIN13‧‧‧第三輸入信號
VIN14‧‧‧第四輸入信號
VOUT01‧‧‧第一輸出信號
VOUT02‧‧‧第二輸出信號
VOUT11‧‧‧第一輸出信號
VOUT12‧‧‧第二輸出信號
VSS‧‧‧接地電壓
VSS03‧‧‧第三電壓軌
VSS13‧‧‧第三電壓軌
圖1繪示指示一液晶顯示器件之一平面圖。
圖2繪示指示用於輸出緩衝之一設備之一示意圖。
圖3繪示根據一實施例之用於具有一半擺幅軌對軌結構之輸出緩衝之一設備之一平面圖。
圖4繪示根據一實施例之指示一設備之一平面圖,其中用於偏差消除之一開關結構添加至用於圖3中所繪示之輸出緩衝之設備。
圖5繪示根據一實施例之用於具有一半擺幅軌對軌結構之輸出緩衝之一設備之一平面圖。
圖6繪示根據一實施例之指示一設備之一平面圖,其中用於一偏差消除之一開關結構添加至用於圖5中所繪示之輸出緩衝之設備。
圖7繪示根據一實施例之根據用於圖3中所繪示之輸出緩衝之設備之一電力供應結構之一平面圖。
圖8繪示根據一實施例之根據用於圖5中所繪示之輸出緩衝之設備之一電力供應結構之一平面圖。
在所有圖式及[實施方式]中,除非另有描述或提供,相同圖式元件符號被理解為係指相同元件、特徵及結構。該等圖式可不按比例繪製,僅為相對尺寸、比例,且該等圖式中之元件之描繪可為了明晰、繪示及方便而誇大。
提供一下詳細描述以幫助讀者獲得對本文中所描述之方法、設備及/或系統之一全面瞭解。然而,一般技術者將明白本文中所描述 之該等系統、設備及/或方法之各種變化、修改案及等效物。所描述之處理步驟及/或操作之進展係一實例;然而,處理步驟及/或操作之順序不限於本文中所闡述之順序且可改變(如該技術中所知),其中步驟及/或操作之例外以一特定順序必要地發生。此外,為了增加明晰度及簡潔度可省略一般技術者所熟知的功能及構造之描述。
本文中所描述之該等特徵可以不同形式體現,且不詮釋為限制於本文中所描述之該等實例。相反,提供本文中所描述之該等實例使得本發明透徹及完整,且將本發明之全部範疇傳達給一般技術者。
圖3繪示根據一實施例之用於具有一半擺幅軌對軌結構之輸出緩衝之一設備之一平面圖。
如所繪示,根據一實施例,用於具有一半擺幅軌對軌結構之輸出緩衝之設備包含兩個緩衝器。該等緩衝器之一者係具有一第一輸入信號(VIN01)、一第二輸入信號(VIN02)及一第一輸出信號(VOUT01)之一第一輸出緩衝器100。另一緩衝器係具有一第三輸入信號(VIN03)、一第四輸入信號(VIN04)及一第二輸出信號(VOUT02)之一第二輸出緩衝器200。
第一輸出緩衝器100及第二輸出緩衝器200由來自該第一電壓軌(VDD01)、該第二電壓軌(VDD02)及該第三電壓軌(VSS03)提供之一或多個電壓之任一者驅動。
因此,一第一輸出緩衝器100被驅動於一第一電壓軌(VDD01)與一第二電壓軌(VDD02)之間,且回應於一第一輸入信號(VIN01)及一第二輸入信號(VIN02)而輸出一第一輸出信號(VOUT01)。
此外,一第二輸出緩衝器200被驅動於該第一電壓軌及該第二電壓軌(VDD01、VDD02)與一第三電壓軌(VSS03)之間,且回應於一第三輸入信號(VIN03)及一第四輸入信號(VIN04)而輸出一第二輸出信號(VOUT02)。
例如,第二輸出緩衝器200包含若干構成元件。在一實例中,該等構成元件包含一輸入級210及一輸出級220。
輸入級210經組態以接收來自該第二電壓軌(VDD02)及該第三電壓軌(VSS03)之一輸入高功率電壓及一輸入低功率電壓且產生對應於一輸入信號之一遞送信號。
輸出級220經組態以接收來自該第一電壓軌(VDD01)及該第三電壓軌(VSS03)之一輸出高功率電壓及一輸出低功率電壓,且輸出對應於該遞送信號之該第二輸出信號。
因此,在一實例中,該輸出高功率電壓之一電壓位準高於該輸入高功率電壓之電壓位準,且該輸出低功率電壓之一電壓位準與該輸入低功率電壓之電壓位準相同。
相應地,第一輸出緩衝器100包含兩個級,一輸入級110及一輸出級120。輸入級110經組態以接收來自該第一電壓軌(VDD01)及該第二電壓軌(VDD02)之一輸入高功率電壓及一輸入低功率電壓,且產生對應於一輸入信號之一遞送信號。
輸出級120經組態以接收來自該第一電壓軌(VDD01)及該第二電壓軌(VDD02)之一輸出高功率電壓及一輸出低功率電壓,且輸出對應於該遞送信號之該第一輸出信號。
因此,在一實例中,該輸出高功率電壓之一電壓位準與該輸入高功率電壓之電壓位準相同,且該輸出低功率電壓之一電壓位準與該輸入低功率電壓之電壓位準相同。
此外,在另一實例中,該第二電壓軌(VDD02)之一電壓值係介於該第一電壓軌(VDD01)與該第三電壓軌(VSS03)之電壓值之間之電壓值之一半。
如一實例,當該第一電壓軌(VDD01)係+10伏且該第三電壓軌(VSS03)係0伏時,該第二電壓軌(VDD02)係5伏。替代地,當該第一電 壓軌(VDD01)係+10伏且該第三電壓軌(VSS03)係-10伏時,該第二電壓軌(VDD02)係0伏。
圖4繪示根據一實施例之指示一設備之一平面圖,其中用於一偏差消除之一開關結構添加至圖3中所繪示之用於輸出緩衝之設備。
如所繪示,在各種實例中,用於供應體電壓及用於反饋之電路藉由添加一第十一開關至一第十四開關(SW11、SW12、SW13、SW14)及一第二十一開關至一第二十四開關(SW21、SW22、SW23、SW24)至第一輸出緩衝器100及第二輸出緩衝器200而組態。
如圖3中所繪示,第一輸出緩衝器100被驅動於該第一電壓軌(VDD01)與該第二電壓軌(VDD02)之間。第一輸出緩衝器100回應於該第一輸入信號(VIN01)及該第二輸入信號(VIN02)而輸出該第一輸出信號(VOUT01)。
因此,該第十一開關(SW11)為第一輸出緩衝器100之一第一輸入終端(+)提供該第一輸入信號(VIN01),且該第十二開關(SW12)為第一輸出緩衝器100之一第二輸入終端(-)提供該第二輸入信號(VIN02)。
此外,如圖3中所繪示,第二輸出緩衝器200被驅動於該第一電壓軌及該第二電壓軌(VDD01、VDD02)與該第三電壓軌(VSS03)之間。第二輸出緩衝器200回應於一第三輸入信號(VIN03)及一第四輸入信號(VIN04)而輸出一第二輸出信號(VOUT02)。
因此,一第十三開關(SW13)為第二輸出緩衝器200之該第一輸入終端(+)提供該第三輸入信號(VIN03)。此外,一第十四開關(SW14)為第二輸出緩衝器200之該第二輸入終端(-)提供該第四輸入信號(VIN04)。
此外,一第二十一開關(SW21)將該第一輸出信號(VOUT01)反饋至第一輸出緩衝器100之該第一輸入終端(+)。一第二十二開關(SW22)將該第一輸出信號(VOUT01)反饋至第一輸出緩衝器100之該第二輸入終 端(-),一第二十三開關(SW23)將該第二輸出信號(VOUT02)反饋至第二輸出緩衝器200之該第一輸入終端(+),且一第二十四開關(SW24)將該第二輸出信號(VOUT02)反饋至第二輸出緩衝器200之該第二輸入終端(-)。
此外,用於具有一半擺幅軌對軌結構之輸出緩衝之設備包含額外開關。該設備包含為第一面板102提供該第一輸出信號(VOUT01)之一第三十一開關(SW31)、為第二面板202提供該第一輸出信號(VOUT01)之一第三十三開關(SW33)、為第一面板102提供該第二輸出信號(VOUT02)之一第三十二開關(SW32)及為第二面板202提供該第二輸出信號(VOUT02)之一第三十四開關(SW34)。
用於具有一半擺幅軌對軌結構之輸出緩衝之設備進一步包含使第一面板102及第二面板202彼此分開之一第四十開關(SW40)。
在各種實施例中,該等開關之各者具有選擇性地來自該第一電壓軌(VDD01)及該第二電壓軌(VDD02)之電壓。根據各種實施例之輸入電壓之可供應組合被表示為以下表格1。
在表格1中,HV表示由一第一電壓軌(VDD01)提供之一供應電壓且MV表示由一第二電壓軌(VDD02)提供之一供應電壓。
在一些實施例中,某些開關(SW11、SW12、SW21、SW22、SW31、SW32)選擇性地具有來自一正解碼器101之該第一電壓軌(VDD01)及該第二電壓軌(VDD02)之供應電壓。此外,某些其他開關(SW13、SW14、SW23、SW24、SW33、SW34)選擇性地具有來自一負解碼器201之該第一電壓軌(VDD01)及該第二電壓軌(VDD02)之供應電壓。
因此,如表格1之實施例1A中所繪示,在一第十一開關至一第十四開關(SW11、SW12、SW13、SW14)具有HV之情況下,一第二十一開關至一第二十四開關(SW21、SW22、SW23、SW24)一次性全部具有HV。
此外,如表格1之實施例1B中所繪示,在一第十一開關至一第十四開關(SW11、SW12、SW13、SW14)具有HV(如上文所描述)之情況下,一第二十一開關及一第二十二開關(SW21、SW22)具有來自一正解碼器101之HV且一第二十三開關及一第二十四開關(SW23、SW24)選擇性地具有來自一負解碼器201之MV。
如另一替代,如表格1之實施例1C中所繪示,在一第十一開關至一第十四開關(SW11、SW12、SW13、SW14)具有HV之情況下,一第二十一開關至一第二十四開關(SW21、SW22、SW23、SW24)一次性全部具有MV。
在此等實施例中,該第三十一開關至該第三十四開關(SW31、SW32、SW33、SW34)隨時具有HV。
此外,如表格1之實施例2A中所繪示,在一第十一開關及一第十二開關(SW11、SW12)具有來自一正解碼器101之HV且一第十三開關及一第十四開關(SW13、SW14)選擇性地具有來自一負解碼器201 MV之情況下,一第二十一開關至一第二十四開關(SW21、SW22、SW23、SW24)一次性全部具有HV。
此外,如表格1之實施例2B中所繪示,在一第十一開關及一第十 二開關(SW11、SW12)具有來自一正解碼器101之HV且一第十三開關及一第十四開關(SW13、SW14)選擇性地具有來自一負解碼器201之MV之情況下,一第二十一開關及一第二十二開關(SW21、SW22)具有來自一正解碼器101之HV且一第二十三開關及一第二十四開關(SW23、SW24)選擇性地具有來自一負解碼器201之MV。
如另一替代,如表格1之實施例2C中所繪示,在一第十一開關及一第十二開關(SW11、SW12)具有來自一正解碼器101之HV且一第十三開關及一第十四開關(SW13、SW14)選擇性地具有來自一負解碼器201之MV之情況下,一第二十一開關至一第二十四開關(SW21、SW22、SW23、SW24)一次性全部具有MV。
在此等實施例中,該第三十一開關至該第三十四開關(SW31、SW32、SW33、SW34)隨時具有HV。
此外,如表格1之實施例3A中所繪示,在一第十一開關至一第十四開關(SW11、SW12、SW13、SW14)具有MV之情況下,一第二十一開關至一第二十四開關(SW21、SW22、SW23、SW24)一次性全部具有HV。
此外,如表格1之實施例3B中所繪示,在一第十一開關至一第十四開關(SW11、SW12、SW13、SW14)具有MV(如上文所描述)之情況下,一第二十一開關及一第二十二開關(SW21、SW22)具有來自一正解碼器101之HV且一第二十三開關及一第二十四開關(SW23、SW24)選擇性地具有來自一負解碼器201之MV。
如另一替代,如表格1之實施例3C中所繪示,在一第十一開關至一第十四開關(SW11、SW12、SW13、SW14)具有MV之情況下,一第二十一開關至一第二十四開關(SW21、SW22、SW23、SW24)一次性全部具有MV。
在此等實施例中,該第三十一開關至該第三十四開關(SW31、 SW32、SW33、SW34)隨時具有HV。
此外,該第一開關群組至該第三開關群組(SW10、SW20、SW30)之該等開關之各者可經組態以作為電晶體之傳輸閘極之一組合或作為單一電晶體之一組合。
因此,本發明包含經組態以不擴大一顯示驅動器器件之一佈局面積且在不增加一電流消耗之情況下可具一高轉動速率之特徵之一技術。此目標可藉由使用一輸出緩衝器及其之構造經改良之一開關而完成。例如,各種實施例允許該等開關之各者之一輸入電壓之選擇及額外選擇及相關操作及動作以達成以上優點。
圖5繪示根據一實施例之用於具一半擺幅軌對軌結構之輸出緩衝之一設備之一平面圖。
如所繪示,用於具有一半擺幅軌對軌結構之輸出緩衝之設備包含一第一輸出緩衝器300及一第二輸出緩衝器400。在此實例中,第一輸出緩衝器300包含一第一輸入信號(VIN11)、一第二輸入信號(VIN12)及一第一輸出信號(VOUT11)。亦在此實例中,第二輸出緩衝器400具有一第三輸入信號(VIN13)、一第四輸入信號(VIN14)及一第二輸出信號(VOUT12)。
第一輸出緩衝器300及第二輸出緩衝器400由來自該第一電壓軌(VDD11)、該第二電壓軌(VDD12)及該第三電壓軌(VSS13)之一或多個電壓驅動,且第一輸出緩衝器及第二輸出緩衝器300、400使用不同於圖3之實施例中所描述之結構構成之一操作結構來操作。
因此,第一輸出緩衝器300被驅動於該第一電壓軌(VDD11)與亦該第二電壓軌及該第三電壓軌(VDD12、VSS13)之間,且回應於該第一輸入信號(VIN11)及該第二輸入信號(VIN12)而輸出該第一輸出信號(VOUT11)。此外,第二輸出緩衝器400被驅動於該第二電壓軌(VDD12)與該第三電壓軌(VSS13)之間,且回應於該第三輸入信號(VIN13)及該 第四輸入信號(VIN14)而輸出該第二輸出信號(VOUT12)。
在此實施例中,第一輸出緩衝器300包含一輸入級310及一輸出級320。輸入級310經組態以接收來自該第一電壓軌(VDD11)及該第二電壓軌(VDD12)之一輸入高功率電壓及一輸入低功率電壓,且產生對應於一輸入信號之一遞送信號。輸出級320經組態以接收來自該第一電壓軌(VDD11)及該第三電壓軌(VSS13)之一輸出高功率電壓及一輸出低功率電壓,且輸出對應於該遞送信號之該第二輸出信號。
因此,在各種實例中,該輸出高功率電壓之一電壓位準與該輸入高功率電壓之電壓位準相同,且該輸出低功率電壓之一電壓位準低於該輸入低功率電壓之一電壓位準。
第二輸出緩衝器400包含一輸入級410及一輸出級420。輸入級410經組態以接收來自該第二電壓軌(VDD12)及該第三電壓軌(VSS13)之一輸入高功率電壓及一輸入低功率電壓,且產生對應於一輸入信號之一遞送信號。輸出級420經組態以接收來自該第二電壓軌(VDD12)及該第三電壓軌(VSS13)之一輸出高功率電壓及一輸出低功率電壓,且輸出對應於該遞送信號之該第二輸出信號。
因此,在此實例中,該輸出高功率電壓之電壓位準與該輸入高功率電壓之電壓位準相同,且該輸出低功率電壓之電壓位準與該輸入低功率電壓之電壓位準相同。
在一實例中該第二電壓軌(VDD12)之一電壓值係介於該第一電壓軌(VDD11)與該第三電壓軌(VSS13)之間之電壓值中間之一半。
圖6繪示根據一實施例之指示一設備之一平面圖,其中用於偏差消除之一開關結構添加至如圖5中所繪示之用於輸出緩衝之設備。
如所繪示,用於供應一電壓之用於反饋之電路藉由添加一第五十一開關至一第五十四開關(SW51、SW52、SW53、SW54)及一第六十一開關至一第六十四開關(SW61、SW62、SW63、SW64)至第一輸出緩 衝器300及第二輸出緩衝器400而組態。
如關於圖5所說明,一第一輸出緩衝器300被驅動於該第一電壓軌(VDD11)與該第二電壓軌及該第三電壓軌(VDD12、VSS13)之間,且第一輸出緩衝器300回應於一第一輸入信號(VIN11)及一第二輸入信號(VIN12)而輸出一第一輸出信號(VOUT11)。
因此,一第五十一開關(SW51)為第一輸出緩衝器300之該第一輸入終端(+)提供該第一輸入信號(VIN11)。一第五十二開關(SW52)為第一輸出緩衝器300之該第二輸入終端(-)提供該第二輸入信號(VIN12)。
此外,如相對於圖5所說明,第二輸出緩衝器400被驅動於該第二電壓軌(VDD12)與該第三電壓軌(VSS13)之間,且回應於該第三輸入信號(VIN13)及該第四輸入信號(VIN14)而輸出一第二輸出信號(VOUT12)。
此外,一第五十三開關(SW53)為第二輸出緩衝器400之該第一輸入終端(+)提供該第三輸入信號(VIN03)。此外,一第五十四開關(SW54)為第二輸出緩衝器400之該第二輸入終端(-)提供該第四輸入信號(VIN04)。
此外,一第六十一開關(SW61)將該第一輸出信號(VOUT01)反饋至第一輸出緩衝器300之該第一輸入終端(+),一第六十二開關(SW62)將該第一輸出信號(VOUT01)反饋至第一輸出緩衝器300之該第二輸入終端(-),一第六十三開關(SW63)將該第二輸出信號(VOUT02)反饋至第二輸出緩衝器400之該第一輸入終端(+),且一第六十四開關(SW64)將該第二輸出信號(VOUT02)反饋至第二輸出緩衝器400之該第二輸入終端(-)。
此外,一第七十一開關(SW71)為第一面板302提供該第一輸出信號(VOUT01),一第七十三開關(SW73)為第二面板402提供該第一輸出信號(VOUT01),一第七十二開關(SW72)為第一面板302提供該第二輸 出信號(VOUT02),且一第七十四開關(SW74)為第二面板402提供該第二輸出信號(VOUT02)。
此外,一第八十開關(SW80)使第一面板302及第二面板402彼此分開,使得其等接收單獨信號。
在此實例中,該等開關之各者選擇性地具有來自該第一電壓軌(VDD01)及該第二電壓軌(VDD02)之電壓。根據各種實施例之輸入電壓之可供應組合表示為以下表格2。
在表格2中,HV表示由一第一電壓軌(VDD01)提供之一供應電壓且MV表示由一第二電壓軌(VDD02)提供之一供應電壓。
因此,在一實例中,該等開關(SW51、SW52、SW61、SW62、SW71、SW72)選擇性地具有來自一正解碼器101之該第一電壓軌(VDD01)及該第二電壓軌(VDD02)之該等供應電壓,且該等開關(SW53、SW54、SW63、SW64、SW73、SW74)選擇性地具有來自一負解碼器201之該第一電壓軌(VDD01)及該第二電壓軌(VDD02)之該等供應電壓。
因此,如表格2之實施例4A中所繪示,在一第五十一開關至一第五十四開關(SW51、SW52、SW53、SW54)具有HV之情況下,一第六十 一開關至一第六十四開關(SW61、SW62、SW63、SW64)一次性全部具有HV。
與此同時,如表格2之實施例4B中所繪示,在一第五十一開關至一第五十四開關(SW51、SW52、SW53、SW54)具有HV(如上文所描述)之情況下,一第六十一開關及一第六十二開關(SW61、SW62)具有來自一正解碼器301之HV且一第六十三開關及一第六十四開關(SW63、SW64)選擇性地具有來自負解碼器401之MV。
在另一實例中,如表格2之實施例4C中所繪示,在一第五十一開關至一第五十四開關(SW51、SW52、SW53、SW54)具有HV之情況下,一第六十一開關之一第六十四開關(SW61、SW62、SW63、SW64)一次性全部具有MV。
在此等實施例中,該第七十一開關至該第七十四開關(SW71、SW72、SW73、SW74)隨時具有HV。
此外,如表格2之實施例5A中所繪示,在一第五十一開關及一第五十二開關(SW51、SW52)具有來自一正解碼器301之HV且一第五十三開關及一第五十四開關(SW53、SW54)選擇性地具有來自一負解碼器401之MV之情況下,一第六十一開關至一第六十四開關(SW61、SW62、SW63、SW64)一次性全部具有HV。
如另一實例,如表格2之實施例5B中所繪示,在一第五十一開關及一第五十二開關(SW51、SW52)具有來自一正解碼器301之HV且一第五十三開關及一第五十四開關(SW53、SW54)選擇性地具有來自一負解碼器401之MV之情況下,一第六十一開關及一第六十二開關(SW61、SW62)具有來自一正解碼器301之HV且一第六十三開關及一第六十四開關(SW63、SW64)選擇性地具有來自一負解碼器401之MV。
在另一實例中,如表格2之實施例5C中所繪示,在一第五十一開關及一第五十二開關(SW51、SW52)具有來自一正解碼器301之HV且一 第五十三開關及一第五十四開關(SW53、SW54)選擇性地具有來自一負解碼器401之MV之情況下,一第六十一開關至一第六十四開關(SW61、SW62、SW63、SW64)一次性全部具有MV。
在此等實施例中,該第七十一開關至該第七十四開關(SW71、SW72、SW73、SW74)隨時具有HV。
替代地,如表格2之實施例6A中所繪示,在一第五十一開關至一第五十四開關(SW51、SW52、SW53、SW54)具有MV之情況下,一第六十一開關之一第六十四開關(SW61、SW62、SW63、SW64)一次性全部具有HV。
與此同時,如表格2之實施例6B中所繪示,在一第五十一開關至一第五十四開關(SW51、SW52、SW53、SW54)具有MV(如上文所描述)之情況下,一第六十一開關及一第六十二開關(SW61、SW62)具有來自一正解碼器301之HV且一第六十三開關及一第六十四開關(SW63、SW64)選擇性地具有來自一負解碼器401之MV。
在另一實例中,如表格2之實施例6C中所繪示,在一第五十一開關至一第五十四開關(SW51、SW52、SW53、SW54)具有MV之情況下,一第六十一開關之一第六十四開關(SW61、SW62、SW63、SW64)一次性全部具有MV。
在此等實施例中,該第七十一開關至該第七十四開關(SW71、SW72、SW73、SW74)隨時具有HV。
此外,該第五開關群組至該第七開關群組(SW50、SW60、SW70)之該等開關之各者可經組態以作為電晶體之傳輸閘極之一組合或作為單一電晶體之一組合。
因此,各種實施例經組態以不擴大一顯示驅動器器件之一佈局面積。因此,當其等之一輸出緩衝器及一開關結構被改良時(如實施例中所提供),各種實施例能夠在不增加一電流消耗之情況下具一高 轉動速率。
圖7繪示根據一實施例之根據圖3中所繪示之用於輸出緩衝之設備之一電力供應結構之一平面圖。
如所繪示,用於供應電力至根據本發明之用於具有一半擺幅軌對軌結構之輸出緩衝之設備之一結構藉由為該等輸出緩衝器選擇性地提供來自一第一電壓軌(V01)、一第二電壓軌(V02)及源於形成於一外部印刷電路板(PCB)(未繪示)或IC上之一第一調節器103及/或一第二調節器104之一第三電壓軌(V03)之電壓而驅動第二輸出緩衝器200及第一輸出緩衝器100。
圖8繪示根據一實施例之根據圖5中所繪示之用於輸出緩衝之設備之一電力供應結構之一平面圖。
如所繪示,根據本發明之用於具有一半擺幅軌對軌結構之輸出緩衝之設備之電力供應結構藉由具有來自該第一電壓軌(VDD11)、該第二電壓軌(VDD12)及選擇性地自形成於該外部PCB(未繪示)或IC上之第一調節器303及第二調節器304之該第三電壓軌(VSS13)之電壓而驅動第二輸出緩衝器400及第一輸出緩衝器300。
該影像顯示設備可被實施為一液晶顯示器(LCD)、一發光二極體(LED)顯示器、一電漿顯示面板(PDP)、一螢幕、一終端及類似者。一螢幕可為包含提供能力以給予一使用者介面及/或接收使用者輸入之一或多個硬體組件之一實體結構。該螢幕可涵蓋顯示區域、手勢捕捉區域、一觸敏顯示器及/或一可組態區域之任一組合。該螢幕可嵌入該硬體中或可為可附接至該設備且可自該設備卸離之一外部周邊器件。該顯示器可為一單螢幕或一多螢幕顯示器。一單一實體螢幕可包含多個顯示器,其等用作為允許不同內容顯示於單獨顯示器(雖然係相同實體螢幕之部分)上之單獨邏輯顯示器。
本文中所描述之該等設備及單元可使用硬體組件來實施。該等 硬體組件可包含(例如)控制器、感測器、處理器、產生器、驅動器及其他等效電子組件。該等硬體組件可使用一或多個一通用或專用電腦(諸如(例如)一處理器、一控制器及一演算法邏輯單元、一數位信號處理器、一微電腦、一場可程式化陣列、一可程式化邏輯單元、一微處理器或能夠以一定義方式回應於且執行指令之任何其他器件)來實施。該等硬體組件可運行一作業系統(OS)及運行於該OS上之一或多個軟體應用。該等硬體組件亦可存取、儲存、操縱、處理且回應於該軟體之執行而產生資料。為了簡單,一處理器件之描述用作為單數;然而,熟悉技術者應瞭解:一處理器件可包含多個處理元件及多種類型的處理元件。例如,一硬體組件可包含多個處理器或一個處理器及一控制器。此外,不同的處理組態係可能的,諸如平行處理器。
為了獨立地或統一地指導或組態該處理器件以根據需要操作,上文所描述之方法可被寫為一電腦程式、一段程式碼、一指令或其等之某一組合。軟體及資料可永久地或暫時地體現於機械、組件、實體或虛擬裝置、電腦儲存媒體或能夠提供指令或資料至該處理期間或由該處理器件解釋之指令或資料之器件之任一類型中。該軟體亦可分散於網路耦合電腦系統上,使得該軟體以一分散方式儲存且執行。特定言之,該軟體及資料可由一或多個非暫態電腦可讀記錄媒體儲存。該媒體亦可單獨或與該等軟體程式指令組合包含資料檔案、資料結構及類似者。非暫態電腦可讀記錄媒體可包含可儲存之後可由一電腦系統或處理器件讀取之資料之任何資料儲存器件。該非暫態電腦可讀記錄媒體之實例包含唯讀記憶體(ROM)、隨機存取記憶體(RAM)、光碟唯讀記憶體(CD-ROM)、磁帶、USB、軟碟、硬碟、光學記錄媒體(例如CD-ROM或DVD)、及PC介面(例如PCI、PCI-express、WiFi等等)。此外,用於完成本文中所揭示之實例之函數程式、程式碼及程式碼段可 由熟悉此項技術之程式設計師基於其等之對應描述(如本文中所提供)之該等流程圖及方塊圖而詮釋。
僅作為一非詳盡繪示,本文中所描述之一終端/器件/單元可係指行動器件,諸如(例如)一蜂巢式電話、一智慧型電話、一穿戴式智慧型器件(諸如(例如)一戒指、一腕錶、一副眼鏡、一手鐲、一腳鐲、一腰帶、一項鏈、一耳環、一束髪帶、一頭盔、嵌入衣服或類似者中之一器件)、一個人電腦(PC)、一平板個人電腦(平板)、一平板手機、一個人數位助理(PDA)、一數位相機、一可攜式遊戲機、一MP3播放器、一可攜式/個人多媒體播放器(PMP)、手持式電子書、一超級行動個人電腦(UMPC)一可攜式膝上型PC、一全球定位系統(GPS)導航、及諸如一高畫質電視(HDTV)、一光碟播放器、一DVD播放器、一藍光播放器、一機上盒之器件或能夠與本文中所揭示之通信一致之無線通信或網路通信之任何其他器件。在一非詳盡實例中,該可穿戴式器件可自動安裝於該使用者之身體上,諸如(例如)眼鏡或手鐲。在其他非詳盡實例中,該穿戴式器件可通過一附接器件安裝於該使用者之身體上,諸如(例如)使用一臂帶將一智慧型電話或一手鐲附接至一使用者之臂或使用一系索將該可穿戴式器件掛在一使用者之頸部周圍。
一計算系統或一電腦可包含電連接至一匯流排之微處理器、一使用者介面及一記憶體控制器,且可進一步包含一快閃記憶體器件。該快閃記憶體器件可經由該記憶體控制器儲存N位元資料。該N位元資料可為該微處理器已處理及/或待處理之資料,且N可為等於或大於1之一整數。若該計算系統或電腦係一行動器件,則可提供一電池以供應電力以操作該計算系統或電腦。一般技術者將明白:該計算系統或電腦可進一步包含一應用晶片組、一相機影像處理器、一行動動態隨機存取記憶體(DRAM)及待包含於一計算系統或電腦中之一般技術者已知之任何其他器件。該記憶體控制器及該快閃記憶體器件可構成 使用一非揮發性記憶體來儲存資料之一固態驅動器或碟(SSD)。
雖然本發明包含特定實例,但一般技術者將明白:在不背離申請專利範圍及其等之等效物之精神及範疇之情況下可對此等實例之形式及細節作出各種改變。本文中所描述之該等實例應僅以一描述意義考量,且並非為了限制。各實例中之特徵或態樣之描述應被視為可應用於其他實例中之類似特徵或態樣。若該等所描述之技術按不同順序執行,及/或若一所描述之系統、架構、器件或電路中之組件一不同方式組合及/或由其他組件或其等之等效物替換或補充,則可達成適合的結果。因此,本發明之範疇並非由[實施方式]定義,而是由申請專利範圍及其等之等效物定義,且在該等申請專利範圍及其等之等效物之範疇內之所有變動將被詮釋為包含於本發明中。
100‧‧‧第一輸出緩衝器
110‧‧‧輸入級
120‧‧‧輸出級
200‧‧‧第二輸出緩衝器
210‧‧‧輸出級
220‧‧‧輸入級
VDD01‧‧‧第一電壓軌
VDD02‧‧‧第二電壓軌
VIN01‧‧‧第一輸入信號
VIN02‧‧‧第二輸入信號
VIN03‧‧‧第三輸入信號
VIN04‧‧‧第四輸入信號
VOUT01‧‧‧第一輸出信號
VOUT02‧‧‧第二輸出信號
VSS03‧‧‧第三電壓軌

Claims (24)

  1. 一種用於具有一半擺幅(half-swing)軌對軌結構之輸出緩衝之設備,其包括:一第一輸出緩衝器,其經組態以:被驅動於一第一電壓軌與一第二電壓軌之間,及回應於一第一輸入信號及一第二輸入信號而輸出一第一輸出信號;及一第二輸出緩衝器,其經組態以:被驅動於該等第一及第二電壓軌與一第三電壓軌之間,及回應於一第三輸入信號及一第四輸入信號而輸出一第二輸出信號。
  2. 如請求項1之設備,其中該第二輸出緩衝器包括:一輸入級,其經組態以:接收分別來自該第二電壓軌及該第三電壓軌之一輸入高功率電壓及一輸入低功率電壓,及產生對應於一輸入信號之一遞送信號;及一輸出級,其經組態以:接收分別來自該第一電壓軌及該第三電壓軌之一輸出高功率電壓及一輸出低功率電壓,及輸出對應於該遞送信號之該第二輸出信號。
  3. 如請求項2之設備,其中該輸出高功率電壓之一電壓位準高於該輸入高功率電壓之電壓位準,及其中該輸出低功率電壓之一電壓位準與該輸入低功率電壓之 電壓位準相同。
  4. 如請求項1之設備,其中該第一輸出緩衝器包括:一輸入級,其經組態以:接收來自該第一電壓軌及該第二電壓軌之一輸入高功率電壓及一輸入低功率電壓,及產生對應於一輸入信號之一遞送信號;及一輸出級,其經組態以:接收來自該第一電壓軌及該第二電壓軌之一輸出高功率電壓及一輸出低功率電壓,及輸出對應於該遞送信號之該第一輸出信號。
  5. 如請求項4之設備,其中該輸出高功率電壓之一電壓位準與該輸入高功率電壓之電壓位準相同,及其中該輸出低功率電壓之一電壓位準與該輸入低功率電壓之電壓位準相同。
  6. 如請求項1之設備,其中該第二電壓軌之一電壓值係介於該第一電壓軌與該第三電壓軌之間之電壓值之一半。
  7. 一種用於具有一半擺幅軌對軌結構之輸出緩衝之設備,其包括:一第一輸出緩衝器,其經組態以:被驅動於一第一電壓軌與一第二電壓軌之間,及回應於一第一輸入信號及一第二輸入信號而輸出一第一輸出信號;一第一開關,其經組態以為該第一輸出緩衝器之一第一輸入 終端提供該第一輸入信號;一第二開關,其經組態以為該第一輸出緩衝器之一第二輸入終端提供該第二輸入信號;一第二輸出緩衝器,其經組態以:被驅動於該等第一、第二電壓軌與該第三電壓軌之間,及回應於一第三輸入信號及一第四輸入信號而輸出一第二輸出信號;一第三開關,其經組態以為該第二輸出緩衝器之二第一輸入終端提供該第三輸入信號;及一第四開關,其經組態以為該第二輸出緩衝器之一第二輸入終端提供該第四輸入信號。
  8. 如請求項7之設備,其進一步包括:一第五開關,其經組態以將該第一輸出信號反饋至該第一輸出緩衝器之該第一輸入終端;一第六開關,其經組態以將該第一輸出信號反饋至該第一輸出緩衝器之該第二輸入終端;一第七開關,其經組態以將該第二輸出信號反饋至該第二輸出緩衝器之該第一輸入終端;及一第八開關,其經組態以將該第二輸出信號反饋至該第二輸出緩衝器之該第二輸入終端。
  9. 如請求項8之設備,其進一步包括:一第九開關,其經組態以為該第一面板提供該第一輸出信號;一第十開關,其經組態以為該第二面板提供該第一輸出信號;一第十一開關,其經組態以為該第一面板提供該第二輸出信 號;及一第十二開關,其經組態以為該第二面板提供該第二輸出信號。
  10. 如請求項9之設備,其中由一正解碼器及一負解碼器為該第一開關至該第四開關、該第五開關至該第八開關及該第九開關之該第十二開關之各開關提供來自該第一電壓軌及該第二電壓軌之電壓,由該正解碼器為該第一開關及該第二開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓且由該正解碼器為該第五開關及該第六開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,由該負解碼器為該第三開關及該第四開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓且由該負解碼器為該第七開關及該第八開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,且由該正解碼器為該第九開關及該第十一開關兩者提供來自該第一電壓軌之電壓及由該負解碼器為該第十開關及該第十二開關兩者提供來自該第一電壓軌之電壓。
  11. 如請求項9之設備,其進一步包括:一第十三開關,其經組態以使該第一面板及該第二面板彼此分開。
  12. 如請求項7之設備,其進一步包括:複數個調節器,其等形成於一外部印刷電路板(PCB)或積體電路(IC)處,且連接成一列以為該第一電壓軌至該第三電壓軌選擇性地提供一驅動電壓。
  13. 一種用於具有一半擺幅軌對軌結構之輸出緩衝之設備,其包括:一第一輸出緩衝器,其經組態以: 被驅動於第一電壓軌與第二電壓軌、第三電壓軌之間,及回應於一第一輸入信號及一第二輸入信號而輸出一第一輸出信號;及一第二輸出緩衝器,其經組態以:被驅動於該第二電壓軌與該第三電壓軌之間,及回應於該第三輸入信號及該第四輸入信號而輸出一第二輸出信號。
  14. 如請求項13之設備,其中該第一輸出緩衝器包括:一輸入級,其經組態以:接收來自該第一電壓軌及該第二電壓軌之一輸入高功率電壓及一輸入低功率電壓,及產生對應於一輸入信號之一遞送信號;及一輸出級,其經組態以:接收來自該第一電壓軌及該第三電壓軌之一輸出高功率電壓及一輸出低功率電壓,及輸出對應於該遞送信號之該第二輸出信號。
  15. 如請求項14之設備,其中該輸出高功率電壓之一電壓位準與該輸入高功率電壓之電壓位準相同,及其中該輸出低功率電壓之一電壓位準低於該輸入低功率電壓之電壓位準。
  16. 如請求項13之設備,其中該第二輸出緩衝器包括:一輸入級,其經組態以:接收來自該第二電壓軌及該第三電壓軌之一輸入高功率 電壓及一輸入低功率電壓,及產生對應於一輸入信號之一遞送信號;及一輸出級,其經組態以:接收來自該第二電壓軌及該第三電壓軌之一輸出高功率電壓及一輸出低功率電壓,及輸出對應於該遞送信號之該第二輸出信號。
  17. 如請求項16之設備,其中該輸出高功率電壓之該電壓位準與該輸入高功率電壓之電壓位準相同,及其中該輸出低功率電壓之該電壓位準與該輸入低功率電壓之電壓位準相同。
  18. 如請求項13之設備,其中該第二電壓軌之一電壓值係介於該第一電壓軌與該第三電壓軌之間之電壓值之一半。
  19. 一種用於具有一半擺幅軌對軌結構之輸出緩衝之設備,其包括:一第一輸出緩衝器,其經組態以:被驅動於第一電壓軌、第二電壓軌與第三電壓軌之間,及回應於一第一輸入信號及一第二輸入信號而輸出一第一輸出信號;一第一開關,其經組態以為該第一輸出緩衝器之第一輸入終端提供該第一輸入信號;一第二開關,其經組態以為該第一輸出緩衝器之第二輸入終端提供該第二輸入信號;一第二輸出緩衝器,其經組態以:被驅動於該第二電壓軌與該第三電壓軌之間,及 回應於該第三輸入信號及該第四輸入信號而輸出一第二輸出信號;一第三開關,其經組態以為該第二輸出緩衝器之一第一輸入終端提供該第三輸入信號;及一第四開關,其經組態以為該第二輸出緩衝器之一第二輸入終端提供該第四輸入信號。
  20. 如請求項19之設備,其進一步包括:一第五開關,其經組態以將該第一輸出信號反饋至該第一輸出緩衝器之該第一輸入終端;一第六開關,其經組態以將該第一輸出信號反饋至該第一輸出緩衝器之該第二輸入終端;一第七開關,其經組態以將該第二輸出信號反饋至該第二輸出緩衝器之該第一輸入終端;及一第八開關,其經組態以將該第二輸出信號反饋至該第二輸出緩衝器之該第二輸入終端。
  21. 如請求項20之設備,其進一步包括:一第九開關,其經組態以為該第一面板提供該第一輸出信號;一第十開關,其經組態以為該第二面板提供該第一輸出信號;一第十一開關,其經組態以為該第一面板提供該第二輸出信號;及一第十二開關,其經組態以為該第二面板提供該第二輸出信號。
  22. 如請求項20之設備,其中由一正解碼器及一負解碼器為該第一開關至該第四開 關、該第五開關至該第八開關及該第九開關至該第十二開關之各開關提供來自該第一電壓軌及該第二電壓軌之電壓,由該正解碼器為該第一開關及該第二開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓且由該正解碼器為該第五開關及該第六開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,由該負解碼器為該第三開關及該第四開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓且由該負解碼器為該第七開關及該第八開關兩者提供來自該第一電壓軌或該第二電壓軌之電壓,且由該正解碼器為該第九開關及該第十一開關兩者提供來自該第一電壓軌之電壓且由該負解碼器為該第十開關及該第十二開關兩者提供來自該第一電壓軌之電壓。
  23. 如請求項20之設備,其進一步包括:一第十三開關,其使該第一面板及該第二面板彼此分開。
  24. 如請求項19之設備,其進一步包括:一第一調節器及一第二調節器,其等形成於一外部印刷電路板(PCB)或積體電路(IC)處,該第一調節器及第二調節器經組態以:為該第一電壓軌至該第三電壓軌選擇性地提供一驅動電壓。
TW103112876A 2013-04-19 2014-04-08 用於具有半擺幅軌對軌結構之輸出緩衝之設備 TWI607628B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130043759A KR101772725B1 (ko) 2013-04-19 2013-04-19 하프-스윙 레일-투-레일 구조의 출력 버퍼 장치

Publications (2)

Publication Number Publication Date
TW201505374A TW201505374A (zh) 2015-02-01
TWI607628B true TWI607628B (zh) 2017-12-01

Family

ID=51709972

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103112876A TWI607628B (zh) 2013-04-19 2014-04-08 用於具有半擺幅軌對軌結構之輸出緩衝之設備

Country Status (4)

Country Link
US (1) US9007104B2 (zh)
KR (1) KR101772725B1 (zh)
CN (1) CN104113320B (zh)
TW (1) TWI607628B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104660192B (zh) * 2015-01-19 2017-09-15 东南大学 一种固定摆幅高驱动本振波形缓冲器
US9621138B1 (en) * 2015-11-05 2017-04-11 Nxp B.V. Slew control using a switched capacitor circuit
CN106898285B (zh) * 2015-12-18 2021-08-17 硅工厂股份有限公司 输出缓冲器及包括输出缓冲器的源极驱动电路
KR102496120B1 (ko) 2016-02-26 2023-02-06 주식회사 엘엑스세미콘 디스플레이 구동 장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6014054A (en) * 1997-07-23 2000-01-11 Mitsubishi Denki Kabushiki Kaisha Differential amplifier circuit and load driving circuit incorporating the differential amplifier circuit
US6229380B1 (en) * 1996-01-16 2001-05-08 Telefonaktiebolaget Lm Ericsson (Publ) Output buffer switching circuit
US6265892B1 (en) * 1999-08-10 2001-07-24 Faraday Technology Corp. Low noise output buffer
US7015451B2 (en) * 2002-01-25 2006-03-21 Masimo Corporation Power supply rail controller
US7728688B2 (en) * 2006-12-07 2010-06-01 Intel Corporation Power supply circuit for a phase-locked loop
US8008952B2 (en) * 2009-03-25 2011-08-30 Renesas Electronics Corporation Buffer circuit having switch circuit capable of outputing two and more different high voltage potentials

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1300826A3 (en) * 2001-10-03 2009-11-18 Nec Corporation Display device and semiconductor device
JP4572170B2 (ja) 2006-01-30 2010-10-27 Okiセミコンダクタ株式会社 出力回路及びこれを用いた表示装置
KR100861921B1 (ko) 2007-05-11 2008-10-09 삼성전자주식회사 온도에 따라 슬루 레이트를 조절할 수 있는 소스 라인드라이버와 그 방법, 상기 소스 라인 드라이버를 구비하는디스플레이 장치
KR101147354B1 (ko) * 2010-07-19 2012-05-23 매그나칩 반도체 유한회사 출력 버퍼용 슬루율 부스트 회로 및 이를 구비한 출력 버퍼

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6229380B1 (en) * 1996-01-16 2001-05-08 Telefonaktiebolaget Lm Ericsson (Publ) Output buffer switching circuit
US6014054A (en) * 1997-07-23 2000-01-11 Mitsubishi Denki Kabushiki Kaisha Differential amplifier circuit and load driving circuit incorporating the differential amplifier circuit
US6265892B1 (en) * 1999-08-10 2001-07-24 Faraday Technology Corp. Low noise output buffer
US7015451B2 (en) * 2002-01-25 2006-03-21 Masimo Corporation Power supply rail controller
US7728688B2 (en) * 2006-12-07 2010-06-01 Intel Corporation Power supply circuit for a phase-locked loop
US8008952B2 (en) * 2009-03-25 2011-08-30 Renesas Electronics Corporation Buffer circuit having switch circuit capable of outputing two and more different high voltage potentials

Also Published As

Publication number Publication date
CN104113320A (zh) 2014-10-22
CN104113320B (zh) 2018-06-29
TW201505374A (zh) 2015-02-01
US9007104B2 (en) 2015-04-14
KR20140125972A (ko) 2014-10-30
KR101772725B1 (ko) 2017-08-31
US20140312949A1 (en) 2014-10-23

Similar Documents

Publication Publication Date Title
US11175766B2 (en) Display apparatus
US10147381B2 (en) Display driving circuit and display driving method
KR102357768B1 (ko) 터치 센싱 장치
CN106057113B (zh) 电源管理驱动器和具有电源管理驱动器的显示设备
US20160109934A1 (en) Display driver circuit including high power/low power interfaces and display system
US9905185B2 (en) Switched column driver of display device
TWI607628B (zh) 用於具有半擺幅軌對軌結構之輸出緩衝之設備
US9430088B1 (en) Touch sensor driving device and display device comprising the same
US10699616B2 (en) Scan driver
US9093038B2 (en) Share-capacitor voltage stabilizer circuit and method of time-sharing a capacitor in a voltage stabilizer
US9324274B2 (en) Organic light emitting display device, and method of generating a gamma reference voltage for the same
KR20210028774A (ko) 스캔 드라이버 및 표시 장치
US11373572B2 (en) Power management circuit, method of generating a pixel power supply voltage, and display device
US10909897B2 (en) Gate driving circuit and display device having the same
US10249253B2 (en) Display panel controller to control frame synchronization of a display panel based on a minimum refresh rate and display device including the same
US11127332B2 (en) Electronic device for controlling source driving of pixel on basis of characteristics of image, and image output method using electronic device
US10127874B2 (en) Scan driver and display device using the same
US10319300B2 (en) Display device and electronic device having the same
KR102397866B1 (ko) 정전기 방전회로 및 이를 포함하는 표시장치
KR20170058499A (ko) 스캔라인 드라이버 및 이를 포함하는 디스플레이 장치
CN118016015A (zh) 扫描驱动器和显示装置
CN116264057A (zh) 扫描驱动器和显示装置