TWI582780B - 用於記憶體裝置之極深度省電模式 - Google Patents

用於記憶體裝置之極深度省電模式 Download PDF

Info

Publication number
TWI582780B
TWI582780B TW101140186A TW101140186A TWI582780B TW I582780 B TWI582780 B TW I582780B TW 101140186 A TW101140186 A TW 101140186A TW 101140186 A TW101140186 A TW 101140186A TW I582780 B TWI582780 B TW I582780B
Authority
TW
Taiwan
Prior art keywords
memory device
voltage regulator
output
voltage level
signal
Prior art date
Application number
TW101140186A
Other languages
English (en)
Other versions
TW201405566A (zh
Inventor
理查V 卡洛
戴納特 馬尼亞
永亮 王
史帝芬 特林
保羅 希爾
Original Assignee
亞特米斯購併有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 亞特米斯購併有限公司 filed Critical 亞特米斯購併有限公司
Publication of TW201405566A publication Critical patent/TW201405566A/zh
Application granted granted Critical
Publication of TWI582780B publication Critical patent/TWI582780B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2216/00Indexing scheme relating to G11C16/00 and subgroups, for features not directly covered by these groups
    • G11C2216/12Reading and writing aspects of erasable programmable read-only memories
    • G11C2216/30Reduction of number of input/output pins by using a serial interface to transmit or receive addresses or data, i.e. serial access memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/148Details of power up or power down circuits, standby circuits or recovery circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Description

用於記憶體裝置之極深度省電模式
本發明係關於記憶體裝置之極深度省電模式。
在諸多可攜式電池供電應用中,電力消耗極其重要。此等應用之實例包含(但不限於)蜂巢式電話、傳呼機、攝錄影機及膝上型電腦。此等應用需求可能最低的電力消耗以便延長電池壽命且使得能夠使用較小的較低容量電池以減少應用大小、成本及重量。此等應用中之諸多應用使用快閃記憶體裝置來儲存程式碼,且在某些例項中,在應用開啟電源之後,程式碼被複製至外部或嵌入式微控制器隨機存取記憶體(RAM)中。由於該碼係自快閃記憶體投影至RAM中,因此直至下一電力循環才需要存取該快閃記憶體。在此等例項中,可期望將快閃記憶體裝置置於儘可能低的一電力模式中以消耗最少電流量。
某些應用完全自快閃記憶體裝置移除電力以減少電力消耗。然而,此舉往往增加應用複雜性以及成本,此乃因必須使用諸如一低壓降(LDO)調節器之一外部電力管理裝置來切斷至快閃記憶體裝置之電力。
本發明闡述一種可在一極深度省電模式中操作之記憶體裝置,在該極深度省電模式中僅自該裝置汲取一極小電流量。在某些實施方案中,該極深度省電模式可允許平均電流消耗減少至低於1微安(μA),且在某些情形中低至300至 400奈安(nA)。
在一項態樣中,一種記憶體裝置包含一電壓調節器,該電壓調節器之輸出為包含一命令使用者介面之該記憶體裝置之各種其他組件提供一電壓供應。藉由將致使停用該電壓調節器之該輸出之一預定軟體命令提供至該記憶體裝置而將該記憶體裝置置於一極深度省電模式中。為使該記憶體裝置離開該極深度省電模式,將一晶片選擇信號提供至該記憶體裝置,該記憶體裝置包含甚至當該記憶體裝置處於該極深度省電模式中時亦保持通電之一喚醒電路。在該記憶體裝置處於該極深度省電模式中時接收到該晶片選擇信號致使啟用該電壓調節器之該輸出,藉此將電力提供至曾完全省電之該等組件。
其他態樣係關於涉及可在一極深度省電模式中操作之一記憶體裝置之方法及系統。
某些實施方案提供以下優點中之一或多者。舉例而言,該記憶體裝置可以保存主控主機處理器上之一通用輸入/輸出(GP I/O)接針以用於其他系統功能之一方式被置於該極深度省電模式中及退出該極深度省電模式。此外,使用一軟體操作碼將該記憶體裝置置於該極深度省電模式中可提供較大靈活性。此外,可消除諸如一低壓降(LDO)調節器之較複雜外部電力管理裝置,藉此減少總體成本。由於某些實施方案可使用較少組件,因此亦可增強可靠性。
依據以下詳細說明、附圖及申請專利範圍,其他態樣、特徵及優點將顯而易見。
如圖1中所圖解說明,一主控主機裝置10(諸如,一微控制器、微處理器、特殊應用積體電路(ASIC)或特殊應用標準產品(ASSP))透過一串列周邊介面(SPI)匯流排14耦合至一從屬記憶體裝置12(諸如,一快閃或其他記憶體裝置)。SPI匯流排14具有各種資料線及控制線,包含:一SPI資料輸入線16,其用於由主機處理器10產生且由記憶體裝置12接收之信號;一SPI資料輸出線18,其用於由記憶體裝置12產生且由主機處理器10接收之信號;一SPI時脈線20,其用於由主機處理器10產生以同步化裝置10、裝置12之間的資料傳送之時脈信號;及一SPI晶片選擇線22,其用於由主機處理器10產生以選擇一特定從屬裝置或周邊裝置之信號。SPI匯流排14亦可耦合至額外SPI裝置。在彼情形中,亦將為其他SPI裝置提供額外晶片選擇線。
在某些實施方案中,記憶體裝置12係可用於多種多樣的數位語音、影像、程式碼及資料儲存應用中之一串列介面順序存取快閃記憶體。然而,本文件中所闡述之技術可與其他類型之記憶體裝置(包含其他類型之非揮發性記憶體裝置及其他類型之快閃或SPI記憶體裝置)一起使用。
在所圖解說明之實例中,主機處理器10及記憶體裝置12中之每一者具有一SPI介面,該SPI介面包含用於連接至SPI匯流排14之適當輸入/輸出接針。舉例而言,透過一晶片選擇接針(CS)啟用記憶體裝置12且經由包含一串列輸入(SI)接針、一串列輸出(SO)接針及一串列時脈(SCK)接針之 一個三線介面存取記憶體裝置12。
確證CS接針會選擇記憶體裝置12。在所圖解說明之實例中,當撤銷確證CS接針時,撤銷選擇該裝置且通常將其置於一待用模式中,且輸出接針(SO)處於一高阻抗狀態中。當撤銷選擇記憶體裝置12時,在輸入接針(SI)上將不接受資料。CS接針上之一高至低轉變用於開始一操作,且一低至高轉變用於結束一操作。
SCK接針用於將一時脈提供至記憶體裝置12且用於控制資料至該裝置及資料自該裝置之流動。在所圖解說明之實例中,存在於SI接針上之命令、位址及輸入資料鎖存於SCK信號之上升邊緣上,而SO接針上之輸出資料鎖定於SCK信號之下降邊緣上。
SI接針用於將資料移位至記憶體裝置12中。在所圖解說明之實例中,SI接針用於包含命令及位址序列之所有資料輸入。SI接針上之資料鎖存於SCK信號之上升邊緣上。每當撤銷選擇記憶體裝置12(亦即,撤銷確證CS接針)時,便忽略存在於SI接針上之資料。
SO接針用於將資料自記憶體裝置12移出。在所圖解說明之實例中,SO接針上之資料鎖定於SCK信號之下降邊緣上。每當撤銷選擇該裝置時(亦即,當撤銷確證CS時),SO接針便處於一高阻抗狀態中。
一VCC接針用於將源電壓供應至記憶體裝置12,且在所圖解說明之實施方案中,一接地(GND)參考連接至系統接地。記憶體裝置12亦可包含其他接針。
主機處理器10亦包含一SI接針、一SO接針、一SCK接針及一CS接針。其亦可包含其他接針,諸如,一通用輸入/輸出(GS I/O)接針及用於選擇其他SPI裝置中之一者之其他晶片選擇(CS)接針。
圖2圖解說明在某些實施方案中形成記憶體裝置12之部分且可實施為一單個積體電路記憶體裝置晶片之部分之各種功能區塊。一般而言,記憶體裝置12可包含VCC域區塊(亦即,由VCC電力供電且使用VCC電力操作之功能區塊或電路)30、VDD域區塊(亦即,由一經減少電力位準VDD供電且使用經減少電力位準VDD操作之功能區塊或電路)32、高電壓電荷泵34及一記憶體陣列36。記憶體裝置12自身可由一外部VCC電源供應器供電且包含一低壓降(LDO)調節器40,低壓降調節器40之輸出用作一內部晶片上電壓供應以將較低VDD電壓位準提供至VDD域區塊32、高電壓電荷泵34及記憶體陣列36。因此,VDD域區塊32、高電壓電荷泵34及記憶體陣列36由LDO調節器40供電。
在所圖解說明之實例中,VCC域區塊30亦包含一輸入/輸出緩衝器42、位準移位器44及一儲存元件46,儲存元件46儲存LDO調節器40之啟用/停用狀態且可實施為(舉例而言)諸如一正反器電路之一鎖存器。同樣,在所圖解說明之實例中,VDD區塊32包含各種數位電路,諸如:一控制器48;一輸入/輸出控制器50;記憶體52(例如,RAM及/或ROM);一命令使用者介面(CUI)54;黏附邏輯56,其用以在其他邏輯單元之間介接;及一XY控制器58,其與記 憶體陣列36介接。位準移位器44係在VCC供應域與VDD供應域之間轉換信號之數位傳送裝置。在某些實施方案中,VCC域以2.5伏特操作,而VDD域以1.8伏特操作。在其他實施方案中,該等電壓可不同。
由來自主機處理器10之指令控制記憶體裝置12之操作。在所圖解說明之實例中,一有效指令以CS信號之下降邊緣開始,後續接著一8位元操作碼(opcode)及緩衝器或主記憶體位址位置。
在某些應用中,記憶體裝置12儲存程式碼,可在該應用開啟電源之後將該程式碼複製至外部RAM或嵌入於主機處理器10中之RAM中。若直至下一電力循環才需要存取記憶體裝置12,則可期望將記憶體裝置12置於儘可能低的一電力模式中以便消耗最少電流量。亦可存在其中可期望將記憶體裝置12置於一省電模式中之其他情形。如下文所闡釋,可將記憶體裝置12置於其中僅自該裝置汲取一極小電流量之一極深度省電模式中。在某些實施方案中,該極深度省電模式允許平均電流消耗減少至遠低於1微安(μA),且在某些情形中低至300至400奈安(nA)。因此,在某些實施方案中,當使該裝置在極深度省電模式中操作時,所揭示技術可使電流消耗減少至幾乎十分之一。然而,在其他實施方案中,極深度省電模式中之實際電力消耗可不同。
以下段落闡述啟用其中完全關斷在VDD域中操作之記憶體裝置12之組件之一極深度省電模式之一協定。該協定亦使得記憶體裝置12能夠退出極深度省電模式。
可藉由經由SPI匯流排14將一唯一預定8位元命令操作碼自主機處理器10提供至緩衝器42來達成進入極深度省電模式。在接收該唯一命令操作碼之後,緩衝器42將該唯一命令操作碼傳遞至命令使用者介面54。然後,命令使用者介面54將該操作碼傳遞至與解碼該命令相關聯之位準移位器44。位準移位器44將該操作碼轉換成適當VCC域電壓位準且將該操作碼傳送至儲存元件46,如上文所提及,儲存元件46可實施為(舉例而言)一正反器電路。然後,儲存元件46產生一信號以致使停用LDO調節器40之輸出。停用LDO調節器40之輸出意指不再給記憶體裝置12之VDD域區塊32以及記憶體陣列36及高電壓電荷泵34供電。因此,在極深度省電模式中,通常由VDD電壓供應供電之所有組件完全省電。與其他低電力模式或待用模式相比,藉由關閉記憶體裝置12中之額外內部電路,極深度省電模式可允許記憶體裝置12消耗較少電力。
由於在極深度省電模式中關閉幾乎所有主動電路以節約電力,因此在極深度省電模式期間輸入/輸出控制器50及命令使用者介面54完全省電。由於將忽略在記憶體裝置12進入極深度省電模式之後(且在其退出彼模式之前)鎖入至該記憶體裝置中之任何額外資料,因此將忽略所有後續命令(直至裝置退出極深度省電模式為止)。另一方面,由於忽略所有命令,因此極深度省電模式可用作防禦程式化操作及抹除操作之一額外保護機制。
當記憶體裝置12處於極深度省電模式中時,該裝置繼續 由VCC電壓供電,以使得VCC域區塊30(包含儲存元件46、LDO調節器40及I/O緩衝器42)保持連接至VCC電壓。然而,在此狀態中,可實施為一相對小電路之LDO調節器40可具有一極小洩漏量,藉此在極深度省電模式期間幫助使記憶體裝置12之總體電力消耗保持在一極低位準。
如圖3之時序圖所圖解說明,可藉由確證記憶體裝置12上之CS接針、鎖入唯一預定命令操作碼且然後撤銷確證CS接針來達成進入極深度省電模式。在撤銷確證CS接針之前,應鎖入完整操作碼。當撤銷確證CS接針時,記憶體裝置12在一時間「tEUDPD」內進入極深度省電模式。在某些實施方案中,若諸如一程式化或抹除循環之一內部自我計時操作正在進行中,則將忽略極深度省電命令。
如上文所提及,在極深度省電模式期間,輸入/輸出控制器50及命令使用者介面54完全省電,且因此記憶體裝置12在其處於極深度省電模式中時忽略所有操作碼命令。此意指,在所圖解說明之實例中,經由SPI匯流排14之SPI資料輸出線18發送之一操作碼命令(亦即,一軟體指令)不能用於使記憶體裝置12離開極深度省電模式。
替代地,為喚醒記憶體裝置12且使其離開極深度省電模式,雙態切換SPI匯流排14之SPI晶片選擇線22上之信號且在記憶體裝置12之CS接針處接收該信號。當裝置12處於極深度省電模式中時,緩衝器42將晶片選擇信號直接傳遞至儲存元件46,儲存元件46產生一信號以致使啟用LDO調節器40之輸出。啟用LDO調節器40之輸出將VDD電壓提供至 各種VDD域區塊32以及高電壓電荷泵34及記憶體陣列36,因此將記憶體裝置12還原至待用模式。因此,儘管使用一軟體命令(亦即,操作碼)將記憶體裝置12置於極深度省電模式中,但僅使用記憶體裝置12之硬體特徵來使該記憶體裝置離開極深度省電模式。
如圖4之實例所圖解說明,為自極深度省電模式退出,加脈衝於SPI匯流排14之SPI晶片選擇線22以確證記憶體裝置12之CS接針。在等待一最小時間「tCSLU」之後,再次撤銷確證記憶體裝置12之CS接針。
為促進簡單軟體開發,可經由SPI資料輸出線18提供一虛設位元組操作碼同時加脈衝於CS接針以致使記憶體裝置12退出極深度省電模式。該虛設位元組操作碼僅僅由記憶體裝置12忽略,此乃因記憶體裝置12仍處於極深度省電模式中。在撤銷確證記憶體裝置12之CS接針之後,裝置12將自極深度省電模式退出且將在一時間「tXUDPD」內返回至待用模式。在所圖解說明之實例中,若在已過去「tXUDPD」時間之前重新確證CS接針以試圖開始一新操作,則將忽略彼操作且將不會回應於彼操作而執行任何操作。替代地,系統等待裝置12返回至待用模式之後才可重新開始正常命令操作。
其他實施方案在申請專利範圍之範疇內。
10‧‧‧主控主機裝置/主機處理器/裝置
12‧‧‧從屬記憶體裝置/記憶體裝置/裝置
14‧‧‧串列周邊介面匯流排
16‧‧‧串列周邊介面資料輸入線
18‧‧‧串列周邊介面資料輸出線
20‧‧‧串列周邊介面時脈線
22‧‧‧串列周邊介面晶片選擇線
30‧‧‧VCC域區塊
32‧‧‧VDD域區塊/VDD區塊
34‧‧‧高電壓電荷泵
36‧‧‧記憶體陣列
40‧‧‧低壓降調節器
42‧‧‧輸入/輸出緩衝器/緩衝器
44‧‧‧位準移位器
46‧‧‧儲存元件
48‧‧‧控制器
50‧‧‧輸入/輸出控制器
52‧‧‧記憶體
54‧‧‧命令使用者介面
56‧‧‧黏附邏輯
58‧‧‧XY控制器
CS‧‧‧晶片選擇接針/接針/信號/晶片選擇
GND‧‧‧接地
GP I/O‧‧‧通用輸入/輸出
SCK‧‧‧串列時脈/接針/信號
SI‧‧‧串列輸入/輸入接針/接針
SO‧‧‧串列輸出/輸出接針/接針
tEUDPD‧‧‧時間
tCSLU‧‧‧最小時間
tXUDPD‧‧‧時間
VCC‧‧‧接針/域區塊/電力/電源供應器/供應域/域/域電壓位準/電壓
圖1係一主機處理器與一記憶體裝置之間的一簡化系統連接。
圖2係展示一實例性記憶體裝置中之各種資料處理單元之一方塊圖。
圖3係將記憶體裝置置於一極深度省電模式中之各種信號之一實例性時序圖。
圖4係用於退出極深度省電模式之各種信號之一實例性時序圖。
12‧‧‧從屬記憶體裝置/記憶體裝置/裝置
14‧‧‧串列周邊介面匯流排
16‧‧‧串列周邊介面資料輸入線
18‧‧‧串列周邊介面資料輸出線
20‧‧‧串列周邊介面時脈線
22‧‧‧串列周邊介面晶片選擇線
30‧‧‧VCC域區塊
32‧‧‧VDD域區塊/VDD區塊
34‧‧‧高電壓電荷泵
36‧‧‧記憶體陣列
40‧‧‧低壓降調節器
42‧‧‧輸入/輸出緩衝器/緩衝器
44‧‧‧位準移位器
46‧‧‧儲存元件
48‧‧‧控制器
50‧‧‧輸入/輸出控制器
52‧‧‧記憶體
54‧‧‧命令使用者介面
56‧‧‧黏附邏輯
58‧‧‧XY控制器

Claims (41)

  1. 一種控制一記憶體裝置之電力消耗之方法,其中該記憶體裝置經組態以由一電源供應器以一第一電壓位準供電,該記憶體裝置包含:一第一組件群組,其使用該第一電壓位準操作;及一第二組件群組,其使用低於該第一電壓位準之一第二電壓位準操作,其中該記憶體裝置進一步包含一電壓調節器,該電壓調節器使用該第一電壓位準操作且可操作以將該第二電壓位準提供為一輸出以給該第二組件群組供電,該方法包括:將指示該記憶體裝置進入至一省電(power-down)模式中之一軟體命令提供至該記憶體裝置;回應於在該記憶體裝置中接收到該軟體命令而自動地停用(disabling)該電壓調節器之該輸出;及基於停用該電壓調節器之該輸出而使該第二組件群組省電,而該第一組件群組保持電力開啟(power on)。
  2. 如請求項1之方法,其中該第二組件群組包含一命令使用者介面,該命令使用者介面處置該軟體命令且在停用該電壓調節器之該輸出時被完全關斷。
  3. 如請求項1之方法,其中該第二組件群組包含一記憶體陣列及若干高電壓電荷泵。
  4. 如請求項1之方法,其包含:經由一串列周邊介面匯流排在該記憶體裝置中接收該軟體命令;將該軟體命令傳遞至由該電壓調節器之該輸出供電之 一命令使用者介面;及將對應於該軟體命令之一第一信號傳遞至將一輸出提供至一鎖存器之一位準移位器,該鎖存器之輸出控制是啟用還是停用該電壓調節器之該輸出。
  5. 如請求項1之方法,其中當停用該電壓調節器之該輸出且該電壓調節器由該第一電壓位準供電時,該記憶體裝置展現少於1微安之平均電流消耗。
  6. 如請求項1之方法,其中當停用該電壓調節器之該輸出且該電壓調節器由該第一電壓位準供電時,該記憶體裝置展現少於400奈安之平均電流消耗。
  7. 如請求項1之方法,其包含:在該記憶體裝置之一晶片選擇接針處接收一雙態切換信號;及回應於接收到該雙態切換信號,啟用該電壓調節器之該輸出。
  8. 如請求項1之方法,其包含:將在包含於該記憶體裝置中之一晶片選擇接針(pin)處接收之一信號傳遞至一鎖存器(latch),該鎖存器之輸出控制是啟用(enabling)還是停用該電壓調節器。
  9. 如請求項1之方法,其中該第一組件群組包含一鎖存器,該鎖存器之輸出控制是啟用還是停用該電壓調節器。
  10. 如請求項1之方法,其包含:在該記憶體裝置之一晶片選擇接針處接收一邏輯位準 高至邏輯位準低信號;及回應於接收該邏輯位準高至邏輯位準低信號,啟用該電壓調節器之該輸出。
  11. 一種可在一極深度省電模式中操作之記憶體裝置,該記憶體裝置包括:一命令使用者介面;一電壓調節器,其輸出為包含該命令使用者介面之該記憶體裝置之各種組件提供一電壓供應;及一喚醒電路,其甚至當該記憶體裝置處於該極深度省電模式中時亦保持電力開啟,其中該記憶體裝置可操作以藉由接收致使停用該電壓調節器之該輸出之一預定軟體命令而被置於該極深度省電模式中;且其中該記憶體裝置可操作以藉由接收一晶片選擇信號而離開(brought out)該極深度省電模式,其中在該記憶體裝置處於該極深度省電模式中時接收到該晶片選擇信號致使啟用該電壓調節器之該輸出,藉此將電力提供至在極深度省電模式期間曾完全省電之該記憶體裝置之組件。
  12. 如請求項11之記憶體裝置,其中當該記憶體裝置在該極深度省電模式時一小量電流自該記憶體裝置汲取(drawn)。
  13. 一種經組態以由一電源供應器以一第一電壓位準供電之記憶體裝置,該記憶體裝置包括: 一第一組件群組,其使用該第一電壓位準操作;及一第二組件群組,其使用低於該第一電壓位準之一第二電壓位準操作,一電壓調節器,其使用該第一電壓位準操作且可操作以將該第二電壓位準提供為一輸出以給該第二組件群組供電;其中該第一組件群組包含一儲存元件,該儲存元件具有控制是啟用還是停用該電壓調節器之該輸出之一輸出,且其中該第二組件群組包含一命令使用者介面;及一位準移位器,其用以在該第二電壓位準與該第一電壓位準之間轉換(convert)來自該命令使用者介面之一信號,且用以以該第一電壓位準將一信號提供至該儲存元件;其中由該命令使用者介面處置該記憶體裝置對指示該記憶體裝置進入至一極深度省電模式中之一預定軟體命令之接收,以回應於接收到該預定軟體命令,該命令使用者介面透過該位準移位器將一信號傳遞至該儲存元件以停用該電壓調節器之該輸出,且其中,當停用該電壓調節器之該輸出時,該記憶體裝置接收到一晶片選擇信號致使該儲存元件啟用該電壓調節器之該輸出。
  14. 如請求項13之記憶體裝置,其中該記憶體裝置係藉由一串列周邊介面匯流排耦合至一主機裝置之一快閃記憶體裝置。
  15. 如請求項14之記憶體裝置,其中經由該串列周邊介面匯流排之一資料線接收該預定軟體命令且經由該串列周邊介面匯流排之一晶片選擇線接收該晶片選擇信號。
  16. 如請求項13之記憶體裝置,其中該第二組件群組進一步包含一記憶體陣列。
  17. 如請求項16之記憶體裝置,其中該第二組件群組進一步包含若干高電壓電荷泵。
  18. 如請求項13之記憶體裝置,其中當停用該電壓調節器之該輸出時,即使該電壓調節器由該第一電壓位準供電,該記憶體裝置亦展現少於1微安之平均電流消耗。
  19. 如請求項13之記憶體裝置,其中當停用該電壓調節器之該輸出時,即使該電壓調節器由該第一電壓位準供電,該記憶體裝置亦展現少於400奈安之平均電流消耗。
  20. 如請求項13之記憶體裝置,其中當停用該電壓調節器之該輸出時,該第二群組中之所有組件被完全省電。
  21. 如請求項13之記憶體裝置,其中該儲存元件包括一鎖存器。
  22. 如請求項13之記憶體裝置,其中該儲存元件包括一正反器電路。
  23. 如請求項13之記憶體裝置,其進一步包含一輸入/輸出緩衝器,其中當停用該電壓調節器之該輸出且該記憶體裝置處於該極深度省電模式中時,該晶片選擇信號係自該輸入/輸出緩衝器直接提供至該儲存元件,該儲存元件之輸出控制是啟用還是停用該電壓調節器。
  24. 一種用於在一極深度省電模式中操作一記憶體裝置之系統,該系統包括:一主機(host)控制器;一串列周邊介面匯流排;及該記憶體裝置,其藉由該串列周邊介面匯流排耦合至該主機控制器,其中該記憶體裝置包括:至提供一第一電壓位準之一電源供應器之一連接;一第一組件群組,其使用該第一電壓位準操作;及一第二組件群組,其使用低於該第一電壓位準之一第二電壓位準操作;一電壓調節器,其使用該第一電壓位準操作且可操作以將該第二電壓位準提供為一輸出以給該第二組件群組供電;其中該第一組件群組包含一儲存元件,該儲存元件具有一輸出,控制是啟用還是停用該電壓調節器之該輸出,且其中該第二組件群組包含一命令使用者介面;及一位準移位器,其在該第二電壓位準與該第一電壓位準之間轉換來自該命令使用者介面之一信號,且以該第一電壓位準將一信號提供至該儲存元件,其中由該命令使用者介面處置該記憶體裝置對指示該記憶體裝置進入至該極深度省電模式中之一預定軟體命令之接收,以回應於接收到該預定軟體命令,該命令使用者介面透過該位準移位器將一信號傳遞至該儲存元件以停用該電壓調節器之該輸出,藉此將該記憶體裝置 置於該極深度省電模式中,且其中當停用該電壓調節器之該輸出時,該記憶體裝置接收到一晶片選擇信號致使該儲存元件啟用該電壓調節器之該輸出。
  25. 如請求項24之系統,其中甚至當該記憶體裝置處於該極深度省電模式中時,該第一組件群組亦保持連接至該第一電壓位準。
  26. 如請求項25之系統,其中當該記憶體裝置處於該極深度省電模式中時,該第二組件群組被完全省電。
  27. 一種用於在一極深度省電模式中操作一記憶體裝置之方法,該方法包含:以一第一電壓位準供電包含於該記憶體裝置中之一第一組件;將於該第一電壓位準之電力提供至包含於該記憶體裝置中之一電壓調節器;使用該電壓調節器輸出於一第二電壓位準之電力;以該第二電壓位準供電包含於該記憶體裝置中之一第二組件;在該記憶體裝置接收一第一指令以進入一省電模式;回應於接收進入該省電模式之該指令,停用由該電壓調節器輸出之電力;及當該第一組件保持電力開啟,藉由停用由該電壓調節器輸出之電力而使該第二組件省電。
  28. 如請求項27之方法,其中該第二電壓位準與該第一電壓 位準不同。
  29. 如請求項27之方法,其中該第二電壓位準與該第一電壓位準相同。
  30. 如請求項27之方法,其中接收該第一指令包含:在該記憶體裝置接收一軟體命令;將對應於該軟體命令之一信號發送(forwarding)至包含於該記憶體裝置中之一儲存元件;及回應於對應於該軟體命令之該信號,由該儲存元件控制該電壓調節器以停用由該電壓調節器輸出之電力。
  31. 如請求項27之方法,其進一步包含:接收確證(assert)該記憶體裝置之一晶片選擇接針之信號,該信號經組態以當該第二組件省電時保持確證持續一時間週期(time period);及基於確證該晶片選擇接針持續該時間週期之該信號,重新啟用由該電壓調節器輸出之電力。
  32. 如請求項27之方法,其進一步包含:當該記憶體裝置在該省電模式中時接收一信號及一虛設(dummy)位元碼(byte code);及基於接收該信號及該虛設位元碼,重新啟用由該電壓調節器輸出之電力。
  33. 一種用於在一極深度省電模式中操作之記憶體裝置,該記憶體裝置包含:一第一組件,其經組態以操作於一第一電壓位準;一第二組件,其經組態以操作於一第二電壓位準;及 電路,其經組態以執行以下操作:在該記憶體裝置之一輸入接收於該第一電壓位準之電力;將在該第一電壓位準之電力提供至該第一組件;將在該第二電壓位準之電力提供至該第二組件;在該記憶體裝置之該輸入接收一指令以進入省電模式;及回應於接收進入省電模式之該指令,停用至該第二組件之在該第二電壓位準之電力提供,其中該第二組件經組態以基於停用在該第二電壓位準之電力提供而省電,以回應於接收進入省電模式之該指令,而該第一組件經組態以保持電力開啟。
  34. 如請求項33之記憶體裝置,其中該第二電壓位準與該第一電壓位準不同。
  35. 如請求項33之記憶體裝置,其中該第二電壓位準與該第一電壓位準相同。
  36. 如請求項33之記憶體裝置,其中該電路包含:一命令使用者介面,其經組態以執行以下操作:處理在該記憶體裝置接收之一軟體命令;及將對應於該軟體命令之一信號發送至包含於該電路中之一儲存元件;且該儲存元件經組態以執行以下操作:從該命令使用者介面接收對應於該軟體命令之該信號;及 回應於對應於該軟體命令之該信號,控制一電壓調節器以停用由該電壓調節器提供之在該第二電壓位準之電力。
  37. 如請求項36之記憶體裝置,其中該電路包括一位準移位器,該位準移位器經組態以執行以下操作:從該命令使用者介面接收在該第二電壓位準且對應於該軟體命令之信號;及將在該第一電壓位準且對應於該軟體命令之信號發送至該儲存元件。
  38. 如請求項33之記憶體裝置,其中該電路包含一電壓調節器,該電壓調節器經組態以提供在該第二電壓位準之電力且回應於接收進入省電模式之該指令而停用,且其中該第一組件包含一儲存元件,該儲存元件經組態以執行以下操作:接收確證一晶片選擇接針之信號,該信號經組態以當該第二組件省電時保持確證持續一時間週期;及基於確證該晶片選擇接針持續該時間週期之該信號,控制該電壓調節器以重新啟用由該電壓調節器輸出之電力。
  39. 如請求項38之記憶體裝置,其進一步包含一輸入/輸出緩衝器,該輸入/輸出緩衝器經組態以執行以下操作:接收提供於該記憶體裝置之一輸入之確證該晶片選擇接針之該信號;及將確證該晶片選擇接針之該信號提供至該儲存元件。
  40. 如請求項33之記憶體裝置,其中該電路包含一電壓調節器,該電壓調節器經組態以提供在該第二電壓位準之電力且回應於接收進入省電模式之該指令而停用,且其中該第一組件包含一儲存元件,該儲存元件經組態以執行以下操作:當該記憶體裝置在該省電模式中時接收一信號及一虛設位元碼;及基於接收該信號及該虛設位元碼,控制該電壓調節器以重新啟用由該電壓調節器輸出之電力。
  41. 如請求項33之記憶體裝置,其中該第二組件包括一記憶體陣列或一高電壓電荷泵之一者。
TW101140186A 2012-07-26 2012-10-30 用於記憶體裝置之極深度省電模式 TWI582780B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/559,320 US9037890B2 (en) 2012-07-26 2012-07-26 Ultra-deep power-down mode for memory devices

Publications (2)

Publication Number Publication Date
TW201405566A TW201405566A (zh) 2014-02-01
TWI582780B true TWI582780B (zh) 2017-05-11

Family

ID=47522880

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101140186A TWI582780B (zh) 2012-07-26 2012-10-30 用於記憶體裝置之極深度省電模式

Country Status (5)

Country Link
US (2) US9037890B2 (zh)
EP (1) EP2877994B1 (zh)
CN (2) CN104272388B (zh)
TW (1) TWI582780B (zh)
WO (1) WO2014018074A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI704564B (zh) * 2017-01-25 2020-09-11 聯華電子股份有限公司 記憶體裝置及其電源控制電路

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9037890B2 (en) * 2012-07-26 2015-05-19 Artemis Acquisition Llc Ultra-deep power-down mode for memory devices
JP6047033B2 (ja) * 2013-02-25 2016-12-21 ルネサスエレクトロニクス株式会社 Lsiおよび情報処理システム
US9727119B2 (en) * 2014-10-31 2017-08-08 Atmel Corporation Controlling power states of a device
TWI687657B (zh) * 2014-12-18 2020-03-11 日商半導體能源研究所股份有限公司 半導體裝置、感測裝置和電子裝置
US9484115B1 (en) * 2015-05-13 2016-11-01 Nvidia Corporation Power savings via selection of SRAM power source
EP3311384B1 (en) 2015-06-19 2023-02-08 Adesto Technologies Corporation Ultra-deep power down mode control in a memory device
WO2017034852A1 (en) * 2015-08-21 2017-03-02 Adesto Technologies Corporation Automatic switch to single spi mode when entering udpd
US9778723B2 (en) * 2015-12-28 2017-10-03 Micron Technology, Inc. Apparatuses and methods for exiting low power states in memory devices
US9922684B2 (en) * 2016-02-11 2018-03-20 Adesto Technologies Corporation Memory device ultra-deep power-down mode exit control
US9898059B2 (en) * 2016-03-13 2018-02-20 Apple Inc. Dynamic control of power consumption based on memory device activity
US10539989B1 (en) 2016-03-15 2020-01-21 Adesto Technologies Corporation Memory device alert of completion of internally self-timed power-up and reset operations
US9978435B1 (en) * 2017-01-25 2018-05-22 Winbond Electronics Corporation Memory device and operation methods thereof
US10802736B2 (en) * 2017-07-27 2020-10-13 Qualcomm Incorporated Power down mode for universal flash storage (UFS)
US10657081B2 (en) 2017-08-25 2020-05-19 Micron Technology, Inc. Individually addressing memory devices disconnected from a data bus
WO2019066980A1 (en) 2017-09-30 2019-04-04 Intel Corporation PERPENDICULAR RETRODIRECT ANTENNAS
CN111566736B (zh) * 2018-02-26 2023-10-31 美光科技公司 经配置以提供外部经调节电压的存储器装置
US10534731B2 (en) * 2018-03-19 2020-01-14 Micron Technology, Inc. Interface for memory having a cache and multiple independent arrays
US10770119B2 (en) * 2018-12-06 2020-09-08 Macronix International Co., Ltd. Memory circuit
US11397460B2 (en) * 2019-06-20 2022-07-26 Western Digital Technologies, Inc. Intelligent power saving mode for solid state drive (ssd) systems
US11500446B2 (en) 2019-09-28 2022-11-15 Intel Corporation Reducing power consumption in nonvolatile memory due to standby leakage current
US11681352B2 (en) 2019-11-26 2023-06-20 Adesto Technologies Corporation Standby current reduction in memory devices
US10877541B1 (en) * 2019-12-30 2020-12-29 Micron Technology, Inc. Power delivery timing for memory
JP7165151B2 (ja) * 2020-02-18 2022-11-02 ウィンボンド エレクトロニクス コーポレーション 半導体装置
TWI714475B (zh) 2020-03-17 2020-12-21 華邦電子股份有限公司 控制裝置以及記憶體系統
CN113724767B (zh) * 2020-05-26 2024-04-12 华邦电子股份有限公司 半导体存储装置及快闪存储器运行方法
CN115808964A (zh) * 2021-09-14 2023-03-17 西安格易安创集成电路有限公司 存储器、存储器控制方法和系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6385119B2 (en) * 2000-01-31 2002-05-07 Fujitsu Limited Internal supply voltage generating cicuit in a semiconductor memory device and method for controlling the same
US20100188133A1 (en) * 2006-01-24 2010-07-29 Future Waves Uk Limited Power control circuit
US20120084591A1 (en) * 2007-01-04 2012-04-05 David Tupman Power management systems and methods
US20120110248A1 (en) * 1999-11-14 2012-05-03 Netac Technology Co., Ltd. Electronic flash memory external storage method and device

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7539878B2 (en) * 2001-09-19 2009-05-26 Freescale Semiconductor, Inc. CPU powerdown method and apparatus therefor
US9037890B2 (en) 2012-07-26 2015-05-19 Artemis Acquisition Llc Ultra-deep power-down mode for memory devices

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120110248A1 (en) * 1999-11-14 2012-05-03 Netac Technology Co., Ltd. Electronic flash memory external storage method and device
US6385119B2 (en) * 2000-01-31 2002-05-07 Fujitsu Limited Internal supply voltage generating cicuit in a semiconductor memory device and method for controlling the same
US20100188133A1 (en) * 2006-01-24 2010-07-29 Future Waves Uk Limited Power control circuit
CN101375229B (zh) * 2006-01-24 2012-06-27 英国福威科技有限公司 电源控制电路
US20120084591A1 (en) * 2007-01-04 2012-04-05 David Tupman Power management systems and methods

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI704564B (zh) * 2017-01-25 2020-09-11 聯華電子股份有限公司 記憶體裝置及其電源控制電路

Also Published As

Publication number Publication date
WO2014018074A1 (en) 2014-01-30
CN104272388A (zh) 2015-01-07
US9037890B2 (en) 2015-05-19
EP2877994A1 (en) 2015-06-03
EP2877994B1 (en) 2018-08-29
TW201405566A (zh) 2014-02-01
CN107272875A (zh) 2017-10-20
US20140032956A1 (en) 2014-01-30
CN104272388B (zh) 2017-07-07
US9483108B2 (en) 2016-11-01
US20150241956A1 (en) 2015-08-27
CN107272875B (zh) 2019-01-15

Similar Documents

Publication Publication Date Title
TWI582780B (zh) 用於記憶體裝置之極深度省電模式
US9471140B2 (en) Valid context status retention in processor power mode management
US9922684B2 (en) Memory device ultra-deep power-down mode exit control
US9785211B2 (en) Independent power collapse methodology
US7987376B2 (en) Power supply controller configured to supply power to external device and modules of computer system according to the selected power supply mode
CN102150102B (zh) 具有低功率模式的电路
JP5746771B2 (ja) 低電力スタンバイモード制御回路用装置
US10175902B2 (en) Managing host communication with a regulator in a low power mode
JP2004192350A (ja) コンピュータ装置、電力管理方法、およびプログラム
US8429432B2 (en) Stand-by power system for information handling systems
JP2006180486A (ja) パワーダウンモードでレギュレータによる電力消耗を防止する電子装置及び電力消耗防止方法
KR100897767B1 (ko) 데이터 유지 시간을 늘릴 수 있는 마이크로 컨트롤러 유닛및 방법
US8856560B2 (en) Settings based on output powered by low power state power rail
US9513691B2 (en) Microcontroller input/output connector state retention in low-power modes
TWI482090B (zh) 可經由通用序列匯流排裝置開機的系統及其方法
US9779788B1 (en) Sub-threshold enabled flash memory system
US20130151881A1 (en) Bridging device and power saving method thereof
TW202143237A (zh) 半導體存儲裝置及快閃記憶體運行方法
CN116225201A (zh) 一种微控制单元以及电子设备
KR20040045132A (ko) 휴대용기기의 전원관리장치 및 방법