TWI576849B - 影像顯示系統與閘極驅動電路 - Google Patents

影像顯示系統與閘極驅動電路 Download PDF

Info

Publication number
TWI576849B
TWI576849B TW104120474A TW104120474A TWI576849B TW I576849 B TWI576849 B TW I576849B TW 104120474 A TW104120474 A TW 104120474A TW 104120474 A TW104120474 A TW 104120474A TW I576849 B TWI576849 B TW I576849B
Authority
TW
Taiwan
Prior art keywords
shift register
signal
stage shift
circuit
compensation circuit
Prior art date
Application number
TW104120474A
Other languages
English (en)
Other versions
TW201701293A (zh
Inventor
許文財
連偉光
Original Assignee
群創光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群創光電股份有限公司 filed Critical 群創光電股份有限公司
Priority to TW104120474A priority Critical patent/TWI576849B/zh
Priority to US15/191,182 priority patent/US10268293B2/en
Priority to KR1020160079484A priority patent/KR102529623B1/ko
Priority to JP2016125145A priority patent/JP6804127B2/ja
Publication of TW201701293A publication Critical patent/TW201701293A/zh
Application granted granted Critical
Publication of TWI576849B publication Critical patent/TWI576849B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/0418Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
    • G06F3/04184Synchronisation with the driving of the display or the backlighting unit to avoid interferences generated internally
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/021Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Description

影像顯示系統與閘極驅動電路
本發明提供一種移位暫存器模組,特別關於一種可避免移位暫存器的閘極驅動信號之上升緣及/或下降緣受到觸控感測週期影響的閘極驅動電路。
移位暫存器(shift register)被廣泛應用於資料信號傳送電路與閘極驅動電路,用以分別控制各資料信號線接收資料信號之時序,以及為各閘極信號線產生掃描信號。在資料信號傳送電路中,移位暫存器用以輸出一選取信號至各資料信號線,使得影像資料可依序被寫入各資料信號線。另一方面,在閘極驅動電路中,移位暫存器用以產生一掃描信號至各閘極信號線,用以依序開啟畫素矩陣使得各資料信號線之影像信號得以寫入。
近年來,發展出非晶矽整合型閘極驅動器(Amorphous Silicon Gate driver,簡稱ASG)技術。ASG技術係在非晶矽的薄膜電晶體製程中直接將包含有這些薄膜電晶體的閘極驅動電路整合於顯示面板(例如顯示器的玻璃基板)上,以取代閘極驅動器晶片的使用,此技術統稱為面板上之閘極驅動器(Gate driver On Panel,簡稱GOP)。因此,應用ASG及GOP技術可減少液晶顯示器的晶片的使用,進而可降低製造成本並縮短製造週期。
現今的嵌入式(in-cell)觸控顯示面板係將觸控功能整合至顯示單元中,而在顯示單元之外不另外設置觸控單元的構造,例如將觸控功能整合進液晶顯示單元或有機電致發光元件(OLED)單元,這樣的結構下通常觸控功能往往利用顯示單元既有的電極結構來實現,因此不需要額外的觸控構造。例如,當內嵌式觸控顯示面板是邊緣電場切換型(Fringe Field Switching,FFS)液晶顯示面板時,通常會將其共用電極圖案化,以區分成複數塊,做為觸控感測電極使用,如此可以降低觸控顯示面板整體的厚度與重量。由於觸控功能與液晶顯示單元整合在一起,每一個畫框(frame)需切割出一個或多個觸控感測週期進行觸控感測。然而,在觸控感測週期中,供應至閘極驅動電路中之移位暫存器的多個時脈信號將會被暫停,故會使得某些移位暫存器所輸出之閘極驅動信號的上升緣或下降緣被不當地延長,而造成顯示器畫面品質的下降。因此,需要一種全新的移位暫存器架構,其可以改善前述的問題。
本說明書提供一種影像顯示系統之一實施例。該影像顯示系統,包括一觸控顯示面板,包含一畫素矩陣之複數畫素;以及一閘極驅動電路,用以根據一組時脈信號產生複數閘極驅動信號,以驅動位於該觸控顯示面板之複數畫素,該閘極驅動電路包括:複數移位暫存器,用以依序輸出該等閘極驅動信號,該等移位暫存器被區分成依序號排列的複數移位暫存器組,其中在兩相鄰的第N組移位暫存器組及第N+1組移位暫存器組中,該第N組移位暫存器組的最後一級移位暫存器的閘極驅動信號與該第N+1 組移位暫存器組的第一級移位暫存器的閘極驅動信號係連續;以及至少一第一補償電路,該第一補償電路係設置在該兩相鄰移位暫存器組之間,該第一補償電路連接至該第N組移位暫存器組的該最後一級移位暫存器與該第N+1組移位暫存器組的該第一級移位暫存器,其中,該第一補償電路提供一第一控制信號給該第N組移位暫存器組的該最後一級移位暫存器進行信號維持(holding),該補償電路並提供一第二控制信號給該第N+1組移位暫存器組的該第一級移位暫存器進行預充電,其中N為大於零的正整數。
本說明書提供一種閘極驅動電路之一實施例。該閘極驅動電路,用以根據一組時脈信號產生複數閘極驅動信號,以驅動位於一觸控顯示面板上之一畫素矩陣之複數畫素,該閘極驅動電路包括:複數移位暫存器,用以依序輸出該等閘極驅動信號,該等移位暫存器被區分成依序號排列的複數組移位暫存器組,其中兩相鄰的第N組移位暫存器組及第N+1組移位暫存器組中,該第N組移位暫存器組的最後一級移位暫存器的閘極驅動信號與該第N+1組移位暫存器組的第一級移位暫存器的閘極驅動信號係連續;以及至少一第一補償電路,該第一補償電路設置在該兩相鄰移位暫存器組之間,該第一補償電路連接至該第N組移位暫存器組的該最後一級移位暫存器與該第N+1組移位暫存器組的該第一級移位暫存器,其中,該第一補償電路提供一第一控制信號給該第N組移位暫存器組的該最後一級移位暫存器進行信號維持(holding),該補償電路並提供一第二控制信號給該第N+1組移位暫存器組的該第一級移位暫存器進行預充電。
本說明書提供一種閘極驅動電路之一實施例。該閘極驅動電路,位於一觸控顯示面板上,該閘極驅動電路包括:一第K級移位暫存器,設置於該觸控顯示面板之一邊框區中,用以輸出一第K級閘極驅動信號;一第K+1級移位暫存器,設置於該邊框區中,用以輸出一第K+1級閘極驅動信號;以及一第一補償電路,設置於該邊框區中該第K級移位暫存器與第K+1級移位暫存器之間,用以避免該第K級移位暫存器的該第K級閘極驅動信號與該第K+1級移位暫存器的該第K+1級閘極驅動信號之一上升緣及/或一下降緣受到該觸控顯示面板之一觸控感測週期的影響,其中K為大於零的正整數,該第一補償電路包括一第一子補償電路以及一第二子補償電路,該第一子補償電路係整合至該第K級移位暫存器中,而該第二子補償電路係整合至該第K+1級移位暫存器中。
100‧‧‧電子裝置
101‧‧‧觸控顯示面板
102‧‧‧供電裝置
110A、110B、110C‧‧‧閘極驅動電路
120‧‧‧資料信號傳送電路
130‧‧‧畫素矩陣
140‧‧‧控制晶片
150‧‧‧觸控偵測電路
SR[1]、SR[2]、SR[3]、SR[35]、SR[36]、SR[K]、SR[K+1]、SR[K+2]、SR[2K]、SR[X-2]、SR[X-1]、SR[X]‧‧‧移位暫存器
501、701‧‧‧正向輸入電路
502、702‧‧‧反向輸入電路
503、703‧‧‧輸出電路
CK、IN_F、IN_R、N、OUT、P、P35、P36、PP35、PP36、RSET_F、RSET_R、VG‧‧‧端點
CK1、CK2、CK3、CK4、CK5、CK6、N(1)、N(2)、N(3)、N(4)、N(5)、N(6)、N(K-3)、N(K-1)、N(K)、N(K+1)、N(K+3)、N(X-5)、N(X-3)、N(X-2)、N(X-1)、N(X)、OUT(1)、OUT(2)、OUT(3)、OUT(32)、OUT(33)、OUT(34)、OUT(35)、OUT(36)、OUT(37)、OUT(38)、OUT(39)、OUT(K-3)、OUT(K-2)、OUT(K-1)、OUT(K)、OUT(K+1)、OUT(K+2)、OUT(K+3)、OUT(K+4)、OUT(2K)、OUT(2K+1)、OUT(X-2)、OUT(X-1)、OUT(X)、P(3)、P(X-2)、VGL、VGH、P1、P2、S1、S2‧‧‧信號
PHC、PHC[1]、PHC[2]‧‧‧補償電路
SPHC1、SPHC1A、SPHC1B‧‧‧第一子補償電路
SPHC2、SPHC2A、SPHC2B‧‧‧第二子補償電路
M1、M2、M3、M4、M5、M6、M7、M8、M9、M10、MP1、MP2、MP3、MP4、MP5、MP6、MP7、MP8、MP9、MP10‧‧‧電晶體
C1、C1”‧‧‧第一電路
C2、C2”‧‧‧第二電路
GL1、GL2、GL3、GL4、GLK、GLK+1、GLK+2、GL2K、GLX-2、GLX-1、GLX‧‧‧閘極信號線
STV1、STV2‧‧‧起始脈波
第1A圖係為本發明之影像顯示系統的示意圖。
第1B圖係為本發明之影像顯示系統的示意圖。
第1C圖係為本發明之影像顯示系統的示意圖。
第2圖係顯示根據本發明之第1A圖所述之閘極驅動電路示意圖。
第3圖係顯示根據本發明之一實施例所述之移位暫存器電路圖。
第4圖係顯示如第3圖所示之移位暫存器於正向掃描時的信號波形圖。
第5圖係顯示根據本發明之另一實施例所述之移位暫存器電 路圖。
第6圖係顯示如第5圖所示之移位暫存器於反向掃描時的信號波形圖。
第7圖為本發明之實施例中觸控顯示面板之一畫框(frame)的示意圖。
第8圖為本發明之閘極驅動電路的另一示意圖。
第9圖係為本案中補償電路之一示意圖。
第10圖係為第一子補償電路SPHC1之一實施例。
第11圖係為第二子補償電路SPHC2之一實施例。
第12A圖係為第10、11圖中之第一、第二子補償電路SPHC1與SPHC2的操作時序圖。
第12B圖係為第10、11圖中之第一、第二子補償電路SPHC1與SPHC2的另一操作時序圖。
第13圖係為補償電路之另一實施例。
第14圖係為補償電路之另一實施例。
第15圖為本發明之電路佈線示意圖。
第1圖係顯示本發明中之影像顯示系統的一實施例。如圖所示,影像顯示系統可包括一觸控顯示面板101,用以顯示影像以及感應一外部物體觸碰與否。在本發明之一實施例中,觸控顯示面板101係為一內嵌式觸控顯示面板(in-cell touch display panel),但不限定於此,也可以是外嵌式觸控顯示面板(on/out-cell touch display panel),或者是內/外嵌式觸控顯示面板(on/out-cell touch display panel),或者是內/外嵌式觸控顯示面板(in/on-cell touch display panel),所謂內/外嵌式觸控顯示面板即是利用閘極驅動電路進行一個方向的偵測;並且在彩色濾光基板設置另一個方向的感測電極結構。觸控顯示面板101包括一閘極驅動電路110、一資料信號傳送電路120、一畫素矩陣130、一控制晶片140以及一觸控偵測電路150。在此,資料驅動電路120、一控制晶片140以及一觸控偵測電路150可以是各自獨立的晶片,或者透過整合將三者合為一單一晶片,但不以此為限,也可以是資料信號傳送電路120以及一觸控偵測電路150也可以整合為一單一晶片。
閘極驅動電路110用以產生複數閘極驅動信號以驅動畫素矩陣130之複數畫素。資料信號傳送電路120用以產生複數資料信號以提供資料至畫素矩陣130之複數畫素。舉例而言,畫素矩陣130可由複數閘極信號線、複數資料信號線以及複數畫素所組成。在某些實施例中,畫素矩陣130之畫素係與用以感測觸控的感應電極整合在一起,使得觸控顯示面板101,得以顯示影像以及感應外部物體觸碰與否。控制晶片140用以產生複數控制信號,包括時脈信號與起始脈波等。觸控偵測電路150藉由感測感應電極的電壓或電荷變化,產生一觸碰位置資料,並將觸碰位置資料送至一外部處理器進行後續處理。舉例而言,感應電極用以感測一觸控筆或手指觸摸觸控顯示面板101時所發生的微小的電容變化,將感測到的電容變化轉換為電壓形式,並由觸控偵測電路150偵測此一變化。在本發明之一實施例中,畫素矩陣130位於一基板上,閘極驅動電路110係以非晶矽整合型閘極驅動器(Amorphous Silicon Gate driver,簡稱ASG)技術製作於該基板上,以形成面板上之閘 極驅動器(Gate driver On Panel,簡稱GOP)。
此外,本發明之影像顯示系統可包括於一電子裝置100。電子裝置100可包括觸控顯示面板101與一供電裝置102。供電裝置102用以對觸控顯示面板101進行供電。根據本發明之實施例,電子裝置100可為一行動電話、一數位相機、一個人數位助理、一行動電腦、一桌上型電腦、一電視機、一汽車用顯示器、一可攜式光碟撥放器、或任何包括影像顯示功能的裝置。根據本發明之一實施例,閘極驅動電路110可以不同的掃描順序(例如,正向掃描順序與反向掃描順序)依序輸出閘極驅動信號至各閘極信號線,用以依序將供應至各資料信號線之影像信號寫入畫素矩陣130之畫素中。
第1B圖係顯示本發明中之影像顯示系統的另一實施例。如圖所示,影像顯示系統亦可包括閘極驅動電路110A與110B,閘極驅動電路110A用以驅動畫素矩陣130中奇數的閘極信號線(例如GL1、GL3…GLX-1),而閘極驅動電路110B用以驅動畫素矩陣130中偶數的閘極信號線(例如GL2、GL4…GLX-2、GLX)。閘極驅動電路110A與110B係設置於觸控顯示面板101的不同側,以利於邊框對稱。將閘極驅動電路輸出驅動訊號以奇數、偶數這樣的設計方式設置在主動區域(Active Area區,即顯示區域)可以避免閘極驅動電路都設置在同一邊造成非顯示區域電路的設置面積過度壅擠,因此,可以達到窄邊框(narrow border),且電路佈線面積平均化,進而使兩邊的邊框面積一致的設計目的。
第1C圖係顯示本發明中之影像顯示系統的另一實施例。如圖所示,影像顯示系統亦可包括閘極驅動電路110A與110B 分別設置在主動區域的兩側,畫素矩陣130中每一條閘極信號線係由閘極驅動電路110A中之一移位暫存器與閘極驅動電路110B中之一移位暫存器所共同驅動,以便應用於負載較大時之情況。舉例而言,對於大尺寸面板(例如30吋以上),各各閘極信號線GL1因長度較長,因此負載較重(即電組-電容負載重),因此各閘極信號線GL1係由閘極驅動電路110A與110B兩者之移位暫存器SR1所共同驅動,依此類推。
第2圖係顯示根據本發明之第1A圖所述之閘極驅動電路110A的示意圖。閘極驅動電路110A包括X級串接之移位暫存器300,即移位暫存器SR[1]、SR[2]、SR[3]、...SR[X-2]、SR[X-1]與SR[X],其中X為一正整數。各移位暫存器分別包括數個時脈輸入端點CK、電壓信號輸入端點VG、正向信號輸入端點IN_F、反向信號輸入端點IN_R、輸出端點OUT、信號傳遞端點N、正向重置信號輸入端點RSET_F與反向重置信號輸入端點RSET_R。各級移位暫存器之信號傳遞端點N將輸出與輸出端點OUT相同之驅動信號,用以將驅動信號之脈衝依序傳遞於各級移位暫存器之間。
在閘極驅動電路110A於正向掃描時,各移位暫存器300以一第一順序依序輸出驅動信號,例如,移位暫存器SR[1]至SR[X]將依序輸出驅動信號OUT(1)、OUT(2)、OUT(3)...OUT(X-2)、OUT(X-1)以及OUT(X)。另一方面,於反向掃描時,各移位暫存器300以相反之一第二順序依序輸出驅動信號,例如,移位暫存器SR[X]至SR[1]依序輸出驅動信號OUT(X)、OUT(X-1)、OUT(X-2)...OUT(3)、OUT(2)以及OUT(1)。
閘極驅動電路110自控制晶片140接收複數控制信 號,包括時脈信號CK1、CK2、CK3、CK4、CK5與CK6、起始脈波STV1、STV2、以及定電壓信號VGL。一般而言,時脈信號CK1、CK2、CK3、CK4、CK5與CK6兩兩具有半個脈衝週期重疊,例如,參考第4圖之波形圖,時脈信號CK2的前半個脈衝與時脈信號CK1的後半個脈衝重疊,而時脈信號CK2的後半個脈衝與時脈信號CK3的前半個脈衝重疊。通常時脈信號CK1、CK3與CK5提供至奇(偶)數級的移位暫存器,而時脈信號CK2、CK4與CK6提供至偶(奇)數級的移位暫存器。
起始脈波STV1與STV2用以起始閘極驅動電路110A。如圖所示,閘極驅動電路110A之第一級移位暫存器SR[1]於正向信號輸入端點IN_F接收起始脈波STV1作為正向輸入信號,最後一級移位暫存器SR[X]於反向信號輸入端點IN_R接收起始脈波STV2作為反向輸入信號。此外,移位暫存器SR[2]-SR[X-1]分別於正向信號輸入端點IN_F接收前一級移位暫存器於所輸出之驅動信號作為正向輸入信號,以及於反向信號輸入端點IN_R接收後一級移位暫存器所輸出之驅動信號作為反向輸入信號。
於本發明之一實施例中,移位暫存器通常於正向重置信號輸入端點RSET_F接收後兩級或後三級移位暫存器所輸出之驅動信號作為正向重置信號,並且於反向重置信號輸入端點RSET_R接收前兩級或前三級移位暫存器所輸出之驅動信號作為反向重置信號。於本發明之另一實施例中,移位暫存器亦可接收後一或多級移位暫存器所輸出之驅動信號作為正向重置信號,以及接收前一或多級移位暫存器所輸出之驅動信號作為反向重置信號。此外,值得注意的是,閘極驅動電路110A中頭尾的一或多個 移位暫存器的正向及反向重置信號耦接方法也可作特殊的設計,以避免產生時序錯誤。
舉例而言,如第2圖中所示,移位暫存器SR[1]、SR[2]與SR[3]的反向重置信號輸入端點RSET_R都連接至起始脈波STV1,而移位暫存器SR[1]、SR[2]與SR[3]的正向重置信號輸入端點RSET_F分別連接至移位暫存器SR[4]、SR[5]與SR[6]的信號傳遞端點N[4]、N[5]與N[6]。移位暫存器SR[X-2]、SR[X-1]與SR[X]的正向重置信號輸入端點RSET_F都連接至起始脈波STV2,而移位暫存器SR[X-2]、SR[X-1]與SR[X]的反向重置信號輸入端點RSET_R分別連接至移位暫存器SR[X-3]、SR[X-4]與SR[X-5]的信號傳遞端點N[X-4]、N[X-5]與N[X-6]。除了移位暫存器SR[1]至SR[3]與SR[X-2]至SR[X]之外,其它移位暫存器(SR[4]至SR[X-3])係於正向重置信號輸入端點RSET_F接收後兩級或後三級移位暫存器所輸出之驅動信號作為正向重置信號,並且於反向重置信號輸入端點RSET_R接收前兩級或前三級移位暫存器所輸出之驅動信號作為反向重置信號。舉例而言,移位暫存器SR[4]之正向重置信號輸入端點RSET_F與反向重置信號輸入端點RSET_R係分別連接移位暫存器SR[7]之信號傳遞端點N[7]與移位暫存器SR[1]之信號傳遞端點N[1],而移位暫存器SR[5]之正向重置信號輸入端點RSET_F與反向重置信號輸入端點RSET_R係分別連接移位暫存器SR[8]之信號傳遞端點N[8]與移位暫存器SR[2]之信號傳遞端點N[2],依此類推。
第3圖係顯示根據本發明之另一實施例所述之移位暫存器電路圖。第4圖係顯示如第3圖所示之移位暫存器於正向掃 描時的信號波形圖。在此實施例中,移位暫存器SR[3]代表閘極驅動電路110中第3級之移位暫存器,其包括正向輸入電路501、反向輸入電路502與輸出電路503,並且以NMOS電晶體M1-M10加以實現。於正向掃描時,電晶體M3首先因時脈信號CK1拉起的脈衝而導通,控制端點P耦接至正向輸入信號N(2)。此時由於正向輸入信號N(2)仍維持在低電壓位準,因此控制端點P的電壓保持在低電壓位準。待正向輸入信號N(2)的脈衝抵達後,電晶體M1被導通,開始將控制端點P的電壓預充電至第一高電壓位準(如第4圖中信號P(3)的波形)。
由於控制端點P具有高電壓位準,電晶體M7與M8會被導通,使得時脈信號CK3的脈衝可傳遞至輸出端點OUT與信號傳遞端點N。因此,於電晶體M7與M8被導通的期間,驅動信號OUT(3)與信號N(3)將與時脈信號CK3具有相同的相位。此外,於時脈信號CK3具有高電壓位準的脈衝區間,控制端點P的電壓可更近一步透過寄生電容(或額外耦接之電容)被時脈信號CK3充高到第二高電壓位準,用以進一步提高電晶體M7與M8的閘極電壓。較高的閘極電壓有助於加快輸出端點OUT與信號傳遞端點N的充/放電速度。
待時脈信號CK3的脈衝結束後,由於電晶體M7與M8的汲極電壓恢復到低電壓位準,控制端點P之電壓開始由第二.高電壓位準被放電回第一高電壓位準。接著,待正向重置信號N(6)的脈衝抵達後,電晶體M5被導通,將控制端點P耦接至具有低電壓位準之定電壓信號VGL,進一步將控制端點P的電壓放電回低電壓位準。
如上述,於正向掃描時,正向輸入電路為主要控制控制端點之電壓的電路,而反向輸入電路可成為輔助的電路,用以輔助正向輸入電路的操作。參考到第3圖,信號N(4)與時脈信號CK5的脈衝可分別將反向輸入電路的電晶體M2與M4導通,用以輔助控制端點P的信號維持(signal holding)與放電。
第5圖係顯示根據本發明之另一實施例所述之移位暫存器電路圖。第6圖係顯示如第5圖所示之移位暫存器於反向掃描時的信號波形圖。在此實施例中,移位暫存器SR[X-2]代表閘極驅動電路110中第(X-2)級之移位暫存器,其包括正向輸入電路701、反向輸入電路702與輸出電路703,並且以NMOS電晶體M1-M10加以實現。於反向掃描時,由起始脈波STV2起始閘極驅動電路110的運作,並且時脈信號CK1-CK6的脈衝順序顛倒(如第6圖所示)。電晶體M4首先因時脈信號CK6拉起的脈衝而導通,控制端點P耦接至正向輸入信號N(X-1)。此時由於反向輸入信號N(X-1)仍維持在低電壓位準,因此控制端點P的電壓保持在低電壓位準。待反向輸入信號N(X-1)的脈衝抵達後,電晶體M2被導通,開始將控制端點P的電壓預充電至第一高電壓位準(如第6圖中信號P(X-2)的波形)。
由於控制端點P具有高電壓位準,電晶體M7與M8會被導通,使得時脈信號CK4的脈衝可傳遞至輸出端點OUT與信號傳遞端點N。因此,於電晶體M7與M8被導通的期間,驅動信號OUT(X-2)與信號N(X-2)將與時脈信號CK4具有相同的相位。此外,於時脈信號CK4具有高電壓位準的脈衝區間,控制端點P的電壓可更近一步透過寄生電容(或額外耦接之電容)被時脈信號CK4 充高到第二高電壓位準,用以進一步提高電晶體M7與M8的閘極電壓。較高的閘極電壓有助於加快輸出端點OUT與信號傳遞端點N的充/放電速度。
待時脈信號CK4的脈衝結束後,由於電晶體M7與M8的汲極電壓恢復到低電壓位準,控制端點P之電壓開始由第二高電壓位準被放電回第一高電壓位準。接著,待正向重置信號N(X-5)的脈衝抵達後,電晶體M6被導通,將控制端點P耦接至具有低電壓位準之定電壓信號VGL,進一步將控制端點P的電壓放電回低電壓位準。
如上述,於反向掃描時,反向輸入電路為主要控制控制端點之電壓的電路,而正向輸入電路可成為輔助的電路,用以輔助反向輸入電路的操作。參考到第5圖,信號N(X-3)與時脈信號CK2的脈衝可分別將正向輸入電路的電晶體M1與M3導通,用以輔助控制端點P的信號維持(signal holding)與放電。
另外,本發明第2~6圖雖然例示可以正、反雙向掃描的移位暫存器,但不以此為限,僅有正向(單向)掃描的移位暫存器的型態也在本發明的保護範圍內。
第7圖為本發明之實施例中觸控顯示面板之一畫框(frame)的示意圖。由於觸控顯示面板101為一內嵌式觸控顯示面板,所以每一個畫框都會包括至少一個顯示週期與至少一個觸控感測週期。如圖所示,數個觸控感測週期與數個顯示週期於一個畫框(frame)內係交替地排列。更進一步說明,觸控感測週期與顯示係週期性於一個畫框內交替地排列,例如,將操作於顯示週期的N級移位暫存器分成M個移位暫存器群組,且每個群組中的移位 暫存器數量相等。再另一實施例中,觸控感測週期與顯示也可以呈非週期性交替地排列,例如,將操作於週期顯示的N級移位暫存器分成M個移位暫存器群組,且每個群組中的移位暫存器數量不相等。另外,在另一實施例中,觸控感測週期可以是只有一個,而顯示週期於一個畫框(frame)內被分成兩區,而觸控感測週期是安排在這兩區的顯示週期中,同樣的,這兩區的顯示週期中的移位暫存器數量可以是相等或不相等。請再參考第7圖,在每一個顯示週期中,閘極驅動電路110A內的一組移位暫存器會依序輸一組閘極驅動信號,以驅動畫素矩陣103中一組對應的閘極信號線,而每一觸控感測週期中,感應電極進行觸控感測。在某一實施例中,每一個觸控感測週期係在兩個顯示週期之間。在第7圖中,顯示週期與觸控感測週期數量都是偶數,但在另一實施方式中,也可以是顯示週期數量是偶數,而觸控感測週期數量是奇數,如此使得在一個畫框結束的最後一個週期可以維持是顯示週期而不會影響到原顯示的效能。
第8圖為本發明之閘極驅動電路的另一示意圖。如圖所示,閘極驅動電路包括複數串接的移位暫存器,例如SR[1]、SR[2]…SR[2K+1],以及複數補償電路,例如PHC[1]、PHC[2],其中K為大於零的正整數(在第8圖的例子中,K是大於等於3的正整數)。閘極驅動電路中之移位暫存器用以根據控制晶片140所提供時脈信號CK1~CK6,依序產生複數閘極驅動信號,以驅動畫素矩陣130之複數畫素。舉例而言,移位暫存器SR[1]的輸出端點(即用以輸出OUT(1)的端點)連接至閘極信號線GL1,移位暫存器SR[2]的輸出端點連接至閘極信號線GL2,依此類推。這些移位暫存器 被區分成依序排列的複數組移位暫存器。舉例而言,移位暫存器SR[1]、SR[2]…SR[K]構成一組移位暫存器(第一組移位暫存器組),移位暫存器SR[K+1]、SR[K+2]…SR[2K]構成下一組移位暫存器(第二組移位暫存器組),以此類推。每組移位暫存器中的移位暫存器的電路連接方式皆與第2圖中所示者相同,並且其電路結構與操作方式皆如第3圖至第6圖所示,於此不在累述。需注意的是,在此實施例中,於觸控感測週期時,控制晶片140會暫停提供之閘極驅動電路之時脈信號,例如暫停提供時脈信號CK1、CK2、CK3、CK4、CK5與CK6及/或起始脈波STV1、STV2,但不限定於此。
補償電路PHC[1]係設置於第一組移位暫存器組的最後一個移位暫存器SR[K]與第二組移位暫存器組的第一個移位暫存器SR[K+1]之間,補償電路PHC[2]係設置於第二組移位暫存器組的最後一個移位暫存器至SR[2K]與第三組移位暫存器組(未圖示)的第一個移位暫存器SR[2K+1]之間,依此類推,這一類設置在兩移位暫存器組之間的補償電路在本發明被定義為第一補償電路;然而,本發明的補償電路也可以是設置在閘極驅動電路中最後一級移位暫存器之後,用以提供一第三控制信號給該最後一級移位暫存器進行信號維持(holding),而這一類設置在最後一級移位暫存器之後的補償電路僅需要提供最後一級移位暫存器進行信號維持,而不需要預充電,因此在本發明被定義為第二補償電路。每個補償電路,例如PHC[1]、PHC[2],用以根據不同於時脈信號CK1~CK6之一第一控制信號S1與一第二控制信號S2,致使所連接的兩個移位暫存器之一者進行預充電,而所連接的兩個移位暫存 器之另一者進行信號維持(holding),以避免所連接的兩個移位暫存器的閘極驅動信號之一上升緣及/或一下降緣受到內嵌式觸控顯示面板之一觸控感測週期的影響。舉例而言,補償電路PHC[1]用以根據第一控制信號S1與第二控制信號S2,致使移位暫存器SR[K]與SR[K+1]之一者進行預充電,而移位暫存器SR[K]與SR[K+1]之另一者進行信號維持,以避免移位暫存器SR[K]與SR[K+1]的閘極驅動信號之一上升緣及/或一下降緣受到觸控感測週期的影響,依此類推。在此,請先參考第12A圖,以定義本發明的所謂的信號維持與預充電。所謂信號維持是由於時脈信號CK3與第一控制信號S1之間的訊號有重疊,因此在時脈信號CK4中斷時,第一控制信號S1可以維持第35級移位暫存器的輸出(假設是第一組移位暫存器組的最後一個移位暫存器SR[35]);而所謂預充電是由於第二控制信號S2與時脈信號CK4之間的訊號有重疊,因此在時脈信號CK4中斷時,第二控制信號S2可以維持第36級移位暫存器的輸出(假設是第二組移位暫存器組的第一個移位暫存器SR[36])。另外,請再參考第8圖,在此補充舉例說明藉由本發明的設計可以提升下降緣/上升緣改善效能的示範例,藉由量測輸出移位暫存器SR[K]之輸出信號的下降時間由下降緣的10%(起始時間)到90%(結束時間),例如大約為2.8632us。而藉由量測輸出移位暫存器SR[K+1]之輸出信號的上升時間由上升緣的10%(起始時間)到90%(結束時間),例如大約為2.0828us。由此可知,藉由本發明的設計可以使上升時間與下降時間不會有太大的差異,例如讓輸出移位暫存器SR[K]的下降時間與移位暫存器SR[K-1]的輸出移位暫存器的下降時間相差0.2us以內;又例如讓輸出移位暫 存器SR[K+1]的上升時間與移位暫存器SR[K+2]的上升時間相差0.2us以內。
請再參考第8圖,並同時參考第9圖,在此實施例中,移位暫存器SR[K]的輸出端點(即用以輸出OUT(K)的端點)及/或信號傳遞端點N(K)(例如,請參考第2圖中SR[3]的信號傳遞端點N(6))係連接至補償電路PHC[1],而不直接連接至移位暫存器SR[K+1]的正向信號輸入端點,移位暫存器SR[K+1]的輸出端點(即用以輸出OUT(K+1)的端點)及/或信號傳遞端點N亦連接至補償電路PHC[1],而不直接連接至移位暫存器[K]的反向信號輸入端點。換言之,移位暫存器SR[K]的驅動信號OUT(K)不會輸出至移位暫存器SR[K+1]的正向信號輸入端點,而移位暫存器SR[K+1]的驅動信號OUT(K+1)不會輸出至移位暫存器SR[K]的反向信號輸入端點。同樣地,移位暫存器SR[2K]的輸出端點係連接至補償電路PHC[2],而不直接連接至移位暫存器SR[2K+1]的正向信號輸入端點,移位暫存器SR[2K+1]的輸出端點及/或信號傳遞端點N亦連接至補償電路PHC[2],而不直接連接至移位暫存器SR[2K]的反向信號輸入端點,依此類推。換言之,移位暫存器SR[2K]的驅動信號不會輸出至移位暫存器SR[2K+1]的正向信號輸入端點,而移位暫存器SR[2K+1]的驅動信號不會輸出至移位暫存器[2K]的反向信號輸入端點,依此類推。
請再參考第8圖及第9圖,當閘極驅動電路操作於一正向掃描時,補償電路PHC[1]在觸控感測週期中,根據第一控制信號S1輸出一第一信號P1至移位暫存器SR[K]之一反向信號輸入端,以致使移位暫存器SR[K]進行信號維持,並根據第二控制信 號S2輸出一第二信號P2至移位暫存器SR[K+1]之一正向信號輸入端,以致使移位暫存器SR[K+1]進行預充電。當閘極驅動電路操作於一反向掃描時,補償電路PHC[1]在觸控感測週期中,根據第二控制信號S2輸出第二信號P2至移位暫存器SR[2K+1]之正向信號輸入端,以致使移位暫存器SR[2K+1]進行信號維持,並根據第一控制信號S1輸出第一信號P1至移位暫存器SR[K]之反向信號輸入端,以致使移位暫存器SR[K]進行預充電。其它補償電路(例如PHC[2])之動作係與補償電路PHC[1]相似,故於此不再累述。
請再參考第9圖,其係為本案中補償電路之一示意圖。如圖所示,補償電路PHC[1]包括一第一子補償電路SPHC1以及一第二子補償電路SPHC2,而第一子補償電路SPHC1與第二子補償電路SPHC2皆具有一第一電路C1/C1”與一第二電路C2/C2”。在某些實施例中,補償電路PHC[1]之第一子補償電路SPHC1與第二子補償電路SPHC2可分別整合至一或多個移位暫存器中。舉例而言,第一子補償電路SPHC1可整合至移位暫存器SR[K]中,而第二子補償電路SPHC2可整合至移位暫存器SR[K+1]中,但不限定於此。在某些實施例中,第一子補償電路SPHC1與第二子補償電路SPHC2亦可一起整合至移位暫存器[K]與[K+1]中之一者中。
當閘極驅動電路操作於一正向掃描時,在觸控感測週期中,第一子補償電路SPHC1之第一電路C1係根據第一控制信號S1與一第W級移位暫存器的驅動信號輸出第一信號P1,致使移位暫存器SR[K]進行信號維持,而第二子補償電路SPHC2之第一電路C1”係根據第二控制信號C2與第M級移位暫存器的驅動信號輸出第二信號P2,致使移位暫存器SR[K+1]進行預充電。在某些實 施例中,W與M為正整數,W小於K,M小於K+1。當閘極驅動電路操作於一反向掃描時,在觸控感測週期中,第二子補償電路SPHC2之第二電路C2”係根據第二控制信號S2與一第Y級移位暫存器的驅動信號輸出第二信號P2,致使移位暫存器SR[K+1]進行信號維持,而第一子補償電路SPHC1之第二電路C2係根據第一控制信號S1與一第Z級移位暫存器的驅動信號輸出第一信號P1,致使移位暫存器SR[K]進行預充電。在某些實施例中,Y與Z為正整數,Y大於K+1,Z大於K。舉例而言,在第11圖之實施例中,W等於K-1,M等於K,Y等於K+2,而Z等於K+1,但不限定於此。在第9圖之實施例中,第一子補償電路SPHC1之第一電路C1與第二電路C2亦分別根據移位暫存器SR[K+3]與SR[K-3]之驅動信號OUT(K+3)與OUT(K-3)進行重置。此外,第二子補償電路SPHC2之第一電路C1”與第二電路C2”亦分別根據移位暫存器SR[K+4]與SR[K-4]之驅動信號OUT(K+4)與OUT(K-4)進行重置。
第10圖係為第一子補償電路SPHC1之一實施例,假設以第35級的移位暫存器進行說明。如圖所示,第一子補償電路SPHC1包括電晶體MP1至MP5。需注意的是,電晶體MP1至MP5可視為5個開關,而且這些開關亦可由雙接面二極體、二極體及/或IGBT來實現。在第10圖中之實施例,補償電路PHC[1]之第一子補償電路SPHC1係耦接移位暫存器SR[35]中之反向輸入電路302之反向信號輸入端點(即開關421與422之連接端點,對應於第8圖的IN_R)。電晶體MP1具有第一端耦接第一控制信號S1,控制端耦接控制端點PP35,以及第二端用以輸出第一信號P1。電晶體MP2具有第一端與控制端一同耦接至移位暫存器SR[34]之驅動信號 OUT(34),以及第二端耦接至控制端點PP35。電晶體MP3具有第一端與控制端一同耦接至移位暫存器SR[36]之驅動信號OUT(36),以及第二端耦接至控制端點PP35。電晶體MP4具有第一端與控制端一同耦接至移位暫存器SR[38]之驅動信號OUT(38),以及第二端耦接至定電壓信號VGL。電晶體MP5具有第一端與控制端一同耦接至移位暫存器SR[32]之驅動信號OUT(32),以及第二端耦接至定電壓信號VGL。電晶體MP1、MP2、MP4構成第一電路C1,而電晶體MP1、MP3、MP5構成第二電路C2。
第11圖係為第二子補償電路SPHC2之一實施例,假設以第36級的移位暫存器進行說明。如圖所示,第二子補償電路SPHC2包括電晶體MP6至MP10。需注意的是,電晶體MP6至MP10可視為5個開關,而且這些開關亦可由雙接面二極體、二極體及/或IGBT來實現。在第11圖中之實施例,補償電路PHC[1]之第二子補償電路SPHC2係耦接移位暫存器SR[36]中之正向輸入電路301之正向信號輸入端點(即開關412與411之連接端點,對應於第8圖的IN_F)。電晶體MP6具有第一端耦接第二控制信號S2,控制端耦接控制端點PP36,以及第二端用以輸出第二信號P2。電晶體MP7具有第一端與控制端一同耦接至移位暫存器SR[35]之驅動信號OUT(35),以及第二端耦接至控制端點PP36。電晶體MP8具有第一端與控制端一同耦接至移位暫存器SR[37]之驅動信號OUT(37),以及第二端耦接至控制端點PP35。電晶體MP9具有第一端與控制端一同耦接至移位暫存器SR[39]之驅動信號OUT(39),以及第二端耦接至定電壓信號VGL。電晶體MP10具有 第一端與控制端一同耦接至移位暫存器SR[33]之驅動信號OUT(33),以及第二端耦接至定電壓信號VGL。電晶體MP6、MP7、MP9構成第一電路C1”,而電晶體MP6、MP8、MP10構成第二電路C2”。如前所述,各級移位暫存器之信號傳遞端點N會輸出與輸出端點OUT相同之驅動信號,用以將驅動信號之脈衝依序傳遞於各級移位暫存器之間。因此,補償電路PHC[1]與PHC[2]所接收到的驅動信號可為移位暫存器之信號傳遞端點N所輸出之驅動信號或輸出端點OUT所輸出之驅動信號。
第12A圖係為第10、11圖中之第一、第二子補償電路SPHC1與SPHC2的操作時序圖。時間t1~t2時,電晶體MP2會根據驅動信號OUT(34)而導通,使得控制端點PP35被預充電至第一高電壓位準。同樣地,移位暫存器SR[35]之控制端點P35亦會被預充電至第一高電壓位準。時間t2~t3時,移位暫存器SR[35]根據時脈信號CK3輸出驅動信號OUT(35),並且控制端點P35亦會被電至第二高電壓位準。此時,第二子補償電路SPHC2的電晶體MP6會根據驅動信號OUT(35)而導通,使得控制端點PP36被預充電至第一高電壓位準。時間t3~t4時,電晶體MP1將第一控制信號S1作為第一信號P1輸出至移位暫存器SR[35]之反向信號輸入端點IN_R,使得開關421被導通以便進行信號維持。此時,第一子補償電路SPHC1的控制端點PP35亦會由於第一控制信號S1,由第一高電壓位準上升至第二高電壓位準。
時間t4~t7時,觸控顯示面板101進入一觸控感測週期,故控制晶片104暫停時脈信號CK1至CK6。此時,由於移位暫存器SR[35]中之開關421被導通,所以在時脈信號CK3變為低電壓 位準時,移位暫存器SR[35]中之控制端點P35僅會由第二高電壓位準下降至第一高電壓位準,而不會下降至定電壓信號VGL。換言之,在時間t4~t5時,移位暫存器SR[35]係進行控制端點P35的信號保持。時間t5~t6時,第一控制信號S1由高位準變為低位準,控制端點PP35會由第二高電壓位準下降至第一高電壓位準,並且移位暫存器SR[35]中之控制端點P35會由第一高電壓位準下降至定電壓信號VGL(即結束信號維持)。在同時參考第11及12A圖,由於第二子補償電路SPHC2的控制端點PP36於時間t2時已預充電至第一高電壓位準,故在時間t6~t7時,電晶體MP6會將第二控制信號S2作為第二信號P2輸出至移位暫存器SR[36]之正向信號輸入端點,使得開關411被導通以便預充電,即移位暫存器SR[36]之控制端點P36亦會被預充電至第一高電壓位準。
時間t7開始時,觸控顯示面板101結束觸控感測週期進入下一個顯示週期,故控制晶片104恢復時脈信號CK1至CK6的輸出。此時,在時間t7~t8區間,由於移位暫存器SR[36]之控制端點P36已被預充電至第一高電壓位準,所以在時脈信號CK4變為高電壓位準時,移位暫存器SR[36]可立即輸出驅動信號OUT(36)。再者,移位暫存器SR[36]中之控制端點P36亦會由第一高電壓位準上升至第二高電壓位準。時間t8~t9時,第二控制信號S2變為低電壓位準,控制端點PP36會由第二高電壓位準下降至第一高電壓位準。時間t9~t10時,所以在時脈信號CK4變為低電壓位準時,移位暫存器SR[36]中之控制端點P36僅會由第二高電壓位準下降至第一高電壓位準。簡言之,在觸控感測週期中,第一子補償電路SPHC1可在時間t4~t5根據第一控制信號S1,輸出第一信號P1致使 移位暫存器SR[35]進行信號維持。第二子補償電路SPHC2可在時間t6~t7根據第二控制信號S2,輸出第二信號P2致使移位暫存器SR[36]進行預充電。
由上可知,即使觸控感測週期中時脈信號CK1、CK2、CK3、CK4、CK5與CK6會被暫停,補償電路(例如PHC[1]、PHC[2])可維持移位暫存器間驅動信號的傳遞。因此,所有移位暫存器(例如:SR[1]~SR[K]、SR[K+1]~SR[2K]…)之驅動信號(即信號傳遞端點N所輸出之驅動信號與輸出端點OUT所輸出之驅動信號)都會具有正常的上升緣與下降緣,不會受到觸控感測週期的影響而不當的延長,造成顯示器畫面品質的下降。此外,第一子補償電路SPHC1中之電晶體MP4與MP5係分別根據驅動信號OUT(38)與OUT(32)進行重置,使得控制端點PP35下降至定電壓信號VGL的位準。第二子補償電路SPHC2中之電晶體MP9與MP10係分別根據驅動信號OUT(39)與OUT(33)進行重置,使得控制端點PP36下降至定電壓信號VGL的位準。需注意的是,第12A圖中之時序為閘極驅動電路操作於正向掃描時的動作;而閘極驅動電路操作於反向掃描時(可參考第12B圖)的動作與正向掃描時的動作是相似的,故於此不再累述。
第13圖係為補償電路之另一實施例。如圖所示,第一子補償電路SPHC1A係與第10圖中之第一子補償電路SPHC1相似,其差異在於電晶體MP2與MP5係耦接至驅動信號OUT(33),電晶體MP3與MP4係耦接至驅動信號OUT(37),第一子補償電路SPHC1A之操作係與第10圖中之第一子補償電路SPHC1相似,故於此不再累述。第二子補償電路SPHC2A係與第10圖中之第二子補 償電路SPHC2相似,其差異在於電晶體MP7與MP10係耦接至驅動信號OUT(34),電晶體MP8與MP9係耦接至驅動信號OUT(38),第二子補償電路SPHC2A之操作係與第10圖中之第二子補償電路SPHC2相似,故於此不再累述。在此實施例中,W等於K-2,M等於K-1,Y等於K+3,而Z等於K+2,但不限定於此。
第14圖係為補償電路之另一實施例。如圖所示,第一子補償電路SPHC1B係與第10圖中之第一子補償電路SPHC1相似,其差異在於電晶體MP2的第一端係耦接至一高電壓位準VGH而非驅動信號OUT(34),並且電晶體MP3的第一端係耦接至高電壓位準VGH而非驅動信號OUT(36)。第一子補償電路SPHC1B之操作係與第10圖中之第一子補償電路SPHC1相似,故於此不再累述。第二子補償電路SPHC2A係與第10圖中之第二子補償電路SPHC2相似,其差異在於電晶體MP7的第一端係耦接至一高電壓位準VGH而非驅動信號OUT(35),並且電晶體MP8的第一端係耦接至高電壓位準VGH而非驅動信號OUT(37)。第二子補償電路SPHC2A之操作係與第12A圖中之第二子補償電路SPHC2相似,故於此不再累述。
第15圖為本發明之電路佈線示意圖。如圖所示,移位暫存器SR[K]與SR[K+1]係設置於觸控顯示面板101之一邊框區中,用以依序輸出閘極驅動信號。補償電路PHC係設置於邊框區中移位暫存器SR[K]與SR[K+1]之間,用以避免移位暫存器SR[K]與SR[K+1]的閘極驅動信號之一上升緣及/或一下降緣受到觸控感測週期的影響。補償電路PHC之第一子補償電路SPHC1係整合至移位暫存器SR[K]中,而補償電路PHC之第二子補償電路SPHC2 係整合至移位暫存器SR[K+1]中,在佈線上,由於第一子補償電路SPHC1與第二子補償電路SPHC2元件通常少於移位暫存器SR,且第一子補償電路SPHC1與第二子補償電路SPHC2元件不需提供至閘極信號線,因此其元件的面積(如W/L比)都可以比移位暫存器SR小,因此可如第15圖的方式,利用互補設計調整整體佈線面積,從而可減少佈線面積,但不限定於此。需注意的是,第15圖中之移位暫存器與補償電路的操作係如前所述,故於此不再累述。
本發明雖以較佳實施例揭露如上,然其並非用以限定本發明的範圍,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可做些許的更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
SR[1]~SR[2K]‧‧‧移位暫存器
PHC[1]、PHC[2]‧‧‧補償電路
S1‧‧‧第一控制信號
S2‧‧‧第二控制信號
P1‧‧‧第一信號
P2‧‧‧第二信號
130‧‧‧畫素陣列
OUT(1)~OUT(K)、OUT(K+1)~OUT(2K+1)‧‧‧信號
GL1~GL2K‧‧‧閘極信號線

Claims (22)

  1. 一種影像顯示系統,包括:一觸控顯示面板,包含一畫素矩陣之複數畫素;以及一閘極驅動電路,用以根據一組時脈信號產生複數閘極驅動信號,以驅動位於該觸控顯示面板之複數畫素,該閘極驅動電路包括:複數移位暫存器,用以依序輸出該等閘極驅動信號,該等移位暫存器被區分成依序號排列的複數移位暫存器組,其中在兩相鄰的第N組移位暫存器組及第N+1組移位暫存器組中,該第N組移位暫存器組的最後一級移位暫存器的閘極驅動信號與該第N+1組移位暫存器組的第一級移位暫存器的閘極驅動信號係連續;以及至少一第一補償電路,該第一補償電路係設置在該兩相鄰移位暫存器組之間,該第一補償電路連接至該第N組移位暫存器組的該最後一級移位暫存器與該第N+1組移位暫存器組的該第一級移位暫存器,其中,該第一補償電路提供一第一控制信號給該第N組移位暫存器組的該最後一級移位暫存器進行信號維持(holding),該補償電路並提供一第二控制信號給該第N+1組移位暫存器組的該第一級移位暫存器進行預充電,其中N為大於零的正整數。
  2. 如申請專利範圍第1項所述之影像顯示系統,其中該第N組 移位暫存器組中之該最後一個移位暫存器係為該等移位暫存器中之一第K級移位暫存器,而該第N+1組移位暫存器組中之該第一個移位暫存器係為該等移位暫存器中之一第K+1級移位暫存器,但該第K級移位暫存器的驅動信號不輸出至該第K+1級移位暫存器,且該第K+1級移位暫存器的驅動信號不輸出至該第K級移位暫存器,其中K為大於零的正整數。
  3. 如申請專利範圍第2項所述之影像顯示系統,其中在該閘極驅動電路操作於一正向掃描時,該第一補償電路在一觸控感測週期中,根據該第一控制信號輸出一第一信號至該第K級移位暫存器之一反向信號輸入端,以致使該第K級移位暫存器進行信號維持,並根據該第二控制信號輸出一第二信號至該第K+1級移位暫存器之一正向信號輸入端,以致使該第K+1級移位暫存器進行預充電。
  4. 如申請專利範圍第3項所述之影像顯示系統,其中在該閘極驅動電路操作於一反向掃描時,該第一補償電路在該觸控感測週期中,根據該第二控制信號輸出該第二信號至該第K+1級移位暫存器之該正向信號輸入端,以致使該第K+1級移位暫存器進行信號維持,並根據該第一控制信號輸出該第一信號至該第K級移位暫存器之該反向信號輸入端,以致使該第K級移位暫存器進行預充電。
  5. 如申請專利範圍第2項所述之影像顯示系統,其中該第一補 償電路包括一第一子補償電路以及一第二子補償電路,該第一子補償電路與該第二子補償電路皆具有一第一電路與一第二電路,當該閘極驅動電路操作於一正向掃描時,該第一子補償電路之該第一電路係在一觸控感測週期中,根據該第一控制信號與一第W級移位暫存器的該驅動信號,致使該第K級移位暫存器進行信號維持,而該第二子補償電路之該第一電路係在該觸控感測週期中,根據該第二控制信號與該第M級移位暫存器的該驅動信號,致使該第K+1級移位暫存器進行預充電,其中W與M為正整數,M小於K+1,W小於K。
  6. 如申請專利範圍第5項所述之影像顯示系統,其中當該閘極驅動電路操作於一反向掃描時,該第二子補償電路之該第二電路係在該觸控感測週期中,根據該第二控制信號與該第Y級移位暫存器的該驅動信號,致使該第K+1級移位暫存器進行信號維持,而該第一子補償電路之該第二電路係在該觸控感測週期中,根據該第一控制信號與一第Z級移位暫存器的該驅動信號,致使該第K級移位暫存器進行預充電,其中Y與Z為正整數,Y大於K+1,Z大於K。
  7. 如申請專利範圍第6項所述之影像顯示系統,其中該第一子補償電路包括:一第一開關,具有一第一端耦接該第一控制信號,以及一第二端耦接該第K級移位暫存器之一反向信號輸入端; 一第二開關,耦接於該第一開關之一控制端與該第W級移位暫存器的該驅動信號之間;一第三開關,耦接於該第一開關之該控制端與該第Z級移位暫存器的該驅動信號之間;一第四開關,耦接於該第一開關之該控制端與一定電壓信號之間;以及一第五開關,耦接於該第一開關之該控制端與該定電壓信號之間,其中該第四開關與該第五開關之控制端係耦接對應的驅動信號。
  8. 如申請專利範圍第7項所述之影像顯示系統,其中該第二子補償電路包括:一第六開關,具有一第一端耦接該第二控制信號,以及一第二端耦接該第K+1級移位暫存器之一正向信號輸入端;一第七開關,耦接於該第一開關之一控制端與該第M級移位暫存器的該驅動信號之間;一第八開關,耦接於該第一開關之該控制端與該第Y級移位暫存器的該驅動信號之間;一第九開關,耦接於該第一開關之該控制端與該定電壓信號之間;以及一第十開關,耦接於該第一開關之該控制端與該定電壓信號之間,其中該第九開關與該第十開關之控制端係耦接對應的驅動信號。
  9. 如申請專利範圍第1項所述之影像顯示系統,其中該觸控顯示面板包括:該閘極驅動電路,用以根據該組時脈信號,產生該等閘極驅動信號;一資料信號傳送電路,用以產生複數資料信號以提供資料至該畫素矩陣之該等畫素;以及一控制晶片,提供該組時脈信號,用以控制該等移位暫存器的動作,其中在該觸控顯示面板之一觸控感測週期時,該控制晶片會暫停該組時脈信號。
  10. 如申請專利範圍第1項所述之影像顯示系統,更包括一第二補償電路,連接至該閘極驅動電路中最後一級移位暫存器之後,用以提供一第三控制信號給該最後一級移位暫存器進行信號維持(holding)。
  11. 一種閘極驅動電路,用以根據一組時脈信號產生複數閘極驅動信號,以驅動位於一觸控顯示面板上之一畫素矩陣之複數畫素,該閘極驅動電路包括:複數移位暫存器,用以依序輸出該等閘極驅動信號,該等移位暫存器被區分成依序號排列的複數組移位暫存器組,其中兩相鄰的第N組移位暫存器組及第N+1組移位暫存器組中,該第N組移位暫存器組的最後一級移位暫存器的閘極驅動信號與該第N+1組移位暫存器組的第一級移位暫存器的閘極驅動信號係連續;以及 至少一第一補償電路,該第一補償電路設置在該兩相鄰移位暫存器組之間,該第一補償電路連接至該第N組移位暫存器組的該最後一級移位暫存器與該第N+1組移位暫存器組的該第一級移位暫存器,其中,該第一補償電路提供一第一控制信號給該第N組移位暫存器組的該最後一級移位暫存器進行信號維持(holding),該補償電路並提供一第二控制信號給該第N+1組移位暫存器組的該第一級移位暫存器進行預充電。
  12. 如申請專利範圍第11項所述之閘極驅動電路,其中該第N組移位暫存器組中之該最後一個移位暫存器係為該等移位暫存器中之一第K級移位暫存器,而該第N+1組移位暫存器組中之該第一個移位暫存器係為該等移位暫存器中之一第K+1級移位暫存器,但該第K級移位暫存器的驅動信號不輸出至該第K+1級移位暫存器,且該第K+1級移位暫存器的驅動信號不輸出至該第K級移位暫存器,其中K為大於零的正整數。
  13. 如申請專利範圍第12項所述之閘極驅動電路,其中在該閘極驅動電路操作於一正向掃描時,該第一補償電路在一觸控感測週期中,根據該第一控制信號輸出一第一信號至該第K級移位暫存器之一反向信號輸入端,以致使該第K級移位暫存器進行信號維持,並根據該第二控制信號輸出一第二信號至該第K+1級移位暫存器之一正向信號輸入端,以致 使該第K+1級移位暫存器進行預充電。
  14. 如申請專利範圍第13項所述之閘極驅動電路,其中在該閘極驅動電路操作於一反向掃描時,該第一補償電路在該觸控感測週期中,根據該第二控制信號輸出該第二信號至該第K+1級移位暫存器之該正向信號輸入端,以致使該第K+1級移位暫存器進行信號維持,並根據該第一控制信號輸出該第一信號至該第K級移位暫存器之該反向信號輸入端,以致使該第K級移位暫存器進行預充電。
  15. 如申請專利範圍第11項所述之閘極驅動電路,其中該第一補償電路包括一第一子補償電路以及一第二子補償電路,該第一子補償電路與該第二子補償電路皆具有一第一電路與一第二電路,當該閘極驅動電路操作於一正向掃描時,該第一子補償電路之該第一電路係在一觸控感測週期中,根據該第一控制信號與一第W級移位暫存器的該驅動信號,致使該第K級移位暫存器進行信號維持,而該第二子補償電路之該第一電路係在該觸控感測週期中,根據該第二控制信號與該第M級移位暫存器的該驅動信號,致使該第K+1級移位暫存器進行預充電,其中W與X為正整數,M小於K+1,W小於K。
  16. 如申請專利範圍第15項所述之閘極驅動電路,其中當該閘極驅動電路操作於一反向掃描時,該第二子補償電路之該第二電路係在該觸控感測週期中,根據該第二控制信號與 該第Y級移位暫存器的該驅動信號,致使該第K+1級移位暫存器進行信號維持,而該第一子補償電路之該第二電路係在該觸控感測週期中,根據該第一控制信號與一第Z級移位暫存器的該驅動信號,致使該第K級移位暫存器進行預充電,其中Y與Z為正整數,Y大於K+1,Z大於K。
  17. 如申請專利範圍第16項所述之閘極驅動電路,其中該第一子補償電路係整合至該第K級移位暫存器中,而該第二子補償電路係整合至該第K+1級移位暫存器中。
  18. 如申請專利範圍第16項所述之閘極驅動電路,其中該第一子補償電路包括:一第一開關,具有一第一端耦接該第一控制信號,以及一第二端耦接該第K級移位暫存器之一反向信號輸入端;一第二開關,耦接於該第一開關之一控制端與該第W級移位暫存器的該驅動信號之間;一第三開關,耦接於該第一開關之該控制端與該第Z級移位暫存器的該驅動信號之間;一第四開關,耦接於該第一開關之該控制端與一定電壓信號之間;以及一第五開關,耦接於該第一開關之該控制端與該定電壓信號之間,其中該第四開關與該第五開關之控制端係耦接對應的驅動信號。
  19. 如申請專利範圍第18項所述之閘極驅動電路,其中該第二 子補償電路包括:一第六開關,具有一第一端耦接該第二控制信號,以及一第二端耦接該第K+1級移位暫存器之一正向信號輸入端;一第七開關,耦接於該第一開關之一控制端與該第M級移位暫存器的該驅動信號之間;一第八開關,耦接於該第一開關之該控制端與該第Y級移位暫存器的該驅動信號之間;一第九開關,耦接於該第一開關之該控制端與該定電壓信號之間;以及一第十開關,耦接於該第一開關之該控制端與該定電壓信號之間,其中該第九開關與該第十開關之控制端係耦接對應的驅動信號。
  20. 如申請專利範圍第11項所述之閘極驅動電路,其中在該觸控顯示面板之一觸控感測週期時,該觸控顯示面板之一控制晶片會暫停該組時脈信號。
  21. 如申請專利範圍第11項所述之閘極驅動電路,其中另包含一第二補償電路,連接至該閘極驅動電路中最後一級移位暫存器之後,用以提供一第三控制信號給該最後一級移位暫存器進行信號維持(holding)。
  22. 一種閘極驅動電路,位於一觸控顯示面板上,該閘極驅動電路包括: 一第K級移位暫存器,設置於該觸控顯示面板之一邊框區中,用以輸出一第K級閘極驅動信號;一第K+1級移位暫存器,設置於該邊框區中,用以輸出一第K+1級閘極驅動信號;以及一第一補償電路,設置於該邊框區中該第K級移位暫存器與第K+1級移位暫存器之間,用以避免該第K級移位暫存器的該第K級閘極驅動信號與該第K+1級移位暫存器的該第K+1級閘極驅動信號之一上升緣及/或一下降緣受到該觸控顯示面板之一觸控感測週期的影響,其中K為大於零的正整數,該第一補償電路包括一第一子補償電路以及一第二子補償電路,該第一子補償電路係整合至該第K級移位暫存器中,而該第二子補償電路係整合至該第K+1級移位暫存器中。
TW104120474A 2015-06-25 2015-06-25 影像顯示系統與閘極驅動電路 TWI576849B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW104120474A TWI576849B (zh) 2015-06-25 2015-06-25 影像顯示系統與閘極驅動電路
US15/191,182 US10268293B2 (en) 2015-06-25 2016-06-23 Image display systems and gate driving circuits that include a compensation circuit and shift registers
KR1020160079484A KR102529623B1 (ko) 2015-06-25 2016-06-24 이미지 디스플레이 시스템 및 게이트 구동 회로
JP2016125145A JP6804127B2 (ja) 2015-06-25 2016-06-24 画像表示システムおよびゲート駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW104120474A TWI576849B (zh) 2015-06-25 2015-06-25 影像顯示系統與閘極驅動電路

Publications (2)

Publication Number Publication Date
TW201701293A TW201701293A (zh) 2017-01-01
TWI576849B true TWI576849B (zh) 2017-04-01

Family

ID=57602248

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104120474A TWI576849B (zh) 2015-06-25 2015-06-25 影像顯示系統與閘極驅動電路

Country Status (4)

Country Link
US (1) US10268293B2 (zh)
JP (1) JP6804127B2 (zh)
KR (1) KR102529623B1 (zh)
TW (1) TWI576849B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI612510B (zh) * 2017-06-02 2018-01-21 友達光電股份有限公司 移位暫存器

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102513988B1 (ko) * 2016-06-01 2023-03-28 삼성디스플레이 주식회사 표시 장치
US11847973B2 (en) 2016-06-01 2023-12-19 Samsung Display Co., Ltd. Display device capable of displaying an image of uniform brightness
KR102490159B1 (ko) * 2016-10-31 2023-01-20 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 인셀 터치 센서를 갖는 표시장치
CN108874195A (zh) * 2017-05-12 2018-11-23 京东方科技集团股份有限公司 触控式像素驱动电路及驱动方法、触控显示装置
CN107146568B (zh) * 2017-07-11 2018-12-21 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN107731170B (zh) * 2017-10-31 2020-03-17 京东方科技集团股份有限公司 补偿模块、栅极驱动单元、电路及其驱动方法和显示装置
KR102403265B1 (ko) * 2017-12-21 2022-05-30 삼성전자주식회사 게이트 구동 집적 회로 및 이의 동작 방법
TWI688942B (zh) * 2018-06-14 2020-03-21 友達光電股份有限公司 閘極驅動裝置
JP7041036B2 (ja) * 2018-09-27 2022-03-23 シャープ株式会社 タッチパネルディスプレイ及びタッチパネルディスプレイの制御方法
US10957402B2 (en) 2019-01-28 2021-03-23 Micron Technology, Inc. High-voltage shifter with degradation compensation
CN110288942B (zh) * 2019-06-28 2020-12-29 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
CN113870806B (zh) * 2020-06-30 2023-10-10 晶门科技(中国)有限公司 用于双闸极显示器的补偿系统和方法
US11733806B2 (en) 2020-11-26 2023-08-22 Chongqing Boe Optoelectronics Technology Co., Ltd. Driving method, gate drive unit and display touch device
CN113204290B (zh) * 2021-04-19 2022-12-30 深圳天德钰科技股份有限公司 信号补偿电路、触控控制电路及显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120082287A1 (en) * 2009-05-20 2012-04-05 Sharp Kabushiki Kaisha Shift register
US8664976B2 (en) * 2004-06-14 2014-03-04 Semiconductor Energy Laboratory Co., Ltd. Shift register and semiconductor display device
US20140085176A1 (en) * 2012-09-27 2014-03-27 Lg Display Co., Ltd. Shift register, driving method thereof and flat panel display device
TWI441133B (zh) * 2011-11-24 2014-06-11 Innolux Corp 影像顯示系統與閘極驅動電路
US20140321599A1 (en) * 2013-04-30 2014-10-30 Lg Display Co., Ltd. Gate shift register and display device using the same
US8970467B2 (en) * 2009-03-25 2015-03-03 Wintek Corporation Shift register and gate driver with compensation control
TWI482136B (zh) * 2012-08-21 2015-04-21 Innocom Tech Shenzhen Co Ltd 閘極驅動電路結構及其顯示裝置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7050036B2 (en) * 2001-12-12 2006-05-23 Lg.Philips Lcd Co., Ltd. Shift register with a built in level shifter
CN102598145B (zh) * 2009-11-04 2013-10-30 夏普株式会社 移位寄存器以及具备它的扫描信号线驱动电路和显示装置
JP5758825B2 (ja) * 2012-03-15 2015-08-05 株式会社ジャパンディスプレイ 表示装置、表示方法、および電子機器
JP2015041235A (ja) * 2013-08-21 2015-03-02 株式会社ジャパンディスプレイ タッチパネル付液晶表示装置
TWI563483B (en) * 2015-06-12 2016-12-21 Au Optronics Corp Touch display apparatus and shift register thereof

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8664976B2 (en) * 2004-06-14 2014-03-04 Semiconductor Energy Laboratory Co., Ltd. Shift register and semiconductor display device
US8970467B2 (en) * 2009-03-25 2015-03-03 Wintek Corporation Shift register and gate driver with compensation control
US20120082287A1 (en) * 2009-05-20 2012-04-05 Sharp Kabushiki Kaisha Shift register
TWI441133B (zh) * 2011-11-24 2014-06-11 Innolux Corp 影像顯示系統與閘極驅動電路
TWI482136B (zh) * 2012-08-21 2015-04-21 Innocom Tech Shenzhen Co Ltd 閘極驅動電路結構及其顯示裝置
US20140085176A1 (en) * 2012-09-27 2014-03-27 Lg Display Co., Ltd. Shift register, driving method thereof and flat panel display device
US20140321599A1 (en) * 2013-04-30 2014-10-30 Lg Display Co., Ltd. Gate shift register and display device using the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI612510B (zh) * 2017-06-02 2018-01-21 友達光電股份有限公司 移位暫存器

Also Published As

Publication number Publication date
KR102529623B1 (ko) 2023-05-04
US10268293B2 (en) 2019-04-23
US20160378232A1 (en) 2016-12-29
JP6804127B2 (ja) 2020-12-23
KR20170001645A (ko) 2017-01-04
TW201701293A (zh) 2017-01-01
JP2017021793A (ja) 2017-01-26

Similar Documents

Publication Publication Date Title
TWI576849B (zh) 影像顯示系統與閘極驅動電路
TWI576801B (zh) 影像顯示系統與閘極驅動電路
US10127875B2 (en) Shift register unit, related gate driver and display apparatus, and method for driving the same
EP2975604B1 (en) Shift register, display device, gate drive circuit and driving method
US9779680B2 (en) Shift register unit, gate driving circuit and display apparatus
KR102121248B1 (ko) Goa 회로
US9558843B2 (en) Shift register unit, gate driving circuit, and display device comprising the same
US9922589B2 (en) Emission electrode scanning circuit, array substrate and display apparatus
US9203395B2 (en) Gate driver and a display device including the same
JP4126613B2 (ja) 液晶表示装置のゲート駆動装置及び方法
WO2016070543A1 (zh) 移位寄存器单元、栅极驱动电路及显示装置
US10120482B2 (en) Driving method for in-cell type touch display panel
CN106328074B (zh) 图像显示系统与栅极驱动电路
US8963823B2 (en) Liquid crystal display panel and gate driver circuit of a liquid crystal display panel including shift registers
KR102562947B1 (ko) 게이트 구동 회로와 이를 이용한 표시장치
US10884556B2 (en) Gate driving integrated circuit for a touch display and operating method thereof
US9786243B2 (en) Gate driving circuit and display apparatus including the same
CN111223459B (zh) 移位寄存器以及栅极驱动电路
CN106710544B (zh) 移位寄存器电路、栅极驱动电路及显示装置
US10885863B2 (en) Shifting register and driving method thereof, driving circuit, and driving method of panel
CN106328075A (zh) 图像显示系统与栅极驱动电路
TWI436331B (zh) 影像顯示系統與閘極驅動電路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees