TWI524176B - 用於顯示功率管理之方法及裝置 - Google Patents

用於顯示功率管理之方法及裝置 Download PDF

Info

Publication number
TWI524176B
TWI524176B TW103105701A TW103105701A TWI524176B TW I524176 B TWI524176 B TW I524176B TW 103105701 A TW103105701 A TW 103105701A TW 103105701 A TW103105701 A TW 103105701A TW I524176 B TWI524176 B TW I524176B
Authority
TW
Taiwan
Prior art keywords
image data
display
mode
image
display buffer
Prior art date
Application number
TW103105701A
Other languages
English (en)
Other versions
TW201433912A (zh
Inventor
彼德 荷藍德
陳浩
艾爾伯特 郭
Original Assignee
蘋果公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 蘋果公司 filed Critical 蘋果公司
Publication of TW201433912A publication Critical patent/TW201433912A/zh
Application granted granted Critical
Publication of TWI524176B publication Critical patent/TWI524176B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3228Monitoring task completion, e.g. by use of idle timers, stop commands or wait commands
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T3/00Geometric image transformations in the plane of the image
    • G06T3/40Scaling of whole images or parts thereof, e.g. expanding or contracting
    • G06T3/4007Scaling of whole images or parts thereof, e.g. expanding or contracting based on interpolation, e.g. bilinear interpolation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/391Resolution modifying circuits, e.g. variable screen formats
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/045Zooming at least part of an image, i.e. enlarging it or shrinking it
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/127Updating a frame memory using a transfer of data from a source area to a destination area
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Computer Graphics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Image Processing (AREA)
  • Image Generation (AREA)
  • Power Sources (AREA)

Description

用於顯示功率管理之方法及裝置
本發明係關於顯示管線,且更具體言之係關於與顯示管線相關聯之功率管理。
隨著電腦系統之功率及複雜度增加,正日益使用專用圖形再現硬體來執行圖形操作。因此,圖形處理單元(GPU)可包括顯示管道內之各種內建式及可組態型結構以用於再現待經由顯示器呈現之像素資料之影像。此等結構可實施對應於(例如)點陣化(rasterisation)、覆疊、混色、裁剪、遞色、色彩空間轉換、圖框旋轉、圖框緩衝等之各種管線級。
在一些例子中,顯示管線亦可包括用於縮放影像(諸如,至輸出器件之原生解析度)之專用結構。該等結構可實施執行線性變換以放大或縮小影像資料的縮放操作。此縮放可包括水平及/或垂直縮放。
本發明描述數項實施例,其中基於顯示緩衝器之操作來執行功率管理。在一項實施例中,顯示緩衝器儲存自記憶體提取的影像源行(例如,水平或垂直影像行)以用於顯示管線,該顯示管線使用該等源行來再現顯示器之影像。在各種實施例中,可基於正由顯示管道所執行之操作而將影像源行作為個別行或多個行之區塊加以提取。舉例而言,在一項實施例中,顯示管道可在其正進行縮放的情況下較頻繁地 提取個別行,且可在其不進行縮放的情況下較不頻繁地提取區塊。
在各種實施例中,可取決於是否正為顯示緩衝器提取多個或個別影像源行來對一或多個電路進行功率管理。在一些實施例中,此等電路可包括:一資料傳送互連件,其將影像源行自記憶體傳輸至顯示緩衝器;儲存該等影像源行之記憶體的記憶體控制器;等。因此,在一項實施例中,若正提取影像源行之區塊,則當此等電路在源行之提取之間閒置時,可使該等電路斷電(亦即,可減小其功率)。一旦接收到提取額外源行之請求,便可接著供電給該等電路。在許多例子中,以此方式對電路進行功率管理可在不十分損害效能的情況下達成電力節約。
100‧‧‧系統
102‧‧‧網狀架構
104‧‧‧記憶體控制器
106‧‧‧記憶體
108‧‧‧處理器單元
110‧‧‧顯示單元
112‧‧‧固態器件/儲存器件
114‧‧‧顯示緩衝器
115‧‧‧顯示緩衝器
200‧‧‧顯示管道
202‧‧‧影像資料
210‧‧‧縮放單元
211‧‧‧縮放單元
230‧‧‧混色單元
310a至310x‧‧‧行緩衝器
312‧‧‧行緩衝器
320‧‧‧緩衝器讀取邏輯
322‧‧‧縮放路徑
324‧‧‧旁路路徑
332‧‧‧水平縮放器
334‧‧‧垂直縮放器
335‧‧‧經縮放行
340‧‧‧縮放模式暫存器
350‧‧‧多工器
400‧‧‧方法
500‧‧‧方法
600‧‧‧方法
圖1為說明電腦系統之一項實施例之方塊圖。
圖2為說明電腦系統內之顯示管道之一項實施例的方塊圖。
圖3為說明顯示管道內之組件之一項實施例的方塊圖。
圖4為說明一種用於接收影像資料之方法之一項實施例的流程圖。
圖5為說明一種用於使資料傳送互連件斷電之方法之一項實施例的流程圖。
圖6為說明一種用於在不同模式中操作顯示管道之方法之一項實施例的流程圖。
本說明書包括對「一項實施例」或「一實施例」之參考。片語「在一項實施例中」或「在一項實施例中」之出現未必指同一實施例。可以與本發明一致之任何合適方式來組合特定特徵、結構或特性。
本發明中之各種單元、電路或其他組件可被描述或主張為「經組態以執行一或多個任務」。在此等上下文中,「經組態以……」用以 藉由指示單元/電路/組件包括在操作期間執行彼一或多個任務的結構(例如,電路)來意指結構。因而,即使當單元/電路/組件當前不在操作中(例如,並未接通)時,所指定之單元/電路/組件仍可被稱為經組態以執行任務。與「經組態以……」之語言一起使用的單元/電路/組件包括硬體(例如,電路、儲存可執行以實施操作之程式指令的記憶體等)。敍述一單元/電路/組件「經組態以」執行一或多個任務明確地意欲不針對彼單元/電路/組件援引35 U.S.C.§ 112第六段。
現轉向圖1,展示系統100之一項實施例之方塊圖。如所說明,系統100包括各種組件,諸如處理器單元108、記憶體106、固態器件112、顯示單元110及網狀架構(fabric)102。系統100可對應於任何合適之電腦系統。因此,在一些實施例中,系統100可為行動器件(例如,行動電話、平板電腦、個人資料助理(PDA)等)、桌上型電腦系統、伺服器系統、網路器件(例如,路由器、閘道器等)、微控制器等。在一項實施例中,系統100之多個組件可被一同包括於系統單晶片(亦即,將電腦之組件整合至單一積體電路中的積體電路)內。
在某些實施例中,系統100經組態以在耦接至系統100之螢幕上再現視訊及影像。因此,在各種實施例中,系統100包含專用於在顯示器上再現之前處理及操縱圖形資料的特殊化電路。
另外,系統100經組態成受功率管理。因此,在各種實施例中,系統100可停用電力及/或使一或多個電路或網狀架構(亦即,網狀架構102)進入功率管理狀態。如此處所使用,術語「功率管理」、「斷電」、「進入睡眠」及其類似者係指減小電路之功率消耗。此減小可(例如)經由時脈閘控(亦即,停用電路對時脈信號之接收)、功率閘控(亦即,停用電路之電壓供應)等而達成。在某些狀況下,對電路進行功率閘控可導致比在電路受時脈閘控之情況下之電力節約更大的電力 節約。使電路或標準化匯流排斷電可導致該電路之功能性被停用。
在一些實施例中,功率管理狀態可適用於組件102-114中之多者或作為一個整體之系統100。舉例而言,在系統100為行動電話或平板電腦之一項實施例中,系統100經組態以在行動電話或平板電腦閒置時(例如,在使用者口袋中或當使用者已遠離平板電腦時)進入功率管理狀態。當系統100處於低功率狀態時,其可對網狀架構102、記憶體控制器104及記憶體106進行時脈閘控或功率閘控,如下文予以進一步論述。出於許多原因,可需要針對系統100之功率管理。在一些實施例中,對系統100之功率管理可減小總能量消耗、延長電池壽命、減少冷卻要求,及降低能量及冷卻之操作成本。
如所說明,系統100之組件係經由網狀架構102而耦接。術語「網狀架構」(或「資料傳送互連件」)大體上指在兩個或兩個以上結構(例如,顯示處理單元110及記憶體106)間共用的一組實體連接。此等實體連接提供用於在可存在於系統100上之器件、組件或單元內傳送資訊的路徑。因此,在一些實施例中,網狀架構102可包括一或多個匯流排、控制器、互連件及/或橋接器。在一些實施例中,網狀架構102可實施單一通信協定,且耦接至網狀架構102之元件可在內部自該單一通信協定轉換至其他通信協定。舉例而言,在一項實施例中,網狀架構102包括北橋及南橋。如下文予以進一步論述,在各種實施例中,網狀架構102可經組態以在閒置的情況下斷電,且在接收到通信時被恢復供電。
在各種實施例中,處理器單元108可執行控制顯示處理單元110、記憶體控制器104、記憶體106及儲存器件112之操作的程式指令(例如,驅動程式)。在此實施例中,處理器單元108亦可執行可提供待傳達至系統100內之一或多個組件之資料的程式指令(例如,應用程式)。處理器單元108可實施任何指令集架構,且可經組態以執行彼指 令集架構中所定義之指令。處理器單元108可使用任何微架構,包括純量、超純量、管線、超管線型、無序、有序、推測式、非推測式等,或其組合。處理器單元108可包括電路,且視情況可實施微寫碼技術。此外,處理器單元108可包括一或多個快取記憶體層級。在一些實施例中,處理器單元108可為複數個處理器。
在一項實施例中,記憶體106儲存可用以再現影像顯示之影像資料。影像資料可包含指定顯示單元上之每一特定像素之影像值的資料位元。影像資料可包括點陣圖形(raster graphic),該等點陣圖形在本文中亦可被稱作點陣圖(bitmap)。可將點陣圖形資料作為可經由顯示媒體檢視之個別像素之格(grid)進行儲存及操縱。點陣圖可藉由其按像素計之寬度及高度而特徵化。通常,彩色點陣圖可經定義於RGB(亦即,紅、綠、藍)色彩空間中且其可進一步包含用以儲存額外資料(諸如,每像素透明度值)之α頻道。在其他實施例中,可使用諸如以下各者之其他色彩空間來定義影像資料:sRGB、Adobe RGB(ARGB)、青赤黃色調(CMYK)、YCBCR、CIE 1931 XYZ等。在一些實施例中,影像資料可包括被子取樣之色度。舉例而言,在YCBCR 4:2:2色彩空間之狀況下,兩個水平鄰近像素可包括其自己的與明度有關之各別Y分量(亦即,光強度)且共用CB及CR色度分量。記憶體106可儲存各種類型之影像資料,諸如視訊、圖像及可顯示於顯示單元上之其他類型之圖形影像。
可將影像資料再現於顯示單元(諸如,電腦監視器、電視或電話監視器)上。可使用經組態以顯示數位影像資料之任何成像器件。影像器件可經組態以顯示由顯示處理單元110(下文予以進一步論述)讀取之資料。
記憶體106可為任何類型之記憶體,諸如動態隨機存取記憶體(DRAM)、同步DRAM(SDRAM)、雙資料速率(DDR、DDR2、DDR3 等)、SRAM(包括諸如mDDR2等之SDRAMS之行動版本,及/或諸如LPDDR2等之SDRAMS之低功率版本)、RAMBUS DRAM(RDRAM)、靜態RAM(SRAM)等。一或多個記憶體器件可耦接至電路板上以形成記憶體模組(諸如,單列直插式記憶體模組(SIMM)、雙列直插式記憶體模組(DIMM)等)。在一些實施例中,可以疊層晶片(chip-on-chip)組態、疊層封裝(package-on-package)組態或多晶片模組組態將記憶體106與積體電路安裝在一起。
在各種實施例中,可藉由記憶體控制器104來控制記憶體106。因此,記憶體控制器104可促進回應於經由網狀架構102而自單元108及110接收之資料請求來執行讀取及寫入操作。記憶體控制器104可執行各種記憶體實體介面(PHY)功能,諸如記憶體再新、記憶體列位址及行位址選通操作等。如下文所論述,記憶體控制器104亦可用以對記憶體106進行功率管理。可經由網狀架構102存取影像資料且影像資料被傳送至顯示處理單元110,如下文予以進一步論述。
在各種實施例中,儲存器件112可儲存可由處理器單元108執行之程式指令(例如,應用程式)。在某些實施例中,儲存器件112可儲存可被傳送至記憶體106(亦即,使得可較快速地伺服未來的針對彼資料之請求)或直接傳送至顯示處理單元110之複數個影像資料。儲存器件112可為任何合適類型之非揮發性記憶體硬碟機(例如,小型電腦系統介面(SCSI)磁碟機、串列進階附接技術(SATA)磁碟機等)、磁帶機、光碟機(例如,CD光碟機、DVD光碟機、藍光光碟機等)等。儲存器件112亦可為固態器件(SSD),諸如包括NAND快閃記憶體、NOR快閃記憶體、奈米RAM(「NRAM」)等之SSD。
在各種實施例中,顯示處理單元110經組態以處理影像資料,使得系統100可在顯示單元上再現該資料。顯示處理單元110可包括一顯示管道,該顯示管道包括諸如以下各者之各種管線級:點陣化、覆 疊、混色、裁剪、遞色、色彩空間轉換、圖框旋轉及圖框緩衝。顯示處理單元110亦包括用以緩衝由此等級中之一或多者使用之影像資料的一或多個顯示緩衝器114。在各種實施例中,可將資料緩衝為影像源行。如本文中所使用,「影像源行」係指對應於影像之垂直行抑或水平行的影像資料(亦即,對應於水平或垂直像素行的資料)。為了本發明起見,此術語可指整行(例如,橫越影像之全寬的水平行)或行之一部分(例如,水平行內之九個像素)。因此,在各種實施例中,儲存於顯示緩衝器114中之源行可對應於影像中之部分行(與整行相反)。
在各種實施例中,顯示處理單元110藉由經由網狀架構102向記憶體106發送針對影像資料之請求來提取待儲存於緩衝器114中之影像資料。在某些實施例中,可基於由顯示處理單元110對影像資料之提取來對系統100內之電路進行功率管理。在一項實施例中,此電路包括網狀架構102。因此,可藉由減少供應至一或多個匯流排控制器、控制線、資料線及/或時脈信號線之電力來對網狀架構102進行功率管理。在一些實施例中,可減少供應至整個網狀架構102之電力;在其他實施例中,可減少供應至僅僅一部分(例如,在顯示處理單元110與記憶體控制器104之間的互連控制器及線)的電力。在一項實施例中,亦可對記憶體控制器104進行功率管理,例如,可對單元104進行時脈閘控及/或功率閘控。
在一些實施例中,可基於對影像資料之提取來對單元110及104進行功率管理。在一項實施例中,提取資料之速率係用以判定是否將使單元斷電的因素。舉例而言,在各種實施例中,顯示處理單元110可取決於正由顯示處理單元110執行之操作來頻繁地提取個別影像源行(例如,可每10ms提取個別行)或較不頻繁地提取多個影像源行之區塊(例如,可每100ms提取一區塊)。(舉例而言,如將關於圖2及圖3所論述,在一項實施例中,可基於顯示處理單元110是否正縮放影像資 料來提取個別影像源行或行區塊。在各種實施例中,當顯示處理單元110提取多個影像源行之區塊時,網狀架構102及記憶體控制器104可在提取另一資料區塊之前閒置一段時間。結果,在此實施例中,可使網狀架構102及記憶體控制器104斷電。
在某些實施例中,對使網狀架構102及/或記憶體控制器104斷電的判定可基於追蹤某一單元已閒置多長時間的計時器。在一項實施例中,一旦計時器指示一單元(例如,網狀架構102或記憶體控制器104)已在所分配之時間量內閒置,控制邏輯便可使該單元斷電。因而,當顯示處理單元110叢發地提取資料,從而使網狀架構102及記憶體控制器104在提取之間閒置時,可回應於計時器滿足一特定臨限而使單元102及104斷電。舉例而言,控制邏輯可在計時器指示100ms或更大之閒置週期之後使網狀架構102斷電。在一項實施例中,一旦已減少供應至網狀架構102及/或記憶體控制器104之電力,便可回應於隨後的來自任何單元(例如,顯示處理單元110或處理器單元108)之針對資料的請求(例如,讀取或寫入請求)而恢復供電。
現轉至圖2,展示顯示處理單元110之方塊圖。如上文所論述,在各種實施例中,顯示處理單元110可經組態以提取及處理影像資料,使得系統100可在顯示單元上再現該資料。在所說明之實施例中,顯示處理單元110包括用以促進影像再現之一顯示管道200。顯示管道200又包括顯示緩衝器114及115、縮放單元210及211以及混色單元230。在一些實施例中,顯示緩衝器114及縮放單元210分別與顯示緩衝器115及縮放單元211相同。(因而,適用於單元114及210之任何描述類似地適用於單元115及211)。雖然未展示,但在各種實施例中顯示管道200可包括多個額外之管線級。
如上文所註釋,在一項實施例中,顯示緩衝器114經組態以儲存自記憶體106提取之影像資料202。在某些實施例中,可替代地自儲存 器件112提取影像資料202。如將關於圖3所描述,在各種實施例中,影像資料202被作為影像源行而儲存於顯示緩衝器114之行緩衝器內。如本文中所使用,術語「行緩衝器」係指經組態以儲存個別影像源行(或源行之部分)的電路。如亦論述,顯示緩衝器114可取決於顯示處理單元110之操作模式(例如,縮放或非縮放模式)而一次提取一個影像源行,或提取多個影像源行之區塊。
在所說明之實施例中,縮放單元210經組態以縮放自緩衝器114接收之影像資料202。一般而言,縮放可指改變影像之像素解析度。由縮放單元210執行之縮放可包括縮小、放大、垂直縮放及/或水平縮放。舉例而言,可將具有200像素寬乘100像素高之解析度的影像水平地及垂直地縮小以具有100像素寬乘75像素高之解析度。在一項實施例中,縮放單元210可藉由基於原始影像中之附近像素的輸出像素分量(例如,R、G、B分量)來產生經縮放影像之該等分量而減小此影像之解析度。僅作為一項實例,當應用程式產生不與顯示單元之原生解析度一致之影像資料時,可執行縮放(例如,改為在電話上檢視初始經格式化以在電腦螢幕上顯示網頁內容之網頁瀏覽器)。
然而,在一些狀況下,並不縮放所有影像源行(例如,當應用程式以原生解析度格式化時)。因此,在各種實施例中,顯示管道200可經組態使得其以「縮放模式」或「非縮放模式」操作。在一項實施例中,當顯示管道200正以縮放模式操作時,在將影像源行傳輸至混色單元230之前,藉由縮放單元210來縮放該等影像源行。當在縮放模式中時,顯示緩衝器114亦可自記憶體一次一個地提取個別影像源行。在非縮放模式中,在將影像源行傳輸至混色單元230之前不縮放該等影像源行。在某些實施例中,當以非縮放模式操作時,顯示緩衝器114可提取一區塊中之影像源行。(亦即,一次兩個或兩個以上影像源行)。
在所說明之實施例中,可將影像源行(經縮放及未經縮放)傳輸至混色單元230(或在其他實施例中傳輸至管線中之不同級)。額外之影像資料可包括關於待與影像資料202一同顯示之另一影像的資訊(例如,與透明度或定位有關)。可藉由混色單元230以多種方式組合影像源行及額外之影像資料以再現最終影像(例如,與桌面背景組合之圖示)。
現轉至圖3,進一步詳細地展示了顯示緩衝器114及縮放單元210之方塊圖。如所示,顯示管道200包括與縮放有關之電路(亦即,縮放單元210)、顯示緩衝器114、縮放模式暫存器340及多工器350。在所說明之實施例中,顯示緩衝器114亦包括:複數個行緩衝器310a至310x(在一項實施例中為九(9)個緩衝器310),每一行緩衝器經組態以儲存一各別影像源行;及緩衝器讀取邏輯320。如將論述,在各種實施例中,電路310至350可用以實施對縮放模式及非縮放模式之支援。
在所說明之實施例中,可藉由縮放模式暫存器340之值(如由一或多個位元所指示)來控制顯示管道200之操作模式。在各種實施例中,作業系統可設定暫存器340中之值(亦即,控制顯示管道200應以何種模式進行操作)。在各種實施例中,當處於非縮放模式時,緩衝器讀取邏輯320可經組態使得其選擇性地一次讀取一個行緩衝器310a至310x。因而,顯示緩衝器114可經組態以保持行緩衝器310a至310x中之所有影像源行,直至已由緩衝器讀取邏輯320讀取了每一者為止。隨後,顯示緩衝器114可提取待由緩衝器讀取邏輯320讀取的影像源行之另一區塊。
在縮放模式中,緩衝器讀取邏輯320可經組態以同時讀取所有行緩衝器310a至310x。在每一讀取之後,顯示緩衝器114可經組態以將每一影像源行下移至鄰近之行緩衝器(例如,將影像源行自行緩衝器310a傳送至310b)且提取新影像源行(例如,用新影像源行來填充行緩 衝器310a)。因此,顯示緩衝器114可經組態以在由緩衝器讀取邏輯320執行之每一讀取之後提取新影像源行。
在縮放模式中,經由縮放路徑322來將影像源行傳送至縮放單元210。如所說明,縮放單元210包括水平縮放器332及垂直縮放器334。水平縮放器332可經組態以處理水平像素行;類似地,垂直縮放器334可經組態以處理垂直像素行。如所說明,縮放單元210可經組態以基於原始影像中之附近像素之特性而產生經縮放中之輸出像素分量。舉例而言,在縮放路徑322傳輸九個影像源行(亦即,來自行緩衝器312a至312x)之狀況下,此等源行表示彼此鄰近之9個像素行。因而,水平縮放器332及垂直縮放器334可將公式之任何組合應用於九個影像源行以輸出經縮放行335。
在非縮放模式中,經由旁路路徑324而將影像源行傳送至多工器350。因而,未縮放該等影像源行。如所說明,縮放模式暫存器340可向多工器350指示顯示管道200經組態成以哪一模式操作。多工器350可相應地選擇經縮放行335或旁路路徑324,且將影像資料輸出至混色單元230或管線中之另一級。
在其中顯示管道200正對使用子取樣之色度進行編碼之影像資料操作的某些實施例中,顯示管道200可以併有縮放模式及非縮放模式之功能性的混合模式來操作。在此混合模式中,可在一個維度(例如,水平維度)但並非在另一維度中縮放影像資料。一項實施例中,當以此模式操作時,顯示管道200可經由縮放路徑322來傳輸影像資料。與非縮放模式一樣,可自行緩衝器310讀取個別影像源行(亦即,一次一個),從而使得能夠自記憶體106讀取多個影像源行之區塊。在到達縮放單元時,影像源行可由相關縮放器(例如,水平縮放器332或垂直縮放器334)處理且可繞過非相關的縮放器。舉例而言,在YCBCR 4:2:2色彩空間之狀況下,若資料正被轉換至RGB色彩空間,則可執行 水平放大,此係因為兩個水平鄰近像素共用CB及CR色度分量。在此情形中,水平縮放器332可執行放大,而垂直縮放器334則被繞過。在各種實施例中,繞過縮放器332或334中之一者可給予額外之電力節約,此係因為可對被繞過之縮放器進行功率閘控及/或時脈閘控。
如先前所論述,在非縮放模式中,緩衝器讀取邏輯320可經組態以選擇性地一次一個地讀取每一行緩衝器310a至310x。在此模式中,顯示緩衝器114可叢發地提取影像源行資料之區塊(與連續地提取影像源行相反)。此使網狀架構102及記憶體控制器104在提取之間閒置。因而,可回應於閒置時間滿足一特定臨限而使網狀架構102及記憶體控制器104斷電。此導致顯著之電力節約。另外,藉由經由旁路路徑324而繞過縮放單元210(例如,在非縮放模式中)或繞過個別縮放器332及334(例如,在混合模式中),可達成進一步之電力節約(例如,可使縮放單元210或個別縮放器332及334在不被使用時斷電)。在某些實施例中,亦可在縮放模式中在提取操作之間使網狀架構102斷電,然而,可使網狀架構102在比當以非縮放模式操作時之時間間隔短的時間間隔中斷電。
現轉至圖4,展示了說明一種用於在系統內實施非縮放模式之方法之一項實施例的流程圖。可藉由支援功率管理一或多個電路之任何合適系統(諸如,系統100)來執行方法400。在各種實施例中,可同時執行、以一不同於所示之次序的次序執行或省略圖4中所示之區塊中之一些區塊。亦可在需要時執行額外之方法要素。
方法400在步驟402處開始,在圖框之開始,在決策區塊404處判定是否以縮放模式操作。若是,則流程進行至以縮放模式操作。若否,則流程進行至在步驟410處開始之以非縮放模式操作。在步驟410處,單元(例如,顯示管道200)經由資料傳送互連件(例如,網狀架構102)來接收資料(例如,影像資料202)。在某些實施例中,當顯示管道 200以非縮放或混合模式操作時,可發生步驟410。顯示管道可相應地接收指示(例如,自縮放模式暫存器340中所設定之位元)且進行至提取區塊中之影像源行。在決策區塊415處,判定所接收之影像資料之量是否大於資料之臨限量(例如,提取兩個或兩個以上源行)。由於如上文所論述顯示管道經組態成以非縮放(或混合)模式操作,所以一旦接收到臨限量之影像資料,顯示管道便進行至選擇性地讀取每一行緩衝器(例如,310a至310x)。若未接收到臨限量之資料,則流程返回至步驟410,此時,顯示管道可繼續提取影像資料直至接收到臨限量。
如上文所解釋,在決策區塊415處,若接收到臨限量之資料,則資料傳送互連件及其他單元(例如,記憶體控制器104)可在顯示管道讀取影像資料的同時保持閒置。如先前所論述,在一些實施例中,步驟415需要檢查計時器以判定資料傳送互連件是否已在臨限時間量中閒置。在其他實施例中,可藉由顯示管道200來發送已接收到臨限量之資料的指示。因此,一旦做出應使資料傳送互連件斷電之指示或判定,便在步驟420處使資料傳送互連件斷電。步驟420亦可包括使其他電路(諸如,記憶體控制器104)斷電或減少供應至該等其他電路之電力。在其他實施例中,可使該資料傳送互連件之一部分(與該資料傳送互連件之全部相反)斷電。
在步驟425處,顯示管道將所接收之資料傳輸至一輸出。在某些實施例中,此可為混色單元(例如,混色單元230)或管線中之任何其他級。此時,顯示管道可提取更多資料。因而,回應於傳輸影像資料,在步驟430處,可供電給資料傳送互連件供電,以便可提取更多資料。在步驟435處,判定是否已到達圖框之結尾。若是,則流程返回至步驟402。若否,則流程返回行至步驟410,其中經由資料傳送互連件410來接收更多資料。如先前所論述,在某些實施例中,以縮放模式操作防止了網狀架構在提取之間被斷電(歸因於顯示管道連續地 一次提取一個影像源行)。然而,在其他實施例中,仍可在縮放模式中使網狀架構斷電,但該斷電歷時顯著小於在非縮放模式中發生之時間量的時間量。
現轉至圖5,展示了一種用於使資料傳送互連件斷電之方法之一項實施例的流程圖。類似於方法400,可藉由支援功率管理之任何合適系統來執行方法500。在各種實施例中,可由執行方法400以提取影像資料之任何系統來使用方法500。在各種實施例中,可同時執行、以一不同於所示之次序的次序執行或省略圖5中所示之區塊中之一些區塊。亦可在需要時執行額外之方法要素。
方法500在步驟502處開始,其中經由資料傳送互連件(例如,網狀架構102)來傳輸影像資料(例如,影像資料202)。如先前所論述,在各種實施例中,可將影像資料自記憶體(例如,記憶體106)傳送至顯示管道(例如,顯示管道200)。在決策區塊504處,判定互連件是否閒置。如上文所提及,在某些實施例中,可由計時器來做出此判定。若互連件並非閒置的,則流程返回至步驟502。若互連件為閒置的,則流程進行至步驟516,此時,判定互連件是否已在一臨限時間量中閒置。若閒置時間低於臨限時間量,則流程一直返回至決策區塊504。否則,流程一直進行至步驟522。在步驟522處,對資料傳送互連件進行功率閘控。在步驟524處,當接收到資料請求(例如,顯示管道200請求自記憶體106提取另一資料區塊)時,恢復供電給資料傳送互連件。
現轉至圖6,展示了說明一種用於以兩種不同模式來操作顯示管道之方法之一項實施例的流程圖。在各種實施例中,在顯示處理單元(例如,顯示處理單元110)內執行方法600。在各種實施例中,可同時執行、以一不同於所示之次序的次序執行或省略圖6中所示之區塊中之一些區塊。亦可在需要時執行額外之方法要素。
方法600在步驟602處開始,其中用資料(例如,影像資料202)來填充顯示緩衝器(例如,顯示緩衝器114)內之行緩衝器(例如,行緩衝器310a至310x)。在決策區塊604處,判定顯示管道是否正以非縮放模式操作(例如,在一項實施例中,此可由諸如縮放模式暫存器340之暫存器指示)。若指示了縮放模式,則流程進行至步驟608。在步驟608處,讀取邏輯(例如,緩衝器讀取邏輯320)讀取所有行緩衝器。如上文所論述,在讀取所有行緩衝器之後,顯示管道連續地提取新影像源行。因此,在步驟610處,由於網狀架構不保持閒置,所以系統持續供電給網狀架構。流程一直返回至步驟602。
在決策區塊604處,若指示了非縮放模式,則流程進行至步驟614。在步驟614處,使資料傳送互連件斷電(亦即,在某些實施例中,計時器控制此動作;在其他實施例中,顯示管道可控制此動作)。在步驟616處,讀取邏輯選擇性地一次一個地讀取每一行緩衝器。在讀取所有緩衝器之後,在步驟618處,供電給網狀架構。流程返回至步驟602。
雖然已在上文描述特定實施例,但即使在僅關於特定特徵來描述單一實施例的情況下,此等實施例仍並不意欲限制本發明之範疇。除非另有陳述,否則本發明中所提供之特徵之實例意欲為說明性的而非為限制性的。以上之描述意欲涵蓋如將被受益於本發明之熟習此項技術者顯而易見的此等替代例、修改及等效物。
本發明之範疇包括本文中所揭示之特徵中的任一特徵或組合(明顯地抑或隱含地),或其任何一般化,而不管其是否減輕本文中所陳述之問題中之任一者或全部。因此,可在審核此申請案(或主張其優先權之申請案)期間編製對任何此特徵組合的新請求項。詳言之,參考隨附申請專利範圍,來自附屬請求項之特徵可與獨立請求項之特徵組合,且來自各別獨立請求項之特徵可以任何適當之方式組合而非僅 僅呈隨附申請專利範圍中所列舉之特定組合的形式。
400‧‧‧方法

Claims (14)

  1. 一種用於顯示功率管理之方法,其包含:在一第一操作模式中操作一顯示單元,包括:一顯示緩衝器經由一資料傳送互連件而接收具有一第一大小之多個影像資料組;及縮放電路在至少兩個維度中縮放來自該顯示緩衝器之影像資料;及在一第二操作模式中操作該顯示單元,包括:該顯示緩衝器經由該資料傳送互連件而接收具有大於該第一大小之一第二大小之多個影像資料組;該縮放電路在至多一個維度中縮放來自該顯示緩衝器之影像資料;及在該顯示緩衝器接收該等影像資料組之間的一或多個時間間隔的期間使該資料傳送互連件斷電。
  2. 如請求項1之方法,其中該顯示緩衝器包括複數個行緩衝器,每一行緩衝器經組態以儲存一各別影像源行,其中經組態以再現待顯示之影像的一顯示管道包括該顯示緩衝器;及其中該斷電係回應於該所接收之影像資料包括兩個或兩個以上影像源行而執行。
  3. 如請求項2之方法,其中在該第二操作模式中之該操作包括:自該複數個行緩衝器選擇性地讀取該等影像源行中之一或多者,其中該選擇性地讀取在該時間間隔的期間執行多次。
  4. 如請求項1之方法,其中該第二操作模式係一非縮放模式,其中該第二操作模式中之該操作包括該縮放電路經由一旁路路徑而傳輸來自該顯示緩衝器之該影像資料而不縮放來自該顯示緩衝 器之該影像資料。
  5. 如請求項1之方法,其進一步包含:基於儲存於一顯示管道之一暫存器中的一可程式化設定來判定使用該第一操作模式抑或該第二操作模式。
  6. 如請求項1之方法,其進一步包含:其中基於維持指示該資料傳送互連件已閒置之一時間量的一值的一計時器來判定該使該資料傳送互連件斷電。
  7. 一種用於顯示功率管理之裝置,其包含:一資料傳送互連件;一顯示緩衝器;一顯示管道,其經組態以:在一第一模式中操作,該顯示管道在該第一模式中經組態以:經由該資料傳送互連件而接收具有一第一大小之多個影像資料組,及將該等影像資料組儲存於該顯示緩衝器中;及在至少兩個維度中縮放來自該顯示緩衝器之影像資料;及在一第二模式中操作,該顯示管道在該第二模式中經組態以:經由該資料傳送互連件而接收具有大於該第一大小之一第二大小之多個影像資料組,及將該等影像資料組儲存於該顯示緩衝器中;及在至多一個維度中縮放來自該顯示緩衝器之影像資料;其中在該第二模式中該裝置經組態以在接收影像資料組之間的一或多個時間間隔的期間減少供應至該資料傳送互連件之電力。
  8. 如請求項7之裝置,其中該裝置經組態以回應於在提取具有該第 二大小之該等影像資料組之間的一時間間隔超過一臨限值而減少供應至該資料傳送互連件之電力。
  9. 如請求項8之裝置,其中該裝置經組態以維持指示該資料傳送互連件已維持閒置之一時間量的一計時器,且其中該裝置經組態以基於該計時器來減少供應至該資料傳送互連件之電力。
  10. 如請求項7之裝置,其中在該第二模式中該裝置經組態以在提取影像資料組之間減少供應至一記憶體控制器之電力,其中該記憶體控制器經組態以自該記憶體擷取資料。
  11. 如請求項7之裝置,其中該顯示緩衝器包括經組態以儲存影像資料之行之複數個行緩衝器,其中該第一大小對應於影像資料之一單一行,及其中該第二大小對應於影像資料之多個行。
  12. 如請求項7之裝置,其中該第二模式係一非縮放模式,其中在該第二模式中該顯示管道經組態以藉由使儲存於該顯示緩衝器中之該等影像資料組繞過縮放電路而不縮放該等影像資料組而在至多一個維度中縮放來自該顯示緩衝器之影像資料。
  13. 如請求項11之裝置,其中該顯示管道經組態以在該第一模式中執行該顯示緩衝器中之影像資料之水平及垂直縮放。
  14. 如請求項11之裝置,其中該顯示管道經組態以提取具有子取樣之色度的影像源行,且其中該顯示管道經組態以在該第二模式中使具有子取樣之色度的該等影像源行繞過該縮放電路之一垂直縮放器或一水平縮放器。
TW103105701A 2013-02-21 2014-02-20 用於顯示功率管理之方法及裝置 TWI524176B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/773,522 US9105112B2 (en) 2013-02-21 2013-02-21 Power management for image scaling circuitry

Publications (2)

Publication Number Publication Date
TW201433912A TW201433912A (zh) 2014-09-01
TWI524176B true TWI524176B (zh) 2016-03-01

Family

ID=50236267

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103105701A TWI524176B (zh) 2013-02-21 2014-02-20 用於顯示功率管理之方法及裝置

Country Status (7)

Country Link
US (1) US9105112B2 (zh)
JP (1) JP6078173B2 (zh)
KR (1) KR101672154B1 (zh)
CN (1) CN105074612B (zh)
DE (1) DE112014000938B4 (zh)
TW (1) TWI524176B (zh)
WO (1) WO2014130316A1 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10817043B2 (en) * 2011-07-26 2020-10-27 Nvidia Corporation System and method for entering and exiting sleep mode in a graphics subsystem
US9653043B2 (en) * 2013-02-06 2017-05-16 Dexin Corporation Input device for magnifying a screen content and method thereof
KR101440231B1 (ko) * 2013-05-15 2014-09-12 엘에스산전 주식회사 고속철도에서 atc 불연속정보 처리방법
US20150015782A1 (en) * 2013-07-12 2015-01-15 Vixs Systems, Inc. Video processing device for reformatting an audio/video signal and methods for use therewith
TWI538519B (zh) * 2014-11-17 2016-06-11 廣達電腦股份有限公司 視訊影像之擷取裝置
KR102327803B1 (ko) * 2014-11-21 2021-11-17 삼성전자 주식회사 전력 소모를 줄이기 위한 전력 제어 방법 및 장치
TWI653527B (zh) * 2014-12-27 2019-03-11 美商英特爾公司 當計算元件運作時致能系統低電力狀態之技術
CN106303152A (zh) * 2015-05-25 2017-01-04 聚晶半导体股份有限公司 图像处理芯片与图像处理系统
US10474408B2 (en) * 2017-09-07 2019-11-12 Apple Inc. Image data processing pipeline bypass systems and methods
US10304506B1 (en) 2017-11-10 2019-05-28 Advanced Micro Devices, Inc. Dynamic clock control to increase stutter efficiency in the memory subsystem
JP2019109353A (ja) * 2017-12-18 2019-07-04 シャープ株式会社 表示制御装置および該表示制御装置を備えた液晶表示装置
US11709624B2 (en) * 2018-02-15 2023-07-25 Xilinx, Inc. System-on-chip having multiple circuits and memory controller in separate and independent power domains
US10713756B2 (en) * 2018-05-01 2020-07-14 Nvidia Corporation HW-assisted upscaling and multi-sampling using a high resolution depth buffer
US11012694B2 (en) 2018-05-01 2021-05-18 Nvidia Corporation Dynamically shifting video rendering tasks between a server and a client

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5469223A (en) * 1993-10-13 1995-11-21 Auravision Corporation Shared line buffer architecture for a video processing circuit
DE69606769T2 (de) * 1995-06-07 2000-11-16 Seiko Epson Corp Rechnersystem mit einem videoanzeigesteuergerät mit leistungssparbetriebsarten
JP3497988B2 (ja) * 1998-04-15 2004-02-16 株式会社ルネサステクノロジ 図形処理装置及び図形処理方法
US6894706B1 (en) * 1998-09-18 2005-05-17 Hewlett-Packard Development Company, L.P. Automatic resolution detection
JP2000206953A (ja) * 1999-01-19 2000-07-28 Toshiba Corp 計算機の表示制御方法及び装置
JP2000298536A (ja) * 1999-04-15 2000-10-24 Toshiba Corp 情報処理装置
US6765622B2 (en) * 2001-10-26 2004-07-20 Koninklijke Philips Electronics N.V. Line-buffer reuse in vertical pixel-processing arrangement
JP2004302065A (ja) * 2003-03-31 2004-10-28 Canon Inc 表示装置の駆動制御装置及び駆動制御方法
US20050030319A1 (en) * 2003-08-06 2005-02-10 Rai Barinder Singh Method and apparatus for reducing the transmission requirements of a system for transmitting image data to a display device
US7418606B2 (en) 2003-09-18 2008-08-26 Nvidia Corporation High quality and high performance three-dimensional graphics architecture for portable handheld devices
US9883202B2 (en) 2006-10-06 2018-01-30 Nxp Usa, Inc. Scaling video processing complexity based on power savings factor
US7802118B1 (en) * 2006-12-21 2010-09-21 Nvidia Corporation Functional block level clock-gating within a graphics processor
JP5523035B2 (ja) * 2009-09-18 2014-06-18 パナソニック株式会社 画像処理装置、及び画像処理方法
TWI442343B (zh) * 2010-08-13 2014-06-21 Au Optronics Corp 運用於顯示器的畫面放大控制方法與裝置

Also Published As

Publication number Publication date
TW201433912A (zh) 2014-09-01
WO2014130316A1 (en) 2014-08-28
DE112014000938T5 (de) 2015-11-26
US20140232731A1 (en) 2014-08-21
CN105074612B (zh) 2017-10-20
CN105074612A (zh) 2015-11-18
JP2016509261A (ja) 2016-03-24
JP6078173B2 (ja) 2017-02-08
US9105112B2 (en) 2015-08-11
DE112014000938B4 (de) 2020-06-25
KR101672154B1 (ko) 2016-11-02
KR20150113063A (ko) 2015-10-07

Similar Documents

Publication Publication Date Title
TWI524176B (zh) 用於顯示功率管理之方法及裝置
KR101121595B1 (ko) 하이브리드 시스템 구성을 이용한 화상 처리
US9990690B2 (en) Efficient display processing with pre-fetching
JP5632891B2 (ja) インライン画像回転
US9858635B2 (en) Application processor sharing resource based on image resolution and devices including same
US10446071B2 (en) Device and method of using slice update map
CN110737321B (zh) 一种低功耗显示背景图像的图像显示装置及其方法
KR102619668B1 (ko) 슬라이스 업데이트 맵을 이용하는 장치 및 방법
JP2006003892A (ja) ディスプレー・コントローラを用いて画像回転モードを効率的にサポートするシステムおよび方法
US10110927B2 (en) Video processing mode switching
US7382376B2 (en) System and method for effectively utilizing a memory device in a compressed domain
Gong et al. Design of high-speed real-time sensor image processing based on FPGA and DDR3
US10013046B2 (en) Power management techniques
US9412147B2 (en) Display pipe line buffer sharing
US20110234636A1 (en) Method and integrated circuit for image manipulation
KR101719273B1 (ko) 디스플레이 컨트롤러 및 이를 포함하는 디스플레이 장치
WO2023087827A1 (zh) 渲染方法及装置
JP2014127007A (ja) 図形描画装置及び図形描画プログラム
CN112532894A (zh) 图像处理方法、装置及系统
JP2009070162A (ja) 画像転送装置