TWI518332B - 晶圓級探針卡總成 - Google Patents

晶圓級探針卡總成 Download PDF

Info

Publication number
TWI518332B
TWI518332B TW099126465A TW99126465A TWI518332B TW I518332 B TWI518332 B TW I518332B TW 099126465 A TW099126465 A TW 099126465A TW 99126465 A TW99126465 A TW 99126465A TW I518332 B TWI518332 B TW I518332B
Authority
TW
Taiwan
Prior art keywords
probe card
card assembly
probes
electrical
semiconductor
Prior art date
Application number
TW099126465A
Other languages
English (en)
Other versions
TW201111802A (en
Inventor
布萊恩 亞金
亞利斯泰爾N 史帕克
Original Assignee
佛姆費克特股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 佛姆費克特股份有限公司 filed Critical 佛姆費克特股份有限公司
Publication of TW201111802A publication Critical patent/TW201111802A/zh
Application granted granted Critical
Publication of TWI518332B publication Critical patent/TWI518332B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2886Features relating to contacting the IC under test, e.g. probe heads; chucks
    • G01R31/2889Interfaces, e.g. between probe and tester
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/52Testing for short-circuits, leakage current or ground faults
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/54Testing for continuity

Description

晶圓級探針卡總成
本發明係關於晶圓級接觸器。
發明背景
半導體裝置之生產典型地包括在一晶圓上製造大量半導體裝置。在製造製程期間,諸半導體裝置在一稱作切割的製程中可彼此分離。例如,該晶圓可被鋸切以將諸半導體裝置彼此分離。單一半導體裝置可進而被併入其他電子裝置及/或被封裝。
因種種理由,製造的半導體裝置有時不能正確運轉。因此,在製造製程之各點上,半導體裝置之測試典型地被執行以使缺陷裝置能夠被識別。缺陷裝置可進而被拋棄,或在某些情況中被修理。執行的測試類型可包括功能測試、速度測試及分類、與預燒測試。預燒測試典型地以高溫被執行。
測試可在一晶圓被切割成個別半導體裝置之前或之後被執行。典型地,大部份之測試在一晶圓被切割之後被執行,因為晶圓級測試造成很多困難。例如,預燒測試典型地在被切割及封裝的半導體裝置上被執行。當一半導體裝置在被封裝之後被發現有缺陷時,該裝置之封裝費用因而被浪費。
發明概要
在一些實施例中,一探針卡總成可包括複數個被安排成接觸配置於一晶圓上之半導體裝置之輸入/輸出端子中之數個端子的的探針。配置於該探針卡總成上的複數個開關將諸探針中數個探針互連至電氣互連中,其中該等電氣互連可包括一匯流排。一用於控制諸開關之裝置可使對應於複數個半導體裝置中不合格者之端子的探針與電氣互連斷開。
在一些實施例中,一探針卡總成可包括一測試器介面、一被電耦接至該測試器介面的匯流排,及一探針。一轉換速率轉換器可被耦接至該匯流排及探針,且被組配成修改經過匯流排與一探針之間的一電信號之轉換速率。
在一些實施例中,一探針卡總成可包括複數個被安排成接觸配置於一晶圓上的半導體裝置之輸入/輸出端子中之數個端子的探針。一導通測試器及複數個開關也可被包括。該等開關可允許導通測試器被電連接至複數個探針中之一選擇者。
圖式簡單說明
第1圖是依據本發明之一些實施例,與一晶圓接觸的一探針卡總成之圖解。
第2圖是依據本發明之一些實施例,一探針卡總成之示意圖。
第3圖是依據本發明之一些實施例,一探針卡之一供選擇佈置之電路簡圖。
第4圖是依據本發明之一些實施例,一探針卡之供選擇佈置之電路簡圖。
第5圖是依據本發明之一些實施例,探針卡之供選擇佈置之電路簡圖。
第6圖是依據本發明之一些實施例,一探針卡總成之圖解。
第7圖是依據本發明之一些實施例,使用一探針卡總成之製程的流程圖。
較佳實施例之詳細說明
本說明書描述本發明之示範性實施例及應用。然而,本發明不限制於此等示範性實施例及應用,或本文所述諸示範性實施例及應用操作或被描述的方式。另外,該等圖式可以是簡化或部份視圖,且為清楚起見,圖式中元件尺寸可能是誇大的或不成比例的。另外,本文中使用「在...上」或「被附接於」等詞時,一物件(例如,一材料、一層、一基板等等)可在另一物件「之上」或「附接於」另一物件,而不管該一物件是否直接在另一物件之上或附接於另一物件,抑或在該一物件與另一物件之間存在一或一以上介入物件。同樣,方向(例如,之上、之下、頂部、底部、側、上、下、在...之下、在...之上(over)、上方、下方、水準、垂直、「x」、「y」、「Z」等等)如果被提供,是相對的,且僅是以舉例方式被提供,以及為了易於說明及討論而非為了限制。另外,在提到一序列元件(例如,元件a、b、c)之下,此一提及意圖包括任一列出元件的本身,任少於全部列出元件之一組合,及/或全部列出元件之一組合。
如上所述,以晶圓級執行測試是有困難的,尤其當一晶圓上有大量(例如,成百上千)的半導體裝置時。測試此等裝置典型地包括在半導體裝置之端子與測試電路之間造成電連接。電連接可藉由一探針卡總成實現。測試信號可被饋入被測半導體裝置(DUTs),且回應信號可被監測以判定DUTs是否正確操作。測試信號可由配置於探針卡總成上的測試電路產生,或由被連接至該探針卡總成的一測試器提供。
當執行晶圓級測試時,DUTs的一極大數目的輸入及輸出信號可能被需要。因於測試器能力限制及探針卡的成本影響,容納一極大數目的輸入輸出信號可能是困難的。例如,為了容納一極大數目的輸入及輸出信號通過探針卡可能需要昂貴的多層受控阻抗板設計用於晶圓級探針卡總成。雖然此晶圓級探針卡總成已被用於某些類型的測試,其以晶圓級執行一些測試目前尚不經濟。例如,預燒測試典型地花費許多小時執行。因此,使一昂貴的晶圓級探針卡總成受到預燒測試的阻礙是不理想的。
一減少一晶圓級探針卡總成之成本的方法是僅提供對晶圓上一些半導體裝置的電連接。然而,使用此一減少互連的探針卡總成增加測試時間,因為晶圓必須被重定位且由探針卡總成數次接觸(「觸壓」)以完全測試該晶圓。這是當執行預燒測試時的一相當大劣勢,因為測試時間是直接乘以所需的觸壓次數。
因此,一晶圓級探針卡總成已被發明,除了其他使用之外,其可提供執行晶圓級預燒測試上的利益。第1圖提供依據本發明之一些實施例的一探針卡總成之示意描繪。大體以100繪示的探針卡總成可被用於測試複數個被配置於一晶圓150上的半導體裝置152。半導體裝置152可各包括複數個輸入/輸出端子154。輸入/輸出端子可例如是接合墊、接觸元件(例如彈性彈簧觸點)。該等輸入/輸出端子可對應半導體裝置的信號及電源輸入與輸出,且可在半導體裝置正常操作期間被使用,或特殊輸入/輸出端子僅在測試期間被使用。
探針卡總成100可包括複數個被安排成接觸輸入/輸出端子其中之數個端子的探針102。換句話說,諸探針之空間安排可對應諸輸入/輸出端子的空間安排。因此,當探針卡總成100及晶圓150相接觸時,探針102與端子154中的對應者接觸。探針102可被配置於一或一以上基板104上,如下文進一步詳述。該基板可以是剛性的。例如,一剛性基板可包含一陶瓷材料。如另一範例,包含一有機材料的一半剛性基板可被耦接至一包含一金屬材料的加強條。各種類型的探針可被使用,包括例如,彈簧接觸探針(例如懸臂樑)、針形探針、膜形探針等等。
探針卡總成100可被安裝至一探針器(未示於圖中)或其他設備中(未示於圖中)。因此,探針卡總成可被組配成機械介接一探針器。將一探針卡總成機械介接一探針器的各種方法可被使用。例如,該探針卡總成可介接一頂板、插入環,或探針器的其他元件。
探針卡總成100也可包括到一測試頭(未示於圖中)或測試器(未示於圖中)的一電子介面110。例如,該電子介面可由各種裝置被提供,包括零插力連接器、彈針等等。電子介面110可被安裝於基板104,或由基板104支持。該電子介面可提供電連接,以允許電源被供應至探針卡總成100。電子介面110也可提供探針卡總成100與測試器之間的測試與回應信號傳輸及接收,及探針卡總成與測試器之間的控制及狀態信號傳輸及接收。該測試器可因此被用以對DUTs供電,產生用以測試DUTs之信號,以監測來自DUTs的回應,且控制探針卡總成100。
複數個測試裝置106也可以被配置於探針卡總成100上。該等測試裝置可以是主動積體電路,且可包含測試電路,下文進一步所述之各種範例。該等測試裝置可以是例如半導體裝置、子卡、多晶片模組等等。互連108可被包括在探針卡總成100上,以互連探針102、測試裝置106及電.介面110。
第2圖繪示依據本發明之一些實施例的一探針卡總成200之示意圖,其中探針卡總成上的測試裝置206包含開關212,允許探針202與探針卡上電氣互連208的選擇性互連。探針202可如同上述探針102,且探針卡總成200可被用於測試一晶圓150。探針卡總成之組件可被安裝、附接,或配置於一基板204上。基板204可如同基板104,且該探針卡總成可包括一或一以上基板。探針204可被附接於複數個探針基板,且該複數個探針基板可被附接或耦接於一主基板,例如,如下文進一步所述的。測試裝置206可被安裝於該主基板上,或被安裝於子基板上,且諸子基板可被附接或耦接於該主基板。
一或一以上電氣互連208可以是例如一匯流排214。匯流排可被用於電源分佈、信號分佈等等。匯流排可被用以減少半導體裝置152與被用以產生器/監測器測試信號的測試電路之間的連接數目。例如,對於記憶體半導體裝置而言,匯流排可被提供一些控制信號(例如,讀/寫信號)、資料線、位址線,及電源線。作為一特定範例,對於記憶體裝置資料線可被匯流連接在一起,且共用位址線及個別晶片選擇信號被用以選擇一或一以上記憶體裝置用於讀取或寫入資料。
在執行晶圓級預燒中可能存在的一挑戰是晶圓上存有不合格半導體裝置。在執行封包半導體裝置的預燒中,藉由在預燒之前測試半導體裝置來篩去不合格半導體裝置是可能的。相反地,在一晶圓上,可能有一或一以上不合格半導體裝置。一不合格半導體裝置可導致整個匯流排無效。不合格半導體裝置之部位及位置在不同晶圓中可能不同,因此難以隔離不合格半導體裝置。在較大晶圓情況中,在一晶圓上至少有一不合格裝置之可能性是很大的,且因此此一情況將難以運轉。
探針202與匯流排214之間的開關212可被用以從電氣互連208斷開半導體裝置中的不合格者(例如152a)。例如,預燒測試可包括判定半導體裝置152中的不合格者,且進而開斷開關206中的數個開關,以將該等半導體裝置中的不合格者與電氣互連208隔離。
如一特定範例,電氣互連208可包括一第一匯流排214a及一第二匯流排214b。一不合格DUT可藉由檢測第一匯流排上的一輸入/輸出信號誤差而被檢測。當不合格DUT(例如152a)被檢測到時,對應DUT被連接至各該第一匯流排214a與第二匯流排214b的端子之開關(例如開關212a、212b)可被開斷,藉此從該等匯流排斷開該DUT。例如,一不合格DUT可與電源及信號匯流排斷開。
足夠的開關212可被提供於探針卡總成上,使得一不合格半導體裝置可被完全斷開。因此,對應該半導體裝置之其他端子的其他開關(例如開關212c)也可被開斷,使得被連接至不合格半導體裝置152a的全部探針202與電氣互連208完全斷開。換句話說,不合格半導體裝置的每一輸入/輸出端子可被電斷開。這可包括匯流排傳輸信號、非匯流排傳輸信號、電源信號等等。完全斷開一不合格裝置因為種種原因而可能是有利的。首先,當一半導體裝置已失效時,該裝置的任一剩餘連接的輸入及輸出可能導致其他裝置失效或看似不合格(例如藉由導致短路或過載匯流排)。另外,藉由斷開一不合格半導體裝置,測試期間的全部電源損耗可被減少(例如取自一測試器或電源的電力)。另外,藉由提供開關以完全斷開輸入/輸出端子,複雜電阻網路可被避免,簡化了探針卡總成的整個設計。
開關206可由控制電路218或直接由測試器透過電子介面210,例如,透過控制線220被控制。控制電路218也可控制測試裝置206上的其他功能。控制電路218可被連接至電子介面210,以提供一控制介面,允許與一測試器或其他控制探針卡總成之操作的設備的通信。雖然個別連接在此被繪示成在測試裝置206與電子介面210之間,但這是非必要的。例如,一控制介面可在諸測試裝置之間被匯流連接或菊鏈化,以減少互連數目(例如,使用個別測試裝置之定址)。該控制介面可使用平行資料、串列資料,或其之組合。
開關206可以是任何數個不同組件類型。例如,該等開關可以是機電繼電器或固態開關。各種類型的固態開關可被使用,包括例如電晶體、閘流體、光耦合電晶體(例如光耦合金氧半導體場效應電晶體)等等。不需要全部開關都是同一類型。例如,一第一類型的開關(例如機電繼電器)可被用於高電流線(例如電源線),而一第二類型的開關(例如電晶體)可被用於較低電流線(例如信號線)。該等開關可由被提供至該等半導體裝置的不同電壓位準供電。例如,一主動開關可由允許經過信號超出被測裝置的正常電壓限制(例如,低於接地電壓的一信號電壓或高於被提供至半導體裝置的正供電軌的一信號電壓)的一電源被供電。這可有助於導通測試,例如,如下文進一步所述。
判定半導體裝置中之不合格者的各種方法可被使用。例如,該等半導體裝置中之不合格者可藉由測試該等半導體裝置而被判定。測試可藉由透過探針向半導體裝置提供測試信號,且檢查從半導體裝置透過探針接收的回應信號而被執行。該等測試信號可由探針卡總成產生(例如,使用配置於探針卡總成上的測試電路(未示於圖中)),或測試信號可由一測試器產生,且透過電子介面210被提供至探針卡總成(電子介面210可類似於電子介面110)。關於不合格裝置之資訊可透過測試器介面被報告至探針卡總成。因此,該測試電路及該測試介面各提供用於判定諸半導體裝置中一不合格者之手段的範例。
如另一範例,諸裝置的已知不良者之一圖樣可被提供至探針卡總成。例如,晶圓級測試可被執行,且諸裝置的已知不良者的一晶圓圖樣被產生。該測試可使用探針卡總成被執行,或可使用一包含一不同探針卡總成的不同測試站被執行。諸裝置中已知不良者之圖樣可由探針卡總成例如,透過電子介面210被接收。如果需要,探針卡總成可包括一記憶體216,用於儲存諸裝置之已知不良者之圖樣。因此,接收諸裝置之已知不良者之一圖樣提供另一判定諸裝置中一不合格者之手段的另一範例。可供選擇地,或附加地,該記憶體可被用以儲存識別藉由探針卡總成被檢測為不合格的(例如透過功能測試、過流等等)半導體裝置的故障資訊。電子介面210可包括通信介面,以允許探針卡總成與一測試器之間交換故障資訊及/或晶圓圖樣。
一不合格半導體裝置可以各種方法被檢測。例如,一不合格半導體裝置可在測試期間由於回應信號上的誤差(例如,固定0、固定1,或短接在一起的端子)而藉由配置於探針卡上的測試電路或測試器被檢測。如另一範例,一不合格半導體裝置可由於在一端子(例如,一短路電源端子)上的過度電源消耗或藉由缺乏導通(例如,一開路)而被檢測。因此,如果需要,在探針卡總成上的測試裝置206可包括檢測開路與短路的測試電路。
例如,第3圖是依據本發明之一些實施例的一探針卡總成300的電路簡圖,其包括過流檢測器320及一導通檢測器322。該導通檢測器是一導通測試器之範例。探針卡總成300可包括大體類似於探針卡總成200的特徵(例如探針302、電氣互連308、電子介面310、開關312及匯流排314可類似於探針202、電氣互連208、電子介面210、開關212及匯流排214)。探針卡總成300可被類似於探針卡總成200機械安排(例如探針卡總成300可包括一或一以上基板,組件,諸如探針302、測試裝置306、電子介面310等等可被置於其上)。如果需要,探針卡總成300可包括一記憶體(例如,就像上述記憶體216),用於儲存不合格裝置之一圖樣及故障資訊。
測試裝置306可包括與一些或全部開關312相關聯的過流檢測器320。當過流被形成時,過流檢測器320可檢測,且導致關聯開關312開斷。另外,當過流在一不合格半導體裝置之一端子上被檢測到時,對應該不合格半導體裝置之全部端子的開關可被打開以完全斷開該不合格半導體裝置。例如,諸開關之控制可與過流檢測器透過控制電路318配合。
一或以上導通檢測器322也可被包括在探針卡總成上。例如,各測試裝置306可包括一導通檢測器(如圖所示),或一導通檢測器可被提供在探針卡總成上,且被選擇性地連接至各該匯流排。因此,如果需要,一導通檢查將藉由將導通檢測器322相繼連接至各探針302(例如,透過在控制電路318控制下的開關312)並確認該探針與對應端子接觸而被執行。該導通檢測器可藉由提供一足夠電壓及電流來操作,以正向偏壓一被包括在該半導體裝置輸入電路中的保護性二極體。當一開路出現時(例如,由於一故障半導體裝置或一探針與對應端子之間的接觸欠佳),很小或沒有電流流動。因此,一開路之檢測(由於一不合格半導體裝置或一探針與對應端子之間的缺乏電接觸)可被獲得。
為了提供一足夠電壓來正向偏壓該半導體裝置的一保護性二極體,導通檢測器322可被提供一超過如上所述被提供至該半導體裝置的電壓供應。例如,該導通檢測器可被提供允許產生接地電壓下大約0.6伏特(或可供選擇地,正供電軌以上大約0.6伏特)的一電壓的電源,以在該半導體裝置內的一保護性二極體上提供一正向偏壓。導通檢測器的供電電壓被形成在探針卡總成上,例如使用下文進一步描述的技術達成。
作為在探針卡上包括導通檢測器322的一選擇,一測試器可被用以提供藉由將導通測試信號提供至探針卡的導通測試。開關312可被用以依需將來自測試器的導通測試信號切換至不同探針。
導通測試可有助於減少錯誤測試結果(例如,當在一DUT與探針卡總成之間存在一互聯問題時,相反,錯誤地將一DUT報告成不合格)的發生率。例如,一探針卡總成可與一晶圓相接觸,且一導通測試針對與一對應端子接觸的每一探針被執行。如果所有連接皆存在,附加測試(例如預燒測試)可被執行。如果一些連接不存在,探針卡總成相對於晶圓之調整可被執行,且導通測試被重複。例如,不存在連接的某些形態可指示探針卡總成與晶圓之間有對齊問題。因此,當連接不存在時,探針卡總成(例如自動或用手)、晶圓(例如移動一晶圓在其上被測試的夾片台)或兩者之調整可被執行。
作為一特定範例,一晶圓可向上朝探針卡總成移動,直到一最初接觸被感測到。該晶圓可進而移動更靠進探針卡總成(增加探針與端子之間的壓力),直到導通測試指示一充分數目的連接存在,或某些其他預定義準則(例如一最大位移等等)被達到為止。
導通檢測器322也可被用於執行探針卡總成300的自測,例如以檢測短路、開路或兩者。探針302之間、電連接308之間,及電子介面310內的短路可被檢測到。例如,導通檢測器322可被連接至數對探針(例如,透過開關302或在控制電路318控制之下)。導通可因此指示一短路的存在。作為一較特定範例,為了測試N個探針,導通檢測器可被連接以對N個探針的第一個施加一電壓,且剩餘N-1探針可被接地。如果電流流動,這可指示在二或二以上探針之間的一短路。如果沒有電流流動,該測試可藉由對該N探針的一第二個施加一電壓且將剩餘N-1探針(如果需要,或N-2,因為該等探針之第一個已被檢測而可被忽略)接地而繼續。該過程可重複,直到全部N個探針相對於其他探針的短路已經被檢測。類似短路測試可針對電子介面被執行,檢測電子介面之各線路。
為了檢測電子介面310上的開路,一短路裝置可被使用,其將電子介面的全部個別線路連接至一共用電通路(例如,一地面)。一個別線路對共用電通路缺乏導通指示一開路。為了檢測探針302上的開路,一短路晶圓可與探針接觸,且導通以一類似方式對各探針被驗證。管理自測可藉由控制電路318,或藉由配置於探針卡上的附加電路(未示於圖中),諸如一微處理器或微控制器被執行。因此該探針卡自測可被執行,而不使用外部主動電子設備。自測時間可藉由例如使用一個以上導通檢測器由並行執行多個測試而被減少。
雖然探針總成300被繪示成包括過流檢測器320及導通檢測器322,但這並非必需者。在一些實施例中,一探針卡總成可包括一者而不包括另一者(例如,包括過流檢測器而不包括導通檢測器,反之亦然)。另外,過流檢測器320不需要對應每一探針302被提供,且可被提供不及於全部探針302。
附加電路也可被包含在探針卡上,這有助於執行晶圓級預燒及其他測試。例如,在預燒測試期間,雖然在晶圓上的半導體裝置之功能測試可被執行,此測試不需以半導體裝置的全操作速度執行。因此,減少的信號邊緣速度可被用於探針卡總成,有助於進一步減少探針卡總成之成本。
例如,第4圖是依據本發明之一些實施例的一探針卡總成400之示意圖,其在測試裝置406中包括轉換速率轉換器424。探針卡總成400可包括大體類似於探針卡總成200、300的特徵(例如探針402、電氣互連408、電子介面410、開關412、匯流排414,及控制電路418可能類似於探針202、302,電氣互連208、308,電子介面210、310,開關212、312,匯流排214、314,及控制電路218、318)。探針卡總成400可被機械配置成類似於探針卡總成200、300(例如,探針卡總成400可包括一或一以上基板,組件諸如探針402、測試裝置406、電子介面410等等被配置於其上)。如果需要,探針卡總成400可包括一記憶體(例如記憶體216),以提供儲存不合格裝置之圖樣及/或故障資訊。如果需要,探針卡總成400也可包括過流檢測器、導通檢測器,或兩者,如前文所述。
轉換速率轉換器424可被包括用於向DUTs之信號端子提供輸入或輸出信號的信號線(例如匯流排414b)。例如,轉換速率轉換器可將被提供至一DUT或來自DUT的高速輸入輸出信號在電氣互連408上轉換成較低邊緣率信號。向DUTs的電源端子提供電源的電源線(例如匯流排414a)不需要轉換速率轉換器。
轉換速率轉換器424可被組配成增加從電氣互連408傳遞到將輸入或輸出信號提供至被測裝置的探針402的一電子信號之轉換速率。換句話說,由探針卡總成上測試電路或測試器產生的一信號可具有一低轉換速率,其在經由探針與一DUT端子之間的連接傳遞至該DUT之前藉由轉換速率轉換器被增加。相反地,轉換速率轉換器424可減少從探針402傳遞到電氣互連408的一電子信號之轉換速率。換句話說,由DUZT產生的一高轉換速率信號可透過端子及探針連接被接收,且被轉換成一低轉換速率信號,該信號被傳遞至測試器或探針卡總成上之測試電路。藉由在一探針卡總成上使用較低轉換速率信號,減少的串音可被獲得,進而允許較廉價的電路板佈局。例如,使用較低轉換速率信號可允許使用特殊介電材料,避免了阻抗控制、特殊通孔及信號層。較低轉換速率信號可在預燒測試期間被使用,因為此測試不需以高速被執行。作為一特定範例,一DUT可能夠以數百兆赫速率甚至以十億赫速率操作。然而,在測試中燒期間的信號躍遷速率不需高於數百兆赫。因此,該DUT提供的轉換速率與使用在探針卡總成內信號上的轉換速率可以有一或一以上數量級之不同。
轉換速率轉換器可藉由當一信號躍遷時(例如,從一邏輯高位準到一邏輯低位準,反之亦然)改變信號電壓對時間的改變率而改變信號之一轉換速率。例如,藉由減慢一信號之轉換速率,該信號的高頻率成份被減少,進而有助於減少由該信號產生干擾(例如,串音)的可能。
轉換速率轉換可被執行而不需改變穩定狀態輸入及輸出電壓。例如,對於一邏輯信號而言,邏輯高與邏輯低電壓位準可被維持。在此一情況中,當轉換速率被增加時,邏輯位準之間的躍遷可導致新邏輯位準在轉換速率轉換器之輸出比輸入更快被達成。相反地,當一轉換速率被減少時,邏輯位準之間的一躍遷可導致新的邏輯位準在轉換速率轉換器的輸出比輸入更慢被達成。
如果需要,除了轉換速率轉換之外,電壓位準轉換也可被包括在探針卡總成中。例如,用於一DUT上的低電壓擺動信號,當從該DUT傳遞到一測試器時(或探針卡總成上的測試電路)可被放大,且用於探針卡總成上的高電壓擺動信號,當從該測試器(或探針卡總成上的測試電路)傳遞至該DUT時,可被衰減。例如,該等轉換速率轉換器也可包括放大器及衰減器,以調整透過轉換速率轉換器傳遞的信號電壓位準。這可有助於增加探針卡總成上的抗擾性,再次允許較低成本電路板佈局技術被使用。作為一特定範例,DUT使用的電壓差可僅是邏輯0與邏輯1之間電壓差的十分之幾。此小電壓差可被轉換成探針卡總成上數伏特的電壓差。
探針卡總成之佈局也可藉由在探針卡總成上提供電源轉換器而被簡化。例如,許多DUTs使用可能不同於使用在探針卡總成上之供電電壓的多重供電電壓對測試裝置供電。在探針卡總成內包括分佈電源轉換可允許一減少數目的電源面被使用於探針卡總成中。
例如,第5圖是依據本發明之一些實施例,在測試裝置506中包括電源轉換器524的一探針卡總成500的示意圖。探針卡總成500可包括大致上類似於探針卡總成200、300、400的特徵(例如探針卡502、電氣互連508、電子介面510、開關512、匯流排514及控制電路518可類似於探針202、302、402,電氣互連208、308、408,電子介面210、310、410,開關212、312、412,匯流排214、314、414,及控制電路218、318、418)。探針卡總成500可被機械安排成類似於探針卡總成200、300、400(例如探針卡總成500可包括一或一以上基板,其上配置有組件諸如探針502、測試裝置506、電子介面510等等)。探針卡總成500也可包括諸特徵,諸如上述一記憶體216、過流檢測器320、導通檢測器322及轉換速率轉換器424的任一結合。如果需要,探針卡總成500可包括一記憶體(例如,像上文所述之記憶體216),用於儲存不合格裝置之一圖樣及故障資訊。
電源轉換器524可接收一電源輸入530且提供用於測試裝置506的內部電源,且向對應於電源端子的探針502a提供電源輸出以對DUTs供電。如上所述,開關512可提供用於從電源轉換器524斷開探針502(例如,當一不合格DUT被檢測到時)。如果需要,電源轉換器524可包括電壓轉換、電壓調節、遠端感測,及過流檢測/保護中的任一項。如果需要,電壓/電流上升及下降也可被提供於電源轉換器524中。電源轉換器之操作可由控制電路518控制。
電源轉換器524的電源輸入530可由各種來源提供。例如,電源輸入可以是一其中使用探針卡總成500的一測試器或測試站提供的不規則大功率。作為另一範例,電源輸入530可由一被介接探針卡總成的外部電源供應提供。作為又一範例,電源輸入可以是來自一針對一預定義輸出電壓被程式化的測試器的輸出信號。
各種技術科被用於電源轉換器524中以將電源輸入530轉換成DUTs使用的電壓/電流。例如,功率轉換器524可包括由控制電路518控制的可程式電源供應。作為另一範例,電源轉換器524可包括高效率DC-DC轉換器。
使用電源轉換器524以產生被供應至晶圓上半導體裝置的電源,信號可有助於簡化探針卡總成之佈局。例如,一信號電源面可被用以將電源分佈在探針卡總成的一整個印刷電路板上。該電源可藉由測試裝置506被轉換成實際上由測試裝置及DUTs使用的多重電壓/電流。
雖然各種特徵,諸如記憶體、過流檢測、導通檢測、轉換速率轉換及電源轉換在上文被描述於各種實施例中,在第2-5圖中,必須要瞭解一探針卡總成可包括上述特徵之其他結合。如上所述,在第2-5圖中任一圖中的一探針卡總成可包括來自其他圖示中一或多者的一或一以上特徵。換句話說,一探針卡總成之實施例可包括第2-5圖中所示特徵中任一或一以上的結合。
如上所述,在探針卡總成上包括開關允許缺陷DUTs被斷開。這允許匯流連接的信號連接被使用,大大減少探針卡總成上的互連數目。這進而使得較少的昂貴組件(例如連接器、印刷電路板等等)被用於探針卡總成成為可能。
例如,第6圖提供依據本發明之一些實施例的一探針卡總成之側視圖。探針卡總成600包含複數個探針基板604,複數個探針602被置於其上。該等探針被安排成接觸一晶圓上半導體裝置之端子,例如如上文第1圖所示。探針基板604可被機械及電耦接至一電路板606。例如,探針基板604可相對於電路板606及/或彼此以一可調整方向被安裝。
測試裝置610可被配置於電路板上。測試裝置可包括主動電子電路,例如,開關、過流檢測器、導通檢測器、轉換速率轉換器,及電源轉換器。可被包括在一測試裝置中的主動電子電路之各種範例被繪示於第2-5圖且在上文中被描述。測試裝置610可提供探針602與互連608之間的連接。例如,互連608可包括如上所述的匯流排。互連608可被配置於電路板之表面或內層上(例如,互連可包含印刷電路板跡線及導通孔)。
一連接器612也可被配置於電路板606上。該連接器可提供測試裝置610與一外部裝置(例如一測試器)之間的電子介面,例如如上所述。藉由使用匯流連接,與連接器612接觸的互連608數目可被減少,有助於減少探針卡總成之成本。
測試裝置610在探針卡總成600上有各種不同安排可被使用。例如,各測試裝置可對應於欲被測試之晶圓上的一單一半導體裝置(例如,如上文第2-5圖所示)。例如,對於具有二十輸入/輸出端子的一半導體裝置而言,該測試裝置可包括二十開關,允許各該對應該二十輸入/輸出端子的二十探針被可供選擇地連接或斷開。如另一範例,一半導體裝置可具有許多端子對應同一功能(例如,多個電源及接地引腳)。在此一情況中,對應同一功能的探針可在探針卡總成上被連接在一起,且被連接至一單一共用開關。因此,開關數目可少於探針數目。
可供選擇地,各測試裝置610可適應在一晶圓上欲被測試的多個半導體裝置。例如,一測試裝置610可包括足夠的開關機及其他電路,以連接至對應於晶圓上欲被測試的二、四或某些其他數目半導體裝置的探針。
雖然測試裝置610被繪示成被配置於電路板206之頂部(與探針基板604及探針602相對之側),但這不是必需的。例如,測試裝置610可供選擇地被配置於探針基板604上,或被配置於另一被連接至電路板606的基板上(例如一子卡)。
一用於使用一探針卡總成(例如上述第1-6圖所描述的任一探針卡總成及其變化)的過程以流程圖形式被繪示於第7圖中。該大體以700指示的過程可包括獲得具有測試裝置及複數個探針的一探針卡總成702。該等探針可經由配置於該測試裝置中的開關被連接至該探針卡總成之內部連接。一或一以上該等內部連接可以是匯流排。該等測試裝置也可包括過流檢測器、導通檢測器、轉換速率轉換器及電源轉換器中任一項,例如上文中所述。
過程700也可包括在諸探針中的數個探針與一半導體晶圓702之間形成電連接。例如,該晶圓可被與探針卡總成的諸探針實體接觸。該晶圓可包括複數個被配置於該晶圓上的半導體裝置。該等電連接可因此在探針與半導體裝置的對應端子之間被形成。如上所述,例如由於未對齊之故,並非全部探針將總是起初即接觸對應端子。在此一情況中,導通測試可被執行,且半導體晶圓相對於探針卡總成被作成調整,例如上文中所述。
過程700中的另一操作可以是在一半導體裝置上執行一測試,以識別半導體裝置的一不合格者706。各種測試可被執行。例如,測試可包括導通測試、過流測試、功能測試、預燒測試等等。如果需要,如上所述,晶圓與探針卡總成之相對位置可根據導通測試結果作成調整。
過程700也可包括斷開半導體裝置中不合格者。例如,探針卡總成上包括之測試裝置中的開關可被開斷,以斷開對應不合格半導體裝置之端子的探針。即便僅在半導體裝置之一端子上檢測出一不合格者,開關可被開斷以斷開不合格半導體裝置之全部端子。
作為執行一測試以識別半導體裝置中一不合格者706的替代方式,該複數個半導體裝置中已知不合格者之一圖樣可被提供至探針卡總成。使用半導體裝置之該已知不合格者圖樣,開關可被開斷以斷開不良裝置。
雖然本發明之特定實施例及應用已被描述於此說明書中,此等實施例及應用僅是示範性的,且有許多可行的變化。因此,本發明並不意圖被限制於此等實施例及應用或該等示範性實施例及應用在本文中操作或被描述之方式。例如,繪示於一實施例中的特徵可與另一實施例中所示特徵結合。因此,除了下文闡述的申請專利範圍之外本發明並不意圖被限制。
100、200、300、400、500、600...探針卡總成
102、202、302、402、502、502a、602...探針
104、204、604...基板
106、206、306、406、506、610...測試裝置
108、208、308、408、508、608...互連
110、210、310、410、510...電子介面
150...晶圓
152...半導體裝置
152a...不合格被測裝置(DUT)
154...輸入/輸出端子
212~212c、312、412、512...開關
214、314、414~414b、514...匯流排
214a...第一匯流排
214b...第二匯流排
216...記憶體
218、318、418、518...控制電路
220...控制線
320...過流檢測器
322...導通檢測器
424...轉換速率轉換器
524...電源轉換器
530...電源輸入
606...電路板
612...連接器
700...過程
702~708...步驟
第1圖是依據本發明之一些實施例,與一晶圓接觸的一探針卡總成之圖解。
第2圖是依據本發明之一些實施例,一探針卡總成之示意圖。
第3圖是依據本發明之一些實施例,一探針卡之一供選擇佈置之電路簡圖。
第4圖是依據本發明之一些實施例,一探針卡之供選擇佈置之電路簡圖。
第5圖是依據本發明之一些實施例,探針卡之供選擇佈置之電路簡圖。
第6圖是依據本發明之一些實施例,一探針卡總成之圖解。
第7圖是依據本發明之一些實施例,使用一探針卡總成之製程的流程圖。
152a...不合格被測裝置(DUT)
200...探針卡總成
202...探針
204...基板
206...測試裝置
208...互連
210...電子介面
212~212c...開關
214...匯流排
214a...第一匯流排
214b...第二匯流排
216...記憶體
218...控制電路
220...控制線

Claims (20)

  1. 一種用於測試半導體晶粒的探針卡總成,該探針卡總成包含:一剛性基板;一至一測試器的電氣介面;數組探針,被配置於該基板上,各組探針包含安排成接觸該等半導體晶粒中的一半導體晶粒之多數端子的多數探針,其中各組探針係安排成接觸該等半導體晶粒中的一不同半導體晶粒之多數端子;複數個開關,將該等探針中的數個探針與至該電氣介面的電氣互連件互連;一過流檢測器構件,用於檢測在該等半導體晶粒中的一不合格半導體晶粒之該等端子的其中一者之過流;及一用於回應於檢測在該等半導體晶粒中的該不合格半導體晶粒之該等端子的其中一者之過流的該過流檢測器構件來控制該等開關的構件,以將該組探針中對應於該等半導體晶粒中之該不合格半導體晶粒之該等端子的所有的多數探針斷開。
  2. 如申請專利範圍第1項所述之探針卡總成,進一步包含用於經由該電氣介面接收該複數個半導體晶粒之已知合格者的一對映圖之裝置,其中該用於控制該等開關之構件進一步將對應於該複數個半導體晶粒中之該已知不合格者之該等端子的所有的多數探針自該等電氣互 連件斷開。
  3. 如申請專利範圍第1項所述之探針卡總成,進一步包含用以執行該電氣介面與該等探針之間之電通路的一導通檢查(continuity check)的構件。
  4. 如申請專利範圍第1項所述之探針卡總成,進一步包含一記憶體,被組配來儲存識別該複數個半導體裝置中之該不合格者的故障資訊。
  5. 如申請專利範圍第1項所述之探針卡總成,進一步包含一通信介面,被組配來在該探針卡總成與一測試器之間傳達故障資訊,該故障資訊包含該複數個半導體裝置之該不合格者之識別資訊。
  6. 如申請專利範圍第1項所述之探針卡總成,其中該等電氣互連件包含一電源匯流排及一信號匯流排。
  7. 如申請專利範圍第1項所述之探針卡總成,進一步包含一電源轉換器,被組配來執行在一被提供至該探針卡總成的輸入電源與被供應至該等半導體晶粒的電源之間的一電源轉換。
  8. 如申請專利範圍第1項所述之探針卡總成,其中該等開關是擇自於下列所組成的群組:一機電繼電器、一電晶體、一閘流體,及一光耦合場效應電晶體。
  9. 一種用於測試配置於一晶圓上的複數個半導體裝置的探針卡總成,其中各半導體裝置包含複數個輸入/輸出端子,該探針卡總成包含:一剛性基板; 一電氣介面;複數個探針,被配置於該基板上,且被安排成接觸該等輸入/輸出端子中的數個端子;複數個開關,將該等探針中的數個探針互連至電氣互連件,其中該等電氣互連件包含一電氣匯流排;及一用於控制該等開關的構件,使得各個對應於該複數個半導體裝置中之一不合格者之輸入/輸出端子的探針能與該等電氣互連件斷開;其中該等電氣互連件被電連接至該電氣介面且包含:一第一電氣匯流排,透過該等複數個開關中之複數個第一開關被互連至該等半導體裝置的輸入/輸出端子中的數個第一端子;及一第二電氣匯流排,透過該等複數個開關中之複數個第二開關被互連至該等半導體裝置的輸入/輸出端子中的數個第二端子,其中當該複數個半導體裝置之該不合格者的故障在該第一電氣匯流排被檢測出時,對應該複數個半導體裝置中之該不合格者的該等第二開關中的數個開關被開啟,以使該複數個半導體裝置中之該不合格者自該第二電氣匯流排斷開。
  10. 如申請專利範圍第9項所述之探針卡總成,進一步包含用於經由該電氣介面接收在該晶圓上之該複數個半導體裝置之已知不良者的一對映圖之裝置。
  11. 如申請專利範圍第9項所述之探針卡總成,進一步包含用以執行一導通檢查的構件。
  12. 如申請專利範圍第9項所述之探針卡總成,進一步包含一過流檢測器構件,用於檢測該複數個半導體裝置中的一不合格者。
  13. 如申請專利範圍第9項所述之探針卡總成,進一步包含一記憶體,被組配來儲存識別該複數個半導體裝置中之該不合格者的故障資訊。
  14. 如申請專利範圍第9項所述之探針卡總成,進一步包含一通信介面,被組配來在該探針卡總成與一測試器之間傳達故障資訊,該故障資訊包含該複數個半導體裝置之該不合格者之識別資訊。
  15. 如申請專利範圍第9項所述之探針卡總成,其中該等電氣互連件包含一電源匯流排及一信號匯流排。
  16. 如申請專利範圍第9項所述之探針卡總成,進一步包含一電源轉換器,被組配來執行在一被提供至該探針卡總成的輸入電源與被供應至該等半導體晶粒的電源之間的一電源轉換。
  17. 如申請專利範圍第9項所述之探針卡總成,其中該等開關是擇自於下列所組成的群組:一機電繼電器、一電晶體、一閘流體,及一光耦合場效應電晶體。
  18. 一種用於測試一具有複數個端子配置於其上的半導體晶圓之半導體晶粒的探針卡總成,該探針卡總成包含:一剛性基板; 一至一測試器的電氣介面,用以控制該等半導體晶粒的測試;複數個探針,被配置於該基板上,且被安排成接觸該等半導體晶粒的該複數個端子之多個對應者;一導通測試器構件,用於測試至該測試器的該電氣介面與該等探針其中一者之間的一電通路之短路故障以及該電通路中之開路故障;及複數個開關,將該複數個探針互連至該導通測試器構件,該等開關使得該導通測試器構件能被電連接至該複數個探針的一選定者;其中該導通測試器構件係用於測試至該測試器的該電氣介面與該等探針其中一者之間的該電通路之該短路故障及該開路故障,同時該等探針係自該等半導體晶粒之該等端子斷開。
  19. 如申請專利範圍第18項所述之探針卡總成,進一步包含用於使用該導通測試器構件執行該探針卡總成之一自測的構件。
  20. 如申請專利範圍第18項所述之探針卡總成,其中該等開關是擇自於下列組成的群組:一機電繼電器、一電晶體、一閘流體,及一光耦合場效應電晶體。
TW099126465A 2009-08-18 2010-08-09 晶圓級探針卡總成 TWI518332B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/543,386 US8400176B2 (en) 2009-08-18 2009-08-18 Wafer level contactor

Publications (2)

Publication Number Publication Date
TW201111802A TW201111802A (en) 2011-04-01
TWI518332B true TWI518332B (zh) 2016-01-21

Family

ID=43604838

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099126465A TWI518332B (zh) 2009-08-18 2010-08-09 晶圓級探針卡總成

Country Status (5)

Country Link
US (1) US8400176B2 (zh)
JP (1) JP2013527426A (zh)
KR (1) KR101822980B1 (zh)
TW (1) TWI518332B (zh)
WO (1) WO2011022301A2 (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012189396A (ja) * 2011-03-09 2012-10-04 Mitsubishi Electric Corp Icチップ、半導体部品、検査用プローブ、ハンディマルチテスター、及び通信装置
CN102680745A (zh) * 2011-03-10 2012-09-19 致茂电子股份有限公司 电子元件测试系统及其切换装置
WO2013051515A1 (ja) * 2011-10-03 2013-04-11 国立大学法人筑波大学 プローブカード及びノイズ測定装置
TWI417557B (zh) * 2011-11-03 2013-12-01 Global Unichip Corp 電子測試系統與相關方法
US9182440B1 (en) * 2012-01-30 2015-11-10 Marvell International Ltd. Pressure activated high density switch array
US9379029B2 (en) * 2012-07-18 2016-06-28 Toyota Jidosha Kabushiki Kaisha Inspection apparatus, inspection system, inspection method of semiconductor devices, and manufacturing method of inspected semiconductor devices
TWI497086B (zh) * 2013-09-05 2015-08-21 Chroma Ate Inc Test System and Method of Semiconductor Packaging Component with Open Circuit Test
CN103984247B (zh) * 2014-04-14 2016-08-17 美的集团股份有限公司 可执行脚本家电设备的控制方法及装置
WO2016033303A1 (en) * 2014-08-28 2016-03-03 Seek Thermal, Inc. Radiometric test and configuration of an infrared focal plane array at wafer probe
US9784788B2 (en) * 2015-11-27 2017-10-10 Micron Technology, Inc. Fault isolation system and method for detecting faults in a circuit
EP3185026B1 (en) * 2015-12-23 2020-10-28 IMEC vzw Probing device for testing integrated circuits
KR102620433B1 (ko) * 2016-09-30 2024-01-03 세메스 주식회사 웨이퍼 맵의 형성 방법
CN107478980A (zh) * 2017-08-04 2017-12-15 深圳市新国都支付技术有限公司 一种pos机主板自动化测试方法和电路
TWI699539B (zh) * 2018-12-28 2020-07-21 新唐科技股份有限公司 輸出輸入針腳異常偵測系統及其方法
TWI708305B (zh) * 2020-03-31 2020-10-21 利亙通國際有限公司 晶圓製程良率分析之大量取樣測試的改良方法
US11486921B2 (en) * 2020-04-03 2022-11-01 International Business Machines Corporation Protection adapter for oscilloscope probes
KR20210143471A (ko) 2020-05-20 2021-11-29 삼성전자주식회사 프로브 카드 검사 장치
TW202316120A (zh) * 2021-10-01 2023-04-16 致茂電子股份有限公司 晶圓檢測方法與檢測設備

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3135378B2 (ja) 1992-08-10 2001-02-13 ローム株式会社 半導体試験装置
US5363038A (en) 1992-08-12 1994-11-08 Fujitsu Limited Method and apparatus for testing an unpopulated chip carrier using a module test card
KR970010656B1 (ko) 1992-09-01 1997-06-30 마쯔시다 덴기 산교 가부시끼가이샤 반도체 테스트 장치, 반도체 테스트 회로칩 및 프로브 카드
JPH07115113A (ja) 1993-08-25 1995-05-02 Nec Corp 半導体ウエハの試験装置および試験方法
US6184053B1 (en) 1993-11-16 2001-02-06 Formfactor, Inc. Method of making microelectronic spring contact elements
US6064213A (en) 1993-11-16 2000-05-16 Formfactor, Inc. Wafer-level burn-in and test
JP3443947B2 (ja) 1994-07-22 2003-09-08 株式会社デンソー バーンイン専用ウェハおよびそれを用いたバーンイン方法
JP2725615B2 (ja) 1994-10-31 1998-03-11 日本電気株式会社 集積回路試験装置
US5600257A (en) 1995-08-09 1997-02-04 International Business Machines Corporation Semiconductor wafer test and burn-in
JP3188876B2 (ja) 1997-12-29 2001-07-16 インターナショナル・ビジネス・マシーンズ・コーポレ−ション プロダクト・チップをテストする方法、テスト・ヘッド及びテスト装置
US6246250B1 (en) * 1998-05-11 2001-06-12 Micron Technology, Inc. Probe card having on-board multiplex circuitry for expanding tester resources
JP2000162284A (ja) * 1998-12-01 2000-06-16 Mitsubishi Electric Corp 半導体集積回路
US6499121B1 (en) * 1999-03-01 2002-12-24 Formfactor, Inc. Distributed interface for parallel testing of multiple devices using a single tester channel
US6400173B1 (en) 1999-11-19 2002-06-04 Hitachi, Ltd. Test system and manufacturing of semiconductor device
US6724209B1 (en) * 2000-04-13 2004-04-20 Ralph G. Whitten Method for testing signal paths between an integrated circuit wafer and a wafer tester
WO2002067279A2 (en) * 2000-12-22 2002-08-29 Ixys Corporation Hot-swap protection circuit
US6856150B2 (en) 2001-04-10 2005-02-15 Formfactor, Inc. Probe card with coplanar daughter card
US7388424B2 (en) 2004-04-07 2008-06-17 Formfactor, Inc. Apparatus for providing a high frequency loop back with a DC path for a parametric test
US8581610B2 (en) 2004-04-21 2013-11-12 Charles A Miller Method of designing an application specific probe card test system
US7307433B2 (en) 2004-04-21 2007-12-11 Formfactor, Inc. Intelligent probe card architecture
US7245134B2 (en) 2005-01-31 2007-07-17 Formfactor, Inc. Probe card assembly including a programmable device to selectively route signals from channels of a test system controller to probes
US7609080B2 (en) * 2005-03-22 2009-10-27 Formfactor, Inc. Voltage fault detection and protection
US7279911B2 (en) 2005-05-03 2007-10-09 Sv Probe Pte Ltd. Probe card assembly with dielectric structure
US20070200571A1 (en) * 2006-02-16 2007-08-30 Kevin Quinn Verifying individual probe contact using shared tester channels
US7649366B2 (en) 2006-09-01 2010-01-19 Formfactor, Inc. Method and apparatus for switching tester resources
US7888955B2 (en) 2007-09-25 2011-02-15 Formfactor, Inc. Method and apparatus for testing devices using serially controlled resources
US7977959B2 (en) 2007-09-27 2011-07-12 Formfactor, Inc. Method and apparatus for testing devices using serially controlled intelligent switches
US20090164931A1 (en) 2007-12-19 2009-06-25 Formfactor, Inc. Method and Apparatus for Managing Test Result Data Generated by a Semiconductor Test System

Also Published As

Publication number Publication date
KR101822980B1 (ko) 2018-01-29
US20110043233A1 (en) 2011-02-24
JP2013527426A (ja) 2013-06-27
US8400176B2 (en) 2013-03-19
KR20120062798A (ko) 2012-06-14
WO2011022301A2 (en) 2011-02-24
WO2011022301A3 (en) 2011-06-09
TW201111802A (en) 2011-04-01

Similar Documents

Publication Publication Date Title
TWI518332B (zh) 晶圓級探針卡總成
JP6496292B2 (ja) テスタのドライブおよび測定能力を広げる方法
KR101240238B1 (ko) 반도체 디바이스 테스터용 인터페이스 장치
US8896336B2 (en) Testing techniques for through-device vias
EP2901168B1 (en) Methods of testing a semiconductor structure
US9391447B2 (en) Interposer to regulate current for wafer test tooling
US7479793B2 (en) Apparatus for testing semiconductor test system and method thereof
US7782688B2 (en) Semiconductor memory device and test method thereof
US8427187B2 (en) Probe wafer, probe device, and testing system
JP2008545949A (ja) 電圧故障検出保護
TWI442052B (zh) 用於使用串列控制智慧型開關來測試元件之方法及裝置
JP7109167B2 (ja) プローブカード、及びそれを含むテスト装置
KR20020028159A (ko) 전자 회로용 대량 병렬 인터페이스
WO2009144608A1 (en) Detection circuitry for detecting bonding conditions on bond pads
US8624615B2 (en) Isolation circuit
US8749260B2 (en) Test wafer unit and test system
JP5319907B2 (ja) ソケット基板上にスイッチ素子を有するテスト装置
KR102242257B1 (ko) 반도체검사장비 디바이스 인터페이스 보드 및 그 운용방법
KR20100021171A (ko) 프로브 카드 모듈 및 이를 구비한 반도체 테스트 장치

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees