TWI477746B - 溫度不敏感之測試裝置與方法 - Google Patents

溫度不敏感之測試裝置與方法 Download PDF

Info

Publication number
TWI477746B
TWI477746B TW102148910A TW102148910A TWI477746B TW I477746 B TWI477746 B TW I477746B TW 102148910 A TW102148910 A TW 102148910A TW 102148910 A TW102148910 A TW 102148910A TW I477746 B TWI477746 B TW I477746B
Authority
TW
Taiwan
Prior art keywords
test
generating
sequence
temperature
receiving
Prior art date
Application number
TW102148910A
Other languages
English (en)
Other versions
TW201525424A (zh
Inventor
Ching Yao Su
Liang Wei Huang
Shih Wei Wang
Sheng Fu Chuang
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to TW102148910A priority Critical patent/TWI477746B/zh
Priority to US14/531,612 priority patent/US9678146B2/en
Application granted granted Critical
Publication of TWI477746B publication Critical patent/TWI477746B/zh
Publication of TW201525424A publication Critical patent/TW201525424A/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2836Fault-finding or characterising
    • G01R31/2837Characterising or performance testing, e.g. of frequency response
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2836Fault-finding or characterising
    • G01R31/2839Fault-finding or characterising using signal generators, power supplies or circuit analysers
    • G01R31/2841Signal generators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/242Testing correct operation by comparing a transmitted test signal with a locally generated replica
    • H04L1/243Testing correct operation by comparing a transmitted test signal with a locally generated replica at the transmitter, using a loop-back

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Environmental & Geological Engineering (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Description

溫度不敏感之測試裝置與方法
本發明是關於測試裝置與方法,尤其是關於溫度不敏感之測試裝置與方法。
一般而言,一電路(例如一測試電路)於運作時需利用預設之參數來達到預期之運作效能,然而,隨著外部條件(例如環境溫度)或內部條件(例如工作電壓)的改變,該些預設參數可能不再是最佳參數,亦即若該電路繼續依據該些預設參數來運作,將無法達到預期之效能,因此,當外部或內部條件有所變化,該電路需相對應地擷取更新後之參數或調整該些預設參數以維持效能。依據目前技術,該電路可利用一映照表來儲存一或多個條件變化下的複數個參數,再依據該條件的當前狀態從該映照表中擷取適當的參數,然而,由於一條件變化(例如溫度變化)通常是連續性的,因此若欲因應該條件變化儲存大部分的參數,該映照表將變得非常龐大,並耗用許多記憶體空間;但若該映照表僅儲存少量的參數,該電路即需利用該些參數來進行近似運算(例如內插運算),以得到新的參數供後續運作,此時不僅該些新的參數相對不精確,該近似運算亦會耗掉該電路之運作效能。
關於先前技術,請參閱專利號7,979,219之美國專利(後稱219專利)、公開號20070211643之美國專利申請(後稱643專利申請)以及申請號102129069之台灣專利申請(後稱069專利申請),其中219專利與643專利申請是透過發送特定訊號至一傳輸路徑上並藉此瞭解該傳輸路徑是否有阻抗不匹配或不正確耦接之情事;而069專利申請則是利用少數預設參數以及一偵測結果(例如一溫度偵測結果)來進行一簡化運算,藉此更新該些預設參數,以利更精準的判斷。然而,219專利與643專利申請未提及如何因應溫度變化來做適應性的調整(例如更新相關參數);069專利申請則可能存在該偵測結果因電路配置或其它因素而無法正確反映被偵測目標之特性(例如溫度特性)的情形,舉例來說,於一車用電子的應用中,由於汽車中不同位置的溫差可能甚大,因此若一溫度偵測元件與一偵測目標不夠緊鄰,該溫度偵測元件對該偵測目標的偵測結果即可能有所偏差。
鑑於先前技術之不足,本發明之一目的在於提供溫度不敏感之測試裝置與方法,以解決先前技術之問題。
本發明揭露了一種溫度不敏感之測試裝置,能夠經由一傳輸線輸出一測試訊號並產生一測試結果。依據本發明之一實施例,該測試裝置包含:一傳送端測試序列產生電路,用來產生一測試序列;一傳送電路,包含一傳送時脈產生單元、一數位至類比轉換器以及一傳送介面電路,所述傳送時脈產生單元用來產生一傳送時脈,且該傳送時脈之頻率不大於一預設頻率,所述數位至類比轉換器用來依據該傳送時脈將該測試序列轉換成一類比測試訊號,所述傳送介面電路用來依據該類比測試訊號產生一測試訊號;一接收電路,包含一接收介面電路、一接收時脈產生單元以及一類比至數位轉換器,所述接收介面電路用來接收該測試訊號之一回音訊號,所述接收時脈產生單元用來產生一接收時脈,而所述類比至數位轉換器用來依據該接收時脈取樣該回音訊號並產生一數位回音訊號;一關聯值產生電路,用來依據該測試序列以及該數位回音訊號執行一關聯運算,以產生複數個關聯值,其中該複數個關聯值包含一最大關聯值;以及一判斷電路,耦接該關聯值產生電路,用來判斷該最大關聯值與至少一門檻值之關係是否滿足至少一預設條件,據以產生一判斷結果,其中前述預設頻率使該最大關聯值的變化於該傳輸線之一溫度變化範圍內小於一預設範圍。
本發明亦揭露了一種溫度不敏感之測試方法,能夠經由一傳輸線輸出一測試訊號並產生一測試結果。該測試方法之一實施例包含下列步驟:產生一測試序列;一傳送步驟包含產生一頻率不大於一預設頻率之傳送時脈、依據該傳送時脈將該測試序列轉換成一類比測試訊號、以及依據該類比測試訊號產生一測試訊號;一接收步驟包含接收該測試訊號之一回音訊號、產生一接收時脈、以及依據該接收時脈取樣該回音訊號並產生一數位回音訊號;依據該測試序列以及該數位回音訊號執行一關聯運算,以產生複數個關聯值,其中該複數個關聯值包含一最大關聯值;以及判斷該最大關聯值與至少一門檻值之關係是否滿足至少一預設條件,據以產生一判斷結果。本實施例中,前述預設頻率能使該最大關聯值的變化於該傳輸線之一溫度變化範圍內小於一預設範圍。
有關本發明的特徵、實作與功效,茲配合圖式作較佳實施例詳細說明如下。
以下說明內容之技術用語係參照本技術領域之習慣用語,如本說明書對部分用語有加以說明或定義,該部分用語之解釋係以本說明書之說明或定義為準。
本發明之揭露內容包含一種溫度不敏感(Temperature Insensitive)之測試裝置與方法,能夠經由一傳輸線輸出一測試訊號並產生一測試結果,並能透過時脈之控制使該測試結果之變動於該傳輸線之一溫度變化範圍內小於一預設範圍。該裝置及方法可應用於一積體電路(例如一有線通訊IC)或一系統裝置(例如一車用電子裝置,如行車紀錄器、車用影音播放系統等),且在實施為可能的前提下,本技術領域具有通常知識者能夠依本說明書之揭露內容選擇等效之元件或步驟來實現該裝置與方法。由於本發明之測試裝置所包含之某些元件單獨而言可能為已知元件,因此在不影響該裝置發明之充分揭露及可實施性的前提下,以下說明對於已知元件的細節將予以節略。此外,本發明之測試方法可藉由本發明之測試裝置或其等效裝置來執行,在不影響該方法發明之充分揭露及可實施性的前提下,以下方法發明之說明將著重於步驟內容而非硬體。
為實現本發明之測試裝置與方法,本發明依據一測試序列產生前述測試訊號,並對該測試訊號之回音進行取樣,以產生一或多組接收序列,接著再依據該一或多組接收序列與一或多組測試序列做關聯(Correlation)運算,以產生前述測試結果。所述測試序列之一例為一虛擬雜訊序列(Pseudo Noise Sequence, PN Sequence)或其衍生序列,由於虛擬雜訊序列具有週期性自動關聯(Periodic Autocorrelation)的特性,本發明可利用此特性來分析複數個關聯值之變化,以得到該測試訊號與其回音訊號間的關係,並再依據該關係推衍通道響應,進而瞭解傳輸線之狀態。關於虛擬雜訊序列之詳細說明可參閱John G. Proakis之「數位通訊」(Digital Communications)(出版者:McGraw-Hill Higher Education, 2001)之13-2-4章節或其它載有該技術之說明的文獻。請注意,在實施為可能的前提下,其它類型的測試序列亦得為本發明所採用。
請參閱圖1,其係本發明之溫度不敏感之測試裝置的一實施例的示意圖。如圖1所示,測試裝置100包含:一傳送端測試序列產生電路110、一傳送電路120、一接收電路130、一關聯值產生電路140以及一判斷電路150。所述傳送端測試序列產生電路110用來產生一測試序列。所述傳送電路120用來依據上述測試序列產生一測試訊號,包含:一傳送時脈產生單元122,用來產生一傳送時脈,其頻率被限制小於一預設頻率,本實施例中,依實驗結果該預設頻率之較佳者為31.25MHz,然而該預設頻率可依環境參數(例如傳輸線類型、溫度變化範圍等)或使用者需求而加以調整;一數位至類比轉換器(Digital-to-Analog Converter, DAC)124,用來依據該傳送時脈將一或多組測試序列轉換成一類比測試訊號;以及一傳送介面電路126,用來依據該類比測試訊號產生一測試訊號,並將其輸出至一傳輸線10。所述接收電路130用來接收該測試訊號之回音,包含:一接收介面電路132,用來從傳輸線10接收該測試訊號之一回音訊號,當傳輸線10有阻抗不匹配或開路等情事,該回音訊號之強度會隨之變化,換言之,該回音訊號對應一受通道響應影響的測試訊號;一接收時脈產生單元134,用來產生一接收時脈,該接收時脈之頻率於本實施例中為該傳送時脈之頻率的M倍,其中M不小於1,例如為不小於1之整數;以及一類比至數位轉換器(Analog-to-digital Converter, ADC)136,用來依據該接收時脈取樣該回音訊號以產生一數位回音訊號,進一步而言,該數位回音訊號對應一或多組受通道響應影響的測試序列(後稱接收序列),當該數位回音訊號包含複數組接收序列時,其意味著類比至數位轉換器136依據一取樣延遲安排取樣該回音訊號以相繼產生該些接收序列,該取樣延遲安排例如是依取樣順序遞增二相鄰接收序列的時間間隔。所述關聯值產生電路140用來依據原測試序列與該數位回音訊號執行一關聯運算,以產生複數個關聯值,其中該些關聯值包含一最大關聯值用以反映當下傳輸線的特性或狀態,舉例而言,該數位回音訊號由複數組先後產生的接收序列所構成,此時關聯值產生電路140對原測試序列與每一接收序列執行上述關聯運算,以產生一關聯值,最終產生複數個關聯值;另舉例而言,該數位回音訊號為單一接收序列,關聯值產生電路140對複數組不同相位的測試序列與該接收序列執行關聯運算,以依據每組測試序列與該接收序列產生一關聯值,藉此產生複數個關聯值。最後,所述判斷電路150耦接關聯值產生電路140,用來判斷前述最大關聯值與至少一門檻值的關係是否滿足至少一預設條件(例如判斷該最大關聯值是否介於一門檻值的±1.5dB之間),據以產生一判斷結果,其中前述傳送時脈之頻率限制(即該預設頻率)會使得該最大關聯值的變化於傳輸線10之一溫度變化範圍內(例如-40℃至80℃)小於一預設範圍(例如3dB),因此只要傳輸線10的溫度變化處於該溫度變化範圍內,該最大關聯值即能相對正確地反映傳輸線10的特性或狀態。
請繼續參閱圖1,本實施例進一步包含:一接收端測試序列產生電路160,用來產生A組相同的測試序列以供執行該關聯運算,其中A為正整數,且當A大於1時,該A組測試序列之相位均不同。舉例而言,在A等於1的情形下,接收端測試序列產生電路160可以是一儲存電路,該儲存電路耦接傳送端測試序列產生電路110,用來儲存其所產生的測試序列以供關聯運算之用;另舉例而言,同樣在A等於1的情形下,接收端測試序列產生電路160可以是一測試序列產生單元,用來產生同樣的測試序列以供運算之用;再舉例而言,在A大於1的情形下,接收端測試序列產生電路160包含一延遲電路,該延遲電路耦接傳送端測試序列產生電路110,以依據其所產生的測試序列產生A組不同相位的測試序列以供利用;又舉例而言,同樣在A大於1的情形下,該接收端測試序列產生電路160包含一測試序列產生單元以及一延遲電路,測試序列產生單元用來產生相同的測試序列,而延遲電路用來依據該測試序列產生A組不同相位的測試序列以供利用。請注意,上述例子中,儲存電路、延遲電路與測試序列產生單元單獨而言屬於習知技術,其細節在此不予贅述;另請注意,該些例子僅供瞭解本實施例之用,其它能夠產生A組測試序列的已知技術均得為本發明所採用;再請注意,關聯值產生電路140亦可直接依據傳送端測試序列產生電路110所產生之測試序列來進行關聯運算。
請參閱圖2,其為圖1之傳送端測試序列產生電路110之一實施例的示意圖。如圖2所示,傳送端測試序列產生電路110包含:一虛擬雜訊序列產生器210以及一符元映照(Symbol Mapping)電路220。該虛擬雜訊序列產生器210可選自已知的虛擬雜訊序列產生器,用來產生一週期(或說位元數)為n 的虛擬雜訊序列PN[m ],其中由於週期性重複的關係,序列PN[m ]等於序列PN[mn ],週期n 的單位例如是傳送時脈產生單元122之一個時脈的時間,變數m 滿足0≦mn -1,且每個m 值對應該序列PN[m ]的一個位元值(或說1/n 週期)。符元映照電路220則用來將虛擬雜訊序列PN[m ]的每一位元值轉換為適當的準位值(例如將位元值1轉換為一正準位值1,並將位元值0轉換為一負準位值-1),藉此產生一相對應的準位值序列PN_L[m ]以做為前述測試序列,然而,若經由一通常設計,數位至類比轉換器124能夠將該虛擬雜訊序列PN[m ]轉換為適當類比訊號以供後續操作,則符元映照電路220可以省略,此該虛擬雜訊序列PN[m ]可做為前述測試序列。
請參閱圖3a至圖3c,其為圖1之關聯值產生電路140之實施例的示意圖。如圖3a所示,在前述數位回音訊號包含n 組接收序列RX[mi ]的情形下(此時i 為0到n -1間的整數,代表各種取樣延遲時間),關聯值產生電路310包含:一乘法器312、一加法器314以及一延遲元件316。所述乘法器312用來將n 組接收序列RX[mi ]以及一組測試序列PN_L[m ]先後相乘,以產生n 組乘法值RX[mi ].PN_L[m ],每組乘法值包含n 個乘法值(亦即RX[0+i ].PN_L[0] 、 RX[1+i ].PN_L[1] 、…、 RX[(n -1)+i ].PN_L[(n -1)]),然而,在前述虛擬雜訊序列PN[m ]由1與0組成且其準位值序列(亦即本實施例的測試序列)PN_L[m ]由1與-1組成的情形下,序列(2PN[m ]-1)會等於測試序列PN_L[m ],換言之,乘法器312亦可直接依據序列(2PN[m ]-1)來進行運算。所述加法器314耦接乘法器312,用來加總一前一加法值與上述n 個乘法值中的一當前乘法值以產生一當前加法值並以此類推,以完成加總該n 個乘法值而產生一關聯值,接著加法器314再進行下一組乘法值之加總以產生下一關聯值並以此類推,藉此產生n個關聯值。所述延遲元件316則用來延遲一當前加法值以產生一前一加法值,接著再回授該前一加法值予加法器314,以供加法器314加總該前一加法值與一當前乘法值而產生一當前加法值。請注意,上述加法器314或延遲元件316可透過一重置電路(例如一週期性重複計數的計數電路,未顯示)之控制輸出n個關聯值予判斷電路150以供判斷,該重置電路亦可用來重置延遲元件316回授予加法器314之回授值(例如於一計數值滿足後將該回授值設為0),以便關聯值產生電路310計算下一關聯值。
承上所述,圖3b之關聯值產生電路320與圖3a之關聯值產生電路310相同,不同處在於數位回音訊號為單一接收序列RX[m ],此時乘法器312用來將此接收序列RX[m ]以及n 組不同相位的測試序列PN_L[mi ]先後相乘(此時i 為0到n -1間的整數,代表各種相位),以產生n 組乘法值RX[m ].PN_L[mi ],其理論上應等效於圖3a之n 組乘法值RX[mi ].PN_L[m ]。再者,在數位回音訊號仍為單一接收序列RX[m ]情形下,圖3c之關聯值產生電路330包含n 個關聯值產生單元332,每一關聯值產生單元332與圖3a之關聯值產生電路310相同,但用來依據接收序列RX[m ]以及n 組不同相位的測試序列PN_L[mi ](即PN_L[m ]、PN_L[m +1]、…、PN_L[m +(n -1)])的其中之一產生一關聯值,藉此該些關聯值產生單元332同樣可產生n 個關聯值。請注意,本技術領域具有通常知識者能依其需求選擇圖3a至圖3c的其中之一或其等效電路來產生關聯值。
基於圖1至圖3c以及相關說明,在全反射且無傳輸損耗的情形下,傳送端的測試序列PN_L[m ]經數位至類比轉換、傳送、接收及取樣後所得到的數位回音訊號之接收序列RX[m ]會等於傳送端的測試序列PN_L[mk ],其中k 代表傳收之間的延遲,測試序列PN_L[mk ]因週期性重複的關係等於PN_L[mkn ],且PN_L[mk ]可表示為PN _L_k[m ],並可以此類推,此時,於接收端用來進行關聯運算的測試序列PN_L[mi ](此處i為0到n -1間的整數,代表各種相位)與接收序列RX[m ]的關聯值R[i ]為:(式一) 式中δ[ik ]為1(當ik )或0(當ik ),而(1/n )代表正規化(Normalization)。因此,根據式一,我們可以得到: R[i ]=1(當i =k )或R[i ]=-(1/n )(當ik )  (式二) 又當延遲k 等於0(亦即RX[m ]=PN_L[m ])時,式二可以重新表示如下: R[i ]=1(當i =0)或R[i ]=-(1/n )(當i ≠0)  (式三) 根據式三,當n 為一極大值時,關聯值R[i ]近似於δ[i ]。基於上述,如果將式一用旋積(Convolution)來表示,我們可以得到:(式四) 此時,倘傳輸條件不再是全反射且有傳輸損耗,或說需依據通道響應htotal [m ]來決定,傳送端的測試序列PN_L[m ]與接收端的接收序列RX[m ]的關係可以表示為: RX[m ]=PN_L[m ]* htotal [m ]  (式五) 其中符號「*」代表旋積,而由式一、式四、關係式RX[m ]=PN_L[mk ]以及式五,我們可以推得:(式六) 因此,由上述可知,藉由改變測試序列PN_L[mi ]的相位(亦即i 值),使n 種相位的測試序列PN_L[mi ]分別與接收序列RX[m ]做關聯運算,便可得到n 個關聯值R[i ]來表示該通道響應htotal [m ],該n 個關聯值R[i ]中的最大值所對應的i值對應訊號傳送與接收間的延遲時間k 。請注意,上述推導雖以改變測試序列PN_L[mi ]的相位為例,然而本領域人士亦可藉由固定測試序列的相位(亦即測試序列為PN_L[m ])以及經由取樣延遲之控制產生複數組接收序列(即RX[mi ],此處i 為0到n -1間的整數,代表各種取樣時間)來得到類似的推導結果。
承上所述,舉例而言,請參閱圖1、圖2與圖3b(或圖3c)及其相關說明,在傳送時脈與接收時脈之頻率相同的情形下,當傳送電路120依據一虛擬雜訊序列(1 0 0 1 1 1 0)輸出一測試序列(1 -1 -1 1 1 1 -1),接收端測試序列產生電路160可以產生七組不同相位的測試序列為(1 -1 -1 1 1 1 -1)、(-1 1 -1 -1 1 1 1)、(1 -1 1 -1 -1 1 1)、(1 1 -1 1 -1 -1 1)、(1 1 1 -1 1 -1 -1)、(-1 1 1 1 -1 1 -1)與(-1 -1 1 1 1 -1 1)以供進行關聯運算,原測試序列(1 -1 -1 1 1 1 -1)經數位至類比轉換、傳送、接收、s位元取樣(本例中s=3)後所得到的數位回音訊號(或說接收序列)為(000 110 101 111 001 110 000),為便於說明,假定類比至數位轉換器136所輸出之電壓準位範圍介於(或大於)±3.5V,且該數位回音訊號(000 110 101 111 001 110 000)所對應的電壓準位為(-3.5  2.5  1.5  3.5  -2.5  2.5  -3.5),此時關聯值產生電路140可依據前述七組不同相位的測試序列以及該數位回音訊號之電壓準位進行前述關聯運算,以得到如圖4所示之七個關聯值: corr(1 -1 -1 1 1 1 -1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(-3.5+(-2.5)+(-1.5)+3.5+(-2.5)+2.5+3.5)/7=-0.5/7; corr(-1 1 -1 -1 1 1 1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(3.5+2.5+(-1.5)+(-3.5)+(-2.5)+2.5+(-3.5))/7=-2.5/7; corr(1 -1 1 -1 -1 1 1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(-3.5+(-2.5)+1.5+(-3.5)+2.5+2.5+(-3.5))/7=-6.5/7; corr(1 1 -1 1 -1 -1 1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(-3.5+2.5+(-1.5)+3.5+2.5+(-2.5)+(-3.5))/7=-2.5/7; corr(1 1 1 -1 1 -1 -1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(-3.5+2.5+1.5+(-3.5)+(-2.5)+(-2.5)+3.5)/7=-4.5/7; corr(-1 1 1 1 -1 1 -1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(3.5+2.5+1.5+3.5+2.5+2.5+3.5)/7=19.5/7;以及 corr(-1 -1 1 1 1 -1 1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(3.5+(-2.5)+3.5+1.5+(-2.5)+(-2.5)+(-3.5))/7=-2.5/7, 其中縮寫corr代表關聯運算,而最大關聯值19.5/7所對應的測試序列(-1 1 1 1 -1 1 -1)相較於原測試序列(1 -1 -1 1 1 1 -1)相差5/七個週期,代表訊號傳收間約有(y +5/7)個週期的延遲(亦即y 個測試序列週期加上5個傳送時脈的時間),其中y 為不小於0的整數。在找到該最大關聯值後,判斷電路150便可判斷該最大關聯值與至少一門檻值之關係是否滿足前述預設條件,據以產生前述判斷結果,舉例而言,若最大關聯值大於該至少一門檻值,其意味著傳輸線10之阻抗不匹配或呈現斷路狀態。
另舉例而言,請參閱圖1、圖2與圖3a及其相關說明,在上述例子的條件大體不變的情形下,當傳送電路120週期性地輸出測試序列(-1 1 1 1 -1 1 -1)所對應之測試訊號,接收電路130將依據一取樣延遲安排進行取樣(本例中,該取樣延遲安排使二相鄰接收序列之取樣點間隔依取樣順序遞增),並產生數位回音訊號包含七組不同相位的接收序列為: (111 001 110 000 000 110 101)(對應電壓準位3.5  -2.5  2.5  -3.5  -3.5  2.5  1.5); (001 110 000 000 110 101 111)(對應電壓準位-2.5  2.5  -3.5  -3.5  2.5  1.5  3.5); (110 000 000 110 101 111 001)(對應電壓準位2.5  -3.5  -3.5  2.5  1.5  3.5  -2.5); (000 000 110 101 111 001 110)(對應電壓準位-3.5  -3.5  2.5  1.5  3.5  -2.5  2.5); (000 110 101 111 001 110 000)(對應電壓準位-3.5  2.5  1.5  3.5  -2.5  2.5  -3.5); (110 101 111 001 110 000 000)(對應電壓準位2.5  1.5  3.5  -2.5  2.5  -3.5  -3.5);與 (101 111 001 110 000 000 110)(對應電壓準位1.5  3.5  -2.5  2.5  -3.5  -3.5  2.5); 此時關聯值產生電路140可依取樣順序對該七組接收序列之電壓準位以及一組原測試序列(1 -1 -1 1 1 1 -1)進行前述關聯運算,以依序得到如圖5所示之七個關聯值: corr(1 -1 -1 1 1 1 -1, 3.5  -2.5  2.5  -3.5  -3.5  2.5  1.5)=(3.5+2.5+(-2.5)+(-3.5)+(-3.5)+2.5+(-1.5))/7=-2.5/7; corr(1 -1 -1 1 1 1 -1, -2.5  2.5  -3.5  -3.5  2.5  1.5  3.5)=(-2.5+(-2.5)+3.5+(-3.5)+2.5+1.5+(-3.5))/7=-4.5/7; corr(1 -1 -1 1 1 1 -1, 2.5  -3.5  -3.5  2.5  1.5  3.5  -2.5)=(2.5+3.5+3.5+2.5+1.5+3.5+2.5)/7=19.5/7; corr(1 -1 -1 1 1 1 -1, -3.5  -3.5  2.5  1.5  3.5  -2.5  2.5)=(-3.5+3.5+(-2.5)+1.5+3.5+(-2.5)+(-2.5))/7=-2.5/7; corr(1 -1 -1 1 1 1 -1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(-3.5+(-2.5)+(-1.5)+3.5+(-2.5)+2.5+3.5)/7=-0.5/7; corr(1 -1 -1 1 1 1 -1, 2.5  1.5  3.5  -2.5  2.5  -3.5  -3.5)=(2.5+(-1.5)+(-3.5)+(-2.5)+2.5+(-3.5)+3.5)/7=-2.5/7;以及 corr(1 -1 -1 1 1 1 -1, 1.5  3.5  -2.5  2.5  -3.5  -3.5  2.5)=(1.5+(-3.5)+2.5+2.5+(-3.5)+(-3.5)+(-2.5))/7=-6.5/7, 類似地,最大關聯值19.5/7所對應的接收序列(110 000 000 110 101 111 001)相較於第一個接收序列(111 001 110 000 000 110 101)延遲了(y +2/7)個測試序列之週期的時間,代表訊號傳收間約有(y +2/7)個週期的延遲。同樣的,在找到該最大關聯值後,判斷電路150便可判斷該最大關聯值與至少一門檻值之關係是否滿足前述預設條件,據以產生判斷結果。
承上例所述,再舉例而言,在傳送時脈之頻率降為接收時脈之頻率的二分之一且其它條件不變的情形下,週期性輸出的原測試序列(-1 1 1 1 -1 1 -1)經數位至類比轉換、傳送、接收、取樣後所得到的數位回音訊號包括四組接收序列如下: (000 001 110 101 101 110 111 111 001 001 110 101 000 000)(對應電壓準位(-3.5  -2.5  2.5  1.5  1.5  2.5  3.5  3.5  -2.5  -2.5  2.5  1.5  -3.5  -3.5)); (101 110 111 111 001 001 110 101 000 000 000 001 110 101)(對應電壓準位(1.5  2.5  3.5  3.5  -2.5  -2.5  2.5  1.5  -3.5  -3.5  -3.5  -2.5  2.5  1.5)); (001 001 110 101 000 000 000 001 110 101 101 110 111 111)(對應電壓準位(-2.5  -2.5  2.5  1.5  -3.5  -3.5  -3.5  -2.5  2.5  1.5  1.5  2.5  3.5  3.5));以及 (000 000 000 001 110 101 101 110 111 111 001 001 110 101)(對應電壓準位(-3.5  -3.5  -3.5  -2.5  2.5  1.5  1.5  2.5  3.5  3.5  -2.5  -2.5  2.5  1.5)), 上述二相鄰接收序列之取樣點間隔為四個接收時脈(換言之,二相鄰接收序列之產生時間間隔為(1+4/7)個接收序列週期),此時關聯值產生電路140可先將每組接收序列分成二組序列以便與同樣長度的測試序列進行關聯運算,例如將每組接收序列分成奇數組序列與偶數組序列,接著關聯值產生電路140可透過二關聯值產生單元分別處理該奇數組序列與偶數組序列以各自產生一關聯值(其中每一關聯值產生單元例如是圖3c之關聯值產生單元332或其等效電路),當處理完四組接收序列後,便可得到八個關聯值,由於原測試序列(1 -1 -1 1 1 1 -1)之週期為七,我們可以取該八個關聯值中的七個關聯值如下(如圖6所示): corr(1 -1 -1 1 1 1 -1, -3.5  2.5  1.5  3.5  -2.5  2.5  -3.5)=(-3.5+(-2.5)+(-1.5)+3.5+(-2.5)+2.5+3.5)/7=-0.5/7; corr(1 -1 -1 1 1 1 -1, -2.5  1.5  2.5  3.5  -2.5  1.5  -3.5)=(-2.5+(-1.5)+(-2.5)+3.5+(-2.5)+1.5+3.5)/7=-0.5/7; corr(1 -1 -1 1 1 1 -1, 1.5  3.5  -2.5  2.5  -3.5  -3.5  2.5)=(1.5+(-3.5)+2.5+2.5+(-3.5)+(-3.5)+(-2.5))/7=-6.5/7; corr(1 -1 -1 1 1 1 -1, 2.5  3.5  -2.5  1.5  -3.5  -2.5  1.5)=(2.5+(-3.5)+2.5+1.5+(-3.5)+(-2.5)+(-1.5))/7=-4.5/7; corr(1 -1 -1 1 1 1 -1, -2.5  2.5  -3.5  -3.5  2.5  1.5  3.5)=(-2.5+(-2.5)+3.5+3.5+2.5+1.5+(-3.5))/7=2.5/7; corr(1 -1 -1 1 1 1 -1, -2.5  1.5  -3.5  -2.5  1.5  2.5  3.5)=(-2.5+(-1.5)+3.5+(-2.5)+1.5+2.5+(-3.5))/7=-2.5/7;以及 corr(1 -1 -1 1 1 1 -1, -3.5  -3.5  2.5  1.5  3.5  -2.5  2.5)=(-3.5+3.5+(-2.5)+1.5+3.5+(-2.5)+(-2.5))/7=-2.5/7, 有了上述關聯值後,後續便可如前揭例子般依最大關聯值與至少一門檻值的比較結果產生判斷結果。類似地,若傳送時脈之頻率降為接收時脈之頻率的1/M(其中M例如為2的冪次方)且其它條件適合的情形下,關聯值產生電路140可包含M個關聯值產生單元,藉此一對一地處理由接收序列均分而來的M組序列,並產生所需之關聯值。請注意,若關聯值產生電路140之運算速度足夠,亦可以單一電路或較少的關聯值產生單元來處理上述M組序列,而無需包含M個關聯值產生單元。
承前段所述,由於上例之取樣點間隔(即四個接收時脈)較寬,雖然該些關聯值中的最大關聯值為2.5/7,但可能與實際的最大關聯值尚有一段差距,因此本發明之判斷電路150可先判斷已產生的p 個關聯值(其中p 為不太於n 之整數)的任一與前述至少一門檻值(例如複數個門檻值中的一初始門檻值)的關係是否滿足該至少一預設條件(例如複數個預設條件中的一初始條件),並據以產生一初步判斷結果,再於該初步判斷結果指出該預設條件被滿足後,使接收電路130依據該初步判斷結果調整前述取樣延遲安排(例如縮小取樣點間隔),以從未達該門檻值之關聯值所對應的取樣點開始進行更細密的取樣來供後續判斷,換言之,調整該取樣延遲安排後,在同樣的時間裡,接收電路130可以產生較多組的接收序列以供關聯值產生電路140產生更多筆關聯值,該更多筆關聯值可供判斷電路150進行較準確的判斷。同理,倘關聯值產生電路140改為依據一組接收序列之電壓準位以及多組(例如A組)不同相位的測試序列來進行關聯運算,判斷電路150同樣可依已產生的關聯值來產生一初步判斷結果,使接收端測試序列產生電路160依據該初步判斷結果產生相位差較小的多組(例如B組)不同相位的測試序列來進行關聯運算,換言之,B組測試序列的平均相位差會小於A組測試序列之平均相位差。請注意,上述做法除可提高判斷的精準度,亦可加快判斷速度,更詳細地說,判斷電路150可先透過較大的取樣間隔或相位差來快速找到符合該至少一預設條件之關聯值,然後再縮小該取樣間隔或相位差以令相關電路進行更縝密的關聯運算。
請注意,前揭實施例所述之電路的具體範例以及序列或準位的具體數值僅供本領域人士瞭解本發明之用,在實施為可能的前提下,本領域人士可依本說明書之揭露及需求對本發明施以變化。
除前述裝置發明外,本發明相對應地揭露一種溫度不敏感之測試方法,包含下列步驟: 步驟S710:產生一測試序列。本步驟可藉由圖1之傳送端測試序列產生電路110或其等效電路來執行。 步驟S720:產生一傳送時脈,其中該傳送時脈之頻率不大於一預設頻率;依據該傳送時脈將該測試序列轉換成一類比測試訊號;以及依據該類比測試訊號產生該測試訊號。本步驟可藉由圖1之傳送電路120或其等效電路來執行。 步驟S730:接收該測試訊號之一回音訊號;產生一接收時脈;以及依據該接收時脈取樣該回音訊號並產生一數位回音訊號。本步驟可藉由圖1之接收電路130或其等效電路來執行。 步驟S740:依據該測試序列以及該數位回音訊號執行一關聯運算,以產生複數個關聯值,其中該複數個關聯值包含一最大關聯值。本步驟可藉由圖1之關聯值產生電路140或其等效電路來執行。 步驟S750:判斷該最大關聯值與至少一門檻值之關係是否滿足至少一預設條件,據以產生一判斷結果,其中該預設頻率使該最大關聯值的變化於該傳輸線之一溫度變化範圍內小於一預設範圍。本步驟可藉由圖1之判斷電路150或其等效電路來執行。
由於本技術領域具有通常知識者能藉由前揭裝置發明之相關說明來瞭解本方法發明之細節與變化包含測試序列之類型、時脈之決定、取樣之控制、關聯值產生方式以及判斷之執行與加速等,因此在不影響本實施例之可實施性及充份揭露的前提下,重複之說明將予以節略。另外,前揭圖示中,元件之形狀、尺寸、比例以及步驟之順序等僅為示意,係供本技術領域具有通常知識者瞭解本發明之用,非用以限制本發明。再者,本技術領域人士可依本發明之揭露內容及自身的需求選擇性地實施任一實施例之部分或全部技術特徵,或者選擇性地實施複數個實施例之部分或全部技術特徵之組合,藉此增加本發明實施時的彈性。
綜上所述,本發明之溫度不敏感之測試裝置與方法包含至少下列優點:能夠在劇烈溫度變化下相對正確地判斷傳輸線的特性或狀態;無需更新參數或門檻值即可在一容忍範圍內判斷出傳輸線的特性或狀態,因此簡化判斷程序,也節省參數或門檻值更新所需的成本;無需進行溫度偵測即可判斷傳輸線的特性或狀態,因此避免溫度偵測不準確之問題,也節省溫度偵測元件之成本。
雖然本發明之實施例如上所述,然而該些實施例並非用來限定本發明,本技術領域具有通常知識者可依據本發明之明示或隱含之內容對本發明之技術特徵施以變化,凡此種種變化均可能屬於本發明所尋求之專利保護範疇,換言之,本發明之專利保護範圍須視本說明書之請求項所界定者為準。
100‧‧‧測試裝置
110‧‧‧傳送端測試序列產生電路
120‧‧‧傳送電路
122‧‧‧傳送時脈產生單元
124‧‧‧數位至類比轉換器
126‧‧‧傳送介面電路
130‧‧‧接收電路
132‧‧‧接收介面電路
134‧‧‧接收時脈產生單元
136‧‧‧類比至數位轉換器
140‧‧‧關聯值產生電路
150‧‧‧判斷電路
160‧‧‧接收端測試序列產生電路
210‧‧‧虛擬雜訊序列產生器
220‧‧‧符元映照電路
310‧‧‧關聯值產生電路
320‧‧‧關聯值產生電路
330‧‧‧關聯值產生電路
332‧‧‧關聯值產生單元
PN_L[m]‧‧‧測試序列
PN_L[m+i]‧‧‧不同相位之測試序列
RX[m]‧‧‧接收序列
RX[m+i]‧‧‧不同取樣點之接收序列
PN[m]‧‧‧測試序列
S710‧‧‧產生一測試序列
S720‧‧‧產生一傳送時脈,其中該傳送時脈之頻率不大於一預設頻率;依據該傳送時脈將該測試序列轉換成一類比測試訊號;以及依據該類比測試訊號產生該測試訊號
S730‧‧‧接收該測試訊號之一回音訊號;產生一接收時脈;以及依據該接收時脈取樣該回音訊號並產生一數位回音訊號
S740‧‧‧依據該測試序列以及該數位回音訊號執行一關聯運算,以產生複數個關聯值,其中該複數個關聯值包含一最大關聯值
S750‧‧‧判斷該最大關聯值與至少一門檻值之關係是否滿足至少一預設條件,據以產生一判斷結果,其中該預設頻率使該最大關聯值的變化於該傳輸線之一溫度變化範圍內小於一預設範圍
〔圖1〕為本發明之溫度不敏感之測試裝置的一實施例的示意圖; 〔圖2〕為圖1之傳送端測試序列產生電路之一實施例的示意圖; 〔圖3a〕為圖1之關聯值產生電路之一實施例的示意圖; 〔圖3b〕為圖1之關聯值產生電路之另一實施例的示意圖; 〔圖3c〕為圖1之關聯值產生電路之又一實施例的示意圖; 〔圖4〕為圖1之關聯值產生電路所產生之關聯值的一範例的示意圖; 〔圖5〕為圖1之關聯值產生電路所產生之關聯值的另一範例的示意圖; 〔圖6〕為圖1之關聯值產生電路所產生之關聯值的又一範例的示意圖;以及 〔圖7〕為本發明之溫度不敏感之測試方法之一實施例的流程圖。
100‧‧‧測試裝置
110‧‧‧傳送端測試序列產生電路
120‧‧‧傳送電路
122‧‧‧傳送時脈產生單元
124‧‧‧DAC
126‧‧‧傳送介面電路
130‧‧‧接收電路
132‧‧‧接收介面電路
134‧‧‧接收時脈產生單元
136‧‧‧ADC
140‧‧‧關聯值產生電路
150‧‧‧判斷電路
160‧‧‧接收端測試序列產生電路
PN_L[m]‧‧‧測試序列
PN_L[m+i]‧‧‧不同相位之測試序列
RX[m]‧‧‧接收序列
RX[m+i]‧‧‧不同取樣點之接收序列

Claims (24)

  1. 一種溫度不敏感之測試裝置,能夠經由一傳輸線輸出一測試訊號並產生一測試結果,包含: 一傳送端測試序列產生電路,用來產生一測試序列; 一傳送電路,包含:一傳送時脈產生單元,用來產生一傳送時脈,其中該傳送時脈之頻率不大於一預設頻率;一數位至類比轉換器,用來依據該傳送時脈將該測試序列轉換成一類比測試訊號;以及一傳送介面電路,用來依據該類比測試訊號產生該測試訊號; 一接收電路,包含:一接收介面電路,用來接收該測試訊號之一回音訊號;一接收時脈產生單元,用來產生一接收時脈;以及一類比至數位轉換器,用來依據該接收時脈取樣該回音訊號並產生一數位回音訊號; 一關聯值(Correlation Value)產生電路,用來依據該測試序列以及該數位回音訊號執行一關聯運算,以產生複數個關聯值,其中該複數個關聯值包含一最大關聯值;以及 一判斷電路,耦接該關聯值產生電路,用來判斷該最大關聯值與至少一門檻值之關係是否滿足至少一預設條件,據以產生一判斷結果, 其中該預設頻率使該最大關聯值的變化於該傳輸線之一溫度變化範圍內小於一預設範圍。
  2. 如請求項第1項所述之溫度不敏感之測試裝置,其中該測試序列是一虛擬雜訊序列(Pseudo-Noise Sequence)或其衍生序列。
  3. 如請求項第1項所述之溫度不敏感之測試裝置,進一步包含:一接收端測試序列產生電路,用來產生A組之該測試序列以供執行該關聯運算,其中該A為正整數,且當該A大於1時,該A組測試序列之相位不同。
  4. 如請求項第3項所述之溫度不敏感之測試裝置,其中該A大於1時,該數位回音訊號是一接收序列,且該關聯值產生電路將該A組測試序列的每一組與該接收序列執行該關聯運算,以分別產生該複數個關聯值。
  5. 如請求項第3項所述之溫度不敏感之測試裝置,其中該判斷電路進一步用來判斷該複數個關聯值的其中之一與該至少一門檻值之關係是否滿足該預設條件並據以產生一初步判斷結果,若該初步判斷結果指出該關係滿足該預設條件,該接收端測試序列產生電路依據該初步判斷結果產生B組不同相位之該測試序列以供執行該關聯運算,該B為正整數,且該B組測試序列之平均相位差小於該A組測試序列之平均相位差。
  6. 如請求項第1項所述之溫度不敏感之測試裝置,其中該類比至數位轉換器依據一取樣延遲安排取樣該回音訊號以相繼產生A組接收序列,該A為大於1之整數,且該關聯值產生電路將該A組接收序列的每一組與該測試序列執行該關聯運算,以分別產生該複數個關聯值。
  7. 如請求項第6項所述之溫度不敏感之測試裝置,其中該判斷電路進一步用來判斷該複數個關聯值的其中之一與該至少一門檻值之關係是否滿足該預設條件並據以產生一初步判斷結果,若該初步判斷結果指出該關係滿足該預設條件,該類比至數位轉換器依據該初步判斷結果調整該取樣延遲安排,以相繼產生B組接收序列,該B為正整數,且調整後之該取樣延遲安排的取樣密度大於調整前之該取樣延遲安排的取樣密度。
  8. 如請求項第1項所述之溫度不敏感之測試裝置,其中該預設頻率不大於31.25MHz。
  9. 如請求項第1項或第8項所述之溫度不敏感之測試裝置,其中該溫度變化範圍為-40℃至80℃。
  10. 如請求項第9項所述之溫度不敏感之測試裝置,其中該預設範圍不大於3dB。
  11. 如請求項第1項所述之溫度不敏感之測試裝置,其中該接收時脈之頻率為該傳送時脈之頻率的M倍,該M為不小於1之整數。
  12. 如請求項第11項所述之溫度不敏感之測試裝置,其中該關聯值產生電路包含M組關聯值產生單元,並將該數位回音訊號區分為M組,該M組關聯值產生單元再一對一地處理該M組數位回音訊號,以產生該複數個關聯值。
  13. 一種溫度不敏感之測試方法,能夠經由一傳輸線輸出一測試訊號並產生一測試結果,包含下列步驟: 產生一測試序列; 一傳送步驟,包含:產生一傳送時脈,其中該傳送時脈之頻率不大於一預設頻率;依據該傳送時脈將該測試序列轉換成一類比測試訊號;以及依據該類比測試訊號產生該測試訊號; 一接收步驟,包含:接收該測試訊號之一回音訊號;產生一接收時脈;以及依據該接收時脈取樣該回音訊號並產生一數位回音訊號; 依據該測試序列以及該數位回音訊號執行一關聯運算,以產生複數個關聯值,其中該複數個關聯值包含一最大關聯值;以及 判斷該最大關聯值與至少一門檻值之關係是否滿足至少一預設條件,據以產生一判斷結果, 其中該預設頻率使該最大關聯值的變化於該傳輸線之一溫度變化範圍內小於一預設範圍。
  14. 如請求項第13項所述之溫度不敏感之測試方法,其中該測試序列是一虛擬雜訊序列或其衍生序列。
  15. 如請求項第13項所述之溫度不敏感之測試方法,進一步包含:產生A組該測試序列以供執行該關聯運算,其中該A為正整數,且當該A大於1時,該A組測試序列之相位不同。
  16. 如請求項第15項所述之溫度不敏感之測試方法,其中當該A大於1時,該數位回音訊號是一接收序列,且產生該些關聯值之步驟包含:將該A組測試序列之每一組與該接收序列執行該關聯運算,以分別產生該複數個關聯值。
  17. 如請求項第15項所述之溫度不敏感之測試方法,其中該判斷步驟進一步包含: 判斷該複數個關聯值之其中之一與該至少一門檻值之關係是否滿足該至少一預設條件並據以產生一初步判斷結果;以及 若該初步判斷結果指出該關係滿足該預設條件,依據該初步判斷結果產生B組不同相位之該測試序列以供執行該關聯運算,該B為正整數,且該B組測試序列之平均相位差小於該A組測試序列之平均相位差。
  18. 如請求項第13項所述之溫度不敏感之測試方法,其中產生該數位回音訊號之步驟包含: 依據一取樣延遲安排取樣該回音訊號以相繼產生A組接收序列,該A為大於1之整數, 以及產生該些關聯值之步驟包含:將該A組接收序列之每一組與該測試序列執行該關聯運算,以分別產生該複數個關聯值。
  19. 如請求項第18項所述之溫度不敏感之測試方法,其中產生該判斷結果之步驟包含:判斷該複數個關聯值的其中之一與該至少一門檻值之關係是否滿足該預設條件並據以產生一初步判斷結果;以及若該初步判斷結果指出該關係滿足該預設條件,產生該數位回音訊號之步驟包含:依據該初步判斷結果調整該取樣延遲安排,以相繼產生B組接收序列,該B為正整數,且調整後之該取樣延遲安排的取樣密度大於調整前之該取樣延遲安排的取樣密度。
  20. 如請求項第13項所述之溫度不敏感之測試方法,其中該預設頻率不大於31.25MHz。
  21. 如請求項第13項或第20項所述之溫度不敏感之測試方法,其中該溫度變化範圍為-40℃至80℃。
  22. 如請求項第21項所述之溫度不敏感之測試方法,其中該預設範圍不大於3dB。
  23. 如請求項第13項所述之溫度不敏感之測試方法,其中該接收時脈之頻率為該傳送時脈之頻率的M倍,該M為不小於1之整數。
  24. 如請求項第23項所述之溫度不敏感之測試方法,其中產生該複數個關聯值之步驟包含: 將該數位回音訊號區分為M組;以及 分別處理該M組數位回音訊號,以產生該複數個關聯值。
TW102148910A 2013-12-27 2013-12-27 溫度不敏感之測試裝置與方法 TWI477746B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW102148910A TWI477746B (zh) 2013-12-27 2013-12-27 溫度不敏感之測試裝置與方法
US14/531,612 US9678146B2 (en) 2013-12-27 2014-11-03 Temperature insensitive testing device and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102148910A TWI477746B (zh) 2013-12-27 2013-12-27 溫度不敏感之測試裝置與方法

Publications (2)

Publication Number Publication Date
TWI477746B true TWI477746B (zh) 2015-03-21
TW201525424A TW201525424A (zh) 2015-07-01

Family

ID=53185941

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102148910A TWI477746B (zh) 2013-12-27 2013-12-27 溫度不敏感之測試裝置與方法

Country Status (2)

Country Link
US (1) US9678146B2 (zh)
TW (1) TWI477746B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11933861B2 (en) * 2021-07-13 2024-03-19 Stmicroelectronics International N.V. Phase-independent testing of a converter

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995023956A1 (en) * 1994-03-04 1995-09-08 Precision Transducers Limited Improvements in measuring apparatus
US6697768B2 (en) * 2001-03-16 2004-02-24 Mindspeed Technologies Adaptive method and apparatus for transmission line analysis
TWI239720B (en) * 2004-02-20 2005-09-11 Realtek Semiconductor Corp Transmitting medium testing apparatus and method

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2929965B2 (ja) * 1995-03-31 1999-08-03 日本電気株式会社 無線通信端局
US6426979B1 (en) * 1999-04-29 2002-07-30 Legerity, Inc. Adaptation control algorithm for echo cancellation using signal-value based analysis
JP3322243B2 (ja) * 1999-06-30 2002-09-09 日本電気株式会社 直接拡散cdma受信機
US7548071B2 (en) * 2006-01-31 2009-06-16 University Of Utah Research Foundation Reflectometry test system using a sliding pseudo-noise reference
TWI350673B (en) 2006-03-07 2011-10-11 Realtek Semiconductor Corp Method for determining connection status of wired network
US7574633B2 (en) * 2006-07-12 2009-08-11 Advantest Corporation Test apparatus, adjustment method and recording medium
DE102007022978A1 (de) * 2007-05-15 2008-11-20 Atmel Germany Gmbh Korrelationsvorrichtung
US8849226B2 (en) * 2009-08-13 2014-09-30 Cascoda Limited Wireless receiver
US8891383B2 (en) * 2010-06-29 2014-11-18 Aquantia Corp. High-speed ethernet transceiver calibration with echo canceller reuse
CN203435060U (zh) * 2010-07-15 2014-02-12 艾利佛有限公司 无线电话会议的电话系统和电话网关

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995023956A1 (en) * 1994-03-04 1995-09-08 Precision Transducers Limited Improvements in measuring apparatus
US6697768B2 (en) * 2001-03-16 2004-02-24 Mindspeed Technologies Adaptive method and apparatus for transmission line analysis
TWI239720B (en) * 2004-02-20 2005-09-11 Realtek Semiconductor Corp Transmitting medium testing apparatus and method

Also Published As

Publication number Publication date
US20150185278A1 (en) 2015-07-02
US9678146B2 (en) 2017-06-13
TW201525424A (zh) 2015-07-01

Similar Documents

Publication Publication Date Title
JP7021825B2 (ja) 参照信号補間を用いる狭帯域測距システムのための方法及び装置
EP2965470B1 (en) High-resolution link-path delay estimator and method for estimating a signal-path delay
CN110488228B (zh) 线性调频信号生成方法、装置及存储介质
AU2017398160B2 (en) Phase difference estimator and signal source locating system
CN110620740B (zh) 信号接收电路及其操作方法
CN109521992B (zh) 一种无乘法器的基于cordic算法的线性调频信号生成方法
TWI477746B (zh) 溫度不敏感之測試裝置與方法
US9559832B2 (en) Power line communication system synchronization
JP2017143411A (ja) タイムインターリーブ型ad変換装置、受信装置、及び通信装置
CN112242844A (zh) 信号处理方法及其系统
US11792056B2 (en) Method of performing synchronization and frequency offset estimation based on simultaneous phase compensation of single training sequence and receiver performing the same
Zhang et al. Wireless tomography, Part III: Compressed sensing for ultra-wideband signals
Hu et al. A field programmable gate array based high speed real-time weak periodic signal detection technique
US10243726B2 (en) Signal transceiving device and methods for detecting a synchronization point in a signal
CN104764968B (zh) 温度不敏感的测试装置与方法
US11742869B2 (en) Analog-to-digital converter to identify properties of transmitted signals
Wang et al. FPGA implementation of adaptive time delay estimation for real‐time near‐field electromagnetic ranging
Rangachari et al. Scenario-aware dynamic power reduction using bias addition
US20240310414A1 (en) Eye margin test method and electronic apparatus performing test operation based on the same
CN115390429A (zh) 授时方法及相关设备
US20210050847A1 (en) Detector circuit and operation method
CN108270446A (zh) 信号处理装置和方法以及包括所述装置的电子设备
Ferizi et al. An area-efficient 130 nm CMOS baseband processing unit for 24 GHz FMCW radar positioning
RU171560U1 (ru) Устройство преобразования временных интервалов в цифровой код с автокалибровкой
Liu et al. Full-Duplex Beyond Self-Interference: The Unlimited Sensing Way